128e3fb6cSRicardo Ribalda Delgado /* 228e3fb6cSRicardo Ribalda Delgado * Probe for F81216A LPC to 4 UART 328e3fb6cSRicardo Ribalda Delgado * 428e3fb6cSRicardo Ribalda Delgado * Based on drivers/tty/serial/8250_pnp.c, by Russell King, et al 528e3fb6cSRicardo Ribalda Delgado * 628e3fb6cSRicardo Ribalda Delgado * Copyright (C) 2014 Ricardo Ribalda, Qtechnology A/S 728e3fb6cSRicardo Ribalda Delgado * 828e3fb6cSRicardo Ribalda Delgado * 928e3fb6cSRicardo Ribalda Delgado * This program is free software; you can redistribute it and/or modify 1028e3fb6cSRicardo Ribalda Delgado * it under the terms of the GNU General Public License as published by 1128e3fb6cSRicardo Ribalda Delgado * the Free Software Foundation; either version 2 of the License. 1228e3fb6cSRicardo Ribalda Delgado */ 1328e3fb6cSRicardo Ribalda Delgado #include <linux/module.h> 1428e3fb6cSRicardo Ribalda Delgado #include <linux/pci.h> 1528e3fb6cSRicardo Ribalda Delgado #include <linux/pnp.h> 1628e3fb6cSRicardo Ribalda Delgado #include <linux/kernel.h> 1728e3fb6cSRicardo Ribalda Delgado #include <linux/serial_core.h> 1828e3fb6cSRicardo Ribalda Delgado #include "8250.h" 1928e3fb6cSRicardo Ribalda Delgado 20*017bec38SRicardo Ribalda Delgado #define ADDR_PORT 0 21*017bec38SRicardo Ribalda Delgado #define DATA_PORT 1 2228e3fb6cSRicardo Ribalda Delgado #define ENTRY_KEY 0x77 2328e3fb6cSRicardo Ribalda Delgado #define EXIT_KEY 0xAA 2428e3fb6cSRicardo Ribalda Delgado #define CHIP_ID1 0x20 2528e3fb6cSRicardo Ribalda Delgado #define CHIP_ID1_VAL 0x02 2628e3fb6cSRicardo Ribalda Delgado #define CHIP_ID2 0x21 2728e3fb6cSRicardo Ribalda Delgado #define CHIP_ID2_VAL 0x16 2828e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1 0x23 2928e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID1_VAL 0x19 3028e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2 0x24 3128e3fb6cSRicardo Ribalda Delgado #define VENDOR_ID2_VAL 0x34 3228e3fb6cSRicardo Ribalda Delgado #define LDN 0x7 3328e3fb6cSRicardo Ribalda Delgado 3428e3fb6cSRicardo Ribalda Delgado #define RS485 0xF0 3528e3fb6cSRicardo Ribalda Delgado #define RTS_INVERT BIT(5) 3628e3fb6cSRicardo Ribalda Delgado #define RS485_URA BIT(4) 3728e3fb6cSRicardo Ribalda Delgado #define RXW4C_IRA BIT(3) 3828e3fb6cSRicardo Ribalda Delgado #define TXW4C_IRA BIT(2) 3928e3fb6cSRicardo Ribalda Delgado 4028e3fb6cSRicardo Ribalda Delgado #define DRIVER_NAME "8250_fintek" 4128e3fb6cSRicardo Ribalda Delgado 4292a5f11aSRicardo Ribalda Delgado struct fintek_8250 { 43*017bec38SRicardo Ribalda Delgado u16 base_port; 4492a5f11aSRicardo Ribalda Delgado u8 index; 4592a5f11aSRicardo Ribalda Delgado long line; 4692a5f11aSRicardo Ribalda Delgado }; 4792a5f11aSRicardo Ribalda Delgado 48*017bec38SRicardo Ribalda Delgado static int fintek_8250_enter_key(u16 base_port) 49*017bec38SRicardo Ribalda Delgado { 5028e3fb6cSRicardo Ribalda Delgado 51*017bec38SRicardo Ribalda Delgado if (!request_muxed_region(base_port, 2, DRIVER_NAME)) 5228e3fb6cSRicardo Ribalda Delgado return -EBUSY; 5328e3fb6cSRicardo Ribalda Delgado 54*017bec38SRicardo Ribalda Delgado outb(ENTRY_KEY, base_port + ADDR_PORT); 55*017bec38SRicardo Ribalda Delgado outb(ENTRY_KEY, base_port + ADDR_PORT); 5628e3fb6cSRicardo Ribalda Delgado return 0; 5728e3fb6cSRicardo Ribalda Delgado } 5828e3fb6cSRicardo Ribalda Delgado 59*017bec38SRicardo Ribalda Delgado static void fintek_8250_exit_key(u16 base_port) 60*017bec38SRicardo Ribalda Delgado { 6128e3fb6cSRicardo Ribalda Delgado 62*017bec38SRicardo Ribalda Delgado outb(EXIT_KEY, base_port + ADDR_PORT); 63*017bec38SRicardo Ribalda Delgado release_region(base_port + ADDR_PORT, 2); 6428e3fb6cSRicardo Ribalda Delgado } 6528e3fb6cSRicardo Ribalda Delgado 6628e3fb6cSRicardo Ribalda Delgado static int fintek_8250_get_index(resource_size_t base_addr) 6728e3fb6cSRicardo Ribalda Delgado { 6828e3fb6cSRicardo Ribalda Delgado resource_size_t base[] = {0x3f8, 0x2f8, 0x3e8, 0x2e8}; 6928e3fb6cSRicardo Ribalda Delgado int i; 7028e3fb6cSRicardo Ribalda Delgado 7128e3fb6cSRicardo Ribalda Delgado for (i = 0; i < ARRAY_SIZE(base); i++) 7228e3fb6cSRicardo Ribalda Delgado if (base_addr == base[i]) 7328e3fb6cSRicardo Ribalda Delgado return i; 7428e3fb6cSRicardo Ribalda Delgado 7528e3fb6cSRicardo Ribalda Delgado return -ENODEV; 7628e3fb6cSRicardo Ribalda Delgado } 7728e3fb6cSRicardo Ribalda Delgado 78*017bec38SRicardo Ribalda Delgado static int fintek_8250_check_id(u16 base_port) 7928e3fb6cSRicardo Ribalda Delgado { 8028e3fb6cSRicardo Ribalda Delgado 81*017bec38SRicardo Ribalda Delgado outb(CHIP_ID1, base_port + ADDR_PORT); 82*017bec38SRicardo Ribalda Delgado if (inb(base_port + DATA_PORT) != CHIP_ID1_VAL) 8328e3fb6cSRicardo Ribalda Delgado return -ENODEV; 8428e3fb6cSRicardo Ribalda Delgado 85*017bec38SRicardo Ribalda Delgado outb(CHIP_ID2, base_port + ADDR_PORT); 86*017bec38SRicardo Ribalda Delgado if (inb(base_port + DATA_PORT) != CHIP_ID2_VAL) 8728e3fb6cSRicardo Ribalda Delgado return -ENODEV; 8828e3fb6cSRicardo Ribalda Delgado 89*017bec38SRicardo Ribalda Delgado outb(VENDOR_ID1, base_port + ADDR_PORT); 90*017bec38SRicardo Ribalda Delgado if (inb(base_port + DATA_PORT) != VENDOR_ID1_VAL) 9128e3fb6cSRicardo Ribalda Delgado return -ENODEV; 9228e3fb6cSRicardo Ribalda Delgado 93*017bec38SRicardo Ribalda Delgado outb(VENDOR_ID2, base_port + ADDR_PORT); 94*017bec38SRicardo Ribalda Delgado if (inb(base_port + DATA_PORT) != VENDOR_ID2_VAL) 9528e3fb6cSRicardo Ribalda Delgado return -ENODEV; 9628e3fb6cSRicardo Ribalda Delgado 9728e3fb6cSRicardo Ribalda Delgado return 0; 9828e3fb6cSRicardo Ribalda Delgado } 9928e3fb6cSRicardo Ribalda Delgado 10041e69093SRicardo Ribalda Delgado static int fintek_8250_rs485_config(struct uart_port *port, 10128e3fb6cSRicardo Ribalda Delgado struct serial_rs485 *rs485) 10228e3fb6cSRicardo Ribalda Delgado { 10328e3fb6cSRicardo Ribalda Delgado uint8_t config = 0; 10492a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = port->private_data; 10528e3fb6cSRicardo Ribalda Delgado 10692a5f11aSRicardo Ribalda Delgado if (!pdata) 10728e3fb6cSRicardo Ribalda Delgado return -EINVAL; 10828e3fb6cSRicardo Ribalda Delgado 10928e3fb6cSRicardo Ribalda Delgado if (rs485->flags & SER_RS485_ENABLED) 11028e3fb6cSRicardo Ribalda Delgado memset(rs485->padding, 0, sizeof(rs485->padding)); 11128e3fb6cSRicardo Ribalda Delgado else 11228e3fb6cSRicardo Ribalda Delgado memset(rs485, 0, sizeof(*rs485)); 11328e3fb6cSRicardo Ribalda Delgado 11428e3fb6cSRicardo Ribalda Delgado rs485->flags &= SER_RS485_ENABLED | SER_RS485_RTS_ON_SEND | 11528e3fb6cSRicardo Ribalda Delgado SER_RS485_RTS_AFTER_SEND; 11628e3fb6cSRicardo Ribalda Delgado 11728e3fb6cSRicardo Ribalda Delgado if (rs485->delay_rts_before_send) { 11828e3fb6cSRicardo Ribalda Delgado rs485->delay_rts_before_send = 1; 11928e3fb6cSRicardo Ribalda Delgado config |= TXW4C_IRA; 12028e3fb6cSRicardo Ribalda Delgado } 12128e3fb6cSRicardo Ribalda Delgado 12228e3fb6cSRicardo Ribalda Delgado if (rs485->delay_rts_after_send) { 12328e3fb6cSRicardo Ribalda Delgado rs485->delay_rts_after_send = 1; 12428e3fb6cSRicardo Ribalda Delgado config |= RXW4C_IRA; 12528e3fb6cSRicardo Ribalda Delgado } 12628e3fb6cSRicardo Ribalda Delgado 12728e3fb6cSRicardo Ribalda Delgado if ((!!(rs485->flags & SER_RS485_RTS_ON_SEND)) == 12828e3fb6cSRicardo Ribalda Delgado (!!(rs485->flags & SER_RS485_RTS_AFTER_SEND))) 12928e3fb6cSRicardo Ribalda Delgado rs485->flags &= SER_RS485_ENABLED; 13028e3fb6cSRicardo Ribalda Delgado else 13128e3fb6cSRicardo Ribalda Delgado config |= RS485_URA; 13228e3fb6cSRicardo Ribalda Delgado 13328e3fb6cSRicardo Ribalda Delgado if (rs485->flags & SER_RS485_RTS_ON_SEND) 13428e3fb6cSRicardo Ribalda Delgado config |= RTS_INVERT; 13528e3fb6cSRicardo Ribalda Delgado 136*017bec38SRicardo Ribalda Delgado if (fintek_8250_enter_key(pdata->base_port)) 13728e3fb6cSRicardo Ribalda Delgado return -EBUSY; 13828e3fb6cSRicardo Ribalda Delgado 139*017bec38SRicardo Ribalda Delgado outb(LDN, pdata->base_port + ADDR_PORT); 140*017bec38SRicardo Ribalda Delgado outb(pdata->index, pdata->base_port + DATA_PORT); 141*017bec38SRicardo Ribalda Delgado outb(RS485, pdata->base_port + ADDR_PORT); 142*017bec38SRicardo Ribalda Delgado outb(config, pdata->base_port + DATA_PORT); 143*017bec38SRicardo Ribalda Delgado fintek_8250_exit_key(pdata->base_port); 14428e3fb6cSRicardo Ribalda Delgado 14541e69093SRicardo Ribalda Delgado port->rs485 = *rs485; 14641e69093SRicardo Ribalda Delgado 14728e3fb6cSRicardo Ribalda Delgado return 0; 14828e3fb6cSRicardo Ribalda Delgado } 14928e3fb6cSRicardo Ribalda Delgado 150*017bec38SRicardo Ribalda Delgado static int fintek_8250_base_port(void) 151*017bec38SRicardo Ribalda Delgado { 152*017bec38SRicardo Ribalda Delgado static const u16 addr[] = {0x4e, 0x2e}; 153*017bec38SRicardo Ribalda Delgado int i; 154*017bec38SRicardo Ribalda Delgado 155*017bec38SRicardo Ribalda Delgado for (i = 0; i < ARRAY_SIZE(addr); i++) { 156*017bec38SRicardo Ribalda Delgado int ret; 157*017bec38SRicardo Ribalda Delgado 158*017bec38SRicardo Ribalda Delgado if (fintek_8250_enter_key(addr[i])) 159*017bec38SRicardo Ribalda Delgado continue; 160*017bec38SRicardo Ribalda Delgado ret = fintek_8250_check_id(addr[i]); 161*017bec38SRicardo Ribalda Delgado fintek_8250_exit_key(addr[i]); 162*017bec38SRicardo Ribalda Delgado if (!ret) 163*017bec38SRicardo Ribalda Delgado return addr[i]; 164*017bec38SRicardo Ribalda Delgado } 165*017bec38SRicardo Ribalda Delgado 166*017bec38SRicardo Ribalda Delgado return -ENODEV; 167*017bec38SRicardo Ribalda Delgado } 168*017bec38SRicardo Ribalda Delgado 16928e3fb6cSRicardo Ribalda Delgado static int 17028e3fb6cSRicardo Ribalda Delgado fintek_8250_probe(struct pnp_dev *dev, const struct pnp_device_id *dev_id) 17128e3fb6cSRicardo Ribalda Delgado { 17228e3fb6cSRicardo Ribalda Delgado struct uart_8250_port uart; 17392a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata; 17492a5f11aSRicardo Ribalda Delgado int index; 175*017bec38SRicardo Ribalda Delgado int base_port; 17628e3fb6cSRicardo Ribalda Delgado 17728e3fb6cSRicardo Ribalda Delgado if (!pnp_port_valid(dev, 0)) 17828e3fb6cSRicardo Ribalda Delgado return -ENODEV; 17928e3fb6cSRicardo Ribalda Delgado 180*017bec38SRicardo Ribalda Delgado base_port = fintek_8250_base_port(); 181*017bec38SRicardo Ribalda Delgado if (base_port < 0) 182*017bec38SRicardo Ribalda Delgado return -ENODEV; 183*017bec38SRicardo Ribalda Delgado 18492a5f11aSRicardo Ribalda Delgado index = fintek_8250_get_index(pnp_port_start(dev, 0)); 18592a5f11aSRicardo Ribalda Delgado if (index < 0) 18628e3fb6cSRicardo Ribalda Delgado return -ENODEV; 18728e3fb6cSRicardo Ribalda Delgado 18828e3fb6cSRicardo Ribalda Delgado memset(&uart, 0, sizeof(uart)); 18992a5f11aSRicardo Ribalda Delgado 19092a5f11aSRicardo Ribalda Delgado pdata = devm_kzalloc(&dev->dev, sizeof(*pdata), GFP_KERNEL); 19192a5f11aSRicardo Ribalda Delgado if (!pdata) 19292a5f11aSRicardo Ribalda Delgado return -ENOMEM; 19392a5f11aSRicardo Ribalda Delgado uart.port.private_data = pdata; 19492a5f11aSRicardo Ribalda Delgado 19528e3fb6cSRicardo Ribalda Delgado if (!pnp_irq_valid(dev, 0)) 19628e3fb6cSRicardo Ribalda Delgado return -ENODEV; 19728e3fb6cSRicardo Ribalda Delgado uart.port.irq = pnp_irq(dev, 0); 19828e3fb6cSRicardo Ribalda Delgado uart.port.iobase = pnp_port_start(dev, 0); 19928e3fb6cSRicardo Ribalda Delgado uart.port.iotype = UPIO_PORT; 20041e69093SRicardo Ribalda Delgado uart.port.rs485_config = fintek_8250_rs485_config; 20128e3fb6cSRicardo Ribalda Delgado 20228e3fb6cSRicardo Ribalda Delgado uart.port.flags |= UPF_SKIP_TEST | UPF_BOOT_AUTOCONF; 20328e3fb6cSRicardo Ribalda Delgado if (pnp_irq_flags(dev, 0) & IORESOURCE_IRQ_SHAREABLE) 20428e3fb6cSRicardo Ribalda Delgado uart.port.flags |= UPF_SHARE_IRQ; 20528e3fb6cSRicardo Ribalda Delgado uart.port.uartclk = 1843200; 20628e3fb6cSRicardo Ribalda Delgado uart.port.dev = &dev->dev; 20728e3fb6cSRicardo Ribalda Delgado 208*017bec38SRicardo Ribalda Delgado pdata->base_port = base_port; 20992a5f11aSRicardo Ribalda Delgado pdata->index = index; 21092a5f11aSRicardo Ribalda Delgado pdata->line = serial8250_register_8250_port(&uart); 21192a5f11aSRicardo Ribalda Delgado if (pdata->line < 0) 21228e3fb6cSRicardo Ribalda Delgado return -ENODEV; 21328e3fb6cSRicardo Ribalda Delgado 21492a5f11aSRicardo Ribalda Delgado pnp_set_drvdata(dev, pdata); 21528e3fb6cSRicardo Ribalda Delgado return 0; 21628e3fb6cSRicardo Ribalda Delgado } 21728e3fb6cSRicardo Ribalda Delgado 21828e3fb6cSRicardo Ribalda Delgado static void fintek_8250_remove(struct pnp_dev *dev) 21928e3fb6cSRicardo Ribalda Delgado { 22092a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = pnp_get_drvdata(dev); 22128e3fb6cSRicardo Ribalda Delgado 22292a5f11aSRicardo Ribalda Delgado if (pdata) 22392a5f11aSRicardo Ribalda Delgado serial8250_unregister_port(pdata->line); 22428e3fb6cSRicardo Ribalda Delgado } 22528e3fb6cSRicardo Ribalda Delgado 22628e3fb6cSRicardo Ribalda Delgado #ifdef CONFIG_PM 22728e3fb6cSRicardo Ribalda Delgado static int fintek_8250_suspend(struct pnp_dev *dev, pm_message_t state) 22828e3fb6cSRicardo Ribalda Delgado { 22992a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = pnp_get_drvdata(dev); 23028e3fb6cSRicardo Ribalda Delgado 23192a5f11aSRicardo Ribalda Delgado if (!pdata) 23228e3fb6cSRicardo Ribalda Delgado return -ENODEV; 23392a5f11aSRicardo Ribalda Delgado serial8250_suspend_port(pdata->line); 23428e3fb6cSRicardo Ribalda Delgado return 0; 23528e3fb6cSRicardo Ribalda Delgado } 23628e3fb6cSRicardo Ribalda Delgado 23728e3fb6cSRicardo Ribalda Delgado static int fintek_8250_resume(struct pnp_dev *dev) 23828e3fb6cSRicardo Ribalda Delgado { 23992a5f11aSRicardo Ribalda Delgado struct fintek_8250 *pdata = pnp_get_drvdata(dev); 24028e3fb6cSRicardo Ribalda Delgado 24192a5f11aSRicardo Ribalda Delgado if (!pdata) 24228e3fb6cSRicardo Ribalda Delgado return -ENODEV; 24392a5f11aSRicardo Ribalda Delgado serial8250_resume_port(pdata->line); 24428e3fb6cSRicardo Ribalda Delgado return 0; 24528e3fb6cSRicardo Ribalda Delgado } 24628e3fb6cSRicardo Ribalda Delgado #else 24728e3fb6cSRicardo Ribalda Delgado #define fintek_8250_suspend NULL 24828e3fb6cSRicardo Ribalda Delgado #define fintek_8250_resume NULL 24928e3fb6cSRicardo Ribalda Delgado #endif /* CONFIG_PM */ 25028e3fb6cSRicardo Ribalda Delgado 25128e3fb6cSRicardo Ribalda Delgado static const struct pnp_device_id fintek_dev_table[] = { 25228e3fb6cSRicardo Ribalda Delgado /* Qtechnology Panel PC / IO1000 */ 25328e3fb6cSRicardo Ribalda Delgado { "PNP0501"}, 25428e3fb6cSRicardo Ribalda Delgado {} 25528e3fb6cSRicardo Ribalda Delgado }; 25628e3fb6cSRicardo Ribalda Delgado 25728e3fb6cSRicardo Ribalda Delgado MODULE_DEVICE_TABLE(pnp, fintek_dev_table); 25828e3fb6cSRicardo Ribalda Delgado 25928e3fb6cSRicardo Ribalda Delgado static struct pnp_driver fintek_8250_driver = { 26028e3fb6cSRicardo Ribalda Delgado .name = DRIVER_NAME, 26128e3fb6cSRicardo Ribalda Delgado .probe = fintek_8250_probe, 26228e3fb6cSRicardo Ribalda Delgado .remove = fintek_8250_remove, 26328e3fb6cSRicardo Ribalda Delgado .suspend = fintek_8250_suspend, 26428e3fb6cSRicardo Ribalda Delgado .resume = fintek_8250_resume, 26528e3fb6cSRicardo Ribalda Delgado .id_table = fintek_dev_table, 26628e3fb6cSRicardo Ribalda Delgado }; 26728e3fb6cSRicardo Ribalda Delgado 268aee94467SPeter Huewe module_pnp_driver(fintek_8250_driver); 26928e3fb6cSRicardo Ribalda Delgado MODULE_DESCRIPTION("Fintek F812164 module"); 27028e3fb6cSRicardo Ribalda Delgado MODULE_AUTHOR("Ricardo Ribalda <ricardo.ribalda@gmail.com>"); 27128e3fb6cSRicardo Ribalda Delgado MODULE_LICENSE("GPL"); 272