xref: /openbmc/linux/drivers/ssb/driver_pcicore.c (revision 762f99f4f3cb41a775b5157dd761217beba65873)
161e115a5SMichael Buesch /*
261e115a5SMichael Buesch  * Sonics Silicon Backplane
361e115a5SMichael Buesch  * Broadcom PCI-core driver
461e115a5SMichael Buesch  *
561e115a5SMichael Buesch  * Copyright 2005, Broadcom Corporation
6eb032b98SMichael Büsch  * Copyright 2006, 2007, Michael Buesch <m@bues.ch>
761e115a5SMichael Buesch  *
861e115a5SMichael Buesch  * Licensed under the GNU/GPL. See COPYING for details.
961e115a5SMichael Buesch  */
1061e115a5SMichael Buesch 
11b8b6069cSMichael Büsch #include "ssb_private.h"
12b8b6069cSMichael Büsch 
1361e115a5SMichael Buesch #include <linux/ssb/ssb.h>
1461e115a5SMichael Buesch #include <linux/pci.h>
151014c22eSPaul Gortmaker #include <linux/export.h>
1661e115a5SMichael Buesch #include <linux/delay.h>
177cb44615SMichael Buesch #include <linux/ssb/ssb_embedded.h>
1861e115a5SMichael Buesch 
19ccc7c28aSRafał Miłecki static u32 ssb_pcie_read(struct ssb_pcicore *pc, u32 address);
20ccc7c28aSRafał Miłecki static void ssb_pcie_write(struct ssb_pcicore *pc, u32 address, u32 data);
21ccc7c28aSRafał Miłecki static u16 ssb_pcie_mdio_read(struct ssb_pcicore *pc, u8 device, u8 address);
22ccc7c28aSRafał Miłecki static void ssb_pcie_mdio_write(struct ssb_pcicore *pc, u8 device,
23ccc7c28aSRafał Miłecki 				u8 address, u16 data);
2461e115a5SMichael Buesch 
2561e115a5SMichael Buesch static inline
pcicore_read32(struct ssb_pcicore * pc,u16 offset)2661e115a5SMichael Buesch u32 pcicore_read32(struct ssb_pcicore *pc, u16 offset)
2761e115a5SMichael Buesch {
2861e115a5SMichael Buesch 	return ssb_read32(pc->dev, offset);
2961e115a5SMichael Buesch }
3061e115a5SMichael Buesch 
3161e115a5SMichael Buesch static inline
pcicore_write32(struct ssb_pcicore * pc,u16 offset,u32 value)3261e115a5SMichael Buesch void pcicore_write32(struct ssb_pcicore *pc, u16 offset, u32 value)
3361e115a5SMichael Buesch {
3461e115a5SMichael Buesch 	ssb_write32(pc->dev, offset, value);
3561e115a5SMichael Buesch }
3661e115a5SMichael Buesch 
377cb44615SMichael Buesch static inline
pcicore_read16(struct ssb_pcicore * pc,u16 offset)387cb44615SMichael Buesch u16 pcicore_read16(struct ssb_pcicore *pc, u16 offset)
397cb44615SMichael Buesch {
407cb44615SMichael Buesch 	return ssb_read16(pc->dev, offset);
417cb44615SMichael Buesch }
427cb44615SMichael Buesch 
437cb44615SMichael Buesch static inline
pcicore_write16(struct ssb_pcicore * pc,u16 offset,u16 value)447cb44615SMichael Buesch void pcicore_write16(struct ssb_pcicore *pc, u16 offset, u16 value)
457cb44615SMichael Buesch {
467cb44615SMichael Buesch 	ssb_write16(pc->dev, offset, value);
477cb44615SMichael Buesch }
487cb44615SMichael Buesch 
4961e115a5SMichael Buesch /**************************************************
5061e115a5SMichael Buesch  * Code for hostmode operation.
5161e115a5SMichael Buesch  **************************************************/
5261e115a5SMichael Buesch 
5361e115a5SMichael Buesch #ifdef CONFIG_SSB_PCICORE_HOSTMODE
5461e115a5SMichael Buesch 
5561e115a5SMichael Buesch #include <asm/paccess.h>
5661e115a5SMichael Buesch /* Probe a 32bit value on the bus and catch bus exceptions.
5761e115a5SMichael Buesch  * Returns nonzero on a bus exception.
58*2a3d830fSShubhankar Kuranagatti  * This is MIPS specific
59*2a3d830fSShubhankar Kuranagatti  */
6061e115a5SMichael Buesch #define mips_busprobe32(val, addr)	get_dbe((val), ((u32 *)(addr)))
6161e115a5SMichael Buesch 
6261e115a5SMichael Buesch /* Assume one-hot slot wiring */
6361e115a5SMichael Buesch #define SSB_PCI_SLOT_MAX	16
6461e115a5SMichael Buesch 
6561e115a5SMichael Buesch /* Global lock is OK, as we won't have more than one extpci anyway. */
6661e115a5SMichael Buesch static DEFINE_SPINLOCK(cfgspace_lock);
6761e115a5SMichael Buesch /* Core to access the external PCI config space. Can only have one. */
6861e115a5SMichael Buesch static struct ssb_pcicore *extpci_core;
6961e115a5SMichael Buesch 
7061e115a5SMichael Buesch 
get_cfgspace_addr(struct ssb_pcicore * pc,unsigned int bus,unsigned int dev,unsigned int func,unsigned int off)7161e115a5SMichael Buesch static u32 get_cfgspace_addr(struct ssb_pcicore *pc,
7261e115a5SMichael Buesch 			     unsigned int bus, unsigned int dev,
7361e115a5SMichael Buesch 			     unsigned int func, unsigned int off)
7461e115a5SMichael Buesch {
7561e115a5SMichael Buesch 	u32 addr = 0;
7661e115a5SMichael Buesch 	u32 tmp;
7761e115a5SMichael Buesch 
787cb44615SMichael Buesch 	/* We do only have one cardbus device behind the bridge. */
79a6c84622SHauke Mehrtens 	if (pc->cardbusmode && (dev > 1))
8061e115a5SMichael Buesch 		goto out;
817cb44615SMichael Buesch 
8261e115a5SMichael Buesch 	if (bus == 0) {
8361e115a5SMichael Buesch 		/* Type 0 transaction */
8461e115a5SMichael Buesch 		if (unlikely(dev >= SSB_PCI_SLOT_MAX))
8561e115a5SMichael Buesch 			goto out;
8661e115a5SMichael Buesch 		/* Slide the window */
8761e115a5SMichael Buesch 		tmp = SSB_PCICORE_SBTOPCI_CFG0;
8861e115a5SMichael Buesch 		tmp |= ((1 << (dev + 16)) & SSB_PCICORE_SBTOPCI1_MASK);
8961e115a5SMichael Buesch 		pcicore_write32(pc, SSB_PCICORE_SBTOPCI1, tmp);
9061e115a5SMichael Buesch 		/* Calculate the address */
9161e115a5SMichael Buesch 		addr = SSB_PCI_CFG;
9261e115a5SMichael Buesch 		addr |= ((1 << (dev + 16)) & ~SSB_PCICORE_SBTOPCI1_MASK);
9361e115a5SMichael Buesch 		addr |= (func << 8);
9461e115a5SMichael Buesch 		addr |= (off & ~3);
9561e115a5SMichael Buesch 	} else {
9661e115a5SMichael Buesch 		/* Type 1 transaction */
9761e115a5SMichael Buesch 		pcicore_write32(pc, SSB_PCICORE_SBTOPCI1,
9861e115a5SMichael Buesch 				SSB_PCICORE_SBTOPCI_CFG1);
9961e115a5SMichael Buesch 		/* Calculate the address */
10061e115a5SMichael Buesch 		addr = SSB_PCI_CFG;
10161e115a5SMichael Buesch 		addr |= (bus << 16);
10261e115a5SMichael Buesch 		addr |= (dev << 11);
10361e115a5SMichael Buesch 		addr |= (func << 8);
10461e115a5SMichael Buesch 		addr |= (off & ~3);
10561e115a5SMichael Buesch 	}
10661e115a5SMichael Buesch out:
10761e115a5SMichael Buesch 	return addr;
10861e115a5SMichael Buesch }
10961e115a5SMichael Buesch 
ssb_extpci_read_config(struct ssb_pcicore * pc,unsigned int bus,unsigned int dev,unsigned int func,unsigned int off,void * buf,int len)11061e115a5SMichael Buesch static int ssb_extpci_read_config(struct ssb_pcicore *pc,
11161e115a5SMichael Buesch 				  unsigned int bus, unsigned int dev,
11261e115a5SMichael Buesch 				  unsigned int func, unsigned int off,
11361e115a5SMichael Buesch 				  void *buf, int len)
11461e115a5SMichael Buesch {
11561e115a5SMichael Buesch 	int err = -EINVAL;
11661e115a5SMichael Buesch 	u32 addr, val;
11761e115a5SMichael Buesch 	void __iomem *mmio;
11861e115a5SMichael Buesch 
119209b4375SMichael Büsch 	WARN_ON(!pc->hostmode);
12061e115a5SMichael Buesch 	if (unlikely(len != 1 && len != 2 && len != 4))
12161e115a5SMichael Buesch 		goto out;
12261e115a5SMichael Buesch 	addr = get_cfgspace_addr(pc, bus, dev, func, off);
12361e115a5SMichael Buesch 	if (unlikely(!addr))
12461e115a5SMichael Buesch 		goto out;
12561e115a5SMichael Buesch 	err = -ENOMEM;
1264bdc0d67SChristoph Hellwig 	mmio = ioremap(addr, len);
12761e115a5SMichael Buesch 	if (!mmio)
12861e115a5SMichael Buesch 		goto out;
12961e115a5SMichael Buesch 
13061e115a5SMichael Buesch 	if (mips_busprobe32(val, mmio)) {
13161e115a5SMichael Buesch 		val = 0xffffffff;
13261e115a5SMichael Buesch 		goto unmap;
13361e115a5SMichael Buesch 	}
13461e115a5SMichael Buesch 
13561e115a5SMichael Buesch 	val = readl(mmio);
13661e115a5SMichael Buesch 	val >>= (8 * (off & 3));
13761e115a5SMichael Buesch 
13861e115a5SMichael Buesch 	switch (len) {
13961e115a5SMichael Buesch 	case 1:
14061e115a5SMichael Buesch 		*((u8 *)buf) = (u8)val;
14161e115a5SMichael Buesch 		break;
14261e115a5SMichael Buesch 	case 2:
14361e115a5SMichael Buesch 		*((u16 *)buf) = (u16)val;
14461e115a5SMichael Buesch 		break;
14561e115a5SMichael Buesch 	case 4:
14661e115a5SMichael Buesch 		*((u32 *)buf) = (u32)val;
14761e115a5SMichael Buesch 		break;
14861e115a5SMichael Buesch 	}
14961e115a5SMichael Buesch 	err = 0;
15061e115a5SMichael Buesch unmap:
15161e115a5SMichael Buesch 	iounmap(mmio);
15261e115a5SMichael Buesch out:
15361e115a5SMichael Buesch 	return err;
15461e115a5SMichael Buesch }
15561e115a5SMichael Buesch 
ssb_extpci_write_config(struct ssb_pcicore * pc,unsigned int bus,unsigned int dev,unsigned int func,unsigned int off,const void * buf,int len)15661e115a5SMichael Buesch static int ssb_extpci_write_config(struct ssb_pcicore *pc,
15761e115a5SMichael Buesch 				   unsigned int bus, unsigned int dev,
15861e115a5SMichael Buesch 				   unsigned int func, unsigned int off,
15961e115a5SMichael Buesch 				   const void *buf, int len)
16061e115a5SMichael Buesch {
16161e115a5SMichael Buesch 	int err = -EINVAL;
16261e115a5SMichael Buesch 	u32 addr, val = 0;
16361e115a5SMichael Buesch 	void __iomem *mmio;
16461e115a5SMichael Buesch 
165209b4375SMichael Büsch 	WARN_ON(!pc->hostmode);
16661e115a5SMichael Buesch 	if (unlikely(len != 1 && len != 2 && len != 4))
16761e115a5SMichael Buesch 		goto out;
16861e115a5SMichael Buesch 	addr = get_cfgspace_addr(pc, bus, dev, func, off);
16961e115a5SMichael Buesch 	if (unlikely(!addr))
17061e115a5SMichael Buesch 		goto out;
17161e115a5SMichael Buesch 	err = -ENOMEM;
1724bdc0d67SChristoph Hellwig 	mmio = ioremap(addr, len);
17361e115a5SMichael Buesch 	if (!mmio)
17461e115a5SMichael Buesch 		goto out;
17561e115a5SMichael Buesch 
17661e115a5SMichael Buesch 	if (mips_busprobe32(val, mmio)) {
17761e115a5SMichael Buesch 		val = 0xffffffff;
17861e115a5SMichael Buesch 		goto unmap;
17961e115a5SMichael Buesch 	}
18061e115a5SMichael Buesch 
18161e115a5SMichael Buesch 	switch (len) {
18261e115a5SMichael Buesch 	case 1:
18361e115a5SMichael Buesch 		val = readl(mmio);
18461e115a5SMichael Buesch 		val &= ~(0xFF << (8 * (off & 3)));
18561e115a5SMichael Buesch 		val |= *((const u8 *)buf) << (8 * (off & 3));
18661e115a5SMichael Buesch 		break;
18761e115a5SMichael Buesch 	case 2:
18861e115a5SMichael Buesch 		val = readl(mmio);
18961e115a5SMichael Buesch 		val &= ~(0xFFFF << (8 * (off & 3)));
19061e115a5SMichael Buesch 		val |= *((const u16 *)buf) << (8 * (off & 3));
19161e115a5SMichael Buesch 		break;
19261e115a5SMichael Buesch 	case 4:
19361e115a5SMichael Buesch 		val = *((const u32 *)buf);
19461e115a5SMichael Buesch 		break;
19561e115a5SMichael Buesch 	}
19661e115a5SMichael Buesch 	writel(val, mmio);
19761e115a5SMichael Buesch 
19861e115a5SMichael Buesch 	err = 0;
19961e115a5SMichael Buesch unmap:
20061e115a5SMichael Buesch 	iounmap(mmio);
20161e115a5SMichael Buesch out:
20261e115a5SMichael Buesch 	return err;
20361e115a5SMichael Buesch }
20461e115a5SMichael Buesch 
ssb_pcicore_read_config(struct pci_bus * bus,unsigned int devfn,int reg,int size,u32 * val)20561e115a5SMichael Buesch static int ssb_pcicore_read_config(struct pci_bus *bus, unsigned int devfn,
20661e115a5SMichael Buesch 				   int reg, int size, u32 *val)
20761e115a5SMichael Buesch {
20861e115a5SMichael Buesch 	unsigned long flags;
20961e115a5SMichael Buesch 	int err;
21061e115a5SMichael Buesch 
21161e115a5SMichael Buesch 	spin_lock_irqsave(&cfgspace_lock, flags);
21261e115a5SMichael Buesch 	err = ssb_extpci_read_config(extpci_core, bus->number, PCI_SLOT(devfn),
21361e115a5SMichael Buesch 				     PCI_FUNC(devfn), reg, val, size);
21461e115a5SMichael Buesch 	spin_unlock_irqrestore(&cfgspace_lock, flags);
21561e115a5SMichael Buesch 
21661e115a5SMichael Buesch 	return err ? PCIBIOS_DEVICE_NOT_FOUND : PCIBIOS_SUCCESSFUL;
21761e115a5SMichael Buesch }
21861e115a5SMichael Buesch 
ssb_pcicore_write_config(struct pci_bus * bus,unsigned int devfn,int reg,int size,u32 val)21961e115a5SMichael Buesch static int ssb_pcicore_write_config(struct pci_bus *bus, unsigned int devfn,
22061e115a5SMichael Buesch 				    int reg, int size, u32 val)
22161e115a5SMichael Buesch {
22261e115a5SMichael Buesch 	unsigned long flags;
22361e115a5SMichael Buesch 	int err;
22461e115a5SMichael Buesch 
22561e115a5SMichael Buesch 	spin_lock_irqsave(&cfgspace_lock, flags);
22661e115a5SMichael Buesch 	err = ssb_extpci_write_config(extpci_core, bus->number, PCI_SLOT(devfn),
22761e115a5SMichael Buesch 				      PCI_FUNC(devfn), reg, &val, size);
22861e115a5SMichael Buesch 	spin_unlock_irqrestore(&cfgspace_lock, flags);
22961e115a5SMichael Buesch 
23061e115a5SMichael Buesch 	return err ? PCIBIOS_DEVICE_NOT_FOUND : PCIBIOS_SUCCESSFUL;
23161e115a5SMichael Buesch }
23261e115a5SMichael Buesch 
23361e115a5SMichael Buesch static struct pci_ops ssb_pcicore_pciops = {
23461e115a5SMichael Buesch 	.read	= ssb_pcicore_read_config,
23561e115a5SMichael Buesch 	.write	= ssb_pcicore_write_config,
23661e115a5SMichael Buesch };
23761e115a5SMichael Buesch 
23861e115a5SMichael Buesch static struct resource ssb_pcicore_mem_resource = {
23961e115a5SMichael Buesch 	.name	= "SSB PCIcore external memory",
24061e115a5SMichael Buesch 	.start	= SSB_PCI_DMA,
24161e115a5SMichael Buesch 	.end	= SSB_PCI_DMA + SSB_PCI_DMA_SZ - 1,
242fc71acc8SMichael Buesch 	.flags	= IORESOURCE_MEM | IORESOURCE_PCI_FIXED,
24361e115a5SMichael Buesch };
24461e115a5SMichael Buesch 
24561e115a5SMichael Buesch static struct resource ssb_pcicore_io_resource = {
24661e115a5SMichael Buesch 	.name	= "SSB PCIcore external I/O",
24761e115a5SMichael Buesch 	.start	= 0x100,
24861e115a5SMichael Buesch 	.end	= 0x7FF,
249fc71acc8SMichael Buesch 	.flags	= IORESOURCE_IO | IORESOURCE_PCI_FIXED,
25061e115a5SMichael Buesch };
25161e115a5SMichael Buesch 
25261e115a5SMichael Buesch static struct pci_controller ssb_pcicore_controller = {
25361e115a5SMichael Buesch 	.pci_ops	= &ssb_pcicore_pciops,
25461e115a5SMichael Buesch 	.io_resource	= &ssb_pcicore_io_resource,
25561e115a5SMichael Buesch 	.mem_resource	= &ssb_pcicore_mem_resource,
25661e115a5SMichael Buesch };
25761e115a5SMichael Buesch 
258aab547ceSMichael Buesch /* This function is called when doing a pci_enable_device().
259*2a3d830fSShubhankar Kuranagatti  * We must first check if the device is a device on the PCI-core bridge.
260*2a3d830fSShubhankar Kuranagatti  */
ssb_pcicore_plat_dev_init(struct pci_dev * d)261aab547ceSMichael Buesch int ssb_pcicore_plat_dev_init(struct pci_dev *d)
262aab547ceSMichael Buesch {
263aab547ceSMichael Buesch 	if (d->bus->ops != &ssb_pcicore_pciops) {
264aab547ceSMichael Buesch 		/* This is not a device on the PCI-core bridge. */
265aab547ceSMichael Buesch 		return -ENODEV;
266aab547ceSMichael Buesch 	}
267aab547ceSMichael Buesch 
268b8b6069cSMichael Büsch 	dev_info(&d->dev, "PCI: Fixing up device %s\n", pci_name(d));
269aab547ceSMichael Buesch 
270aab547ceSMichael Buesch 	/* Fix up interrupt lines */
271aab547ceSMichael Buesch 	d->irq = ssb_mips_irq(extpci_core->dev) + 2;
272aab547ceSMichael Buesch 	pci_write_config_byte(d, PCI_INTERRUPT_LINE, d->irq);
273aab547ceSMichael Buesch 
274aab547ceSMichael Buesch 	return 0;
275aab547ceSMichael Buesch }
276aab547ceSMichael Buesch 
277aab547ceSMichael Buesch /* Early PCI fixup for a device on the PCI-core bridge. */
ssb_pcicore_fixup_pcibridge(struct pci_dev * dev)278aab547ceSMichael Buesch static void ssb_pcicore_fixup_pcibridge(struct pci_dev *dev)
279aab547ceSMichael Buesch {
280aab547ceSMichael Buesch 	u8 lat;
281aab547ceSMichael Buesch 
282aab547ceSMichael Buesch 	if (dev->bus->ops != &ssb_pcicore_pciops) {
283aab547ceSMichael Buesch 		/* This is not a device on the PCI-core bridge. */
284aab547ceSMichael Buesch 		return;
285aab547ceSMichael Buesch 	}
286aab547ceSMichael Buesch 	if (dev->bus->number != 0 || PCI_SLOT(dev->devfn) != 0)
287aab547ceSMichael Buesch 		return;
288aab547ceSMichael Buesch 
289b8b6069cSMichael Büsch 	dev_info(&dev->dev, "PCI: Fixing up bridge %s\n", pci_name(dev));
290aab547ceSMichael Buesch 
291aab547ceSMichael Buesch 	/* Enable PCI bridge bus mastering and memory space */
292aab547ceSMichael Buesch 	pci_set_master(dev);
293aab547ceSMichael Buesch 	if (pcibios_enable_device(dev, ~0) < 0) {
294b8b6069cSMichael Büsch 		dev_err(&dev->dev, "PCI: SSB bridge enable failed\n");
295aab547ceSMichael Buesch 		return;
296aab547ceSMichael Buesch 	}
297aab547ceSMichael Buesch 
298aab547ceSMichael Buesch 	/* Enable PCI bridge BAR1 prefetch and burst */
299aab547ceSMichael Buesch 	pci_write_config_dword(dev, SSB_BAR1_CONTROL, 3);
300aab547ceSMichael Buesch 
301aab547ceSMichael Buesch 	/* Make sure our latency is high enough to handle the devices behind us */
302aab547ceSMichael Buesch 	lat = 168;
303b8b6069cSMichael Büsch 	dev_info(&dev->dev,
304b8b6069cSMichael Büsch 		 "PCI: Fixing latency timer of device %s to %u\n",
305aab547ceSMichael Buesch 		 pci_name(dev), lat);
306aab547ceSMichael Buesch 	pci_write_config_byte(dev, PCI_LATENCY_TIMER, lat);
307aab547ceSMichael Buesch }
308aab547ceSMichael Buesch DECLARE_PCI_FIXUP_EARLY(PCI_ANY_ID, PCI_ANY_ID, ssb_pcicore_fixup_pcibridge);
309aab547ceSMichael Buesch 
310aab547ceSMichael Buesch /* PCI device IRQ mapping. */
ssb_pcicore_pcibios_map_irq(const struct pci_dev * dev,u8 slot,u8 pin)311aab547ceSMichael Buesch int ssb_pcicore_pcibios_map_irq(const struct pci_dev *dev, u8 slot, u8 pin)
312aab547ceSMichael Buesch {
313aab547ceSMichael Buesch 	if (dev->bus->ops != &ssb_pcicore_pciops) {
314aab547ceSMichael Buesch 		/* This is not a device on the PCI-core bridge. */
315aab547ceSMichael Buesch 		return -ENODEV;
316aab547ceSMichael Buesch 	}
317aab547ceSMichael Buesch 	return ssb_mips_irq(extpci_core->dev) + 2;
318aab547ceSMichael Buesch }
319aab547ceSMichael Buesch 
ssb_pcicore_init_hostmode(struct ssb_pcicore * pc)320163247c1SGreg Kroah-Hartman static void ssb_pcicore_init_hostmode(struct ssb_pcicore *pc)
32161e115a5SMichael Buesch {
32261e115a5SMichael Buesch 	u32 val;
32361e115a5SMichael Buesch 
32461e115a5SMichael Buesch 	if (WARN_ON(extpci_core))
32561e115a5SMichael Buesch 		return;
32661e115a5SMichael Buesch 	extpci_core = pc;
32761e115a5SMichael Buesch 
328b8b6069cSMichael Büsch 	dev_dbg(pc->dev->dev, "PCIcore in host mode found\n");
32961e115a5SMichael Buesch 	/* Reset devices on the external PCI bus */
33061e115a5SMichael Buesch 	val = SSB_PCICORE_CTL_RST_OE;
33161e115a5SMichael Buesch 	val |= SSB_PCICORE_CTL_CLK_OE;
33261e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_CTL, val);
33361e115a5SMichael Buesch 	val |= SSB_PCICORE_CTL_CLK; /* Clock on */
33461e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_CTL, val);
33561e115a5SMichael Buesch 	udelay(150); /* Assertion time demanded by the PCI standard */
33661e115a5SMichael Buesch 	val |= SSB_PCICORE_CTL_RST; /* Deassert RST# */
33761e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_CTL, val);
33861e115a5SMichael Buesch 	val = SSB_PCICORE_ARBCTL_INTERN;
33961e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_ARBCTL, val);
34061e115a5SMichael Buesch 	udelay(1); /* Assertion time demanded by the PCI standard */
34161e115a5SMichael Buesch 
3427cb44615SMichael Buesch 	if (pc->dev->bus->has_cardbus_slot) {
343b8b6069cSMichael Büsch 		dev_dbg(pc->dev->dev, "CardBus slot detected\n");
3447cb44615SMichael Buesch 		pc->cardbusmode = 1;
3457cb44615SMichael Buesch 		/* GPIO 1 resets the bridge */
3467cb44615SMichael Buesch 		ssb_gpio_out(pc->dev->bus, 1, 1);
3477cb44615SMichael Buesch 		ssb_gpio_outen(pc->dev->bus, 1, 1);
3487cb44615SMichael Buesch 		pcicore_write16(pc, SSB_PCICORE_SPROM(0),
3497cb44615SMichael Buesch 				pcicore_read16(pc, SSB_PCICORE_SPROM(0))
3507cb44615SMichael Buesch 				| 0x0400);
3517cb44615SMichael Buesch 	}
35261e115a5SMichael Buesch 
35361e115a5SMichael Buesch 	/* 64MB I/O window */
35461e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_SBTOPCI0,
35561e115a5SMichael Buesch 			SSB_PCICORE_SBTOPCI_IO);
35661e115a5SMichael Buesch 	/* 64MB config space */
35761e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_SBTOPCI1,
35861e115a5SMichael Buesch 			SSB_PCICORE_SBTOPCI_CFG0);
35961e115a5SMichael Buesch 	/* 1GB memory window */
36061e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_SBTOPCI2,
36161e115a5SMichael Buesch 			SSB_PCICORE_SBTOPCI_MEM | SSB_PCI_DMA);
36261e115a5SMichael Buesch 
363f56d9e23SRafał Miłecki 	/*
364f56d9e23SRafał Miłecki 	 * Accessing PCI config without a proper delay after devices reset (not
365c411ead9SRafał Miłecki 	 * GPIO reset) was causing reboots on WRT300N v1.0 (BCM4704).
366f56d9e23SRafał Miłecki 	 * Tested delay 850 us lowered reboot chance to 50-80%, 1000 us fixed it
367f56d9e23SRafał Miłecki 	 * completely. Flushing all writes was also tested but with no luck.
368c411ead9SRafał Miłecki 	 * The same problem was reported for WRT350N v1 (BCM4705), so we just
369c411ead9SRafał Miłecki 	 * sleep here unconditionally.
370f56d9e23SRafał Miłecki 	 */
371f56d9e23SRafał Miłecki 	usleep_range(1000, 2000);
372f56d9e23SRafał Miłecki 
37361e115a5SMichael Buesch 	/* Enable PCI bridge BAR0 prefetch and burst */
37461e115a5SMichael Buesch 	val = PCI_COMMAND_MASTER | PCI_COMMAND_MEMORY;
37561e115a5SMichael Buesch 	ssb_extpci_write_config(pc, 0, 0, 0, PCI_COMMAND, &val, 2);
37661e115a5SMichael Buesch 	/* Clear error conditions */
37761e115a5SMichael Buesch 	val = 0;
37861e115a5SMichael Buesch 	ssb_extpci_write_config(pc, 0, 0, 0, PCI_STATUS, &val, 2);
37961e115a5SMichael Buesch 
38061e115a5SMichael Buesch 	/* Enable PCI interrupts */
38161e115a5SMichael Buesch 	pcicore_write32(pc, SSB_PCICORE_IMASK,
38261e115a5SMichael Buesch 			SSB_PCICORE_IMASK_INTA);
38361e115a5SMichael Buesch 
38461e115a5SMichael Buesch 	/* Ok, ready to run, register it to the system.
38561e115a5SMichael Buesch 	 * The following needs change, if we want to port hostmode
386*2a3d830fSShubhankar Kuranagatti 	 * to non-MIPS platform.
387*2a3d830fSShubhankar Kuranagatti 	 */
3884bdc0d67SChristoph Hellwig 	ssb_pcicore_controller.io_map_base = (unsigned long)ioremap(SSB_PCI_MEM, 0x04000000);
389fc71acc8SMichael Buesch 	set_io_port_base(ssb_pcicore_controller.io_map_base);
39061e115a5SMichael Buesch 	/* Give some time to the PCI controller to configure itself with the new
391*2a3d830fSShubhankar Kuranagatti 	 * values. Not waiting at this point causes crashes of the machine.
392*2a3d830fSShubhankar Kuranagatti 	 */
39361e115a5SMichael Buesch 	mdelay(10);
39461e115a5SMichael Buesch 	register_pci_controller(&ssb_pcicore_controller);
39561e115a5SMichael Buesch }
39661e115a5SMichael Buesch 
pcicore_is_in_hostmode(struct ssb_pcicore * pc)397163247c1SGreg Kroah-Hartman static int pcicore_is_in_hostmode(struct ssb_pcicore *pc)
39861e115a5SMichael Buesch {
39961e115a5SMichael Buesch 	struct ssb_bus *bus = pc->dev->bus;
40061e115a5SMichael Buesch 	u16 chipid_top;
40161e115a5SMichael Buesch 	u32 tmp;
40261e115a5SMichael Buesch 
40361e115a5SMichael Buesch 	chipid_top = (bus->chip_id & 0xFF00);
40461e115a5SMichael Buesch 	if (chipid_top != 0x4700 &&
40561e115a5SMichael Buesch 	    chipid_top != 0x5300)
40661e115a5SMichael Buesch 		return 0;
40761e115a5SMichael Buesch 
4082d8d4fdfSAurelien Jarno 	if (bus->sprom.boardflags_lo & SSB_PCICORE_BFL_NOPCI)
40961e115a5SMichael Buesch 		return 0;
41061e115a5SMichael Buesch 
41161e115a5SMichael Buesch 	/* The 200-pin BCM4712 package does not bond out PCI. Even when
412*2a3d830fSShubhankar Kuranagatti 	 * PCI is bonded out, some boards may leave the pins floating.
413*2a3d830fSShubhankar Kuranagatti 	 */
41461e115a5SMichael Buesch 	if (bus->chip_id == 0x4712) {
41561e115a5SMichael Buesch 		if (bus->chip_package == SSB_CHIPPACK_BCM4712S)
41661e115a5SMichael Buesch 			return 0;
41761e115a5SMichael Buesch 		if (bus->chip_package == SSB_CHIPPACK_BCM4712M)
41861e115a5SMichael Buesch 			return 0;
41961e115a5SMichael Buesch 	}
42061e115a5SMichael Buesch 	if (bus->chip_id == 0x5350)
42161e115a5SMichael Buesch 		return 0;
42261e115a5SMichael Buesch 
42361e115a5SMichael Buesch 	return !mips_busprobe32(tmp, (bus->mmio + (pc->dev->core_index * SSB_CORE_SIZE)));
42461e115a5SMichael Buesch }
42561e115a5SMichael Buesch #endif /* CONFIG_SSB_PCICORE_HOSTMODE */
42661e115a5SMichael Buesch 
427ccc7c28aSRafał Miłecki /**************************************************
428ccc7c28aSRafał Miłecki  * Workarounds.
429ccc7c28aSRafał Miłecki  **************************************************/
430ccc7c28aSRafał Miłecki 
ssb_pcicore_fix_sprom_core_index(struct ssb_pcicore * pc)431163247c1SGreg Kroah-Hartman static void ssb_pcicore_fix_sprom_core_index(struct ssb_pcicore *pc)
432af335a6cSRafał Miłecki {
433af335a6cSRafał Miłecki 	u16 tmp = pcicore_read16(pc, SSB_PCICORE_SPROM(0));
434af335a6cSRafał Miłecki 	if (((tmp & 0xF000) >> 12) != pc->dev->core_index) {
435af335a6cSRafał Miłecki 		tmp &= ~0xF000;
436af335a6cSRafał Miłecki 		tmp |= (pc->dev->core_index << 12);
437af335a6cSRafał Miłecki 		pcicore_write16(pc, SSB_PCICORE_SPROM(0), tmp);
438af335a6cSRafał Miłecki 	}
439af335a6cSRafał Miłecki }
440af335a6cSRafał Miłecki 
ssb_pcicore_polarity_workaround(struct ssb_pcicore * pc)441ccc7c28aSRafał Miłecki static u8 ssb_pcicore_polarity_workaround(struct ssb_pcicore *pc)
442ccc7c28aSRafał Miłecki {
443ccc7c28aSRafał Miłecki 	return (ssb_pcie_read(pc, 0x204) & 0x10) ? 0xC0 : 0x80;
444ccc7c28aSRafał Miłecki }
445ccc7c28aSRafał Miłecki 
ssb_pcicore_serdes_workaround(struct ssb_pcicore * pc)446ccc7c28aSRafał Miłecki static void ssb_pcicore_serdes_workaround(struct ssb_pcicore *pc)
447ccc7c28aSRafał Miłecki {
448ccc7c28aSRafał Miłecki 	const u8 serdes_pll_device = 0x1D;
449ccc7c28aSRafał Miłecki 	const u8 serdes_rx_device = 0x1F;
450ccc7c28aSRafał Miłecki 	u16 tmp;
451ccc7c28aSRafał Miłecki 
452ccc7c28aSRafał Miłecki 	ssb_pcie_mdio_write(pc, serdes_rx_device, 1 /* Control */,
453ccc7c28aSRafał Miłecki 			    ssb_pcicore_polarity_workaround(pc));
454ccc7c28aSRafał Miłecki 	tmp = ssb_pcie_mdio_read(pc, serdes_pll_device, 1 /* Control */);
455ccc7c28aSRafał Miłecki 	if (tmp & 0x4000)
456ccc7c28aSRafał Miłecki 		ssb_pcie_mdio_write(pc, serdes_pll_device, 1, tmp & ~0x4000);
457ccc7c28aSRafał Miłecki }
45861e115a5SMichael Buesch 
ssb_pcicore_pci_setup_workarounds(struct ssb_pcicore * pc)4596e914101SRafał Miłecki static void ssb_pcicore_pci_setup_workarounds(struct ssb_pcicore *pc)
4606e914101SRafał Miłecki {
4616e914101SRafał Miłecki 	struct ssb_device *pdev = pc->dev;
4626e914101SRafał Miłecki 	struct ssb_bus *bus = pdev->bus;
4636e914101SRafał Miłecki 	u32 tmp;
4646e914101SRafał Miłecki 
4656e914101SRafał Miłecki 	tmp = pcicore_read32(pc, SSB_PCICORE_SBTOPCI2);
4666e914101SRafał Miłecki 	tmp |= SSB_PCICORE_SBTOPCI_PREF;
4676e914101SRafał Miłecki 	tmp |= SSB_PCICORE_SBTOPCI_BURST;
4686e914101SRafał Miłecki 	pcicore_write32(pc, SSB_PCICORE_SBTOPCI2, tmp);
4696e914101SRafał Miłecki 
4706e914101SRafał Miłecki 	if (pdev->id.revision < 5) {
4716e914101SRafał Miłecki 		tmp = ssb_read32(pdev, SSB_IMCFGLO);
4726e914101SRafał Miłecki 		tmp &= ~SSB_IMCFGLO_SERTO;
4736e914101SRafał Miłecki 		tmp |= 2;
4746e914101SRafał Miłecki 		tmp &= ~SSB_IMCFGLO_REQTO;
4756e914101SRafał Miłecki 		tmp |= 3 << SSB_IMCFGLO_REQTO_SHIFT;
4766e914101SRafał Miłecki 		ssb_write32(pdev, SSB_IMCFGLO, tmp);
4776e914101SRafał Miłecki 		ssb_commit_settings(bus);
4786e914101SRafał Miłecki 	} else if (pdev->id.revision >= 11) {
4796e914101SRafał Miłecki 		tmp = pcicore_read32(pc, SSB_PCICORE_SBTOPCI2);
4806e914101SRafał Miłecki 		tmp |= SSB_PCICORE_SBTOPCI_MRM;
4816e914101SRafał Miłecki 		pcicore_write32(pc, SSB_PCICORE_SBTOPCI2, tmp);
4826e914101SRafał Miłecki 	}
4836e914101SRafał Miłecki }
4846e914101SRafał Miłecki 
ssb_pcicore_pcie_setup_workarounds(struct ssb_pcicore * pc)4856e914101SRafał Miłecki static void ssb_pcicore_pcie_setup_workarounds(struct ssb_pcicore *pc)
4866e914101SRafał Miłecki {
4876e914101SRafał Miłecki 	u32 tmp;
4885890a3caSRafał Miłecki 	u8 rev = pc->dev->id.revision;
4896e914101SRafał Miłecki 
4905890a3caSRafał Miłecki 	if (rev == 0 || rev == 1) {
4916e914101SRafał Miłecki 		/* TLP Workaround register. */
4926e914101SRafał Miłecki 		tmp = ssb_pcie_read(pc, 0x4);
4936e914101SRafał Miłecki 		tmp |= 0x8;
4946e914101SRafał Miłecki 		ssb_pcie_write(pc, 0x4, tmp);
4956e914101SRafał Miłecki 	}
4965890a3caSRafał Miłecki 	if (rev == 1) {
4975890a3caSRafał Miłecki 		/* DLLP Link Control register. */
4985890a3caSRafał Miłecki 		tmp = ssb_pcie_read(pc, 0x100);
4995890a3caSRafał Miłecki 		tmp |= 0x40;
5005890a3caSRafał Miłecki 		ssb_pcie_write(pc, 0x100, tmp);
5015890a3caSRafał Miłecki 	}
5025890a3caSRafał Miłecki 
5035890a3caSRafał Miłecki 	if (rev == 0) {
5046e914101SRafał Miłecki 		const u8 serdes_rx_device = 0x1F;
5056e914101SRafał Miłecki 
5066e914101SRafał Miłecki 		ssb_pcie_mdio_write(pc, serdes_rx_device,
5076e914101SRafał Miłecki 					2 /* Timer */, 0x8128);
5086e914101SRafał Miłecki 		ssb_pcie_mdio_write(pc, serdes_rx_device,
5096e914101SRafał Miłecki 					6 /* CDR */, 0x0100);
5106e914101SRafał Miłecki 		ssb_pcie_mdio_write(pc, serdes_rx_device,
5116e914101SRafał Miłecki 					7 /* CDR BW */, 0x1466);
5125890a3caSRafał Miłecki 	} else if (rev == 3 || rev == 4 || rev == 5) {
5135890a3caSRafał Miłecki 		/* TODO: DLLP Power Management Threshold */
5145890a3caSRafał Miłecki 		ssb_pcicore_serdes_workaround(pc);
5155890a3caSRafał Miłecki 		/* TODO: ASPM */
5165890a3caSRafał Miłecki 	} else if (rev == 7) {
5175890a3caSRafał Miłecki 		/* TODO: No PLL down */
5185890a3caSRafał Miłecki 	}
5195890a3caSRafał Miłecki 
5205890a3caSRafał Miłecki 	if (rev >= 6) {
5215890a3caSRafał Miłecki 		/* Miscellaneous Configuration Fixup */
5225890a3caSRafał Miłecki 		tmp = pcicore_read16(pc, SSB_PCICORE_SPROM(5));
5235890a3caSRafał Miłecki 		if (!(tmp & 0x8000))
5245890a3caSRafał Miłecki 			pcicore_write16(pc, SSB_PCICORE_SPROM(5),
5255890a3caSRafał Miłecki 					tmp | 0x8000);
5266e914101SRafał Miłecki 	}
5276e914101SRafał Miłecki }
5286e914101SRafał Miłecki 
52961e115a5SMichael Buesch /**************************************************
53061e115a5SMichael Buesch  * Generic and Clientmode operation code.
53161e115a5SMichael Buesch  **************************************************/
53261e115a5SMichael Buesch 
ssb_pcicore_init_clientmode(struct ssb_pcicore * pc)533163247c1SGreg Kroah-Hartman static void ssb_pcicore_init_clientmode(struct ssb_pcicore *pc)
53461e115a5SMichael Buesch {
535329456d1SHauke Mehrtens 	struct ssb_device *pdev = pc->dev;
536329456d1SHauke Mehrtens 	struct ssb_bus *bus = pdev->bus;
537329456d1SHauke Mehrtens 
538329456d1SHauke Mehrtens 	if (bus->bustype == SSB_BUSTYPE_PCI)
5396ae8ec27SRafał Miłecki 		ssb_pcicore_fix_sprom_core_index(pc);
5406ae8ec27SRafał Miłecki 
54161e115a5SMichael Buesch 	/* Disable PCI interrupts. */
542329456d1SHauke Mehrtens 	ssb_write32(pdev, SSB_INTVEC, 0);
5436ae8ec27SRafał Miłecki 
5446ae8ec27SRafał Miłecki 	/* Additional PCIe always once-executed workarounds */
5456ae8ec27SRafał Miłecki 	if (pc->dev->id.coreid == SSB_DEV_PCIE) {
5466ae8ec27SRafał Miłecki 		ssb_pcicore_serdes_workaround(pc);
5476ae8ec27SRafał Miłecki 		/* TODO: ASPM */
5486ae8ec27SRafał Miłecki 		/* TODO: Clock Request Update */
5496ae8ec27SRafał Miłecki 	}
55061e115a5SMichael Buesch }
55161e115a5SMichael Buesch 
ssb_pcicore_init(struct ssb_pcicore * pc)552163247c1SGreg Kroah-Hartman void ssb_pcicore_init(struct ssb_pcicore *pc)
55361e115a5SMichael Buesch {
55461e115a5SMichael Buesch 	struct ssb_device *dev = pc->dev;
55561e115a5SMichael Buesch 
55661e115a5SMichael Buesch 	if (!dev)
55761e115a5SMichael Buesch 		return;
55861e115a5SMichael Buesch 	if (!ssb_device_is_enabled(dev))
55961e115a5SMichael Buesch 		ssb_device_enable(dev, 0);
56061e115a5SMichael Buesch 
56161e115a5SMichael Buesch #ifdef CONFIG_SSB_PCICORE_HOSTMODE
56261e115a5SMichael Buesch 	pc->hostmode = pcicore_is_in_hostmode(pc);
56361e115a5SMichael Buesch 	if (pc->hostmode)
56461e115a5SMichael Buesch 		ssb_pcicore_init_hostmode(pc);
56561e115a5SMichael Buesch #endif /* CONFIG_SSB_PCICORE_HOSTMODE */
56661e115a5SMichael Buesch 	if (!pc->hostmode)
56761e115a5SMichael Buesch 		ssb_pcicore_init_clientmode(pc);
568bdf492f5SRafał Miłecki }
56961e115a5SMichael Buesch 
ssb_pcie_read(struct ssb_pcicore * pc,u32 address)57061e115a5SMichael Buesch static u32 ssb_pcie_read(struct ssb_pcicore *pc, u32 address)
57161e115a5SMichael Buesch {
57261e115a5SMichael Buesch 	pcicore_write32(pc, 0x130, address);
57361e115a5SMichael Buesch 	return pcicore_read32(pc, 0x134);
57461e115a5SMichael Buesch }
57561e115a5SMichael Buesch 
ssb_pcie_write(struct ssb_pcicore * pc,u32 address,u32 data)57661e115a5SMichael Buesch static void ssb_pcie_write(struct ssb_pcicore *pc, u32 address, u32 data)
57761e115a5SMichael Buesch {
57861e115a5SMichael Buesch 	pcicore_write32(pc, 0x130, address);
57961e115a5SMichael Buesch 	pcicore_write32(pc, 0x134, data);
58061e115a5SMichael Buesch }
58161e115a5SMichael Buesch 
ssb_pcie_mdio_set_phy(struct ssb_pcicore * pc,u8 phy)5821b1c7acdSRafał Miłecki static void ssb_pcie_mdio_set_phy(struct ssb_pcicore *pc, u8 phy)
5831b1c7acdSRafał Miłecki {
5841b1c7acdSRafał Miłecki 	const u16 mdio_control = 0x128;
5851b1c7acdSRafał Miłecki 	const u16 mdio_data = 0x12C;
5861b1c7acdSRafał Miłecki 	u32 v;
5871b1c7acdSRafał Miłecki 	int i;
5881b1c7acdSRafał Miłecki 
5891b1c7acdSRafał Miłecki 	v = (1 << 30); /* Start of Transaction */
5901b1c7acdSRafał Miłecki 	v |= (1 << 28); /* Write Transaction */
5911b1c7acdSRafał Miłecki 	v |= (1 << 17); /* Turnaround */
5921b1c7acdSRafał Miłecki 	v |= (0x1F << 18);
5931b1c7acdSRafał Miłecki 	v |= (phy << 4);
5941b1c7acdSRafał Miłecki 	pcicore_write32(pc, mdio_data, v);
5951b1c7acdSRafał Miłecki 
5961b1c7acdSRafał Miłecki 	udelay(10);
5971b1c7acdSRafał Miłecki 	for (i = 0; i < 200; i++) {
5981b1c7acdSRafał Miłecki 		v = pcicore_read32(pc, mdio_control);
5991b1c7acdSRafał Miłecki 		if (v & 0x100 /* Trans complete */)
6001b1c7acdSRafał Miłecki 			break;
6011b1c7acdSRafał Miłecki 		msleep(1);
6021b1c7acdSRafał Miłecki 	}
6031b1c7acdSRafał Miłecki }
6041b1c7acdSRafał Miłecki 
ssb_pcie_mdio_read(struct ssb_pcicore * pc,u8 device,u8 address)605ba91d1a1SRafał Miłecki static u16 ssb_pcie_mdio_read(struct ssb_pcicore *pc, u8 device, u8 address)
606ba91d1a1SRafał Miłecki {
607ba91d1a1SRafał Miłecki 	const u16 mdio_control = 0x128;
608ba91d1a1SRafał Miłecki 	const u16 mdio_data = 0x12C;
609ba91d1a1SRafał Miłecki 	int max_retries = 10;
610ba91d1a1SRafał Miłecki 	u16 ret = 0;
611ba91d1a1SRafał Miłecki 	u32 v;
612ba91d1a1SRafał Miłecki 	int i;
613ba91d1a1SRafał Miłecki 
614ba91d1a1SRafał Miłecki 	v = 0x80; /* Enable Preamble Sequence */
615ba91d1a1SRafał Miłecki 	v |= 0x2; /* MDIO Clock Divisor */
616ba91d1a1SRafał Miłecki 	pcicore_write32(pc, mdio_control, v);
617ba91d1a1SRafał Miłecki 
618ba91d1a1SRafał Miłecki 	if (pc->dev->id.revision >= 10) {
619ba91d1a1SRafał Miłecki 		max_retries = 200;
620ba91d1a1SRafał Miłecki 		ssb_pcie_mdio_set_phy(pc, device);
621ba91d1a1SRafał Miłecki 	}
622ba91d1a1SRafał Miłecki 
623ba91d1a1SRafał Miłecki 	v = (1 << 30); /* Start of Transaction */
624ba91d1a1SRafał Miłecki 	v |= (1 << 29); /* Read Transaction */
625ba91d1a1SRafał Miłecki 	v |= (1 << 17); /* Turnaround */
626ba91d1a1SRafał Miłecki 	if (pc->dev->id.revision < 10)
627ba91d1a1SRafał Miłecki 		v |= (u32)device << 22;
628ba91d1a1SRafał Miłecki 	v |= (u32)address << 18;
629ba91d1a1SRafał Miłecki 	pcicore_write32(pc, mdio_data, v);
630ba91d1a1SRafał Miłecki 	/* Wait for the device to complete the transaction */
631ba91d1a1SRafał Miłecki 	udelay(10);
6329be1cb39SRafał Miłecki 	for (i = 0; i < max_retries; i++) {
633ba91d1a1SRafał Miłecki 		v = pcicore_read32(pc, mdio_control);
634ba91d1a1SRafał Miłecki 		if (v & 0x100 /* Trans complete */) {
635ba91d1a1SRafał Miłecki 			udelay(10);
636ba91d1a1SRafał Miłecki 			ret = pcicore_read32(pc, mdio_data);
637ba91d1a1SRafał Miłecki 			break;
638ba91d1a1SRafał Miłecki 		}
639ba91d1a1SRafał Miłecki 		msleep(1);
640ba91d1a1SRafał Miłecki 	}
641ba91d1a1SRafał Miłecki 	pcicore_write32(pc, mdio_control, 0);
642ba91d1a1SRafał Miłecki 	return ret;
643ba91d1a1SRafał Miłecki }
644ba91d1a1SRafał Miłecki 
ssb_pcie_mdio_write(struct ssb_pcicore * pc,u8 device,u8 address,u16 data)64561e115a5SMichael Buesch static void ssb_pcie_mdio_write(struct ssb_pcicore *pc, u8 device,
64661e115a5SMichael Buesch 				u8 address, u16 data)
64761e115a5SMichael Buesch {
64861e115a5SMichael Buesch 	const u16 mdio_control = 0x128;
64961e115a5SMichael Buesch 	const u16 mdio_data = 0x12C;
6501b1c7acdSRafał Miłecki 	int max_retries = 10;
65161e115a5SMichael Buesch 	u32 v;
65261e115a5SMichael Buesch 	int i;
65361e115a5SMichael Buesch 
65461e115a5SMichael Buesch 	v = 0x80; /* Enable Preamble Sequence */
65561e115a5SMichael Buesch 	v |= 0x2; /* MDIO Clock Divisor */
65661e115a5SMichael Buesch 	pcicore_write32(pc, mdio_control, v);
65761e115a5SMichael Buesch 
6581b1c7acdSRafał Miłecki 	if (pc->dev->id.revision >= 10) {
6591b1c7acdSRafał Miłecki 		max_retries = 200;
6601b1c7acdSRafał Miłecki 		ssb_pcie_mdio_set_phy(pc, device);
6611b1c7acdSRafał Miłecki 	}
6621b1c7acdSRafał Miłecki 
66361e115a5SMichael Buesch 	v = (1 << 30); /* Start of Transaction */
66461e115a5SMichael Buesch 	v |= (1 << 28); /* Write Transaction */
66561e115a5SMichael Buesch 	v |= (1 << 17); /* Turnaround */
6661b1c7acdSRafał Miłecki 	if (pc->dev->id.revision < 10)
66761e115a5SMichael Buesch 		v |= (u32)device << 22;
66861e115a5SMichael Buesch 	v |= (u32)address << 18;
66961e115a5SMichael Buesch 	v |= data;
67061e115a5SMichael Buesch 	pcicore_write32(pc, mdio_data, v);
67161e115a5SMichael Buesch 	/* Wait for the device to complete the transaction */
67261e115a5SMichael Buesch 	udelay(10);
6731b1c7acdSRafał Miłecki 	for (i = 0; i < max_retries; i++) {
67461e115a5SMichael Buesch 		v = pcicore_read32(pc, mdio_control);
67561e115a5SMichael Buesch 		if (v & 0x100 /* Trans complete */)
67661e115a5SMichael Buesch 			break;
67761e115a5SMichael Buesch 		msleep(1);
67861e115a5SMichael Buesch 	}
67961e115a5SMichael Buesch 	pcicore_write32(pc, mdio_control, 0);
68061e115a5SMichael Buesch }
68161e115a5SMichael Buesch 
ssb_pcicore_dev_irqvecs_enable(struct ssb_pcicore * pc,struct ssb_device * dev)68261e115a5SMichael Buesch int ssb_pcicore_dev_irqvecs_enable(struct ssb_pcicore *pc,
68361e115a5SMichael Buesch 				   struct ssb_device *dev)
68461e115a5SMichael Buesch {
68561e115a5SMichael Buesch 	struct ssb_device *pdev = pc->dev;
68661e115a5SMichael Buesch 	struct ssb_bus *bus;
68761e115a5SMichael Buesch 	int err = 0;
68861e115a5SMichael Buesch 	u32 tmp;
68961e115a5SMichael Buesch 
6909e095a68SMichael Buesch 	if (dev->bus->bustype != SSB_BUSTYPE_PCI) {
6919e095a68SMichael Buesch 		/* This SSB device is not on a PCI host-bus. So the IRQs are
6929e095a68SMichael Buesch 		 * not routed through the PCI core.
693*2a3d830fSShubhankar Kuranagatti 		 * So we must not enable routing through the PCI core.
694*2a3d830fSShubhankar Kuranagatti 		 */
6959e095a68SMichael Buesch 		goto out;
6969e095a68SMichael Buesch 	}
6979e095a68SMichael Buesch 
69861e115a5SMichael Buesch 	if (!pdev)
69961e115a5SMichael Buesch 		goto out;
70061e115a5SMichael Buesch 	bus = pdev->bus;
70161e115a5SMichael Buesch 
702a3bafeedSMichael Buesch 	might_sleep_if(pdev->id.coreid != SSB_DEV_PCI);
703a3bafeedSMichael Buesch 
70461e115a5SMichael Buesch 	/* Enable interrupts for this device. */
7058b45499cSMichael Buesch 	if ((pdev->id.revision >= 6) || (pdev->id.coreid == SSB_DEV_PCIE)) {
70661e115a5SMichael Buesch 		u32 coremask;
70761e115a5SMichael Buesch 
70861e115a5SMichael Buesch 		/* Calculate the "coremask" for the device. */
70961e115a5SMichael Buesch 		coremask = (1 << dev->core_index);
71061e115a5SMichael Buesch 
711209b4375SMichael Büsch 		WARN_ON(bus->bustype != SSB_BUSTYPE_PCI);
71261e115a5SMichael Buesch 		err = pci_read_config_dword(bus->host_pci, SSB_PCI_IRQMASK, &tmp);
71361e115a5SMichael Buesch 		if (err)
71461e115a5SMichael Buesch 			goto out;
71561e115a5SMichael Buesch 		tmp |= coremask << 8;
71661e115a5SMichael Buesch 		err = pci_write_config_dword(bus->host_pci, SSB_PCI_IRQMASK, tmp);
71761e115a5SMichael Buesch 		if (err)
71861e115a5SMichael Buesch 			goto out;
71961e115a5SMichael Buesch 	} else {
72061e115a5SMichael Buesch 		u32 intvec;
72161e115a5SMichael Buesch 
72261e115a5SMichael Buesch 		intvec = ssb_read32(pdev, SSB_INTVEC);
72361e115a5SMichael Buesch 		tmp = ssb_read32(dev, SSB_TPSFLAG);
72461e115a5SMichael Buesch 		tmp &= SSB_TPSFLAG_BPFLAG;
725b63009b4SLarry Finger 		intvec |= (1 << tmp);
72661e115a5SMichael Buesch 		ssb_write32(pdev, SSB_INTVEC, intvec);
72761e115a5SMichael Buesch 	}
72861e115a5SMichael Buesch 
72961e115a5SMichael Buesch 	/* Setup PCIcore operation. */
73061e115a5SMichael Buesch 	if (pc->setup_done)
73161e115a5SMichael Buesch 		goto out;
73261e115a5SMichael Buesch 	if (pdev->id.coreid == SSB_DEV_PCI) {
7336e914101SRafał Miłecki 		ssb_pcicore_pci_setup_workarounds(pc);
73461e115a5SMichael Buesch 	} else {
73561e115a5SMichael Buesch 		WARN_ON(pdev->id.coreid != SSB_DEV_PCIE);
7366e914101SRafał Miłecki 		ssb_pcicore_pcie_setup_workarounds(pc);
73761e115a5SMichael Buesch 	}
73861e115a5SMichael Buesch 	pc->setup_done = 1;
73961e115a5SMichael Buesch out:
74061e115a5SMichael Buesch 	return err;
74161e115a5SMichael Buesch }
74261e115a5SMichael Buesch EXPORT_SYMBOL(ssb_pcicore_dev_irqvecs_enable);
743