160f3692bSAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0-only
260f3692bSAngeloGioacchino Del Regno /*
360f3692bSAngeloGioacchino Del Regno * Copyright (c) 2011-2014, The Linux Foundation. All rights reserved.
460f3692bSAngeloGioacchino Del Regno * Copyright (c) 2014,2015, Linaro Ltd.
560f3692bSAngeloGioacchino Del Regno *
660f3692bSAngeloGioacchino Del Regno * SAW power controller driver
760f3692bSAngeloGioacchino Del Regno */
860f3692bSAngeloGioacchino Del Regno
960f3692bSAngeloGioacchino Del Regno #include <linux/kernel.h>
1060f3692bSAngeloGioacchino Del Regno #include <linux/init.h>
1160f3692bSAngeloGioacchino Del Regno #include <linux/io.h>
1260f3692bSAngeloGioacchino Del Regno #include <linux/module.h>
1360f3692bSAngeloGioacchino Del Regno #include <linux/slab.h>
1460f3692bSAngeloGioacchino Del Regno #include <linux/of.h>
1560f3692bSAngeloGioacchino Del Regno #include <linux/err.h>
1660f3692bSAngeloGioacchino Del Regno #include <linux/platform_device.h>
1760f3692bSAngeloGioacchino Del Regno #include <soc/qcom/spm.h>
1860f3692bSAngeloGioacchino Del Regno
1960f3692bSAngeloGioacchino Del Regno #define SPM_CTL_INDEX 0x7f
2060f3692bSAngeloGioacchino Del Regno #define SPM_CTL_INDEX_SHIFT 4
2160f3692bSAngeloGioacchino Del Regno #define SPM_CTL_EN BIT(0)
2260f3692bSAngeloGioacchino Del Regno
2360f3692bSAngeloGioacchino Del Regno enum spm_reg {
2460f3692bSAngeloGioacchino Del Regno SPM_REG_CFG,
2560f3692bSAngeloGioacchino Del Regno SPM_REG_SPM_CTL,
2660f3692bSAngeloGioacchino Del Regno SPM_REG_DLY,
2760f3692bSAngeloGioacchino Del Regno SPM_REG_PMIC_DLY,
2860f3692bSAngeloGioacchino Del Regno SPM_REG_PMIC_DATA_0,
2960f3692bSAngeloGioacchino Del Regno SPM_REG_PMIC_DATA_1,
3060f3692bSAngeloGioacchino Del Regno SPM_REG_VCTL,
3160f3692bSAngeloGioacchino Del Regno SPM_REG_SEQ_ENTRY,
3260f3692bSAngeloGioacchino Del Regno SPM_REG_SPM_STS,
3360f3692bSAngeloGioacchino Del Regno SPM_REG_PMIC_STS,
3413e72c3eSAngeloGioacchino Del Regno SPM_REG_AVS_CTL,
3513e72c3eSAngeloGioacchino Del Regno SPM_REG_AVS_LIMIT,
3660f3692bSAngeloGioacchino Del Regno SPM_REG_NR,
3760f3692bSAngeloGioacchino Del Regno };
3860f3692bSAngeloGioacchino Del Regno
3913e72c3eSAngeloGioacchino Del Regno static const u16 spm_reg_offset_v4_1[SPM_REG_NR] = {
4013e72c3eSAngeloGioacchino Del Regno [SPM_REG_AVS_CTL] = 0x904,
4113e72c3eSAngeloGioacchino Del Regno [SPM_REG_AVS_LIMIT] = 0x908,
4213e72c3eSAngeloGioacchino Del Regno };
4313e72c3eSAngeloGioacchino Del Regno
4413e72c3eSAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_660_gold_l2 = {
4513e72c3eSAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v4_1,
4613e72c3eSAngeloGioacchino Del Regno .avs_ctl = 0x1010031,
4713e72c3eSAngeloGioacchino Del Regno .avs_limit = 0x4580458,
4813e72c3eSAngeloGioacchino Del Regno };
4913e72c3eSAngeloGioacchino Del Regno
5013e72c3eSAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_660_silver_l2 = {
5113e72c3eSAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v4_1,
5213e72c3eSAngeloGioacchino Del Regno .avs_ctl = 0x101c031,
5313e72c3eSAngeloGioacchino Del Regno .avs_limit = 0x4580458,
5413e72c3eSAngeloGioacchino Del Regno };
5513e72c3eSAngeloGioacchino Del Regno
56e48e6fb9SAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8998_gold_l2 = {
57e48e6fb9SAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v4_1,
58e48e6fb9SAngeloGioacchino Del Regno .avs_ctl = 0x1010031,
59e48e6fb9SAngeloGioacchino Del Regno .avs_limit = 0x4700470,
60e48e6fb9SAngeloGioacchino Del Regno };
61e48e6fb9SAngeloGioacchino Del Regno
62e48e6fb9SAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8998_silver_l2 = {
63e48e6fb9SAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v4_1,
64e48e6fb9SAngeloGioacchino Del Regno .avs_ctl = 0x1010031,
65e48e6fb9SAngeloGioacchino Del Regno .avs_limit = 0x4200420,
66e48e6fb9SAngeloGioacchino Del Regno };
67e48e6fb9SAngeloGioacchino Del Regno
687f8adb19SLina Iyer static const u16 spm_reg_offset_v3_0[SPM_REG_NR] = {
697f8adb19SLina Iyer [SPM_REG_CFG] = 0x08,
707f8adb19SLina Iyer [SPM_REG_SPM_CTL] = 0x30,
717f8adb19SLina Iyer [SPM_REG_DLY] = 0x34,
727f8adb19SLina Iyer [SPM_REG_SEQ_ENTRY] = 0x400,
737f8adb19SLina Iyer };
747f8adb19SLina Iyer
75fddb663dSStephan Gerhold /* SPM register data for 8909 */
76fddb663dSStephan Gerhold static const struct spm_reg_data spm_reg_8909_cpu = {
77fddb663dSStephan Gerhold .reg_offset = spm_reg_offset_v3_0,
78fddb663dSStephan Gerhold .spm_cfg = 0x1,
79fddb663dSStephan Gerhold .spm_dly = 0x3C102800,
80fddb663dSStephan Gerhold .seq = { 0x60, 0x03, 0x60, 0x0B, 0x0F, 0x20, 0x10, 0x80, 0x30, 0x90,
81fddb663dSStephan Gerhold 0x5B, 0x60, 0x03, 0x60, 0x76, 0x76, 0x0B, 0x94, 0x5B, 0x80,
82fddb663dSStephan Gerhold 0x10, 0x26, 0x30, 0x0F },
83fddb663dSStephan Gerhold .start_index[PM_SLEEP_MODE_STBY] = 0,
84fddb663dSStephan Gerhold .start_index[PM_SLEEP_MODE_SPC] = 5,
85fddb663dSStephan Gerhold };
86fddb663dSStephan Gerhold
877f8adb19SLina Iyer /* SPM register data for 8916 */
887f8adb19SLina Iyer static const struct spm_reg_data spm_reg_8916_cpu = {
897f8adb19SLina Iyer .reg_offset = spm_reg_offset_v3_0,
907f8adb19SLina Iyer .spm_cfg = 0x1,
917f8adb19SLina Iyer .spm_dly = 0x3C102800,
927f8adb19SLina Iyer .seq = { 0x60, 0x03, 0x60, 0x0B, 0x0F, 0x20, 0x10, 0x80, 0x30, 0x90,
937f8adb19SLina Iyer 0x5B, 0x60, 0x03, 0x60, 0x3B, 0x76, 0x76, 0x0B, 0x94, 0x5B,
947f8adb19SLina Iyer 0x80, 0x10, 0x26, 0x30, 0x0F },
957f8adb19SLina Iyer .start_index[PM_SLEEP_MODE_STBY] = 0,
967f8adb19SLina Iyer .start_index[PM_SLEEP_MODE_SPC] = 5,
977f8adb19SLina Iyer };
987f8adb19SLina Iyer
99f98e12a7SVincent Knecht static const struct spm_reg_data spm_reg_8939_cpu = {
100f98e12a7SVincent Knecht .reg_offset = spm_reg_offset_v3_0,
101f98e12a7SVincent Knecht .spm_cfg = 0x1,
102f98e12a7SVincent Knecht .spm_dly = 0x3C102800,
103f98e12a7SVincent Knecht .seq = { 0x60, 0x03, 0x60, 0x0B, 0x0F, 0x20, 0x50, 0x1B, 0x10, 0x80,
104f98e12a7SVincent Knecht 0x30, 0x90, 0x5B, 0x60, 0x50, 0x03, 0x60, 0x76, 0x76, 0x0B,
105f98e12a7SVincent Knecht 0x50, 0x1B, 0x94, 0x5B, 0x80, 0x10, 0x26, 0x30, 0x50, 0x0F },
106f98e12a7SVincent Knecht .start_index[PM_SLEEP_MODE_STBY] = 0,
107f98e12a7SVincent Knecht .start_index[PM_SLEEP_MODE_SPC] = 5,
108f98e12a7SVincent Knecht };
109f98e12a7SVincent Knecht
11033268bb9SAngeloGioacchino Del Regno static const u16 spm_reg_offset_v2_3[SPM_REG_NR] = {
11133268bb9SAngeloGioacchino Del Regno [SPM_REG_CFG] = 0x08,
11233268bb9SAngeloGioacchino Del Regno [SPM_REG_SPM_CTL] = 0x30,
11333268bb9SAngeloGioacchino Del Regno [SPM_REG_DLY] = 0x34,
11433268bb9SAngeloGioacchino Del Regno [SPM_REG_PMIC_DATA_0] = 0x40,
11533268bb9SAngeloGioacchino Del Regno [SPM_REG_PMIC_DATA_1] = 0x44,
11633268bb9SAngeloGioacchino Del Regno };
11733268bb9SAngeloGioacchino Del Regno
11833268bb9SAngeloGioacchino Del Regno /* SPM register data for 8976 */
11933268bb9SAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8976_gold_l2 = {
12033268bb9SAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v2_3,
12133268bb9SAngeloGioacchino Del Regno .spm_cfg = 0x14,
12233268bb9SAngeloGioacchino Del Regno .spm_dly = 0x3c11840a,
12333268bb9SAngeloGioacchino Del Regno .pmic_data[0] = 0x03030080,
12433268bb9SAngeloGioacchino Del Regno .pmic_data[1] = 0x00030000,
12533268bb9SAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_STBY] = 0,
12633268bb9SAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_SPC] = 3,
12733268bb9SAngeloGioacchino Del Regno };
12833268bb9SAngeloGioacchino Del Regno
12933268bb9SAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8976_silver_l2 = {
13033268bb9SAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v2_3,
13133268bb9SAngeloGioacchino Del Regno .spm_cfg = 0x14,
13233268bb9SAngeloGioacchino Del Regno .spm_dly = 0x3c102800,
13333268bb9SAngeloGioacchino Del Regno .pmic_data[0] = 0x03030080,
13433268bb9SAngeloGioacchino Del Regno .pmic_data[1] = 0x00030000,
13533268bb9SAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_STBY] = 0,
13633268bb9SAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_SPC] = 2,
13733268bb9SAngeloGioacchino Del Regno };
13833268bb9SAngeloGioacchino Del Regno
13913e72c3eSAngeloGioacchino Del Regno static const u16 spm_reg_offset_v2_1[SPM_REG_NR] = {
14060f3692bSAngeloGioacchino Del Regno [SPM_REG_CFG] = 0x08,
14160f3692bSAngeloGioacchino Del Regno [SPM_REG_SPM_CTL] = 0x30,
14260f3692bSAngeloGioacchino Del Regno [SPM_REG_DLY] = 0x34,
14360f3692bSAngeloGioacchino Del Regno [SPM_REG_SEQ_ENTRY] = 0x80,
14460f3692bSAngeloGioacchino Del Regno };
14560f3692bSAngeloGioacchino Del Regno
14660f3692bSAngeloGioacchino Del Regno /* SPM register data for 8974, 8084 */
14760f3692bSAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8974_8084_cpu = {
14860f3692bSAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v2_1,
14960f3692bSAngeloGioacchino Del Regno .spm_cfg = 0x1,
15060f3692bSAngeloGioacchino Del Regno .spm_dly = 0x3C102800,
15160f3692bSAngeloGioacchino Del Regno .seq = { 0x03, 0x0B, 0x0F, 0x00, 0x20, 0x80, 0x10, 0xE8, 0x5B, 0x03,
15260f3692bSAngeloGioacchino Del Regno 0x3B, 0xE8, 0x5B, 0x82, 0x10, 0x0B, 0x30, 0x06, 0x26, 0x30,
15360f3692bSAngeloGioacchino Del Regno 0x0F },
15460f3692bSAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_STBY] = 0,
15560f3692bSAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_SPC] = 3,
15660f3692bSAngeloGioacchino Del Regno };
15760f3692bSAngeloGioacchino Del Regno
15860f3692bSAngeloGioacchino Del Regno /* SPM register data for 8226 */
15960f3692bSAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8226_cpu = {
16060f3692bSAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v2_1,
16160f3692bSAngeloGioacchino Del Regno .spm_cfg = 0x0,
16260f3692bSAngeloGioacchino Del Regno .spm_dly = 0x3C102800,
16360f3692bSAngeloGioacchino Del Regno .seq = { 0x60, 0x03, 0x60, 0x0B, 0x0F, 0x20, 0x10, 0x80, 0x30, 0x90,
16460f3692bSAngeloGioacchino Del Regno 0x5B, 0x60, 0x03, 0x60, 0x3B, 0x76, 0x76, 0x0B, 0x94, 0x5B,
16560f3692bSAngeloGioacchino Del Regno 0x80, 0x10, 0x26, 0x30, 0x0F },
16660f3692bSAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_STBY] = 0,
16760f3692bSAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_SPC] = 5,
16860f3692bSAngeloGioacchino Del Regno };
16960f3692bSAngeloGioacchino Del Regno
17013e72c3eSAngeloGioacchino Del Regno static const u16 spm_reg_offset_v1_1[SPM_REG_NR] = {
17160f3692bSAngeloGioacchino Del Regno [SPM_REG_CFG] = 0x08,
17260f3692bSAngeloGioacchino Del Regno [SPM_REG_SPM_CTL] = 0x20,
17360f3692bSAngeloGioacchino Del Regno [SPM_REG_PMIC_DLY] = 0x24,
17460f3692bSAngeloGioacchino Del Regno [SPM_REG_PMIC_DATA_0] = 0x28,
17560f3692bSAngeloGioacchino Del Regno [SPM_REG_PMIC_DATA_1] = 0x2C,
17660f3692bSAngeloGioacchino Del Regno [SPM_REG_SEQ_ENTRY] = 0x80,
17760f3692bSAngeloGioacchino Del Regno };
17860f3692bSAngeloGioacchino Del Regno
17960f3692bSAngeloGioacchino Del Regno /* SPM register data for 8064 */
18060f3692bSAngeloGioacchino Del Regno static const struct spm_reg_data spm_reg_8064_cpu = {
18160f3692bSAngeloGioacchino Del Regno .reg_offset = spm_reg_offset_v1_1,
18260f3692bSAngeloGioacchino Del Regno .spm_cfg = 0x1F,
18360f3692bSAngeloGioacchino Del Regno .pmic_dly = 0x02020004,
18460f3692bSAngeloGioacchino Del Regno .pmic_data[0] = 0x0084009C,
18560f3692bSAngeloGioacchino Del Regno .pmic_data[1] = 0x00A4001C,
18660f3692bSAngeloGioacchino Del Regno .seq = { 0x03, 0x0F, 0x00, 0x24, 0x54, 0x10, 0x09, 0x03, 0x01,
18760f3692bSAngeloGioacchino Del Regno 0x10, 0x54, 0x30, 0x0C, 0x24, 0x30, 0x0F },
18860f3692bSAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_STBY] = 0,
18960f3692bSAngeloGioacchino Del Regno .start_index[PM_SLEEP_MODE_SPC] = 2,
19060f3692bSAngeloGioacchino Del Regno };
19160f3692bSAngeloGioacchino Del Regno
spm_register_write(struct spm_driver_data * drv,enum spm_reg reg,u32 val)19260f3692bSAngeloGioacchino Del Regno static inline void spm_register_write(struct spm_driver_data *drv,
19360f3692bSAngeloGioacchino Del Regno enum spm_reg reg, u32 val)
19460f3692bSAngeloGioacchino Del Regno {
19560f3692bSAngeloGioacchino Del Regno if (drv->reg_data->reg_offset[reg])
19660f3692bSAngeloGioacchino Del Regno writel_relaxed(val, drv->reg_base +
19760f3692bSAngeloGioacchino Del Regno drv->reg_data->reg_offset[reg]);
19860f3692bSAngeloGioacchino Del Regno }
19960f3692bSAngeloGioacchino Del Regno
20060f3692bSAngeloGioacchino Del Regno /* Ensure a guaranteed write, before return */
spm_register_write_sync(struct spm_driver_data * drv,enum spm_reg reg,u32 val)20160f3692bSAngeloGioacchino Del Regno static inline void spm_register_write_sync(struct spm_driver_data *drv,
20260f3692bSAngeloGioacchino Del Regno enum spm_reg reg, u32 val)
20360f3692bSAngeloGioacchino Del Regno {
20460f3692bSAngeloGioacchino Del Regno u32 ret;
20560f3692bSAngeloGioacchino Del Regno
20660f3692bSAngeloGioacchino Del Regno if (!drv->reg_data->reg_offset[reg])
20760f3692bSAngeloGioacchino Del Regno return;
20860f3692bSAngeloGioacchino Del Regno
20960f3692bSAngeloGioacchino Del Regno do {
21060f3692bSAngeloGioacchino Del Regno writel_relaxed(val, drv->reg_base +
21160f3692bSAngeloGioacchino Del Regno drv->reg_data->reg_offset[reg]);
21260f3692bSAngeloGioacchino Del Regno ret = readl_relaxed(drv->reg_base +
21360f3692bSAngeloGioacchino Del Regno drv->reg_data->reg_offset[reg]);
21460f3692bSAngeloGioacchino Del Regno if (ret == val)
21560f3692bSAngeloGioacchino Del Regno break;
21660f3692bSAngeloGioacchino Del Regno cpu_relax();
21760f3692bSAngeloGioacchino Del Regno } while (1);
21860f3692bSAngeloGioacchino Del Regno }
21960f3692bSAngeloGioacchino Del Regno
spm_register_read(struct spm_driver_data * drv,enum spm_reg reg)22060f3692bSAngeloGioacchino Del Regno static inline u32 spm_register_read(struct spm_driver_data *drv,
22160f3692bSAngeloGioacchino Del Regno enum spm_reg reg)
22260f3692bSAngeloGioacchino Del Regno {
22360f3692bSAngeloGioacchino Del Regno return readl_relaxed(drv->reg_base + drv->reg_data->reg_offset[reg]);
22460f3692bSAngeloGioacchino Del Regno }
22560f3692bSAngeloGioacchino Del Regno
spm_set_low_power_mode(struct spm_driver_data * drv,enum pm_sleep_mode mode)22660f3692bSAngeloGioacchino Del Regno void spm_set_low_power_mode(struct spm_driver_data *drv,
22760f3692bSAngeloGioacchino Del Regno enum pm_sleep_mode mode)
22860f3692bSAngeloGioacchino Del Regno {
22960f3692bSAngeloGioacchino Del Regno u32 start_index;
23060f3692bSAngeloGioacchino Del Regno u32 ctl_val;
23160f3692bSAngeloGioacchino Del Regno
23260f3692bSAngeloGioacchino Del Regno start_index = drv->reg_data->start_index[mode];
23360f3692bSAngeloGioacchino Del Regno
23460f3692bSAngeloGioacchino Del Regno ctl_val = spm_register_read(drv, SPM_REG_SPM_CTL);
23560f3692bSAngeloGioacchino Del Regno ctl_val &= ~(SPM_CTL_INDEX << SPM_CTL_INDEX_SHIFT);
23660f3692bSAngeloGioacchino Del Regno ctl_val |= start_index << SPM_CTL_INDEX_SHIFT;
23760f3692bSAngeloGioacchino Del Regno ctl_val |= SPM_CTL_EN;
23860f3692bSAngeloGioacchino Del Regno spm_register_write_sync(drv, SPM_REG_SPM_CTL, ctl_val);
23960f3692bSAngeloGioacchino Del Regno }
24060f3692bSAngeloGioacchino Del Regno
24160f3692bSAngeloGioacchino Del Regno static const struct of_device_id spm_match_table[] = {
24213e72c3eSAngeloGioacchino Del Regno { .compatible = "qcom,sdm660-gold-saw2-v4.1-l2",
24313e72c3eSAngeloGioacchino Del Regno .data = &spm_reg_660_gold_l2 },
24413e72c3eSAngeloGioacchino Del Regno { .compatible = "qcom,sdm660-silver-saw2-v4.1-l2",
24513e72c3eSAngeloGioacchino Del Regno .data = &spm_reg_660_silver_l2 },
24660f3692bSAngeloGioacchino Del Regno { .compatible = "qcom,msm8226-saw2-v2.1-cpu",
24760f3692bSAngeloGioacchino Del Regno .data = &spm_reg_8226_cpu },
248fddb663dSStephan Gerhold { .compatible = "qcom,msm8909-saw2-v3.0-cpu",
249fddb663dSStephan Gerhold .data = &spm_reg_8909_cpu },
2507f8adb19SLina Iyer { .compatible = "qcom,msm8916-saw2-v3.0-cpu",
2517f8adb19SLina Iyer .data = &spm_reg_8916_cpu },
252f98e12a7SVincent Knecht { .compatible = "qcom,msm8939-saw2-v3.0-cpu",
253f98e12a7SVincent Knecht .data = &spm_reg_8939_cpu },
25460f3692bSAngeloGioacchino Del Regno { .compatible = "qcom,msm8974-saw2-v2.1-cpu",
25560f3692bSAngeloGioacchino Del Regno .data = &spm_reg_8974_8084_cpu },
25633268bb9SAngeloGioacchino Del Regno { .compatible = "qcom,msm8976-gold-saw2-v2.3-l2",
25733268bb9SAngeloGioacchino Del Regno .data = &spm_reg_8976_gold_l2 },
25833268bb9SAngeloGioacchino Del Regno { .compatible = "qcom,msm8976-silver-saw2-v2.3-l2",
25933268bb9SAngeloGioacchino Del Regno .data = &spm_reg_8976_silver_l2 },
260e48e6fb9SAngeloGioacchino Del Regno { .compatible = "qcom,msm8998-gold-saw2-v4.1-l2",
261e48e6fb9SAngeloGioacchino Del Regno .data = &spm_reg_8998_gold_l2 },
262e48e6fb9SAngeloGioacchino Del Regno { .compatible = "qcom,msm8998-silver-saw2-v4.1-l2",
263e48e6fb9SAngeloGioacchino Del Regno .data = &spm_reg_8998_silver_l2 },
26460f3692bSAngeloGioacchino Del Regno { .compatible = "qcom,apq8084-saw2-v2.1-cpu",
26560f3692bSAngeloGioacchino Del Regno .data = &spm_reg_8974_8084_cpu },
26660f3692bSAngeloGioacchino Del Regno { .compatible = "qcom,apq8064-saw2-v1.1-cpu",
26760f3692bSAngeloGioacchino Del Regno .data = &spm_reg_8064_cpu },
26860f3692bSAngeloGioacchino Del Regno { },
26960f3692bSAngeloGioacchino Del Regno };
27060f3692bSAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(of, spm_match_table);
27160f3692bSAngeloGioacchino Del Regno
spm_dev_probe(struct platform_device * pdev)27260f3692bSAngeloGioacchino Del Regno static int spm_dev_probe(struct platform_device *pdev)
27360f3692bSAngeloGioacchino Del Regno {
27460f3692bSAngeloGioacchino Del Regno const struct of_device_id *match_id;
27560f3692bSAngeloGioacchino Del Regno struct spm_driver_data *drv;
27660f3692bSAngeloGioacchino Del Regno void __iomem *addr;
27760f3692bSAngeloGioacchino Del Regno
27860f3692bSAngeloGioacchino Del Regno drv = devm_kzalloc(&pdev->dev, sizeof(*drv), GFP_KERNEL);
27960f3692bSAngeloGioacchino Del Regno if (!drv)
28060f3692bSAngeloGioacchino Del Regno return -ENOMEM;
28160f3692bSAngeloGioacchino Del Regno
282*7bc1cfaeSYangtao Li drv->reg_base = devm_platform_ioremap_resource(pdev, 0);
28360f3692bSAngeloGioacchino Del Regno if (IS_ERR(drv->reg_base))
28460f3692bSAngeloGioacchino Del Regno return PTR_ERR(drv->reg_base);
28560f3692bSAngeloGioacchino Del Regno
28660f3692bSAngeloGioacchino Del Regno match_id = of_match_node(spm_match_table, pdev->dev.of_node);
28760f3692bSAngeloGioacchino Del Regno if (!match_id)
28860f3692bSAngeloGioacchino Del Regno return -ENODEV;
28960f3692bSAngeloGioacchino Del Regno
29060f3692bSAngeloGioacchino Del Regno drv->reg_data = match_id->data;
29160f3692bSAngeloGioacchino Del Regno platform_set_drvdata(pdev, drv);
29260f3692bSAngeloGioacchino Del Regno
29360f3692bSAngeloGioacchino Del Regno /* Write the SPM sequences first.. */
29460f3692bSAngeloGioacchino Del Regno addr = drv->reg_base + drv->reg_data->reg_offset[SPM_REG_SEQ_ENTRY];
29560f3692bSAngeloGioacchino Del Regno __iowrite32_copy(addr, drv->reg_data->seq,
29660f3692bSAngeloGioacchino Del Regno ARRAY_SIZE(drv->reg_data->seq) / 4);
29760f3692bSAngeloGioacchino Del Regno
29860f3692bSAngeloGioacchino Del Regno /*
29960f3692bSAngeloGioacchino Del Regno * ..and then the control registers.
30060f3692bSAngeloGioacchino Del Regno * On some SoC if the control registers are written first and if the
30160f3692bSAngeloGioacchino Del Regno * CPU was held in reset, the reset signal could trigger the SPM state
30260f3692bSAngeloGioacchino Del Regno * machine, before the sequences are completely written.
30360f3692bSAngeloGioacchino Del Regno */
30413e72c3eSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_AVS_CTL, drv->reg_data->avs_ctl);
30513e72c3eSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_AVS_LIMIT, drv->reg_data->avs_limit);
30660f3692bSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_CFG, drv->reg_data->spm_cfg);
30760f3692bSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_DLY, drv->reg_data->spm_dly);
30860f3692bSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_PMIC_DLY, drv->reg_data->pmic_dly);
30960f3692bSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_PMIC_DATA_0,
31060f3692bSAngeloGioacchino Del Regno drv->reg_data->pmic_data[0]);
31160f3692bSAngeloGioacchino Del Regno spm_register_write(drv, SPM_REG_PMIC_DATA_1,
31260f3692bSAngeloGioacchino Del Regno drv->reg_data->pmic_data[1]);
31360f3692bSAngeloGioacchino Del Regno
31460f3692bSAngeloGioacchino Del Regno /* Set up Standby as the default low power mode */
31513e72c3eSAngeloGioacchino Del Regno if (drv->reg_data->reg_offset[SPM_REG_SPM_CTL])
31660f3692bSAngeloGioacchino Del Regno spm_set_low_power_mode(drv, PM_SLEEP_MODE_STBY);
31760f3692bSAngeloGioacchino Del Regno
31860f3692bSAngeloGioacchino Del Regno return 0;
31960f3692bSAngeloGioacchino Del Regno }
32060f3692bSAngeloGioacchino Del Regno
32160f3692bSAngeloGioacchino Del Regno static struct platform_driver spm_driver = {
32260f3692bSAngeloGioacchino Del Regno .probe = spm_dev_probe,
32360f3692bSAngeloGioacchino Del Regno .driver = {
32460f3692bSAngeloGioacchino Del Regno .name = "qcom_spm",
32560f3692bSAngeloGioacchino Del Regno .of_match_table = spm_match_table,
32660f3692bSAngeloGioacchino Del Regno },
32760f3692bSAngeloGioacchino Del Regno };
32860f3692bSAngeloGioacchino Del Regno
qcom_spm_init(void)32960f3692bSAngeloGioacchino Del Regno static int __init qcom_spm_init(void)
33060f3692bSAngeloGioacchino Del Regno {
33160f3692bSAngeloGioacchino Del Regno return platform_driver_register(&spm_driver);
33260f3692bSAngeloGioacchino Del Regno }
33360f3692bSAngeloGioacchino Del Regno arch_initcall(qcom_spm_init);
33460f3692bSAngeloGioacchino Del Regno
33560f3692bSAngeloGioacchino Del Regno MODULE_LICENSE("GPL v2");
336