xref: /openbmc/linux/drivers/scsi/sun3x_esp.c (revision 0bb67f181834044db6e9b15c7d5cc3cce0489bfd)
1*0bb67f18SThomas Bogendoerfer /* sun3x_esp.c: ESP front-end for Sun3x systems.
21da177e4SLinus Torvalds  *
3*0bb67f18SThomas Bogendoerfer  * Copyright (C) 2007,2008 Thomas Bogendoerfer (tsbogend@alpha.franken.de)
41da177e4SLinus Torvalds  */
51da177e4SLinus Torvalds 
61da177e4SLinus Torvalds #include <linux/kernel.h>
71da177e4SLinus Torvalds #include <linux/types.h>
81da177e4SLinus Torvalds #include <linux/delay.h>
9*0bb67f18SThomas Bogendoerfer #include <linux/module.h>
10*0bb67f18SThomas Bogendoerfer #include <linux/init.h>
11*0bb67f18SThomas Bogendoerfer #include <linux/platform_device.h>
12*0bb67f18SThomas Bogendoerfer #include <linux/dma-mapping.h>
131da177e4SLinus Torvalds #include <linux/interrupt.h>
141da177e4SLinus Torvalds 
151da177e4SLinus Torvalds #include <asm/sun3x.h>
16*0bb67f18SThomas Bogendoerfer #include <asm/io.h>
17*0bb67f18SThomas Bogendoerfer #include <asm/dma.h>
181da177e4SLinus Torvalds #include <asm/dvma.h>
191da177e4SLinus Torvalds 
20*0bb67f18SThomas Bogendoerfer /* DMA controller reg offsets */
21*0bb67f18SThomas Bogendoerfer #define DMA_CSR		0x00UL	/* rw  DMA control/status register    0x00   */
22*0bb67f18SThomas Bogendoerfer #define DMA_ADDR        0x04UL	/* rw  DMA transfer address register  0x04   */
23*0bb67f18SThomas Bogendoerfer #define DMA_COUNT       0x08UL	/* rw  DMA transfer count register    0x08   */
24*0bb67f18SThomas Bogendoerfer #define DMA_TEST        0x0cUL	/* rw  DMA test/debug register        0x0c   */
251da177e4SLinus Torvalds 
26*0bb67f18SThomas Bogendoerfer #include <scsi/scsi_host.h>
27*0bb67f18SThomas Bogendoerfer 
28*0bb67f18SThomas Bogendoerfer #include "esp_scsi.h"
29*0bb67f18SThomas Bogendoerfer 
30*0bb67f18SThomas Bogendoerfer #define DRV_MODULE_NAME		"sun3x_esp"
31*0bb67f18SThomas Bogendoerfer #define PFX DRV_MODULE_NAME	": "
32*0bb67f18SThomas Bogendoerfer #define DRV_VERSION		"1.000"
33*0bb67f18SThomas Bogendoerfer #define DRV_MODULE_RELDATE	"Nov 1, 2007"
34*0bb67f18SThomas Bogendoerfer 
35*0bb67f18SThomas Bogendoerfer /*
36*0bb67f18SThomas Bogendoerfer  * m68k always assumes readl/writel operate on little endian
37*0bb67f18SThomas Bogendoerfer  * mmio space; this is wrong at least for Sun3x, so we
38*0bb67f18SThomas Bogendoerfer  * need to workaround this until a proper way is found
391da177e4SLinus Torvalds  */
40*0bb67f18SThomas Bogendoerfer #if 0
41*0bb67f18SThomas Bogendoerfer #define dma_read32(REG) \
42*0bb67f18SThomas Bogendoerfer 	readl(esp->dma_regs + (REG))
43*0bb67f18SThomas Bogendoerfer #define dma_write32(VAL, REG) \
44*0bb67f18SThomas Bogendoerfer 	writel((VAL), esp->dma_regs + (REG))
45*0bb67f18SThomas Bogendoerfer #else
46*0bb67f18SThomas Bogendoerfer #define dma_read32(REG) \
47*0bb67f18SThomas Bogendoerfer 	*(volatile u32 *)(esp->dma_regs + (REG))
48*0bb67f18SThomas Bogendoerfer #define dma_write32(VAL, REG) \
49*0bb67f18SThomas Bogendoerfer 	do { *(volatile u32 *)(esp->dma_regs + (REG)) = (VAL); } while (0)
50*0bb67f18SThomas Bogendoerfer #endif
51*0bb67f18SThomas Bogendoerfer 
52*0bb67f18SThomas Bogendoerfer static void sun3x_esp_write8(struct esp *esp, u8 val, unsigned long reg)
531da177e4SLinus Torvalds {
54*0bb67f18SThomas Bogendoerfer 	writeb(val, esp->regs + (reg * 4UL));
55*0bb67f18SThomas Bogendoerfer }
561da177e4SLinus Torvalds 
57*0bb67f18SThomas Bogendoerfer static u8 sun3x_esp_read8(struct esp *esp, unsigned long reg)
58*0bb67f18SThomas Bogendoerfer {
59*0bb67f18SThomas Bogendoerfer 	return readb(esp->regs + (reg * 4UL));
60*0bb67f18SThomas Bogendoerfer }
611da177e4SLinus Torvalds 
62*0bb67f18SThomas Bogendoerfer static dma_addr_t sun3x_esp_map_single(struct esp *esp, void *buf,
63*0bb67f18SThomas Bogendoerfer 				      size_t sz, int dir)
64*0bb67f18SThomas Bogendoerfer {
65*0bb67f18SThomas Bogendoerfer 	return dma_map_single(esp->dev, buf, sz, dir);
66*0bb67f18SThomas Bogendoerfer }
671da177e4SLinus Torvalds 
68*0bb67f18SThomas Bogendoerfer static int sun3x_esp_map_sg(struct esp *esp, struct scatterlist *sg,
69*0bb67f18SThomas Bogendoerfer 				  int num_sg, int dir)
70*0bb67f18SThomas Bogendoerfer {
71*0bb67f18SThomas Bogendoerfer 	return dma_map_sg(esp->dev, sg, num_sg, dir);
72*0bb67f18SThomas Bogendoerfer }
731da177e4SLinus Torvalds 
74*0bb67f18SThomas Bogendoerfer static void sun3x_esp_unmap_single(struct esp *esp, dma_addr_t addr,
75*0bb67f18SThomas Bogendoerfer 				  size_t sz, int dir)
76*0bb67f18SThomas Bogendoerfer {
77*0bb67f18SThomas Bogendoerfer 	dma_unmap_single(esp->dev, addr, sz, dir);
78*0bb67f18SThomas Bogendoerfer }
791da177e4SLinus Torvalds 
80*0bb67f18SThomas Bogendoerfer static void sun3x_esp_unmap_sg(struct esp *esp, struct scatterlist *sg,
81*0bb67f18SThomas Bogendoerfer 			      int num_sg, int dir)
82*0bb67f18SThomas Bogendoerfer {
83*0bb67f18SThomas Bogendoerfer 	dma_unmap_sg(esp->dev, sg, num_sg, dir);
84*0bb67f18SThomas Bogendoerfer }
851da177e4SLinus Torvalds 
86*0bb67f18SThomas Bogendoerfer static int sun3x_esp_irq_pending(struct esp *esp)
87*0bb67f18SThomas Bogendoerfer {
88*0bb67f18SThomas Bogendoerfer 	if (dma_read32(DMA_CSR) & (DMA_HNDL_INTR | DMA_HNDL_ERROR))
89*0bb67f18SThomas Bogendoerfer 		return 1;
901da177e4SLinus Torvalds 	return 0;
911da177e4SLinus Torvalds }
921da177e4SLinus Torvalds 
93*0bb67f18SThomas Bogendoerfer static void sun3x_esp_reset_dma(struct esp *esp)
94*0bb67f18SThomas Bogendoerfer {
95*0bb67f18SThomas Bogendoerfer 	u32 val;
961da177e4SLinus Torvalds 
97*0bb67f18SThomas Bogendoerfer 	val = dma_read32(DMA_CSR);
98*0bb67f18SThomas Bogendoerfer 	dma_write32(val | DMA_RST_SCSI, DMA_CSR);
99*0bb67f18SThomas Bogendoerfer 	dma_write32(val & ~DMA_RST_SCSI, DMA_CSR);
1001da177e4SLinus Torvalds 
101*0bb67f18SThomas Bogendoerfer 	/* Enable interrupts.  */
102*0bb67f18SThomas Bogendoerfer 	val = dma_read32(DMA_CSR);
103*0bb67f18SThomas Bogendoerfer 	dma_write32(val | DMA_INT_ENAB, DMA_CSR);
1041da177e4SLinus Torvalds }
1051da177e4SLinus Torvalds 
106*0bb67f18SThomas Bogendoerfer static void sun3x_esp_dma_drain(struct esp *esp)
1071da177e4SLinus Torvalds {
108*0bb67f18SThomas Bogendoerfer 	u32 csr;
109*0bb67f18SThomas Bogendoerfer 	int lim;
1101da177e4SLinus Torvalds 
111*0bb67f18SThomas Bogendoerfer 	csr = dma_read32(DMA_CSR);
112*0bb67f18SThomas Bogendoerfer 	if (!(csr & DMA_FIFO_ISDRAIN))
113*0bb67f18SThomas Bogendoerfer 		return;
1141da177e4SLinus Torvalds 
115*0bb67f18SThomas Bogendoerfer 	dma_write32(csr | DMA_FIFO_STDRAIN, DMA_CSR);
116*0bb67f18SThomas Bogendoerfer 
117*0bb67f18SThomas Bogendoerfer 	lim = 1000;
118*0bb67f18SThomas Bogendoerfer 	while (dma_read32(DMA_CSR) & DMA_FIFO_ISDRAIN) {
119*0bb67f18SThomas Bogendoerfer 		if (--lim == 0) {
120*0bb67f18SThomas Bogendoerfer 			printk(KERN_ALERT PFX "esp%d: DMA will not drain!\n",
121*0bb67f18SThomas Bogendoerfer 			       esp->host->unique_id);
122*0bb67f18SThomas Bogendoerfer 			break;
123*0bb67f18SThomas Bogendoerfer 		}
1241da177e4SLinus Torvalds 		udelay(1);
125*0bb67f18SThomas Bogendoerfer 	}
1261da177e4SLinus Torvalds }
1271da177e4SLinus Torvalds 
128*0bb67f18SThomas Bogendoerfer static void sun3x_esp_dma_invalidate(struct esp *esp)
129*0bb67f18SThomas Bogendoerfer {
130*0bb67f18SThomas Bogendoerfer 	u32 val;
131*0bb67f18SThomas Bogendoerfer 	int lim;
1321da177e4SLinus Torvalds 
133*0bb67f18SThomas Bogendoerfer 	lim = 1000;
134*0bb67f18SThomas Bogendoerfer 	while ((val = dma_read32(DMA_CSR)) & DMA_PEND_READ) {
135*0bb67f18SThomas Bogendoerfer 		if (--lim == 0) {
136*0bb67f18SThomas Bogendoerfer 			printk(KERN_ALERT PFX "esp%d: DMA will not "
137*0bb67f18SThomas Bogendoerfer 			       "invalidate!\n", esp->host->unique_id);
138*0bb67f18SThomas Bogendoerfer 			break;
139*0bb67f18SThomas Bogendoerfer 		}
1401da177e4SLinus Torvalds 		udelay(1);
1411da177e4SLinus Torvalds 	}
1421da177e4SLinus Torvalds 
143*0bb67f18SThomas Bogendoerfer 	val &= ~(DMA_ENABLE | DMA_ST_WRITE | DMA_BCNT_ENAB);
144*0bb67f18SThomas Bogendoerfer 	val |= DMA_FIFO_INV;
145*0bb67f18SThomas Bogendoerfer 	dma_write32(val, DMA_CSR);
146*0bb67f18SThomas Bogendoerfer 	val &= ~DMA_FIFO_INV;
147*0bb67f18SThomas Bogendoerfer 	dma_write32(val, DMA_CSR);
1481da177e4SLinus Torvalds }
1491da177e4SLinus Torvalds 
150*0bb67f18SThomas Bogendoerfer static void sun3x_esp_send_dma_cmd(struct esp *esp, u32 addr, u32 esp_count,
151*0bb67f18SThomas Bogendoerfer 				  u32 dma_count, int write, u8 cmd)
1521da177e4SLinus Torvalds {
153*0bb67f18SThomas Bogendoerfer 	u32 csr;
1541da177e4SLinus Torvalds 
155*0bb67f18SThomas Bogendoerfer 	BUG_ON(!(cmd & ESP_CMD_DMA));
1561da177e4SLinus Torvalds 
157*0bb67f18SThomas Bogendoerfer 	sun3x_esp_write8(esp, (esp_count >> 0) & 0xff, ESP_TCLOW);
158*0bb67f18SThomas Bogendoerfer 	sun3x_esp_write8(esp, (esp_count >> 8) & 0xff, ESP_TCMED);
159*0bb67f18SThomas Bogendoerfer 	csr = dma_read32(DMA_CSR);
160*0bb67f18SThomas Bogendoerfer 	csr |= DMA_ENABLE;
1611da177e4SLinus Torvalds 	if (write)
162*0bb67f18SThomas Bogendoerfer 		csr |= DMA_ST_WRITE;
163*0bb67f18SThomas Bogendoerfer 	else
164*0bb67f18SThomas Bogendoerfer 		csr &= ~DMA_ST_WRITE;
165*0bb67f18SThomas Bogendoerfer 	dma_write32(csr, DMA_CSR);
166*0bb67f18SThomas Bogendoerfer 	dma_write32(addr, DMA_ADDR);
167*0bb67f18SThomas Bogendoerfer 
168*0bb67f18SThomas Bogendoerfer 	scsi_esp_cmd(esp, cmd);
1691da177e4SLinus Torvalds }
1701da177e4SLinus Torvalds 
171*0bb67f18SThomas Bogendoerfer static int sun3x_esp_dma_error(struct esp *esp)
1721da177e4SLinus Torvalds {
173*0bb67f18SThomas Bogendoerfer 	u32 csr = dma_read32(DMA_CSR);
1741da177e4SLinus Torvalds 
175*0bb67f18SThomas Bogendoerfer 	if (csr & DMA_HNDL_ERROR)
1761da177e4SLinus Torvalds 		return 1;
1771da177e4SLinus Torvalds 
178*0bb67f18SThomas Bogendoerfer 	return 0;
1791da177e4SLinus Torvalds }
1801da177e4SLinus Torvalds 
181*0bb67f18SThomas Bogendoerfer static const struct esp_driver_ops sun3x_esp_ops = {
182*0bb67f18SThomas Bogendoerfer 	.esp_write8	=	sun3x_esp_write8,
183*0bb67f18SThomas Bogendoerfer 	.esp_read8	=	sun3x_esp_read8,
184*0bb67f18SThomas Bogendoerfer 	.map_single	=	sun3x_esp_map_single,
185*0bb67f18SThomas Bogendoerfer 	.map_sg		=	sun3x_esp_map_sg,
186*0bb67f18SThomas Bogendoerfer 	.unmap_single	=	sun3x_esp_unmap_single,
187*0bb67f18SThomas Bogendoerfer 	.unmap_sg	=	sun3x_esp_unmap_sg,
188*0bb67f18SThomas Bogendoerfer 	.irq_pending	=	sun3x_esp_irq_pending,
189*0bb67f18SThomas Bogendoerfer 	.reset_dma	=	sun3x_esp_reset_dma,
190*0bb67f18SThomas Bogendoerfer 	.dma_drain	=	sun3x_esp_dma_drain,
191*0bb67f18SThomas Bogendoerfer 	.dma_invalidate	=	sun3x_esp_dma_invalidate,
192*0bb67f18SThomas Bogendoerfer 	.send_dma_cmd	=	sun3x_esp_send_dma_cmd,
193*0bb67f18SThomas Bogendoerfer 	.dma_error	=	sun3x_esp_dma_error,
1941da177e4SLinus Torvalds };
1951da177e4SLinus Torvalds 
196*0bb67f18SThomas Bogendoerfer static int __devinit esp_sun3x_probe(struct platform_device *dev)
197*0bb67f18SThomas Bogendoerfer {
198*0bb67f18SThomas Bogendoerfer 	struct scsi_host_template *tpnt = &scsi_esp_template;
199*0bb67f18SThomas Bogendoerfer 	struct Scsi_Host *host;
200*0bb67f18SThomas Bogendoerfer 	struct esp *esp;
201*0bb67f18SThomas Bogendoerfer 	struct resource *res;
202*0bb67f18SThomas Bogendoerfer 	int err = -ENOMEM;
2031da177e4SLinus Torvalds 
204*0bb67f18SThomas Bogendoerfer 	host = scsi_host_alloc(tpnt, sizeof(struct esp));
205*0bb67f18SThomas Bogendoerfer 	if (!host)
206*0bb67f18SThomas Bogendoerfer 		goto fail;
2071da177e4SLinus Torvalds 
208*0bb67f18SThomas Bogendoerfer 	host->max_id = 8;
209*0bb67f18SThomas Bogendoerfer 	esp = shost_priv(host);
210*0bb67f18SThomas Bogendoerfer 
211*0bb67f18SThomas Bogendoerfer 	esp->host = host;
212*0bb67f18SThomas Bogendoerfer 	esp->dev = dev;
213*0bb67f18SThomas Bogendoerfer 	esp->ops = &sun3x_esp_ops;
214*0bb67f18SThomas Bogendoerfer 
215*0bb67f18SThomas Bogendoerfer 	res = platform_get_resource(dev, IORESOURCE_MEM, 0);
216*0bb67f18SThomas Bogendoerfer 	if (!res && !res->start)
217*0bb67f18SThomas Bogendoerfer 		goto fail_unlink;
218*0bb67f18SThomas Bogendoerfer 
219*0bb67f18SThomas Bogendoerfer 	esp->regs = ioremap_nocache(res->start, 0x20);
220*0bb67f18SThomas Bogendoerfer 	if (!esp->regs)
221*0bb67f18SThomas Bogendoerfer 		goto fail_unmap_regs;
222*0bb67f18SThomas Bogendoerfer 
223*0bb67f18SThomas Bogendoerfer 	res = platform_get_resource(dev, IORESOURCE_MEM, 1);
224*0bb67f18SThomas Bogendoerfer 	if (!res && !res->start)
225*0bb67f18SThomas Bogendoerfer 		goto fail_unmap_regs;
226*0bb67f18SThomas Bogendoerfer 
227*0bb67f18SThomas Bogendoerfer 	esp->dma_regs = ioremap_nocache(res->start, 0x10);
228*0bb67f18SThomas Bogendoerfer 
229*0bb67f18SThomas Bogendoerfer 	esp->command_block = dma_alloc_coherent(esp->dev, 16,
230*0bb67f18SThomas Bogendoerfer 						&esp->command_block_dma,
231*0bb67f18SThomas Bogendoerfer 						GFP_KERNEL);
232*0bb67f18SThomas Bogendoerfer 	if (!esp->command_block)
233*0bb67f18SThomas Bogendoerfer 		goto fail_unmap_regs_dma;
234*0bb67f18SThomas Bogendoerfer 
235*0bb67f18SThomas Bogendoerfer 	host->irq = platform_get_irq(dev, 0);
236*0bb67f18SThomas Bogendoerfer 	err = request_irq(host->irq, scsi_esp_intr, IRQF_SHARED,
237*0bb67f18SThomas Bogendoerfer 			  "SUN3X ESP", esp);
238*0bb67f18SThomas Bogendoerfer 	if (err < 0)
239*0bb67f18SThomas Bogendoerfer 		goto fail_unmap_command_block;
240*0bb67f18SThomas Bogendoerfer 
241*0bb67f18SThomas Bogendoerfer 	esp->scsi_id = 7;
242*0bb67f18SThomas Bogendoerfer 	esp->host->this_id = esp->scsi_id;
243*0bb67f18SThomas Bogendoerfer 	esp->scsi_id_mask = (1 << esp->scsi_id);
244*0bb67f18SThomas Bogendoerfer 	esp->cfreq = 20000000;
245*0bb67f18SThomas Bogendoerfer 
246*0bb67f18SThomas Bogendoerfer 	dev_set_drvdata(&dev->dev, esp);
247*0bb67f18SThomas Bogendoerfer 
248*0bb67f18SThomas Bogendoerfer 	err = scsi_esp_register(esp, &dev->dev);
249*0bb67f18SThomas Bogendoerfer 	if (err)
250*0bb67f18SThomas Bogendoerfer 		goto fail_free_irq;
251*0bb67f18SThomas Bogendoerfer 
252*0bb67f18SThomas Bogendoerfer 	return 0;
253*0bb67f18SThomas Bogendoerfer 
254*0bb67f18SThomas Bogendoerfer fail_free_irq:
255*0bb67f18SThomas Bogendoerfer 	free_irq(host->irq, esp);
256*0bb67f18SThomas Bogendoerfer fail_unmap_command_block:
257*0bb67f18SThomas Bogendoerfer 	dma_free_coherent(esp->dev, 16,
258*0bb67f18SThomas Bogendoerfer 			  esp->command_block,
259*0bb67f18SThomas Bogendoerfer 			  esp->command_block_dma);
260*0bb67f18SThomas Bogendoerfer fail_unmap_regs_dma:
261*0bb67f18SThomas Bogendoerfer 	iounmap(esp->dma_regs);
262*0bb67f18SThomas Bogendoerfer fail_unmap_regs:
263*0bb67f18SThomas Bogendoerfer 	iounmap(esp->regs);
264*0bb67f18SThomas Bogendoerfer fail_unlink:
265*0bb67f18SThomas Bogendoerfer 	scsi_host_put(host);
266*0bb67f18SThomas Bogendoerfer fail:
267*0bb67f18SThomas Bogendoerfer 	return err;
268*0bb67f18SThomas Bogendoerfer }
269*0bb67f18SThomas Bogendoerfer 
270*0bb67f18SThomas Bogendoerfer static int __devexit esp_sun3x_remove(struct platform_device *dev)
271*0bb67f18SThomas Bogendoerfer {
272*0bb67f18SThomas Bogendoerfer 	struct esp *esp = dev_get_drvdata(&dev->dev);
273*0bb67f18SThomas Bogendoerfer 	unsigned int irq = esp->host->irq;
274*0bb67f18SThomas Bogendoerfer 	u32 val;
275*0bb67f18SThomas Bogendoerfer 
276*0bb67f18SThomas Bogendoerfer 	scsi_esp_unregister(esp);
277*0bb67f18SThomas Bogendoerfer 
278*0bb67f18SThomas Bogendoerfer 	/* Disable interrupts.  */
279*0bb67f18SThomas Bogendoerfer 	val = dma_read32(DMA_CSR);
280*0bb67f18SThomas Bogendoerfer 	dma_write32(val & ~DMA_INT_ENAB, DMA_CSR);
281*0bb67f18SThomas Bogendoerfer 
282*0bb67f18SThomas Bogendoerfer 	free_irq(irq, esp);
283*0bb67f18SThomas Bogendoerfer 	dma_free_coherent(esp->dev, 16,
284*0bb67f18SThomas Bogendoerfer 			  esp->command_block,
285*0bb67f18SThomas Bogendoerfer 			  esp->command_block_dma);
286*0bb67f18SThomas Bogendoerfer 
287*0bb67f18SThomas Bogendoerfer 	scsi_host_put(esp->host);
288*0bb67f18SThomas Bogendoerfer 
289*0bb67f18SThomas Bogendoerfer 	return 0;
290*0bb67f18SThomas Bogendoerfer }
291*0bb67f18SThomas Bogendoerfer 
292*0bb67f18SThomas Bogendoerfer static struct platform_driver esp_sun3x_driver = {
293*0bb67f18SThomas Bogendoerfer 	.probe          = esp_sun3x_probe,
294*0bb67f18SThomas Bogendoerfer 	.remove         = __devexit_p(esp_sun3x_remove),
295*0bb67f18SThomas Bogendoerfer 	.driver = {
296*0bb67f18SThomas Bogendoerfer 		.name   = "sun3x_esp",
297*0bb67f18SThomas Bogendoerfer 	},
298*0bb67f18SThomas Bogendoerfer };
299*0bb67f18SThomas Bogendoerfer 
300*0bb67f18SThomas Bogendoerfer static int __init sun3x_esp_init(void)
301*0bb67f18SThomas Bogendoerfer {
302*0bb67f18SThomas Bogendoerfer 	return platform_driver_register(&esp_sun3x_driver);
303*0bb67f18SThomas Bogendoerfer }
304*0bb67f18SThomas Bogendoerfer 
305*0bb67f18SThomas Bogendoerfer static void __exit sun3x_esp_exit(void)
306*0bb67f18SThomas Bogendoerfer {
307*0bb67f18SThomas Bogendoerfer 	platform_driver_unregister(&esp_sun3x_driver);
308*0bb67f18SThomas Bogendoerfer }
309*0bb67f18SThomas Bogendoerfer 
310*0bb67f18SThomas Bogendoerfer MODULE_DESCRIPTION("Sun3x ESP SCSI driver");
311*0bb67f18SThomas Bogendoerfer MODULE_AUTHOR("Thomas Bogendoerfer (tsbogend@alpha.franken.de)");
3121da177e4SLinus Torvalds MODULE_LICENSE("GPL");
313*0bb67f18SThomas Bogendoerfer MODULE_VERSION(DRV_VERSION);
314*0bb67f18SThomas Bogendoerfer 
315*0bb67f18SThomas Bogendoerfer module_init(sun3x_esp_init);
316*0bb67f18SThomas Bogendoerfer module_exit(sun3x_esp_exit);
317