xref: /openbmc/linux/drivers/remoteproc/stm32_rproc.c (revision 7e24a55b2122746c2eef192296fc84624354f895)
113140de0SFabien Dessenne // SPDX-License-Identifier: GPL-2.0
213140de0SFabien Dessenne /*
313140de0SFabien Dessenne  * Copyright (C) STMicroelectronics 2018 - All Rights Reserved
413140de0SFabien Dessenne  * Authors: Ludovic Barre <ludovic.barre@st.com> for STMicroelectronics.
513140de0SFabien Dessenne  *          Fabien Dessenne <fabien.dessenne@st.com> for STMicroelectronics.
613140de0SFabien Dessenne  */
713140de0SFabien Dessenne 
813140de0SFabien Dessenne #include <linux/arm-smccc.h>
913140de0SFabien Dessenne #include <linux/dma-mapping.h>
1013140de0SFabien Dessenne #include <linux/interrupt.h>
1113140de0SFabien Dessenne #include <linux/io.h>
1213140de0SFabien Dessenne #include <linux/mailbox_client.h>
1313140de0SFabien Dessenne #include <linux/mfd/syscon.h>
1413140de0SFabien Dessenne #include <linux/module.h>
153440d8daSRob Herring #include <linux/of.h>
1613140de0SFabien Dessenne #include <linux/of_reserved_mem.h>
173440d8daSRob Herring #include <linux/platform_device.h>
18410119eeSFabien Dessenne #include <linux/pm_wakeirq.h>
1913140de0SFabien Dessenne #include <linux/regmap.h>
2013140de0SFabien Dessenne #include <linux/remoteproc.h>
2113140de0SFabien Dessenne #include <linux/reset.h>
22bf02bd9aSMichael S. Tsirkin #include <linux/slab.h>
23714cf5e3SArnaud Pouliquen #include <linux/workqueue.h>
2413140de0SFabien Dessenne 
2513140de0SFabien Dessenne #include "remoteproc_internal.h"
2613140de0SFabien Dessenne 
2713140de0SFabien Dessenne #define HOLD_BOOT		0
2813140de0SFabien Dessenne #define RELEASE_BOOT		1
2913140de0SFabien Dessenne 
3013140de0SFabien Dessenne #define MBOX_NB_VQ		2
31edf696f2SArnaud Pouliquen #define MBOX_NB_MBX		4
3213140de0SFabien Dessenne 
3313140de0SFabien Dessenne #define STM32_SMC_RCC		0x82001000
3413140de0SFabien Dessenne #define STM32_SMC_REG_WRITE	0x1
3513140de0SFabien Dessenne 
3613140de0SFabien Dessenne #define STM32_MBX_VQ0		"vq0"
37714cf5e3SArnaud Pouliquen #define STM32_MBX_VQ0_ID	0
3813140de0SFabien Dessenne #define STM32_MBX_VQ1		"vq1"
39714cf5e3SArnaud Pouliquen #define STM32_MBX_VQ1_ID	1
4013140de0SFabien Dessenne #define STM32_MBX_SHUTDOWN	"shutdown"
41edf696f2SArnaud Pouliquen #define STM32_MBX_DETACH	"detach"
4213140de0SFabien Dessenne 
4311a7aaa7SMathieu Poirier #define RSC_TBL_SIZE		1024
4411a7aaa7SMathieu Poirier 
45376ffdc0SMathieu Poirier #define M4_STATE_OFF		0
46376ffdc0SMathieu Poirier #define M4_STATE_INI		1
47376ffdc0SMathieu Poirier #define M4_STATE_CRUN		2
48376ffdc0SMathieu Poirier #define M4_STATE_CSTOP		3
49376ffdc0SMathieu Poirier #define M4_STATE_STANDBY	4
50376ffdc0SMathieu Poirier #define M4_STATE_CRASH		5
51376ffdc0SMathieu Poirier 
5213140de0SFabien Dessenne struct stm32_syscon {
5313140de0SFabien Dessenne 	struct regmap *map;
5413140de0SFabien Dessenne 	u32 reg;
5513140de0SFabien Dessenne 	u32 mask;
5613140de0SFabien Dessenne };
5713140de0SFabien Dessenne 
5813140de0SFabien Dessenne struct stm32_rproc_mem {
5913140de0SFabien Dessenne 	char name[20];
6013140de0SFabien Dessenne 	void __iomem *cpu_addr;
6113140de0SFabien Dessenne 	phys_addr_t bus_addr;
6213140de0SFabien Dessenne 	u32 dev_addr;
6313140de0SFabien Dessenne 	size_t size;
6413140de0SFabien Dessenne };
6513140de0SFabien Dessenne 
6613140de0SFabien Dessenne struct stm32_rproc_mem_ranges {
6713140de0SFabien Dessenne 	u32 dev_addr;
6813140de0SFabien Dessenne 	u32 bus_addr;
6913140de0SFabien Dessenne 	u32 size;
7013140de0SFabien Dessenne };
7113140de0SFabien Dessenne 
7213140de0SFabien Dessenne struct stm32_mbox {
7313140de0SFabien Dessenne 	const unsigned char name[10];
7413140de0SFabien Dessenne 	struct mbox_chan *chan;
7513140de0SFabien Dessenne 	struct mbox_client client;
76714cf5e3SArnaud Pouliquen 	struct work_struct vq_work;
7713140de0SFabien Dessenne 	int vq_id;
7813140de0SFabien Dessenne };
7913140de0SFabien Dessenne 
8013140de0SFabien Dessenne struct stm32_rproc {
8113140de0SFabien Dessenne 	struct reset_control *rst;
82de598695SArnaud Pouliquen 	struct reset_control *hold_boot_rst;
8313140de0SFabien Dessenne 	struct stm32_syscon hold_boot;
8413140de0SFabien Dessenne 	struct stm32_syscon pdds;
859276536fSMathieu Poirier 	struct stm32_syscon m4_state;
869276536fSMathieu Poirier 	struct stm32_syscon rsctbl;
87410119eeSFabien Dessenne 	int wdg_irq;
8813140de0SFabien Dessenne 	u32 nb_rmems;
8913140de0SFabien Dessenne 	struct stm32_rproc_mem *rmems;
9013140de0SFabien Dessenne 	struct stm32_mbox mb[MBOX_NB_MBX];
91714cf5e3SArnaud Pouliquen 	struct workqueue_struct *workqueue;
92de598695SArnaud Pouliquen 	bool hold_boot_smc;
9311a7aaa7SMathieu Poirier 	void __iomem *rsc_va;
9413140de0SFabien Dessenne };
9513140de0SFabien Dessenne 
stm32_rproc_pa_to_da(struct rproc * rproc,phys_addr_t pa,u64 * da)9613140de0SFabien Dessenne static int stm32_rproc_pa_to_da(struct rproc *rproc, phys_addr_t pa, u64 *da)
9713140de0SFabien Dessenne {
9813140de0SFabien Dessenne 	unsigned int i;
9913140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
10013140de0SFabien Dessenne 	struct stm32_rproc_mem *p_mem;
10113140de0SFabien Dessenne 
10213140de0SFabien Dessenne 	for (i = 0; i < ddata->nb_rmems; i++) {
10313140de0SFabien Dessenne 		p_mem = &ddata->rmems[i];
10413140de0SFabien Dessenne 
10513140de0SFabien Dessenne 		if (pa < p_mem->bus_addr ||
10613140de0SFabien Dessenne 		    pa >= p_mem->bus_addr + p_mem->size)
10713140de0SFabien Dessenne 			continue;
10813140de0SFabien Dessenne 		*da = pa - p_mem->bus_addr + p_mem->dev_addr;
10913140de0SFabien Dessenne 		dev_dbg(rproc->dev.parent, "pa %pa to da %llx\n", &pa, *da);
11013140de0SFabien Dessenne 		return 0;
11113140de0SFabien Dessenne 	}
11213140de0SFabien Dessenne 
11313140de0SFabien Dessenne 	return -EINVAL;
11413140de0SFabien Dessenne }
11513140de0SFabien Dessenne 
stm32_rproc_mem_alloc(struct rproc * rproc,struct rproc_mem_entry * mem)11613140de0SFabien Dessenne static int stm32_rproc_mem_alloc(struct rproc *rproc,
11713140de0SFabien Dessenne 				 struct rproc_mem_entry *mem)
11813140de0SFabien Dessenne {
11913140de0SFabien Dessenne 	struct device *dev = rproc->dev.parent;
12013140de0SFabien Dessenne 	void *va;
12113140de0SFabien Dessenne 
12203bd158eSArnd Bergmann 	dev_dbg(dev, "map memory: %pad+%zx\n", &mem->dma, mem->len);
123b82db393SArnaud Pouliquen 	va = (__force void *)ioremap_wc(mem->dma, mem->len);
12413140de0SFabien Dessenne 	if (IS_ERR_OR_NULL(va)) {
12503bd158eSArnd Bergmann 		dev_err(dev, "Unable to map memory region: %pad+0x%zx\n",
12613140de0SFabien Dessenne 			&mem->dma, mem->len);
12713140de0SFabien Dessenne 		return -ENOMEM;
12813140de0SFabien Dessenne 	}
12913140de0SFabien Dessenne 
13013140de0SFabien Dessenne 	/* Update memory entry va */
13113140de0SFabien Dessenne 	mem->va = va;
13213140de0SFabien Dessenne 
13313140de0SFabien Dessenne 	return 0;
13413140de0SFabien Dessenne }
13513140de0SFabien Dessenne 
stm32_rproc_mem_release(struct rproc * rproc,struct rproc_mem_entry * mem)13613140de0SFabien Dessenne static int stm32_rproc_mem_release(struct rproc *rproc,
13713140de0SFabien Dessenne 				   struct rproc_mem_entry *mem)
13813140de0SFabien Dessenne {
13913140de0SFabien Dessenne 	dev_dbg(rproc->dev.parent, "unmap memory: %pa\n", &mem->dma);
140b82db393SArnaud Pouliquen 	iounmap((__force __iomem void *)mem->va);
14113140de0SFabien Dessenne 
14213140de0SFabien Dessenne 	return 0;
14313140de0SFabien Dessenne }
14413140de0SFabien Dessenne 
stm32_rproc_of_memory_translations(struct platform_device * pdev,struct stm32_rproc * ddata)1457b9f18caSMathieu Poirier static int stm32_rproc_of_memory_translations(struct platform_device *pdev,
1467b9f18caSMathieu Poirier 					      struct stm32_rproc *ddata)
14713140de0SFabien Dessenne {
1487b9f18caSMathieu Poirier 	struct device *parent, *dev = &pdev->dev;
14913140de0SFabien Dessenne 	struct device_node *np;
15013140de0SFabien Dessenne 	struct stm32_rproc_mem *p_mems;
15113140de0SFabien Dessenne 	struct stm32_rproc_mem_ranges *mem_range;
15213140de0SFabien Dessenne 	int cnt, array_size, i, ret = 0;
15313140de0SFabien Dessenne 
15413140de0SFabien Dessenne 	parent = dev->parent;
15513140de0SFabien Dessenne 	np = parent->of_node;
15613140de0SFabien Dessenne 
15713140de0SFabien Dessenne 	cnt = of_property_count_elems_of_size(np, "dma-ranges",
15813140de0SFabien Dessenne 					      sizeof(*mem_range));
15913140de0SFabien Dessenne 	if (cnt <= 0) {
16013140de0SFabien Dessenne 		dev_err(dev, "%s: dma-ranges property not defined\n", __func__);
16113140de0SFabien Dessenne 		return -EINVAL;
16213140de0SFabien Dessenne 	}
16313140de0SFabien Dessenne 
16413140de0SFabien Dessenne 	p_mems = devm_kcalloc(dev, cnt, sizeof(*p_mems), GFP_KERNEL);
16513140de0SFabien Dessenne 	if (!p_mems)
16613140de0SFabien Dessenne 		return -ENOMEM;
16713140de0SFabien Dessenne 	mem_range = kcalloc(cnt, sizeof(*mem_range), GFP_KERNEL);
16813140de0SFabien Dessenne 	if (!mem_range)
16913140de0SFabien Dessenne 		return -ENOMEM;
17013140de0SFabien Dessenne 
17113140de0SFabien Dessenne 	array_size = cnt * sizeof(struct stm32_rproc_mem_ranges) / sizeof(u32);
17213140de0SFabien Dessenne 
17313140de0SFabien Dessenne 	ret = of_property_read_u32_array(np, "dma-ranges",
17413140de0SFabien Dessenne 					 (u32 *)mem_range, array_size);
17513140de0SFabien Dessenne 	if (ret) {
17613140de0SFabien Dessenne 		dev_err(dev, "error while get dma-ranges property: %x\n", ret);
17713140de0SFabien Dessenne 		goto free_mem;
17813140de0SFabien Dessenne 	}
17913140de0SFabien Dessenne 
18013140de0SFabien Dessenne 	for (i = 0; i < cnt; i++) {
18113140de0SFabien Dessenne 		p_mems[i].bus_addr = mem_range[i].bus_addr;
18213140de0SFabien Dessenne 		p_mems[i].dev_addr = mem_range[i].dev_addr;
18313140de0SFabien Dessenne 		p_mems[i].size     = mem_range[i].size;
18413140de0SFabien Dessenne 
18513140de0SFabien Dessenne 		dev_dbg(dev, "memory range[%i]: da %#x, pa %pa, size %#zx:\n",
18613140de0SFabien Dessenne 			i, p_mems[i].dev_addr, &p_mems[i].bus_addr,
18713140de0SFabien Dessenne 			p_mems[i].size);
18813140de0SFabien Dessenne 	}
18913140de0SFabien Dessenne 
19013140de0SFabien Dessenne 	ddata->rmems = p_mems;
19113140de0SFabien Dessenne 	ddata->nb_rmems = cnt;
19213140de0SFabien Dessenne 
19313140de0SFabien Dessenne free_mem:
19413140de0SFabien Dessenne 	kfree(mem_range);
19513140de0SFabien Dessenne 	return ret;
19613140de0SFabien Dessenne }
19713140de0SFabien Dessenne 
stm32_rproc_mbox_idx(struct rproc * rproc,const unsigned char * name)19813140de0SFabien Dessenne static int stm32_rproc_mbox_idx(struct rproc *rproc, const unsigned char *name)
19913140de0SFabien Dessenne {
20013140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
20113140de0SFabien Dessenne 	int i;
20213140de0SFabien Dessenne 
20313140de0SFabien Dessenne 	for (i = 0; i < ARRAY_SIZE(ddata->mb); i++) {
20413140de0SFabien Dessenne 		if (!strncmp(ddata->mb[i].name, name, strlen(name)))
20513140de0SFabien Dessenne 			return i;
20613140de0SFabien Dessenne 	}
20713140de0SFabien Dessenne 	dev_err(&rproc->dev, "mailbox %s not found\n", name);
20813140de0SFabien Dessenne 
20913140de0SFabien Dessenne 	return -EINVAL;
21013140de0SFabien Dessenne }
21113140de0SFabien Dessenne 
stm32_rproc_prepare(struct rproc * rproc)2126e20a051SArnaud POULIQUEN static int stm32_rproc_prepare(struct rproc *rproc)
21313140de0SFabien Dessenne {
21413140de0SFabien Dessenne 	struct device *dev = rproc->dev.parent;
21513140de0SFabien Dessenne 	struct device_node *np = dev->of_node;
21613140de0SFabien Dessenne 	struct of_phandle_iterator it;
21713140de0SFabien Dessenne 	struct rproc_mem_entry *mem;
21813140de0SFabien Dessenne 	struct reserved_mem *rmem;
21913140de0SFabien Dessenne 	u64 da;
22013140de0SFabien Dessenne 	int index = 0;
22113140de0SFabien Dessenne 
22213140de0SFabien Dessenne 	/* Register associated reserved memory regions */
22313140de0SFabien Dessenne 	of_phandle_iterator_init(&it, np, "memory-region", NULL, 0);
22413140de0SFabien Dessenne 	while (of_phandle_iterator_next(&it) == 0) {
22513140de0SFabien Dessenne 		rmem = of_reserved_mem_lookup(it.node);
22613140de0SFabien Dessenne 		if (!rmem) {
227ccadca5bSMathieu Poirier 			of_node_put(it.node);
22813140de0SFabien Dessenne 			dev_err(dev, "unable to acquire memory-region\n");
22913140de0SFabien Dessenne 			return -EINVAL;
23013140de0SFabien Dessenne 		}
23113140de0SFabien Dessenne 
23213140de0SFabien Dessenne 		if (stm32_rproc_pa_to_da(rproc, rmem->base, &da) < 0) {
233ccadca5bSMathieu Poirier 			of_node_put(it.node);
23413140de0SFabien Dessenne 			dev_err(dev, "memory region not valid %pa\n",
23513140de0SFabien Dessenne 				&rmem->base);
23613140de0SFabien Dessenne 			return -EINVAL;
23713140de0SFabien Dessenne 		}
23813140de0SFabien Dessenne 
23913140de0SFabien Dessenne 		/*  No need to map vdev buffer */
24013140de0SFabien Dessenne 		if (strcmp(it.node->name, "vdev0buffer")) {
24113140de0SFabien Dessenne 			/* Register memory region */
24213140de0SFabien Dessenne 			mem = rproc_mem_entry_init(dev, NULL,
24313140de0SFabien Dessenne 						   (dma_addr_t)rmem->base,
24413140de0SFabien Dessenne 						   rmem->size, da,
24513140de0SFabien Dessenne 						   stm32_rproc_mem_alloc,
24613140de0SFabien Dessenne 						   stm32_rproc_mem_release,
24713140de0SFabien Dessenne 						   it.node->name);
24813140de0SFabien Dessenne 
24913140de0SFabien Dessenne 			if (mem)
25013140de0SFabien Dessenne 				rproc_coredump_add_segment(rproc, da,
25113140de0SFabien Dessenne 							   rmem->size);
25213140de0SFabien Dessenne 		} else {
25313140de0SFabien Dessenne 			/* Register reserved memory for vdev buffer alloc */
25413140de0SFabien Dessenne 			mem = rproc_of_resm_mem_entry_init(dev, index,
25513140de0SFabien Dessenne 							   rmem->size,
25613140de0SFabien Dessenne 							   rmem->base,
25713140de0SFabien Dessenne 							   it.node->name);
25813140de0SFabien Dessenne 		}
25913140de0SFabien Dessenne 
260ccadca5bSMathieu Poirier 		if (!mem) {
261ccadca5bSMathieu Poirier 			of_node_put(it.node);
26213140de0SFabien Dessenne 			return -ENOMEM;
263ccadca5bSMathieu Poirier 		}
26413140de0SFabien Dessenne 
26513140de0SFabien Dessenne 		rproc_add_carveout(rproc, mem);
26613140de0SFabien Dessenne 		index++;
26713140de0SFabien Dessenne 	}
26813140de0SFabien Dessenne 
269dadbdb9cSMathieu Poirier 	return 0;
270dadbdb9cSMathieu Poirier }
271dadbdb9cSMathieu Poirier 
stm32_rproc_parse_fw(struct rproc * rproc,const struct firmware * fw)272dadbdb9cSMathieu Poirier static int stm32_rproc_parse_fw(struct rproc *rproc, const struct firmware *fw)
273dadbdb9cSMathieu Poirier {
2746e20a051SArnaud POULIQUEN 	if (rproc_elf_load_rsc_table(rproc, fw))
2756e20a051SArnaud POULIQUEN 		dev_warn(&rproc->dev, "no resource table found for this firmware\n");
276dadbdb9cSMathieu Poirier 
2776e20a051SArnaud POULIQUEN 	return 0;
27813140de0SFabien Dessenne }
27913140de0SFabien Dessenne 
stm32_rproc_wdg(int irq,void * data)28013140de0SFabien Dessenne static irqreturn_t stm32_rproc_wdg(int irq, void *data)
28113140de0SFabien Dessenne {
282b8631ab1SMathieu Poirier 	struct platform_device *pdev = data;
283b8631ab1SMathieu Poirier 	struct rproc *rproc = platform_get_drvdata(pdev);
28413140de0SFabien Dessenne 
28513140de0SFabien Dessenne 	rproc_report_crash(rproc, RPROC_WATCHDOG);
28613140de0SFabien Dessenne 
28713140de0SFabien Dessenne 	return IRQ_HANDLED;
28813140de0SFabien Dessenne }
28913140de0SFabien Dessenne 
stm32_rproc_mb_vq_work(struct work_struct * work)290714cf5e3SArnaud Pouliquen static void stm32_rproc_mb_vq_work(struct work_struct *work)
291714cf5e3SArnaud Pouliquen {
292714cf5e3SArnaud Pouliquen 	struct stm32_mbox *mb = container_of(work, struct stm32_mbox, vq_work);
293714cf5e3SArnaud Pouliquen 	struct rproc *rproc = dev_get_drvdata(mb->client.dev);
294714cf5e3SArnaud Pouliquen 
29535bdafdaSArnaud Pouliquen 	mutex_lock(&rproc->lock);
29635bdafdaSArnaud Pouliquen 
297*83ada7dfSGwenael Treuveur 	if (rproc->state != RPROC_RUNNING && rproc->state != RPROC_ATTACHED)
29835bdafdaSArnaud Pouliquen 		goto unlock_mutex;
29935bdafdaSArnaud Pouliquen 
300714cf5e3SArnaud Pouliquen 	if (rproc_vq_interrupt(rproc, mb->vq_id) == IRQ_NONE)
301714cf5e3SArnaud Pouliquen 		dev_dbg(&rproc->dev, "no message found in vq%d\n", mb->vq_id);
30235bdafdaSArnaud Pouliquen 
30335bdafdaSArnaud Pouliquen unlock_mutex:
30435bdafdaSArnaud Pouliquen 	mutex_unlock(&rproc->lock);
305714cf5e3SArnaud Pouliquen }
306714cf5e3SArnaud Pouliquen 
stm32_rproc_mb_callback(struct mbox_client * cl,void * data)30713140de0SFabien Dessenne static void stm32_rproc_mb_callback(struct mbox_client *cl, void *data)
30813140de0SFabien Dessenne {
30913140de0SFabien Dessenne 	struct rproc *rproc = dev_get_drvdata(cl->dev);
31013140de0SFabien Dessenne 	struct stm32_mbox *mb = container_of(cl, struct stm32_mbox, client);
311714cf5e3SArnaud Pouliquen 	struct stm32_rproc *ddata = rproc->priv;
31213140de0SFabien Dessenne 
313714cf5e3SArnaud Pouliquen 	queue_work(ddata->workqueue, &mb->vq_work);
31413140de0SFabien Dessenne }
31513140de0SFabien Dessenne 
stm32_rproc_free_mbox(struct rproc * rproc)31613140de0SFabien Dessenne static void stm32_rproc_free_mbox(struct rproc *rproc)
31713140de0SFabien Dessenne {
31813140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
31913140de0SFabien Dessenne 	unsigned int i;
32013140de0SFabien Dessenne 
32113140de0SFabien Dessenne 	for (i = 0; i < ARRAY_SIZE(ddata->mb); i++) {
32213140de0SFabien Dessenne 		if (ddata->mb[i].chan)
32313140de0SFabien Dessenne 			mbox_free_channel(ddata->mb[i].chan);
32413140de0SFabien Dessenne 		ddata->mb[i].chan = NULL;
32513140de0SFabien Dessenne 	}
32613140de0SFabien Dessenne }
32713140de0SFabien Dessenne 
32813140de0SFabien Dessenne static const struct stm32_mbox stm32_rproc_mbox[MBOX_NB_MBX] = {
32913140de0SFabien Dessenne 	{
33013140de0SFabien Dessenne 		.name = STM32_MBX_VQ0,
331714cf5e3SArnaud Pouliquen 		.vq_id = STM32_MBX_VQ0_ID,
33213140de0SFabien Dessenne 		.client = {
33313140de0SFabien Dessenne 			.rx_callback = stm32_rproc_mb_callback,
33413140de0SFabien Dessenne 			.tx_block = false,
33513140de0SFabien Dessenne 		},
33613140de0SFabien Dessenne 	},
33713140de0SFabien Dessenne 	{
33813140de0SFabien Dessenne 		.name = STM32_MBX_VQ1,
339714cf5e3SArnaud Pouliquen 		.vq_id = STM32_MBX_VQ1_ID,
34013140de0SFabien Dessenne 		.client = {
34113140de0SFabien Dessenne 			.rx_callback = stm32_rproc_mb_callback,
34213140de0SFabien Dessenne 			.tx_block = false,
34313140de0SFabien Dessenne 		},
34413140de0SFabien Dessenne 	},
34513140de0SFabien Dessenne 	{
34613140de0SFabien Dessenne 		.name = STM32_MBX_SHUTDOWN,
34713140de0SFabien Dessenne 		.vq_id = -1,
34813140de0SFabien Dessenne 		.client = {
34913140de0SFabien Dessenne 			.tx_block = true,
35013140de0SFabien Dessenne 			.tx_done = NULL,
35113140de0SFabien Dessenne 			.tx_tout = 500, /* 500 ms time out */
35213140de0SFabien Dessenne 		},
353edf696f2SArnaud Pouliquen 	},
354edf696f2SArnaud Pouliquen 	{
355edf696f2SArnaud Pouliquen 		.name = STM32_MBX_DETACH,
356edf696f2SArnaud Pouliquen 		.vq_id = -1,
357edf696f2SArnaud Pouliquen 		.client = {
358edf696f2SArnaud Pouliquen 			.tx_block = true,
359edf696f2SArnaud Pouliquen 			.tx_done = NULL,
360edf696f2SArnaud Pouliquen 			.tx_tout = 200, /* 200 ms time out to detach should be fair enough */
361edf696f2SArnaud Pouliquen 		},
36213140de0SFabien Dessenne 	}
36313140de0SFabien Dessenne };
36413140de0SFabien Dessenne 
stm32_rproc_request_mbox(struct rproc * rproc)3654a56e423SFabien Dessenne static int stm32_rproc_request_mbox(struct rproc *rproc)
36613140de0SFabien Dessenne {
36713140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
36813140de0SFabien Dessenne 	struct device *dev = &rproc->dev;
36913140de0SFabien Dessenne 	unsigned int i;
3704a56e423SFabien Dessenne 	int j;
37113140de0SFabien Dessenne 	const unsigned char *name;
37213140de0SFabien Dessenne 	struct mbox_client *cl;
37313140de0SFabien Dessenne 
37413140de0SFabien Dessenne 	/* Initialise mailbox structure table */
37513140de0SFabien Dessenne 	memcpy(ddata->mb, stm32_rproc_mbox, sizeof(stm32_rproc_mbox));
37613140de0SFabien Dessenne 
37713140de0SFabien Dessenne 	for (i = 0; i < MBOX_NB_MBX; i++) {
37813140de0SFabien Dessenne 		name = ddata->mb[i].name;
37913140de0SFabien Dessenne 
38013140de0SFabien Dessenne 		cl = &ddata->mb[i].client;
38113140de0SFabien Dessenne 		cl->dev = dev->parent;
38213140de0SFabien Dessenne 
38313140de0SFabien Dessenne 		ddata->mb[i].chan = mbox_request_channel_byname(cl, name);
38413140de0SFabien Dessenne 		if (IS_ERR(ddata->mb[i].chan)) {
385cf34838dSArnaud Pouliquen 			if (PTR_ERR(ddata->mb[i].chan) == -EPROBE_DEFER) {
386cf34838dSArnaud Pouliquen 				dev_err_probe(dev->parent,
387cf34838dSArnaud Pouliquen 					      PTR_ERR(ddata->mb[i].chan),
388cf34838dSArnaud Pouliquen 					      "failed to request mailbox %s\n",
389cf34838dSArnaud Pouliquen 					      name);
3904a56e423SFabien Dessenne 				goto err_probe;
391cf34838dSArnaud Pouliquen 			}
39213140de0SFabien Dessenne 			dev_warn(dev, "cannot get %s mbox\n", name);
39313140de0SFabien Dessenne 			ddata->mb[i].chan = NULL;
39413140de0SFabien Dessenne 		}
395714cf5e3SArnaud Pouliquen 		if (ddata->mb[i].vq_id >= 0) {
396714cf5e3SArnaud Pouliquen 			INIT_WORK(&ddata->mb[i].vq_work,
397714cf5e3SArnaud Pouliquen 				  stm32_rproc_mb_vq_work);
398714cf5e3SArnaud Pouliquen 		}
39913140de0SFabien Dessenne 	}
4004a56e423SFabien Dessenne 
4014a56e423SFabien Dessenne 	return 0;
4024a56e423SFabien Dessenne 
4034a56e423SFabien Dessenne err_probe:
4044a56e423SFabien Dessenne 	for (j = i - 1; j >= 0; j--)
4054a56e423SFabien Dessenne 		if (ddata->mb[j].chan)
4064a56e423SFabien Dessenne 			mbox_free_channel(ddata->mb[j].chan);
4074a56e423SFabien Dessenne 	return -EPROBE_DEFER;
40813140de0SFabien Dessenne }
40913140de0SFabien Dessenne 
stm32_rproc_set_hold_boot(struct rproc * rproc,bool hold)41013140de0SFabien Dessenne static int stm32_rproc_set_hold_boot(struct rproc *rproc, bool hold)
41113140de0SFabien Dessenne {
41213140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
41313140de0SFabien Dessenne 	struct stm32_syscon hold_boot = ddata->hold_boot;
41413140de0SFabien Dessenne 	struct arm_smccc_res smc_res;
41513140de0SFabien Dessenne 	int val, err;
41613140de0SFabien Dessenne 
417de598695SArnaud Pouliquen 	/*
418de598695SArnaud Pouliquen 	 * Three ways to manage the hold boot
419de598695SArnaud Pouliquen 	 * - using SCMI: the hold boot is managed as a reset,
420de598695SArnaud Pouliquen 	 * - using Linux(no SCMI): the hold boot is managed as a syscon register
421de598695SArnaud Pouliquen 	 * - using SMC call (deprecated): use SMC reset interface
422de598695SArnaud Pouliquen 	 */
423de598695SArnaud Pouliquen 
42413140de0SFabien Dessenne 	val = hold ? HOLD_BOOT : RELEASE_BOOT;
42513140de0SFabien Dessenne 
426de598695SArnaud Pouliquen 	if (ddata->hold_boot_rst) {
427de598695SArnaud Pouliquen 		/* Use the SCMI reset controller */
428de598695SArnaud Pouliquen 		if (!hold)
429de598695SArnaud Pouliquen 			err = reset_control_deassert(ddata->hold_boot_rst);
430de598695SArnaud Pouliquen 		else
431de598695SArnaud Pouliquen 			err =  reset_control_assert(ddata->hold_boot_rst);
432de598695SArnaud Pouliquen 	} else if (IS_ENABLED(CONFIG_HAVE_ARM_SMCCC) && ddata->hold_boot_smc) {
433de598695SArnaud Pouliquen 		/* Use the SMC call */
43413140de0SFabien Dessenne 		arm_smccc_smc(STM32_SMC_RCC, STM32_SMC_REG_WRITE,
43513140de0SFabien Dessenne 			      hold_boot.reg, val, 0, 0, 0, 0, &smc_res);
43613140de0SFabien Dessenne 		err = smc_res.a0;
43713140de0SFabien Dessenne 	} else {
438de598695SArnaud Pouliquen 		/* Use syscon */
43913140de0SFabien Dessenne 		err = regmap_update_bits(hold_boot.map, hold_boot.reg,
44013140de0SFabien Dessenne 					 hold_boot.mask, val);
44113140de0SFabien Dessenne 	}
44213140de0SFabien Dessenne 
44313140de0SFabien Dessenne 	if (err)
44413140de0SFabien Dessenne 		dev_err(&rproc->dev, "failed to set hold boot\n");
44513140de0SFabien Dessenne 
44613140de0SFabien Dessenne 	return err;
44713140de0SFabien Dessenne }
44813140de0SFabien Dessenne 
stm32_rproc_add_coredump_trace(struct rproc * rproc)44913140de0SFabien Dessenne static void stm32_rproc_add_coredump_trace(struct rproc *rproc)
45013140de0SFabien Dessenne {
45113140de0SFabien Dessenne 	struct rproc_debug_trace *trace;
45213140de0SFabien Dessenne 	struct rproc_dump_segment *segment;
45313140de0SFabien Dessenne 	bool already_added;
45413140de0SFabien Dessenne 
45513140de0SFabien Dessenne 	list_for_each_entry(trace, &rproc->traces, node) {
45613140de0SFabien Dessenne 		already_added = false;
45713140de0SFabien Dessenne 
45813140de0SFabien Dessenne 		list_for_each_entry(segment, &rproc->dump_segments, node) {
45913140de0SFabien Dessenne 			if (segment->da == trace->trace_mem.da) {
46013140de0SFabien Dessenne 				already_added = true;
46113140de0SFabien Dessenne 				break;
46213140de0SFabien Dessenne 			}
46313140de0SFabien Dessenne 		}
46413140de0SFabien Dessenne 
46513140de0SFabien Dessenne 		if (!already_added)
46613140de0SFabien Dessenne 			rproc_coredump_add_segment(rproc, trace->trace_mem.da,
46713140de0SFabien Dessenne 						   trace->trace_mem.len);
46813140de0SFabien Dessenne 	}
46913140de0SFabien Dessenne }
47013140de0SFabien Dessenne 
stm32_rproc_start(struct rproc * rproc)47113140de0SFabien Dessenne static int stm32_rproc_start(struct rproc *rproc)
47213140de0SFabien Dessenne {
473abbe429dSFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
47413140de0SFabien Dessenne 	int err;
47513140de0SFabien Dessenne 
47613140de0SFabien Dessenne 	stm32_rproc_add_coredump_trace(rproc);
47713140de0SFabien Dessenne 
478abbe429dSFabien Dessenne 	/* clear remote proc Deep Sleep */
479abbe429dSFabien Dessenne 	if (ddata->pdds.map) {
480abbe429dSFabien Dessenne 		err = regmap_update_bits(ddata->pdds.map, ddata->pdds.reg,
481abbe429dSFabien Dessenne 					 ddata->pdds.mask, 0);
482abbe429dSFabien Dessenne 		if (err) {
483abbe429dSFabien Dessenne 			dev_err(&rproc->dev, "failed to clear pdds\n");
484abbe429dSFabien Dessenne 			return err;
485abbe429dSFabien Dessenne 		}
486abbe429dSFabien Dessenne 	}
487abbe429dSFabien Dessenne 
48813140de0SFabien Dessenne 	err = stm32_rproc_set_hold_boot(rproc, false);
48913140de0SFabien Dessenne 	if (err)
49013140de0SFabien Dessenne 		return err;
49113140de0SFabien Dessenne 
49213140de0SFabien Dessenne 	return stm32_rproc_set_hold_boot(rproc, true);
49313140de0SFabien Dessenne }
49413140de0SFabien Dessenne 
stm32_rproc_attach(struct rproc * rproc)495bee04d46SMathieu Poirier static int stm32_rproc_attach(struct rproc *rproc)
496bee04d46SMathieu Poirier {
497bee04d46SMathieu Poirier 	stm32_rproc_add_coredump_trace(rproc);
498bee04d46SMathieu Poirier 
499bee04d46SMathieu Poirier 	return stm32_rproc_set_hold_boot(rproc, true);
500bee04d46SMathieu Poirier }
501bee04d46SMathieu Poirier 
stm32_rproc_detach(struct rproc * rproc)502edf696f2SArnaud Pouliquen static int stm32_rproc_detach(struct rproc *rproc)
503edf696f2SArnaud Pouliquen {
504edf696f2SArnaud Pouliquen 	struct stm32_rproc *ddata = rproc->priv;
50551c4b4e2SArnaud Pouliquen 	int err, idx;
506edf696f2SArnaud Pouliquen 
507edf696f2SArnaud Pouliquen 	/* Inform the remote processor of the detach */
508edf696f2SArnaud Pouliquen 	idx = stm32_rproc_mbox_idx(rproc, STM32_MBX_DETACH);
509edf696f2SArnaud Pouliquen 	if (idx >= 0 && ddata->mb[idx].chan) {
51051c4b4e2SArnaud Pouliquen 		err = mbox_send_message(ddata->mb[idx].chan, "stop");
511edf696f2SArnaud Pouliquen 		if (err < 0)
512edf696f2SArnaud Pouliquen 			dev_warn(&rproc->dev, "warning: remote FW detach without ack\n");
513edf696f2SArnaud Pouliquen 	}
514edf696f2SArnaud Pouliquen 
515edf696f2SArnaud Pouliquen 	/* Allow remote processor to auto-reboot */
516edf696f2SArnaud Pouliquen 	return stm32_rproc_set_hold_boot(rproc, false);
517edf696f2SArnaud Pouliquen }
518edf696f2SArnaud Pouliquen 
stm32_rproc_stop(struct rproc * rproc)51913140de0SFabien Dessenne static int stm32_rproc_stop(struct rproc *rproc)
52013140de0SFabien Dessenne {
52113140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
52251c4b4e2SArnaud Pouliquen 	int err, idx;
52313140de0SFabien Dessenne 
52413140de0SFabien Dessenne 	/* request shutdown of the remote processor */
525cfcabbb2SArnaud Pouliquen 	if (rproc->state != RPROC_OFFLINE && rproc->state != RPROC_CRASHED) {
52613140de0SFabien Dessenne 		idx = stm32_rproc_mbox_idx(rproc, STM32_MBX_SHUTDOWN);
52713140de0SFabien Dessenne 		if (idx >= 0 && ddata->mb[idx].chan) {
52851c4b4e2SArnaud Pouliquen 			err = mbox_send_message(ddata->mb[idx].chan, "detach");
52913140de0SFabien Dessenne 			if (err < 0)
53013140de0SFabien Dessenne 				dev_warn(&rproc->dev, "warning: remote FW shutdown without ack\n");
53113140de0SFabien Dessenne 		}
53213140de0SFabien Dessenne 	}
53313140de0SFabien Dessenne 
53413140de0SFabien Dessenne 	err = stm32_rproc_set_hold_boot(rproc, true);
53513140de0SFabien Dessenne 	if (err)
53613140de0SFabien Dessenne 		return err;
53713140de0SFabien Dessenne 
53813140de0SFabien Dessenne 	err = reset_control_assert(ddata->rst);
53913140de0SFabien Dessenne 	if (err) {
54013140de0SFabien Dessenne 		dev_err(&rproc->dev, "failed to assert the reset\n");
54113140de0SFabien Dessenne 		return err;
54213140de0SFabien Dessenne 	}
54313140de0SFabien Dessenne 
54413140de0SFabien Dessenne 	/* to allow platform Standby power mode, set remote proc Deep Sleep */
54513140de0SFabien Dessenne 	if (ddata->pdds.map) {
54613140de0SFabien Dessenne 		err = regmap_update_bits(ddata->pdds.map, ddata->pdds.reg,
54713140de0SFabien Dessenne 					 ddata->pdds.mask, 1);
54813140de0SFabien Dessenne 		if (err) {
54913140de0SFabien Dessenne 			dev_err(&rproc->dev, "failed to set pdds\n");
55013140de0SFabien Dessenne 			return err;
55113140de0SFabien Dessenne 		}
55213140de0SFabien Dessenne 	}
55313140de0SFabien Dessenne 
554efd86262SMathieu Poirier 	/* update coprocessor state to OFF if available */
555efd86262SMathieu Poirier 	if (ddata->m4_state.map) {
556efd86262SMathieu Poirier 		err = regmap_update_bits(ddata->m4_state.map,
557efd86262SMathieu Poirier 					 ddata->m4_state.reg,
558efd86262SMathieu Poirier 					 ddata->m4_state.mask,
559efd86262SMathieu Poirier 					 M4_STATE_OFF);
560efd86262SMathieu Poirier 		if (err) {
561efd86262SMathieu Poirier 			dev_err(&rproc->dev, "failed to set copro state\n");
562efd86262SMathieu Poirier 			return err;
563efd86262SMathieu Poirier 		}
564efd86262SMathieu Poirier 	}
565efd86262SMathieu Poirier 
56613140de0SFabien Dessenne 	return 0;
56713140de0SFabien Dessenne }
56813140de0SFabien Dessenne 
stm32_rproc_kick(struct rproc * rproc,int vqid)56913140de0SFabien Dessenne static void stm32_rproc_kick(struct rproc *rproc, int vqid)
57013140de0SFabien Dessenne {
57113140de0SFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
57213140de0SFabien Dessenne 	unsigned int i;
57313140de0SFabien Dessenne 	int err;
57413140de0SFabien Dessenne 
57513140de0SFabien Dessenne 	if (WARN_ON(vqid >= MBOX_NB_VQ))
57613140de0SFabien Dessenne 		return;
57713140de0SFabien Dessenne 
57813140de0SFabien Dessenne 	for (i = 0; i < MBOX_NB_MBX; i++) {
57913140de0SFabien Dessenne 		if (vqid != ddata->mb[i].vq_id)
58013140de0SFabien Dessenne 			continue;
58113140de0SFabien Dessenne 		if (!ddata->mb[i].chan)
58213140de0SFabien Dessenne 			return;
58351c4b4e2SArnaud Pouliquen 		err = mbox_send_message(ddata->mb[i].chan, "kick");
58413140de0SFabien Dessenne 		if (err < 0)
58513140de0SFabien Dessenne 			dev_err(&rproc->dev, "%s: failed (%s, err:%d)\n",
58613140de0SFabien Dessenne 				__func__, ddata->mb[i].name, err);
58713140de0SFabien Dessenne 		return;
58813140de0SFabien Dessenne 	}
58913140de0SFabien Dessenne }
59013140de0SFabien Dessenne 
stm32_rproc_da_to_pa(struct rproc * rproc,u64 da,phys_addr_t * pa)5918a471396SMathieu Poirier static int stm32_rproc_da_to_pa(struct rproc *rproc,
5928a471396SMathieu Poirier 				u64 da, phys_addr_t *pa)
5938a471396SMathieu Poirier {
5948a471396SMathieu Poirier 	struct stm32_rproc *ddata = rproc->priv;
5958a471396SMathieu Poirier 	struct device *dev = rproc->dev.parent;
5968a471396SMathieu Poirier 	struct stm32_rproc_mem *p_mem;
5978a471396SMathieu Poirier 	unsigned int i;
5988a471396SMathieu Poirier 
5998a471396SMathieu Poirier 	for (i = 0; i < ddata->nb_rmems; i++) {
6008a471396SMathieu Poirier 		p_mem = &ddata->rmems[i];
6018a471396SMathieu Poirier 
6028a471396SMathieu Poirier 		if (da < p_mem->dev_addr ||
6038a471396SMathieu Poirier 		    da >= p_mem->dev_addr + p_mem->size)
6048a471396SMathieu Poirier 			continue;
6058a471396SMathieu Poirier 
6068a471396SMathieu Poirier 		*pa = da - p_mem->dev_addr + p_mem->bus_addr;
6073e25e407SArnd Bergmann 		dev_dbg(dev, "da %llx to pa %pap\n", da, pa);
6088a471396SMathieu Poirier 
6098a471396SMathieu Poirier 		return 0;
6108a471396SMathieu Poirier 	}
6118a471396SMathieu Poirier 
6128a471396SMathieu Poirier 	dev_err(dev, "can't translate da %llx\n", da);
6138a471396SMathieu Poirier 
6148a471396SMathieu Poirier 	return -EINVAL;
6158a471396SMathieu Poirier }
6168a471396SMathieu Poirier 
6178a471396SMathieu Poirier static struct resource_table *
stm32_rproc_get_loaded_rsc_table(struct rproc * rproc,size_t * table_sz)6188a471396SMathieu Poirier stm32_rproc_get_loaded_rsc_table(struct rproc *rproc, size_t *table_sz)
6198a471396SMathieu Poirier {
6208a471396SMathieu Poirier 	struct stm32_rproc *ddata = rproc->priv;
6218a471396SMathieu Poirier 	struct device *dev = rproc->dev.parent;
6228a471396SMathieu Poirier 	phys_addr_t rsc_pa;
6238a471396SMathieu Poirier 	u32 rsc_da;
6248a471396SMathieu Poirier 	int err;
6258a471396SMathieu Poirier 
6268a471396SMathieu Poirier 	/* The resource table has already been mapped, nothing to do */
6278a471396SMathieu Poirier 	if (ddata->rsc_va)
6288a471396SMathieu Poirier 		goto done;
6298a471396SMathieu Poirier 
6308a471396SMathieu Poirier 	err = regmap_read(ddata->rsctbl.map, ddata->rsctbl.reg, &rsc_da);
6318a471396SMathieu Poirier 	if (err) {
6328a471396SMathieu Poirier 		dev_err(dev, "failed to read rsc tbl addr\n");
6338a471396SMathieu Poirier 		return ERR_PTR(-EINVAL);
6348a471396SMathieu Poirier 	}
6358a471396SMathieu Poirier 
6368a471396SMathieu Poirier 	if (!rsc_da)
6378a471396SMathieu Poirier 		/* no rsc table */
6388a471396SMathieu Poirier 		return ERR_PTR(-ENOENT);
6398a471396SMathieu Poirier 
6408a471396SMathieu Poirier 	err = stm32_rproc_da_to_pa(rproc, rsc_da, &rsc_pa);
6418a471396SMathieu Poirier 	if (err)
6428a471396SMathieu Poirier 		return ERR_PTR(err);
6438a471396SMathieu Poirier 
6448a471396SMathieu Poirier 	ddata->rsc_va = devm_ioremap_wc(dev, rsc_pa, RSC_TBL_SIZE);
6458a471396SMathieu Poirier 	if (IS_ERR_OR_NULL(ddata->rsc_va)) {
64603bd158eSArnd Bergmann 		dev_err(dev, "Unable to map memory region: %pa+%x\n",
6478a471396SMathieu Poirier 			&rsc_pa, RSC_TBL_SIZE);
6488a471396SMathieu Poirier 		ddata->rsc_va = NULL;
6498a471396SMathieu Poirier 		return ERR_PTR(-ENOMEM);
6508a471396SMathieu Poirier 	}
6518a471396SMathieu Poirier 
6528a471396SMathieu Poirier done:
653edf696f2SArnaud Pouliquen 	/*
654edf696f2SArnaud Pouliquen 	 * Assuming the resource table fits in 1kB is fair.
655edf696f2SArnaud Pouliquen 	 * Notice for the detach, that this 1 kB memory area has to be reserved in the coprocessor
656edf696f2SArnaud Pouliquen 	 * firmware for the resource table. On detach, the remoteproc core re-initializes this
657edf696f2SArnaud Pouliquen 	 * entire area by overwriting it with the initial values stored in rproc->clean_table.
658edf696f2SArnaud Pouliquen 	 */
6598a471396SMathieu Poirier 	*table_sz = RSC_TBL_SIZE;
660f01a856eSArnaud Pouliquen 	return (__force struct resource_table *)ddata->rsc_va;
6618a471396SMathieu Poirier }
6628a471396SMathieu Poirier 
6630eee3d28SRikard Falkeborn static const struct rproc_ops st_rproc_ops = {
6646e20a051SArnaud POULIQUEN 	.prepare	= stm32_rproc_prepare,
66513140de0SFabien Dessenne 	.start		= stm32_rproc_start,
66613140de0SFabien Dessenne 	.stop		= stm32_rproc_stop,
667bee04d46SMathieu Poirier 	.attach		= stm32_rproc_attach,
668edf696f2SArnaud Pouliquen 	.detach		= stm32_rproc_detach,
66913140de0SFabien Dessenne 	.kick		= stm32_rproc_kick,
67013140de0SFabien Dessenne 	.load		= rproc_elf_load_segments,
67113140de0SFabien Dessenne 	.parse_fw	= stm32_rproc_parse_fw,
67213140de0SFabien Dessenne 	.find_loaded_rsc_table = rproc_elf_find_loaded_rsc_table,
6738a471396SMathieu Poirier 	.get_loaded_rsc_table = stm32_rproc_get_loaded_rsc_table,
674e29ff72bSClement Leger 	.sanity_check	= rproc_elf_sanity_check,
67513140de0SFabien Dessenne 	.get_boot_addr	= rproc_elf_get_boot_addr,
67613140de0SFabien Dessenne };
67713140de0SFabien Dessenne 
67813140de0SFabien Dessenne static const struct of_device_id stm32_rproc_match[] = {
67913140de0SFabien Dessenne 	{ .compatible = "st,stm32mp1-m4" },
68013140de0SFabien Dessenne 	{},
68113140de0SFabien Dessenne };
68213140de0SFabien Dessenne MODULE_DEVICE_TABLE(of, stm32_rproc_match);
68313140de0SFabien Dessenne 
stm32_rproc_get_syscon(struct device_node * np,const char * prop,struct stm32_syscon * syscon)68413140de0SFabien Dessenne static int stm32_rproc_get_syscon(struct device_node *np, const char *prop,
68513140de0SFabien Dessenne 				  struct stm32_syscon *syscon)
68613140de0SFabien Dessenne {
68713140de0SFabien Dessenne 	int err = 0;
68813140de0SFabien Dessenne 
68913140de0SFabien Dessenne 	syscon->map = syscon_regmap_lookup_by_phandle(np, prop);
69013140de0SFabien Dessenne 	if (IS_ERR(syscon->map)) {
69113140de0SFabien Dessenne 		err = PTR_ERR(syscon->map);
69213140de0SFabien Dessenne 		syscon->map = NULL;
69313140de0SFabien Dessenne 		goto out;
69413140de0SFabien Dessenne 	}
69513140de0SFabien Dessenne 
69613140de0SFabien Dessenne 	err = of_property_read_u32_index(np, prop, 1, &syscon->reg);
69713140de0SFabien Dessenne 	if (err)
69813140de0SFabien Dessenne 		goto out;
69913140de0SFabien Dessenne 
70013140de0SFabien Dessenne 	err = of_property_read_u32_index(np, prop, 2, &syscon->mask);
70113140de0SFabien Dessenne 
70213140de0SFabien Dessenne out:
70313140de0SFabien Dessenne 	return err;
70413140de0SFabien Dessenne }
70513140de0SFabien Dessenne 
stm32_rproc_parse_dt(struct platform_device * pdev,struct stm32_rproc * ddata,bool * auto_boot)7068210fc87SMathieu Poirier static int stm32_rproc_parse_dt(struct platform_device *pdev,
7078210fc87SMathieu Poirier 				struct stm32_rproc *ddata, bool *auto_boot)
70813140de0SFabien Dessenne {
70913140de0SFabien Dessenne 	struct device *dev = &pdev->dev;
71013140de0SFabien Dessenne 	struct device_node *np = dev->of_node;
71113140de0SFabien Dessenne 	struct stm32_syscon tz;
71213140de0SFabien Dessenne 	unsigned int tzen;
71313140de0SFabien Dessenne 	int err, irq;
71413140de0SFabien Dessenne 
71513140de0SFabien Dessenne 	irq = platform_get_irq(pdev, 0);
716d333de37SFabien Dessenne 	if (irq == -EPROBE_DEFER)
717cf34838dSArnaud Pouliquen 		return dev_err_probe(dev, irq, "failed to get interrupt\n");
718d333de37SFabien Dessenne 
71913140de0SFabien Dessenne 	if (irq > 0) {
72013140de0SFabien Dessenne 		err = devm_request_irq(dev, irq, stm32_rproc_wdg, 0,
721b8631ab1SMathieu Poirier 				       dev_name(dev), pdev);
722cf34838dSArnaud Pouliquen 		if (err)
723cf34838dSArnaud Pouliquen 			return dev_err_probe(dev, err,
724cf34838dSArnaud Pouliquen 					     "failed to request wdg irq\n");
72513140de0SFabien Dessenne 
726410119eeSFabien Dessenne 		ddata->wdg_irq = irq;
727410119eeSFabien Dessenne 
728410119eeSFabien Dessenne 		if (of_property_read_bool(np, "wakeup-source")) {
729410119eeSFabien Dessenne 			device_init_wakeup(dev, true);
730410119eeSFabien Dessenne 			dev_pm_set_wake_irq(dev, irq);
731410119eeSFabien Dessenne 		}
732410119eeSFabien Dessenne 
73313140de0SFabien Dessenne 		dev_info(dev, "wdg irq registered\n");
73413140de0SFabien Dessenne 	}
73513140de0SFabien Dessenne 
736de598695SArnaud Pouliquen 	ddata->rst = devm_reset_control_get_optional(dev, "mcu_rst");
737de598695SArnaud Pouliquen 	if (!ddata->rst) {
738de598695SArnaud Pouliquen 		/* Try legacy fallback method: get it by index */
73913140de0SFabien Dessenne 		ddata->rst = devm_reset_control_get_by_index(dev, 0);
740de598695SArnaud Pouliquen 	}
741cf34838dSArnaud Pouliquen 	if (IS_ERR(ddata->rst))
742cf34838dSArnaud Pouliquen 		return dev_err_probe(dev, PTR_ERR(ddata->rst),
743cf34838dSArnaud Pouliquen 				     "failed to get mcu_reset\n");
74413140de0SFabien Dessenne 
74513140de0SFabien Dessenne 	/*
746de598695SArnaud Pouliquen 	 * Three ways to manage the hold boot
747de598695SArnaud Pouliquen 	 * - using SCMI: the hold boot is managed as a reset
748de598695SArnaud Pouliquen 	 *    The DT "reset-mames" property should be defined with 2 items:
749de598695SArnaud Pouliquen 	 *        reset-names = "mcu_rst", "hold_boot";
750de598695SArnaud Pouliquen 	 * - using SMC call (deprecated): use SMC reset interface
751de598695SArnaud Pouliquen 	 *    The DT "reset-mames" property is optional, "st,syscfg-tz" is required
752de598695SArnaud Pouliquen 	 * - default(no SCMI, no SMC): the hold boot is managed as a syscon register
753de598695SArnaud Pouliquen 	 *    The DT "reset-mames" property is optional, "st,syscfg-holdboot" is required
75413140de0SFabien Dessenne 	 */
75513140de0SFabien Dessenne 
756de598695SArnaud Pouliquen 	ddata->hold_boot_rst = devm_reset_control_get_optional(dev, "hold_boot");
757de598695SArnaud Pouliquen 	if (IS_ERR(ddata->hold_boot_rst))
7581ca04f21SDan Carpenter 		return dev_err_probe(dev, PTR_ERR(ddata->hold_boot_rst),
759de598695SArnaud Pouliquen 				     "failed to get hold_boot reset\n");
760de598695SArnaud Pouliquen 
761de598695SArnaud Pouliquen 	if (!ddata->hold_boot_rst && IS_ENABLED(CONFIG_HAVE_ARM_SMCCC)) {
762de598695SArnaud Pouliquen 		/* Manage the MCU_BOOT using SMC call */
763de598695SArnaud Pouliquen 		err = stm32_rproc_get_syscon(np, "st,syscfg-tz", &tz);
764de598695SArnaud Pouliquen 		if (!err) {
76513140de0SFabien Dessenne 			err = regmap_read(tz.map, tz.reg, &tzen);
76613140de0SFabien Dessenne 			if (err) {
7678210fc87SMathieu Poirier 				dev_err(dev, "failed to read tzen\n");
76813140de0SFabien Dessenne 				return err;
76913140de0SFabien Dessenne 			}
770de598695SArnaud Pouliquen 			ddata->hold_boot_smc = tzen & tz.mask;
771de598695SArnaud Pouliquen 		}
772de598695SArnaud Pouliquen 	}
77313140de0SFabien Dessenne 
774de598695SArnaud Pouliquen 	if (!ddata->hold_boot_rst && !ddata->hold_boot_smc) {
775de598695SArnaud Pouliquen 		/* Default: hold boot manage it through the syscon controller */
77613140de0SFabien Dessenne 		err = stm32_rproc_get_syscon(np, "st,syscfg-holdboot",
77713140de0SFabien Dessenne 					     &ddata->hold_boot);
77813140de0SFabien Dessenne 		if (err) {
77913140de0SFabien Dessenne 			dev_err(dev, "failed to get hold boot\n");
78013140de0SFabien Dessenne 			return err;
78113140de0SFabien Dessenne 		}
782de598695SArnaud Pouliquen 	}
78313140de0SFabien Dessenne 
78413140de0SFabien Dessenne 	err = stm32_rproc_get_syscon(np, "st,syscfg-pdds", &ddata->pdds);
78513140de0SFabien Dessenne 	if (err)
786b1f0fa86SAhmad Fatoum 		dev_info(dev, "failed to get pdds\n");
78713140de0SFabien Dessenne 
7888210fc87SMathieu Poirier 	*auto_boot = of_property_read_bool(np, "st,auto-boot");
78913140de0SFabien Dessenne 
7909276536fSMathieu Poirier 	/*
7919276536fSMathieu Poirier 	 * See if we can check the M4 status, i.e if it was started
7929276536fSMathieu Poirier 	 * from the boot loader or not.
7939276536fSMathieu Poirier 	 */
7949276536fSMathieu Poirier 	err = stm32_rproc_get_syscon(np, "st,syscfg-m4-state",
7959276536fSMathieu Poirier 				     &ddata->m4_state);
7969276536fSMathieu Poirier 	if (err) {
7979276536fSMathieu Poirier 		/* remember this */
7989276536fSMathieu Poirier 		ddata->m4_state.map = NULL;
7999276536fSMathieu Poirier 		/* no coprocessor state syscon (optional) */
8009276536fSMathieu Poirier 		dev_warn(dev, "m4 state not supported\n");
8019276536fSMathieu Poirier 
8029276536fSMathieu Poirier 		/* no need to go further */
8039276536fSMathieu Poirier 		return 0;
8049276536fSMathieu Poirier 	}
8059276536fSMathieu Poirier 
8069276536fSMathieu Poirier 	/* See if we can get the resource table */
8079276536fSMathieu Poirier 	err = stm32_rproc_get_syscon(np, "st,syscfg-rsc-tbl",
8089276536fSMathieu Poirier 				     &ddata->rsctbl);
8099276536fSMathieu Poirier 	if (err) {
8109276536fSMathieu Poirier 		/* no rsc table syscon (optional) */
8119276536fSMathieu Poirier 		dev_warn(dev, "rsc tbl syscon not supported\n");
8129276536fSMathieu Poirier 	}
8139276536fSMathieu Poirier 
81495e32f86SMathieu Poirier 	return 0;
81513140de0SFabien Dessenne }
81613140de0SFabien Dessenne 
stm32_rproc_get_m4_status(struct stm32_rproc * ddata,unsigned int * state)817376ffdc0SMathieu Poirier static int stm32_rproc_get_m4_status(struct stm32_rproc *ddata,
818376ffdc0SMathieu Poirier 				     unsigned int *state)
819376ffdc0SMathieu Poirier {
820376ffdc0SMathieu Poirier 	/* See stm32_rproc_parse_dt() */
821376ffdc0SMathieu Poirier 	if (!ddata->m4_state.map) {
822376ffdc0SMathieu Poirier 		/*
823376ffdc0SMathieu Poirier 		 * We couldn't get the coprocessor's state, assume
824376ffdc0SMathieu Poirier 		 * it is not running.
825376ffdc0SMathieu Poirier 		 */
826cb2d8d5bSMathieu Poirier 		*state = M4_STATE_OFF;
827376ffdc0SMathieu Poirier 		return 0;
828376ffdc0SMathieu Poirier 	}
829376ffdc0SMathieu Poirier 
830376ffdc0SMathieu Poirier 	return regmap_read(ddata->m4_state.map, ddata->m4_state.reg, state);
831376ffdc0SMathieu Poirier }
832376ffdc0SMathieu Poirier 
stm32_rproc_probe(struct platform_device * pdev)83313140de0SFabien Dessenne static int stm32_rproc_probe(struct platform_device *pdev)
83413140de0SFabien Dessenne {
83513140de0SFabien Dessenne 	struct device *dev = &pdev->dev;
83613140de0SFabien Dessenne 	struct stm32_rproc *ddata;
83713140de0SFabien Dessenne 	struct device_node *np = dev->of_node;
83813140de0SFabien Dessenne 	struct rproc *rproc;
839376ffdc0SMathieu Poirier 	unsigned int state;
84013140de0SFabien Dessenne 	int ret;
84113140de0SFabien Dessenne 
84213140de0SFabien Dessenne 	ret = dma_coerce_mask_and_coherent(dev, DMA_BIT_MASK(32));
84313140de0SFabien Dessenne 	if (ret)
84413140de0SFabien Dessenne 		return ret;
84513140de0SFabien Dessenne 
84613140de0SFabien Dessenne 	rproc = rproc_alloc(dev, np->name, &st_rproc_ops, NULL, sizeof(*ddata));
84713140de0SFabien Dessenne 	if (!rproc)
84813140de0SFabien Dessenne 		return -ENOMEM;
84913140de0SFabien Dessenne 
85013140de0SFabien Dessenne 	ddata = rproc->priv;
8518210fc87SMathieu Poirier 
8528210fc87SMathieu Poirier 	rproc_coredump_set_elf_info(rproc, ELFCLASS32, EM_NONE);
8538210fc87SMathieu Poirier 
8548210fc87SMathieu Poirier 	ret = stm32_rproc_parse_dt(pdev, ddata, &rproc->auto_boot);
8558210fc87SMathieu Poirier 	if (ret)
8568210fc87SMathieu Poirier 		goto free_rproc;
8578210fc87SMathieu Poirier 
85895e32f86SMathieu Poirier 	ret = stm32_rproc_of_memory_translations(pdev, ddata);
85995e32f86SMathieu Poirier 	if (ret)
86095e32f86SMathieu Poirier 		goto free_rproc;
86195e32f86SMathieu Poirier 
862376ffdc0SMathieu Poirier 	ret = stm32_rproc_get_m4_status(ddata, &state);
863376ffdc0SMathieu Poirier 	if (ret)
864376ffdc0SMathieu Poirier 		goto free_rproc;
865376ffdc0SMathieu Poirier 
8666e20a051SArnaud POULIQUEN 	if (state == M4_STATE_CRUN)
867376ffdc0SMathieu Poirier 		rproc->state = RPROC_DETACHED;
868376ffdc0SMathieu Poirier 
8698210fc87SMathieu Poirier 	rproc->has_iommu = false;
870714cf5e3SArnaud Pouliquen 	ddata->workqueue = create_workqueue(dev_name(dev));
871714cf5e3SArnaud Pouliquen 	if (!ddata->workqueue) {
872714cf5e3SArnaud Pouliquen 		dev_err(dev, "cannot create workqueue\n");
873714cf5e3SArnaud Pouliquen 		ret = -ENOMEM;
874dadbdb9cSMathieu Poirier 		goto free_resources;
875714cf5e3SArnaud Pouliquen 	}
87613140de0SFabien Dessenne 
87713140de0SFabien Dessenne 	platform_set_drvdata(pdev, rproc);
87813140de0SFabien Dessenne 
8794a56e423SFabien Dessenne 	ret = stm32_rproc_request_mbox(rproc);
8804a56e423SFabien Dessenne 	if (ret)
8818210fc87SMathieu Poirier 		goto free_wkq;
88213140de0SFabien Dessenne 
88313140de0SFabien Dessenne 	ret = rproc_add(rproc);
88413140de0SFabien Dessenne 	if (ret)
88513140de0SFabien Dessenne 		goto free_mb;
88613140de0SFabien Dessenne 
88713140de0SFabien Dessenne 	return 0;
88813140de0SFabien Dessenne 
88913140de0SFabien Dessenne free_mb:
89013140de0SFabien Dessenne 	stm32_rproc_free_mbox(rproc);
891714cf5e3SArnaud Pouliquen free_wkq:
892714cf5e3SArnaud Pouliquen 	destroy_workqueue(ddata->workqueue);
893dadbdb9cSMathieu Poirier free_resources:
894dadbdb9cSMathieu Poirier 	rproc_resource_cleanup(rproc);
89513140de0SFabien Dessenne free_rproc:
896410119eeSFabien Dessenne 	if (device_may_wakeup(dev)) {
897410119eeSFabien Dessenne 		dev_pm_clear_wake_irq(dev);
898410119eeSFabien Dessenne 		device_init_wakeup(dev, false);
899410119eeSFabien Dessenne 	}
90013140de0SFabien Dessenne 	rproc_free(rproc);
90113140de0SFabien Dessenne 	return ret;
90213140de0SFabien Dessenne }
90313140de0SFabien Dessenne 
stm32_rproc_remove(struct platform_device * pdev)904797c4a0dSUwe Kleine-König static void stm32_rproc_remove(struct platform_device *pdev)
90513140de0SFabien Dessenne {
90613140de0SFabien Dessenne 	struct rproc *rproc = platform_get_drvdata(pdev);
907714cf5e3SArnaud Pouliquen 	struct stm32_rproc *ddata = rproc->priv;
908410119eeSFabien Dessenne 	struct device *dev = &pdev->dev;
90913140de0SFabien Dessenne 
91013140de0SFabien Dessenne 	if (atomic_read(&rproc->power) > 0)
91113140de0SFabien Dessenne 		rproc_shutdown(rproc);
91213140de0SFabien Dessenne 
91313140de0SFabien Dessenne 	rproc_del(rproc);
91413140de0SFabien Dessenne 	stm32_rproc_free_mbox(rproc);
915714cf5e3SArnaud Pouliquen 	destroy_workqueue(ddata->workqueue);
916410119eeSFabien Dessenne 
917410119eeSFabien Dessenne 	if (device_may_wakeup(dev)) {
918410119eeSFabien Dessenne 		dev_pm_clear_wake_irq(dev);
919410119eeSFabien Dessenne 		device_init_wakeup(dev, false);
920410119eeSFabien Dessenne 	}
92113140de0SFabien Dessenne 	rproc_free(rproc);
92213140de0SFabien Dessenne }
92313140de0SFabien Dessenne 
stm32_rproc_suspend(struct device * dev)924fb2bdd32SArnd Bergmann static int stm32_rproc_suspend(struct device *dev)
925410119eeSFabien Dessenne {
926410119eeSFabien Dessenne 	struct rproc *rproc = dev_get_drvdata(dev);
927410119eeSFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
928410119eeSFabien Dessenne 
929410119eeSFabien Dessenne 	if (device_may_wakeup(dev))
930410119eeSFabien Dessenne 		return enable_irq_wake(ddata->wdg_irq);
931410119eeSFabien Dessenne 
932410119eeSFabien Dessenne 	return 0;
933410119eeSFabien Dessenne }
934410119eeSFabien Dessenne 
stm32_rproc_resume(struct device * dev)935fb2bdd32SArnd Bergmann static int stm32_rproc_resume(struct device *dev)
936410119eeSFabien Dessenne {
937410119eeSFabien Dessenne 	struct rproc *rproc = dev_get_drvdata(dev);
938410119eeSFabien Dessenne 	struct stm32_rproc *ddata = rproc->priv;
939410119eeSFabien Dessenne 
940410119eeSFabien Dessenne 	if (device_may_wakeup(dev))
941410119eeSFabien Dessenne 		return disable_irq_wake(ddata->wdg_irq);
942410119eeSFabien Dessenne 
943410119eeSFabien Dessenne 	return 0;
944410119eeSFabien Dessenne }
945410119eeSFabien Dessenne 
946fb2bdd32SArnd Bergmann static DEFINE_SIMPLE_DEV_PM_OPS(stm32_rproc_pm_ops,
947410119eeSFabien Dessenne 				stm32_rproc_suspend, stm32_rproc_resume);
948410119eeSFabien Dessenne 
94913140de0SFabien Dessenne static struct platform_driver stm32_rproc_driver = {
95013140de0SFabien Dessenne 	.probe = stm32_rproc_probe,
951797c4a0dSUwe Kleine-König 	.remove_new = stm32_rproc_remove,
95213140de0SFabien Dessenne 	.driver = {
95313140de0SFabien Dessenne 		.name = "stm32-rproc",
954fb2bdd32SArnd Bergmann 		.pm = pm_ptr(&stm32_rproc_pm_ops),
955fb2bdd32SArnd Bergmann 		.of_match_table = stm32_rproc_match,
95613140de0SFabien Dessenne 	},
95713140de0SFabien Dessenne };
95813140de0SFabien Dessenne module_platform_driver(stm32_rproc_driver);
95913140de0SFabien Dessenne 
96013140de0SFabien Dessenne MODULE_DESCRIPTION("STM32 Remote Processor Control Driver");
96113140de0SFabien Dessenne MODULE_AUTHOR("Ludovic Barre <ludovic.barre@st.com>");
96213140de0SFabien Dessenne MODULE_AUTHOR("Fabien Dessenne <fabien.dessenne@st.com>");
96313140de0SFabien Dessenne MODULE_LICENSE("GPL v2");
96413140de0SFabien Dessenne 
965