11cc5a52eSAngeloGioacchino Del Regno // SPDX-License-Identifier: GPL-2.0
21cc5a52eSAngeloGioacchino Del Regno //
31cc5a52eSAngeloGioacchino Del Regno // Copyright (c) 2022 Collabora Ltd.
41cc5a52eSAngeloGioacchino Del Regno // Author: AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>
51cc5a52eSAngeloGioacchino Del Regno //
61cc5a52eSAngeloGioacchino Del Regno // Based on mt6323-regulator.c,
71cc5a52eSAngeloGioacchino Del Regno // Copyright (c) 2016 MediaTek Inc.
81cc5a52eSAngeloGioacchino Del Regno //
91cc5a52eSAngeloGioacchino Del Regno
101cc5a52eSAngeloGioacchino Del Regno #include <linux/module.h>
111cc5a52eSAngeloGioacchino Del Regno #include <linux/of.h>
121cc5a52eSAngeloGioacchino Del Regno #include <linux/platform_device.h>
131cc5a52eSAngeloGioacchino Del Regno #include <linux/regmap.h>
141cc5a52eSAngeloGioacchino Del Regno #include <linux/mfd/mt6397/core.h>
151cc5a52eSAngeloGioacchino Del Regno #include <linux/mfd/mt6332/registers.h>
161cc5a52eSAngeloGioacchino Del Regno #include <linux/regulator/driver.h>
171cc5a52eSAngeloGioacchino Del Regno #include <linux/regulator/machine.h>
181cc5a52eSAngeloGioacchino Del Regno #include <linux/regulator/mt6332-regulator.h>
191cc5a52eSAngeloGioacchino Del Regno #include <linux/regulator/of_regulator.h>
201cc5a52eSAngeloGioacchino Del Regno
211cc5a52eSAngeloGioacchino Del Regno #define MT6332_LDO_MODE_NORMAL 0
221cc5a52eSAngeloGioacchino Del Regno #define MT6332_LDO_MODE_LP 1
231cc5a52eSAngeloGioacchino Del Regno
241cc5a52eSAngeloGioacchino Del Regno /*
251cc5a52eSAngeloGioacchino Del Regno * MT6332 regulators information
261cc5a52eSAngeloGioacchino Del Regno *
271cc5a52eSAngeloGioacchino Del Regno * @desc: standard fields of regulator description.
281cc5a52eSAngeloGioacchino Del Regno * @qi: Mask for query enable signal status of regulators
291cc5a52eSAngeloGioacchino Del Regno * @vselon_reg: Register sections for hardware control mode of bucks
301cc5a52eSAngeloGioacchino Del Regno * @vselctrl_reg: Register for controlling the buck control mode.
311cc5a52eSAngeloGioacchino Del Regno * @vselctrl_mask: Mask for query buck's voltage control mode.
321cc5a52eSAngeloGioacchino Del Regno * @status_reg: Register for regulator enable status where qi unavailable
331cc5a52eSAngeloGioacchino Del Regno * @status_mask: Mask for querying regulator enable status
341cc5a52eSAngeloGioacchino Del Regno */
351cc5a52eSAngeloGioacchino Del Regno struct mt6332_regulator_info {
361cc5a52eSAngeloGioacchino Del Regno struct regulator_desc desc;
371cc5a52eSAngeloGioacchino Del Regno u32 qi;
381cc5a52eSAngeloGioacchino Del Regno u32 vselon_reg;
391cc5a52eSAngeloGioacchino Del Regno u32 vselctrl_reg;
401cc5a52eSAngeloGioacchino Del Regno u32 vselctrl_mask;
411cc5a52eSAngeloGioacchino Del Regno u32 modeset_reg;
421cc5a52eSAngeloGioacchino Del Regno u32 modeset_mask;
431cc5a52eSAngeloGioacchino Del Regno u32 status_reg;
441cc5a52eSAngeloGioacchino Del Regno u32 status_mask;
451cc5a52eSAngeloGioacchino Del Regno };
461cc5a52eSAngeloGioacchino Del Regno
471cc5a52eSAngeloGioacchino Del Regno #define MT6332_BUCK(match, vreg, min, max, step, volt_ranges, enreg, \
481cc5a52eSAngeloGioacchino Del Regno vosel, vosel_mask, voselon, vosel_ctrl) \
491cc5a52eSAngeloGioacchino Del Regno [MT6332_ID_##vreg] = { \
501cc5a52eSAngeloGioacchino Del Regno .desc = { \
511cc5a52eSAngeloGioacchino Del Regno .name = #vreg, \
521cc5a52eSAngeloGioacchino Del Regno .of_match = of_match_ptr(match), \
531cc5a52eSAngeloGioacchino Del Regno .ops = &mt6332_buck_volt_range_ops, \
541cc5a52eSAngeloGioacchino Del Regno .type = REGULATOR_VOLTAGE, \
551cc5a52eSAngeloGioacchino Del Regno .id = MT6332_ID_##vreg, \
561cc5a52eSAngeloGioacchino Del Regno .owner = THIS_MODULE, \
571cc5a52eSAngeloGioacchino Del Regno .n_voltages = (max - min)/step + 1, \
581cc5a52eSAngeloGioacchino Del Regno .linear_ranges = volt_ranges, \
591cc5a52eSAngeloGioacchino Del Regno .n_linear_ranges = ARRAY_SIZE(volt_ranges), \
601cc5a52eSAngeloGioacchino Del Regno .vsel_reg = vosel, \
611cc5a52eSAngeloGioacchino Del Regno .vsel_mask = vosel_mask, \
621cc5a52eSAngeloGioacchino Del Regno .enable_reg = enreg, \
631cc5a52eSAngeloGioacchino Del Regno .enable_mask = BIT(0), \
641cc5a52eSAngeloGioacchino Del Regno }, \
651cc5a52eSAngeloGioacchino Del Regno .qi = BIT(13), \
661cc5a52eSAngeloGioacchino Del Regno .vselon_reg = voselon, \
671cc5a52eSAngeloGioacchino Del Regno .vselctrl_reg = vosel_ctrl, \
681cc5a52eSAngeloGioacchino Del Regno .vselctrl_mask = BIT(1), \
691cc5a52eSAngeloGioacchino Del Regno .status_mask = 0, \
701cc5a52eSAngeloGioacchino Del Regno }
711cc5a52eSAngeloGioacchino Del Regno
721cc5a52eSAngeloGioacchino Del Regno #define MT6332_LDO_LINEAR(match, vreg, min, max, step, volt_ranges, \
731cc5a52eSAngeloGioacchino Del Regno enreg, vosel, vosel_mask, voselon, \
741cc5a52eSAngeloGioacchino Del Regno vosel_ctrl, _modeset_reg, _modeset_mask) \
751cc5a52eSAngeloGioacchino Del Regno [MT6332_ID_##vreg] = { \
761cc5a52eSAngeloGioacchino Del Regno .desc = { \
771cc5a52eSAngeloGioacchino Del Regno .name = #vreg, \
781cc5a52eSAngeloGioacchino Del Regno .of_match = of_match_ptr(match), \
791cc5a52eSAngeloGioacchino Del Regno .ops = &mt6332_ldo_volt_range_ops, \
801cc5a52eSAngeloGioacchino Del Regno .type = REGULATOR_VOLTAGE, \
811cc5a52eSAngeloGioacchino Del Regno .id = MT6332_ID_##vreg, \
821cc5a52eSAngeloGioacchino Del Regno .owner = THIS_MODULE, \
831cc5a52eSAngeloGioacchino Del Regno .n_voltages = (max - min)/step + 1, \
841cc5a52eSAngeloGioacchino Del Regno .linear_ranges = volt_ranges, \
851cc5a52eSAngeloGioacchino Del Regno .n_linear_ranges = ARRAY_SIZE(volt_ranges), \
861cc5a52eSAngeloGioacchino Del Regno .vsel_reg = vosel, \
871cc5a52eSAngeloGioacchino Del Regno .vsel_mask = vosel_mask, \
881cc5a52eSAngeloGioacchino Del Regno .enable_reg = enreg, \
891cc5a52eSAngeloGioacchino Del Regno .enable_mask = BIT(0), \
901cc5a52eSAngeloGioacchino Del Regno }, \
911cc5a52eSAngeloGioacchino Del Regno .qi = BIT(15), \
921cc5a52eSAngeloGioacchino Del Regno .vselon_reg = voselon, \
931cc5a52eSAngeloGioacchino Del Regno .vselctrl_reg = vosel_ctrl, \
941cc5a52eSAngeloGioacchino Del Regno .vselctrl_mask = BIT(1), \
951cc5a52eSAngeloGioacchino Del Regno .modeset_reg = _modeset_reg, \
961cc5a52eSAngeloGioacchino Del Regno .modeset_mask = _modeset_mask, \
971cc5a52eSAngeloGioacchino Del Regno .status_mask = 0, \
981cc5a52eSAngeloGioacchino Del Regno }
991cc5a52eSAngeloGioacchino Del Regno
1001cc5a52eSAngeloGioacchino Del Regno #define MT6332_LDO_AO(match, vreg, ldo_volt_table, vosel, vosel_mask) \
1011cc5a52eSAngeloGioacchino Del Regno [MT6332_ID_##vreg] = { \
1021cc5a52eSAngeloGioacchino Del Regno .desc = { \
1031cc5a52eSAngeloGioacchino Del Regno .name = #vreg, \
1041cc5a52eSAngeloGioacchino Del Regno .of_match = of_match_ptr(match), \
1051cc5a52eSAngeloGioacchino Del Regno .ops = &mt6332_volt_table_ao_ops, \
1061cc5a52eSAngeloGioacchino Del Regno .type = REGULATOR_VOLTAGE, \
1071cc5a52eSAngeloGioacchino Del Regno .id = MT6332_ID_##vreg, \
1081cc5a52eSAngeloGioacchino Del Regno .owner = THIS_MODULE, \
1091cc5a52eSAngeloGioacchino Del Regno .n_voltages = ARRAY_SIZE(ldo_volt_table), \
1101cc5a52eSAngeloGioacchino Del Regno .volt_table = ldo_volt_table, \
1111cc5a52eSAngeloGioacchino Del Regno .vsel_reg = vosel, \
1121cc5a52eSAngeloGioacchino Del Regno .vsel_mask = vosel_mask, \
1131cc5a52eSAngeloGioacchino Del Regno }, \
1141cc5a52eSAngeloGioacchino Del Regno }
1151cc5a52eSAngeloGioacchino Del Regno
1161cc5a52eSAngeloGioacchino Del Regno #define MT6332_LDO(match, vreg, ldo_volt_table, enreg, enbit, vosel, \
1171cc5a52eSAngeloGioacchino Del Regno vosel_mask, _modeset_reg, _modeset_mask) \
1181cc5a52eSAngeloGioacchino Del Regno [MT6332_ID_##vreg] = { \
1191cc5a52eSAngeloGioacchino Del Regno .desc = { \
1201cc5a52eSAngeloGioacchino Del Regno .name = #vreg, \
1211cc5a52eSAngeloGioacchino Del Regno .of_match = of_match_ptr(match), \
1221cc5a52eSAngeloGioacchino Del Regno .ops = &mt6332_volt_table_ops, \
1231cc5a52eSAngeloGioacchino Del Regno .type = REGULATOR_VOLTAGE, \
1241cc5a52eSAngeloGioacchino Del Regno .id = MT6332_ID_##vreg, \
1251cc5a52eSAngeloGioacchino Del Regno .owner = THIS_MODULE, \
1261cc5a52eSAngeloGioacchino Del Regno .n_voltages = ARRAY_SIZE(ldo_volt_table), \
1271cc5a52eSAngeloGioacchino Del Regno .volt_table = ldo_volt_table, \
1281cc5a52eSAngeloGioacchino Del Regno .vsel_reg = vosel, \
1291cc5a52eSAngeloGioacchino Del Regno .vsel_mask = vosel_mask, \
1301cc5a52eSAngeloGioacchino Del Regno .enable_reg = enreg, \
1311cc5a52eSAngeloGioacchino Del Regno .enable_mask = BIT(enbit), \
1321cc5a52eSAngeloGioacchino Del Regno }, \
1331cc5a52eSAngeloGioacchino Del Regno .qi = BIT(15), \
1341cc5a52eSAngeloGioacchino Del Regno .modeset_reg = _modeset_reg, \
1351cc5a52eSAngeloGioacchino Del Regno .modeset_mask = _modeset_mask, \
1361cc5a52eSAngeloGioacchino Del Regno .status_mask = 0, \
1371cc5a52eSAngeloGioacchino Del Regno }
1381cc5a52eSAngeloGioacchino Del Regno
1391cc5a52eSAngeloGioacchino Del Regno #define MT6332_REG_FIXED(match, vreg, enreg, enbit, qibit, volt, stbit) \
1401cc5a52eSAngeloGioacchino Del Regno [MT6332_ID_##vreg] = { \
1411cc5a52eSAngeloGioacchino Del Regno .desc = { \
1421cc5a52eSAngeloGioacchino Del Regno .name = #vreg, \
1431cc5a52eSAngeloGioacchino Del Regno .of_match = of_match_ptr(match), \
1441cc5a52eSAngeloGioacchino Del Regno .ops = &mt6332_volt_fixed_ops, \
1451cc5a52eSAngeloGioacchino Del Regno .type = REGULATOR_VOLTAGE, \
1461cc5a52eSAngeloGioacchino Del Regno .id = MT6332_ID_##vreg, \
1471cc5a52eSAngeloGioacchino Del Regno .owner = THIS_MODULE, \
1481cc5a52eSAngeloGioacchino Del Regno .n_voltages = 1, \
1491cc5a52eSAngeloGioacchino Del Regno .enable_reg = enreg, \
1501cc5a52eSAngeloGioacchino Del Regno .enable_mask = BIT(enbit), \
1511cc5a52eSAngeloGioacchino Del Regno .min_uV = volt, \
1521cc5a52eSAngeloGioacchino Del Regno }, \
1531cc5a52eSAngeloGioacchino Del Regno .qi = BIT(qibit), \
1541cc5a52eSAngeloGioacchino Del Regno .status_reg = MT6332_EN_STATUS0, \
1551cc5a52eSAngeloGioacchino Del Regno .status_mask = BIT(stbit), \
1561cc5a52eSAngeloGioacchino Del Regno }
1571cc5a52eSAngeloGioacchino Del Regno
1581cc5a52eSAngeloGioacchino Del Regno static const struct linear_range boost_volt_range[] = {
1591cc5a52eSAngeloGioacchino Del Regno REGULATOR_LINEAR_RANGE(3500000, 0, 0x7f, 31250),
1601cc5a52eSAngeloGioacchino Del Regno };
1611cc5a52eSAngeloGioacchino Del Regno
1621cc5a52eSAngeloGioacchino Del Regno static const struct linear_range buck_volt_range[] = {
1631cc5a52eSAngeloGioacchino Del Regno REGULATOR_LINEAR_RANGE(700000, 0, 0x7f, 6250),
1641cc5a52eSAngeloGioacchino Del Regno };
1651cc5a52eSAngeloGioacchino Del Regno
1661cc5a52eSAngeloGioacchino Del Regno static const struct linear_range buck_pa_volt_range[] = {
1671cc5a52eSAngeloGioacchino Del Regno REGULATOR_LINEAR_RANGE(500000, 0, 0x3f, 50000),
1681cc5a52eSAngeloGioacchino Del Regno };
1691cc5a52eSAngeloGioacchino Del Regno
1701cc5a52eSAngeloGioacchino Del Regno static const struct linear_range buck_rf_volt_range[] = {
1711cc5a52eSAngeloGioacchino Del Regno REGULATOR_LINEAR_RANGE(1050000, 0, 0x7f, 9375),
1721cc5a52eSAngeloGioacchino Del Regno };
1731cc5a52eSAngeloGioacchino Del Regno
1741cc5a52eSAngeloGioacchino Del Regno static const unsigned int ldo_volt_table1[] = {
1751cc5a52eSAngeloGioacchino Del Regno 2800000, 3000000, 0, 3200000
1761cc5a52eSAngeloGioacchino Del Regno };
1771cc5a52eSAngeloGioacchino Del Regno
1781cc5a52eSAngeloGioacchino Del Regno static const unsigned int ldo_volt_table2[] = {
1791cc5a52eSAngeloGioacchino Del Regno 1200000, 1300000, 1400000, 1500000, 1600000, 1700000, 1800000, 1800000,
1801cc5a52eSAngeloGioacchino Del Regno };
1811cc5a52eSAngeloGioacchino Del Regno
mt6332_get_status(struct regulator_dev * rdev)1821cc5a52eSAngeloGioacchino Del Regno static int mt6332_get_status(struct regulator_dev *rdev)
1831cc5a52eSAngeloGioacchino Del Regno {
1841cc5a52eSAngeloGioacchino Del Regno struct mt6332_regulator_info *info = rdev_get_drvdata(rdev);
1851cc5a52eSAngeloGioacchino Del Regno u32 reg, en_mask, regval;
1861cc5a52eSAngeloGioacchino Del Regno int ret;
1871cc5a52eSAngeloGioacchino Del Regno
1881cc5a52eSAngeloGioacchino Del Regno if (info->qi > 0) {
1891cc5a52eSAngeloGioacchino Del Regno reg = info->desc.enable_reg;
1901cc5a52eSAngeloGioacchino Del Regno en_mask = info->qi;
1911cc5a52eSAngeloGioacchino Del Regno } else {
1921cc5a52eSAngeloGioacchino Del Regno reg = info->status_reg;
1931cc5a52eSAngeloGioacchino Del Regno en_mask = info->status_mask;
1941cc5a52eSAngeloGioacchino Del Regno }
1951cc5a52eSAngeloGioacchino Del Regno
1961cc5a52eSAngeloGioacchino Del Regno ret = regmap_read(rdev->regmap, reg, ®val);
1971cc5a52eSAngeloGioacchino Del Regno if (ret != 0) {
1981cc5a52eSAngeloGioacchino Del Regno dev_err(&rdev->dev, "Failed to get enable reg: %d\n", ret);
1991cc5a52eSAngeloGioacchino Del Regno return ret;
2001cc5a52eSAngeloGioacchino Del Regno }
2011cc5a52eSAngeloGioacchino Del Regno
2021cc5a52eSAngeloGioacchino Del Regno return (regval & en_mask) ? REGULATOR_STATUS_ON : REGULATOR_STATUS_OFF;
2031cc5a52eSAngeloGioacchino Del Regno }
2041cc5a52eSAngeloGioacchino Del Regno
mt6332_ldo_set_mode(struct regulator_dev * rdev,unsigned int mode)2051cc5a52eSAngeloGioacchino Del Regno static int mt6332_ldo_set_mode(struct regulator_dev *rdev, unsigned int mode)
2061cc5a52eSAngeloGioacchino Del Regno {
2071cc5a52eSAngeloGioacchino Del Regno struct mt6332_regulator_info *info = rdev_get_drvdata(rdev);
2081cc5a52eSAngeloGioacchino Del Regno int val;
2091cc5a52eSAngeloGioacchino Del Regno
2101cc5a52eSAngeloGioacchino Del Regno switch (mode) {
2111cc5a52eSAngeloGioacchino Del Regno case REGULATOR_MODE_STANDBY:
2121cc5a52eSAngeloGioacchino Del Regno val = MT6332_LDO_MODE_LP;
2131cc5a52eSAngeloGioacchino Del Regno break;
2141cc5a52eSAngeloGioacchino Del Regno case REGULATOR_MODE_NORMAL:
2151cc5a52eSAngeloGioacchino Del Regno val = MT6332_LDO_MODE_NORMAL;
2161cc5a52eSAngeloGioacchino Del Regno break;
2171cc5a52eSAngeloGioacchino Del Regno default:
2181cc5a52eSAngeloGioacchino Del Regno return -EINVAL;
2191cc5a52eSAngeloGioacchino Del Regno }
2201cc5a52eSAngeloGioacchino Del Regno
2211cc5a52eSAngeloGioacchino Del Regno val <<= ffs(info->modeset_mask) - 1;
2221cc5a52eSAngeloGioacchino Del Regno
2231cc5a52eSAngeloGioacchino Del Regno return regmap_update_bits(rdev->regmap, info->modeset_reg,
2241cc5a52eSAngeloGioacchino Del Regno info->modeset_mask, val);
2251cc5a52eSAngeloGioacchino Del Regno }
2261cc5a52eSAngeloGioacchino Del Regno
mt6332_ldo_get_mode(struct regulator_dev * rdev)2271cc5a52eSAngeloGioacchino Del Regno static unsigned int mt6332_ldo_get_mode(struct regulator_dev *rdev)
2281cc5a52eSAngeloGioacchino Del Regno {
2291cc5a52eSAngeloGioacchino Del Regno struct mt6332_regulator_info *info = rdev_get_drvdata(rdev);
2301cc5a52eSAngeloGioacchino Del Regno unsigned int val;
2311cc5a52eSAngeloGioacchino Del Regno int ret;
2321cc5a52eSAngeloGioacchino Del Regno
2331cc5a52eSAngeloGioacchino Del Regno ret = regmap_read(rdev->regmap, info->modeset_reg, &val);
2341cc5a52eSAngeloGioacchino Del Regno if (ret < 0)
2351cc5a52eSAngeloGioacchino Del Regno return ret;
2361cc5a52eSAngeloGioacchino Del Regno
2371cc5a52eSAngeloGioacchino Del Regno val &= info->modeset_mask;
2381cc5a52eSAngeloGioacchino Del Regno val >>= ffs(info->modeset_mask) - 1;
2391cc5a52eSAngeloGioacchino Del Regno
2401cc5a52eSAngeloGioacchino Del Regno return (val & BIT(0)) ? REGULATOR_MODE_STANDBY : REGULATOR_MODE_NORMAL;
2411cc5a52eSAngeloGioacchino Del Regno }
2421cc5a52eSAngeloGioacchino Del Regno
2431cc5a52eSAngeloGioacchino Del Regno static const struct regulator_ops mt6332_buck_volt_range_ops = {
2441cc5a52eSAngeloGioacchino Del Regno .list_voltage = regulator_list_voltage_linear_range,
2451cc5a52eSAngeloGioacchino Del Regno .map_voltage = regulator_map_voltage_linear_range,
2461cc5a52eSAngeloGioacchino Del Regno .set_voltage_sel = regulator_set_voltage_sel_regmap,
2471cc5a52eSAngeloGioacchino Del Regno .get_voltage_sel = regulator_get_voltage_sel_regmap,
2481cc5a52eSAngeloGioacchino Del Regno .set_voltage_time_sel = regulator_set_voltage_time_sel,
2491cc5a52eSAngeloGioacchino Del Regno .enable = regulator_enable_regmap,
2501cc5a52eSAngeloGioacchino Del Regno .disable = regulator_disable_regmap,
2511cc5a52eSAngeloGioacchino Del Regno .is_enabled = regulator_is_enabled_regmap,
2521cc5a52eSAngeloGioacchino Del Regno .get_status = mt6332_get_status,
2531cc5a52eSAngeloGioacchino Del Regno };
2541cc5a52eSAngeloGioacchino Del Regno
2551cc5a52eSAngeloGioacchino Del Regno static const struct regulator_ops mt6332_ldo_volt_range_ops = {
2561cc5a52eSAngeloGioacchino Del Regno .list_voltage = regulator_list_voltage_linear_range,
2571cc5a52eSAngeloGioacchino Del Regno .map_voltage = regulator_map_voltage_linear_range,
2581cc5a52eSAngeloGioacchino Del Regno .set_voltage_sel = regulator_set_voltage_sel_regmap,
2591cc5a52eSAngeloGioacchino Del Regno .get_voltage_sel = regulator_get_voltage_sel_regmap,
2601cc5a52eSAngeloGioacchino Del Regno .set_voltage_time_sel = regulator_set_voltage_time_sel,
2611cc5a52eSAngeloGioacchino Del Regno .enable = regulator_enable_regmap,
2621cc5a52eSAngeloGioacchino Del Regno .disable = regulator_disable_regmap,
2631cc5a52eSAngeloGioacchino Del Regno .is_enabled = regulator_is_enabled_regmap,
2641cc5a52eSAngeloGioacchino Del Regno .get_status = mt6332_get_status,
2651cc5a52eSAngeloGioacchino Del Regno .set_mode = mt6332_ldo_set_mode,
2661cc5a52eSAngeloGioacchino Del Regno .get_mode = mt6332_ldo_get_mode,
2671cc5a52eSAngeloGioacchino Del Regno };
2681cc5a52eSAngeloGioacchino Del Regno
2691cc5a52eSAngeloGioacchino Del Regno static const struct regulator_ops mt6332_volt_table_ops = {
2701cc5a52eSAngeloGioacchino Del Regno .list_voltage = regulator_list_voltage_table,
2711cc5a52eSAngeloGioacchino Del Regno .map_voltage = regulator_map_voltage_iterate,
2721cc5a52eSAngeloGioacchino Del Regno .set_voltage_sel = regulator_set_voltage_sel_regmap,
2731cc5a52eSAngeloGioacchino Del Regno .get_voltage_sel = regulator_get_voltage_sel_regmap,
2741cc5a52eSAngeloGioacchino Del Regno .set_voltage_time_sel = regulator_set_voltage_time_sel,
2751cc5a52eSAngeloGioacchino Del Regno .enable = regulator_enable_regmap,
2761cc5a52eSAngeloGioacchino Del Regno .disable = regulator_disable_regmap,
2771cc5a52eSAngeloGioacchino Del Regno .is_enabled = regulator_is_enabled_regmap,
2781cc5a52eSAngeloGioacchino Del Regno .get_status = mt6332_get_status,
2791cc5a52eSAngeloGioacchino Del Regno .set_mode = mt6332_ldo_set_mode,
2801cc5a52eSAngeloGioacchino Del Regno .get_mode = mt6332_ldo_get_mode,
2811cc5a52eSAngeloGioacchino Del Regno };
2821cc5a52eSAngeloGioacchino Del Regno
2831cc5a52eSAngeloGioacchino Del Regno static const struct regulator_ops mt6332_volt_table_ao_ops = {
2841cc5a52eSAngeloGioacchino Del Regno .list_voltage = regulator_list_voltage_table,
2851cc5a52eSAngeloGioacchino Del Regno .map_voltage = regulator_map_voltage_iterate,
2861cc5a52eSAngeloGioacchino Del Regno .set_voltage_sel = regulator_set_voltage_sel_regmap,
2871cc5a52eSAngeloGioacchino Del Regno .get_voltage_sel = regulator_get_voltage_sel_regmap,
2881cc5a52eSAngeloGioacchino Del Regno .set_voltage_time_sel = regulator_set_voltage_time_sel,
2891cc5a52eSAngeloGioacchino Del Regno };
2901cc5a52eSAngeloGioacchino Del Regno
2911cc5a52eSAngeloGioacchino Del Regno static const struct regulator_ops mt6332_volt_fixed_ops = {
2921cc5a52eSAngeloGioacchino Del Regno .list_voltage = regulator_list_voltage_linear,
2931cc5a52eSAngeloGioacchino Del Regno .enable = regulator_enable_regmap,
2941cc5a52eSAngeloGioacchino Del Regno .disable = regulator_disable_regmap,
2951cc5a52eSAngeloGioacchino Del Regno .is_enabled = regulator_is_enabled_regmap,
2961cc5a52eSAngeloGioacchino Del Regno .get_status = mt6332_get_status,
2971cc5a52eSAngeloGioacchino Del Regno };
2981cc5a52eSAngeloGioacchino Del Regno
2991cc5a52eSAngeloGioacchino Del Regno /* The array is indexed by id(MT6332_ID_XXX) */
3001cc5a52eSAngeloGioacchino Del Regno static struct mt6332_regulator_info mt6332_regulators[] = {
3011cc5a52eSAngeloGioacchino Del Regno MT6332_BUCK("buck-vdram", VDRAM, 700000, 1493750, 6250, buck_volt_range,
3021cc5a52eSAngeloGioacchino Del Regno MT6332_EN_STATUS0, MT6332_VDRAM_CON11, GENMASK(6, 0),
3031cc5a52eSAngeloGioacchino Del Regno MT6332_VDRAM_CON12, MT6332_VDRAM_CON7),
3041cc5a52eSAngeloGioacchino Del Regno MT6332_BUCK("buck-vdvfs2", VDVFS2, 700000, 1312500, 6250, buck_volt_range,
3051cc5a52eSAngeloGioacchino Del Regno MT6332_VDVFS2_CON9, MT6332_VDVFS2_CON11, GENMASK(6, 0),
3061cc5a52eSAngeloGioacchino Del Regno MT6332_VDVFS2_CON12, MT6332_VDVFS2_CON7),
3071cc5a52eSAngeloGioacchino Del Regno MT6332_BUCK("buck-vpa", VPA, 500000, 3400000, 50000, buck_pa_volt_range,
3081cc5a52eSAngeloGioacchino Del Regno MT6332_VPA_CON9, MT6332_VPA_CON11, GENMASK(5, 0),
3091cc5a52eSAngeloGioacchino Del Regno MT6332_VPA_CON12, MT6332_VPA_CON7),
3101cc5a52eSAngeloGioacchino Del Regno MT6332_BUCK("buck-vrf18a", VRF1, 1050000, 2240625, 9375, buck_rf_volt_range,
3111cc5a52eSAngeloGioacchino Del Regno MT6332_VRF1_CON9, MT6332_VRF1_CON11, GENMASK(6, 0),
3121cc5a52eSAngeloGioacchino Del Regno MT6332_VRF1_CON12, MT6332_VRF1_CON7),
3131cc5a52eSAngeloGioacchino Del Regno MT6332_BUCK("buck-vrf18b", VRF2, 1050000, 2240625, 9375, buck_rf_volt_range,
3141cc5a52eSAngeloGioacchino Del Regno MT6332_VRF2_CON9, MT6332_VRF2_CON11, GENMASK(6, 0),
3151cc5a52eSAngeloGioacchino Del Regno MT6332_VRF2_CON12, MT6332_VRF2_CON7),
3161cc5a52eSAngeloGioacchino Del Regno MT6332_BUCK("buck-vsbst", VSBST, 3500000, 7468750, 31250, boost_volt_range,
3171cc5a52eSAngeloGioacchino Del Regno MT6332_VSBST_CON8, MT6332_VSBST_CON12, GENMASK(6, 0),
3181cc5a52eSAngeloGioacchino Del Regno MT6332_VSBST_CON13, MT6332_VSBST_CON8),
3191cc5a52eSAngeloGioacchino Del Regno MT6332_LDO("ldo-vauxb32", VAUXB32, ldo_volt_table1, MT6332_LDO_CON1, 10,
3201cc5a52eSAngeloGioacchino Del Regno MT6332_LDO_CON9, GENMASK(6, 5), MT6332_LDO_CON1, GENMASK(1, 0)),
3211cc5a52eSAngeloGioacchino Del Regno MT6332_REG_FIXED("ldo-vbif28", VBIF28, MT6332_LDO_CON2, 10, 0, 2800000, 1),
3221cc5a52eSAngeloGioacchino Del Regno MT6332_REG_FIXED("ldo-vusb33", VUSB33, MT6332_LDO_CON3, 10, 0, 3300000, 2),
3231cc5a52eSAngeloGioacchino Del Regno MT6332_LDO_LINEAR("ldo-vsram", VSRAM_DVFS2, 700000, 1493750, 6250, buck_volt_range,
3241cc5a52eSAngeloGioacchino Del Regno MT6332_EN_STATUS0, MT6332_LDO_CON8, GENMASK(15, 9),
3251cc5a52eSAngeloGioacchino Del Regno MT6332_VDVFS2_CON23, MT6332_VDVFS2_CON22,
3261cc5a52eSAngeloGioacchino Del Regno MT6332_LDO_CON5, GENMASK(1, 0)),
3271cc5a52eSAngeloGioacchino Del Regno MT6332_LDO_AO("ldo-vdig18", VDIG18, ldo_volt_table2, MT6332_LDO_CON12, GENMASK(11, 9)),
3281cc5a52eSAngeloGioacchino Del Regno };
3291cc5a52eSAngeloGioacchino Del Regno
mt6332_set_buck_vosel_reg(struct platform_device * pdev)3301cc5a52eSAngeloGioacchino Del Regno static int mt6332_set_buck_vosel_reg(struct platform_device *pdev)
3311cc5a52eSAngeloGioacchino Del Regno {
3321cc5a52eSAngeloGioacchino Del Regno struct mt6397_chip *mt6332 = dev_get_drvdata(pdev->dev.parent);
3331cc5a52eSAngeloGioacchino Del Regno int i;
3341cc5a52eSAngeloGioacchino Del Regno u32 regval;
3351cc5a52eSAngeloGioacchino Del Regno
3361cc5a52eSAngeloGioacchino Del Regno for (i = 0; i < MT6332_ID_VREG_MAX; i++) {
3371cc5a52eSAngeloGioacchino Del Regno if (mt6332_regulators[i].vselctrl_reg) {
3381cc5a52eSAngeloGioacchino Del Regno if (regmap_read(mt6332->regmap,
3391cc5a52eSAngeloGioacchino Del Regno mt6332_regulators[i].vselctrl_reg,
3401cc5a52eSAngeloGioacchino Del Regno ®val) < 0) {
3411cc5a52eSAngeloGioacchino Del Regno dev_err(&pdev->dev,
3421cc5a52eSAngeloGioacchino Del Regno "Failed to read buck ctrl\n");
3431cc5a52eSAngeloGioacchino Del Regno return -EIO;
3441cc5a52eSAngeloGioacchino Del Regno }
3451cc5a52eSAngeloGioacchino Del Regno
3461cc5a52eSAngeloGioacchino Del Regno if (regval & mt6332_regulators[i].vselctrl_mask) {
3471cc5a52eSAngeloGioacchino Del Regno mt6332_regulators[i].desc.vsel_reg =
3481cc5a52eSAngeloGioacchino Del Regno mt6332_regulators[i].vselon_reg;
3491cc5a52eSAngeloGioacchino Del Regno }
3501cc5a52eSAngeloGioacchino Del Regno }
3511cc5a52eSAngeloGioacchino Del Regno }
3521cc5a52eSAngeloGioacchino Del Regno
3531cc5a52eSAngeloGioacchino Del Regno return 0;
3541cc5a52eSAngeloGioacchino Del Regno }
3551cc5a52eSAngeloGioacchino Del Regno
mt6332_regulator_probe(struct platform_device * pdev)3561cc5a52eSAngeloGioacchino Del Regno static int mt6332_regulator_probe(struct platform_device *pdev)
3571cc5a52eSAngeloGioacchino Del Regno {
3581cc5a52eSAngeloGioacchino Del Regno struct mt6397_chip *mt6332 = dev_get_drvdata(pdev->dev.parent);
3591cc5a52eSAngeloGioacchino Del Regno struct regulator_config config = {};
3601cc5a52eSAngeloGioacchino Del Regno struct regulator_dev *rdev;
3611cc5a52eSAngeloGioacchino Del Regno int i;
3621cc5a52eSAngeloGioacchino Del Regno u32 reg_value;
3631cc5a52eSAngeloGioacchino Del Regno
3641cc5a52eSAngeloGioacchino Del Regno /* Query buck controller to select activated voltage register part */
3651cc5a52eSAngeloGioacchino Del Regno if (mt6332_set_buck_vosel_reg(pdev))
3661cc5a52eSAngeloGioacchino Del Regno return -EIO;
3671cc5a52eSAngeloGioacchino Del Regno
3681cc5a52eSAngeloGioacchino Del Regno /* Read PMIC chip revision to update constraints and voltage table */
3691cc5a52eSAngeloGioacchino Del Regno if (regmap_read(mt6332->regmap, MT6332_HWCID, ®_value) < 0) {
3701cc5a52eSAngeloGioacchino Del Regno dev_err(&pdev->dev, "Failed to read Chip ID\n");
3711cc5a52eSAngeloGioacchino Del Regno return -EIO;
3721cc5a52eSAngeloGioacchino Del Regno }
3731cc5a52eSAngeloGioacchino Del Regno reg_value &= GENMASK(7, 0);
3741cc5a52eSAngeloGioacchino Del Regno
3751cc5a52eSAngeloGioacchino Del Regno dev_info(&pdev->dev, "Chip ID = 0x%x\n", reg_value);
3761cc5a52eSAngeloGioacchino Del Regno
3771cc5a52eSAngeloGioacchino Del Regno /*
3781cc5a52eSAngeloGioacchino Del Regno * ChipID 0x10 is "MT6332 E1", has a different voltage table and
3791cc5a52eSAngeloGioacchino Del Regno * it's currently not supported in this driver. Upon detection of
3801cc5a52eSAngeloGioacchino Del Regno * this ID, refuse to register the regulators, as we will wrongly
3811cc5a52eSAngeloGioacchino Del Regno * interpret the VSEL for this revision, potentially overvolting
3821cc5a52eSAngeloGioacchino Del Regno * some device.
3831cc5a52eSAngeloGioacchino Del Regno */
3841cc5a52eSAngeloGioacchino Del Regno if (reg_value == 0x10) {
3851cc5a52eSAngeloGioacchino Del Regno dev_err(&pdev->dev, "Chip version not supported. Bailing out.\n");
3861cc5a52eSAngeloGioacchino Del Regno return -EINVAL;
3871cc5a52eSAngeloGioacchino Del Regno }
3881cc5a52eSAngeloGioacchino Del Regno
3891cc5a52eSAngeloGioacchino Del Regno for (i = 0; i < MT6332_ID_VREG_MAX; i++) {
3901cc5a52eSAngeloGioacchino Del Regno config.dev = &pdev->dev;
3911cc5a52eSAngeloGioacchino Del Regno config.driver_data = &mt6332_regulators[i];
3921cc5a52eSAngeloGioacchino Del Regno config.regmap = mt6332->regmap;
3931cc5a52eSAngeloGioacchino Del Regno rdev = devm_regulator_register(&pdev->dev,
3941cc5a52eSAngeloGioacchino Del Regno &mt6332_regulators[i].desc, &config);
3951cc5a52eSAngeloGioacchino Del Regno if (IS_ERR(rdev)) {
3961cc5a52eSAngeloGioacchino Del Regno dev_err(&pdev->dev, "failed to register %s\n",
3971cc5a52eSAngeloGioacchino Del Regno mt6332_regulators[i].desc.name);
3981cc5a52eSAngeloGioacchino Del Regno return PTR_ERR(rdev);
3991cc5a52eSAngeloGioacchino Del Regno }
4001cc5a52eSAngeloGioacchino Del Regno }
4011cc5a52eSAngeloGioacchino Del Regno return 0;
4021cc5a52eSAngeloGioacchino Del Regno }
4031cc5a52eSAngeloGioacchino Del Regno
4041cc5a52eSAngeloGioacchino Del Regno static const struct platform_device_id mt6332_platform_ids[] = {
4051cc5a52eSAngeloGioacchino Del Regno {"mt6332-regulator", 0},
4061cc5a52eSAngeloGioacchino Del Regno { /* sentinel */ },
4071cc5a52eSAngeloGioacchino Del Regno };
4081cc5a52eSAngeloGioacchino Del Regno MODULE_DEVICE_TABLE(platform, mt6332_platform_ids);
4091cc5a52eSAngeloGioacchino Del Regno
4101cc5a52eSAngeloGioacchino Del Regno static struct platform_driver mt6332_regulator_driver = {
4111cc5a52eSAngeloGioacchino Del Regno .driver = {
4121cc5a52eSAngeloGioacchino Del Regno .name = "mt6332-regulator",
413*41cff178SDouglas Anderson .probe_type = PROBE_PREFER_ASYNCHRONOUS,
4141cc5a52eSAngeloGioacchino Del Regno },
4151cc5a52eSAngeloGioacchino Del Regno .probe = mt6332_regulator_probe,
4161cc5a52eSAngeloGioacchino Del Regno .id_table = mt6332_platform_ids,
4171cc5a52eSAngeloGioacchino Del Regno };
4181cc5a52eSAngeloGioacchino Del Regno
4191cc5a52eSAngeloGioacchino Del Regno module_platform_driver(mt6332_regulator_driver);
4201cc5a52eSAngeloGioacchino Del Regno
4211cc5a52eSAngeloGioacchino Del Regno MODULE_AUTHOR("AngeloGioacchino Del Regno <angelogioacchino.delregno@collabora.com>");
4221cc5a52eSAngeloGioacchino Del Regno MODULE_DESCRIPTION("Regulator Driver for MediaTek MT6332 PMIC");
4231cc5a52eSAngeloGioacchino Del Regno MODULE_LICENSE("GPL");
424