1c2b39decSFabio Estevam // SPDX-License-Identifier: GPL-2.0+
2c2b39decSFabio Estevam //
3c2b39decSFabio Estevam // imx27 pinctrl driver based on imx pinmux core
4c2b39decSFabio Estevam //
5c2b39decSFabio Estevam // Copyright (C) 2013 Pengutronix
6c2b39decSFabio Estevam //
7c2b39decSFabio Estevam // Author: Markus Pargmann <mpa@pengutronix.de>
8edad3b2aSLinus Walleij
9edad3b2aSLinus Walleij #include <linux/err.h>
10edad3b2aSLinus Walleij #include <linux/init.h>
11edad3b2aSLinus Walleij #include <linux/io.h>
12*060f03e9SRob Herring #include <linux/mod_devicetable.h>
13*060f03e9SRob Herring #include <linux/platform_device.h>
14edad3b2aSLinus Walleij #include <linux/pinctrl/pinctrl.h>
15edad3b2aSLinus Walleij
16edad3b2aSLinus Walleij #include "pinctrl-imx1.h"
17edad3b2aSLinus Walleij
18edad3b2aSLinus Walleij #define PAD_ID(port, pin) (port*32 + pin)
19edad3b2aSLinus Walleij #define PA 0
20edad3b2aSLinus Walleij #define PB 1
21edad3b2aSLinus Walleij #define PC 2
22edad3b2aSLinus Walleij #define PD 3
23edad3b2aSLinus Walleij #define PE 4
24edad3b2aSLinus Walleij #define PF 5
25edad3b2aSLinus Walleij
26edad3b2aSLinus Walleij enum imx27_pads {
27edad3b2aSLinus Walleij MX27_PAD_USBH2_CLK = PAD_ID(PA, 0),
28edad3b2aSLinus Walleij MX27_PAD_USBH2_DIR = PAD_ID(PA, 1),
29edad3b2aSLinus Walleij MX27_PAD_USBH2_DATA7 = PAD_ID(PA, 2),
30edad3b2aSLinus Walleij MX27_PAD_USBH2_NXT = PAD_ID(PA, 3),
31edad3b2aSLinus Walleij MX27_PAD_USBH2_STP = PAD_ID(PA, 4),
32edad3b2aSLinus Walleij MX27_PAD_LSCLK = PAD_ID(PA, 5),
33edad3b2aSLinus Walleij MX27_PAD_LD0 = PAD_ID(PA, 6),
34edad3b2aSLinus Walleij MX27_PAD_LD1 = PAD_ID(PA, 7),
35edad3b2aSLinus Walleij MX27_PAD_LD2 = PAD_ID(PA, 8),
36edad3b2aSLinus Walleij MX27_PAD_LD3 = PAD_ID(PA, 9),
37edad3b2aSLinus Walleij MX27_PAD_LD4 = PAD_ID(PA, 10),
38edad3b2aSLinus Walleij MX27_PAD_LD5 = PAD_ID(PA, 11),
39edad3b2aSLinus Walleij MX27_PAD_LD6 = PAD_ID(PA, 12),
40edad3b2aSLinus Walleij MX27_PAD_LD7 = PAD_ID(PA, 13),
41edad3b2aSLinus Walleij MX27_PAD_LD8 = PAD_ID(PA, 14),
42edad3b2aSLinus Walleij MX27_PAD_LD9 = PAD_ID(PA, 15),
43edad3b2aSLinus Walleij MX27_PAD_LD10 = PAD_ID(PA, 16),
44edad3b2aSLinus Walleij MX27_PAD_LD11 = PAD_ID(PA, 17),
45edad3b2aSLinus Walleij MX27_PAD_LD12 = PAD_ID(PA, 18),
46edad3b2aSLinus Walleij MX27_PAD_LD13 = PAD_ID(PA, 19),
47edad3b2aSLinus Walleij MX27_PAD_LD14 = PAD_ID(PA, 20),
48edad3b2aSLinus Walleij MX27_PAD_LD15 = PAD_ID(PA, 21),
49edad3b2aSLinus Walleij MX27_PAD_LD16 = PAD_ID(PA, 22),
50edad3b2aSLinus Walleij MX27_PAD_LD17 = PAD_ID(PA, 23),
51edad3b2aSLinus Walleij MX27_PAD_REV = PAD_ID(PA, 24),
52edad3b2aSLinus Walleij MX27_PAD_CLS = PAD_ID(PA, 25),
53edad3b2aSLinus Walleij MX27_PAD_PS = PAD_ID(PA, 26),
54edad3b2aSLinus Walleij MX27_PAD_SPL_SPR = PAD_ID(PA, 27),
55edad3b2aSLinus Walleij MX27_PAD_HSYNC = PAD_ID(PA, 28),
56edad3b2aSLinus Walleij MX27_PAD_VSYNC = PAD_ID(PA, 29),
57edad3b2aSLinus Walleij MX27_PAD_CONTRAST = PAD_ID(PA, 30),
58edad3b2aSLinus Walleij MX27_PAD_OE_ACD = PAD_ID(PA, 31),
59edad3b2aSLinus Walleij
60edad3b2aSLinus Walleij MX27_PAD_SD2_D0 = PAD_ID(PB, 4),
61edad3b2aSLinus Walleij MX27_PAD_SD2_D1 = PAD_ID(PB, 5),
62edad3b2aSLinus Walleij MX27_PAD_SD2_D2 = PAD_ID(PB, 6),
63edad3b2aSLinus Walleij MX27_PAD_SD2_D3 = PAD_ID(PB, 7),
64edad3b2aSLinus Walleij MX27_PAD_SD2_CMD = PAD_ID(PB, 8),
65edad3b2aSLinus Walleij MX27_PAD_SD2_CLK = PAD_ID(PB, 9),
66edad3b2aSLinus Walleij MX27_PAD_CSI_D0 = PAD_ID(PB, 10),
67edad3b2aSLinus Walleij MX27_PAD_CSI_D1 = PAD_ID(PB, 11),
68edad3b2aSLinus Walleij MX27_PAD_CSI_D2 = PAD_ID(PB, 12),
69edad3b2aSLinus Walleij MX27_PAD_CSI_D3 = PAD_ID(PB, 13),
70edad3b2aSLinus Walleij MX27_PAD_CSI_D4 = PAD_ID(PB, 14),
71edad3b2aSLinus Walleij MX27_PAD_CSI_MCLK = PAD_ID(PB, 15),
72edad3b2aSLinus Walleij MX27_PAD_CSI_PIXCLK = PAD_ID(PB, 16),
73edad3b2aSLinus Walleij MX27_PAD_CSI_D5 = PAD_ID(PB, 17),
74edad3b2aSLinus Walleij MX27_PAD_CSI_D6 = PAD_ID(PB, 18),
75edad3b2aSLinus Walleij MX27_PAD_CSI_D7 = PAD_ID(PB, 19),
76edad3b2aSLinus Walleij MX27_PAD_CSI_VSYNC = PAD_ID(PB, 20),
77edad3b2aSLinus Walleij MX27_PAD_CSI_HSYNC = PAD_ID(PB, 21),
78edad3b2aSLinus Walleij MX27_PAD_USBH1_SUSP = PAD_ID(PB, 22),
79edad3b2aSLinus Walleij MX27_PAD_USB_PWR = PAD_ID(PB, 23),
80edad3b2aSLinus Walleij MX27_PAD_USB_OC_B = PAD_ID(PB, 24),
81edad3b2aSLinus Walleij MX27_PAD_USBH1_RCV = PAD_ID(PB, 25),
82edad3b2aSLinus Walleij MX27_PAD_USBH1_FS = PAD_ID(PB, 26),
83edad3b2aSLinus Walleij MX27_PAD_USBH1_OE_B = PAD_ID(PB, 27),
84edad3b2aSLinus Walleij MX27_PAD_USBH1_TXDM = PAD_ID(PB, 28),
85edad3b2aSLinus Walleij MX27_PAD_USBH1_TXDP = PAD_ID(PB, 29),
86edad3b2aSLinus Walleij MX27_PAD_USBH1_RXDM = PAD_ID(PB, 30),
87edad3b2aSLinus Walleij MX27_PAD_USBH1_RXDP = PAD_ID(PB, 31),
88edad3b2aSLinus Walleij
89edad3b2aSLinus Walleij MX27_PAD_I2C2_SDA = PAD_ID(PC, 5),
90edad3b2aSLinus Walleij MX27_PAD_I2C2_SCL = PAD_ID(PC, 6),
91edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA5 = PAD_ID(PC, 7),
92edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA6 = PAD_ID(PC, 8),
93edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA0 = PAD_ID(PC, 9),
94edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA2 = PAD_ID(PC, 10),
95edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA1 = PAD_ID(PC, 11),
96edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA4 = PAD_ID(PC, 12),
97edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA3 = PAD_ID(PC, 13),
98edad3b2aSLinus Walleij MX27_PAD_TOUT = PAD_ID(PC, 14),
99edad3b2aSLinus Walleij MX27_PAD_TIN = PAD_ID(PC, 15),
100edad3b2aSLinus Walleij MX27_PAD_SSI4_FS = PAD_ID(PC, 16),
101edad3b2aSLinus Walleij MX27_PAD_SSI4_RXDAT = PAD_ID(PC, 17),
102edad3b2aSLinus Walleij MX27_PAD_SSI4_TXDAT = PAD_ID(PC, 18),
103edad3b2aSLinus Walleij MX27_PAD_SSI4_CLK = PAD_ID(PC, 19),
104edad3b2aSLinus Walleij MX27_PAD_SSI1_FS = PAD_ID(PC, 20),
105edad3b2aSLinus Walleij MX27_PAD_SSI1_RXDAT = PAD_ID(PC, 21),
106edad3b2aSLinus Walleij MX27_PAD_SSI1_TXDAT = PAD_ID(PC, 22),
107edad3b2aSLinus Walleij MX27_PAD_SSI1_CLK = PAD_ID(PC, 23),
108edad3b2aSLinus Walleij MX27_PAD_SSI2_FS = PAD_ID(PC, 24),
109edad3b2aSLinus Walleij MX27_PAD_SSI2_RXDAT = PAD_ID(PC, 25),
110edad3b2aSLinus Walleij MX27_PAD_SSI2_TXDAT = PAD_ID(PC, 26),
111edad3b2aSLinus Walleij MX27_PAD_SSI2_CLK = PAD_ID(PC, 27),
112edad3b2aSLinus Walleij MX27_PAD_SSI3_FS = PAD_ID(PC, 28),
113edad3b2aSLinus Walleij MX27_PAD_SSI3_RXDAT = PAD_ID(PC, 29),
114edad3b2aSLinus Walleij MX27_PAD_SSI3_TXDAT = PAD_ID(PC, 30),
115edad3b2aSLinus Walleij MX27_PAD_SSI3_CLK = PAD_ID(PC, 31),
116edad3b2aSLinus Walleij
117edad3b2aSLinus Walleij MX27_PAD_SD3_CMD = PAD_ID(PD, 0),
118edad3b2aSLinus Walleij MX27_PAD_SD3_CLK = PAD_ID(PD, 1),
119edad3b2aSLinus Walleij MX27_PAD_ATA_DATA0 = PAD_ID(PD, 2),
120edad3b2aSLinus Walleij MX27_PAD_ATA_DATA1 = PAD_ID(PD, 3),
121edad3b2aSLinus Walleij MX27_PAD_ATA_DATA2 = PAD_ID(PD, 4),
122edad3b2aSLinus Walleij MX27_PAD_ATA_DATA3 = PAD_ID(PD, 5),
123edad3b2aSLinus Walleij MX27_PAD_ATA_DATA4 = PAD_ID(PD, 6),
124edad3b2aSLinus Walleij MX27_PAD_ATA_DATA5 = PAD_ID(PD, 7),
125edad3b2aSLinus Walleij MX27_PAD_ATA_DATA6 = PAD_ID(PD, 8),
126edad3b2aSLinus Walleij MX27_PAD_ATA_DATA7 = PAD_ID(PD, 9),
127edad3b2aSLinus Walleij MX27_PAD_ATA_DATA8 = PAD_ID(PD, 10),
128edad3b2aSLinus Walleij MX27_PAD_ATA_DATA9 = PAD_ID(PD, 11),
129edad3b2aSLinus Walleij MX27_PAD_ATA_DATA10 = PAD_ID(PD, 12),
130edad3b2aSLinus Walleij MX27_PAD_ATA_DATA11 = PAD_ID(PD, 13),
131edad3b2aSLinus Walleij MX27_PAD_ATA_DATA12 = PAD_ID(PD, 14),
132edad3b2aSLinus Walleij MX27_PAD_ATA_DATA13 = PAD_ID(PD, 15),
133edad3b2aSLinus Walleij MX27_PAD_ATA_DATA14 = PAD_ID(PD, 16),
134edad3b2aSLinus Walleij MX27_PAD_I2C_DATA = PAD_ID(PD, 17),
135edad3b2aSLinus Walleij MX27_PAD_I2C_CLK = PAD_ID(PD, 18),
136edad3b2aSLinus Walleij MX27_PAD_CSPI2_SS2 = PAD_ID(PD, 19),
137edad3b2aSLinus Walleij MX27_PAD_CSPI2_SS1 = PAD_ID(PD, 20),
138edad3b2aSLinus Walleij MX27_PAD_CSPI2_SS0 = PAD_ID(PD, 21),
139edad3b2aSLinus Walleij MX27_PAD_CSPI2_SCLK = PAD_ID(PD, 22),
140edad3b2aSLinus Walleij MX27_PAD_CSPI2_MISO = PAD_ID(PD, 23),
141edad3b2aSLinus Walleij MX27_PAD_CSPI2_MOSI = PAD_ID(PD, 24),
142edad3b2aSLinus Walleij MX27_PAD_CSPI1_RDY = PAD_ID(PD, 25),
143edad3b2aSLinus Walleij MX27_PAD_CSPI1_SS2 = PAD_ID(PD, 26),
144edad3b2aSLinus Walleij MX27_PAD_CSPI1_SS1 = PAD_ID(PD, 27),
145edad3b2aSLinus Walleij MX27_PAD_CSPI1_SS0 = PAD_ID(PD, 28),
146edad3b2aSLinus Walleij MX27_PAD_CSPI1_SCLK = PAD_ID(PD, 29),
147edad3b2aSLinus Walleij MX27_PAD_CSPI1_MISO = PAD_ID(PD, 30),
148edad3b2aSLinus Walleij MX27_PAD_CSPI1_MOSI = PAD_ID(PD, 31),
149edad3b2aSLinus Walleij
150edad3b2aSLinus Walleij MX27_PAD_USBOTG_NXT = PAD_ID(PE, 0),
151edad3b2aSLinus Walleij MX27_PAD_USBOTG_STP = PAD_ID(PE, 1),
152edad3b2aSLinus Walleij MX27_PAD_USBOTG_DIR = PAD_ID(PE, 2),
153edad3b2aSLinus Walleij MX27_PAD_UART2_CTS = PAD_ID(PE, 3),
154edad3b2aSLinus Walleij MX27_PAD_UART2_RTS = PAD_ID(PE, 4),
155edad3b2aSLinus Walleij MX27_PAD_PWMO = PAD_ID(PE, 5),
156edad3b2aSLinus Walleij MX27_PAD_UART2_TXD = PAD_ID(PE, 6),
157edad3b2aSLinus Walleij MX27_PAD_UART2_RXD = PAD_ID(PE, 7),
158edad3b2aSLinus Walleij MX27_PAD_UART3_TXD = PAD_ID(PE, 8),
159edad3b2aSLinus Walleij MX27_PAD_UART3_RXD = PAD_ID(PE, 9),
160edad3b2aSLinus Walleij MX27_PAD_UART3_CTS = PAD_ID(PE, 10),
161edad3b2aSLinus Walleij MX27_PAD_UART3_RTS = PAD_ID(PE, 11),
162edad3b2aSLinus Walleij MX27_PAD_UART1_TXD = PAD_ID(PE, 12),
163edad3b2aSLinus Walleij MX27_PAD_UART1_RXD = PAD_ID(PE, 13),
164edad3b2aSLinus Walleij MX27_PAD_UART1_CTS = PAD_ID(PE, 14),
165edad3b2aSLinus Walleij MX27_PAD_UART1_RTS = PAD_ID(PE, 15),
166edad3b2aSLinus Walleij MX27_PAD_RTCK = PAD_ID(PE, 16),
167edad3b2aSLinus Walleij MX27_PAD_RESET_OUT_B = PAD_ID(PE, 17),
168edad3b2aSLinus Walleij MX27_PAD_SD1_D0 = PAD_ID(PE, 18),
169edad3b2aSLinus Walleij MX27_PAD_SD1_D1 = PAD_ID(PE, 19),
170edad3b2aSLinus Walleij MX27_PAD_SD1_D2 = PAD_ID(PE, 20),
171edad3b2aSLinus Walleij MX27_PAD_SD1_D3 = PAD_ID(PE, 21),
172edad3b2aSLinus Walleij MX27_PAD_SD1_CMD = PAD_ID(PE, 22),
173edad3b2aSLinus Walleij MX27_PAD_SD1_CLK = PAD_ID(PE, 23),
174edad3b2aSLinus Walleij MX27_PAD_USBOTG_CLK = PAD_ID(PE, 24),
175edad3b2aSLinus Walleij MX27_PAD_USBOTG_DATA7 = PAD_ID(PE, 25),
176edad3b2aSLinus Walleij
177edad3b2aSLinus Walleij MX27_PAD_NFRB = PAD_ID(PF, 0),
178edad3b2aSLinus Walleij MX27_PAD_NFCLE = PAD_ID(PF, 1),
179edad3b2aSLinus Walleij MX27_PAD_NFWP_B = PAD_ID(PF, 2),
180edad3b2aSLinus Walleij MX27_PAD_NFCE_B = PAD_ID(PF, 3),
181edad3b2aSLinus Walleij MX27_PAD_NFALE = PAD_ID(PF, 4),
182edad3b2aSLinus Walleij MX27_PAD_NFRE_B = PAD_ID(PF, 5),
183edad3b2aSLinus Walleij MX27_PAD_NFWE_B = PAD_ID(PF, 6),
184edad3b2aSLinus Walleij MX27_PAD_PC_POE = PAD_ID(PF, 7),
185edad3b2aSLinus Walleij MX27_PAD_PC_RW_B = PAD_ID(PF, 8),
186edad3b2aSLinus Walleij MX27_PAD_IOIS16 = PAD_ID(PF, 9),
187edad3b2aSLinus Walleij MX27_PAD_PC_RST = PAD_ID(PF, 10),
188edad3b2aSLinus Walleij MX27_PAD_PC_BVD2 = PAD_ID(PF, 11),
189edad3b2aSLinus Walleij MX27_PAD_PC_BVD1 = PAD_ID(PF, 12),
190edad3b2aSLinus Walleij MX27_PAD_PC_VS2 = PAD_ID(PF, 13),
191edad3b2aSLinus Walleij MX27_PAD_PC_VS1 = PAD_ID(PF, 14),
192edad3b2aSLinus Walleij MX27_PAD_CLKO = PAD_ID(PF, 15),
193edad3b2aSLinus Walleij MX27_PAD_PC_PWRON = PAD_ID(PF, 16),
194edad3b2aSLinus Walleij MX27_PAD_PC_READY = PAD_ID(PF, 17),
195edad3b2aSLinus Walleij MX27_PAD_PC_WAIT_B = PAD_ID(PF, 18),
196edad3b2aSLinus Walleij MX27_PAD_PC_CD2_B = PAD_ID(PF, 19),
197edad3b2aSLinus Walleij MX27_PAD_PC_CD1_B = PAD_ID(PF, 20),
198edad3b2aSLinus Walleij MX27_PAD_CS4_B = PAD_ID(PF, 21),
199edad3b2aSLinus Walleij MX27_PAD_CS5_B = PAD_ID(PF, 22),
200edad3b2aSLinus Walleij MX27_PAD_ATA_DATA15 = PAD_ID(PF, 23),
201edad3b2aSLinus Walleij };
202edad3b2aSLinus Walleij
203edad3b2aSLinus Walleij /* Pad names for the pinmux subsystem */
204edad3b2aSLinus Walleij static const struct pinctrl_pin_desc imx27_pinctrl_pads[] = {
205edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH2_CLK),
206edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH2_DIR),
207edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH2_DATA7),
208edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH2_NXT),
209edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH2_STP),
210edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LSCLK),
211edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD0),
212edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD1),
213edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD2),
214edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD3),
215edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD4),
216edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD5),
217edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD6),
218edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD7),
219edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD8),
220edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD9),
221edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD10),
222edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD11),
223edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD12),
224edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD13),
225edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD14),
226edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD15),
227edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD16),
228edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_LD17),
229edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_REV),
230edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CLS),
231edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PS),
232edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SPL_SPR),
233edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_HSYNC),
234edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_VSYNC),
235edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CONTRAST),
236edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_OE_ACD),
237edad3b2aSLinus Walleij
238edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD2_D0),
239edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD2_D1),
240edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD2_D2),
241edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD2_D3),
242edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD2_CMD),
243edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD2_CLK),
244edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D0),
245edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D1),
246edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D2),
247edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D3),
248edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D4),
249edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_MCLK),
250edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_PIXCLK),
251edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D5),
252edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D6),
253edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_D7),
254edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_VSYNC),
255edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSI_HSYNC),
256edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_SUSP),
257edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USB_PWR),
258edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USB_OC_B),
259edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_RCV),
260edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_FS),
261edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_OE_B),
262edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_TXDM),
263edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_TXDP),
264edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_RXDM),
265edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBH1_RXDP),
266edad3b2aSLinus Walleij
267edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_I2C2_SDA),
268edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_I2C2_SCL),
269edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA5),
270edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA6),
271edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA0),
272edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA2),
273edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA1),
274edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA4),
275edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA3),
276edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_TOUT),
277edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_TIN),
278edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI4_FS),
279edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI4_RXDAT),
280edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI4_TXDAT),
281edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI4_CLK),
282edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI1_FS),
283edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI1_RXDAT),
284edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI1_TXDAT),
285edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI1_CLK),
286edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI2_FS),
287edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI2_RXDAT),
288edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI2_TXDAT),
289edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI2_CLK),
290edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI3_FS),
291edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI3_RXDAT),
292edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI3_TXDAT),
293edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SSI3_CLK),
294edad3b2aSLinus Walleij
295edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD3_CMD),
296edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD3_CLK),
297edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA0),
298edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA1),
299edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA2),
300edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA3),
301edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA4),
302edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA5),
303edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA6),
304edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA7),
305edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA8),
306edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA9),
307edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA10),
308edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA11),
309edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA12),
310edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA13),
311edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA14),
312edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_I2C_DATA),
313edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_I2C_CLK),
314edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI2_SS2),
315edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI2_SS1),
316edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI2_SS0),
317edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI2_SCLK),
318edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI2_MISO),
319edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI2_MOSI),
320edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_RDY),
321edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_SS2),
322edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_SS1),
323edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_SS0),
324edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_SCLK),
325edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_MISO),
326edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CSPI1_MOSI),
327edad3b2aSLinus Walleij
328edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_NXT),
329edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_STP),
330edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DIR),
331edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART2_CTS),
332edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART2_RTS),
333edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PWMO),
334edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART2_TXD),
335edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART2_RXD),
336edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART3_TXD),
337edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART3_RXD),
338edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART3_CTS),
339edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART3_RTS),
340edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART1_TXD),
341edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART1_RXD),
342edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART1_CTS),
343edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_UART1_RTS),
344edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_RTCK),
345edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_RESET_OUT_B),
346edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD1_D0),
347edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD1_D1),
348edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD1_D2),
349edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD1_D3),
350edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD1_CMD),
351edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_SD1_CLK),
352edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_CLK),
353edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_USBOTG_DATA7),
354edad3b2aSLinus Walleij
355edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFRB),
356edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFCLE),
357edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFWP_B),
358edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFCE_B),
359edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFALE),
360edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFRE_B),
361edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_NFWE_B),
362edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_POE),
363edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_RW_B),
364edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_IOIS16),
365edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_RST),
366edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_BVD2),
367edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_BVD1),
368edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_VS2),
369edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_VS1),
370edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CLKO),
371edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_PWRON),
372edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_READY),
373edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_WAIT_B),
374edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_CD2_B),
375edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_PC_CD1_B),
376edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CS4_B),
377edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_CS5_B),
378edad3b2aSLinus Walleij IMX_PINCTRL_PIN(MX27_PAD_ATA_DATA15),
379edad3b2aSLinus Walleij };
380edad3b2aSLinus Walleij
381edad3b2aSLinus Walleij static struct imx1_pinctrl_soc_info imx27_pinctrl_info = {
382edad3b2aSLinus Walleij .pins = imx27_pinctrl_pads,
383edad3b2aSLinus Walleij .npins = ARRAY_SIZE(imx27_pinctrl_pads),
384edad3b2aSLinus Walleij };
385edad3b2aSLinus Walleij
386edad3b2aSLinus Walleij static const struct of_device_id imx27_pinctrl_of_match[] = {
387edad3b2aSLinus Walleij { .compatible = "fsl,imx27-iomuxc", },
388edad3b2aSLinus Walleij { /* sentinel */ }
389edad3b2aSLinus Walleij };
390edad3b2aSLinus Walleij
imx27_pinctrl_probe(struct platform_device * pdev)391edad3b2aSLinus Walleij static int imx27_pinctrl_probe(struct platform_device *pdev)
392edad3b2aSLinus Walleij {
393edad3b2aSLinus Walleij return imx1_pinctrl_core_probe(pdev, &imx27_pinctrl_info);
394edad3b2aSLinus Walleij }
395edad3b2aSLinus Walleij
396edad3b2aSLinus Walleij static struct platform_driver imx27_pinctrl_driver = {
397edad3b2aSLinus Walleij .driver = {
398edad3b2aSLinus Walleij .name = "imx27-pinctrl",
399f6b6db2dSFabio Estevam .of_match_table = imx27_pinctrl_of_match,
4008a83ecd8SFabio Estevam .suppress_bind_attrs = true,
401edad3b2aSLinus Walleij },
402edad3b2aSLinus Walleij .probe = imx27_pinctrl_probe,
403edad3b2aSLinus Walleij };
404edad3b2aSLinus Walleij
imx27_pinctrl_init(void)405edad3b2aSLinus Walleij static int __init imx27_pinctrl_init(void)
406edad3b2aSLinus Walleij {
407edad3b2aSLinus Walleij return platform_driver_register(&imx27_pinctrl_driver);
408edad3b2aSLinus Walleij }
409edad3b2aSLinus Walleij arch_initcall(imx27_pinctrl_init);
410