1d2912cb1SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2dea54fbaSHauke Mehrtens /*
3dea54fbaSHauke Mehrtens * Lantiq XWAY SoC RCU module based USB 1.1/2.0 PHY driver
4dea54fbaSHauke Mehrtens *
5dea54fbaSHauke Mehrtens * Copyright (C) 2016 Martin Blumenstingl <martin.blumenstingl@googlemail.com>
6dea54fbaSHauke Mehrtens * Copyright (C) 2017 Hauke Mehrtens <hauke@hauke-m.de>
7dea54fbaSHauke Mehrtens */
8dea54fbaSHauke Mehrtens
9dea54fbaSHauke Mehrtens #include <linux/clk.h>
10dea54fbaSHauke Mehrtens #include <linux/delay.h>
11dea54fbaSHauke Mehrtens #include <linux/mfd/syscon.h>
12dea54fbaSHauke Mehrtens #include <linux/module.h>
13dea54fbaSHauke Mehrtens #include <linux/of.h>
14dea54fbaSHauke Mehrtens #include <linux/of_address.h>
15dea54fbaSHauke Mehrtens #include <linux/phy/phy.h>
16dea54fbaSHauke Mehrtens #include <linux/platform_device.h>
17dea54fbaSHauke Mehrtens #include <linux/property.h>
18dea54fbaSHauke Mehrtens #include <linux/regmap.h>
19dea54fbaSHauke Mehrtens #include <linux/reset.h>
20dea54fbaSHauke Mehrtens
21dea54fbaSHauke Mehrtens /* Transmitter HS Pre-Emphasis Enable */
22dea54fbaSHauke Mehrtens #define RCU_CFG1_TX_PEE BIT(0)
23dea54fbaSHauke Mehrtens /* Disconnect Threshold */
24dea54fbaSHauke Mehrtens #define RCU_CFG1_DIS_THR_MASK 0x00038000
25dea54fbaSHauke Mehrtens #define RCU_CFG1_DIS_THR_SHIFT 15
26dea54fbaSHauke Mehrtens
27dea54fbaSHauke Mehrtens struct ltq_rcu_usb2_bits {
28dea54fbaSHauke Mehrtens u8 hostmode;
29dea54fbaSHauke Mehrtens u8 slave_endianness;
30dea54fbaSHauke Mehrtens u8 host_endianness;
31dea54fbaSHauke Mehrtens bool have_ana_cfg;
32dea54fbaSHauke Mehrtens };
33dea54fbaSHauke Mehrtens
34dea54fbaSHauke Mehrtens struct ltq_rcu_usb2_priv {
35dea54fbaSHauke Mehrtens struct regmap *regmap;
36dea54fbaSHauke Mehrtens unsigned int phy_reg_offset;
37dea54fbaSHauke Mehrtens unsigned int ana_cfg1_reg_offset;
38dea54fbaSHauke Mehrtens const struct ltq_rcu_usb2_bits *reg_bits;
39dea54fbaSHauke Mehrtens struct device *dev;
40dea54fbaSHauke Mehrtens struct phy *phy;
41dea54fbaSHauke Mehrtens struct clk *phy_gate_clk;
42dea54fbaSHauke Mehrtens struct reset_control *ctrl_reset;
43dea54fbaSHauke Mehrtens struct reset_control *phy_reset;
44dea54fbaSHauke Mehrtens };
45dea54fbaSHauke Mehrtens
46dea54fbaSHauke Mehrtens static const struct ltq_rcu_usb2_bits xway_rcu_usb2_reg_bits = {
47dea54fbaSHauke Mehrtens .hostmode = 11,
48dea54fbaSHauke Mehrtens .slave_endianness = 9,
49dea54fbaSHauke Mehrtens .host_endianness = 10,
50dea54fbaSHauke Mehrtens .have_ana_cfg = false,
51dea54fbaSHauke Mehrtens };
52dea54fbaSHauke Mehrtens
53dea54fbaSHauke Mehrtens static const struct ltq_rcu_usb2_bits xrx100_rcu_usb2_reg_bits = {
54dea54fbaSHauke Mehrtens .hostmode = 11,
55dea54fbaSHauke Mehrtens .slave_endianness = 17,
56dea54fbaSHauke Mehrtens .host_endianness = 10,
57dea54fbaSHauke Mehrtens .have_ana_cfg = false,
58dea54fbaSHauke Mehrtens };
59dea54fbaSHauke Mehrtens
60dea54fbaSHauke Mehrtens static const struct ltq_rcu_usb2_bits xrx200_rcu_usb2_reg_bits = {
61dea54fbaSHauke Mehrtens .hostmode = 11,
62dea54fbaSHauke Mehrtens .slave_endianness = 9,
63dea54fbaSHauke Mehrtens .host_endianness = 10,
64dea54fbaSHauke Mehrtens .have_ana_cfg = true,
65dea54fbaSHauke Mehrtens };
66dea54fbaSHauke Mehrtens
67dea54fbaSHauke Mehrtens static const struct of_device_id ltq_rcu_usb2_phy_of_match[] = {
68dea54fbaSHauke Mehrtens {
69dea54fbaSHauke Mehrtens .compatible = "lantiq,ase-usb2-phy",
70dea54fbaSHauke Mehrtens .data = &xway_rcu_usb2_reg_bits,
71dea54fbaSHauke Mehrtens },
72dea54fbaSHauke Mehrtens {
73dea54fbaSHauke Mehrtens .compatible = "lantiq,danube-usb2-phy",
74dea54fbaSHauke Mehrtens .data = &xway_rcu_usb2_reg_bits,
75dea54fbaSHauke Mehrtens },
76dea54fbaSHauke Mehrtens {
77dea54fbaSHauke Mehrtens .compatible = "lantiq,xrx100-usb2-phy",
78dea54fbaSHauke Mehrtens .data = &xrx100_rcu_usb2_reg_bits,
79dea54fbaSHauke Mehrtens },
80dea54fbaSHauke Mehrtens {
81dea54fbaSHauke Mehrtens .compatible = "lantiq,xrx200-usb2-phy",
82dea54fbaSHauke Mehrtens .data = &xrx200_rcu_usb2_reg_bits,
83dea54fbaSHauke Mehrtens },
84dea54fbaSHauke Mehrtens {
85dea54fbaSHauke Mehrtens .compatible = "lantiq,xrx300-usb2-phy",
86dea54fbaSHauke Mehrtens .data = &xrx200_rcu_usb2_reg_bits,
87dea54fbaSHauke Mehrtens },
88dea54fbaSHauke Mehrtens { },
89dea54fbaSHauke Mehrtens };
90dea54fbaSHauke Mehrtens MODULE_DEVICE_TABLE(of, ltq_rcu_usb2_phy_of_match);
91dea54fbaSHauke Mehrtens
ltq_rcu_usb2_phy_init(struct phy * phy)92dea54fbaSHauke Mehrtens static int ltq_rcu_usb2_phy_init(struct phy *phy)
93dea54fbaSHauke Mehrtens {
94dea54fbaSHauke Mehrtens struct ltq_rcu_usb2_priv *priv = phy_get_drvdata(phy);
95dea54fbaSHauke Mehrtens
96dea54fbaSHauke Mehrtens if (priv->reg_bits->have_ana_cfg) {
97dea54fbaSHauke Mehrtens regmap_update_bits(priv->regmap, priv->ana_cfg1_reg_offset,
98dea54fbaSHauke Mehrtens RCU_CFG1_TX_PEE, RCU_CFG1_TX_PEE);
99dea54fbaSHauke Mehrtens regmap_update_bits(priv->regmap, priv->ana_cfg1_reg_offset,
100dea54fbaSHauke Mehrtens RCU_CFG1_DIS_THR_MASK, 7 << RCU_CFG1_DIS_THR_SHIFT);
101dea54fbaSHauke Mehrtens }
102dea54fbaSHauke Mehrtens
103dea54fbaSHauke Mehrtens /* Configure core to host mode */
104dea54fbaSHauke Mehrtens regmap_update_bits(priv->regmap, priv->phy_reg_offset,
105dea54fbaSHauke Mehrtens BIT(priv->reg_bits->hostmode), 0);
106dea54fbaSHauke Mehrtens
107dea54fbaSHauke Mehrtens /* Select DMA endianness (Host-endian: big-endian) */
108dea54fbaSHauke Mehrtens regmap_update_bits(priv->regmap, priv->phy_reg_offset,
109dea54fbaSHauke Mehrtens BIT(priv->reg_bits->slave_endianness), 0);
110dea54fbaSHauke Mehrtens regmap_update_bits(priv->regmap, priv->phy_reg_offset,
111dea54fbaSHauke Mehrtens BIT(priv->reg_bits->host_endianness),
112dea54fbaSHauke Mehrtens BIT(priv->reg_bits->host_endianness));
113dea54fbaSHauke Mehrtens
114dea54fbaSHauke Mehrtens return 0;
115dea54fbaSHauke Mehrtens }
116dea54fbaSHauke Mehrtens
ltq_rcu_usb2_phy_power_on(struct phy * phy)117dea54fbaSHauke Mehrtens static int ltq_rcu_usb2_phy_power_on(struct phy *phy)
118dea54fbaSHauke Mehrtens {
119dea54fbaSHauke Mehrtens struct ltq_rcu_usb2_priv *priv = phy_get_drvdata(phy);
120dea54fbaSHauke Mehrtens struct device *dev = priv->dev;
121dea54fbaSHauke Mehrtens int ret;
122dea54fbaSHauke Mehrtens
123dea54fbaSHauke Mehrtens reset_control_deassert(priv->phy_reset);
124dea54fbaSHauke Mehrtens
125dea54fbaSHauke Mehrtens ret = clk_prepare_enable(priv->phy_gate_clk);
126*36acd5e2SMathias Kresin if (ret) {
127dea54fbaSHauke Mehrtens dev_err(dev, "failed to enable PHY gate\n");
128*36acd5e2SMathias Kresin return ret;
129*36acd5e2SMathias Kresin }
130*36acd5e2SMathias Kresin
131*36acd5e2SMathias Kresin /*
132*36acd5e2SMathias Kresin * at least the xrx200 usb2 phy requires some extra time to be
133*36acd5e2SMathias Kresin * operational after enabling the clock
134*36acd5e2SMathias Kresin */
135*36acd5e2SMathias Kresin usleep_range(100, 200);
136dea54fbaSHauke Mehrtens
137dea54fbaSHauke Mehrtens return ret;
138dea54fbaSHauke Mehrtens }
139dea54fbaSHauke Mehrtens
ltq_rcu_usb2_phy_power_off(struct phy * phy)140dea54fbaSHauke Mehrtens static int ltq_rcu_usb2_phy_power_off(struct phy *phy)
141dea54fbaSHauke Mehrtens {
142dea54fbaSHauke Mehrtens struct ltq_rcu_usb2_priv *priv = phy_get_drvdata(phy);
143dea54fbaSHauke Mehrtens
144dea54fbaSHauke Mehrtens reset_control_assert(priv->phy_reset);
145dea54fbaSHauke Mehrtens
146dea54fbaSHauke Mehrtens clk_disable_unprepare(priv->phy_gate_clk);
147dea54fbaSHauke Mehrtens
148dea54fbaSHauke Mehrtens return 0;
149dea54fbaSHauke Mehrtens }
150dea54fbaSHauke Mehrtens
151b285d2aeSRikard Falkeborn static const struct phy_ops ltq_rcu_usb2_phy_ops = {
152dea54fbaSHauke Mehrtens .init = ltq_rcu_usb2_phy_init,
153dea54fbaSHauke Mehrtens .power_on = ltq_rcu_usb2_phy_power_on,
154dea54fbaSHauke Mehrtens .power_off = ltq_rcu_usb2_phy_power_off,
155dea54fbaSHauke Mehrtens .owner = THIS_MODULE,
156dea54fbaSHauke Mehrtens };
157dea54fbaSHauke Mehrtens
ltq_rcu_usb2_of_parse(struct ltq_rcu_usb2_priv * priv,struct platform_device * pdev)158dea54fbaSHauke Mehrtens static int ltq_rcu_usb2_of_parse(struct ltq_rcu_usb2_priv *priv,
159dea54fbaSHauke Mehrtens struct platform_device *pdev)
160dea54fbaSHauke Mehrtens {
161dea54fbaSHauke Mehrtens struct device *dev = priv->dev;
162dea54fbaSHauke Mehrtens const __be32 *offset;
163dea54fbaSHauke Mehrtens
164dea54fbaSHauke Mehrtens priv->reg_bits = of_device_get_match_data(dev);
165dea54fbaSHauke Mehrtens
166dea54fbaSHauke Mehrtens priv->regmap = syscon_node_to_regmap(dev->of_node->parent);
167dea54fbaSHauke Mehrtens if (IS_ERR(priv->regmap)) {
168dea54fbaSHauke Mehrtens dev_err(dev, "Failed to lookup RCU regmap\n");
169dea54fbaSHauke Mehrtens return PTR_ERR(priv->regmap);
170dea54fbaSHauke Mehrtens }
171dea54fbaSHauke Mehrtens
172dea54fbaSHauke Mehrtens offset = of_get_address(dev->of_node, 0, NULL, NULL);
173dea54fbaSHauke Mehrtens if (!offset) {
174dea54fbaSHauke Mehrtens dev_err(dev, "Failed to get RCU PHY reg offset\n");
175dea54fbaSHauke Mehrtens return -ENOENT;
176dea54fbaSHauke Mehrtens }
177dea54fbaSHauke Mehrtens priv->phy_reg_offset = __be32_to_cpu(*offset);
178dea54fbaSHauke Mehrtens
179dea54fbaSHauke Mehrtens if (priv->reg_bits->have_ana_cfg) {
180dea54fbaSHauke Mehrtens offset = of_get_address(dev->of_node, 1, NULL, NULL);
181dea54fbaSHauke Mehrtens if (!offset) {
182dea54fbaSHauke Mehrtens dev_err(dev, "Failed to get RCU ANA CFG1 reg offset\n");
183dea54fbaSHauke Mehrtens return -ENOENT;
184dea54fbaSHauke Mehrtens }
185dea54fbaSHauke Mehrtens priv->ana_cfg1_reg_offset = __be32_to_cpu(*offset);
186dea54fbaSHauke Mehrtens }
187dea54fbaSHauke Mehrtens
188dea54fbaSHauke Mehrtens priv->phy_gate_clk = devm_clk_get(dev, "phy");
189dea54fbaSHauke Mehrtens if (IS_ERR(priv->phy_gate_clk)) {
190dea54fbaSHauke Mehrtens dev_err(dev, "Unable to get USB phy gate clk\n");
191dea54fbaSHauke Mehrtens return PTR_ERR(priv->phy_gate_clk);
192dea54fbaSHauke Mehrtens }
193dea54fbaSHauke Mehrtens
194dea54fbaSHauke Mehrtens priv->ctrl_reset = devm_reset_control_get_shared(dev, "ctrl");
195dea54fbaSHauke Mehrtens if (IS_ERR(priv->ctrl_reset)) {
196dea54fbaSHauke Mehrtens if (PTR_ERR(priv->ctrl_reset) != -EPROBE_DEFER)
197dea54fbaSHauke Mehrtens dev_err(dev, "failed to get 'ctrl' reset\n");
198dea54fbaSHauke Mehrtens return PTR_ERR(priv->ctrl_reset);
199dea54fbaSHauke Mehrtens }
200dea54fbaSHauke Mehrtens
201dea54fbaSHauke Mehrtens priv->phy_reset = devm_reset_control_get_optional(dev, "phy");
202dea54fbaSHauke Mehrtens
2039be08a27Szhong jiang return PTR_ERR_OR_ZERO(priv->phy_reset);
204dea54fbaSHauke Mehrtens }
205dea54fbaSHauke Mehrtens
ltq_rcu_usb2_phy_probe(struct platform_device * pdev)206dea54fbaSHauke Mehrtens static int ltq_rcu_usb2_phy_probe(struct platform_device *pdev)
207dea54fbaSHauke Mehrtens {
208dea54fbaSHauke Mehrtens struct device *dev = &pdev->dev;
209dea54fbaSHauke Mehrtens struct ltq_rcu_usb2_priv *priv;
210dea54fbaSHauke Mehrtens struct phy_provider *provider;
211dea54fbaSHauke Mehrtens int ret;
212dea54fbaSHauke Mehrtens
213dea54fbaSHauke Mehrtens priv = devm_kzalloc(dev, sizeof(*priv), GFP_KERNEL);
214dea54fbaSHauke Mehrtens if (!priv)
215dea54fbaSHauke Mehrtens return -ENOMEM;
216dea54fbaSHauke Mehrtens
217dea54fbaSHauke Mehrtens priv->dev = dev;
218dea54fbaSHauke Mehrtens
219dea54fbaSHauke Mehrtens ret = ltq_rcu_usb2_of_parse(priv, pdev);
220dea54fbaSHauke Mehrtens if (ret)
221dea54fbaSHauke Mehrtens return ret;
222dea54fbaSHauke Mehrtens
223dea54fbaSHauke Mehrtens /* Reset USB core through reset controller */
224dea54fbaSHauke Mehrtens reset_control_deassert(priv->ctrl_reset);
225dea54fbaSHauke Mehrtens
226dea54fbaSHauke Mehrtens reset_control_assert(priv->phy_reset);
227dea54fbaSHauke Mehrtens
228dea54fbaSHauke Mehrtens priv->phy = devm_phy_create(dev, dev->of_node, <q_rcu_usb2_phy_ops);
229dea54fbaSHauke Mehrtens if (IS_ERR(priv->phy)) {
230dea54fbaSHauke Mehrtens dev_err(dev, "failed to create PHY\n");
231dea54fbaSHauke Mehrtens return PTR_ERR(priv->phy);
232dea54fbaSHauke Mehrtens }
233dea54fbaSHauke Mehrtens
234dea54fbaSHauke Mehrtens phy_set_drvdata(priv->phy, priv);
235dea54fbaSHauke Mehrtens
236dea54fbaSHauke Mehrtens provider = devm_of_phy_provider_register(dev, of_phy_simple_xlate);
237dea54fbaSHauke Mehrtens if (IS_ERR(provider))
238dea54fbaSHauke Mehrtens return PTR_ERR(provider);
239dea54fbaSHauke Mehrtens
240dea54fbaSHauke Mehrtens dev_set_drvdata(priv->dev, priv);
241dea54fbaSHauke Mehrtens return 0;
242dea54fbaSHauke Mehrtens }
243dea54fbaSHauke Mehrtens
244dea54fbaSHauke Mehrtens static struct platform_driver ltq_rcu_usb2_phy_driver = {
245dea54fbaSHauke Mehrtens .probe = ltq_rcu_usb2_phy_probe,
246dea54fbaSHauke Mehrtens .driver = {
247dea54fbaSHauke Mehrtens .name = "lantiq-rcu-usb2-phy",
248dea54fbaSHauke Mehrtens .of_match_table = ltq_rcu_usb2_phy_of_match,
249dea54fbaSHauke Mehrtens }
250dea54fbaSHauke Mehrtens };
251dea54fbaSHauke Mehrtens module_platform_driver(ltq_rcu_usb2_phy_driver);
252dea54fbaSHauke Mehrtens
253dea54fbaSHauke Mehrtens MODULE_AUTHOR("Martin Blumenstingl <martin.blumenstingl@googlemail.com>");
254dea54fbaSHauke Mehrtens MODULE_DESCRIPTION("Lantiq XWAY USB2 PHY driver");
255dea54fbaSHauke Mehrtens MODULE_LICENSE("GPL v2");
256