16e0832faSShawn Lin // SPDX-License-Identifier: GPL-2.0
26e0832faSShawn Lin /*
36e0832faSShawn Lin * Copyright Altera Corporation (C) 2013-2015. All rights reserved
46e0832faSShawn Lin *
56e0832faSShawn Lin * Author: Ley Foon Tan <lftan@altera.com>
66e0832faSShawn Lin * Description: Altera PCIe host controller driver
76e0832faSShawn Lin */
86e0832faSShawn Lin
96e0832faSShawn Lin #include <linux/delay.h>
106e0832faSShawn Lin #include <linux/interrupt.h>
116e0832faSShawn Lin #include <linux/irqchip/chained_irq.h>
12*c925cfafSRob Herring #include <linux/irqdomain.h>
136e0832faSShawn Lin #include <linux/init.h>
14ec15c4d0SLey Foon Tan #include <linux/module.h>
15*c925cfafSRob Herring #include <linux/of.h>
166e0832faSShawn Lin #include <linux/of_pci.h>
176e0832faSShawn Lin #include <linux/pci.h>
186e0832faSShawn Lin #include <linux/platform_device.h>
196e0832faSShawn Lin #include <linux/slab.h>
206e0832faSShawn Lin
216e0832faSShawn Lin #include "../pci.h"
226e0832faSShawn Lin
236e0832faSShawn Lin #define RP_TX_REG0 0x2000
246e0832faSShawn Lin #define RP_TX_REG1 0x2004
256e0832faSShawn Lin #define RP_TX_CNTRL 0x2008
266e0832faSShawn Lin #define RP_TX_EOP 0x2
276e0832faSShawn Lin #define RP_TX_SOP 0x1
286e0832faSShawn Lin #define RP_RXCPL_STATUS 0x2010
296e0832faSShawn Lin #define RP_RXCPL_EOP 0x2
306e0832faSShawn Lin #define RP_RXCPL_SOP 0x1
316e0832faSShawn Lin #define RP_RXCPL_REG0 0x2014
326e0832faSShawn Lin #define RP_RXCPL_REG1 0x2018
336e0832faSShawn Lin #define P2A_INT_STATUS 0x3060
346e0832faSShawn Lin #define P2A_INT_STS_ALL 0xf
356e0832faSShawn Lin #define P2A_INT_ENABLE 0x3070
366e0832faSShawn Lin #define P2A_INT_ENA_ALL 0xf
376e0832faSShawn Lin #define RP_LTSSM 0x3c64
386e0832faSShawn Lin #define RP_LTSSM_MASK 0x1f
396e0832faSShawn Lin #define LTSSM_L0 0xf
406e0832faSShawn Lin
4149fdbd7cSLey Foon Tan #define S10_RP_TX_CNTRL 0x2004
4249fdbd7cSLey Foon Tan #define S10_RP_RXCPL_REG 0x2008
4349fdbd7cSLey Foon Tan #define S10_RP_RXCPL_STATUS 0x200C
4449fdbd7cSLey Foon Tan #define S10_RP_CFG_ADDR(pcie, reg) \
4549fdbd7cSLey Foon Tan (((pcie)->hip_base) + (reg) + (1 << 20))
467a28db0aSLey Foon Tan #define S10_RP_SECONDARY(pcie) \
477a28db0aSLey Foon Tan readb(S10_RP_CFG_ADDR(pcie, PCI_SECONDARY_BUS))
4849fdbd7cSLey Foon Tan
496e0832faSShawn Lin /* TLP configuration type 0 and 1 */
506e0832faSShawn Lin #define TLP_FMTTYPE_CFGRD0 0x04 /* Configuration Read Type 0 */
516e0832faSShawn Lin #define TLP_FMTTYPE_CFGWR0 0x44 /* Configuration Write Type 0 */
526e0832faSShawn Lin #define TLP_FMTTYPE_CFGRD1 0x05 /* Configuration Read Type 1 */
536e0832faSShawn Lin #define TLP_FMTTYPE_CFGWR1 0x45 /* Configuration Write Type 1 */
546e0832faSShawn Lin #define TLP_PAYLOAD_SIZE 0x01
556e0832faSShawn Lin #define TLP_READ_TAG 0x1d
566e0832faSShawn Lin #define TLP_WRITE_TAG 0x10
576e0832faSShawn Lin #define RP_DEVFN 0
586e0832faSShawn Lin #define TLP_REQ_ID(bus, devfn) (((bus) << 8) | (devfn))
597a28db0aSLey Foon Tan #define TLP_CFG_DW0(pcie, cfg) \
607a28db0aSLey Foon Tan (((cfg) << 24) | \
616e0832faSShawn Lin TLP_PAYLOAD_SIZE)
626e0832faSShawn Lin #define TLP_CFG_DW1(pcie, tag, be) \
636e0832faSShawn Lin (((TLP_REQ_ID(pcie->root_bus_nr, RP_DEVFN)) << 16) | (tag << 8) | (be))
646e0832faSShawn Lin #define TLP_CFG_DW2(bus, devfn, offset) \
656e0832faSShawn Lin (((bus) << 24) | ((devfn) << 16) | (offset))
666e0832faSShawn Lin #define TLP_COMP_STATUS(s) (((s) >> 13) & 7)
6749fdbd7cSLey Foon Tan #define TLP_BYTE_COUNT(s) (((s) >> 0) & 0xfff)
686e0832faSShawn Lin #define TLP_HDR_SIZE 3
696e0832faSShawn Lin #define TLP_LOOP 500
706e0832faSShawn Lin
716e0832faSShawn Lin #define LINK_UP_TIMEOUT HZ
726e0832faSShawn Lin #define LINK_RETRAIN_TIMEOUT HZ
736e0832faSShawn Lin
746e0832faSShawn Lin #define DWORD_MASK 3
756e0832faSShawn Lin
7649fdbd7cSLey Foon Tan #define S10_TLP_FMTTYPE_CFGRD0 0x05
7749fdbd7cSLey Foon Tan #define S10_TLP_FMTTYPE_CFGRD1 0x04
7849fdbd7cSLey Foon Tan #define S10_TLP_FMTTYPE_CFGWR0 0x45
7949fdbd7cSLey Foon Tan #define S10_TLP_FMTTYPE_CFGWR1 0x44
8049fdbd7cSLey Foon Tan
8149fdbd7cSLey Foon Tan enum altera_pcie_version {
8249fdbd7cSLey Foon Tan ALTERA_PCIE_V1 = 0,
8349fdbd7cSLey Foon Tan ALTERA_PCIE_V2,
8449fdbd7cSLey Foon Tan };
8549fdbd7cSLey Foon Tan
866e0832faSShawn Lin struct altera_pcie {
876e0832faSShawn Lin struct platform_device *pdev;
8849fdbd7cSLey Foon Tan void __iomem *cra_base;
8949fdbd7cSLey Foon Tan void __iomem *hip_base;
906e0832faSShawn Lin int irq;
916e0832faSShawn Lin u8 root_bus_nr;
926e0832faSShawn Lin struct irq_domain *irq_domain;
936e0832faSShawn Lin struct resource bus_range;
9449fdbd7cSLey Foon Tan const struct altera_pcie_data *pcie_data;
9549fdbd7cSLey Foon Tan };
9649fdbd7cSLey Foon Tan
9749fdbd7cSLey Foon Tan struct altera_pcie_ops {
9849fdbd7cSLey Foon Tan int (*tlp_read_pkt)(struct altera_pcie *pcie, u32 *value);
9949fdbd7cSLey Foon Tan void (*tlp_write_pkt)(struct altera_pcie *pcie, u32 *headers,
10049fdbd7cSLey Foon Tan u32 data, bool align);
10149fdbd7cSLey Foon Tan bool (*get_link_status)(struct altera_pcie *pcie);
10249fdbd7cSLey Foon Tan int (*rp_read_cfg)(struct altera_pcie *pcie, int where,
10349fdbd7cSLey Foon Tan int size, u32 *value);
10449fdbd7cSLey Foon Tan int (*rp_write_cfg)(struct altera_pcie *pcie, u8 busno,
10549fdbd7cSLey Foon Tan int where, int size, u32 value);
10649fdbd7cSLey Foon Tan };
10749fdbd7cSLey Foon Tan
10849fdbd7cSLey Foon Tan struct altera_pcie_data {
10949fdbd7cSLey Foon Tan const struct altera_pcie_ops *ops;
11049fdbd7cSLey Foon Tan enum altera_pcie_version version;
11149fdbd7cSLey Foon Tan u32 cap_offset; /* PCIe capability structure register offset */
11249fdbd7cSLey Foon Tan u32 cfgrd0;
11349fdbd7cSLey Foon Tan u32 cfgrd1;
11449fdbd7cSLey Foon Tan u32 cfgwr0;
11549fdbd7cSLey Foon Tan u32 cfgwr1;
1166e0832faSShawn Lin };
1176e0832faSShawn Lin
1186e0832faSShawn Lin struct tlp_rp_regpair_t {
1196e0832faSShawn Lin u32 ctrl;
1206e0832faSShawn Lin u32 reg0;
1216e0832faSShawn Lin u32 reg1;
1226e0832faSShawn Lin };
1236e0832faSShawn Lin
cra_writel(struct altera_pcie * pcie,const u32 value,const u32 reg)1246e0832faSShawn Lin static inline void cra_writel(struct altera_pcie *pcie, const u32 value,
1256e0832faSShawn Lin const u32 reg)
1266e0832faSShawn Lin {
1276e0832faSShawn Lin writel_relaxed(value, pcie->cra_base + reg);
1286e0832faSShawn Lin }
1296e0832faSShawn Lin
cra_readl(struct altera_pcie * pcie,const u32 reg)1306e0832faSShawn Lin static inline u32 cra_readl(struct altera_pcie *pcie, const u32 reg)
1316e0832faSShawn Lin {
1326e0832faSShawn Lin return readl_relaxed(pcie->cra_base + reg);
1336e0832faSShawn Lin }
1346e0832faSShawn Lin
altera_pcie_link_up(struct altera_pcie * pcie)1356e0832faSShawn Lin static bool altera_pcie_link_up(struct altera_pcie *pcie)
1366e0832faSShawn Lin {
1376e0832faSShawn Lin return !!((cra_readl(pcie, RP_LTSSM) & RP_LTSSM_MASK) == LTSSM_L0);
1386e0832faSShawn Lin }
1396e0832faSShawn Lin
s10_altera_pcie_link_up(struct altera_pcie * pcie)14049fdbd7cSLey Foon Tan static bool s10_altera_pcie_link_up(struct altera_pcie *pcie)
14149fdbd7cSLey Foon Tan {
14249fdbd7cSLey Foon Tan void __iomem *addr = S10_RP_CFG_ADDR(pcie,
14349fdbd7cSLey Foon Tan pcie->pcie_data->cap_offset +
14449fdbd7cSLey Foon Tan PCI_EXP_LNKSTA);
14549fdbd7cSLey Foon Tan
14649fdbd7cSLey Foon Tan return !!(readw(addr) & PCI_EXP_LNKSTA_DLLLA);
14749fdbd7cSLey Foon Tan }
14849fdbd7cSLey Foon Tan
1496e0832faSShawn Lin /*
1506e0832faSShawn Lin * Altera PCIe port uses BAR0 of RC's configuration space as the translation
1516e0832faSShawn Lin * from PCI bus to native BUS. Entire DDR region is mapped into PCIe space
1526e0832faSShawn Lin * using these registers, so it can be reached by DMA from EP devices.
1536e0832faSShawn Lin * This BAR0 will also access to MSI vector when receiving MSI/MSIX interrupt
1546e0832faSShawn Lin * from EP devices, eventually trigger interrupt to GIC. The BAR0 of bridge
1556e0832faSShawn Lin * should be hidden during enumeration to avoid the sizing and resource
1566e0832faSShawn Lin * allocation by PCIe core.
1576e0832faSShawn Lin */
altera_pcie_hide_rc_bar(struct pci_bus * bus,unsigned int devfn,int offset)1586e0832faSShawn Lin static bool altera_pcie_hide_rc_bar(struct pci_bus *bus, unsigned int devfn,
1596e0832faSShawn Lin int offset)
1606e0832faSShawn Lin {
1616e0832faSShawn Lin if (pci_is_root_bus(bus) && (devfn == 0) &&
1626e0832faSShawn Lin (offset == PCI_BASE_ADDRESS_0))
1636e0832faSShawn Lin return true;
1646e0832faSShawn Lin
1656e0832faSShawn Lin return false;
1666e0832faSShawn Lin }
1676e0832faSShawn Lin
tlp_write_tx(struct altera_pcie * pcie,struct tlp_rp_regpair_t * tlp_rp_regdata)1686e0832faSShawn Lin static void tlp_write_tx(struct altera_pcie *pcie,
1696e0832faSShawn Lin struct tlp_rp_regpair_t *tlp_rp_regdata)
1706e0832faSShawn Lin {
1716e0832faSShawn Lin cra_writel(pcie, tlp_rp_regdata->reg0, RP_TX_REG0);
1726e0832faSShawn Lin cra_writel(pcie, tlp_rp_regdata->reg1, RP_TX_REG1);
1736e0832faSShawn Lin cra_writel(pcie, tlp_rp_regdata->ctrl, RP_TX_CNTRL);
1746e0832faSShawn Lin }
1756e0832faSShawn Lin
s10_tlp_write_tx(struct altera_pcie * pcie,u32 reg0,u32 ctrl)17649fdbd7cSLey Foon Tan static void s10_tlp_write_tx(struct altera_pcie *pcie, u32 reg0, u32 ctrl)
17749fdbd7cSLey Foon Tan {
17849fdbd7cSLey Foon Tan cra_writel(pcie, reg0, RP_TX_REG0);
17949fdbd7cSLey Foon Tan cra_writel(pcie, ctrl, S10_RP_TX_CNTRL);
18049fdbd7cSLey Foon Tan }
18149fdbd7cSLey Foon Tan
altera_pcie_valid_device(struct altera_pcie * pcie,struct pci_bus * bus,int dev)1826e0832faSShawn Lin static bool altera_pcie_valid_device(struct altera_pcie *pcie,
1836e0832faSShawn Lin struct pci_bus *bus, int dev)
1846e0832faSShawn Lin {
1856e0832faSShawn Lin /* If there is no link, then there is no device */
1866e0832faSShawn Lin if (bus->number != pcie->root_bus_nr) {
18749fdbd7cSLey Foon Tan if (!pcie->pcie_data->ops->get_link_status(pcie))
1886e0832faSShawn Lin return false;
1896e0832faSShawn Lin }
1906e0832faSShawn Lin
1916e0832faSShawn Lin /* access only one slot on each root port */
1926e0832faSShawn Lin if (bus->number == pcie->root_bus_nr && dev > 0)
1936e0832faSShawn Lin return false;
1946e0832faSShawn Lin
1956e0832faSShawn Lin return true;
1966e0832faSShawn Lin }
1976e0832faSShawn Lin
tlp_read_packet(struct altera_pcie * pcie,u32 * value)1986e0832faSShawn Lin static int tlp_read_packet(struct altera_pcie *pcie, u32 *value)
1996e0832faSShawn Lin {
2006e0832faSShawn Lin int i;
2016e0832faSShawn Lin bool sop = false;
2026e0832faSShawn Lin u32 ctrl;
2036e0832faSShawn Lin u32 reg0, reg1;
2046e0832faSShawn Lin u32 comp_status = 1;
2056e0832faSShawn Lin
2066e0832faSShawn Lin /*
2076e0832faSShawn Lin * Minimum 2 loops to read TLP headers and 1 loop to read data
2086e0832faSShawn Lin * payload.
2096e0832faSShawn Lin */
2106e0832faSShawn Lin for (i = 0; i < TLP_LOOP; i++) {
2116e0832faSShawn Lin ctrl = cra_readl(pcie, RP_RXCPL_STATUS);
2126e0832faSShawn Lin if ((ctrl & RP_RXCPL_SOP) || (ctrl & RP_RXCPL_EOP) || sop) {
2136e0832faSShawn Lin reg0 = cra_readl(pcie, RP_RXCPL_REG0);
2146e0832faSShawn Lin reg1 = cra_readl(pcie, RP_RXCPL_REG1);
2156e0832faSShawn Lin
2166e0832faSShawn Lin if (ctrl & RP_RXCPL_SOP) {
2176e0832faSShawn Lin sop = true;
2186e0832faSShawn Lin comp_status = TLP_COMP_STATUS(reg1);
2196e0832faSShawn Lin }
2206e0832faSShawn Lin
2216e0832faSShawn Lin if (ctrl & RP_RXCPL_EOP) {
2226e0832faSShawn Lin if (comp_status)
2236e0832faSShawn Lin return PCIBIOS_DEVICE_NOT_FOUND;
2246e0832faSShawn Lin
2256e0832faSShawn Lin if (value)
2266e0832faSShawn Lin *value = reg0;
2276e0832faSShawn Lin
2286e0832faSShawn Lin return PCIBIOS_SUCCESSFUL;
2296e0832faSShawn Lin }
2306e0832faSShawn Lin }
2316e0832faSShawn Lin udelay(5);
2326e0832faSShawn Lin }
2336e0832faSShawn Lin
2346e0832faSShawn Lin return PCIBIOS_DEVICE_NOT_FOUND;
2356e0832faSShawn Lin }
2366e0832faSShawn Lin
s10_tlp_read_packet(struct altera_pcie * pcie,u32 * value)23749fdbd7cSLey Foon Tan static int s10_tlp_read_packet(struct altera_pcie *pcie, u32 *value)
23849fdbd7cSLey Foon Tan {
23949fdbd7cSLey Foon Tan u32 ctrl;
24049fdbd7cSLey Foon Tan u32 comp_status;
24149fdbd7cSLey Foon Tan u32 dw[4];
24249fdbd7cSLey Foon Tan u32 count;
24349fdbd7cSLey Foon Tan struct device *dev = &pcie->pdev->dev;
24449fdbd7cSLey Foon Tan
24549fdbd7cSLey Foon Tan for (count = 0; count < TLP_LOOP; count++) {
24649fdbd7cSLey Foon Tan ctrl = cra_readl(pcie, S10_RP_RXCPL_STATUS);
24749fdbd7cSLey Foon Tan if (ctrl & RP_RXCPL_SOP) {
24849fdbd7cSLey Foon Tan /* Read first DW */
24949fdbd7cSLey Foon Tan dw[0] = cra_readl(pcie, S10_RP_RXCPL_REG);
25049fdbd7cSLey Foon Tan break;
25149fdbd7cSLey Foon Tan }
25249fdbd7cSLey Foon Tan
25349fdbd7cSLey Foon Tan udelay(5);
25449fdbd7cSLey Foon Tan }
25549fdbd7cSLey Foon Tan
25649fdbd7cSLey Foon Tan /* SOP detection failed, return error */
25749fdbd7cSLey Foon Tan if (count == TLP_LOOP)
25849fdbd7cSLey Foon Tan return PCIBIOS_DEVICE_NOT_FOUND;
25949fdbd7cSLey Foon Tan
26049fdbd7cSLey Foon Tan count = 1;
26149fdbd7cSLey Foon Tan
26249fdbd7cSLey Foon Tan /* Poll for EOP */
26349fdbd7cSLey Foon Tan while (count < ARRAY_SIZE(dw)) {
26449fdbd7cSLey Foon Tan ctrl = cra_readl(pcie, S10_RP_RXCPL_STATUS);
26549fdbd7cSLey Foon Tan dw[count++] = cra_readl(pcie, S10_RP_RXCPL_REG);
26649fdbd7cSLey Foon Tan if (ctrl & RP_RXCPL_EOP) {
26749fdbd7cSLey Foon Tan comp_status = TLP_COMP_STATUS(dw[1]);
26849fdbd7cSLey Foon Tan if (comp_status)
26949fdbd7cSLey Foon Tan return PCIBIOS_DEVICE_NOT_FOUND;
27049fdbd7cSLey Foon Tan
27149fdbd7cSLey Foon Tan if (value && TLP_BYTE_COUNT(dw[1]) == sizeof(u32) &&
27249fdbd7cSLey Foon Tan count == 4)
27349fdbd7cSLey Foon Tan *value = dw[3];
27449fdbd7cSLey Foon Tan
27549fdbd7cSLey Foon Tan return PCIBIOS_SUCCESSFUL;
27649fdbd7cSLey Foon Tan }
27749fdbd7cSLey Foon Tan }
27849fdbd7cSLey Foon Tan
27949fdbd7cSLey Foon Tan dev_warn(dev, "Malformed TLP packet\n");
28049fdbd7cSLey Foon Tan
28149fdbd7cSLey Foon Tan return PCIBIOS_DEVICE_NOT_FOUND;
28249fdbd7cSLey Foon Tan }
28349fdbd7cSLey Foon Tan
tlp_write_packet(struct altera_pcie * pcie,u32 * headers,u32 data,bool align)2846e0832faSShawn Lin static void tlp_write_packet(struct altera_pcie *pcie, u32 *headers,
2856e0832faSShawn Lin u32 data, bool align)
2866e0832faSShawn Lin {
2876e0832faSShawn Lin struct tlp_rp_regpair_t tlp_rp_regdata;
2886e0832faSShawn Lin
2896e0832faSShawn Lin tlp_rp_regdata.reg0 = headers[0];
2906e0832faSShawn Lin tlp_rp_regdata.reg1 = headers[1];
2916e0832faSShawn Lin tlp_rp_regdata.ctrl = RP_TX_SOP;
2926e0832faSShawn Lin tlp_write_tx(pcie, &tlp_rp_regdata);
2936e0832faSShawn Lin
2946e0832faSShawn Lin if (align) {
2956e0832faSShawn Lin tlp_rp_regdata.reg0 = headers[2];
2966e0832faSShawn Lin tlp_rp_regdata.reg1 = 0;
2976e0832faSShawn Lin tlp_rp_regdata.ctrl = 0;
2986e0832faSShawn Lin tlp_write_tx(pcie, &tlp_rp_regdata);
2996e0832faSShawn Lin
3006e0832faSShawn Lin tlp_rp_regdata.reg0 = data;
3016e0832faSShawn Lin tlp_rp_regdata.reg1 = 0;
3026e0832faSShawn Lin } else {
3036e0832faSShawn Lin tlp_rp_regdata.reg0 = headers[2];
3046e0832faSShawn Lin tlp_rp_regdata.reg1 = data;
3056e0832faSShawn Lin }
3066e0832faSShawn Lin
3076e0832faSShawn Lin tlp_rp_regdata.ctrl = RP_TX_EOP;
3086e0832faSShawn Lin tlp_write_tx(pcie, &tlp_rp_regdata);
3096e0832faSShawn Lin }
3106e0832faSShawn Lin
s10_tlp_write_packet(struct altera_pcie * pcie,u32 * headers,u32 data,bool dummy)31149fdbd7cSLey Foon Tan static void s10_tlp_write_packet(struct altera_pcie *pcie, u32 *headers,
31249fdbd7cSLey Foon Tan u32 data, bool dummy)
31349fdbd7cSLey Foon Tan {
31449fdbd7cSLey Foon Tan s10_tlp_write_tx(pcie, headers[0], RP_TX_SOP);
31549fdbd7cSLey Foon Tan s10_tlp_write_tx(pcie, headers[1], 0);
31649fdbd7cSLey Foon Tan s10_tlp_write_tx(pcie, headers[2], 0);
31749fdbd7cSLey Foon Tan s10_tlp_write_tx(pcie, data, RP_TX_EOP);
31849fdbd7cSLey Foon Tan }
31949fdbd7cSLey Foon Tan
get_tlp_header(struct altera_pcie * pcie,u8 bus,u32 devfn,int where,u8 byte_en,bool read,u32 * headers)3207a28db0aSLey Foon Tan static void get_tlp_header(struct altera_pcie *pcie, u8 bus, u32 devfn,
3217a28db0aSLey Foon Tan int where, u8 byte_en, bool read, u32 *headers)
3227a28db0aSLey Foon Tan {
3237a28db0aSLey Foon Tan u8 cfg;
3247a28db0aSLey Foon Tan u8 cfg0 = read ? pcie->pcie_data->cfgrd0 : pcie->pcie_data->cfgwr0;
3257a28db0aSLey Foon Tan u8 cfg1 = read ? pcie->pcie_data->cfgrd1 : pcie->pcie_data->cfgwr1;
3267a28db0aSLey Foon Tan u8 tag = read ? TLP_READ_TAG : TLP_WRITE_TAG;
3277a28db0aSLey Foon Tan
3287a28db0aSLey Foon Tan if (pcie->pcie_data->version == ALTERA_PCIE_V1)
3297a28db0aSLey Foon Tan cfg = (bus == pcie->root_bus_nr) ? cfg0 : cfg1;
3307a28db0aSLey Foon Tan else
3317a28db0aSLey Foon Tan cfg = (bus > S10_RP_SECONDARY(pcie)) ? cfg0 : cfg1;
3327a28db0aSLey Foon Tan
3337a28db0aSLey Foon Tan headers[0] = TLP_CFG_DW0(pcie, cfg);
3347a28db0aSLey Foon Tan headers[1] = TLP_CFG_DW1(pcie, tag, byte_en);
3357a28db0aSLey Foon Tan headers[2] = TLP_CFG_DW2(bus, devfn, where);
3367a28db0aSLey Foon Tan }
3377a28db0aSLey Foon Tan
tlp_cfg_dword_read(struct altera_pcie * pcie,u8 bus,u32 devfn,int where,u8 byte_en,u32 * value)3386e0832faSShawn Lin static int tlp_cfg_dword_read(struct altera_pcie *pcie, u8 bus, u32 devfn,
3396e0832faSShawn Lin int where, u8 byte_en, u32 *value)
3406e0832faSShawn Lin {
3416e0832faSShawn Lin u32 headers[TLP_HDR_SIZE];
3426e0832faSShawn Lin
3437a28db0aSLey Foon Tan get_tlp_header(pcie, bus, devfn, where, byte_en, true,
3447a28db0aSLey Foon Tan headers);
3456e0832faSShawn Lin
34649fdbd7cSLey Foon Tan pcie->pcie_data->ops->tlp_write_pkt(pcie, headers, 0, false);
3476e0832faSShawn Lin
34849fdbd7cSLey Foon Tan return pcie->pcie_data->ops->tlp_read_pkt(pcie, value);
3496e0832faSShawn Lin }
3506e0832faSShawn Lin
tlp_cfg_dword_write(struct altera_pcie * pcie,u8 bus,u32 devfn,int where,u8 byte_en,u32 value)3516e0832faSShawn Lin static int tlp_cfg_dword_write(struct altera_pcie *pcie, u8 bus, u32 devfn,
3526e0832faSShawn Lin int where, u8 byte_en, u32 value)
3536e0832faSShawn Lin {
3546e0832faSShawn Lin u32 headers[TLP_HDR_SIZE];
3556e0832faSShawn Lin int ret;
3566e0832faSShawn Lin
3577a28db0aSLey Foon Tan get_tlp_header(pcie, bus, devfn, where, byte_en, false,
3587a28db0aSLey Foon Tan headers);
3596e0832faSShawn Lin
3606e0832faSShawn Lin /* check alignment to Qword */
3616e0832faSShawn Lin if ((where & 0x7) == 0)
36249fdbd7cSLey Foon Tan pcie->pcie_data->ops->tlp_write_pkt(pcie, headers,
36349fdbd7cSLey Foon Tan value, true);
3646e0832faSShawn Lin else
36549fdbd7cSLey Foon Tan pcie->pcie_data->ops->tlp_write_pkt(pcie, headers,
36649fdbd7cSLey Foon Tan value, false);
3676e0832faSShawn Lin
36849fdbd7cSLey Foon Tan ret = pcie->pcie_data->ops->tlp_read_pkt(pcie, NULL);
3696e0832faSShawn Lin if (ret != PCIBIOS_SUCCESSFUL)
3706e0832faSShawn Lin return ret;
3716e0832faSShawn Lin
3726e0832faSShawn Lin /*
3736e0832faSShawn Lin * Monitor changes to PCI_PRIMARY_BUS register on root port
3746e0832faSShawn Lin * and update local copy of root bus number accordingly.
3756e0832faSShawn Lin */
3766e0832faSShawn Lin if ((bus == pcie->root_bus_nr) && (where == PCI_PRIMARY_BUS))
3776e0832faSShawn Lin pcie->root_bus_nr = (u8)(value);
3786e0832faSShawn Lin
3796e0832faSShawn Lin return PCIBIOS_SUCCESSFUL;
3806e0832faSShawn Lin }
3816e0832faSShawn Lin
s10_rp_read_cfg(struct altera_pcie * pcie,int where,int size,u32 * value)38249fdbd7cSLey Foon Tan static int s10_rp_read_cfg(struct altera_pcie *pcie, int where,
38349fdbd7cSLey Foon Tan int size, u32 *value)
38449fdbd7cSLey Foon Tan {
38549fdbd7cSLey Foon Tan void __iomem *addr = S10_RP_CFG_ADDR(pcie, where);
38649fdbd7cSLey Foon Tan
38749fdbd7cSLey Foon Tan switch (size) {
38849fdbd7cSLey Foon Tan case 1:
38949fdbd7cSLey Foon Tan *value = readb(addr);
39049fdbd7cSLey Foon Tan break;
39149fdbd7cSLey Foon Tan case 2:
39249fdbd7cSLey Foon Tan *value = readw(addr);
39349fdbd7cSLey Foon Tan break;
39449fdbd7cSLey Foon Tan default:
39549fdbd7cSLey Foon Tan *value = readl(addr);
39649fdbd7cSLey Foon Tan break;
39749fdbd7cSLey Foon Tan }
39849fdbd7cSLey Foon Tan
39949fdbd7cSLey Foon Tan return PCIBIOS_SUCCESSFUL;
40049fdbd7cSLey Foon Tan }
40149fdbd7cSLey Foon Tan
s10_rp_write_cfg(struct altera_pcie * pcie,u8 busno,int where,int size,u32 value)40249fdbd7cSLey Foon Tan static int s10_rp_write_cfg(struct altera_pcie *pcie, u8 busno,
40349fdbd7cSLey Foon Tan int where, int size, u32 value)
40449fdbd7cSLey Foon Tan {
40549fdbd7cSLey Foon Tan void __iomem *addr = S10_RP_CFG_ADDR(pcie, where);
40649fdbd7cSLey Foon Tan
40749fdbd7cSLey Foon Tan switch (size) {
40849fdbd7cSLey Foon Tan case 1:
40949fdbd7cSLey Foon Tan writeb(value, addr);
41049fdbd7cSLey Foon Tan break;
41149fdbd7cSLey Foon Tan case 2:
41249fdbd7cSLey Foon Tan writew(value, addr);
41349fdbd7cSLey Foon Tan break;
41449fdbd7cSLey Foon Tan default:
41549fdbd7cSLey Foon Tan writel(value, addr);
41649fdbd7cSLey Foon Tan break;
41749fdbd7cSLey Foon Tan }
41849fdbd7cSLey Foon Tan
41949fdbd7cSLey Foon Tan /*
42049fdbd7cSLey Foon Tan * Monitor changes to PCI_PRIMARY_BUS register on root port
42149fdbd7cSLey Foon Tan * and update local copy of root bus number accordingly.
42249fdbd7cSLey Foon Tan */
42349fdbd7cSLey Foon Tan if (busno == pcie->root_bus_nr && where == PCI_PRIMARY_BUS)
42449fdbd7cSLey Foon Tan pcie->root_bus_nr = value & 0xff;
42549fdbd7cSLey Foon Tan
42649fdbd7cSLey Foon Tan return PCIBIOS_SUCCESSFUL;
42749fdbd7cSLey Foon Tan }
42849fdbd7cSLey Foon Tan
_altera_pcie_cfg_read(struct altera_pcie * pcie,u8 busno,unsigned int devfn,int where,int size,u32 * value)4296e0832faSShawn Lin static int _altera_pcie_cfg_read(struct altera_pcie *pcie, u8 busno,
4306e0832faSShawn Lin unsigned int devfn, int where, int size,
4316e0832faSShawn Lin u32 *value)
4326e0832faSShawn Lin {
4336e0832faSShawn Lin int ret;
4346e0832faSShawn Lin u32 data;
4356e0832faSShawn Lin u8 byte_en;
4366e0832faSShawn Lin
43749fdbd7cSLey Foon Tan if (busno == pcie->root_bus_nr && pcie->pcie_data->ops->rp_read_cfg)
43849fdbd7cSLey Foon Tan return pcie->pcie_data->ops->rp_read_cfg(pcie, where,
43949fdbd7cSLey Foon Tan size, value);
44049fdbd7cSLey Foon Tan
4416e0832faSShawn Lin switch (size) {
4426e0832faSShawn Lin case 1:
4436e0832faSShawn Lin byte_en = 1 << (where & 3);
4446e0832faSShawn Lin break;
4456e0832faSShawn Lin case 2:
4466e0832faSShawn Lin byte_en = 3 << (where & 3);
4476e0832faSShawn Lin break;
4486e0832faSShawn Lin default:
4496e0832faSShawn Lin byte_en = 0xf;
4506e0832faSShawn Lin break;
4516e0832faSShawn Lin }
4526e0832faSShawn Lin
4536e0832faSShawn Lin ret = tlp_cfg_dword_read(pcie, busno, devfn,
4546e0832faSShawn Lin (where & ~DWORD_MASK), byte_en, &data);
4556e0832faSShawn Lin if (ret != PCIBIOS_SUCCESSFUL)
4566e0832faSShawn Lin return ret;
4576e0832faSShawn Lin
4586e0832faSShawn Lin switch (size) {
4596e0832faSShawn Lin case 1:
4606e0832faSShawn Lin *value = (data >> (8 * (where & 0x3))) & 0xff;
4616e0832faSShawn Lin break;
4626e0832faSShawn Lin case 2:
4636e0832faSShawn Lin *value = (data >> (8 * (where & 0x2))) & 0xffff;
4646e0832faSShawn Lin break;
4656e0832faSShawn Lin default:
4666e0832faSShawn Lin *value = data;
4676e0832faSShawn Lin break;
4686e0832faSShawn Lin }
4696e0832faSShawn Lin
4706e0832faSShawn Lin return PCIBIOS_SUCCESSFUL;
4716e0832faSShawn Lin }
4726e0832faSShawn Lin
_altera_pcie_cfg_write(struct altera_pcie * pcie,u8 busno,unsigned int devfn,int where,int size,u32 value)4736e0832faSShawn Lin static int _altera_pcie_cfg_write(struct altera_pcie *pcie, u8 busno,
4746e0832faSShawn Lin unsigned int devfn, int where, int size,
4756e0832faSShawn Lin u32 value)
4766e0832faSShawn Lin {
4776e0832faSShawn Lin u32 data32;
4786e0832faSShawn Lin u32 shift = 8 * (where & 3);
4796e0832faSShawn Lin u8 byte_en;
4806e0832faSShawn Lin
48149fdbd7cSLey Foon Tan if (busno == pcie->root_bus_nr && pcie->pcie_data->ops->rp_write_cfg)
48249fdbd7cSLey Foon Tan return pcie->pcie_data->ops->rp_write_cfg(pcie, busno,
48349fdbd7cSLey Foon Tan where, size, value);
48449fdbd7cSLey Foon Tan
4856e0832faSShawn Lin switch (size) {
4866e0832faSShawn Lin case 1:
4876e0832faSShawn Lin data32 = (value & 0xff) << shift;
4886e0832faSShawn Lin byte_en = 1 << (where & 3);
4896e0832faSShawn Lin break;
4906e0832faSShawn Lin case 2:
4916e0832faSShawn Lin data32 = (value & 0xffff) << shift;
4926e0832faSShawn Lin byte_en = 3 << (where & 3);
4936e0832faSShawn Lin break;
4946e0832faSShawn Lin default:
4956e0832faSShawn Lin data32 = value;
4966e0832faSShawn Lin byte_en = 0xf;
4976e0832faSShawn Lin break;
4986e0832faSShawn Lin }
4996e0832faSShawn Lin
5006e0832faSShawn Lin return tlp_cfg_dword_write(pcie, busno, devfn, (where & ~DWORD_MASK),
5016e0832faSShawn Lin byte_en, data32);
5026e0832faSShawn Lin }
5036e0832faSShawn Lin
altera_pcie_cfg_read(struct pci_bus * bus,unsigned int devfn,int where,int size,u32 * value)5046e0832faSShawn Lin static int altera_pcie_cfg_read(struct pci_bus *bus, unsigned int devfn,
5056e0832faSShawn Lin int where, int size, u32 *value)
5066e0832faSShawn Lin {
5076e0832faSShawn Lin struct altera_pcie *pcie = bus->sysdata;
5086e0832faSShawn Lin
5096e0832faSShawn Lin if (altera_pcie_hide_rc_bar(bus, devfn, where))
5106e0832faSShawn Lin return PCIBIOS_BAD_REGISTER_NUMBER;
5116e0832faSShawn Lin
5125f093428SNaveen Naidu if (!altera_pcie_valid_device(pcie, bus, PCI_SLOT(devfn)))
5136e0832faSShawn Lin return PCIBIOS_DEVICE_NOT_FOUND;
5146e0832faSShawn Lin
5156e0832faSShawn Lin return _altera_pcie_cfg_read(pcie, bus->number, devfn, where, size,
5166e0832faSShawn Lin value);
5176e0832faSShawn Lin }
5186e0832faSShawn Lin
altera_pcie_cfg_write(struct pci_bus * bus,unsigned int devfn,int where,int size,u32 value)5196e0832faSShawn Lin static int altera_pcie_cfg_write(struct pci_bus *bus, unsigned int devfn,
5206e0832faSShawn Lin int where, int size, u32 value)
5216e0832faSShawn Lin {
5226e0832faSShawn Lin struct altera_pcie *pcie = bus->sysdata;
5236e0832faSShawn Lin
5246e0832faSShawn Lin if (altera_pcie_hide_rc_bar(bus, devfn, where))
5256e0832faSShawn Lin return PCIBIOS_BAD_REGISTER_NUMBER;
5266e0832faSShawn Lin
5276e0832faSShawn Lin if (!altera_pcie_valid_device(pcie, bus, PCI_SLOT(devfn)))
5286e0832faSShawn Lin return PCIBIOS_DEVICE_NOT_FOUND;
5296e0832faSShawn Lin
5306e0832faSShawn Lin return _altera_pcie_cfg_write(pcie, bus->number, devfn, where, size,
5316e0832faSShawn Lin value);
5326e0832faSShawn Lin }
5336e0832faSShawn Lin
5346e0832faSShawn Lin static struct pci_ops altera_pcie_ops = {
5356e0832faSShawn Lin .read = altera_pcie_cfg_read,
5366e0832faSShawn Lin .write = altera_pcie_cfg_write,
5376e0832faSShawn Lin };
5386e0832faSShawn Lin
altera_read_cap_word(struct altera_pcie * pcie,u8 busno,unsigned int devfn,int offset,u16 * value)5396e0832faSShawn Lin static int altera_read_cap_word(struct altera_pcie *pcie, u8 busno,
5406e0832faSShawn Lin unsigned int devfn, int offset, u16 *value)
5416e0832faSShawn Lin {
5426e0832faSShawn Lin u32 data;
5436e0832faSShawn Lin int ret;
5446e0832faSShawn Lin
5456e0832faSShawn Lin ret = _altera_pcie_cfg_read(pcie, busno, devfn,
54649fdbd7cSLey Foon Tan pcie->pcie_data->cap_offset + offset,
54749fdbd7cSLey Foon Tan sizeof(*value),
5486e0832faSShawn Lin &data);
5496e0832faSShawn Lin *value = data;
5506e0832faSShawn Lin return ret;
5516e0832faSShawn Lin }
5526e0832faSShawn Lin
altera_write_cap_word(struct altera_pcie * pcie,u8 busno,unsigned int devfn,int offset,u16 value)5536e0832faSShawn Lin static int altera_write_cap_word(struct altera_pcie *pcie, u8 busno,
5546e0832faSShawn Lin unsigned int devfn, int offset, u16 value)
5556e0832faSShawn Lin {
5566e0832faSShawn Lin return _altera_pcie_cfg_write(pcie, busno, devfn,
55749fdbd7cSLey Foon Tan pcie->pcie_data->cap_offset + offset,
55849fdbd7cSLey Foon Tan sizeof(value),
5596e0832faSShawn Lin value);
5606e0832faSShawn Lin }
5616e0832faSShawn Lin
altera_wait_link_retrain(struct altera_pcie * pcie)5626e0832faSShawn Lin static void altera_wait_link_retrain(struct altera_pcie *pcie)
5636e0832faSShawn Lin {
5646e0832faSShawn Lin struct device *dev = &pcie->pdev->dev;
5656e0832faSShawn Lin u16 reg16;
5666e0832faSShawn Lin unsigned long start_jiffies;
5676e0832faSShawn Lin
5686e0832faSShawn Lin /* Wait for link training end. */
5696e0832faSShawn Lin start_jiffies = jiffies;
5706e0832faSShawn Lin for (;;) {
5716e0832faSShawn Lin altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN,
5726e0832faSShawn Lin PCI_EXP_LNKSTA, ®16);
5736e0832faSShawn Lin if (!(reg16 & PCI_EXP_LNKSTA_LT))
5746e0832faSShawn Lin break;
5756e0832faSShawn Lin
5766e0832faSShawn Lin if (time_after(jiffies, start_jiffies + LINK_RETRAIN_TIMEOUT)) {
5776e0832faSShawn Lin dev_err(dev, "link retrain timeout\n");
5786e0832faSShawn Lin break;
5796e0832faSShawn Lin }
5806e0832faSShawn Lin udelay(100);
5816e0832faSShawn Lin }
5826e0832faSShawn Lin
5836e0832faSShawn Lin /* Wait for link is up */
5846e0832faSShawn Lin start_jiffies = jiffies;
5856e0832faSShawn Lin for (;;) {
58649fdbd7cSLey Foon Tan if (pcie->pcie_data->ops->get_link_status(pcie))
5876e0832faSShawn Lin break;
5886e0832faSShawn Lin
5896e0832faSShawn Lin if (time_after(jiffies, start_jiffies + LINK_UP_TIMEOUT)) {
5906e0832faSShawn Lin dev_err(dev, "link up timeout\n");
5916e0832faSShawn Lin break;
5926e0832faSShawn Lin }
5936e0832faSShawn Lin udelay(100);
5946e0832faSShawn Lin }
5956e0832faSShawn Lin }
5966e0832faSShawn Lin
altera_pcie_retrain(struct altera_pcie * pcie)5976e0832faSShawn Lin static void altera_pcie_retrain(struct altera_pcie *pcie)
5986e0832faSShawn Lin {
5996e0832faSShawn Lin u16 linkcap, linkstat, linkctl;
6006e0832faSShawn Lin
60149fdbd7cSLey Foon Tan if (!pcie->pcie_data->ops->get_link_status(pcie))
6026e0832faSShawn Lin return;
6036e0832faSShawn Lin
6046e0832faSShawn Lin /*
6056e0832faSShawn Lin * Set the retrain bit if the PCIe rootport support > 2.5GB/s, but
6066e0832faSShawn Lin * current speed is 2.5 GB/s.
6076e0832faSShawn Lin */
6086e0832faSShawn Lin altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, PCI_EXP_LNKCAP,
6096e0832faSShawn Lin &linkcap);
6106e0832faSShawn Lin if ((linkcap & PCI_EXP_LNKCAP_SLS) <= PCI_EXP_LNKCAP_SLS_2_5GB)
6116e0832faSShawn Lin return;
6126e0832faSShawn Lin
6136e0832faSShawn Lin altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN, PCI_EXP_LNKSTA,
6146e0832faSShawn Lin &linkstat);
6156e0832faSShawn Lin if ((linkstat & PCI_EXP_LNKSTA_CLS) == PCI_EXP_LNKSTA_CLS_2_5GB) {
6166e0832faSShawn Lin altera_read_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN,
6176e0832faSShawn Lin PCI_EXP_LNKCTL, &linkctl);
6186e0832faSShawn Lin linkctl |= PCI_EXP_LNKCTL_RL;
6196e0832faSShawn Lin altera_write_cap_word(pcie, pcie->root_bus_nr, RP_DEVFN,
6206e0832faSShawn Lin PCI_EXP_LNKCTL, linkctl);
6216e0832faSShawn Lin
6226e0832faSShawn Lin altera_wait_link_retrain(pcie);
6236e0832faSShawn Lin }
6246e0832faSShawn Lin }
6256e0832faSShawn Lin
altera_pcie_intx_map(struct irq_domain * domain,unsigned int irq,irq_hw_number_t hwirq)6266e0832faSShawn Lin static int altera_pcie_intx_map(struct irq_domain *domain, unsigned int irq,
6276e0832faSShawn Lin irq_hw_number_t hwirq)
6286e0832faSShawn Lin {
6296e0832faSShawn Lin irq_set_chip_and_handler(irq, &dummy_irq_chip, handle_simple_irq);
6306e0832faSShawn Lin irq_set_chip_data(irq, domain->host_data);
6316e0832faSShawn Lin return 0;
6326e0832faSShawn Lin }
6336e0832faSShawn Lin
6346e0832faSShawn Lin static const struct irq_domain_ops intx_domain_ops = {
6356e0832faSShawn Lin .map = altera_pcie_intx_map,
6366e0832faSShawn Lin .xlate = pci_irqd_intx_xlate,
6376e0832faSShawn Lin };
6386e0832faSShawn Lin
altera_pcie_isr(struct irq_desc * desc)6396e0832faSShawn Lin static void altera_pcie_isr(struct irq_desc *desc)
6406e0832faSShawn Lin {
6416e0832faSShawn Lin struct irq_chip *chip = irq_desc_get_chip(desc);
6426e0832faSShawn Lin struct altera_pcie *pcie;
6436e0832faSShawn Lin struct device *dev;
6446e0832faSShawn Lin unsigned long status;
6456e0832faSShawn Lin u32 bit;
646d21faba1SMarc Zyngier int ret;
6476e0832faSShawn Lin
6486e0832faSShawn Lin chained_irq_enter(chip, desc);
6496e0832faSShawn Lin pcie = irq_desc_get_handler_data(desc);
6506e0832faSShawn Lin dev = &pcie->pdev->dev;
6516e0832faSShawn Lin
6526e0832faSShawn Lin while ((status = cra_readl(pcie, P2A_INT_STATUS)
6536e0832faSShawn Lin & P2A_INT_STS_ALL) != 0) {
6546e0832faSShawn Lin for_each_set_bit(bit, &status, PCI_NUM_INTX) {
6556e0832faSShawn Lin /* clear interrupts */
6566e0832faSShawn Lin cra_writel(pcie, 1 << bit, P2A_INT_STATUS);
6576e0832faSShawn Lin
658d21faba1SMarc Zyngier ret = generic_handle_domain_irq(pcie->irq_domain, bit);
659d21faba1SMarc Zyngier if (ret)
660d21faba1SMarc Zyngier dev_err_ratelimited(dev, "unexpected IRQ, INT%d\n", bit);
6616e0832faSShawn Lin }
6626e0832faSShawn Lin }
6636e0832faSShawn Lin
6646e0832faSShawn Lin chained_irq_exit(chip, desc);
6656e0832faSShawn Lin }
6666e0832faSShawn Lin
altera_pcie_init_irq_domain(struct altera_pcie * pcie)6676e0832faSShawn Lin static int altera_pcie_init_irq_domain(struct altera_pcie *pcie)
6686e0832faSShawn Lin {
6696e0832faSShawn Lin struct device *dev = &pcie->pdev->dev;
6706e0832faSShawn Lin struct device_node *node = dev->of_node;
6716e0832faSShawn Lin
6726e0832faSShawn Lin /* Setup INTx */
6736e0832faSShawn Lin pcie->irq_domain = irq_domain_add_linear(node, PCI_NUM_INTX,
6746e0832faSShawn Lin &intx_domain_ops, pcie);
6756e0832faSShawn Lin if (!pcie->irq_domain) {
6766e0832faSShawn Lin dev_err(dev, "Failed to get a INTx IRQ domain\n");
6776e0832faSShawn Lin return -ENOMEM;
6786e0832faSShawn Lin }
6796e0832faSShawn Lin
6806e0832faSShawn Lin return 0;
6816e0832faSShawn Lin }
6826e0832faSShawn Lin
altera_pcie_irq_teardown(struct altera_pcie * pcie)683ec15c4d0SLey Foon Tan static void altera_pcie_irq_teardown(struct altera_pcie *pcie)
684ec15c4d0SLey Foon Tan {
685ec15c4d0SLey Foon Tan irq_set_chained_handler_and_data(pcie->irq, NULL, NULL);
686ec15c4d0SLey Foon Tan irq_domain_remove(pcie->irq_domain);
687ec15c4d0SLey Foon Tan irq_dispose_mapping(pcie->irq);
688ec15c4d0SLey Foon Tan }
689ec15c4d0SLey Foon Tan
altera_pcie_parse_dt(struct altera_pcie * pcie)6906e0832faSShawn Lin static int altera_pcie_parse_dt(struct altera_pcie *pcie)
6916e0832faSShawn Lin {
6926e0832faSShawn Lin struct platform_device *pdev = pcie->pdev;
6936e0832faSShawn Lin
694e2dcd20bSDejin Zheng pcie->cra_base = devm_platform_ioremap_resource_byname(pdev, "Cra");
6956e0832faSShawn Lin if (IS_ERR(pcie->cra_base))
6966e0832faSShawn Lin return PTR_ERR(pcie->cra_base);
6976e0832faSShawn Lin
69849fdbd7cSLey Foon Tan if (pcie->pcie_data->version == ALTERA_PCIE_V2) {
699e2dcd20bSDejin Zheng pcie->hip_base =
700e2dcd20bSDejin Zheng devm_platform_ioremap_resource_byname(pdev, "Hip");
70149fdbd7cSLey Foon Tan if (IS_ERR(pcie->hip_base))
70249fdbd7cSLey Foon Tan return PTR_ERR(pcie->hip_base);
70349fdbd7cSLey Foon Tan }
70449fdbd7cSLey Foon Tan
7056e0832faSShawn Lin /* setup IRQ */
7066e0832faSShawn Lin pcie->irq = platform_get_irq(pdev, 0);
707caecb05cSKrzysztof Wilczyński if (pcie->irq < 0)
7086e0832faSShawn Lin return pcie->irq;
7096e0832faSShawn Lin
7106e0832faSShawn Lin irq_set_chained_handler_and_data(pcie->irq, altera_pcie_isr, pcie);
7116e0832faSShawn Lin return 0;
7126e0832faSShawn Lin }
7136e0832faSShawn Lin
altera_pcie_host_init(struct altera_pcie * pcie)7146e0832faSShawn Lin static void altera_pcie_host_init(struct altera_pcie *pcie)
7156e0832faSShawn Lin {
7166e0832faSShawn Lin altera_pcie_retrain(pcie);
7176e0832faSShawn Lin }
7186e0832faSShawn Lin
71949fdbd7cSLey Foon Tan static const struct altera_pcie_ops altera_pcie_ops_1_0 = {
72049fdbd7cSLey Foon Tan .tlp_read_pkt = tlp_read_packet,
72149fdbd7cSLey Foon Tan .tlp_write_pkt = tlp_write_packet,
72249fdbd7cSLey Foon Tan .get_link_status = altera_pcie_link_up,
72349fdbd7cSLey Foon Tan };
72449fdbd7cSLey Foon Tan
72549fdbd7cSLey Foon Tan static const struct altera_pcie_ops altera_pcie_ops_2_0 = {
72649fdbd7cSLey Foon Tan .tlp_read_pkt = s10_tlp_read_packet,
72749fdbd7cSLey Foon Tan .tlp_write_pkt = s10_tlp_write_packet,
72849fdbd7cSLey Foon Tan .get_link_status = s10_altera_pcie_link_up,
72949fdbd7cSLey Foon Tan .rp_read_cfg = s10_rp_read_cfg,
73049fdbd7cSLey Foon Tan .rp_write_cfg = s10_rp_write_cfg,
73149fdbd7cSLey Foon Tan };
73249fdbd7cSLey Foon Tan
73349fdbd7cSLey Foon Tan static const struct altera_pcie_data altera_pcie_1_0_data = {
73449fdbd7cSLey Foon Tan .ops = &altera_pcie_ops_1_0,
73549fdbd7cSLey Foon Tan .cap_offset = 0x80,
73649fdbd7cSLey Foon Tan .version = ALTERA_PCIE_V1,
73749fdbd7cSLey Foon Tan .cfgrd0 = TLP_FMTTYPE_CFGRD0,
73849fdbd7cSLey Foon Tan .cfgrd1 = TLP_FMTTYPE_CFGRD1,
73949fdbd7cSLey Foon Tan .cfgwr0 = TLP_FMTTYPE_CFGWR0,
74049fdbd7cSLey Foon Tan .cfgwr1 = TLP_FMTTYPE_CFGWR1,
74149fdbd7cSLey Foon Tan };
74249fdbd7cSLey Foon Tan
74349fdbd7cSLey Foon Tan static const struct altera_pcie_data altera_pcie_2_0_data = {
74449fdbd7cSLey Foon Tan .ops = &altera_pcie_ops_2_0,
74549fdbd7cSLey Foon Tan .version = ALTERA_PCIE_V2,
74649fdbd7cSLey Foon Tan .cap_offset = 0x70,
74749fdbd7cSLey Foon Tan .cfgrd0 = S10_TLP_FMTTYPE_CFGRD0,
74849fdbd7cSLey Foon Tan .cfgrd1 = S10_TLP_FMTTYPE_CFGRD1,
74949fdbd7cSLey Foon Tan .cfgwr0 = S10_TLP_FMTTYPE_CFGWR0,
75049fdbd7cSLey Foon Tan .cfgwr1 = S10_TLP_FMTTYPE_CFGWR1,
75149fdbd7cSLey Foon Tan };
75249fdbd7cSLey Foon Tan
75349fdbd7cSLey Foon Tan static const struct of_device_id altera_pcie_of_match[] = {
75449fdbd7cSLey Foon Tan {.compatible = "altr,pcie-root-port-1.0",
75549fdbd7cSLey Foon Tan .data = &altera_pcie_1_0_data },
75649fdbd7cSLey Foon Tan {.compatible = "altr,pcie-root-port-2.0",
75749fdbd7cSLey Foon Tan .data = &altera_pcie_2_0_data },
75849fdbd7cSLey Foon Tan {},
75949fdbd7cSLey Foon Tan };
76049fdbd7cSLey Foon Tan
altera_pcie_probe(struct platform_device * pdev)7616e0832faSShawn Lin static int altera_pcie_probe(struct platform_device *pdev)
7626e0832faSShawn Lin {
7636e0832faSShawn Lin struct device *dev = &pdev->dev;
7646e0832faSShawn Lin struct altera_pcie *pcie;
7656e0832faSShawn Lin struct pci_host_bridge *bridge;
7666e0832faSShawn Lin int ret;
767c31990dbSFan Fei const struct altera_pcie_data *data;
7686e0832faSShawn Lin
7696e0832faSShawn Lin bridge = devm_pci_alloc_host_bridge(dev, sizeof(*pcie));
7706e0832faSShawn Lin if (!bridge)
7716e0832faSShawn Lin return -ENOMEM;
7726e0832faSShawn Lin
7736e0832faSShawn Lin pcie = pci_host_bridge_priv(bridge);
7746e0832faSShawn Lin pcie->pdev = pdev;
775ec15c4d0SLey Foon Tan platform_set_drvdata(pdev, pcie);
7766e0832faSShawn Lin
777c31990dbSFan Fei data = of_device_get_match_data(&pdev->dev);
778c31990dbSFan Fei if (!data)
77949fdbd7cSLey Foon Tan return -ENODEV;
78049fdbd7cSLey Foon Tan
781c31990dbSFan Fei pcie->pcie_data = data;
78249fdbd7cSLey Foon Tan
7836e0832faSShawn Lin ret = altera_pcie_parse_dt(pcie);
7846e0832faSShawn Lin if (ret) {
7856e0832faSShawn Lin dev_err(dev, "Parsing DT failed\n");
7866e0832faSShawn Lin return ret;
7876e0832faSShawn Lin }
7886e0832faSShawn Lin
7896e0832faSShawn Lin ret = altera_pcie_init_irq_domain(pcie);
7906e0832faSShawn Lin if (ret) {
7916e0832faSShawn Lin dev_err(dev, "Failed creating IRQ Domain\n");
7926e0832faSShawn Lin return ret;
7936e0832faSShawn Lin }
7946e0832faSShawn Lin
7956e0832faSShawn Lin /* clear all interrupts */
7966e0832faSShawn Lin cra_writel(pcie, P2A_INT_STS_ALL, P2A_INT_STATUS);
7976e0832faSShawn Lin /* enable all interrupts */
7986e0832faSShawn Lin cra_writel(pcie, P2A_INT_ENA_ALL, P2A_INT_ENABLE);
7996e0832faSShawn Lin altera_pcie_host_init(pcie);
8006e0832faSShawn Lin
8016e0832faSShawn Lin bridge->sysdata = pcie;
8026e0832faSShawn Lin bridge->busnr = pcie->root_bus_nr;
8036e0832faSShawn Lin bridge->ops = &altera_pcie_ops;
8046e0832faSShawn Lin
805c63aed73SRob Herring return pci_host_probe(bridge);
8066e0832faSShawn Lin }
8076e0832faSShawn Lin
altera_pcie_remove(struct platform_device * pdev)8083a610560SUwe Kleine-König static void altera_pcie_remove(struct platform_device *pdev)
809ec15c4d0SLey Foon Tan {
810ec15c4d0SLey Foon Tan struct altera_pcie *pcie = platform_get_drvdata(pdev);
811ec15c4d0SLey Foon Tan struct pci_host_bridge *bridge = pci_host_bridge_from_priv(pcie);
812ec15c4d0SLey Foon Tan
813ec15c4d0SLey Foon Tan pci_stop_root_bus(bridge->bus);
814ec15c4d0SLey Foon Tan pci_remove_root_bus(bridge->bus);
815ec15c4d0SLey Foon Tan altera_pcie_irq_teardown(pcie);
816ec15c4d0SLey Foon Tan }
817ec15c4d0SLey Foon Tan
8186e0832faSShawn Lin static struct platform_driver altera_pcie_driver = {
8196e0832faSShawn Lin .probe = altera_pcie_probe,
8203a610560SUwe Kleine-König .remove_new = altera_pcie_remove,
8216e0832faSShawn Lin .driver = {
8226e0832faSShawn Lin .name = "altera-pcie",
8236e0832faSShawn Lin .of_match_table = altera_pcie_of_match,
8246e0832faSShawn Lin },
8256e0832faSShawn Lin };
8266e0832faSShawn Lin
827ec15c4d0SLey Foon Tan MODULE_DEVICE_TABLE(of, altera_pcie_of_match);
828ec15c4d0SLey Foon Tan module_platform_driver(altera_pcie_driver);
829ec15c4d0SLey Foon Tan MODULE_LICENSE("GPL v2");
830