1a512360fSJon Hunter // SPDX-License-Identifier: GPL-2.0+
2a512360fSJon Hunter /*
3a512360fSJon Hunter * ACPI quirks for Tegra194 PCIe host controller
4a512360fSJon Hunter *
5a512360fSJon Hunter * Copyright (C) 2021 NVIDIA Corporation.
6a512360fSJon Hunter *
7a512360fSJon Hunter * Author: Vidya Sagar <vidyas@nvidia.com>
8a512360fSJon Hunter */
9a512360fSJon Hunter
10a512360fSJon Hunter #include <linux/pci.h>
11a512360fSJon Hunter #include <linux/pci-acpi.h>
12a512360fSJon Hunter #include <linux/pci-ecam.h>
13a512360fSJon Hunter
14a512360fSJon Hunter #include "pcie-designware.h"
15a512360fSJon Hunter
16a512360fSJon Hunter struct tegra194_pcie_ecam {
17a512360fSJon Hunter void __iomem *config_base;
18a512360fSJon Hunter void __iomem *iatu_base;
19a512360fSJon Hunter void __iomem *dbi_base;
20a512360fSJon Hunter };
21a512360fSJon Hunter
tegra194_acpi_init(struct pci_config_window * cfg)22a512360fSJon Hunter static int tegra194_acpi_init(struct pci_config_window *cfg)
23a512360fSJon Hunter {
24a512360fSJon Hunter struct device *dev = cfg->parent;
25a512360fSJon Hunter struct tegra194_pcie_ecam *pcie_ecam;
26a512360fSJon Hunter
27a512360fSJon Hunter pcie_ecam = devm_kzalloc(dev, sizeof(*pcie_ecam), GFP_KERNEL);
28a512360fSJon Hunter if (!pcie_ecam)
29a512360fSJon Hunter return -ENOMEM;
30a512360fSJon Hunter
31a512360fSJon Hunter pcie_ecam->config_base = cfg->win;
32a512360fSJon Hunter pcie_ecam->iatu_base = cfg->win + SZ_256K;
33a512360fSJon Hunter pcie_ecam->dbi_base = cfg->win + SZ_512K;
34a512360fSJon Hunter cfg->priv = pcie_ecam;
35a512360fSJon Hunter
36a512360fSJon Hunter return 0;
37a512360fSJon Hunter }
38a512360fSJon Hunter
atu_reg_write(struct tegra194_pcie_ecam * pcie_ecam,int index,u32 val,u32 reg)39a512360fSJon Hunter static void atu_reg_write(struct tegra194_pcie_ecam *pcie_ecam, int index,
40a512360fSJon Hunter u32 val, u32 reg)
41a512360fSJon Hunter {
42*5a163f59SSerge Semin u32 offset = PCIE_ATU_UNROLL_BASE(PCIE_ATU_REGION_DIR_OB, index) +
43*5a163f59SSerge Semin PCIE_ATU_VIEWPORT_BASE;
44a512360fSJon Hunter
45a512360fSJon Hunter writel(val, pcie_ecam->iatu_base + offset + reg);
46a512360fSJon Hunter }
47a512360fSJon Hunter
program_outbound_atu(struct tegra194_pcie_ecam * pcie_ecam,int index,int type,u64 cpu_addr,u64 pci_addr,u64 size)48a512360fSJon Hunter static void program_outbound_atu(struct tegra194_pcie_ecam *pcie_ecam,
49a512360fSJon Hunter int index, int type, u64 cpu_addr,
50a512360fSJon Hunter u64 pci_addr, u64 size)
51a512360fSJon Hunter {
52a512360fSJon Hunter atu_reg_write(pcie_ecam, index, lower_32_bits(cpu_addr),
53a512360fSJon Hunter PCIE_ATU_LOWER_BASE);
54a512360fSJon Hunter atu_reg_write(pcie_ecam, index, upper_32_bits(cpu_addr),
55a512360fSJon Hunter PCIE_ATU_UPPER_BASE);
56a512360fSJon Hunter atu_reg_write(pcie_ecam, index, lower_32_bits(pci_addr),
57a512360fSJon Hunter PCIE_ATU_LOWER_TARGET);
58a512360fSJon Hunter atu_reg_write(pcie_ecam, index, lower_32_bits(cpu_addr + size - 1),
59a512360fSJon Hunter PCIE_ATU_LIMIT);
60a512360fSJon Hunter atu_reg_write(pcie_ecam, index, upper_32_bits(pci_addr),
61a512360fSJon Hunter PCIE_ATU_UPPER_TARGET);
62*5a163f59SSerge Semin atu_reg_write(pcie_ecam, index, type, PCIE_ATU_REGION_CTRL1);
63*5a163f59SSerge Semin atu_reg_write(pcie_ecam, index, PCIE_ATU_ENABLE, PCIE_ATU_REGION_CTRL2);
64a512360fSJon Hunter }
65a512360fSJon Hunter
tegra194_map_bus(struct pci_bus * bus,unsigned int devfn,int where)66a512360fSJon Hunter static void __iomem *tegra194_map_bus(struct pci_bus *bus,
67a512360fSJon Hunter unsigned int devfn, int where)
68a512360fSJon Hunter {
69a512360fSJon Hunter struct pci_config_window *cfg = bus->sysdata;
70a512360fSJon Hunter struct tegra194_pcie_ecam *pcie_ecam = cfg->priv;
71a512360fSJon Hunter u32 busdev;
72a512360fSJon Hunter int type;
73a512360fSJon Hunter
74a512360fSJon Hunter if (bus->number < cfg->busr.start || bus->number > cfg->busr.end)
75a512360fSJon Hunter return NULL;
76a512360fSJon Hunter
77a512360fSJon Hunter if (bus->number == cfg->busr.start) {
78a512360fSJon Hunter if (PCI_SLOT(devfn) == 0)
79a512360fSJon Hunter return pcie_ecam->dbi_base + where;
80a512360fSJon Hunter else
81a512360fSJon Hunter return NULL;
82a512360fSJon Hunter }
83a512360fSJon Hunter
84a512360fSJon Hunter busdev = PCIE_ATU_BUS(bus->number) | PCIE_ATU_DEV(PCI_SLOT(devfn)) |
85a512360fSJon Hunter PCIE_ATU_FUNC(PCI_FUNC(devfn));
86a512360fSJon Hunter
87a512360fSJon Hunter if (bus->parent->number == cfg->busr.start) {
88a512360fSJon Hunter if (PCI_SLOT(devfn) == 0)
89a512360fSJon Hunter type = PCIE_ATU_TYPE_CFG0;
90a512360fSJon Hunter else
91a512360fSJon Hunter return NULL;
92a512360fSJon Hunter } else {
93a512360fSJon Hunter type = PCIE_ATU_TYPE_CFG1;
94a512360fSJon Hunter }
95a512360fSJon Hunter
96a512360fSJon Hunter program_outbound_atu(pcie_ecam, 0, type, cfg->res.start, busdev,
97a512360fSJon Hunter SZ_256K);
98a512360fSJon Hunter
99a512360fSJon Hunter return pcie_ecam->config_base + where;
100a512360fSJon Hunter }
101a512360fSJon Hunter
102a512360fSJon Hunter const struct pci_ecam_ops tegra194_pcie_ops = {
103a512360fSJon Hunter .init = tegra194_acpi_init,
104a512360fSJon Hunter .pci_ops = {
105a512360fSJon Hunter .map_bus = tegra194_map_bus,
106a512360fSJon Hunter .read = pci_generic_config_read,
107a512360fSJon Hunter .write = pci_generic_config_write,
108a512360fSJon Hunter }
109a512360fSJon Hunter };
110