16e0832faSShawn Lin // SPDX-License-Identifier: GPL-2.0
26e0832faSShawn Lin /*
36e0832faSShawn Lin * PCIe host controller driver for ST Microelectronics SPEAr13xx SoCs
46e0832faSShawn Lin *
56e0832faSShawn Lin * SPEAr13xx PCIe Glue Layer Source Code
66e0832faSShawn Lin *
76e0832faSShawn Lin * Copyright (C) 2010-2014 ST Microelectronics
86e0832faSShawn Lin * Pratyush Anand <pratyush.anand@gmail.com>
96e0832faSShawn Lin * Mohit Kumar <mohit.kumar.dhaka@gmail.com>
106e0832faSShawn Lin */
116e0832faSShawn Lin
126e0832faSShawn Lin #include <linux/clk.h>
136e0832faSShawn Lin #include <linux/interrupt.h>
146e0832faSShawn Lin #include <linux/kernel.h>
156e0832faSShawn Lin #include <linux/init.h>
166e0832faSShawn Lin #include <linux/of.h>
176e0832faSShawn Lin #include <linux/pci.h>
186e0832faSShawn Lin #include <linux/phy/phy.h>
196e0832faSShawn Lin #include <linux/platform_device.h>
206e0832faSShawn Lin #include <linux/resource.h>
216e0832faSShawn Lin
226e0832faSShawn Lin #include "pcie-designware.h"
236e0832faSShawn Lin
246e0832faSShawn Lin struct spear13xx_pcie {
256e0832faSShawn Lin struct dw_pcie *pci;
266e0832faSShawn Lin void __iomem *app_base;
276e0832faSShawn Lin struct phy *phy;
286e0832faSShawn Lin struct clk *clk;
296e0832faSShawn Lin };
306e0832faSShawn Lin
316e0832faSShawn Lin struct pcie_app_reg {
326e0832faSShawn Lin u32 app_ctrl_0; /* cr0 */
336e0832faSShawn Lin u32 app_ctrl_1; /* cr1 */
346e0832faSShawn Lin u32 app_status_0; /* cr2 */
356e0832faSShawn Lin u32 app_status_1; /* cr3 */
366e0832faSShawn Lin u32 msg_status; /* cr4 */
376e0832faSShawn Lin u32 msg_payload; /* cr5 */
386e0832faSShawn Lin u32 int_sts; /* cr6 */
396e0832faSShawn Lin u32 int_clr; /* cr7 */
406e0832faSShawn Lin u32 int_mask; /* cr8 */
416e0832faSShawn Lin u32 mst_bmisc; /* cr9 */
426e0832faSShawn Lin u32 phy_ctrl; /* cr10 */
436e0832faSShawn Lin u32 phy_status; /* cr11 */
446e0832faSShawn Lin u32 cxpl_debug_info_0; /* cr12 */
456e0832faSShawn Lin u32 cxpl_debug_info_1; /* cr13 */
466e0832faSShawn Lin u32 ven_msg_ctrl_0; /* cr14 */
476e0832faSShawn Lin u32 ven_msg_ctrl_1; /* cr15 */
486e0832faSShawn Lin u32 ven_msg_data_0; /* cr16 */
496e0832faSShawn Lin u32 ven_msg_data_1; /* cr17 */
506e0832faSShawn Lin u32 ven_msi_0; /* cr18 */
516e0832faSShawn Lin u32 ven_msi_1; /* cr19 */
526e0832faSShawn Lin u32 mst_rmisc; /* cr20 */
536e0832faSShawn Lin };
546e0832faSShawn Lin
556e0832faSShawn Lin /* CR0 ID */
566e0832faSShawn Lin #define APP_LTSSM_ENABLE_ID 3
576e0832faSShawn Lin #define DEVICE_TYPE_RC (4 << 25)
586e0832faSShawn Lin #define MISCTRL_EN_ID 30
596e0832faSShawn Lin #define REG_TRANSLATION_ENABLE 31
606e0832faSShawn Lin
616e0832faSShawn Lin /* CR3 ID */
626e0832faSShawn Lin #define XMLH_LINK_UP (1 << 6)
636e0832faSShawn Lin
646e0832faSShawn Lin /* CR6 */
656e0832faSShawn Lin #define MSI_CTRL_INT (1 << 26)
666e0832faSShawn Lin
676e0832faSShawn Lin #define to_spear13xx_pcie(x) dev_get_drvdata((x)->dev)
686e0832faSShawn Lin
spear13xx_pcie_start_link(struct dw_pcie * pci)69886a9c13SRob Herring static int spear13xx_pcie_start_link(struct dw_pcie *pci)
706e0832faSShawn Lin {
71886a9c13SRob Herring struct spear13xx_pcie *spear13xx_pcie = to_spear13xx_pcie(pci);
7273a0c2beSBjorn Helgaas struct pcie_app_reg __iomem *app_reg = spear13xx_pcie->app_base;
736e0832faSShawn Lin
746e0832faSShawn Lin /* enable ltssm */
756e0832faSShawn Lin writel(DEVICE_TYPE_RC | (1 << MISCTRL_EN_ID)
766e0832faSShawn Lin | (1 << APP_LTSSM_ENABLE_ID)
776e0832faSShawn Lin | ((u32)1 << REG_TRANSLATION_ENABLE),
786e0832faSShawn Lin &app_reg->app_ctrl_0);
796e0832faSShawn Lin
80886a9c13SRob Herring return 0;
816e0832faSShawn Lin }
826e0832faSShawn Lin
spear13xx_pcie_irq_handler(int irq,void * arg)836e0832faSShawn Lin static irqreturn_t spear13xx_pcie_irq_handler(int irq, void *arg)
846e0832faSShawn Lin {
856e0832faSShawn Lin struct spear13xx_pcie *spear13xx_pcie = arg;
8673a0c2beSBjorn Helgaas struct pcie_app_reg __iomem *app_reg = spear13xx_pcie->app_base;
876e0832faSShawn Lin struct dw_pcie *pci = spear13xx_pcie->pci;
8860b3c27fSSerge Semin struct dw_pcie_rp *pp = &pci->pp;
896e0832faSShawn Lin unsigned int status;
906e0832faSShawn Lin
916e0832faSShawn Lin status = readl(&app_reg->int_sts);
926e0832faSShawn Lin
936e0832faSShawn Lin if (status & MSI_CTRL_INT) {
946e0832faSShawn Lin BUG_ON(!IS_ENABLED(CONFIG_PCI_MSI));
956e0832faSShawn Lin dw_handle_msi_irq(pp);
966e0832faSShawn Lin }
976e0832faSShawn Lin
986e0832faSShawn Lin writel(status, &app_reg->int_clr);
996e0832faSShawn Lin
1006e0832faSShawn Lin return IRQ_HANDLED;
1016e0832faSShawn Lin }
1026e0832faSShawn Lin
spear13xx_pcie_enable_interrupts(struct spear13xx_pcie * spear13xx_pcie)1036e0832faSShawn Lin static void spear13xx_pcie_enable_interrupts(struct spear13xx_pcie *spear13xx_pcie)
1046e0832faSShawn Lin {
10573a0c2beSBjorn Helgaas struct pcie_app_reg __iomem *app_reg = spear13xx_pcie->app_base;
1066e0832faSShawn Lin
1076e0832faSShawn Lin /* Enable MSI interrupt */
10859fbab1aSRob Herring if (IS_ENABLED(CONFIG_PCI_MSI))
1096e0832faSShawn Lin writel(readl(&app_reg->int_mask) |
1106e0832faSShawn Lin MSI_CTRL_INT, &app_reg->int_mask);
1116e0832faSShawn Lin }
1126e0832faSShawn Lin
spear13xx_pcie_link_up(struct dw_pcie * pci)1136e0832faSShawn Lin static int spear13xx_pcie_link_up(struct dw_pcie *pci)
1146e0832faSShawn Lin {
1156e0832faSShawn Lin struct spear13xx_pcie *spear13xx_pcie = to_spear13xx_pcie(pci);
11673a0c2beSBjorn Helgaas struct pcie_app_reg __iomem *app_reg = spear13xx_pcie->app_base;
1176e0832faSShawn Lin
1186e0832faSShawn Lin if (readl(&app_reg->app_status_1) & XMLH_LINK_UP)
1196e0832faSShawn Lin return 1;
1206e0832faSShawn Lin
1216e0832faSShawn Lin return 0;
1226e0832faSShawn Lin }
1236e0832faSShawn Lin
spear13xx_pcie_host_init(struct dw_pcie_rp * pp)12460b3c27fSSerge Semin static int spear13xx_pcie_host_init(struct dw_pcie_rp *pp)
1256e0832faSShawn Lin {
1266e0832faSShawn Lin struct dw_pcie *pci = to_dw_pcie_from_pp(pp);
1276e0832faSShawn Lin struct spear13xx_pcie *spear13xx_pcie = to_spear13xx_pcie(pci);
128886a9c13SRob Herring u32 exp_cap_off = dw_pcie_find_capability(pci, PCI_CAP_ID_EXP);
129886a9c13SRob Herring u32 val;
1306e0832faSShawn Lin
131a0fd361dSRob Herring spear13xx_pcie->app_base = pci->dbi_base + 0x2000;
132a0fd361dSRob Herring
133886a9c13SRob Herring /*
134886a9c13SRob Herring * this controller support only 128 bytes read size, however its
135886a9c13SRob Herring * default value in capability register is 512 bytes. So force
136886a9c13SRob Herring * it to 128 here.
137886a9c13SRob Herring */
138886a9c13SRob Herring val = dw_pcie_readw_dbi(pci, exp_cap_off + PCI_EXP_DEVCTL);
139886a9c13SRob Herring val &= ~PCI_EXP_DEVCTL_READRQ;
140886a9c13SRob Herring dw_pcie_writew_dbi(pci, exp_cap_off + PCI_EXP_DEVCTL, val);
141886a9c13SRob Herring
142886a9c13SRob Herring dw_pcie_writew_dbi(pci, PCI_VENDOR_ID, 0x104A);
143886a9c13SRob Herring dw_pcie_writew_dbi(pci, PCI_DEVICE_ID, 0xCD80);
144886a9c13SRob Herring
1456e0832faSShawn Lin spear13xx_pcie_enable_interrupts(spear13xx_pcie);
1466e0832faSShawn Lin
1476e0832faSShawn Lin return 0;
1486e0832faSShawn Lin }
1496e0832faSShawn Lin
1506e0832faSShawn Lin static const struct dw_pcie_host_ops spear13xx_pcie_host_ops = {
1516e0832faSShawn Lin .host_init = spear13xx_pcie_host_init,
1526e0832faSShawn Lin };
1536e0832faSShawn Lin
spear13xx_add_pcie_port(struct spear13xx_pcie * spear13xx_pcie,struct platform_device * pdev)1546e0832faSShawn Lin static int spear13xx_add_pcie_port(struct spear13xx_pcie *spear13xx_pcie,
1556e0832faSShawn Lin struct platform_device *pdev)
1566e0832faSShawn Lin {
1576e0832faSShawn Lin struct dw_pcie *pci = spear13xx_pcie->pci;
15860b3c27fSSerge Semin struct dw_pcie_rp *pp = &pci->pp;
1596e0832faSShawn Lin struct device *dev = &pdev->dev;
1606e0832faSShawn Lin int ret;
1616e0832faSShawn Lin
1626e0832faSShawn Lin pp->irq = platform_get_irq(pdev, 0);
163caecb05cSKrzysztof Wilczyński if (pp->irq < 0)
1646e0832faSShawn Lin return pp->irq;
165caecb05cSKrzysztof Wilczyński
1666e0832faSShawn Lin ret = devm_request_irq(dev, pp->irq, spear13xx_pcie_irq_handler,
1676e0832faSShawn Lin IRQF_SHARED | IRQF_NO_THREAD,
1686e0832faSShawn Lin "spear1340-pcie", spear13xx_pcie);
1696e0832faSShawn Lin if (ret) {
1706e0832faSShawn Lin dev_err(dev, "failed to request irq %d\n", pp->irq);
1716e0832faSShawn Lin return ret;
1726e0832faSShawn Lin }
1736e0832faSShawn Lin
1746e0832faSShawn Lin pp->ops = &spear13xx_pcie_host_ops;
175*db388348SDmitry Baryshkov pp->msi_irq[0] = -ENODEV;
1766e0832faSShawn Lin
1776e0832faSShawn Lin ret = dw_pcie_host_init(pp);
1786e0832faSShawn Lin if (ret) {
1796e0832faSShawn Lin dev_err(dev, "failed to initialize host\n");
1806e0832faSShawn Lin return ret;
1816e0832faSShawn Lin }
1826e0832faSShawn Lin
1836e0832faSShawn Lin return 0;
1846e0832faSShawn Lin }
1856e0832faSShawn Lin
1866e0832faSShawn Lin static const struct dw_pcie_ops dw_pcie_ops = {
1876e0832faSShawn Lin .link_up = spear13xx_pcie_link_up,
188886a9c13SRob Herring .start_link = spear13xx_pcie_start_link,
1896e0832faSShawn Lin };
1906e0832faSShawn Lin
spear13xx_pcie_probe(struct platform_device * pdev)1916e0832faSShawn Lin static int spear13xx_pcie_probe(struct platform_device *pdev)
1926e0832faSShawn Lin {
1936e0832faSShawn Lin struct device *dev = &pdev->dev;
1946e0832faSShawn Lin struct dw_pcie *pci;
1956e0832faSShawn Lin struct spear13xx_pcie *spear13xx_pcie;
1966e0832faSShawn Lin struct device_node *np = dev->of_node;
1976e0832faSShawn Lin int ret;
1986e0832faSShawn Lin
1996e0832faSShawn Lin spear13xx_pcie = devm_kzalloc(dev, sizeof(*spear13xx_pcie), GFP_KERNEL);
2006e0832faSShawn Lin if (!spear13xx_pcie)
2016e0832faSShawn Lin return -ENOMEM;
2026e0832faSShawn Lin
2036e0832faSShawn Lin pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL);
2046e0832faSShawn Lin if (!pci)
2056e0832faSShawn Lin return -ENOMEM;
2066e0832faSShawn Lin
2076e0832faSShawn Lin pci->dev = dev;
2086e0832faSShawn Lin pci->ops = &dw_pcie_ops;
2096e0832faSShawn Lin
2106e0832faSShawn Lin spear13xx_pcie->pci = pci;
2116e0832faSShawn Lin
2126e0832faSShawn Lin spear13xx_pcie->phy = devm_phy_get(dev, "pcie-phy");
2136e0832faSShawn Lin if (IS_ERR(spear13xx_pcie->phy)) {
2146e0832faSShawn Lin ret = PTR_ERR(spear13xx_pcie->phy);
2156e0832faSShawn Lin if (ret == -EPROBE_DEFER)
2166e0832faSShawn Lin dev_info(dev, "probe deferred\n");
2176e0832faSShawn Lin else
2186e0832faSShawn Lin dev_err(dev, "couldn't get pcie-phy\n");
2196e0832faSShawn Lin return ret;
2206e0832faSShawn Lin }
2216e0832faSShawn Lin
2226e0832faSShawn Lin phy_init(spear13xx_pcie->phy);
2236e0832faSShawn Lin
2246e0832faSShawn Lin spear13xx_pcie->clk = devm_clk_get(dev, NULL);
2256e0832faSShawn Lin if (IS_ERR(spear13xx_pcie->clk)) {
2266e0832faSShawn Lin dev_err(dev, "couldn't get clk for pcie\n");
2276e0832faSShawn Lin return PTR_ERR(spear13xx_pcie->clk);
2286e0832faSShawn Lin }
2296e0832faSShawn Lin ret = clk_prepare_enable(spear13xx_pcie->clk);
2306e0832faSShawn Lin if (ret) {
2316e0832faSShawn Lin dev_err(dev, "couldn't enable clk for pcie\n");
2326e0832faSShawn Lin return ret;
2336e0832faSShawn Lin }
2346e0832faSShawn Lin
2356e0832faSShawn Lin if (of_property_read_bool(np, "st,pcie-is-gen1"))
23639bc5006SRob Herring pci->link_gen = 1;
2376e0832faSShawn Lin
2386e0832faSShawn Lin platform_set_drvdata(pdev, spear13xx_pcie);
2396e0832faSShawn Lin
2406e0832faSShawn Lin ret = spear13xx_add_pcie_port(spear13xx_pcie, pdev);
2416e0832faSShawn Lin if (ret < 0)
2426e0832faSShawn Lin goto fail_clk;
2436e0832faSShawn Lin
2446e0832faSShawn Lin return 0;
2456e0832faSShawn Lin
2466e0832faSShawn Lin fail_clk:
2476e0832faSShawn Lin clk_disable_unprepare(spear13xx_pcie->clk);
2486e0832faSShawn Lin
2496e0832faSShawn Lin return ret;
2506e0832faSShawn Lin }
2516e0832faSShawn Lin
2526e0832faSShawn Lin static const struct of_device_id spear13xx_pcie_of_match[] = {
2536e0832faSShawn Lin { .compatible = "st,spear1340-pcie", },
2546e0832faSShawn Lin {},
2556e0832faSShawn Lin };
2566e0832faSShawn Lin
2576e0832faSShawn Lin static struct platform_driver spear13xx_pcie_driver = {
2586e0832faSShawn Lin .probe = spear13xx_pcie_probe,
2596e0832faSShawn Lin .driver = {
2606e0832faSShawn Lin .name = "spear-pcie",
2611dff012fSBjorn Helgaas .of_match_table = spear13xx_pcie_of_match,
2626e0832faSShawn Lin .suppress_bind_attrs = true,
2636e0832faSShawn Lin },
2646e0832faSShawn Lin };
2656e0832faSShawn Lin
2666e0832faSShawn Lin builtin_platform_driver(spear13xx_pcie_driver);
267