16e0832faSShawn Lin // SPDX-License-Identifier: GPL-2.0 26e0832faSShawn Lin /* 36e0832faSShawn Lin * PCIe RC driver for Synopsys DesignWare Core 46e0832faSShawn Lin * 56e0832faSShawn Lin * Copyright (C) 2015-2016 Synopsys, Inc. (www.synopsys.com) 66e0832faSShawn Lin * 76e0832faSShawn Lin * Authors: Joao Pinto <Joao.Pinto@synopsys.com> 86e0832faSShawn Lin */ 96e0832faSShawn Lin #include <linux/clk.h> 106e0832faSShawn Lin #include <linux/delay.h> 116e0832faSShawn Lin #include <linux/gpio.h> 126e0832faSShawn Lin #include <linux/interrupt.h> 136e0832faSShawn Lin #include <linux/kernel.h> 146e0832faSShawn Lin #include <linux/init.h> 156e0832faSShawn Lin #include <linux/of_device.h> 166e0832faSShawn Lin #include <linux/pci.h> 176e0832faSShawn Lin #include <linux/platform_device.h> 186e0832faSShawn Lin #include <linux/resource.h> 196e0832faSShawn Lin #include <linux/types.h> 206e0832faSShawn Lin #include <linux/regmap.h> 216e0832faSShawn Lin 226e0832faSShawn Lin #include "pcie-designware.h" 236e0832faSShawn Lin 246e0832faSShawn Lin struct dw_plat_pcie { 256e0832faSShawn Lin struct dw_pcie *pci; 266e0832faSShawn Lin struct regmap *regmap; 276e0832faSShawn Lin enum dw_pcie_device_mode mode; 286e0832faSShawn Lin }; 296e0832faSShawn Lin 306e0832faSShawn Lin struct dw_plat_pcie_of_data { 316e0832faSShawn Lin enum dw_pcie_device_mode mode; 326e0832faSShawn Lin }; 336e0832faSShawn Lin 346e0832faSShawn Lin static const struct of_device_id dw_plat_pcie_of_match[]; 356e0832faSShawn Lin 366e0832faSShawn Lin static int dw_plat_pcie_host_init(struct pcie_port *pp) 376e0832faSShawn Lin { 386e0832faSShawn Lin struct dw_pcie *pci = to_dw_pcie_from_pp(pp); 396e0832faSShawn Lin 406e0832faSShawn Lin dw_pcie_setup_rc(pp); 416e0832faSShawn Lin dw_pcie_wait_for_link(pci); 426e0832faSShawn Lin dw_pcie_msi_init(pp); 436e0832faSShawn Lin 446e0832faSShawn Lin return 0; 456e0832faSShawn Lin } 466e0832faSShawn Lin 476e0832faSShawn Lin static void dw_plat_set_num_vectors(struct pcie_port *pp) 486e0832faSShawn Lin { 496e0832faSShawn Lin pp->num_vectors = MAX_MSI_IRQS; 506e0832faSShawn Lin } 516e0832faSShawn Lin 526e0832faSShawn Lin static const struct dw_pcie_host_ops dw_plat_pcie_host_ops = { 536e0832faSShawn Lin .host_init = dw_plat_pcie_host_init, 546e0832faSShawn Lin .set_num_vectors = dw_plat_set_num_vectors, 556e0832faSShawn Lin }; 566e0832faSShawn Lin 576e0832faSShawn Lin static int dw_plat_pcie_establish_link(struct dw_pcie *pci) 586e0832faSShawn Lin { 596e0832faSShawn Lin return 0; 606e0832faSShawn Lin } 616e0832faSShawn Lin 626e0832faSShawn Lin static const struct dw_pcie_ops dw_pcie_ops = { 636e0832faSShawn Lin .start_link = dw_plat_pcie_establish_link, 646e0832faSShawn Lin }; 656e0832faSShawn Lin 666e0832faSShawn Lin static void dw_plat_pcie_ep_init(struct dw_pcie_ep *ep) 676e0832faSShawn Lin { 686e0832faSShawn Lin struct dw_pcie *pci = to_dw_pcie_from_ep(ep); 696e0832faSShawn Lin enum pci_barno bar; 706e0832faSShawn Lin 71c9c13ba4SDenis Efremov for (bar = 0; bar < PCI_STD_NUM_BARS; bar++) 726e0832faSShawn Lin dw_pcie_ep_reset_bar(pci, bar); 736e0832faSShawn Lin } 746e0832faSShawn Lin 756e0832faSShawn Lin static int dw_plat_pcie_ep_raise_irq(struct dw_pcie_ep *ep, u8 func_no, 766e0832faSShawn Lin enum pci_epc_irq_type type, 77d3c70a98SGustavo Pimentel u16 interrupt_num) 786e0832faSShawn Lin { 796e0832faSShawn Lin struct dw_pcie *pci = to_dw_pcie_from_ep(ep); 806e0832faSShawn Lin 816e0832faSShawn Lin switch (type) { 826e0832faSShawn Lin case PCI_EPC_IRQ_LEGACY: 83cb22d40bSGustavo Pimentel return dw_pcie_ep_raise_legacy_irq(ep, func_no); 846e0832faSShawn Lin case PCI_EPC_IRQ_MSI: 856e0832faSShawn Lin return dw_pcie_ep_raise_msi_irq(ep, func_no, interrupt_num); 86beb4641aSGustavo Pimentel case PCI_EPC_IRQ_MSIX: 87beb4641aSGustavo Pimentel return dw_pcie_ep_raise_msix_irq(ep, func_no, interrupt_num); 886e0832faSShawn Lin default: 896e0832faSShawn Lin dev_err(pci->dev, "UNKNOWN IRQ type\n"); 906e0832faSShawn Lin } 916e0832faSShawn Lin 926e0832faSShawn Lin return 0; 936e0832faSShawn Lin } 946e0832faSShawn Lin 953b4322e5SKishon Vijay Abraham I static const struct pci_epc_features dw_plat_pcie_epc_features = { 963b4322e5SKishon Vijay Abraham I .linkup_notifier = false, 973b4322e5SKishon Vijay Abraham I .msi_capable = true, 983b4322e5SKishon Vijay Abraham I .msix_capable = true, 993b4322e5SKishon Vijay Abraham I }; 1003b4322e5SKishon Vijay Abraham I 1013b4322e5SKishon Vijay Abraham I static const struct pci_epc_features* 1023b4322e5SKishon Vijay Abraham I dw_plat_pcie_get_features(struct dw_pcie_ep *ep) 1033b4322e5SKishon Vijay Abraham I { 1043b4322e5SKishon Vijay Abraham I return &dw_plat_pcie_epc_features; 1053b4322e5SKishon Vijay Abraham I } 1063b4322e5SKishon Vijay Abraham I 107626961ddSKishon Vijay Abraham I static const struct dw_pcie_ep_ops pcie_ep_ops = { 1086e0832faSShawn Lin .ep_init = dw_plat_pcie_ep_init, 1096e0832faSShawn Lin .raise_irq = dw_plat_pcie_ep_raise_irq, 1103b4322e5SKishon Vijay Abraham I .get_features = dw_plat_pcie_get_features, 1116e0832faSShawn Lin }; 1126e0832faSShawn Lin 1136e0832faSShawn Lin static int dw_plat_add_pcie_port(struct dw_plat_pcie *dw_plat_pcie, 1146e0832faSShawn Lin struct platform_device *pdev) 1156e0832faSShawn Lin { 1166e0832faSShawn Lin struct dw_pcie *pci = dw_plat_pcie->pci; 1176e0832faSShawn Lin struct pcie_port *pp = &pci->pp; 1186e0832faSShawn Lin struct device *dev = &pdev->dev; 1196e0832faSShawn Lin int ret; 1206e0832faSShawn Lin 1216e0832faSShawn Lin pp->irq = platform_get_irq(pdev, 1); 1226e0832faSShawn Lin if (pp->irq < 0) 1236e0832faSShawn Lin return pp->irq; 1246e0832faSShawn Lin 1256e0832faSShawn Lin if (IS_ENABLED(CONFIG_PCI_MSI)) { 1266e0832faSShawn Lin pp->msi_irq = platform_get_irq(pdev, 0); 1276e0832faSShawn Lin if (pp->msi_irq < 0) 1286e0832faSShawn Lin return pp->msi_irq; 1296e0832faSShawn Lin } 1306e0832faSShawn Lin 1316e0832faSShawn Lin pp->ops = &dw_plat_pcie_host_ops; 1326e0832faSShawn Lin 1336e0832faSShawn Lin ret = dw_pcie_host_init(pp); 1346e0832faSShawn Lin if (ret) { 1356e0832faSShawn Lin dev_err(dev, "Failed to initialize host\n"); 1366e0832faSShawn Lin return ret; 1376e0832faSShawn Lin } 1386e0832faSShawn Lin 1396e0832faSShawn Lin return 0; 1406e0832faSShawn Lin } 1416e0832faSShawn Lin 1426e0832faSShawn Lin static int dw_plat_pcie_probe(struct platform_device *pdev) 1436e0832faSShawn Lin { 1446e0832faSShawn Lin struct device *dev = &pdev->dev; 1456e0832faSShawn Lin struct dw_plat_pcie *dw_plat_pcie; 1466e0832faSShawn Lin struct dw_pcie *pci; 1476e0832faSShawn Lin int ret; 1486e0832faSShawn Lin const struct of_device_id *match; 1496e0832faSShawn Lin const struct dw_plat_pcie_of_data *data; 1506e0832faSShawn Lin enum dw_pcie_device_mode mode; 1516e0832faSShawn Lin 1526e0832faSShawn Lin match = of_match_device(dw_plat_pcie_of_match, dev); 1536e0832faSShawn Lin if (!match) 1546e0832faSShawn Lin return -EINVAL; 1556e0832faSShawn Lin 1566e0832faSShawn Lin data = (struct dw_plat_pcie_of_data *)match->data; 1576e0832faSShawn Lin mode = (enum dw_pcie_device_mode)data->mode; 1586e0832faSShawn Lin 1596e0832faSShawn Lin dw_plat_pcie = devm_kzalloc(dev, sizeof(*dw_plat_pcie), GFP_KERNEL); 1606e0832faSShawn Lin if (!dw_plat_pcie) 1616e0832faSShawn Lin return -ENOMEM; 1626e0832faSShawn Lin 1636e0832faSShawn Lin pci = devm_kzalloc(dev, sizeof(*pci), GFP_KERNEL); 1646e0832faSShawn Lin if (!pci) 1656e0832faSShawn Lin return -ENOMEM; 1666e0832faSShawn Lin 1676e0832faSShawn Lin pci->dev = dev; 1686e0832faSShawn Lin pci->ops = &dw_pcie_ops; 1696e0832faSShawn Lin 1706e0832faSShawn Lin dw_plat_pcie->pci = pci; 1716e0832faSShawn Lin dw_plat_pcie->mode = mode; 1726e0832faSShawn Lin 1736e0832faSShawn Lin platform_set_drvdata(pdev, dw_plat_pcie); 1746e0832faSShawn Lin 1756e0832faSShawn Lin switch (dw_plat_pcie->mode) { 1766e0832faSShawn Lin case DW_PCIE_RC_TYPE: 1776e0832faSShawn Lin if (!IS_ENABLED(CONFIG_PCIE_DW_PLAT_HOST)) 1786e0832faSShawn Lin return -ENODEV; 1796e0832faSShawn Lin 1806e0832faSShawn Lin ret = dw_plat_add_pcie_port(dw_plat_pcie, pdev); 1816e0832faSShawn Lin if (ret < 0) 1826e0832faSShawn Lin return ret; 1836e0832faSShawn Lin break; 1846e0832faSShawn Lin case DW_PCIE_EP_TYPE: 1856e0832faSShawn Lin if (!IS_ENABLED(CONFIG_PCIE_DW_PLAT_EP)) 1866e0832faSShawn Lin return -ENODEV; 1876e0832faSShawn Lin 188*a0fd361dSRob Herring pci->ep.ops = &pcie_ep_ops; 189*a0fd361dSRob Herring return dw_pcie_ep_init(&pci->ep); 1906e0832faSShawn Lin break; 1916e0832faSShawn Lin default: 1926e0832faSShawn Lin dev_err(dev, "INVALID device type %d\n", dw_plat_pcie->mode); 1936e0832faSShawn Lin } 1946e0832faSShawn Lin 1956e0832faSShawn Lin return 0; 1966e0832faSShawn Lin } 1976e0832faSShawn Lin 1986e0832faSShawn Lin static const struct dw_plat_pcie_of_data dw_plat_pcie_rc_of_data = { 1996e0832faSShawn Lin .mode = DW_PCIE_RC_TYPE, 2006e0832faSShawn Lin }; 2016e0832faSShawn Lin 2026e0832faSShawn Lin static const struct dw_plat_pcie_of_data dw_plat_pcie_ep_of_data = { 2036e0832faSShawn Lin .mode = DW_PCIE_EP_TYPE, 2046e0832faSShawn Lin }; 2056e0832faSShawn Lin 2066e0832faSShawn Lin static const struct of_device_id dw_plat_pcie_of_match[] = { 2076e0832faSShawn Lin { 2086e0832faSShawn Lin .compatible = "snps,dw-pcie", 2096e0832faSShawn Lin .data = &dw_plat_pcie_rc_of_data, 2106e0832faSShawn Lin }, 2116e0832faSShawn Lin { 2126e0832faSShawn Lin .compatible = "snps,dw-pcie-ep", 2136e0832faSShawn Lin .data = &dw_plat_pcie_ep_of_data, 2146e0832faSShawn Lin }, 2156e0832faSShawn Lin {}, 2166e0832faSShawn Lin }; 2176e0832faSShawn Lin 2186e0832faSShawn Lin static struct platform_driver dw_plat_pcie_driver = { 2196e0832faSShawn Lin .driver = { 2206e0832faSShawn Lin .name = "dw-pcie", 2216e0832faSShawn Lin .of_match_table = dw_plat_pcie_of_match, 2226e0832faSShawn Lin .suppress_bind_attrs = true, 2236e0832faSShawn Lin }, 2246e0832faSShawn Lin .probe = dw_plat_pcie_probe, 2256e0832faSShawn Lin }; 2266e0832faSShawn Lin builtin_platform_driver(dw_plat_pcie_driver); 227