125763b3cSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only 2f5b89e41SKrzysztof Hałasa /* 3f5b89e41SKrzysztof Hałasa * Intel IXP4xx HSS (synchronous serial port) driver for Linux 4f5b89e41SKrzysztof Hałasa * 5f5b89e41SKrzysztof Hałasa * Copyright (C) 2007-2008 Krzysztof Hałasa <khc@pm.waw.pl> 6f5b89e41SKrzysztof Hałasa */ 7f5b89e41SKrzysztof Hałasa 8c75bb2c6SJoe Perches #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt 9c75bb2c6SJoe Perches 100b836dddSFlorian Fainelli #include <linux/module.h> 11f5b89e41SKrzysztof Hałasa #include <linux/bitops.h> 12f5b89e41SKrzysztof Hałasa #include <linux/cdev.h> 13f5b89e41SKrzysztof Hałasa #include <linux/dma-mapping.h> 14f5b89e41SKrzysztof Hałasa #include <linux/dmapool.h> 15f5b89e41SKrzysztof Hałasa #include <linux/fs.h> 16f5b89e41SKrzysztof Hałasa #include <linux/hdlc.h> 17f5b89e41SKrzysztof Hałasa #include <linux/io.h> 18f5b89e41SKrzysztof Hałasa #include <linux/kernel.h> 19*e1721881SLinus Walleij #include <linux/mfd/syscon.h> 20f5b89e41SKrzysztof Hałasa #include <linux/platform_device.h> 21f5b89e41SKrzysztof Hałasa #include <linux/poll.h> 22*e1721881SLinus Walleij #include <linux/regmap.h> 235a0e3ad6STejun Heo #include <linux/slab.h> 2435aefaadSLinus Walleij #include <linux/gpio/consumer.h> 2535aefaadSLinus Walleij #include <linux/of.h> 264af20dc5SLinus Walleij #include <linux/soc/ixp4xx/npe.h> 274af20dc5SLinus Walleij #include <linux/soc/ixp4xx/qmgr.h> 2809aa9aabSArnd Bergmann #include <linux/soc/ixp4xx/cpu.h> 29f5b89e41SKrzysztof Hałasa 3035aefaadSLinus Walleij /* This is what all IXP4xx platforms we know uses, if more frequencies 3135aefaadSLinus Walleij * are needed, we need to migrate to the clock framework. 3235aefaadSLinus Walleij */ 3335aefaadSLinus Walleij #define IXP4XX_TIMER_FREQ 66666000 3435aefaadSLinus Walleij 35f5b89e41SKrzysztof Hałasa #define DEBUG_DESC 0 36f5b89e41SKrzysztof Hałasa #define DEBUG_RX 0 37f5b89e41SKrzysztof Hałasa #define DEBUG_TX 0 38f5b89e41SKrzysztof Hałasa #define DEBUG_PKT_BYTES 0 39f5b89e41SKrzysztof Hałasa #define DEBUG_CLOSE 0 40f5b89e41SKrzysztof Hałasa 41f5b89e41SKrzysztof Hałasa #define DRV_NAME "ixp4xx_hss" 42f5b89e41SKrzysztof Hałasa 43f5b89e41SKrzysztof Hałasa #define PKT_EXTRA_FLAGS 0 /* orig 1 */ 44f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES 1 /* 1, 2 or 4 */ 45f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW 4 /* total 4 dwords per HSS */ 46f5b89e41SKrzysztof Hałasa 47f5b89e41SKrzysztof Hałasa #define RX_DESCS 16 /* also length of all RX queues */ 48f5b89e41SKrzysztof Hałasa #define TX_DESCS 16 /* also length of all TX queues */ 49f5b89e41SKrzysztof Hałasa 50f5b89e41SKrzysztof Hałasa #define POOL_ALLOC_SIZE (sizeof(struct desc) * (RX_DESCS + TX_DESCS)) 51f5b89e41SKrzysztof Hałasa #define RX_SIZE (HDLC_MAX_MRU + 4) /* NPE needs more space */ 52f5b89e41SKrzysztof Hałasa #define MAX_CLOSE_WAIT 1000 /* microseconds */ 53f5b89e41SKrzysztof Hałasa #define HSS_COUNT 2 54f5b89e41SKrzysztof Hałasa #define FRAME_SIZE 256 /* doesn't matter at this point */ 55f5b89e41SKrzysztof Hałasa #define FRAME_OFFSET 0 56f5b89e41SKrzysztof Hałasa #define MAX_CHANNELS (FRAME_SIZE / 8) 57f5b89e41SKrzysztof Hałasa 58f5b89e41SKrzysztof Hałasa #define NAPI_WEIGHT 16 59f5b89e41SKrzysztof Hałasa 60f5b89e41SKrzysztof Hałasa /* Queue IDs */ 61f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RX_QUEUE 13 /* orig size = 32 dwords */ 62f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX0_QUEUE 14 /* orig size = 16 dwords */ 63f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX1_QUEUE 15 64f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX2_QUEUE 16 65f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX3_QUEUE 17 66f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE0_QUEUE 18 /* orig size = 16 dwords */ 67f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE1_QUEUE 19 68f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE2_QUEUE 20 69f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE3_QUEUE 21 70f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TXDONE_QUEUE 22 /* orig size = 64 dwords */ 71f5b89e41SKrzysztof Hałasa 72f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RX_QUEUE 0 73f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX0_QUEUE 5 74f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX1_QUEUE 6 75f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX2_QUEUE 7 76f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX3_QUEUE 8 77f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE0_QUEUE 1 78f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE1_QUEUE 2 79f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE2_QUEUE 3 80f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE3_QUEUE 4 81f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TXDONE_QUEUE 9 82f5b89e41SKrzysztof Hałasa 83f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_HDLC 0 84f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_RAW 1 85f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KMODE 2 86f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KENDIAN_MSB 4 87f5b89e41SKrzysztof Hałasa 88f5b89e41SKrzysztof Hałasa /* PKT_PIPE_HDLC_CFG_WRITE flags */ 89f5b89e41SKrzysztof Hałasa #define PKT_HDLC_IDLE_ONES 0x1 /* default = flags */ 90f5b89e41SKrzysztof Hałasa #define PKT_HDLC_CRC_32 0x2 /* default = CRC-16 */ 91f5b89e41SKrzysztof Hałasa #define PKT_HDLC_MSB_ENDIAN 0x4 /* default = LE */ 92f5b89e41SKrzysztof Hałasa 93f5b89e41SKrzysztof Hałasa /* hss_config, PCRs */ 94f5b89e41SKrzysztof Hałasa /* Frame sync sampling, default = active low */ 95f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_ACTIVE_HIGH 0x40000000 96f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_FALLINGEDGE 0x80000000 97f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_RISINGEDGE 0xC0000000 98f5b89e41SKrzysztof Hałasa 99f5b89e41SKrzysztof Hałasa /* Frame sync pin: input (default) or output generated off a given clk edge */ 100f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_FALLING 0x20000000 101f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_RISING 0x30000000 102f5b89e41SKrzysztof Hałasa 103f5b89e41SKrzysztof Hałasa /* Frame and data clock sampling on edge, default = falling */ 104f5b89e41SKrzysztof Hałasa #define PCR_FCLK_EDGE_RISING 0x08000000 105f5b89e41SKrzysztof Hałasa #define PCR_DCLK_EDGE_RISING 0x04000000 106f5b89e41SKrzysztof Hałasa 107f5b89e41SKrzysztof Hałasa /* Clock direction, default = input */ 108f5b89e41SKrzysztof Hałasa #define PCR_SYNC_CLK_DIR_OUTPUT 0x02000000 109f5b89e41SKrzysztof Hałasa 110f5b89e41SKrzysztof Hałasa /* Generate/Receive frame pulses, default = enabled */ 111f5b89e41SKrzysztof Hałasa #define PCR_FRM_PULSE_DISABLED 0x01000000 112f5b89e41SKrzysztof Hałasa 113f5b89e41SKrzysztof Hałasa /* Data rate is full (default) or half the configured clk speed */ 114f5b89e41SKrzysztof Hałasa #define PCR_HALF_CLK_RATE 0x00200000 115f5b89e41SKrzysztof Hałasa 116f5b89e41SKrzysztof Hałasa /* Invert data between NPE and HSS FIFOs? (default = no) */ 117f5b89e41SKrzysztof Hałasa #define PCR_DATA_POLARITY_INVERT 0x00100000 118f5b89e41SKrzysztof Hałasa 119f5b89e41SKrzysztof Hałasa /* TX/RX endianness, default = LSB */ 120f5b89e41SKrzysztof Hałasa #define PCR_MSB_ENDIAN 0x00080000 121f5b89e41SKrzysztof Hałasa 122f5b89e41SKrzysztof Hałasa /* Normal (default) / open drain mode (TX only) */ 123f5b89e41SKrzysztof Hałasa #define PCR_TX_PINS_OPEN_DRAIN 0x00040000 124f5b89e41SKrzysztof Hałasa 125f5b89e41SKrzysztof Hałasa /* No framing bit transmitted and expected on RX? (default = framing bit) */ 126f5b89e41SKrzysztof Hałasa #define PCR_SOF_NO_FBIT 0x00020000 127f5b89e41SKrzysztof Hałasa 128f5b89e41SKrzysztof Hałasa /* Drive data pins? */ 129f5b89e41SKrzysztof Hałasa #define PCR_TX_DATA_ENABLE 0x00010000 130f5b89e41SKrzysztof Hałasa 131f5b89e41SKrzysztof Hałasa /* Voice 56k type: drive the data pins low (default), high, high Z */ 132f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH 0x00002000 133f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH_IMP 0x00004000 134f5b89e41SKrzysztof Hałasa 135f5b89e41SKrzysztof Hałasa /* Unassigned type: drive the data pins low (default), high, high Z */ 136f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH 0x00000800 137f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH_IMP 0x00001000 138f5b89e41SKrzysztof Hałasa 139f5b89e41SKrzysztof Hałasa /* T1 @ 1.544MHz only: Fbit dictated in FIFO (default) or high Z */ 140f5b89e41SKrzysztof Hałasa #define PCR_TX_FB_HIGH_IMP 0x00000400 141f5b89e41SKrzysztof Hałasa 142f5b89e41SKrzysztof Hałasa /* 56k data endiannes - which bit unused: high (default) or low */ 143f5b89e41SKrzysztof Hałasa #define PCR_TX_56KE_BIT_0_UNUSED 0x00000200 144f5b89e41SKrzysztof Hałasa 145f5b89e41SKrzysztof Hałasa /* 56k data transmission type: 32/8 bit data (default) or 56K data */ 146f5b89e41SKrzysztof Hałasa #define PCR_TX_56KS_56K_DATA 0x00000100 147f5b89e41SKrzysztof Hałasa 148f5b89e41SKrzysztof Hałasa /* hss_config, cCR */ 149f5b89e41SKrzysztof Hałasa /* Number of packetized clients, default = 1 */ 150f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_2_HDLC 0x04000000 151f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_3_OR_4HDLC 0x08000000 152f5b89e41SKrzysztof Hałasa 153f5b89e41SKrzysztof Hałasa /* default = no loopback */ 154f5b89e41SKrzysztof Hałasa #define CCR_LOOPBACK 0x02000000 155f5b89e41SKrzysztof Hałasa 156f5b89e41SKrzysztof Hałasa /* HSS number, default = 0 (first) */ 157f5b89e41SKrzysztof Hałasa #define CCR_SECOND_HSS 0x01000000 158f5b89e41SKrzysztof Hałasa 159f5b89e41SKrzysztof Hałasa /* hss_config, clkCR: main:10, num:10, denom:12 */ 160f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_EXP ((0x3FF << 22) | (2 << 12) | 15) /*65 KHz*/ 161f5b89e41SKrzysztof Hałasa 162f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_512KHZ ((130 << 22) | (2 << 12) | 15) 163f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1536KHZ ((43 << 22) | (18 << 12) | 47) 164f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1544KHZ ((43 << 22) | (33 << 12) | 192) 165f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_2048KHZ ((32 << 22) | (34 << 12) | 63) 166f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_4096KHZ ((16 << 22) | (34 << 12) | 127) 167f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_8192KHZ ((8 << 22) | (34 << 12) | 255) 168f5b89e41SKrzysztof Hałasa 169f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_512KHZ ((130 << 22) | (24 << 12) | 127) 170f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1536KHZ ((43 << 22) | (152 << 12) | 383) 171f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1544KHZ ((43 << 22) | (66 << 12) | 385) 172f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_2048KHZ ((32 << 22) | (280 << 12) | 511) 173f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_4096KHZ ((16 << 22) | (280 << 12) | 1023) 174f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_8192KHZ ((8 << 22) | (280 << 12) | 2047) 175f5b89e41SKrzysztof Hałasa 17617ce9764SPeng Li /* HSS_CONFIG_CLOCK_CR register consists of 3 parts: 1775dbc4650SKrzysztof Halasa * A (10 bits), B (10 bits) and C (12 bits). 1785dbc4650SKrzysztof Halasa * IXP42x HSS clock generator operation (verified with an oscilloscope): 1795dbc4650SKrzysztof Halasa * Each clock bit takes 7.5 ns (1 / 133.xx MHz). 1805dbc4650SKrzysztof Halasa * The clock sequence consists of (C - B) states of 0s and 1s, each state is 1815dbc4650SKrzysztof Halasa * A bits wide. It's followed by (B + 1) states of 0s and 1s, each state is 1825dbc4650SKrzysztof Halasa * (A + 1) bits wide. 1835dbc4650SKrzysztof Halasa * 1845dbc4650SKrzysztof Halasa * The resulting average clock frequency (assuming 33.333 MHz oscillator) is: 1855dbc4650SKrzysztof Halasa * freq = 66.666 MHz / (A + (B + 1) / (C + 1)) 18625985edcSLucas De Marchi * minimum freq = 66.666 MHz / (A + 1) 1875dbc4650SKrzysztof Halasa * maximum freq = 66.666 MHz / A 1885dbc4650SKrzysztof Halasa * 1895dbc4650SKrzysztof Halasa * Example: A = 2, B = 2, C = 7, CLOCK_CR register = 2 << 22 | 2 << 12 | 7 1905dbc4650SKrzysztof Halasa * freq = 66.666 MHz / (2 + (2 + 1) / (7 + 1)) = 28.07 MHz (Mb/s). 1915dbc4650SKrzysztof Halasa * The clock sequence is: 1100110011 (5 doubles) 000111000 (3 triples). 1925dbc4650SKrzysztof Halasa * The sequence takes (C - B) * A + (B + 1) * (A + 1) = 5 * 2 + 3 * 3 bits 1935dbc4650SKrzysztof Halasa * = 19 bits (each 7.5 ns long) = 142.5 ns (then the sequence repeats). 1945dbc4650SKrzysztof Halasa * The sequence consists of 4 complete clock periods, thus the average 1955dbc4650SKrzysztof Halasa * frequency (= clock rate) is 4 / 142.5 ns = 28.07 MHz (Mb/s). 1965dbc4650SKrzysztof Halasa * (max specified clock rate for IXP42x HSS is 8.192 Mb/s). 1975dbc4650SKrzysztof Halasa */ 198f5b89e41SKrzysztof Hałasa 199f5b89e41SKrzysztof Hałasa /* hss_config, LUT entries */ 200f5b89e41SKrzysztof Hałasa #define TDMMAP_UNASSIGNED 0 201f5b89e41SKrzysztof Hałasa #define TDMMAP_HDLC 1 /* HDLC - packetized */ 202f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE56K 2 /* Voice56K - 7-bit channelized */ 203f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE64K 3 /* Voice64K - 8-bit channelized */ 204f5b89e41SKrzysztof Hałasa 205f5b89e41SKrzysztof Hałasa /* offsets into HSS config */ 206f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_PCR 0x00 /* port configuration registers */ 207f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_PCR 0x04 208f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CORE_CR 0x08 /* loopback control, HSS# */ 209f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CLOCK_CR 0x0C /* clock generator control */ 210f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_FCR 0x10 /* frame configuration registers */ 211f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_FCR 0x14 212f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_LUT 0x18 /* channel look-up tables */ 213f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_LUT 0x38 214f5b89e41SKrzysztof Hałasa 215f5b89e41SKrzysztof Hałasa /* NPE command codes */ 216f5b89e41SKrzysztof Hałasa /* writes the ConfigWord value to the location specified by offset */ 217f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_WRITE 0x40 218f5b89e41SKrzysztof Hałasa 219f5b89e41SKrzysztof Hałasa /* triggers the NPE to load the contents of the configuration table */ 220f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_LOAD 0x41 221f5b89e41SKrzysztof Hałasa 222f5b89e41SKrzysztof Hałasa /* triggers the NPE to return an HssErrorReadResponse message */ 223f5b89e41SKrzysztof Hałasa #define PORT_ERROR_READ 0x42 224f5b89e41SKrzysztof Hałasa 225f5b89e41SKrzysztof Hałasa /* triggers the NPE to reset internal status and enable the HssPacketized 22617ce9764SPeng Li * operation for the flow specified by pPipe 22717ce9764SPeng Li */ 228f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_ENABLE 0x50 229f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_DISABLE 0x51 230f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES_WRITE 0x52 231f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW_WRITE 0x53 232f5b89e41SKrzysztof Hałasa #define PKT_PIPE_HDLC_CFG_WRITE 0x54 233f5b89e41SKrzysztof Hałasa #define PKT_PIPE_IDLE_PATTERN_WRITE 0x55 234f5b89e41SKrzysztof Hałasa #define PKT_PIPE_RX_SIZE_WRITE 0x56 235f5b89e41SKrzysztof Hałasa #define PKT_PIPE_MODE_WRITE 0x57 236f5b89e41SKrzysztof Hałasa 237f5b89e41SKrzysztof Hałasa /* HDLC packet status values - desc->status */ 23825985edcSLucas De Marchi #define ERR_SHUTDOWN 1 /* stop or shutdown occurrence */ 239f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ALIGN 2 /* HDLC alignment error */ 240f5b89e41SKrzysztof Hałasa #define ERR_HDLC_FCS 3 /* HDLC Frame Check Sum error */ 241f5b89e41SKrzysztof Hałasa #define ERR_RXFREE_Q_EMPTY 4 /* RX-free queue became empty while receiving 24217ce9764SPeng Li * this packet (if buf_len < pkt_len) 24317ce9764SPeng Li */ 244f5b89e41SKrzysztof Hałasa #define ERR_HDLC_TOO_LONG 5 /* HDLC frame size too long */ 245f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ABORT 6 /* abort sequence received */ 246f5b89e41SKrzysztof Hałasa #define ERR_DISCONNECTING 7 /* disconnect is in progress */ 247f5b89e41SKrzysztof Hałasa 248f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 249f5b89e41SKrzysztof Hałasa typedef struct sk_buff buffer_t; 250f5b89e41SKrzysztof Hałasa #define free_buffer dev_kfree_skb 251763284d4SYang Wei #define free_buffer_irq dev_consume_skb_irq 252f5b89e41SKrzysztof Hałasa #else 253f5b89e41SKrzysztof Hałasa typedef void buffer_t; 254f5b89e41SKrzysztof Hałasa #define free_buffer kfree 255f5b89e41SKrzysztof Hałasa #define free_buffer_irq kfree 256f5b89e41SKrzysztof Hałasa #endif 257f5b89e41SKrzysztof Hałasa 258f5b89e41SKrzysztof Hałasa struct port { 259f5b89e41SKrzysztof Hałasa struct device *dev; 260f5b89e41SKrzysztof Hałasa struct npe *npe; 26135aefaadSLinus Walleij unsigned int txreadyq; 26235aefaadSLinus Walleij unsigned int rxtrigq; 26335aefaadSLinus Walleij unsigned int rxfreeq; 26435aefaadSLinus Walleij unsigned int rxq; 26535aefaadSLinus Walleij unsigned int txq; 26635aefaadSLinus Walleij unsigned int txdoneq; 26735aefaadSLinus Walleij struct gpio_desc *cts; 26835aefaadSLinus Walleij struct gpio_desc *rts; 26935aefaadSLinus Walleij struct gpio_desc *dcd; 27035aefaadSLinus Walleij struct gpio_desc *dtr; 27135aefaadSLinus Walleij struct gpio_desc *clk_internal; 272f5b89e41SKrzysztof Hałasa struct net_device *netdev; 273f5b89e41SKrzysztof Hałasa struct napi_struct napi; 274f5b89e41SKrzysztof Hałasa buffer_t *rx_buff_tab[RX_DESCS], *tx_buff_tab[TX_DESCS]; 275f5b89e41SKrzysztof Hałasa struct desc *desc_tab; /* coherent */ 276504c28c8SArnd Bergmann dma_addr_t desc_tab_phys; 277f5b89e41SKrzysztof Hałasa unsigned int id; 278f5b89e41SKrzysztof Hałasa unsigned int clock_type, clock_rate, loopback; 279f5b89e41SKrzysztof Hałasa unsigned int initialized, carrier; 280f5b89e41SKrzysztof Hałasa u8 hdlc_cfg; 2815dbc4650SKrzysztof Halasa u32 clock_reg; 282f5b89e41SKrzysztof Hałasa }; 283f5b89e41SKrzysztof Hałasa 284f5b89e41SKrzysztof Hałasa /* NPE message structure */ 285f5b89e41SKrzysztof Hałasa struct msg { 286f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 287f5b89e41SKrzysztof Hałasa u8 cmd, unused, hss_port, index; 288f5b89e41SKrzysztof Hałasa union { 289f5b89e41SKrzysztof Hałasa struct { u8 data8a, data8b, data8c, data8d; }; 290f5b89e41SKrzysztof Hałasa struct { u16 data16a, data16b; }; 291f5b89e41SKrzysztof Hałasa struct { u32 data32; }; 292f5b89e41SKrzysztof Hałasa }; 293f5b89e41SKrzysztof Hałasa #else 294f5b89e41SKrzysztof Hałasa u8 index, hss_port, unused, cmd; 295f5b89e41SKrzysztof Hałasa union { 296f5b89e41SKrzysztof Hałasa struct { u8 data8d, data8c, data8b, data8a; }; 297f5b89e41SKrzysztof Hałasa struct { u16 data16b, data16a; }; 298f5b89e41SKrzysztof Hałasa struct { u32 data32; }; 299f5b89e41SKrzysztof Hałasa }; 300f5b89e41SKrzysztof Hałasa #endif 301f5b89e41SKrzysztof Hałasa }; 302f5b89e41SKrzysztof Hałasa 303f5b89e41SKrzysztof Hałasa /* HDLC packet descriptor */ 304f5b89e41SKrzysztof Hałasa struct desc { 305f5b89e41SKrzysztof Hałasa u32 next; /* pointer to next buffer, unused */ 306f5b89e41SKrzysztof Hałasa 307f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 308f5b89e41SKrzysztof Hałasa u16 buf_len; /* buffer length */ 309f5b89e41SKrzysztof Hałasa u16 pkt_len; /* packet length */ 310f5b89e41SKrzysztof Hałasa u32 data; /* pointer to data buffer in RAM */ 311f5b89e41SKrzysztof Hałasa u8 status; 312f5b89e41SKrzysztof Hałasa u8 error_count; 313f5b89e41SKrzysztof Hałasa u16 __reserved; 314f5b89e41SKrzysztof Hałasa #else 315f5b89e41SKrzysztof Hałasa u16 pkt_len; /* packet length */ 316f5b89e41SKrzysztof Hałasa u16 buf_len; /* buffer length */ 317f5b89e41SKrzysztof Hałasa u32 data; /* pointer to data buffer in RAM */ 318f5b89e41SKrzysztof Hałasa u16 __reserved; 319f5b89e41SKrzysztof Hałasa u8 error_count; 320f5b89e41SKrzysztof Hałasa u8 status; 321f5b89e41SKrzysztof Hałasa #endif 322f5b89e41SKrzysztof Hałasa u32 __reserved1[4]; 323f5b89e41SKrzysztof Hałasa }; 324f5b89e41SKrzysztof Hałasa 325f5b89e41SKrzysztof Hałasa #define rx_desc_phys(port, n) ((port)->desc_tab_phys + \ 326f5b89e41SKrzysztof Hałasa (n) * sizeof(struct desc)) 327f5b89e41SKrzysztof Hałasa #define rx_desc_ptr(port, n) (&(port)->desc_tab[n]) 328f5b89e41SKrzysztof Hałasa 329f5b89e41SKrzysztof Hałasa #define tx_desc_phys(port, n) ((port)->desc_tab_phys + \ 330f5b89e41SKrzysztof Hałasa ((n) + RX_DESCS) * sizeof(struct desc)) 331f5b89e41SKrzysztof Hałasa #define tx_desc_ptr(port, n) (&(port)->desc_tab[(n) + RX_DESCS]) 332f5b89e41SKrzysztof Hałasa 333f5b89e41SKrzysztof Hałasa /***************************************************************************** 334f5b89e41SKrzysztof Hałasa * global variables 335f5b89e41SKrzysztof Hałasa ****************************************************************************/ 336f5b89e41SKrzysztof Hałasa 337f5b89e41SKrzysztof Hałasa static int ports_open; 338f5b89e41SKrzysztof Hałasa static struct dma_pool *dma_pool; 3395b34af86SZheng Yongjun static DEFINE_SPINLOCK(npe_lock); 340f5b89e41SKrzysztof Hałasa 341f5b89e41SKrzysztof Hałasa /***************************************************************************** 342f5b89e41SKrzysztof Hałasa * utility functions 343f5b89e41SKrzysztof Hałasa ****************************************************************************/ 344f5b89e41SKrzysztof Hałasa 345f5b89e41SKrzysztof Hałasa static inline struct port *dev_to_port(struct net_device *dev) 346f5b89e41SKrzysztof Hałasa { 347f5b89e41SKrzysztof Hałasa return dev_to_hdlc(dev)->priv; 348f5b89e41SKrzysztof Hałasa } 349f5b89e41SKrzysztof Hałasa 350f5b89e41SKrzysztof Hałasa #ifndef __ARMEB__ 351f5b89e41SKrzysztof Hałasa static inline void memcpy_swab32(u32 *dest, u32 *src, int cnt) 352f5b89e41SKrzysztof Hałasa { 353f5b89e41SKrzysztof Hałasa int i; 3546f2016edSPeng Li 355f5b89e41SKrzysztof Hałasa for (i = 0; i < cnt; i++) 356f5b89e41SKrzysztof Hałasa dest[i] = swab32(src[i]); 357f5b89e41SKrzysztof Hałasa } 358f5b89e41SKrzysztof Hałasa #endif 359f5b89e41SKrzysztof Hałasa 360f5b89e41SKrzysztof Hałasa /***************************************************************************** 361f5b89e41SKrzysztof Hałasa * HSS access 362f5b89e41SKrzysztof Hałasa ****************************************************************************/ 363f5b89e41SKrzysztof Hałasa 364f5b89e41SKrzysztof Hałasa static void hss_npe_send(struct port *port, struct msg *msg, const char *what) 365f5b89e41SKrzysztof Hałasa { 366f5b89e41SKrzysztof Hałasa u32 *val = (u32 *)msg; 3676f2016edSPeng Li 368f5b89e41SKrzysztof Hałasa if (npe_send_message(port->npe, msg, what)) { 369c75bb2c6SJoe Perches pr_crit("HSS-%i: unable to send command [%08X:%08X] to %s\n", 370c75bb2c6SJoe Perches port->id, val[0], val[1], npe_name(port->npe)); 371f5b89e41SKrzysztof Hałasa BUG(); 372f5b89e41SKrzysztof Hałasa } 373f5b89e41SKrzysztof Hałasa } 374f5b89e41SKrzysztof Hałasa 375f5b89e41SKrzysztof Hałasa static void hss_config_set_lut(struct port *port) 376f5b89e41SKrzysztof Hałasa { 377f5b89e41SKrzysztof Hałasa struct msg msg; 378f5b89e41SKrzysztof Hałasa int ch; 379f5b89e41SKrzysztof Hałasa 380f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 381f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_WRITE; 382f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 383f5b89e41SKrzysztof Hałasa 384f5b89e41SKrzysztof Hałasa for (ch = 0; ch < MAX_CHANNELS; ch++) { 385f5b89e41SKrzysztof Hałasa msg.data32 >>= 2; 386f5b89e41SKrzysztof Hałasa msg.data32 |= TDMMAP_HDLC << 30; 387f5b89e41SKrzysztof Hałasa 388f5b89e41SKrzysztof Hałasa if (ch % 16 == 15) { 389f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_TX_LUT + ((ch / 4) & ~3); 390f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_TX_LUT"); 391f5b89e41SKrzysztof Hałasa 392f5b89e41SKrzysztof Hałasa msg.index += HSS_CONFIG_RX_LUT - HSS_CONFIG_TX_LUT; 393f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_RX_LUT"); 394f5b89e41SKrzysztof Hałasa } 395f5b89e41SKrzysztof Hałasa } 396f5b89e41SKrzysztof Hałasa } 397f5b89e41SKrzysztof Hałasa 398f5b89e41SKrzysztof Hałasa static void hss_config(struct port *port) 399f5b89e41SKrzysztof Hałasa { 400f5b89e41SKrzysztof Hałasa struct msg msg; 401f5b89e41SKrzysztof Hałasa 402f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 403f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_WRITE; 404f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 405f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_TX_PCR; 40662763429SKrzysztof Hałasa msg.data32 = PCR_FRM_PULSE_DISABLED | PCR_MSB_ENDIAN | 407f5b89e41SKrzysztof Hałasa PCR_TX_DATA_ENABLE | PCR_SOF_NO_FBIT; 408f5b89e41SKrzysztof Hałasa if (port->clock_type == CLOCK_INT) 409f5b89e41SKrzysztof Hałasa msg.data32 |= PCR_SYNC_CLK_DIR_OUTPUT; 410f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_TX_PCR"); 411f5b89e41SKrzysztof Hałasa 412f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_RX_PCR; 413f5b89e41SKrzysztof Hałasa msg.data32 ^= PCR_TX_DATA_ENABLE | PCR_DCLK_EDGE_RISING; 414f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_RX_PCR"); 415f5b89e41SKrzysztof Hałasa 416f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 417f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_WRITE; 418f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 419f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_CORE_CR; 420f5b89e41SKrzysztof Hałasa msg.data32 = (port->loopback ? CCR_LOOPBACK : 0) | 421f5b89e41SKrzysztof Hałasa (port->id ? CCR_SECOND_HSS : 0); 422f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_CORE_CR"); 423f5b89e41SKrzysztof Hałasa 424f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 425f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_WRITE; 426f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 427f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_CLOCK_CR; 4285dbc4650SKrzysztof Halasa msg.data32 = port->clock_reg; 429f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_CLOCK_CR"); 430f5b89e41SKrzysztof Hałasa 431f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 432f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_WRITE; 433f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 434f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_TX_FCR; 435f5b89e41SKrzysztof Hałasa msg.data16a = FRAME_OFFSET; 436f5b89e41SKrzysztof Hałasa msg.data16b = FRAME_SIZE - 1; 437f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_TX_FCR"); 438f5b89e41SKrzysztof Hałasa 439f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 440f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_WRITE; 441f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 442f5b89e41SKrzysztof Hałasa msg.index = HSS_CONFIG_RX_FCR; 443f5b89e41SKrzysztof Hałasa msg.data16a = FRAME_OFFSET; 444f5b89e41SKrzysztof Hałasa msg.data16b = FRAME_SIZE - 1; 445f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_RX_FCR"); 446f5b89e41SKrzysztof Hałasa 447f5b89e41SKrzysztof Hałasa hss_config_set_lut(port); 448f5b89e41SKrzysztof Hałasa 449f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 450f5b89e41SKrzysztof Hałasa msg.cmd = PORT_CONFIG_LOAD; 451f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 452f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_LOAD_CONFIG"); 453f5b89e41SKrzysztof Hałasa 454f5b89e41SKrzysztof Hałasa if (npe_recv_message(port->npe, &msg, "HSS_LOAD_CONFIG") || 455f5b89e41SKrzysztof Hałasa /* HSS_LOAD_CONFIG for port #1 returns port_id = #4 */ 456f5b89e41SKrzysztof Hałasa msg.cmd != PORT_CONFIG_LOAD || msg.data32) { 457c75bb2c6SJoe Perches pr_crit("HSS-%i: HSS_LOAD_CONFIG failed\n", port->id); 458f5b89e41SKrzysztof Hałasa BUG(); 459f5b89e41SKrzysztof Hałasa } 460f5b89e41SKrzysztof Hałasa 461f5b89e41SKrzysztof Hałasa /* HDLC may stop working without this - check FIXME */ 462f5b89e41SKrzysztof Hałasa npe_recv_message(port->npe, &msg, "FLUSH_IT"); 463f5b89e41SKrzysztof Hałasa } 464f5b89e41SKrzysztof Hałasa 465f5b89e41SKrzysztof Hałasa static void hss_set_hdlc_cfg(struct port *port) 466f5b89e41SKrzysztof Hałasa { 467f5b89e41SKrzysztof Hałasa struct msg msg; 468f5b89e41SKrzysztof Hałasa 469f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 470f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_HDLC_CFG_WRITE; 471f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 472f5b89e41SKrzysztof Hałasa msg.data8a = port->hdlc_cfg; /* rx_cfg */ 473f5b89e41SKrzysztof Hałasa msg.data8b = port->hdlc_cfg | (PKT_EXTRA_FLAGS << 3); /* tx_cfg */ 474f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_HDLC_CFG"); 475f5b89e41SKrzysztof Hałasa } 476f5b89e41SKrzysztof Hałasa 477f5b89e41SKrzysztof Hałasa static u32 hss_get_status(struct port *port) 478f5b89e41SKrzysztof Hałasa { 479f5b89e41SKrzysztof Hałasa struct msg msg; 480f5b89e41SKrzysztof Hałasa 481f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 482f5b89e41SKrzysztof Hałasa msg.cmd = PORT_ERROR_READ; 483f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 484f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "PORT_ERROR_READ"); 485f5b89e41SKrzysztof Hałasa if (npe_recv_message(port->npe, &msg, "PORT_ERROR_READ")) { 486c75bb2c6SJoe Perches pr_crit("HSS-%i: unable to read HSS status\n", port->id); 487f5b89e41SKrzysztof Hałasa BUG(); 488f5b89e41SKrzysztof Hałasa } 489f5b89e41SKrzysztof Hałasa 490f5b89e41SKrzysztof Hałasa return msg.data32; 491f5b89e41SKrzysztof Hałasa } 492f5b89e41SKrzysztof Hałasa 493f5b89e41SKrzysztof Hałasa static void hss_start_hdlc(struct port *port) 494f5b89e41SKrzysztof Hałasa { 495f5b89e41SKrzysztof Hałasa struct msg msg; 496f5b89e41SKrzysztof Hałasa 497f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 498f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_FLOW_ENABLE; 499f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 500f5b89e41SKrzysztof Hałasa msg.data32 = 0; 501f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_ENABLE_PKT_PIPE"); 502f5b89e41SKrzysztof Hałasa } 503f5b89e41SKrzysztof Hałasa 504f5b89e41SKrzysztof Hałasa static void hss_stop_hdlc(struct port *port) 505f5b89e41SKrzysztof Hałasa { 506f5b89e41SKrzysztof Hałasa struct msg msg; 507f5b89e41SKrzysztof Hałasa 508f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 509f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_FLOW_DISABLE; 510f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 511f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_DISABLE_PKT_PIPE"); 512f5b89e41SKrzysztof Hałasa hss_get_status(port); /* make sure it's halted */ 513f5b89e41SKrzysztof Hałasa } 514f5b89e41SKrzysztof Hałasa 515f5b89e41SKrzysztof Hałasa static int hss_load_firmware(struct port *port) 516f5b89e41SKrzysztof Hałasa { 517f5b89e41SKrzysztof Hałasa struct msg msg; 518f5b89e41SKrzysztof Hałasa int err; 519f5b89e41SKrzysztof Hałasa 520f5b89e41SKrzysztof Hałasa if (port->initialized) 521f5b89e41SKrzysztof Hałasa return 0; 522f5b89e41SKrzysztof Hałasa 52399ebe65eSPeng Li if (!npe_running(port->npe)) { 52499ebe65eSPeng Li err = npe_load_firmware(port->npe, npe_name(port->npe), 52599ebe65eSPeng Li port->dev); 52699ebe65eSPeng Li if (err) 527f5b89e41SKrzysztof Hałasa return err; 52899ebe65eSPeng Li } 529f5b89e41SKrzysztof Hałasa 530f5b89e41SKrzysztof Hałasa /* HDLC mode configuration */ 531f5b89e41SKrzysztof Hałasa memset(&msg, 0, sizeof(msg)); 532f5b89e41SKrzysztof Hałasa msg.cmd = PKT_NUM_PIPES_WRITE; 533f5b89e41SKrzysztof Hałasa msg.hss_port = port->id; 534f5b89e41SKrzysztof Hałasa msg.data8a = PKT_NUM_PIPES; 535f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_PKT_PIPES"); 536f5b89e41SKrzysztof Hałasa 537f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_FIFO_SIZEW_WRITE; 538f5b89e41SKrzysztof Hałasa msg.data8a = PKT_PIPE_FIFO_SIZEW; 539f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_PKT_FIFO"); 540f5b89e41SKrzysztof Hałasa 541f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_MODE_WRITE; 542f5b89e41SKrzysztof Hałasa msg.data8a = NPE_PKT_MODE_HDLC; 543f5b89e41SKrzysztof Hałasa /* msg.data8b = inv_mask */ 544f5b89e41SKrzysztof Hałasa /* msg.data8c = or_mask */ 545f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_PKT_MODE"); 546f5b89e41SKrzysztof Hałasa 547f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_RX_SIZE_WRITE; 548f5b89e41SKrzysztof Hałasa msg.data16a = HDLC_MAX_MRU; /* including CRC */ 549f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_PKT_RX_SIZE"); 550f5b89e41SKrzysztof Hałasa 551f5b89e41SKrzysztof Hałasa msg.cmd = PKT_PIPE_IDLE_PATTERN_WRITE; 552f5b89e41SKrzysztof Hałasa msg.data32 = 0x7F7F7F7F; /* ??? FIXME */ 553f5b89e41SKrzysztof Hałasa hss_npe_send(port, &msg, "HSS_SET_PKT_IDLE"); 554f5b89e41SKrzysztof Hałasa 555f5b89e41SKrzysztof Hałasa port->initialized = 1; 556f5b89e41SKrzysztof Hałasa return 0; 557f5b89e41SKrzysztof Hałasa } 558f5b89e41SKrzysztof Hałasa 559f5b89e41SKrzysztof Hałasa /***************************************************************************** 560f5b89e41SKrzysztof Hałasa * packetized (HDLC) operation 561f5b89e41SKrzysztof Hałasa ****************************************************************************/ 562f5b89e41SKrzysztof Hałasa 563f5b89e41SKrzysztof Hałasa static inline void debug_pkt(struct net_device *dev, const char *func, 564f5b89e41SKrzysztof Hałasa u8 *data, int len) 565f5b89e41SKrzysztof Hałasa { 566f5b89e41SKrzysztof Hałasa #if DEBUG_PKT_BYTES 567f5b89e41SKrzysztof Hałasa int i; 568f5b89e41SKrzysztof Hałasa 569f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: %s(%i)", dev->name, func, len); 570f5b89e41SKrzysztof Hałasa for (i = 0; i < len; i++) { 571f5b89e41SKrzysztof Hałasa if (i >= DEBUG_PKT_BYTES) 572f5b89e41SKrzysztof Hałasa break; 573f5b89e41SKrzysztof Hałasa printk("%s%02X", !(i % 4) ? " " : "", data[i]); 574f5b89e41SKrzysztof Hałasa } 575f5b89e41SKrzysztof Hałasa printk("\n"); 576f5b89e41SKrzysztof Hałasa #endif 577f5b89e41SKrzysztof Hałasa } 578f5b89e41SKrzysztof Hałasa 579f5b89e41SKrzysztof Hałasa static inline void debug_desc(u32 phys, struct desc *desc) 580f5b89e41SKrzysztof Hałasa { 581f5b89e41SKrzysztof Hałasa #if DEBUG_DESC 582f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%X: %X %3X %3X %08X %X %X\n", 583f5b89e41SKrzysztof Hałasa phys, desc->next, desc->buf_len, desc->pkt_len, 584f5b89e41SKrzysztof Hałasa desc->data, desc->status, desc->error_count); 585f5b89e41SKrzysztof Hałasa #endif 586f5b89e41SKrzysztof Hałasa } 587f5b89e41SKrzysztof Hałasa 588f5b89e41SKrzysztof Hałasa static inline int queue_get_desc(unsigned int queue, struct port *port, 589f5b89e41SKrzysztof Hałasa int is_tx) 590f5b89e41SKrzysztof Hałasa { 591f5b89e41SKrzysztof Hałasa u32 phys, tab_phys, n_desc; 592f5b89e41SKrzysztof Hałasa struct desc *tab; 593f5b89e41SKrzysztof Hałasa 59499ebe65eSPeng Li phys = qmgr_get_entry(queue); 59599ebe65eSPeng Li if (!phys) 596f5b89e41SKrzysztof Hałasa return -1; 597f5b89e41SKrzysztof Hałasa 598f5b89e41SKrzysztof Hałasa BUG_ON(phys & 0x1F); 599f5b89e41SKrzysztof Hałasa tab_phys = is_tx ? tx_desc_phys(port, 0) : rx_desc_phys(port, 0); 600f5b89e41SKrzysztof Hałasa tab = is_tx ? tx_desc_ptr(port, 0) : rx_desc_ptr(port, 0); 601f5b89e41SKrzysztof Hałasa n_desc = (phys - tab_phys) / sizeof(struct desc); 602f5b89e41SKrzysztof Hałasa BUG_ON(n_desc >= (is_tx ? TX_DESCS : RX_DESCS)); 603f5b89e41SKrzysztof Hałasa debug_desc(phys, &tab[n_desc]); 604f5b89e41SKrzysztof Hałasa BUG_ON(tab[n_desc].next); 605f5b89e41SKrzysztof Hałasa return n_desc; 606f5b89e41SKrzysztof Hałasa } 607f5b89e41SKrzysztof Hałasa 608f5b89e41SKrzysztof Hałasa static inline void queue_put_desc(unsigned int queue, u32 phys, 609f5b89e41SKrzysztof Hałasa struct desc *desc) 610f5b89e41SKrzysztof Hałasa { 611f5b89e41SKrzysztof Hałasa debug_desc(phys, desc); 612f5b89e41SKrzysztof Hałasa BUG_ON(phys & 0x1F); 613f5b89e41SKrzysztof Hałasa qmgr_put_entry(queue, phys); 6146a68afe3SKrzysztof Hałasa /* Don't check for queue overflow here, we've allocated sufficient 61517ce9764SPeng Li * length and queues >= 32 don't support this check anyway. 61617ce9764SPeng Li */ 617f5b89e41SKrzysztof Hałasa } 618f5b89e41SKrzysztof Hałasa 619f5b89e41SKrzysztof Hałasa static inline void dma_unmap_tx(struct port *port, struct desc *desc) 620f5b89e41SKrzysztof Hałasa { 621f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 622f5b89e41SKrzysztof Hałasa dma_unmap_single(&port->netdev->dev, desc->data, 623f5b89e41SKrzysztof Hałasa desc->buf_len, DMA_TO_DEVICE); 624f5b89e41SKrzysztof Hałasa #else 625f5b89e41SKrzysztof Hałasa dma_unmap_single(&port->netdev->dev, desc->data & ~3, 626f5b89e41SKrzysztof Hałasa ALIGN((desc->data & 3) + desc->buf_len, 4), 627f5b89e41SKrzysztof Hałasa DMA_TO_DEVICE); 628f5b89e41SKrzysztof Hałasa #endif 629f5b89e41SKrzysztof Hałasa } 630f5b89e41SKrzysztof Hałasa 631f5b89e41SKrzysztof Hałasa static void hss_hdlc_set_carrier(void *pdev, int carrier) 632f5b89e41SKrzysztof Hałasa { 633f5b89e41SKrzysztof Hałasa struct net_device *netdev = pdev; 634f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(netdev); 635f5b89e41SKrzysztof Hałasa unsigned long flags; 636f5b89e41SKrzysztof Hałasa 637f5b89e41SKrzysztof Hałasa spin_lock_irqsave(&npe_lock, flags); 638f5b89e41SKrzysztof Hałasa port->carrier = carrier; 639f5b89e41SKrzysztof Hałasa if (!port->loopback) { 640f5b89e41SKrzysztof Hałasa if (carrier) 641f5b89e41SKrzysztof Hałasa netif_carrier_on(netdev); 642f5b89e41SKrzysztof Hałasa else 643f5b89e41SKrzysztof Hałasa netif_carrier_off(netdev); 644f5b89e41SKrzysztof Hałasa } 645f5b89e41SKrzysztof Hałasa spin_unlock_irqrestore(&npe_lock, flags); 646f5b89e41SKrzysztof Hałasa } 647f5b89e41SKrzysztof Hałasa 648f5b89e41SKrzysztof Hałasa static void hss_hdlc_rx_irq(void *pdev) 649f5b89e41SKrzysztof Hałasa { 650f5b89e41SKrzysztof Hałasa struct net_device *dev = pdev; 651f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 652f5b89e41SKrzysztof Hałasa 653f5b89e41SKrzysztof Hałasa #if DEBUG_RX 654f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_rx_irq\n", dev->name); 655f5b89e41SKrzysztof Hałasa #endif 65635aefaadSLinus Walleij qmgr_disable_irq(port->rxq); 657288379f0SBen Hutchings napi_schedule(&port->napi); 658f5b89e41SKrzysztof Hałasa } 659f5b89e41SKrzysztof Hałasa 660f5b89e41SKrzysztof Hałasa static int hss_hdlc_poll(struct napi_struct *napi, int budget) 661f5b89e41SKrzysztof Hałasa { 662f5b89e41SKrzysztof Hałasa struct port *port = container_of(napi, struct port, napi); 663f5b89e41SKrzysztof Hałasa struct net_device *dev = port->netdev; 66435aefaadSLinus Walleij unsigned int rxq = port->rxq; 66535aefaadSLinus Walleij unsigned int rxfreeq = port->rxfreeq; 666f5b89e41SKrzysztof Hałasa int received = 0; 667f5b89e41SKrzysztof Hałasa 668f5b89e41SKrzysztof Hałasa #if DEBUG_RX 669f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_poll\n", dev->name); 670f5b89e41SKrzysztof Hałasa #endif 671f5b89e41SKrzysztof Hałasa 672f5b89e41SKrzysztof Hałasa while (received < budget) { 673f5b89e41SKrzysztof Hałasa struct sk_buff *skb; 674f5b89e41SKrzysztof Hałasa struct desc *desc; 675f5b89e41SKrzysztof Hałasa int n; 676f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 677f5b89e41SKrzysztof Hałasa struct sk_buff *temp; 678f5b89e41SKrzysztof Hałasa u32 phys; 679f5b89e41SKrzysztof Hałasa #endif 680f5b89e41SKrzysztof Hałasa 68199ebe65eSPeng Li n = queue_get_desc(rxq, port, 0); 68299ebe65eSPeng Li if (n < 0) { 683f5b89e41SKrzysztof Hałasa #if DEBUG_RX 684f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_poll" 685288379f0SBen Hutchings " napi_complete\n", dev->name); 686f5b89e41SKrzysztof Hałasa #endif 687288379f0SBen Hutchings napi_complete(napi); 688f5b89e41SKrzysztof Hałasa qmgr_enable_irq(rxq); 689f5b89e41SKrzysztof Hałasa if (!qmgr_stat_empty(rxq) && 690288379f0SBen Hutchings napi_reschedule(napi)) { 691f5b89e41SKrzysztof Hałasa #if DEBUG_RX 692f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_poll" 693288379f0SBen Hutchings " napi_reschedule succeeded\n", 694f5b89e41SKrzysztof Hałasa dev->name); 695f5b89e41SKrzysztof Hałasa #endif 696f5b89e41SKrzysztof Hałasa qmgr_disable_irq(rxq); 697f5b89e41SKrzysztof Hałasa continue; 698f5b89e41SKrzysztof Hałasa } 699f5b89e41SKrzysztof Hałasa #if DEBUG_RX 700f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_poll all done\n", 701f5b89e41SKrzysztof Hałasa dev->name); 702f5b89e41SKrzysztof Hałasa #endif 703f5b89e41SKrzysztof Hałasa return received; /* all work done */ 704f5b89e41SKrzysztof Hałasa } 705f5b89e41SKrzysztof Hałasa 706f5b89e41SKrzysztof Hałasa desc = rx_desc_ptr(port, n); 707f5b89e41SKrzysztof Hałasa #if 0 /* FIXME - error_count counts modulo 256, perhaps we should use it */ 708f5b89e41SKrzysztof Hałasa if (desc->error_count) 709f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_poll status 0x%02X" 710f5b89e41SKrzysztof Hałasa " errors %u\n", dev->name, desc->status, 711f5b89e41SKrzysztof Hałasa desc->error_count); 712f5b89e41SKrzysztof Hałasa #endif 713f5b89e41SKrzysztof Hałasa skb = NULL; 714f5b89e41SKrzysztof Hałasa switch (desc->status) { 715f5b89e41SKrzysztof Hałasa case 0: 716f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 71799ebe65eSPeng Li skb = netdev_alloc_skb(dev, RX_SIZE); 71899ebe65eSPeng Li if (skb) { 719f5b89e41SKrzysztof Hałasa phys = dma_map_single(&dev->dev, skb->data, 720f5b89e41SKrzysztof Hałasa RX_SIZE, 721f5b89e41SKrzysztof Hałasa DMA_FROM_DEVICE); 722f5b89e41SKrzysztof Hałasa if (dma_mapping_error(&dev->dev, phys)) { 723f5b89e41SKrzysztof Hałasa dev_kfree_skb(skb); 724f5b89e41SKrzysztof Hałasa skb = NULL; 725f5b89e41SKrzysztof Hałasa } 726f5b89e41SKrzysztof Hałasa } 727f5b89e41SKrzysztof Hałasa #else 728f5b89e41SKrzysztof Hałasa skb = netdev_alloc_skb(dev, desc->pkt_len); 729f5b89e41SKrzysztof Hałasa #endif 730f5b89e41SKrzysztof Hałasa if (!skb) 731f5b89e41SKrzysztof Hałasa dev->stats.rx_dropped++; 732f5b89e41SKrzysztof Hałasa break; 733f5b89e41SKrzysztof Hałasa case ERR_HDLC_ALIGN: 734f5b89e41SKrzysztof Hałasa case ERR_HDLC_ABORT: 735f5b89e41SKrzysztof Hałasa dev->stats.rx_frame_errors++; 736f5b89e41SKrzysztof Hałasa dev->stats.rx_errors++; 737f5b89e41SKrzysztof Hałasa break; 738f5b89e41SKrzysztof Hałasa case ERR_HDLC_FCS: 739f5b89e41SKrzysztof Hałasa dev->stats.rx_crc_errors++; 740f5b89e41SKrzysztof Hałasa dev->stats.rx_errors++; 741f5b89e41SKrzysztof Hałasa break; 742f5b89e41SKrzysztof Hałasa case ERR_HDLC_TOO_LONG: 743f5b89e41SKrzysztof Hałasa dev->stats.rx_length_errors++; 744f5b89e41SKrzysztof Hałasa dev->stats.rx_errors++; 745f5b89e41SKrzysztof Hałasa break; 746f5b89e41SKrzysztof Hałasa default: /* FIXME - remove printk */ 747c75bb2c6SJoe Perches netdev_err(dev, "hss_hdlc_poll: status 0x%02X errors %u\n", 748c75bb2c6SJoe Perches desc->status, desc->error_count); 749f5b89e41SKrzysztof Hałasa dev->stats.rx_errors++; 750f5b89e41SKrzysztof Hałasa } 751f5b89e41SKrzysztof Hałasa 752f5b89e41SKrzysztof Hałasa if (!skb) { 753f5b89e41SKrzysztof Hałasa /* put the desc back on RX-ready queue */ 754f5b89e41SKrzysztof Hałasa desc->buf_len = RX_SIZE; 755f5b89e41SKrzysztof Hałasa desc->pkt_len = desc->status = 0; 756f5b89e41SKrzysztof Hałasa queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc); 757f5b89e41SKrzysztof Hałasa continue; 758f5b89e41SKrzysztof Hałasa } 759f5b89e41SKrzysztof Hałasa 760f5b89e41SKrzysztof Hałasa /* process received frame */ 761f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 762f5b89e41SKrzysztof Hałasa temp = skb; 763f5b89e41SKrzysztof Hałasa skb = port->rx_buff_tab[n]; 764f5b89e41SKrzysztof Hałasa dma_unmap_single(&dev->dev, desc->data, 765f5b89e41SKrzysztof Hałasa RX_SIZE, DMA_FROM_DEVICE); 766f5b89e41SKrzysztof Hałasa #else 7675d23a1d2SFUJITA Tomonori dma_sync_single_for_cpu(&dev->dev, desc->data, 768f5b89e41SKrzysztof Hałasa RX_SIZE, DMA_FROM_DEVICE); 769f5b89e41SKrzysztof Hałasa memcpy_swab32((u32 *)skb->data, (u32 *)port->rx_buff_tab[n], 770f5b89e41SKrzysztof Hałasa ALIGN(desc->pkt_len, 4) / 4); 771f5b89e41SKrzysztof Hałasa #endif 772f5b89e41SKrzysztof Hałasa skb_put(skb, desc->pkt_len); 773f5b89e41SKrzysztof Hałasa 774f5b89e41SKrzysztof Hałasa debug_pkt(dev, "hss_hdlc_poll", skb->data, skb->len); 775f5b89e41SKrzysztof Hałasa 776f5b89e41SKrzysztof Hałasa skb->protocol = hdlc_type_trans(skb, dev); 777f5b89e41SKrzysztof Hałasa dev->stats.rx_packets++; 778f5b89e41SKrzysztof Hałasa dev->stats.rx_bytes += skb->len; 779f5b89e41SKrzysztof Hałasa netif_receive_skb(skb); 780f5b89e41SKrzysztof Hałasa 781f5b89e41SKrzysztof Hałasa /* put the new buffer on RX-free queue */ 782f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 783f5b89e41SKrzysztof Hałasa port->rx_buff_tab[n] = temp; 784f5b89e41SKrzysztof Hałasa desc->data = phys; 785f5b89e41SKrzysztof Hałasa #endif 786f5b89e41SKrzysztof Hałasa desc->buf_len = RX_SIZE; 787f5b89e41SKrzysztof Hałasa desc->pkt_len = 0; 788f5b89e41SKrzysztof Hałasa queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc); 789f5b89e41SKrzysztof Hałasa received++; 790f5b89e41SKrzysztof Hałasa } 791f5b89e41SKrzysztof Hałasa #if DEBUG_RX 792f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "hss_hdlc_poll: end, not all work done\n"); 793f5b89e41SKrzysztof Hałasa #endif 794f5b89e41SKrzysztof Hałasa return received; /* not all work done */ 795f5b89e41SKrzysztof Hałasa } 796f5b89e41SKrzysztof Hałasa 797f5b89e41SKrzysztof Hałasa static void hss_hdlc_txdone_irq(void *pdev) 798f5b89e41SKrzysztof Hałasa { 799f5b89e41SKrzysztof Hałasa struct net_device *dev = pdev; 800f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 801f5b89e41SKrzysztof Hałasa int n_desc; 802f5b89e41SKrzysztof Hałasa 803f5b89e41SKrzysztof Hałasa #if DEBUG_TX 804f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG DRV_NAME ": hss_hdlc_txdone_irq\n"); 805f5b89e41SKrzysztof Hałasa #endif 80635aefaadSLinus Walleij while ((n_desc = queue_get_desc(port->txdoneq, 807f5b89e41SKrzysztof Hałasa port, 1)) >= 0) { 808f5b89e41SKrzysztof Hałasa struct desc *desc; 809f5b89e41SKrzysztof Hałasa int start; 810f5b89e41SKrzysztof Hałasa 811f5b89e41SKrzysztof Hałasa desc = tx_desc_ptr(port, n_desc); 812f5b89e41SKrzysztof Hałasa 813f5b89e41SKrzysztof Hałasa dev->stats.tx_packets++; 814f5b89e41SKrzysztof Hałasa dev->stats.tx_bytes += desc->pkt_len; 815f5b89e41SKrzysztof Hałasa 816f5b89e41SKrzysztof Hałasa dma_unmap_tx(port, desc); 817f5b89e41SKrzysztof Hałasa #if DEBUG_TX 818f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq free %p\n", 819f5b89e41SKrzysztof Hałasa dev->name, port->tx_buff_tab[n_desc]); 820f5b89e41SKrzysztof Hałasa #endif 821f5b89e41SKrzysztof Hałasa free_buffer_irq(port->tx_buff_tab[n_desc]); 822f5b89e41SKrzysztof Hałasa port->tx_buff_tab[n_desc] = NULL; 823f5b89e41SKrzysztof Hałasa 82435aefaadSLinus Walleij start = qmgr_stat_below_low_watermark(port->txreadyq); 82535aefaadSLinus Walleij queue_put_desc(port->txreadyq, 826f5b89e41SKrzysztof Hałasa tx_desc_phys(port, n_desc), desc); 8279733bb8eSKrzysztof Hałasa if (start) { /* TX-ready queue was empty */ 828f5b89e41SKrzysztof Hałasa #if DEBUG_TX 829f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq xmit" 830f5b89e41SKrzysztof Hałasa " ready\n", dev->name); 831f5b89e41SKrzysztof Hałasa #endif 832f5b89e41SKrzysztof Hałasa netif_wake_queue(dev); 833f5b89e41SKrzysztof Hałasa } 834f5b89e41SKrzysztof Hałasa } 835f5b89e41SKrzysztof Hałasa } 836f5b89e41SKrzysztof Hałasa 837f5b89e41SKrzysztof Hałasa static int hss_hdlc_xmit(struct sk_buff *skb, struct net_device *dev) 838f5b89e41SKrzysztof Hałasa { 839f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 84035aefaadSLinus Walleij unsigned int txreadyq = port->txreadyq; 841f5b89e41SKrzysztof Hałasa int len, offset, bytes, n; 842f5b89e41SKrzysztof Hałasa void *mem; 843f5b89e41SKrzysztof Hałasa u32 phys; 844f5b89e41SKrzysztof Hałasa struct desc *desc; 845f5b89e41SKrzysztof Hałasa 846f5b89e41SKrzysztof Hałasa #if DEBUG_TX 847f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_xmit\n", dev->name); 848f5b89e41SKrzysztof Hałasa #endif 849f5b89e41SKrzysztof Hałasa 850f5b89e41SKrzysztof Hałasa if (unlikely(skb->len > HDLC_MAX_MRU)) { 851f5b89e41SKrzysztof Hałasa dev_kfree_skb(skb); 852f5b89e41SKrzysztof Hałasa dev->stats.tx_errors++; 853f5b89e41SKrzysztof Hałasa return NETDEV_TX_OK; 854f5b89e41SKrzysztof Hałasa } 855f5b89e41SKrzysztof Hałasa 856f5b89e41SKrzysztof Hałasa debug_pkt(dev, "hss_hdlc_xmit", skb->data, skb->len); 857f5b89e41SKrzysztof Hałasa 858f5b89e41SKrzysztof Hałasa len = skb->len; 859f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 860f5b89e41SKrzysztof Hałasa offset = 0; /* no need to keep alignment */ 861f5b89e41SKrzysztof Hałasa bytes = len; 862f5b89e41SKrzysztof Hałasa mem = skb->data; 863f5b89e41SKrzysztof Hałasa #else 864f5b89e41SKrzysztof Hałasa offset = (int)skb->data & 3; /* keep 32-bit alignment */ 865f5b89e41SKrzysztof Hałasa bytes = ALIGN(offset + len, 4); 86699ebe65eSPeng Li mem = kmalloc(bytes, GFP_ATOMIC); 86799ebe65eSPeng Li if (!mem) { 868f5b89e41SKrzysztof Hałasa dev_kfree_skb(skb); 869f5b89e41SKrzysztof Hałasa dev->stats.tx_dropped++; 870f5b89e41SKrzysztof Hałasa return NETDEV_TX_OK; 871f5b89e41SKrzysztof Hałasa } 872504c28c8SArnd Bergmann memcpy_swab32(mem, (u32 *)((uintptr_t)skb->data & ~3), bytes / 4); 873f5b89e41SKrzysztof Hałasa dev_kfree_skb(skb); 874f5b89e41SKrzysztof Hałasa #endif 875f5b89e41SKrzysztof Hałasa 876f5b89e41SKrzysztof Hałasa phys = dma_map_single(&dev->dev, mem, bytes, DMA_TO_DEVICE); 877f5b89e41SKrzysztof Hałasa if (dma_mapping_error(&dev->dev, phys)) { 878f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 879f5b89e41SKrzysztof Hałasa dev_kfree_skb(skb); 880f5b89e41SKrzysztof Hałasa #else 881f5b89e41SKrzysztof Hałasa kfree(mem); 882f5b89e41SKrzysztof Hałasa #endif 883f5b89e41SKrzysztof Hałasa dev->stats.tx_dropped++; 884f5b89e41SKrzysztof Hałasa return NETDEV_TX_OK; 885f5b89e41SKrzysztof Hałasa } 886f5b89e41SKrzysztof Hałasa 887f5b89e41SKrzysztof Hałasa n = queue_get_desc(txreadyq, port, 1); 888f5b89e41SKrzysztof Hałasa BUG_ON(n < 0); 889f5b89e41SKrzysztof Hałasa desc = tx_desc_ptr(port, n); 890f5b89e41SKrzysztof Hałasa 891f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 892f5b89e41SKrzysztof Hałasa port->tx_buff_tab[n] = skb; 893f5b89e41SKrzysztof Hałasa #else 894f5b89e41SKrzysztof Hałasa port->tx_buff_tab[n] = mem; 895f5b89e41SKrzysztof Hałasa #endif 896f5b89e41SKrzysztof Hałasa desc->data = phys + offset; 897f5b89e41SKrzysztof Hałasa desc->buf_len = desc->pkt_len = len; 898f5b89e41SKrzysztof Hałasa 899f5b89e41SKrzysztof Hałasa wmb(); 90035aefaadSLinus Walleij queue_put_desc(port->txq, tx_desc_phys(port, n), desc); 901f5b89e41SKrzysztof Hałasa 9029733bb8eSKrzysztof Hałasa if (qmgr_stat_below_low_watermark(txreadyq)) { /* empty */ 903f5b89e41SKrzysztof Hałasa #if DEBUG_TX 904f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_xmit queue full\n", dev->name); 905f5b89e41SKrzysztof Hałasa #endif 906f5b89e41SKrzysztof Hałasa netif_stop_queue(dev); 907f5b89e41SKrzysztof Hałasa /* we could miss TX ready interrupt */ 9089733bb8eSKrzysztof Hałasa if (!qmgr_stat_below_low_watermark(txreadyq)) { 909f5b89e41SKrzysztof Hałasa #if DEBUG_TX 910f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_xmit ready again\n", 911f5b89e41SKrzysztof Hałasa dev->name); 912f5b89e41SKrzysztof Hałasa #endif 913f5b89e41SKrzysztof Hałasa netif_wake_queue(dev); 914f5b89e41SKrzysztof Hałasa } 915f5b89e41SKrzysztof Hałasa } 916f5b89e41SKrzysztof Hałasa 917f5b89e41SKrzysztof Hałasa #if DEBUG_TX 918f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: hss_hdlc_xmit end\n", dev->name); 919f5b89e41SKrzysztof Hałasa #endif 920f5b89e41SKrzysztof Hałasa return NETDEV_TX_OK; 921f5b89e41SKrzysztof Hałasa } 922f5b89e41SKrzysztof Hałasa 923f5b89e41SKrzysztof Hałasa static int request_hdlc_queues(struct port *port) 924f5b89e41SKrzysztof Hałasa { 925f5b89e41SKrzysztof Hałasa int err; 926f5b89e41SKrzysztof Hałasa 92735aefaadSLinus Walleij err = qmgr_request_queue(port->rxfreeq, RX_DESCS, 0, 0, 928e6da96acSKrzysztof Hałasa "%s:RX-free", port->netdev->name); 929f5b89e41SKrzysztof Hałasa if (err) 930f5b89e41SKrzysztof Hałasa return err; 931f5b89e41SKrzysztof Hałasa 93235aefaadSLinus Walleij err = qmgr_request_queue(port->rxq, RX_DESCS, 0, 0, 933e6da96acSKrzysztof Hałasa "%s:RX", port->netdev->name); 934f5b89e41SKrzysztof Hałasa if (err) 935f5b89e41SKrzysztof Hałasa goto rel_rxfree; 936f5b89e41SKrzysztof Hałasa 93735aefaadSLinus Walleij err = qmgr_request_queue(port->txq, TX_DESCS, 0, 0, 938e6da96acSKrzysztof Hałasa "%s:TX", port->netdev->name); 939f5b89e41SKrzysztof Hałasa if (err) 940f5b89e41SKrzysztof Hałasa goto rel_rx; 941f5b89e41SKrzysztof Hałasa 94235aefaadSLinus Walleij err = qmgr_request_queue(port->txreadyq, TX_DESCS, 0, 0, 943e6da96acSKrzysztof Hałasa "%s:TX-ready", port->netdev->name); 944f5b89e41SKrzysztof Hałasa if (err) 945f5b89e41SKrzysztof Hałasa goto rel_tx; 946f5b89e41SKrzysztof Hałasa 94735aefaadSLinus Walleij err = qmgr_request_queue(port->txdoneq, TX_DESCS, 0, 0, 948e6da96acSKrzysztof Hałasa "%s:TX-done", port->netdev->name); 949f5b89e41SKrzysztof Hałasa if (err) 950f5b89e41SKrzysztof Hałasa goto rel_txready; 951f5b89e41SKrzysztof Hałasa return 0; 952f5b89e41SKrzysztof Hałasa 953f5b89e41SKrzysztof Hałasa rel_txready: 95435aefaadSLinus Walleij qmgr_release_queue(port->txreadyq); 955f5b89e41SKrzysztof Hałasa rel_tx: 95635aefaadSLinus Walleij qmgr_release_queue(port->txq); 957f5b89e41SKrzysztof Hałasa rel_rx: 95835aefaadSLinus Walleij qmgr_release_queue(port->rxq); 959f5b89e41SKrzysztof Hałasa rel_rxfree: 96035aefaadSLinus Walleij qmgr_release_queue(port->rxfreeq); 961f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "%s: unable to request hardware queues\n", 962f5b89e41SKrzysztof Hałasa port->netdev->name); 963f5b89e41SKrzysztof Hałasa return err; 964f5b89e41SKrzysztof Hałasa } 965f5b89e41SKrzysztof Hałasa 966f5b89e41SKrzysztof Hałasa static void release_hdlc_queues(struct port *port) 967f5b89e41SKrzysztof Hałasa { 96835aefaadSLinus Walleij qmgr_release_queue(port->rxfreeq); 96935aefaadSLinus Walleij qmgr_release_queue(port->rxq); 97035aefaadSLinus Walleij qmgr_release_queue(port->txdoneq); 97135aefaadSLinus Walleij qmgr_release_queue(port->txq); 97235aefaadSLinus Walleij qmgr_release_queue(port->txreadyq); 973f5b89e41SKrzysztof Hałasa } 974f5b89e41SKrzysztof Hałasa 975f5b89e41SKrzysztof Hałasa static int init_hdlc_queues(struct port *port) 976f5b89e41SKrzysztof Hałasa { 977f5b89e41SKrzysztof Hałasa int i; 978f5b89e41SKrzysztof Hałasa 9793e2f61cdSXi Wang if (!ports_open) { 9803e2f61cdSXi Wang dma_pool = dma_pool_create(DRV_NAME, &port->netdev->dev, 9813e2f61cdSXi Wang POOL_ALLOC_SIZE, 32, 0); 9823e2f61cdSXi Wang if (!dma_pool) 983f5b89e41SKrzysztof Hałasa return -ENOMEM; 9843e2f61cdSXi Wang } 985f5b89e41SKrzysztof Hałasa 986af996031SJason Wang port->desc_tab = dma_pool_zalloc(dma_pool, GFP_KERNEL, 98799ebe65eSPeng Li &port->desc_tab_phys); 98899ebe65eSPeng Li if (!port->desc_tab) 989f5b89e41SKrzysztof Hałasa return -ENOMEM; 990f5b89e41SKrzysztof Hałasa memset(port->rx_buff_tab, 0, sizeof(port->rx_buff_tab)); /* tables */ 991f5b89e41SKrzysztof Hałasa memset(port->tx_buff_tab, 0, sizeof(port->tx_buff_tab)); 992f5b89e41SKrzysztof Hałasa 993f5b89e41SKrzysztof Hałasa /* Setup RX buffers */ 994f5b89e41SKrzysztof Hałasa for (i = 0; i < RX_DESCS; i++) { 995f5b89e41SKrzysztof Hałasa struct desc *desc = rx_desc_ptr(port, i); 996f5b89e41SKrzysztof Hałasa buffer_t *buff; 997f5b89e41SKrzysztof Hałasa void *data; 998f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__ 99999ebe65eSPeng Li buff = netdev_alloc_skb(port->netdev, RX_SIZE); 100099ebe65eSPeng Li if (!buff) 1001f5b89e41SKrzysztof Hałasa return -ENOMEM; 1002f5b89e41SKrzysztof Hałasa data = buff->data; 1003f5b89e41SKrzysztof Hałasa #else 100499ebe65eSPeng Li buff = kmalloc(RX_SIZE, GFP_KERNEL); 100599ebe65eSPeng Li if (!buff) 1006f5b89e41SKrzysztof Hałasa return -ENOMEM; 1007f5b89e41SKrzysztof Hałasa data = buff; 1008f5b89e41SKrzysztof Hałasa #endif 1009f5b89e41SKrzysztof Hałasa desc->buf_len = RX_SIZE; 1010f5b89e41SKrzysztof Hałasa desc->data = dma_map_single(&port->netdev->dev, data, 1011f5b89e41SKrzysztof Hałasa RX_SIZE, DMA_FROM_DEVICE); 1012f5b89e41SKrzysztof Hałasa if (dma_mapping_error(&port->netdev->dev, desc->data)) { 1013f5b89e41SKrzysztof Hałasa free_buffer(buff); 1014f5b89e41SKrzysztof Hałasa return -EIO; 1015f5b89e41SKrzysztof Hałasa } 1016f5b89e41SKrzysztof Hałasa port->rx_buff_tab[i] = buff; 1017f5b89e41SKrzysztof Hałasa } 1018f5b89e41SKrzysztof Hałasa 1019f5b89e41SKrzysztof Hałasa return 0; 1020f5b89e41SKrzysztof Hałasa } 1021f5b89e41SKrzysztof Hałasa 1022f5b89e41SKrzysztof Hałasa static void destroy_hdlc_queues(struct port *port) 1023f5b89e41SKrzysztof Hałasa { 1024f5b89e41SKrzysztof Hałasa int i; 1025f5b89e41SKrzysztof Hałasa 1026f5b89e41SKrzysztof Hałasa if (port->desc_tab) { 1027f5b89e41SKrzysztof Hałasa for (i = 0; i < RX_DESCS; i++) { 1028f5b89e41SKrzysztof Hałasa struct desc *desc = rx_desc_ptr(port, i); 1029f5b89e41SKrzysztof Hałasa buffer_t *buff = port->rx_buff_tab[i]; 10306f2016edSPeng Li 1031f5b89e41SKrzysztof Hałasa if (buff) { 1032f5b89e41SKrzysztof Hałasa dma_unmap_single(&port->netdev->dev, 1033f5b89e41SKrzysztof Hałasa desc->data, RX_SIZE, 1034f5b89e41SKrzysztof Hałasa DMA_FROM_DEVICE); 1035f5b89e41SKrzysztof Hałasa free_buffer(buff); 1036f5b89e41SKrzysztof Hałasa } 1037f5b89e41SKrzysztof Hałasa } 1038f5b89e41SKrzysztof Hałasa for (i = 0; i < TX_DESCS; i++) { 1039f5b89e41SKrzysztof Hałasa struct desc *desc = tx_desc_ptr(port, i); 1040f5b89e41SKrzysztof Hałasa buffer_t *buff = port->tx_buff_tab[i]; 10416f2016edSPeng Li 1042f5b89e41SKrzysztof Hałasa if (buff) { 1043f5b89e41SKrzysztof Hałasa dma_unmap_tx(port, desc); 1044f5b89e41SKrzysztof Hałasa free_buffer(buff); 1045f5b89e41SKrzysztof Hałasa } 1046f5b89e41SKrzysztof Hałasa } 1047f5b89e41SKrzysztof Hałasa dma_pool_free(dma_pool, port->desc_tab, port->desc_tab_phys); 1048f5b89e41SKrzysztof Hałasa port->desc_tab = NULL; 1049f5b89e41SKrzysztof Hałasa } 1050f5b89e41SKrzysztof Hałasa 1051f5b89e41SKrzysztof Hałasa if (!ports_open && dma_pool) { 1052f5b89e41SKrzysztof Hałasa dma_pool_destroy(dma_pool); 1053f5b89e41SKrzysztof Hałasa dma_pool = NULL; 1054f5b89e41SKrzysztof Hałasa } 1055f5b89e41SKrzysztof Hałasa } 1056f5b89e41SKrzysztof Hałasa 105735aefaadSLinus Walleij static irqreturn_t hss_hdlc_dcd_irq(int irq, void *data) 105835aefaadSLinus Walleij { 105935aefaadSLinus Walleij struct net_device *dev = data; 106035aefaadSLinus Walleij struct port *port = dev_to_port(dev); 106135aefaadSLinus Walleij int val; 106235aefaadSLinus Walleij 106335aefaadSLinus Walleij val = gpiod_get_value(port->dcd); 106435aefaadSLinus Walleij hss_hdlc_set_carrier(dev, val); 106535aefaadSLinus Walleij 106635aefaadSLinus Walleij return IRQ_HANDLED; 106735aefaadSLinus Walleij } 106835aefaadSLinus Walleij 1069f5b89e41SKrzysztof Hałasa static int hss_hdlc_open(struct net_device *dev) 1070f5b89e41SKrzysztof Hałasa { 1071f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 1072f5b89e41SKrzysztof Hałasa unsigned long flags; 1073f5b89e41SKrzysztof Hałasa int i, err = 0; 107435aefaadSLinus Walleij int val; 1075f5b89e41SKrzysztof Hałasa 107699ebe65eSPeng Li err = hdlc_open(dev); 107799ebe65eSPeng Li if (err) 1078f5b89e41SKrzysztof Hałasa return err; 1079f5b89e41SKrzysztof Hałasa 108099ebe65eSPeng Li err = hss_load_firmware(port); 108199ebe65eSPeng Li if (err) 1082f5b89e41SKrzysztof Hałasa goto err_hdlc_close; 1083f5b89e41SKrzysztof Hałasa 108499ebe65eSPeng Li err = request_hdlc_queues(port); 108599ebe65eSPeng Li if (err) 1086f5b89e41SKrzysztof Hałasa goto err_hdlc_close; 1087f5b89e41SKrzysztof Hałasa 108899ebe65eSPeng Li err = init_hdlc_queues(port); 108999ebe65eSPeng Li if (err) 1090f5b89e41SKrzysztof Hałasa goto err_destroy_queues; 1091f5b89e41SKrzysztof Hałasa 1092f5b89e41SKrzysztof Hałasa spin_lock_irqsave(&npe_lock, flags); 109335aefaadSLinus Walleij 109435aefaadSLinus Walleij /* Set the carrier, the GPIO is flagged active low so this will return 109535aefaadSLinus Walleij * 1 if DCD is asserted. 109635aefaadSLinus Walleij */ 109735aefaadSLinus Walleij val = gpiod_get_value(port->dcd); 109835aefaadSLinus Walleij hss_hdlc_set_carrier(dev, val); 109935aefaadSLinus Walleij 110035aefaadSLinus Walleij /* Set up an IRQ for DCD */ 110135aefaadSLinus Walleij err = request_irq(gpiod_to_irq(port->dcd), hss_hdlc_dcd_irq, 0, "IXP4xx HSS", dev); 110235aefaadSLinus Walleij if (err) { 110335aefaadSLinus Walleij dev_err(&dev->dev, "ixp4xx_hss: failed to request DCD IRQ (%i)\n", err); 1104f5b89e41SKrzysztof Hałasa goto err_unlock; 110599ebe65eSPeng Li } 110699ebe65eSPeng Li 110735aefaadSLinus Walleij /* GPIOs are flagged active low so this asserts DTR and RTS */ 110835aefaadSLinus Walleij gpiod_set_value(port->dtr, 1); 110935aefaadSLinus Walleij gpiod_set_value(port->rts, 1); 111035aefaadSLinus Walleij 1111f5b89e41SKrzysztof Hałasa spin_unlock_irqrestore(&npe_lock, flags); 1112f5b89e41SKrzysztof Hałasa 1113f5b89e41SKrzysztof Hałasa /* Populate queues with buffers, no failure after this point */ 1114f5b89e41SKrzysztof Hałasa for (i = 0; i < TX_DESCS; i++) 111535aefaadSLinus Walleij queue_put_desc(port->txreadyq, 1116f5b89e41SKrzysztof Hałasa tx_desc_phys(port, i), tx_desc_ptr(port, i)); 1117f5b89e41SKrzysztof Hałasa 1118f5b89e41SKrzysztof Hałasa for (i = 0; i < RX_DESCS; i++) 111935aefaadSLinus Walleij queue_put_desc(port->rxfreeq, 1120f5b89e41SKrzysztof Hałasa rx_desc_phys(port, i), rx_desc_ptr(port, i)); 1121f5b89e41SKrzysztof Hałasa 1122f5b89e41SKrzysztof Hałasa napi_enable(&port->napi); 1123f5b89e41SKrzysztof Hałasa netif_start_queue(dev); 1124f5b89e41SKrzysztof Hałasa 112535aefaadSLinus Walleij qmgr_set_irq(port->rxq, QUEUE_IRQ_SRC_NOT_EMPTY, 1126f5b89e41SKrzysztof Hałasa hss_hdlc_rx_irq, dev); 1127f5b89e41SKrzysztof Hałasa 112835aefaadSLinus Walleij qmgr_set_irq(port->txdoneq, QUEUE_IRQ_SRC_NOT_EMPTY, 1129f5b89e41SKrzysztof Hałasa hss_hdlc_txdone_irq, dev); 113035aefaadSLinus Walleij qmgr_enable_irq(port->txdoneq); 1131f5b89e41SKrzysztof Hałasa 1132f5b89e41SKrzysztof Hałasa ports_open++; 1133f5b89e41SKrzysztof Hałasa 1134f5b89e41SKrzysztof Hałasa hss_set_hdlc_cfg(port); 1135f5b89e41SKrzysztof Hałasa hss_config(port); 1136f5b89e41SKrzysztof Hałasa 1137f5b89e41SKrzysztof Hałasa hss_start_hdlc(port); 1138f5b89e41SKrzysztof Hałasa 1139f5b89e41SKrzysztof Hałasa /* we may already have RX data, enables IRQ */ 1140288379f0SBen Hutchings napi_schedule(&port->napi); 1141f5b89e41SKrzysztof Hałasa return 0; 1142f5b89e41SKrzysztof Hałasa 1143f5b89e41SKrzysztof Hałasa err_unlock: 1144f5b89e41SKrzysztof Hałasa spin_unlock_irqrestore(&npe_lock, flags); 1145f5b89e41SKrzysztof Hałasa err_destroy_queues: 1146f5b89e41SKrzysztof Hałasa destroy_hdlc_queues(port); 1147f5b89e41SKrzysztof Hałasa release_hdlc_queues(port); 1148f5b89e41SKrzysztof Hałasa err_hdlc_close: 1149f5b89e41SKrzysztof Hałasa hdlc_close(dev); 1150f5b89e41SKrzysztof Hałasa return err; 1151f5b89e41SKrzysztof Hałasa } 1152f5b89e41SKrzysztof Hałasa 1153f5b89e41SKrzysztof Hałasa static int hss_hdlc_close(struct net_device *dev) 1154f5b89e41SKrzysztof Hałasa { 1155f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 1156f5b89e41SKrzysztof Hałasa unsigned long flags; 1157f5b89e41SKrzysztof Hałasa int i, buffs = RX_DESCS; /* allocated RX buffers */ 1158f5b89e41SKrzysztof Hałasa 1159f5b89e41SKrzysztof Hałasa spin_lock_irqsave(&npe_lock, flags); 1160f5b89e41SKrzysztof Hałasa ports_open--; 116135aefaadSLinus Walleij qmgr_disable_irq(port->rxq); 1162f5b89e41SKrzysztof Hałasa netif_stop_queue(dev); 1163f5b89e41SKrzysztof Hałasa napi_disable(&port->napi); 1164f5b89e41SKrzysztof Hałasa 1165f5b89e41SKrzysztof Hałasa hss_stop_hdlc(port); 1166f5b89e41SKrzysztof Hałasa 116735aefaadSLinus Walleij while (queue_get_desc(port->rxfreeq, port, 0) >= 0) 1168f5b89e41SKrzysztof Hałasa buffs--; 116935aefaadSLinus Walleij while (queue_get_desc(port->rxq, port, 0) >= 0) 1170f5b89e41SKrzysztof Hałasa buffs--; 1171f5b89e41SKrzysztof Hałasa 1172f5b89e41SKrzysztof Hałasa if (buffs) 1173c75bb2c6SJoe Perches netdev_crit(dev, "unable to drain RX queue, %i buffer(s) left in NPE\n", 1174c75bb2c6SJoe Perches buffs); 1175f5b89e41SKrzysztof Hałasa 1176f5b89e41SKrzysztof Hałasa buffs = TX_DESCS; 117735aefaadSLinus Walleij while (queue_get_desc(port->txq, port, 1) >= 0) 1178f5b89e41SKrzysztof Hałasa buffs--; /* cancel TX */ 1179f5b89e41SKrzysztof Hałasa 1180f5b89e41SKrzysztof Hałasa i = 0; 1181f5b89e41SKrzysztof Hałasa do { 118235aefaadSLinus Walleij while (queue_get_desc(port->txreadyq, port, 1) >= 0) 1183f5b89e41SKrzysztof Hałasa buffs--; 1184f5b89e41SKrzysztof Hałasa if (!buffs) 1185f5b89e41SKrzysztof Hałasa break; 1186f5b89e41SKrzysztof Hałasa } while (++i < MAX_CLOSE_WAIT); 1187f5b89e41SKrzysztof Hałasa 1188f5b89e41SKrzysztof Hałasa if (buffs) 1189c75bb2c6SJoe Perches netdev_crit(dev, "unable to drain TX queue, %i buffer(s) left in NPE\n", 1190c75bb2c6SJoe Perches buffs); 1191f5b89e41SKrzysztof Hałasa #if DEBUG_CLOSE 1192f5b89e41SKrzysztof Hałasa if (!buffs) 1193f5b89e41SKrzysztof Hałasa printk(KERN_DEBUG "Draining TX queues took %i cycles\n", i); 1194f5b89e41SKrzysztof Hałasa #endif 119535aefaadSLinus Walleij qmgr_disable_irq(port->txdoneq); 1196f5b89e41SKrzysztof Hałasa 119735aefaadSLinus Walleij free_irq(gpiod_to_irq(port->dcd), dev); 119835aefaadSLinus Walleij /* GPIOs are flagged active low so this de-asserts DTR and RTS */ 119935aefaadSLinus Walleij gpiod_set_value(port->dtr, 0); 120035aefaadSLinus Walleij gpiod_set_value(port->rts, 0); 1201f5b89e41SKrzysztof Hałasa spin_unlock_irqrestore(&npe_lock, flags); 1202f5b89e41SKrzysztof Hałasa 1203f5b89e41SKrzysztof Hałasa destroy_hdlc_queues(port); 1204f5b89e41SKrzysztof Hałasa release_hdlc_queues(port); 1205f5b89e41SKrzysztof Hałasa hdlc_close(dev); 1206f5b89e41SKrzysztof Hałasa return 0; 1207f5b89e41SKrzysztof Hałasa } 1208f5b89e41SKrzysztof Hałasa 1209f5b89e41SKrzysztof Hałasa static int hss_hdlc_attach(struct net_device *dev, unsigned short encoding, 1210f5b89e41SKrzysztof Hałasa unsigned short parity) 1211f5b89e41SKrzysztof Hałasa { 1212f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 1213f5b89e41SKrzysztof Hałasa 1214f5b89e41SKrzysztof Hałasa if (encoding != ENCODING_NRZ) 1215f5b89e41SKrzysztof Hałasa return -EINVAL; 1216f5b89e41SKrzysztof Hałasa 1217f5b89e41SKrzysztof Hałasa switch (parity) { 1218f5b89e41SKrzysztof Hałasa case PARITY_CRC16_PR1_CCITT: 1219f5b89e41SKrzysztof Hałasa port->hdlc_cfg = 0; 1220f5b89e41SKrzysztof Hałasa return 0; 1221f5b89e41SKrzysztof Hałasa 1222f5b89e41SKrzysztof Hałasa case PARITY_CRC32_PR1_CCITT: 1223f5b89e41SKrzysztof Hałasa port->hdlc_cfg = PKT_HDLC_CRC_32; 1224f5b89e41SKrzysztof Hałasa return 0; 1225f5b89e41SKrzysztof Hałasa 1226f5b89e41SKrzysztof Hałasa default: 1227f5b89e41SKrzysztof Hałasa return -EINVAL; 1228f5b89e41SKrzysztof Hałasa } 1229f5b89e41SKrzysztof Hałasa } 1230f5b89e41SKrzysztof Hałasa 1231c74f16b6SArnd Bergmann static u32 check_clock(u32 timer_freq, u32 rate, u32 a, u32 b, u32 c, 12325dbc4650SKrzysztof Halasa u32 *best, u32 *best_diff, u32 *reg) 12335dbc4650SKrzysztof Halasa { 12345dbc4650SKrzysztof Halasa /* a is 10-bit, b is 10-bit, c is 12-bit */ 12355dbc4650SKrzysztof Halasa u64 new_rate; 12365dbc4650SKrzysztof Halasa u32 new_diff; 12375dbc4650SKrzysztof Halasa 1238c74f16b6SArnd Bergmann new_rate = timer_freq * (u64)(c + 1); 12395dbc4650SKrzysztof Halasa do_div(new_rate, a * (c + 1) + b + 1); 12405dbc4650SKrzysztof Halasa new_diff = abs((u32)new_rate - rate); 12415dbc4650SKrzysztof Halasa 12425dbc4650SKrzysztof Halasa if (new_diff < *best_diff) { 12435dbc4650SKrzysztof Halasa *best = new_rate; 12445dbc4650SKrzysztof Halasa *best_diff = new_diff; 12455dbc4650SKrzysztof Halasa *reg = (a << 22) | (b << 12) | c; 12465dbc4650SKrzysztof Halasa } 12475dbc4650SKrzysztof Halasa return new_diff; 12485dbc4650SKrzysztof Halasa } 12495dbc4650SKrzysztof Halasa 1250c74f16b6SArnd Bergmann static void find_best_clock(u32 timer_freq, u32 rate, u32 *best, u32 *reg) 12515dbc4650SKrzysztof Halasa { 12525dbc4650SKrzysztof Halasa u32 a, b, diff = 0xFFFFFFFF; 12535dbc4650SKrzysztof Halasa 1254c74f16b6SArnd Bergmann a = timer_freq / rate; 12555dbc4650SKrzysztof Halasa 12565dbc4650SKrzysztof Halasa if (a > 0x3FF) { /* 10-bit value - we can go as slow as ca. 65 kb/s */ 1257c74f16b6SArnd Bergmann check_clock(timer_freq, rate, 0x3FF, 1, 1, best, &diff, reg); 12585dbc4650SKrzysztof Halasa return; 12595dbc4650SKrzysztof Halasa } 12605dbc4650SKrzysztof Halasa if (a == 0) { /* > 66.666 MHz */ 12615dbc4650SKrzysztof Halasa a = 1; /* minimum divider is 1 (a = 0, b = 1, c = 1) */ 1262c74f16b6SArnd Bergmann rate = timer_freq; 12635dbc4650SKrzysztof Halasa } 12645dbc4650SKrzysztof Halasa 1265c74f16b6SArnd Bergmann if (rate * a == timer_freq) { /* don't divide by 0 later */ 1266c74f16b6SArnd Bergmann check_clock(timer_freq, rate, a - 1, 1, 1, best, &diff, reg); 12675dbc4650SKrzysztof Halasa return; 12685dbc4650SKrzysztof Halasa } 12695dbc4650SKrzysztof Halasa 12705dbc4650SKrzysztof Halasa for (b = 0; b < 0x400; b++) { 12715dbc4650SKrzysztof Halasa u64 c = (b + 1) * (u64)rate; 12726f2016edSPeng Li 1273c74f16b6SArnd Bergmann do_div(c, timer_freq - rate * a); 12745dbc4650SKrzysztof Halasa c--; 12755dbc4650SKrzysztof Halasa if (c >= 0xFFF) { /* 12-bit - no need to check more 'b's */ 12765dbc4650SKrzysztof Halasa if (b == 0 && /* also try a bit higher rate */ 1277c74f16b6SArnd Bergmann !check_clock(timer_freq, rate, a - 1, 1, 1, best, 1278c74f16b6SArnd Bergmann &diff, reg)) 12795dbc4650SKrzysztof Halasa return; 1280c74f16b6SArnd Bergmann check_clock(timer_freq, rate, a, b, 0xFFF, best, 1281c74f16b6SArnd Bergmann &diff, reg); 12825dbc4650SKrzysztof Halasa return; 12835dbc4650SKrzysztof Halasa } 1284c74f16b6SArnd Bergmann if (!check_clock(timer_freq, rate, a, b, c, best, &diff, reg)) 12855dbc4650SKrzysztof Halasa return; 1286c74f16b6SArnd Bergmann if (!check_clock(timer_freq, rate, a, b, c + 1, best, &diff, 1287c74f16b6SArnd Bergmann reg)) 12885dbc4650SKrzysztof Halasa return; 12895dbc4650SKrzysztof Halasa } 12905dbc4650SKrzysztof Halasa } 1291f5b89e41SKrzysztof Hałasa 129235aefaadSLinus Walleij static int hss_hdlc_set_clock(struct port *port, unsigned int clock_type) 129335aefaadSLinus Walleij { 129435aefaadSLinus Walleij switch (clock_type) { 129535aefaadSLinus Walleij case CLOCK_DEFAULT: 129635aefaadSLinus Walleij case CLOCK_EXT: 129735aefaadSLinus Walleij gpiod_set_value(port->clk_internal, 0); 129835aefaadSLinus Walleij return CLOCK_EXT; 129935aefaadSLinus Walleij case CLOCK_INT: 130035aefaadSLinus Walleij gpiod_set_value(port->clk_internal, 1); 130135aefaadSLinus Walleij return CLOCK_INT; 130235aefaadSLinus Walleij default: 130335aefaadSLinus Walleij return -EINVAL; 130435aefaadSLinus Walleij } 130535aefaadSLinus Walleij } 130635aefaadSLinus Walleij 1307ad7eab2aSArnd Bergmann static int hss_hdlc_ioctl(struct net_device *dev, struct if_settings *ifs) 1308f5b89e41SKrzysztof Hałasa { 1309f5b89e41SKrzysztof Hałasa const size_t size = sizeof(sync_serial_settings); 1310f5b89e41SKrzysztof Hałasa sync_serial_settings new_line; 1311ad7eab2aSArnd Bergmann sync_serial_settings __user *line = ifs->ifs_ifsu.sync; 1312f5b89e41SKrzysztof Hałasa struct port *port = dev_to_port(dev); 1313f5b89e41SKrzysztof Hałasa unsigned long flags; 1314f5b89e41SKrzysztof Hałasa int clk; 1315f5b89e41SKrzysztof Hałasa 1316ad7eab2aSArnd Bergmann switch (ifs->type) { 1317f5b89e41SKrzysztof Hałasa case IF_GET_IFACE: 1318ad7eab2aSArnd Bergmann ifs->type = IF_IFACE_V35; 1319ad7eab2aSArnd Bergmann if (ifs->size < size) { 1320ad7eab2aSArnd Bergmann ifs->size = size; /* data size wanted */ 1321f5b89e41SKrzysztof Hałasa return -ENOBUFS; 1322f5b89e41SKrzysztof Hałasa } 1323f5b89e41SKrzysztof Hałasa memset(&new_line, 0, sizeof(new_line)); 1324f5b89e41SKrzysztof Hałasa new_line.clock_type = port->clock_type; 13255dbc4650SKrzysztof Halasa new_line.clock_rate = port->clock_rate; 1326f5b89e41SKrzysztof Hałasa new_line.loopback = port->loopback; 1327f5b89e41SKrzysztof Hałasa if (copy_to_user(line, &new_line, size)) 1328f5b89e41SKrzysztof Hałasa return -EFAULT; 1329f5b89e41SKrzysztof Hałasa return 0; 1330f5b89e41SKrzysztof Hałasa 1331f5b89e41SKrzysztof Hałasa case IF_IFACE_SYNC_SERIAL: 1332f5b89e41SKrzysztof Hałasa case IF_IFACE_V35: 1333f5b89e41SKrzysztof Hałasa if (!capable(CAP_NET_ADMIN)) 1334f5b89e41SKrzysztof Hałasa return -EPERM; 1335f5b89e41SKrzysztof Hałasa if (copy_from_user(&new_line, line, size)) 1336f5b89e41SKrzysztof Hałasa return -EFAULT; 1337f5b89e41SKrzysztof Hałasa 1338f5b89e41SKrzysztof Hałasa clk = new_line.clock_type; 133935aefaadSLinus Walleij hss_hdlc_set_clock(port, clk); 1340f5b89e41SKrzysztof Hałasa 1341f5b89e41SKrzysztof Hałasa if (clk != CLOCK_EXT && clk != CLOCK_INT) 1342f5b89e41SKrzysztof Hałasa return -EINVAL; /* No such clock setting */ 1343f5b89e41SKrzysztof Hałasa 1344f5b89e41SKrzysztof Hałasa if (new_line.loopback != 0 && new_line.loopback != 1) 1345f5b89e41SKrzysztof Hałasa return -EINVAL; 1346f5b89e41SKrzysztof Hałasa 1347f5b89e41SKrzysztof Hałasa port->clock_type = clk; /* Update settings */ 1348e0bd2764SPeng Li if (clk == CLOCK_INT) { 134935aefaadSLinus Walleij find_best_clock(IXP4XX_TIMER_FREQ, 1350c74f16b6SArnd Bergmann new_line.clock_rate, 1351c74f16b6SArnd Bergmann &port->clock_rate, &port->clock_reg); 1352e0bd2764SPeng Li } else { 13535dbc4650SKrzysztof Halasa port->clock_rate = 0; 13545dbc4650SKrzysztof Halasa port->clock_reg = CLK42X_SPEED_2048KHZ; 13555dbc4650SKrzysztof Halasa } 1356f5b89e41SKrzysztof Hałasa port->loopback = new_line.loopback; 1357f5b89e41SKrzysztof Hałasa 1358f5b89e41SKrzysztof Hałasa spin_lock_irqsave(&npe_lock, flags); 1359f5b89e41SKrzysztof Hałasa 1360f5b89e41SKrzysztof Hałasa if (dev->flags & IFF_UP) 1361f5b89e41SKrzysztof Hałasa hss_config(port); 1362f5b89e41SKrzysztof Hałasa 1363f5b89e41SKrzysztof Hałasa if (port->loopback || port->carrier) 1364f5b89e41SKrzysztof Hałasa netif_carrier_on(port->netdev); 1365f5b89e41SKrzysztof Hałasa else 1366f5b89e41SKrzysztof Hałasa netif_carrier_off(port->netdev); 1367f5b89e41SKrzysztof Hałasa spin_unlock_irqrestore(&npe_lock, flags); 1368f5b89e41SKrzysztof Hałasa 1369f5b89e41SKrzysztof Hałasa return 0; 1370f5b89e41SKrzysztof Hałasa 1371f5b89e41SKrzysztof Hałasa default: 1372ad7eab2aSArnd Bergmann return hdlc_ioctl(dev, ifs); 1373f5b89e41SKrzysztof Hałasa } 1374f5b89e41SKrzysztof Hałasa } 1375f5b89e41SKrzysztof Hałasa 1376f5b89e41SKrzysztof Hałasa /***************************************************************************** 1377f5b89e41SKrzysztof Hałasa * initialization 1378f5b89e41SKrzysztof Hałasa ****************************************************************************/ 1379f5b89e41SKrzysztof Hałasa 1380991990a1SKrzysztof Hałasa static const struct net_device_ops hss_hdlc_ops = { 1381991990a1SKrzysztof Hałasa .ndo_open = hss_hdlc_open, 1382991990a1SKrzysztof Hałasa .ndo_stop = hss_hdlc_close, 1383991990a1SKrzysztof Hałasa .ndo_start_xmit = hdlc_start_xmit, 1384ad7eab2aSArnd Bergmann .ndo_siocwandev = hss_hdlc_ioctl, 1385991990a1SKrzysztof Hałasa }; 1386991990a1SKrzysztof Hałasa 138735aefaadSLinus Walleij static int ixp4xx_hss_probe(struct platform_device *pdev) 1388f5b89e41SKrzysztof Hałasa { 138935aefaadSLinus Walleij struct of_phandle_args queue_spec; 139035aefaadSLinus Walleij struct of_phandle_args npe_spec; 139135aefaadSLinus Walleij struct device *dev = &pdev->dev; 139235aefaadSLinus Walleij struct net_device *ndev; 139335aefaadSLinus Walleij struct device_node *np; 1394*e1721881SLinus Walleij struct regmap *rmap; 1395f5b89e41SKrzysztof Hałasa struct port *port; 1396f5b89e41SKrzysztof Hałasa hdlc_device *hdlc; 1397f5b89e41SKrzysztof Hałasa int err; 1398*e1721881SLinus Walleij u32 val; 1399*e1721881SLinus Walleij 1400*e1721881SLinus Walleij /* 1401*e1721881SLinus Walleij * Go into the syscon and check if we have the HSS and HDLC 1402*e1721881SLinus Walleij * features available, else this will not work. 1403*e1721881SLinus Walleij */ 1404*e1721881SLinus Walleij rmap = syscon_regmap_lookup_by_compatible("syscon"); 1405*e1721881SLinus Walleij if (IS_ERR(rmap)) 1406*e1721881SLinus Walleij return dev_err_probe(dev, PTR_ERR(rmap), 1407*e1721881SLinus Walleij "failed to look up syscon\n"); 1408*e1721881SLinus Walleij 1409*e1721881SLinus Walleij val = cpu_ixp4xx_features(rmap); 1410*e1721881SLinus Walleij 1411*e1721881SLinus Walleij if ((val & (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS)) != 1412*e1721881SLinus Walleij (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS)) { 1413*e1721881SLinus Walleij dev_err(dev, "HDLC and HSS feature unavailable in platform\n"); 1414*e1721881SLinus Walleij return -ENODEV; 1415*e1721881SLinus Walleij } 1416f5b89e41SKrzysztof Hałasa 141735aefaadSLinus Walleij np = dev->of_node; 141835aefaadSLinus Walleij 141935aefaadSLinus Walleij port = devm_kzalloc(dev, sizeof(*port), GFP_KERNEL); 142099ebe65eSPeng Li if (!port) 1421f5b89e41SKrzysztof Hałasa return -ENOMEM; 1422f5b89e41SKrzysztof Hałasa 142335aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intel,npe-handle", 1, 0, 142435aefaadSLinus Walleij &npe_spec); 142535aefaadSLinus Walleij if (err) 142635aefaadSLinus Walleij return dev_err_probe(dev, err, "no NPE engine specified\n"); 142735aefaadSLinus Walleij /* NPE ID 0x00, 0x10, 0x20... */ 142835aefaadSLinus Walleij port->npe = npe_request(npe_spec.args[0] << 4); 142999ebe65eSPeng Li if (!port->npe) { 143035aefaadSLinus Walleij dev_err(dev, "unable to obtain NPE instance\n"); 143135aefaadSLinus Walleij return -ENODEV; 1432f5b89e41SKrzysztof Hałasa } 1433f5b89e41SKrzysztof Hałasa 143435aefaadSLinus Walleij /* Get the TX ready queue as resource from queue manager */ 143535aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intek,queue-chl-txready", 1, 0, 143635aefaadSLinus Walleij &queue_spec); 143735aefaadSLinus Walleij if (err) 143835aefaadSLinus Walleij return dev_err_probe(dev, err, "no txready queue phandle\n"); 143935aefaadSLinus Walleij port->txreadyq = queue_spec.args[0]; 144035aefaadSLinus Walleij /* Get the RX trig queue as resource from queue manager */ 144135aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intek,queue-chl-rxtrig", 1, 0, 144235aefaadSLinus Walleij &queue_spec); 144335aefaadSLinus Walleij if (err) 144435aefaadSLinus Walleij return dev_err_probe(dev, err, "no rxtrig queue phandle\n"); 144535aefaadSLinus Walleij port->rxtrigq = queue_spec.args[0]; 144635aefaadSLinus Walleij /* Get the RX queue as resource from queue manager */ 144735aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-rx", 1, 0, 144835aefaadSLinus Walleij &queue_spec); 144935aefaadSLinus Walleij if (err) 145035aefaadSLinus Walleij return dev_err_probe(dev, err, "no RX queue phandle\n"); 145135aefaadSLinus Walleij port->rxq = queue_spec.args[0]; 145235aefaadSLinus Walleij /* Get the TX queue as resource from queue manager */ 145335aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-tx", 1, 0, 145435aefaadSLinus Walleij &queue_spec); 145535aefaadSLinus Walleij if (err) 145635aefaadSLinus Walleij return dev_err_probe(dev, err, "no RX queue phandle\n"); 145735aefaadSLinus Walleij port->txq = queue_spec.args[0]; 145835aefaadSLinus Walleij /* Get the RX free queue as resource from queue manager */ 145935aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-rxfree", 1, 0, 146035aefaadSLinus Walleij &queue_spec); 146135aefaadSLinus Walleij if (err) 146235aefaadSLinus Walleij return dev_err_probe(dev, err, "no RX free queue phandle\n"); 146335aefaadSLinus Walleij port->rxfreeq = queue_spec.args[0]; 146435aefaadSLinus Walleij /* Get the TX done queue as resource from queue manager */ 146535aefaadSLinus Walleij err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-txdone", 1, 0, 146635aefaadSLinus Walleij &queue_spec); 146735aefaadSLinus Walleij if (err) 146835aefaadSLinus Walleij return dev_err_probe(dev, err, "no TX done queue phandle\n"); 146935aefaadSLinus Walleij port->txdoneq = queue_spec.args[0]; 147035aefaadSLinus Walleij 147135aefaadSLinus Walleij /* Obtain all the line control GPIOs */ 147235aefaadSLinus Walleij port->cts = devm_gpiod_get(dev, "cts", GPIOD_OUT_LOW); 147335aefaadSLinus Walleij if (IS_ERR(port->cts)) 147435aefaadSLinus Walleij return dev_err_probe(dev, PTR_ERR(port->cts), "unable to get CTS GPIO\n"); 147535aefaadSLinus Walleij port->rts = devm_gpiod_get(dev, "rts", GPIOD_OUT_LOW); 147635aefaadSLinus Walleij if (IS_ERR(port->rts)) 147735aefaadSLinus Walleij return dev_err_probe(dev, PTR_ERR(port->rts), "unable to get RTS GPIO\n"); 147835aefaadSLinus Walleij port->dcd = devm_gpiod_get(dev, "dcd", GPIOD_IN); 147935aefaadSLinus Walleij if (IS_ERR(port->dcd)) 148035aefaadSLinus Walleij return dev_err_probe(dev, PTR_ERR(port->dcd), "unable to get DCD GPIO\n"); 148135aefaadSLinus Walleij port->dtr = devm_gpiod_get(dev, "dtr", GPIOD_OUT_LOW); 148235aefaadSLinus Walleij if (IS_ERR(port->dtr)) 148335aefaadSLinus Walleij return dev_err_probe(dev, PTR_ERR(port->dtr), "unable to get DTR GPIO\n"); 148435aefaadSLinus Walleij port->clk_internal = devm_gpiod_get(dev, "clk-internal", GPIOD_OUT_LOW); 148535aefaadSLinus Walleij if (IS_ERR(port->clk_internal)) 148635aefaadSLinus Walleij return dev_err_probe(dev, PTR_ERR(port->clk_internal), 148735aefaadSLinus Walleij "unable to get CLK internal GPIO\n"); 148835aefaadSLinus Walleij 148935aefaadSLinus Walleij ndev = alloc_hdlcdev(port); 149099ebe65eSPeng Li port->netdev = alloc_hdlcdev(port); 149199ebe65eSPeng Li if (!port->netdev) { 1492f5b89e41SKrzysztof Hałasa err = -ENOMEM; 1493f5b89e41SKrzysztof Hałasa goto err_plat; 1494f5b89e41SKrzysztof Hałasa } 1495f5b89e41SKrzysztof Hałasa 149635aefaadSLinus Walleij SET_NETDEV_DEV(ndev, &pdev->dev); 149735aefaadSLinus Walleij hdlc = dev_to_hdlc(ndev); 1498f5b89e41SKrzysztof Hałasa hdlc->attach = hss_hdlc_attach; 1499f5b89e41SKrzysztof Hałasa hdlc->xmit = hss_hdlc_xmit; 150035aefaadSLinus Walleij ndev->netdev_ops = &hss_hdlc_ops; 150135aefaadSLinus Walleij ndev->tx_queue_len = 100; 1502f5b89e41SKrzysztof Hałasa port->clock_type = CLOCK_EXT; 15035dbc4650SKrzysztof Halasa port->clock_rate = 0; 15045dbc4650SKrzysztof Halasa port->clock_reg = CLK42X_SPEED_2048KHZ; 1505f5b89e41SKrzysztof Hałasa port->id = pdev->id; 1506f5b89e41SKrzysztof Hałasa port->dev = &pdev->dev; 150735aefaadSLinus Walleij netif_napi_add(ndev, &port->napi, hss_hdlc_poll, NAPI_WEIGHT); 1508f5b89e41SKrzysztof Hałasa 150935aefaadSLinus Walleij err = register_hdlc_device(ndev); 151099ebe65eSPeng Li if (err) 1511f5b89e41SKrzysztof Hałasa goto err_free_netdev; 1512f5b89e41SKrzysztof Hałasa 1513f5b89e41SKrzysztof Hałasa platform_set_drvdata(pdev, port); 1514f5b89e41SKrzysztof Hałasa 151535aefaadSLinus Walleij netdev_info(ndev, "initialized\n"); 1516f5b89e41SKrzysztof Hałasa return 0; 1517f5b89e41SKrzysztof Hałasa 1518f5b89e41SKrzysztof Hałasa err_free_netdev: 151935aefaadSLinus Walleij free_netdev(ndev); 1520f5b89e41SKrzysztof Hałasa err_plat: 1521f5b89e41SKrzysztof Hałasa npe_release(port->npe); 1522f5b89e41SKrzysztof Hałasa return err; 1523f5b89e41SKrzysztof Hałasa } 1524f5b89e41SKrzysztof Hałasa 152535aefaadSLinus Walleij static int ixp4xx_hss_remove(struct platform_device *pdev) 1526f5b89e41SKrzysztof Hałasa { 1527f5b89e41SKrzysztof Hałasa struct port *port = platform_get_drvdata(pdev); 1528f5b89e41SKrzysztof Hałasa 1529f5b89e41SKrzysztof Hałasa unregister_hdlc_device(port->netdev); 1530f5b89e41SKrzysztof Hałasa free_netdev(port->netdev); 1531f5b89e41SKrzysztof Hałasa npe_release(port->npe); 1532f5b89e41SKrzysztof Hałasa return 0; 1533f5b89e41SKrzysztof Hałasa } 1534f5b89e41SKrzysztof Hałasa 1535f5b89e41SKrzysztof Hałasa static struct platform_driver ixp4xx_hss_driver = { 1536f5b89e41SKrzysztof Hałasa .driver.name = DRV_NAME, 153735aefaadSLinus Walleij .probe = ixp4xx_hss_probe, 153835aefaadSLinus Walleij .remove = ixp4xx_hss_remove, 1539f5b89e41SKrzysztof Hałasa }; 1540*e1721881SLinus Walleij module_platform_driver(ixp4xx_hss_driver); 1541f5b89e41SKrzysztof Hałasa 1542f5b89e41SKrzysztof Hałasa MODULE_AUTHOR("Krzysztof Halasa"); 1543f5b89e41SKrzysztof Hałasa MODULE_DESCRIPTION("Intel IXP4xx HSS driver"); 1544f5b89e41SKrzysztof Hałasa MODULE_LICENSE("GPL v2"); 1545f5b89e41SKrzysztof Hałasa MODULE_ALIAS("platform:ixp4xx_hss"); 1546