xref: /openbmc/linux/drivers/net/wan/ixp4xx_hss.c (revision 6f2016ed65385223ba8ace9c8897d04e3c2e1f16)
125763b3cSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f5b89e41SKrzysztof Hałasa /*
3f5b89e41SKrzysztof Hałasa  * Intel IXP4xx HSS (synchronous serial port) driver for Linux
4f5b89e41SKrzysztof Hałasa  *
5f5b89e41SKrzysztof Hałasa  * Copyright (C) 2007-2008 Krzysztof Hałasa <khc@pm.waw.pl>
6f5b89e41SKrzysztof Hałasa  */
7f5b89e41SKrzysztof Hałasa 
8c75bb2c6SJoe Perches #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
9c75bb2c6SJoe Perches 
100b836dddSFlorian Fainelli #include <linux/module.h>
11f5b89e41SKrzysztof Hałasa #include <linux/bitops.h>
12f5b89e41SKrzysztof Hałasa #include <linux/cdev.h>
13f5b89e41SKrzysztof Hałasa #include <linux/dma-mapping.h>
14f5b89e41SKrzysztof Hałasa #include <linux/dmapool.h>
15f5b89e41SKrzysztof Hałasa #include <linux/fs.h>
16f5b89e41SKrzysztof Hałasa #include <linux/hdlc.h>
17f5b89e41SKrzysztof Hałasa #include <linux/io.h>
18f5b89e41SKrzysztof Hałasa #include <linux/kernel.h>
19f5b89e41SKrzysztof Hałasa #include <linux/platform_device.h>
20c74f16b6SArnd Bergmann #include <linux/platform_data/wan_ixp4xx_hss.h>
21f5b89e41SKrzysztof Hałasa #include <linux/poll.h>
225a0e3ad6STejun Heo #include <linux/slab.h>
234af20dc5SLinus Walleij #include <linux/soc/ixp4xx/npe.h>
244af20dc5SLinus Walleij #include <linux/soc/ixp4xx/qmgr.h>
25f5b89e41SKrzysztof Hałasa 
26f5b89e41SKrzysztof Hałasa #define DEBUG_DESC		0
27f5b89e41SKrzysztof Hałasa #define DEBUG_RX		0
28f5b89e41SKrzysztof Hałasa #define DEBUG_TX		0
29f5b89e41SKrzysztof Hałasa #define DEBUG_PKT_BYTES		0
30f5b89e41SKrzysztof Hałasa #define DEBUG_CLOSE		0
31f5b89e41SKrzysztof Hałasa 
32f5b89e41SKrzysztof Hałasa #define DRV_NAME		"ixp4xx_hss"
33f5b89e41SKrzysztof Hałasa 
34f5b89e41SKrzysztof Hałasa #define PKT_EXTRA_FLAGS		0 /* orig 1 */
35f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES		1 /* 1, 2 or 4 */
36f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW	4 /* total 4 dwords per HSS */
37f5b89e41SKrzysztof Hałasa 
38f5b89e41SKrzysztof Hałasa #define RX_DESCS		16 /* also length of all RX queues */
39f5b89e41SKrzysztof Hałasa #define TX_DESCS		16 /* also length of all TX queues */
40f5b89e41SKrzysztof Hałasa 
41f5b89e41SKrzysztof Hałasa #define POOL_ALLOC_SIZE		(sizeof(struct desc) * (RX_DESCS + TX_DESCS))
42f5b89e41SKrzysztof Hałasa #define RX_SIZE			(HDLC_MAX_MRU + 4) /* NPE needs more space */
43f5b89e41SKrzysztof Hałasa #define MAX_CLOSE_WAIT		1000 /* microseconds */
44f5b89e41SKrzysztof Hałasa #define HSS_COUNT		2
45f5b89e41SKrzysztof Hałasa #define FRAME_SIZE		256 /* doesn't matter at this point */
46f5b89e41SKrzysztof Hałasa #define FRAME_OFFSET		0
47f5b89e41SKrzysztof Hałasa #define MAX_CHANNELS		(FRAME_SIZE / 8)
48f5b89e41SKrzysztof Hałasa 
49f5b89e41SKrzysztof Hałasa #define NAPI_WEIGHT		16
50f5b89e41SKrzysztof Hałasa 
51f5b89e41SKrzysztof Hałasa /* Queue IDs */
52f5b89e41SKrzysztof Hałasa #define HSS0_CHL_RXTRIG_QUEUE	12	/* orig size = 32 dwords */
53f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RX_QUEUE	13	/* orig size = 32 dwords */
54f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX0_QUEUE	14	/* orig size = 16 dwords */
55f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX1_QUEUE	15
56f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX2_QUEUE	16
57f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX3_QUEUE	17
58f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE0_QUEUE	18	/* orig size = 16 dwords */
59f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE1_QUEUE	19
60f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE2_QUEUE	20
61f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE3_QUEUE	21
62f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TXDONE_QUEUE	22	/* orig size = 64 dwords */
63f5b89e41SKrzysztof Hałasa 
64f5b89e41SKrzysztof Hałasa #define HSS1_CHL_RXTRIG_QUEUE	10
65f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RX_QUEUE	0
66f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX0_QUEUE	5
67f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX1_QUEUE	6
68f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX2_QUEUE	7
69f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX3_QUEUE	8
70f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE0_QUEUE	1
71f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE1_QUEUE	2
72f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE2_QUEUE	3
73f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE3_QUEUE	4
74f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TXDONE_QUEUE	9
75f5b89e41SKrzysztof Hałasa 
76f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_HDLC		0
77f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_RAW		1
78f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KMODE		2
79f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KENDIAN_MSB	4
80f5b89e41SKrzysztof Hałasa 
81f5b89e41SKrzysztof Hałasa /* PKT_PIPE_HDLC_CFG_WRITE flags */
82f5b89e41SKrzysztof Hałasa #define PKT_HDLC_IDLE_ONES		0x1 /* default = flags */
83f5b89e41SKrzysztof Hałasa #define PKT_HDLC_CRC_32			0x2 /* default = CRC-16 */
84f5b89e41SKrzysztof Hałasa #define PKT_HDLC_MSB_ENDIAN		0x4 /* default = LE */
85f5b89e41SKrzysztof Hałasa 
86f5b89e41SKrzysztof Hałasa /* hss_config, PCRs */
87f5b89e41SKrzysztof Hałasa /* Frame sync sampling, default = active low */
88f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_ACTIVE_HIGH	0x40000000
89f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_FALLINGEDGE	0x80000000
90f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_RISINGEDGE		0xC0000000
91f5b89e41SKrzysztof Hałasa 
92f5b89e41SKrzysztof Hałasa /* Frame sync pin: input (default) or output generated off a given clk edge */
93f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_FALLING	0x20000000
94f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_RISING	0x30000000
95f5b89e41SKrzysztof Hałasa 
96f5b89e41SKrzysztof Hałasa /* Frame and data clock sampling on edge, default = falling */
97f5b89e41SKrzysztof Hałasa #define PCR_FCLK_EDGE_RISING		0x08000000
98f5b89e41SKrzysztof Hałasa #define PCR_DCLK_EDGE_RISING		0x04000000
99f5b89e41SKrzysztof Hałasa 
100f5b89e41SKrzysztof Hałasa /* Clock direction, default = input */
101f5b89e41SKrzysztof Hałasa #define PCR_SYNC_CLK_DIR_OUTPUT		0x02000000
102f5b89e41SKrzysztof Hałasa 
103f5b89e41SKrzysztof Hałasa /* Generate/Receive frame pulses, default = enabled */
104f5b89e41SKrzysztof Hałasa #define PCR_FRM_PULSE_DISABLED		0x01000000
105f5b89e41SKrzysztof Hałasa 
106f5b89e41SKrzysztof Hałasa  /* Data rate is full (default) or half the configured clk speed */
107f5b89e41SKrzysztof Hałasa #define PCR_HALF_CLK_RATE		0x00200000
108f5b89e41SKrzysztof Hałasa 
109f5b89e41SKrzysztof Hałasa /* Invert data between NPE and HSS FIFOs? (default = no) */
110f5b89e41SKrzysztof Hałasa #define PCR_DATA_POLARITY_INVERT	0x00100000
111f5b89e41SKrzysztof Hałasa 
112f5b89e41SKrzysztof Hałasa /* TX/RX endianness, default = LSB */
113f5b89e41SKrzysztof Hałasa #define PCR_MSB_ENDIAN			0x00080000
114f5b89e41SKrzysztof Hałasa 
115f5b89e41SKrzysztof Hałasa /* Normal (default) / open drain mode (TX only) */
116f5b89e41SKrzysztof Hałasa #define PCR_TX_PINS_OPEN_DRAIN		0x00040000
117f5b89e41SKrzysztof Hałasa 
118f5b89e41SKrzysztof Hałasa /* No framing bit transmitted and expected on RX? (default = framing bit) */
119f5b89e41SKrzysztof Hałasa #define PCR_SOF_NO_FBIT			0x00020000
120f5b89e41SKrzysztof Hałasa 
121f5b89e41SKrzysztof Hałasa /* Drive data pins? */
122f5b89e41SKrzysztof Hałasa #define PCR_TX_DATA_ENABLE		0x00010000
123f5b89e41SKrzysztof Hałasa 
124f5b89e41SKrzysztof Hałasa /* Voice 56k type: drive the data pins low (default), high, high Z */
125f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH		0x00002000
126f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH_IMP		0x00004000
127f5b89e41SKrzysztof Hałasa 
128f5b89e41SKrzysztof Hałasa /* Unassigned type: drive the data pins low (default), high, high Z */
129f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH		0x00000800
130f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH_IMP		0x00001000
131f5b89e41SKrzysztof Hałasa 
132f5b89e41SKrzysztof Hałasa /* T1 @ 1.544MHz only: Fbit dictated in FIFO (default) or high Z */
133f5b89e41SKrzysztof Hałasa #define PCR_TX_FB_HIGH_IMP		0x00000400
134f5b89e41SKrzysztof Hałasa 
135f5b89e41SKrzysztof Hałasa /* 56k data endiannes - which bit unused: high (default) or low */
136f5b89e41SKrzysztof Hałasa #define PCR_TX_56KE_BIT_0_UNUSED	0x00000200
137f5b89e41SKrzysztof Hałasa 
138f5b89e41SKrzysztof Hałasa /* 56k data transmission type: 32/8 bit data (default) or 56K data */
139f5b89e41SKrzysztof Hałasa #define PCR_TX_56KS_56K_DATA		0x00000100
140f5b89e41SKrzysztof Hałasa 
141f5b89e41SKrzysztof Hałasa /* hss_config, cCR */
142f5b89e41SKrzysztof Hałasa /* Number of packetized clients, default = 1 */
143f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_2_HDLC		0x04000000
144f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_3_OR_4HDLC	0x08000000
145f5b89e41SKrzysztof Hałasa 
146f5b89e41SKrzysztof Hałasa /* default = no loopback */
147f5b89e41SKrzysztof Hałasa #define CCR_LOOPBACK			0x02000000
148f5b89e41SKrzysztof Hałasa 
149f5b89e41SKrzysztof Hałasa /* HSS number, default = 0 (first) */
150f5b89e41SKrzysztof Hałasa #define CCR_SECOND_HSS			0x01000000
151f5b89e41SKrzysztof Hałasa 
152f5b89e41SKrzysztof Hałasa /* hss_config, clkCR: main:10, num:10, denom:12 */
153f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_EXP	((0x3FF << 22) | (  2 << 12) |   15) /*65 KHz*/
154f5b89e41SKrzysztof Hałasa 
155f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_512KHZ	((  130 << 22) | (  2 << 12) |   15)
156f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1536KHZ	((   43 << 22) | ( 18 << 12) |   47)
157f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1544KHZ	((   43 << 22) | ( 33 << 12) |  192)
158f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_2048KHZ	((   32 << 22) | ( 34 << 12) |   63)
159f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_4096KHZ	((   16 << 22) | ( 34 << 12) |  127)
160f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_8192KHZ	((    8 << 22) | ( 34 << 12) |  255)
161f5b89e41SKrzysztof Hałasa 
162f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_512KHZ	((  130 << 22) | ( 24 << 12) |  127)
163f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1536KHZ	((   43 << 22) | (152 << 12) |  383)
164f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1544KHZ	((   43 << 22) | ( 66 << 12) |  385)
165f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_2048KHZ	((   32 << 22) | (280 << 12) |  511)
166f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_4096KHZ	((   16 << 22) | (280 << 12) | 1023)
167f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_8192KHZ	((    8 << 22) | (280 << 12) | 2047)
168f5b89e41SKrzysztof Hałasa 
1695dbc4650SKrzysztof Halasa /*
1705dbc4650SKrzysztof Halasa  * HSS_CONFIG_CLOCK_CR register consists of 3 parts:
1715dbc4650SKrzysztof Halasa  *     A (10 bits), B (10 bits) and C (12 bits).
1725dbc4650SKrzysztof Halasa  * IXP42x HSS clock generator operation (verified with an oscilloscope):
1735dbc4650SKrzysztof Halasa  * Each clock bit takes 7.5 ns (1 / 133.xx MHz).
1745dbc4650SKrzysztof Halasa  * The clock sequence consists of (C - B) states of 0s and 1s, each state is
1755dbc4650SKrzysztof Halasa  * A bits wide. It's followed by (B + 1) states of 0s and 1s, each state is
1765dbc4650SKrzysztof Halasa  * (A + 1) bits wide.
1775dbc4650SKrzysztof Halasa  *
1785dbc4650SKrzysztof Halasa  * The resulting average clock frequency (assuming 33.333 MHz oscillator) is:
1795dbc4650SKrzysztof Halasa  * freq = 66.666 MHz / (A + (B + 1) / (C + 1))
18025985edcSLucas De Marchi  * minimum freq = 66.666 MHz / (A + 1)
1815dbc4650SKrzysztof Halasa  * maximum freq = 66.666 MHz / A
1825dbc4650SKrzysztof Halasa  *
1835dbc4650SKrzysztof Halasa  * Example: A = 2, B = 2, C = 7, CLOCK_CR register = 2 << 22 | 2 << 12 | 7
1845dbc4650SKrzysztof Halasa  * freq = 66.666 MHz / (2 + (2 + 1) / (7 + 1)) = 28.07 MHz (Mb/s).
1855dbc4650SKrzysztof Halasa  * The clock sequence is: 1100110011 (5 doubles) 000111000 (3 triples).
1865dbc4650SKrzysztof Halasa  * The sequence takes (C - B) * A + (B + 1) * (A + 1) = 5 * 2 + 3 * 3 bits
1875dbc4650SKrzysztof Halasa  * = 19 bits (each 7.5 ns long) = 142.5 ns (then the sequence repeats).
1885dbc4650SKrzysztof Halasa  * The sequence consists of 4 complete clock periods, thus the average
1895dbc4650SKrzysztof Halasa  * frequency (= clock rate) is 4 / 142.5 ns = 28.07 MHz (Mb/s).
1905dbc4650SKrzysztof Halasa  * (max specified clock rate for IXP42x HSS is 8.192 Mb/s).
1915dbc4650SKrzysztof Halasa  */
192f5b89e41SKrzysztof Hałasa 
193f5b89e41SKrzysztof Hałasa /* hss_config, LUT entries */
194f5b89e41SKrzysztof Hałasa #define TDMMAP_UNASSIGNED	0
195f5b89e41SKrzysztof Hałasa #define TDMMAP_HDLC		1	/* HDLC - packetized */
196f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE56K		2	/* Voice56K - 7-bit channelized */
197f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE64K		3	/* Voice64K - 8-bit channelized */
198f5b89e41SKrzysztof Hałasa 
199f5b89e41SKrzysztof Hałasa /* offsets into HSS config */
200f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_PCR	0x00 /* port configuration registers */
201f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_PCR	0x04
202f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CORE_CR	0x08 /* loopback control, HSS# */
203f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CLOCK_CR	0x0C /* clock generator control */
204f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_FCR	0x10 /* frame configuration registers */
205f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_FCR	0x14
206f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_LUT	0x18 /* channel look-up tables */
207f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_LUT	0x38
208f5b89e41SKrzysztof Hałasa 
209f5b89e41SKrzysztof Hałasa /* NPE command codes */
210f5b89e41SKrzysztof Hałasa /* writes the ConfigWord value to the location specified by offset */
211f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_WRITE		0x40
212f5b89e41SKrzysztof Hałasa 
213f5b89e41SKrzysztof Hałasa /* triggers the NPE to load the contents of the configuration table */
214f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_LOAD		0x41
215f5b89e41SKrzysztof Hałasa 
216f5b89e41SKrzysztof Hałasa /* triggers the NPE to return an HssErrorReadResponse message */
217f5b89e41SKrzysztof Hałasa #define PORT_ERROR_READ			0x42
218f5b89e41SKrzysztof Hałasa 
219f5b89e41SKrzysztof Hałasa /* triggers the NPE to reset internal status and enable the HssPacketized
220f5b89e41SKrzysztof Hałasa    operation for the flow specified by pPipe */
221f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_ENABLE		0x50
222f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_DISABLE		0x51
223f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES_WRITE		0x52
224f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW_WRITE	0x53
225f5b89e41SKrzysztof Hałasa #define PKT_PIPE_HDLC_CFG_WRITE		0x54
226f5b89e41SKrzysztof Hałasa #define PKT_PIPE_IDLE_PATTERN_WRITE	0x55
227f5b89e41SKrzysztof Hałasa #define PKT_PIPE_RX_SIZE_WRITE		0x56
228f5b89e41SKrzysztof Hałasa #define PKT_PIPE_MODE_WRITE		0x57
229f5b89e41SKrzysztof Hałasa 
230f5b89e41SKrzysztof Hałasa /* HDLC packet status values - desc->status */
23125985edcSLucas De Marchi #define ERR_SHUTDOWN		1 /* stop or shutdown occurrence */
232f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ALIGN		2 /* HDLC alignment error */
233f5b89e41SKrzysztof Hałasa #define ERR_HDLC_FCS		3 /* HDLC Frame Check Sum error */
234f5b89e41SKrzysztof Hałasa #define ERR_RXFREE_Q_EMPTY	4 /* RX-free queue became empty while receiving
235f5b89e41SKrzysztof Hałasa 				     this packet (if buf_len < pkt_len) */
236f5b89e41SKrzysztof Hałasa #define ERR_HDLC_TOO_LONG	5 /* HDLC frame size too long */
237f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ABORT		6 /* abort sequence received */
238f5b89e41SKrzysztof Hałasa #define ERR_DISCONNECTING	7 /* disconnect is in progress */
239f5b89e41SKrzysztof Hałasa 
240f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
241f5b89e41SKrzysztof Hałasa typedef struct sk_buff buffer_t;
242f5b89e41SKrzysztof Hałasa #define free_buffer dev_kfree_skb
243763284d4SYang Wei #define free_buffer_irq dev_consume_skb_irq
244f5b89e41SKrzysztof Hałasa #else
245f5b89e41SKrzysztof Hałasa typedef void buffer_t;
246f5b89e41SKrzysztof Hałasa #define free_buffer kfree
247f5b89e41SKrzysztof Hałasa #define free_buffer_irq kfree
248f5b89e41SKrzysztof Hałasa #endif
249f5b89e41SKrzysztof Hałasa 
250f5b89e41SKrzysztof Hałasa struct port {
251f5b89e41SKrzysztof Hałasa 	struct device *dev;
252f5b89e41SKrzysztof Hałasa 	struct npe *npe;
253f5b89e41SKrzysztof Hałasa 	struct net_device *netdev;
254f5b89e41SKrzysztof Hałasa 	struct napi_struct napi;
255f5b89e41SKrzysztof Hałasa 	struct hss_plat_info *plat;
256f5b89e41SKrzysztof Hałasa 	buffer_t *rx_buff_tab[RX_DESCS], *tx_buff_tab[TX_DESCS];
257f5b89e41SKrzysztof Hałasa 	struct desc *desc_tab;	/* coherent */
258504c28c8SArnd Bergmann 	dma_addr_t desc_tab_phys;
259f5b89e41SKrzysztof Hałasa 	unsigned int id;
260f5b89e41SKrzysztof Hałasa 	unsigned int clock_type, clock_rate, loopback;
261f5b89e41SKrzysztof Hałasa 	unsigned int initialized, carrier;
262f5b89e41SKrzysztof Hałasa 	u8 hdlc_cfg;
2635dbc4650SKrzysztof Halasa 	u32 clock_reg;
264f5b89e41SKrzysztof Hałasa };
265f5b89e41SKrzysztof Hałasa 
266f5b89e41SKrzysztof Hałasa /* NPE message structure */
267f5b89e41SKrzysztof Hałasa struct msg {
268f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
269f5b89e41SKrzysztof Hałasa 	u8 cmd, unused, hss_port, index;
270f5b89e41SKrzysztof Hałasa 	union {
271f5b89e41SKrzysztof Hałasa 		struct { u8 data8a, data8b, data8c, data8d; };
272f5b89e41SKrzysztof Hałasa 		struct { u16 data16a, data16b; };
273f5b89e41SKrzysztof Hałasa 		struct { u32 data32; };
274f5b89e41SKrzysztof Hałasa 	};
275f5b89e41SKrzysztof Hałasa #else
276f5b89e41SKrzysztof Hałasa 	u8 index, hss_port, unused, cmd;
277f5b89e41SKrzysztof Hałasa 	union {
278f5b89e41SKrzysztof Hałasa 		struct { u8 data8d, data8c, data8b, data8a; };
279f5b89e41SKrzysztof Hałasa 		struct { u16 data16b, data16a; };
280f5b89e41SKrzysztof Hałasa 		struct { u32 data32; };
281f5b89e41SKrzysztof Hałasa 	};
282f5b89e41SKrzysztof Hałasa #endif
283f5b89e41SKrzysztof Hałasa };
284f5b89e41SKrzysztof Hałasa 
285f5b89e41SKrzysztof Hałasa /* HDLC packet descriptor */
286f5b89e41SKrzysztof Hałasa struct desc {
287f5b89e41SKrzysztof Hałasa 	u32 next;		/* pointer to next buffer, unused */
288f5b89e41SKrzysztof Hałasa 
289f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
290f5b89e41SKrzysztof Hałasa 	u16 buf_len;		/* buffer length */
291f5b89e41SKrzysztof Hałasa 	u16 pkt_len;		/* packet length */
292f5b89e41SKrzysztof Hałasa 	u32 data;		/* pointer to data buffer in RAM */
293f5b89e41SKrzysztof Hałasa 	u8 status;
294f5b89e41SKrzysztof Hałasa 	u8 error_count;
295f5b89e41SKrzysztof Hałasa 	u16 __reserved;
296f5b89e41SKrzysztof Hałasa #else
297f5b89e41SKrzysztof Hałasa 	u16 pkt_len;		/* packet length */
298f5b89e41SKrzysztof Hałasa 	u16 buf_len;		/* buffer length */
299f5b89e41SKrzysztof Hałasa 	u32 data;		/* pointer to data buffer in RAM */
300f5b89e41SKrzysztof Hałasa 	u16 __reserved;
301f5b89e41SKrzysztof Hałasa 	u8 error_count;
302f5b89e41SKrzysztof Hałasa 	u8 status;
303f5b89e41SKrzysztof Hałasa #endif
304f5b89e41SKrzysztof Hałasa 	u32 __reserved1[4];
305f5b89e41SKrzysztof Hałasa };
306f5b89e41SKrzysztof Hałasa 
307f5b89e41SKrzysztof Hałasa #define rx_desc_phys(port, n)	((port)->desc_tab_phys +		\
308f5b89e41SKrzysztof Hałasa 				 (n) * sizeof(struct desc))
309f5b89e41SKrzysztof Hałasa #define rx_desc_ptr(port, n)	(&(port)->desc_tab[n])
310f5b89e41SKrzysztof Hałasa 
311f5b89e41SKrzysztof Hałasa #define tx_desc_phys(port, n)	((port)->desc_tab_phys +		\
312f5b89e41SKrzysztof Hałasa 				 ((n) + RX_DESCS) * sizeof(struct desc))
313f5b89e41SKrzysztof Hałasa #define tx_desc_ptr(port, n)	(&(port)->desc_tab[(n) + RX_DESCS])
314f5b89e41SKrzysztof Hałasa 
315f5b89e41SKrzysztof Hałasa /*****************************************************************************
316f5b89e41SKrzysztof Hałasa  * global variables
317f5b89e41SKrzysztof Hałasa  ****************************************************************************/
318f5b89e41SKrzysztof Hałasa 
319f5b89e41SKrzysztof Hałasa static int ports_open;
320f5b89e41SKrzysztof Hałasa static struct dma_pool *dma_pool;
3215b34af86SZheng Yongjun static DEFINE_SPINLOCK(npe_lock);
322f5b89e41SKrzysztof Hałasa 
323f5b89e41SKrzysztof Hałasa static const struct {
324f5b89e41SKrzysztof Hałasa 	int tx, txdone, rx, rxfree;
325f5b89e41SKrzysztof Hałasa }queue_ids[2] = {{HSS0_PKT_TX0_QUEUE, HSS0_PKT_TXDONE_QUEUE, HSS0_PKT_RX_QUEUE,
326f5b89e41SKrzysztof Hałasa 		  HSS0_PKT_RXFREE0_QUEUE},
327f5b89e41SKrzysztof Hałasa 		 {HSS1_PKT_TX0_QUEUE, HSS1_PKT_TXDONE_QUEUE, HSS1_PKT_RX_QUEUE,
328f5b89e41SKrzysztof Hałasa 		  HSS1_PKT_RXFREE0_QUEUE},
329f5b89e41SKrzysztof Hałasa };
330f5b89e41SKrzysztof Hałasa 
331f5b89e41SKrzysztof Hałasa /*****************************************************************************
332f5b89e41SKrzysztof Hałasa  * utility functions
333f5b89e41SKrzysztof Hałasa  ****************************************************************************/
334f5b89e41SKrzysztof Hałasa 
335f5b89e41SKrzysztof Hałasa static inline struct port* dev_to_port(struct net_device *dev)
336f5b89e41SKrzysztof Hałasa {
337f5b89e41SKrzysztof Hałasa 	return dev_to_hdlc(dev)->priv;
338f5b89e41SKrzysztof Hałasa }
339f5b89e41SKrzysztof Hałasa 
340f5b89e41SKrzysztof Hałasa #ifndef __ARMEB__
341f5b89e41SKrzysztof Hałasa static inline void memcpy_swab32(u32 *dest, u32 *src, int cnt)
342f5b89e41SKrzysztof Hałasa {
343f5b89e41SKrzysztof Hałasa 	int i;
344*6f2016edSPeng Li 
345f5b89e41SKrzysztof Hałasa 	for (i = 0; i < cnt; i++)
346f5b89e41SKrzysztof Hałasa 		dest[i] = swab32(src[i]);
347f5b89e41SKrzysztof Hałasa }
348f5b89e41SKrzysztof Hałasa #endif
349f5b89e41SKrzysztof Hałasa 
350f5b89e41SKrzysztof Hałasa /*****************************************************************************
351f5b89e41SKrzysztof Hałasa  * HSS access
352f5b89e41SKrzysztof Hałasa  ****************************************************************************/
353f5b89e41SKrzysztof Hałasa 
354f5b89e41SKrzysztof Hałasa static void hss_npe_send(struct port *port, struct msg *msg, const char* what)
355f5b89e41SKrzysztof Hałasa {
356f5b89e41SKrzysztof Hałasa 	u32 *val = (u32*)msg;
357*6f2016edSPeng Li 
358f5b89e41SKrzysztof Hałasa 	if (npe_send_message(port->npe, msg, what)) {
359c75bb2c6SJoe Perches 		pr_crit("HSS-%i: unable to send command [%08X:%08X] to %s\n",
360c75bb2c6SJoe Perches 			port->id, val[0], val[1], npe_name(port->npe));
361f5b89e41SKrzysztof Hałasa 		BUG();
362f5b89e41SKrzysztof Hałasa 	}
363f5b89e41SKrzysztof Hałasa }
364f5b89e41SKrzysztof Hałasa 
365f5b89e41SKrzysztof Hałasa static void hss_config_set_lut(struct port *port)
366f5b89e41SKrzysztof Hałasa {
367f5b89e41SKrzysztof Hałasa 	struct msg msg;
368f5b89e41SKrzysztof Hałasa 	int ch;
369f5b89e41SKrzysztof Hałasa 
370f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
371f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
372f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
373f5b89e41SKrzysztof Hałasa 
374f5b89e41SKrzysztof Hałasa 	for (ch = 0; ch < MAX_CHANNELS; ch++) {
375f5b89e41SKrzysztof Hałasa 		msg.data32 >>= 2;
376f5b89e41SKrzysztof Hałasa 		msg.data32 |= TDMMAP_HDLC << 30;
377f5b89e41SKrzysztof Hałasa 
378f5b89e41SKrzysztof Hałasa 		if (ch % 16 == 15) {
379f5b89e41SKrzysztof Hałasa 			msg.index = HSS_CONFIG_TX_LUT + ((ch / 4) & ~3);
380f5b89e41SKrzysztof Hałasa 			hss_npe_send(port, &msg, "HSS_SET_TX_LUT");
381f5b89e41SKrzysztof Hałasa 
382f5b89e41SKrzysztof Hałasa 			msg.index += HSS_CONFIG_RX_LUT - HSS_CONFIG_TX_LUT;
383f5b89e41SKrzysztof Hałasa 			hss_npe_send(port, &msg, "HSS_SET_RX_LUT");
384f5b89e41SKrzysztof Hałasa 		}
385f5b89e41SKrzysztof Hałasa 	}
386f5b89e41SKrzysztof Hałasa }
387f5b89e41SKrzysztof Hałasa 
388f5b89e41SKrzysztof Hałasa static void hss_config(struct port *port)
389f5b89e41SKrzysztof Hałasa {
390f5b89e41SKrzysztof Hałasa 	struct msg msg;
391f5b89e41SKrzysztof Hałasa 
392f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
393f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
394f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
395f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_TX_PCR;
39662763429SKrzysztof Hałasa 	msg.data32 = PCR_FRM_PULSE_DISABLED | PCR_MSB_ENDIAN |
397f5b89e41SKrzysztof Hałasa 		PCR_TX_DATA_ENABLE | PCR_SOF_NO_FBIT;
398f5b89e41SKrzysztof Hałasa 	if (port->clock_type == CLOCK_INT)
399f5b89e41SKrzysztof Hałasa 		msg.data32 |= PCR_SYNC_CLK_DIR_OUTPUT;
400f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_TX_PCR");
401f5b89e41SKrzysztof Hałasa 
402f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_RX_PCR;
403f5b89e41SKrzysztof Hałasa 	msg.data32 ^= PCR_TX_DATA_ENABLE | PCR_DCLK_EDGE_RISING;
404f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_RX_PCR");
405f5b89e41SKrzysztof Hałasa 
406f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
407f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
408f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
409f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_CORE_CR;
410f5b89e41SKrzysztof Hałasa 	msg.data32 = (port->loopback ? CCR_LOOPBACK : 0) |
411f5b89e41SKrzysztof Hałasa 		(port->id ? CCR_SECOND_HSS : 0);
412f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_CORE_CR");
413f5b89e41SKrzysztof Hałasa 
414f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
415f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
416f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
417f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_CLOCK_CR;
4185dbc4650SKrzysztof Halasa 	msg.data32 = port->clock_reg;
419f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_CLOCK_CR");
420f5b89e41SKrzysztof Hałasa 
421f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
422f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
423f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
424f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_TX_FCR;
425f5b89e41SKrzysztof Hałasa 	msg.data16a = FRAME_OFFSET;
426f5b89e41SKrzysztof Hałasa 	msg.data16b = FRAME_SIZE - 1;
427f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_TX_FCR");
428f5b89e41SKrzysztof Hałasa 
429f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
430f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
431f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
432f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_RX_FCR;
433f5b89e41SKrzysztof Hałasa 	msg.data16a = FRAME_OFFSET;
434f5b89e41SKrzysztof Hałasa 	msg.data16b = FRAME_SIZE - 1;
435f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_RX_FCR");
436f5b89e41SKrzysztof Hałasa 
437f5b89e41SKrzysztof Hałasa 	hss_config_set_lut(port);
438f5b89e41SKrzysztof Hałasa 
439f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
440f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_LOAD;
441f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
442f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_LOAD_CONFIG");
443f5b89e41SKrzysztof Hałasa 
444f5b89e41SKrzysztof Hałasa 	if (npe_recv_message(port->npe, &msg, "HSS_LOAD_CONFIG") ||
445f5b89e41SKrzysztof Hałasa 	    /* HSS_LOAD_CONFIG for port #1 returns port_id = #4 */
446f5b89e41SKrzysztof Hałasa 	    msg.cmd != PORT_CONFIG_LOAD || msg.data32) {
447c75bb2c6SJoe Perches 		pr_crit("HSS-%i: HSS_LOAD_CONFIG failed\n", port->id);
448f5b89e41SKrzysztof Hałasa 		BUG();
449f5b89e41SKrzysztof Hałasa 	}
450f5b89e41SKrzysztof Hałasa 
451f5b89e41SKrzysztof Hałasa 	/* HDLC may stop working without this - check FIXME */
452f5b89e41SKrzysztof Hałasa 	npe_recv_message(port->npe, &msg, "FLUSH_IT");
453f5b89e41SKrzysztof Hałasa }
454f5b89e41SKrzysztof Hałasa 
455f5b89e41SKrzysztof Hałasa static void hss_set_hdlc_cfg(struct port *port)
456f5b89e41SKrzysztof Hałasa {
457f5b89e41SKrzysztof Hałasa 	struct msg msg;
458f5b89e41SKrzysztof Hałasa 
459f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
460f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_HDLC_CFG_WRITE;
461f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
462f5b89e41SKrzysztof Hałasa 	msg.data8a = port->hdlc_cfg; /* rx_cfg */
463f5b89e41SKrzysztof Hałasa 	msg.data8b = port->hdlc_cfg | (PKT_EXTRA_FLAGS << 3); /* tx_cfg */
464f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_HDLC_CFG");
465f5b89e41SKrzysztof Hałasa }
466f5b89e41SKrzysztof Hałasa 
467f5b89e41SKrzysztof Hałasa static u32 hss_get_status(struct port *port)
468f5b89e41SKrzysztof Hałasa {
469f5b89e41SKrzysztof Hałasa 	struct msg msg;
470f5b89e41SKrzysztof Hałasa 
471f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
472f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_ERROR_READ;
473f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
474f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "PORT_ERROR_READ");
475f5b89e41SKrzysztof Hałasa 	if (npe_recv_message(port->npe, &msg, "PORT_ERROR_READ")) {
476c75bb2c6SJoe Perches 		pr_crit("HSS-%i: unable to read HSS status\n", port->id);
477f5b89e41SKrzysztof Hałasa 		BUG();
478f5b89e41SKrzysztof Hałasa 	}
479f5b89e41SKrzysztof Hałasa 
480f5b89e41SKrzysztof Hałasa 	return msg.data32;
481f5b89e41SKrzysztof Hałasa }
482f5b89e41SKrzysztof Hałasa 
483f5b89e41SKrzysztof Hałasa static void hss_start_hdlc(struct port *port)
484f5b89e41SKrzysztof Hałasa {
485f5b89e41SKrzysztof Hałasa 	struct msg msg;
486f5b89e41SKrzysztof Hałasa 
487f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
488f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FLOW_ENABLE;
489f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
490f5b89e41SKrzysztof Hałasa 	msg.data32 = 0;
491f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_ENABLE_PKT_PIPE");
492f5b89e41SKrzysztof Hałasa }
493f5b89e41SKrzysztof Hałasa 
494f5b89e41SKrzysztof Hałasa static void hss_stop_hdlc(struct port *port)
495f5b89e41SKrzysztof Hałasa {
496f5b89e41SKrzysztof Hałasa 	struct msg msg;
497f5b89e41SKrzysztof Hałasa 
498f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
499f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FLOW_DISABLE;
500f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
501f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_DISABLE_PKT_PIPE");
502f5b89e41SKrzysztof Hałasa 	hss_get_status(port); /* make sure it's halted */
503f5b89e41SKrzysztof Hałasa }
504f5b89e41SKrzysztof Hałasa 
505f5b89e41SKrzysztof Hałasa static int hss_load_firmware(struct port *port)
506f5b89e41SKrzysztof Hałasa {
507f5b89e41SKrzysztof Hałasa 	struct msg msg;
508f5b89e41SKrzysztof Hałasa 	int err;
509f5b89e41SKrzysztof Hałasa 
510f5b89e41SKrzysztof Hałasa 	if (port->initialized)
511f5b89e41SKrzysztof Hałasa 		return 0;
512f5b89e41SKrzysztof Hałasa 
513f5b89e41SKrzysztof Hałasa 	if (!npe_running(port->npe) &&
514f5b89e41SKrzysztof Hałasa 	    (err = npe_load_firmware(port->npe, npe_name(port->npe),
515f5b89e41SKrzysztof Hałasa 				     port->dev)))
516f5b89e41SKrzysztof Hałasa 		return err;
517f5b89e41SKrzysztof Hałasa 
518f5b89e41SKrzysztof Hałasa 	/* HDLC mode configuration */
519f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
520f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_NUM_PIPES_WRITE;
521f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
522f5b89e41SKrzysztof Hałasa 	msg.data8a = PKT_NUM_PIPES;
523f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_PIPES");
524f5b89e41SKrzysztof Hałasa 
525f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FIFO_SIZEW_WRITE;
526f5b89e41SKrzysztof Hałasa 	msg.data8a = PKT_PIPE_FIFO_SIZEW;
527f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_FIFO");
528f5b89e41SKrzysztof Hałasa 
529f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_MODE_WRITE;
530f5b89e41SKrzysztof Hałasa 	msg.data8a = NPE_PKT_MODE_HDLC;
531f5b89e41SKrzysztof Hałasa 	/* msg.data8b = inv_mask */
532f5b89e41SKrzysztof Hałasa 	/* msg.data8c = or_mask */
533f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_MODE");
534f5b89e41SKrzysztof Hałasa 
535f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_RX_SIZE_WRITE;
536f5b89e41SKrzysztof Hałasa 	msg.data16a = HDLC_MAX_MRU; /* including CRC */
537f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_RX_SIZE");
538f5b89e41SKrzysztof Hałasa 
539f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_IDLE_PATTERN_WRITE;
540f5b89e41SKrzysztof Hałasa 	msg.data32 = 0x7F7F7F7F; /* ??? FIXME */
541f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_IDLE");
542f5b89e41SKrzysztof Hałasa 
543f5b89e41SKrzysztof Hałasa 	port->initialized = 1;
544f5b89e41SKrzysztof Hałasa 	return 0;
545f5b89e41SKrzysztof Hałasa }
546f5b89e41SKrzysztof Hałasa 
547f5b89e41SKrzysztof Hałasa /*****************************************************************************
548f5b89e41SKrzysztof Hałasa  * packetized (HDLC) operation
549f5b89e41SKrzysztof Hałasa  ****************************************************************************/
550f5b89e41SKrzysztof Hałasa 
551f5b89e41SKrzysztof Hałasa static inline void debug_pkt(struct net_device *dev, const char *func,
552f5b89e41SKrzysztof Hałasa 			     u8 *data, int len)
553f5b89e41SKrzysztof Hałasa {
554f5b89e41SKrzysztof Hałasa #if DEBUG_PKT_BYTES
555f5b89e41SKrzysztof Hałasa 	int i;
556f5b89e41SKrzysztof Hałasa 
557f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: %s(%i)", dev->name, func, len);
558f5b89e41SKrzysztof Hałasa 	for (i = 0; i < len; i++) {
559f5b89e41SKrzysztof Hałasa 		if (i >= DEBUG_PKT_BYTES)
560f5b89e41SKrzysztof Hałasa 			break;
561f5b89e41SKrzysztof Hałasa 		printk("%s%02X", !(i % 4) ? " " : "", data[i]);
562f5b89e41SKrzysztof Hałasa 	}
563f5b89e41SKrzysztof Hałasa 	printk("\n");
564f5b89e41SKrzysztof Hałasa #endif
565f5b89e41SKrzysztof Hałasa }
566f5b89e41SKrzysztof Hałasa 
567f5b89e41SKrzysztof Hałasa static inline void debug_desc(u32 phys, struct desc *desc)
568f5b89e41SKrzysztof Hałasa {
569f5b89e41SKrzysztof Hałasa #if DEBUG_DESC
570f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%X: %X %3X %3X %08X %X %X\n",
571f5b89e41SKrzysztof Hałasa 	       phys, desc->next, desc->buf_len, desc->pkt_len,
572f5b89e41SKrzysztof Hałasa 	       desc->data, desc->status, desc->error_count);
573f5b89e41SKrzysztof Hałasa #endif
574f5b89e41SKrzysztof Hałasa }
575f5b89e41SKrzysztof Hałasa 
576f5b89e41SKrzysztof Hałasa static inline int queue_get_desc(unsigned int queue, struct port *port,
577f5b89e41SKrzysztof Hałasa 				 int is_tx)
578f5b89e41SKrzysztof Hałasa {
579f5b89e41SKrzysztof Hałasa 	u32 phys, tab_phys, n_desc;
580f5b89e41SKrzysztof Hałasa 	struct desc *tab;
581f5b89e41SKrzysztof Hałasa 
582e6da96acSKrzysztof Hałasa 	if (!(phys = qmgr_get_entry(queue)))
583f5b89e41SKrzysztof Hałasa 		return -1;
584f5b89e41SKrzysztof Hałasa 
585f5b89e41SKrzysztof Hałasa 	BUG_ON(phys & 0x1F);
586f5b89e41SKrzysztof Hałasa 	tab_phys = is_tx ? tx_desc_phys(port, 0) : rx_desc_phys(port, 0);
587f5b89e41SKrzysztof Hałasa 	tab = is_tx ? tx_desc_ptr(port, 0) : rx_desc_ptr(port, 0);
588f5b89e41SKrzysztof Hałasa 	n_desc = (phys - tab_phys) / sizeof(struct desc);
589f5b89e41SKrzysztof Hałasa 	BUG_ON(n_desc >= (is_tx ? TX_DESCS : RX_DESCS));
590f5b89e41SKrzysztof Hałasa 	debug_desc(phys, &tab[n_desc]);
591f5b89e41SKrzysztof Hałasa 	BUG_ON(tab[n_desc].next);
592f5b89e41SKrzysztof Hałasa 	return n_desc;
593f5b89e41SKrzysztof Hałasa }
594f5b89e41SKrzysztof Hałasa 
595f5b89e41SKrzysztof Hałasa static inline void queue_put_desc(unsigned int queue, u32 phys,
596f5b89e41SKrzysztof Hałasa 				  struct desc *desc)
597f5b89e41SKrzysztof Hałasa {
598f5b89e41SKrzysztof Hałasa 	debug_desc(phys, desc);
599f5b89e41SKrzysztof Hałasa 	BUG_ON(phys & 0x1F);
600f5b89e41SKrzysztof Hałasa 	qmgr_put_entry(queue, phys);
6016a68afe3SKrzysztof Hałasa 	/* Don't check for queue overflow here, we've allocated sufficient
6026a68afe3SKrzysztof Hałasa 	   length and queues >= 32 don't support this check anyway. */
603f5b89e41SKrzysztof Hałasa }
604f5b89e41SKrzysztof Hałasa 
605f5b89e41SKrzysztof Hałasa static inline void dma_unmap_tx(struct port *port, struct desc *desc)
606f5b89e41SKrzysztof Hałasa {
607f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
608f5b89e41SKrzysztof Hałasa 	dma_unmap_single(&port->netdev->dev, desc->data,
609f5b89e41SKrzysztof Hałasa 			 desc->buf_len, DMA_TO_DEVICE);
610f5b89e41SKrzysztof Hałasa #else
611f5b89e41SKrzysztof Hałasa 	dma_unmap_single(&port->netdev->dev, desc->data & ~3,
612f5b89e41SKrzysztof Hałasa 			 ALIGN((desc->data & 3) + desc->buf_len, 4),
613f5b89e41SKrzysztof Hałasa 			 DMA_TO_DEVICE);
614f5b89e41SKrzysztof Hałasa #endif
615f5b89e41SKrzysztof Hałasa }
616f5b89e41SKrzysztof Hałasa 
617f5b89e41SKrzysztof Hałasa static void hss_hdlc_set_carrier(void *pdev, int carrier)
618f5b89e41SKrzysztof Hałasa {
619f5b89e41SKrzysztof Hałasa 	struct net_device *netdev = pdev;
620f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(netdev);
621f5b89e41SKrzysztof Hałasa 	unsigned long flags;
622f5b89e41SKrzysztof Hałasa 
623f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
624f5b89e41SKrzysztof Hałasa 	port->carrier = carrier;
625f5b89e41SKrzysztof Hałasa 	if (!port->loopback) {
626f5b89e41SKrzysztof Hałasa 		if (carrier)
627f5b89e41SKrzysztof Hałasa 			netif_carrier_on(netdev);
628f5b89e41SKrzysztof Hałasa 		else
629f5b89e41SKrzysztof Hałasa 			netif_carrier_off(netdev);
630f5b89e41SKrzysztof Hałasa 	}
631f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
632f5b89e41SKrzysztof Hałasa }
633f5b89e41SKrzysztof Hałasa 
634f5b89e41SKrzysztof Hałasa static void hss_hdlc_rx_irq(void *pdev)
635f5b89e41SKrzysztof Hałasa {
636f5b89e41SKrzysztof Hałasa 	struct net_device *dev = pdev;
637f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
638f5b89e41SKrzysztof Hałasa 
639f5b89e41SKrzysztof Hałasa #if DEBUG_RX
640f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_rx_irq\n", dev->name);
641f5b89e41SKrzysztof Hałasa #endif
642f5b89e41SKrzysztof Hałasa 	qmgr_disable_irq(queue_ids[port->id].rx);
643288379f0SBen Hutchings 	napi_schedule(&port->napi);
644f5b89e41SKrzysztof Hałasa }
645f5b89e41SKrzysztof Hałasa 
646f5b89e41SKrzysztof Hałasa static int hss_hdlc_poll(struct napi_struct *napi, int budget)
647f5b89e41SKrzysztof Hałasa {
648f5b89e41SKrzysztof Hałasa 	struct port *port = container_of(napi, struct port, napi);
649f5b89e41SKrzysztof Hałasa 	struct net_device *dev = port->netdev;
650f5b89e41SKrzysztof Hałasa 	unsigned int rxq = queue_ids[port->id].rx;
651f5b89e41SKrzysztof Hałasa 	unsigned int rxfreeq = queue_ids[port->id].rxfree;
652f5b89e41SKrzysztof Hałasa 	int received = 0;
653f5b89e41SKrzysztof Hałasa 
654f5b89e41SKrzysztof Hałasa #if DEBUG_RX
655f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_poll\n", dev->name);
656f5b89e41SKrzysztof Hałasa #endif
657f5b89e41SKrzysztof Hałasa 
658f5b89e41SKrzysztof Hałasa 	while (received < budget) {
659f5b89e41SKrzysztof Hałasa 		struct sk_buff *skb;
660f5b89e41SKrzysztof Hałasa 		struct desc *desc;
661f5b89e41SKrzysztof Hałasa 		int n;
662f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
663f5b89e41SKrzysztof Hałasa 		struct sk_buff *temp;
664f5b89e41SKrzysztof Hałasa 		u32 phys;
665f5b89e41SKrzysztof Hałasa #endif
666f5b89e41SKrzysztof Hałasa 
667f5b89e41SKrzysztof Hałasa 		if ((n = queue_get_desc(rxq, port, 0)) < 0) {
668f5b89e41SKrzysztof Hałasa #if DEBUG_RX
669f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll"
670288379f0SBen Hutchings 			       " napi_complete\n", dev->name);
671f5b89e41SKrzysztof Hałasa #endif
672288379f0SBen Hutchings 			napi_complete(napi);
673f5b89e41SKrzysztof Hałasa 			qmgr_enable_irq(rxq);
674f5b89e41SKrzysztof Hałasa 			if (!qmgr_stat_empty(rxq) &&
675288379f0SBen Hutchings 			    napi_reschedule(napi)) {
676f5b89e41SKrzysztof Hałasa #if DEBUG_RX
677f5b89e41SKrzysztof Hałasa 				printk(KERN_DEBUG "%s: hss_hdlc_poll"
678288379f0SBen Hutchings 				       " napi_reschedule succeeded\n",
679f5b89e41SKrzysztof Hałasa 				       dev->name);
680f5b89e41SKrzysztof Hałasa #endif
681f5b89e41SKrzysztof Hałasa 				qmgr_disable_irq(rxq);
682f5b89e41SKrzysztof Hałasa 				continue;
683f5b89e41SKrzysztof Hałasa 			}
684f5b89e41SKrzysztof Hałasa #if DEBUG_RX
685f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll all done\n",
686f5b89e41SKrzysztof Hałasa 			       dev->name);
687f5b89e41SKrzysztof Hałasa #endif
688f5b89e41SKrzysztof Hałasa 			return received; /* all work done */
689f5b89e41SKrzysztof Hałasa 		}
690f5b89e41SKrzysztof Hałasa 
691f5b89e41SKrzysztof Hałasa 		desc = rx_desc_ptr(port, n);
692f5b89e41SKrzysztof Hałasa #if 0 /* FIXME - error_count counts modulo 256, perhaps we should use it */
693f5b89e41SKrzysztof Hałasa 		if (desc->error_count)
694f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll status 0x%02X"
695f5b89e41SKrzysztof Hałasa 			       " errors %u\n", dev->name, desc->status,
696f5b89e41SKrzysztof Hałasa 			       desc->error_count);
697f5b89e41SKrzysztof Hałasa #endif
698f5b89e41SKrzysztof Hałasa 		skb = NULL;
699f5b89e41SKrzysztof Hałasa 		switch (desc->status) {
700f5b89e41SKrzysztof Hałasa 		case 0:
701f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
702f5b89e41SKrzysztof Hałasa 			if ((skb = netdev_alloc_skb(dev, RX_SIZE)) != NULL) {
703f5b89e41SKrzysztof Hałasa 				phys = dma_map_single(&dev->dev, skb->data,
704f5b89e41SKrzysztof Hałasa 						      RX_SIZE,
705f5b89e41SKrzysztof Hałasa 						      DMA_FROM_DEVICE);
706f5b89e41SKrzysztof Hałasa 				if (dma_mapping_error(&dev->dev, phys)) {
707f5b89e41SKrzysztof Hałasa 					dev_kfree_skb(skb);
708f5b89e41SKrzysztof Hałasa 					skb = NULL;
709f5b89e41SKrzysztof Hałasa 				}
710f5b89e41SKrzysztof Hałasa 			}
711f5b89e41SKrzysztof Hałasa #else
712f5b89e41SKrzysztof Hałasa 			skb = netdev_alloc_skb(dev, desc->pkt_len);
713f5b89e41SKrzysztof Hałasa #endif
714f5b89e41SKrzysztof Hałasa 			if (!skb)
715f5b89e41SKrzysztof Hałasa 				dev->stats.rx_dropped++;
716f5b89e41SKrzysztof Hałasa 			break;
717f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_ALIGN:
718f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_ABORT:
719f5b89e41SKrzysztof Hałasa 			dev->stats.rx_frame_errors++;
720f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
721f5b89e41SKrzysztof Hałasa 			break;
722f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_FCS:
723f5b89e41SKrzysztof Hałasa 			dev->stats.rx_crc_errors++;
724f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
725f5b89e41SKrzysztof Hałasa 			break;
726f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_TOO_LONG:
727f5b89e41SKrzysztof Hałasa 			dev->stats.rx_length_errors++;
728f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
729f5b89e41SKrzysztof Hałasa 			break;
730f5b89e41SKrzysztof Hałasa 		default:	/* FIXME - remove printk */
731c75bb2c6SJoe Perches 			netdev_err(dev, "hss_hdlc_poll: status 0x%02X errors %u\n",
732c75bb2c6SJoe Perches 				   desc->status, desc->error_count);
733f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
734f5b89e41SKrzysztof Hałasa 		}
735f5b89e41SKrzysztof Hałasa 
736f5b89e41SKrzysztof Hałasa 		if (!skb) {
737f5b89e41SKrzysztof Hałasa 			/* put the desc back on RX-ready queue */
738f5b89e41SKrzysztof Hałasa 			desc->buf_len = RX_SIZE;
739f5b89e41SKrzysztof Hałasa 			desc->pkt_len = desc->status = 0;
740f5b89e41SKrzysztof Hałasa 			queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc);
741f5b89e41SKrzysztof Hałasa 			continue;
742f5b89e41SKrzysztof Hałasa 		}
743f5b89e41SKrzysztof Hałasa 
744f5b89e41SKrzysztof Hałasa 		/* process received frame */
745f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
746f5b89e41SKrzysztof Hałasa 		temp = skb;
747f5b89e41SKrzysztof Hałasa 		skb = port->rx_buff_tab[n];
748f5b89e41SKrzysztof Hałasa 		dma_unmap_single(&dev->dev, desc->data,
749f5b89e41SKrzysztof Hałasa 				 RX_SIZE, DMA_FROM_DEVICE);
750f5b89e41SKrzysztof Hałasa #else
7515d23a1d2SFUJITA Tomonori 		dma_sync_single_for_cpu(&dev->dev, desc->data,
752f5b89e41SKrzysztof Hałasa 					RX_SIZE, DMA_FROM_DEVICE);
753f5b89e41SKrzysztof Hałasa 		memcpy_swab32((u32 *)skb->data, (u32 *)port->rx_buff_tab[n],
754f5b89e41SKrzysztof Hałasa 			      ALIGN(desc->pkt_len, 4) / 4);
755f5b89e41SKrzysztof Hałasa #endif
756f5b89e41SKrzysztof Hałasa 		skb_put(skb, desc->pkt_len);
757f5b89e41SKrzysztof Hałasa 
758f5b89e41SKrzysztof Hałasa 		debug_pkt(dev, "hss_hdlc_poll", skb->data, skb->len);
759f5b89e41SKrzysztof Hałasa 
760f5b89e41SKrzysztof Hałasa 		skb->protocol = hdlc_type_trans(skb, dev);
761f5b89e41SKrzysztof Hałasa 		dev->stats.rx_packets++;
762f5b89e41SKrzysztof Hałasa 		dev->stats.rx_bytes += skb->len;
763f5b89e41SKrzysztof Hałasa 		netif_receive_skb(skb);
764f5b89e41SKrzysztof Hałasa 
765f5b89e41SKrzysztof Hałasa 		/* put the new buffer on RX-free queue */
766f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
767f5b89e41SKrzysztof Hałasa 		port->rx_buff_tab[n] = temp;
768f5b89e41SKrzysztof Hałasa 		desc->data = phys;
769f5b89e41SKrzysztof Hałasa #endif
770f5b89e41SKrzysztof Hałasa 		desc->buf_len = RX_SIZE;
771f5b89e41SKrzysztof Hałasa 		desc->pkt_len = 0;
772f5b89e41SKrzysztof Hałasa 		queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc);
773f5b89e41SKrzysztof Hałasa 		received++;
774f5b89e41SKrzysztof Hałasa 	}
775f5b89e41SKrzysztof Hałasa #if DEBUG_RX
776f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "hss_hdlc_poll: end, not all work done\n");
777f5b89e41SKrzysztof Hałasa #endif
778f5b89e41SKrzysztof Hałasa 	return received;	/* not all work done */
779f5b89e41SKrzysztof Hałasa }
780f5b89e41SKrzysztof Hałasa 
781f5b89e41SKrzysztof Hałasa static void hss_hdlc_txdone_irq(void *pdev)
782f5b89e41SKrzysztof Hałasa {
783f5b89e41SKrzysztof Hałasa 	struct net_device *dev = pdev;
784f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
785f5b89e41SKrzysztof Hałasa 	int n_desc;
786f5b89e41SKrzysztof Hałasa 
787f5b89e41SKrzysztof Hałasa #if DEBUG_TX
788f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG DRV_NAME ": hss_hdlc_txdone_irq\n");
789f5b89e41SKrzysztof Hałasa #endif
790f5b89e41SKrzysztof Hałasa 	while ((n_desc = queue_get_desc(queue_ids[port->id].txdone,
791f5b89e41SKrzysztof Hałasa 					port, 1)) >= 0) {
792f5b89e41SKrzysztof Hałasa 		struct desc *desc;
793f5b89e41SKrzysztof Hałasa 		int start;
794f5b89e41SKrzysztof Hałasa 
795f5b89e41SKrzysztof Hałasa 		desc = tx_desc_ptr(port, n_desc);
796f5b89e41SKrzysztof Hałasa 
797f5b89e41SKrzysztof Hałasa 		dev->stats.tx_packets++;
798f5b89e41SKrzysztof Hałasa 		dev->stats.tx_bytes += desc->pkt_len;
799f5b89e41SKrzysztof Hałasa 
800f5b89e41SKrzysztof Hałasa 		dma_unmap_tx(port, desc);
801f5b89e41SKrzysztof Hałasa #if DEBUG_TX
802f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq free %p\n",
803f5b89e41SKrzysztof Hałasa 		       dev->name, port->tx_buff_tab[n_desc]);
804f5b89e41SKrzysztof Hałasa #endif
805f5b89e41SKrzysztof Hałasa 		free_buffer_irq(port->tx_buff_tab[n_desc]);
806f5b89e41SKrzysztof Hałasa 		port->tx_buff_tab[n_desc] = NULL;
807f5b89e41SKrzysztof Hałasa 
8089733bb8eSKrzysztof Hałasa 		start = qmgr_stat_below_low_watermark(port->plat->txreadyq);
809f5b89e41SKrzysztof Hałasa 		queue_put_desc(port->plat->txreadyq,
810f5b89e41SKrzysztof Hałasa 			       tx_desc_phys(port, n_desc), desc);
8119733bb8eSKrzysztof Hałasa 		if (start) { /* TX-ready queue was empty */
812f5b89e41SKrzysztof Hałasa #if DEBUG_TX
813f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq xmit"
814f5b89e41SKrzysztof Hałasa 			       " ready\n", dev->name);
815f5b89e41SKrzysztof Hałasa #endif
816f5b89e41SKrzysztof Hałasa 			netif_wake_queue(dev);
817f5b89e41SKrzysztof Hałasa 		}
818f5b89e41SKrzysztof Hałasa 	}
819f5b89e41SKrzysztof Hałasa }
820f5b89e41SKrzysztof Hałasa 
821f5b89e41SKrzysztof Hałasa static int hss_hdlc_xmit(struct sk_buff *skb, struct net_device *dev)
822f5b89e41SKrzysztof Hałasa {
823f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
824f5b89e41SKrzysztof Hałasa 	unsigned int txreadyq = port->plat->txreadyq;
825f5b89e41SKrzysztof Hałasa 	int len, offset, bytes, n;
826f5b89e41SKrzysztof Hałasa 	void *mem;
827f5b89e41SKrzysztof Hałasa 	u32 phys;
828f5b89e41SKrzysztof Hałasa 	struct desc *desc;
829f5b89e41SKrzysztof Hałasa 
830f5b89e41SKrzysztof Hałasa #if DEBUG_TX
831f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_xmit\n", dev->name);
832f5b89e41SKrzysztof Hałasa #endif
833f5b89e41SKrzysztof Hałasa 
834f5b89e41SKrzysztof Hałasa 	if (unlikely(skb->len > HDLC_MAX_MRU)) {
835f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
836f5b89e41SKrzysztof Hałasa 		dev->stats.tx_errors++;
837f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
838f5b89e41SKrzysztof Hałasa 	}
839f5b89e41SKrzysztof Hałasa 
840f5b89e41SKrzysztof Hałasa 	debug_pkt(dev, "hss_hdlc_xmit", skb->data, skb->len);
841f5b89e41SKrzysztof Hałasa 
842f5b89e41SKrzysztof Hałasa 	len = skb->len;
843f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
844f5b89e41SKrzysztof Hałasa 	offset = 0; /* no need to keep alignment */
845f5b89e41SKrzysztof Hałasa 	bytes = len;
846f5b89e41SKrzysztof Hałasa 	mem = skb->data;
847f5b89e41SKrzysztof Hałasa #else
848f5b89e41SKrzysztof Hałasa 	offset = (int)skb->data & 3; /* keep 32-bit alignment */
849f5b89e41SKrzysztof Hałasa 	bytes = ALIGN(offset + len, 4);
850f5b89e41SKrzysztof Hałasa 	if (!(mem = kmalloc(bytes, GFP_ATOMIC))) {
851f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
852f5b89e41SKrzysztof Hałasa 		dev->stats.tx_dropped++;
853f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
854f5b89e41SKrzysztof Hałasa 	}
855504c28c8SArnd Bergmann 	memcpy_swab32(mem, (u32 *)((uintptr_t)skb->data & ~3), bytes / 4);
856f5b89e41SKrzysztof Hałasa 	dev_kfree_skb(skb);
857f5b89e41SKrzysztof Hałasa #endif
858f5b89e41SKrzysztof Hałasa 
859f5b89e41SKrzysztof Hałasa 	phys = dma_map_single(&dev->dev, mem, bytes, DMA_TO_DEVICE);
860f5b89e41SKrzysztof Hałasa 	if (dma_mapping_error(&dev->dev, phys)) {
861f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
862f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
863f5b89e41SKrzysztof Hałasa #else
864f5b89e41SKrzysztof Hałasa 		kfree(mem);
865f5b89e41SKrzysztof Hałasa #endif
866f5b89e41SKrzysztof Hałasa 		dev->stats.tx_dropped++;
867f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
868f5b89e41SKrzysztof Hałasa 	}
869f5b89e41SKrzysztof Hałasa 
870f5b89e41SKrzysztof Hałasa 	n = queue_get_desc(txreadyq, port, 1);
871f5b89e41SKrzysztof Hałasa 	BUG_ON(n < 0);
872f5b89e41SKrzysztof Hałasa 	desc = tx_desc_ptr(port, n);
873f5b89e41SKrzysztof Hałasa 
874f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
875f5b89e41SKrzysztof Hałasa 	port->tx_buff_tab[n] = skb;
876f5b89e41SKrzysztof Hałasa #else
877f5b89e41SKrzysztof Hałasa 	port->tx_buff_tab[n] = mem;
878f5b89e41SKrzysztof Hałasa #endif
879f5b89e41SKrzysztof Hałasa 	desc->data = phys + offset;
880f5b89e41SKrzysztof Hałasa 	desc->buf_len = desc->pkt_len = len;
881f5b89e41SKrzysztof Hałasa 
882f5b89e41SKrzysztof Hałasa 	wmb();
883f5b89e41SKrzysztof Hałasa 	queue_put_desc(queue_ids[port->id].tx, tx_desc_phys(port, n), desc);
884f5b89e41SKrzysztof Hałasa 
8859733bb8eSKrzysztof Hałasa 	if (qmgr_stat_below_low_watermark(txreadyq)) { /* empty */
886f5b89e41SKrzysztof Hałasa #if DEBUG_TX
887f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "%s: hss_hdlc_xmit queue full\n", dev->name);
888f5b89e41SKrzysztof Hałasa #endif
889f5b89e41SKrzysztof Hałasa 		netif_stop_queue(dev);
890f5b89e41SKrzysztof Hałasa 		/* we could miss TX ready interrupt */
8919733bb8eSKrzysztof Hałasa 		if (!qmgr_stat_below_low_watermark(txreadyq)) {
892f5b89e41SKrzysztof Hałasa #if DEBUG_TX
893f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_xmit ready again\n",
894f5b89e41SKrzysztof Hałasa 			       dev->name);
895f5b89e41SKrzysztof Hałasa #endif
896f5b89e41SKrzysztof Hałasa 			netif_wake_queue(dev);
897f5b89e41SKrzysztof Hałasa 		}
898f5b89e41SKrzysztof Hałasa 	}
899f5b89e41SKrzysztof Hałasa 
900f5b89e41SKrzysztof Hałasa #if DEBUG_TX
901f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_xmit end\n", dev->name);
902f5b89e41SKrzysztof Hałasa #endif
903f5b89e41SKrzysztof Hałasa 	return NETDEV_TX_OK;
904f5b89e41SKrzysztof Hałasa }
905f5b89e41SKrzysztof Hałasa 
906f5b89e41SKrzysztof Hałasa static int request_hdlc_queues(struct port *port)
907f5b89e41SKrzysztof Hałasa {
908f5b89e41SKrzysztof Hałasa 	int err;
909f5b89e41SKrzysztof Hałasa 
910e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].rxfree, RX_DESCS, 0, 0,
911e6da96acSKrzysztof Hałasa 				 "%s:RX-free", port->netdev->name);
912f5b89e41SKrzysztof Hałasa 	if (err)
913f5b89e41SKrzysztof Hałasa 		return err;
914f5b89e41SKrzysztof Hałasa 
915e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].rx, RX_DESCS, 0, 0,
916e6da96acSKrzysztof Hałasa 				 "%s:RX", port->netdev->name);
917f5b89e41SKrzysztof Hałasa 	if (err)
918f5b89e41SKrzysztof Hałasa 		goto rel_rxfree;
919f5b89e41SKrzysztof Hałasa 
920e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].tx, TX_DESCS, 0, 0,
921e6da96acSKrzysztof Hałasa 				 "%s:TX", port->netdev->name);
922f5b89e41SKrzysztof Hałasa 	if (err)
923f5b89e41SKrzysztof Hałasa 		goto rel_rx;
924f5b89e41SKrzysztof Hałasa 
925e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(port->plat->txreadyq, TX_DESCS, 0, 0,
926e6da96acSKrzysztof Hałasa 				 "%s:TX-ready", port->netdev->name);
927f5b89e41SKrzysztof Hałasa 	if (err)
928f5b89e41SKrzysztof Hałasa 		goto rel_tx;
929f5b89e41SKrzysztof Hałasa 
930e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].txdone, TX_DESCS, 0, 0,
931e6da96acSKrzysztof Hałasa 				 "%s:TX-done", port->netdev->name);
932f5b89e41SKrzysztof Hałasa 	if (err)
933f5b89e41SKrzysztof Hałasa 		goto rel_txready;
934f5b89e41SKrzysztof Hałasa 	return 0;
935f5b89e41SKrzysztof Hałasa 
936f5b89e41SKrzysztof Hałasa rel_txready:
937f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(port->plat->txreadyq);
938f5b89e41SKrzysztof Hałasa rel_tx:
939f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].tx);
940f5b89e41SKrzysztof Hałasa rel_rx:
941f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rx);
942f5b89e41SKrzysztof Hałasa rel_rxfree:
943f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rxfree);
944f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: unable to request hardware queues\n",
945f5b89e41SKrzysztof Hałasa 	       port->netdev->name);
946f5b89e41SKrzysztof Hałasa 	return err;
947f5b89e41SKrzysztof Hałasa }
948f5b89e41SKrzysztof Hałasa 
949f5b89e41SKrzysztof Hałasa static void release_hdlc_queues(struct port *port)
950f5b89e41SKrzysztof Hałasa {
951f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rxfree);
952f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rx);
953f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].txdone);
954f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].tx);
955f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(port->plat->txreadyq);
956f5b89e41SKrzysztof Hałasa }
957f5b89e41SKrzysztof Hałasa 
958f5b89e41SKrzysztof Hałasa static int init_hdlc_queues(struct port *port)
959f5b89e41SKrzysztof Hałasa {
960f5b89e41SKrzysztof Hałasa 	int i;
961f5b89e41SKrzysztof Hałasa 
9623e2f61cdSXi Wang 	if (!ports_open) {
9633e2f61cdSXi Wang 		dma_pool = dma_pool_create(DRV_NAME, &port->netdev->dev,
9643e2f61cdSXi Wang 					   POOL_ALLOC_SIZE, 32, 0);
9653e2f61cdSXi Wang 		if (!dma_pool)
966f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
9673e2f61cdSXi Wang 	}
968f5b89e41SKrzysztof Hałasa 
969f5b89e41SKrzysztof Hałasa 	if (!(port->desc_tab = dma_pool_alloc(dma_pool, GFP_KERNEL,
970f5b89e41SKrzysztof Hałasa 					      &port->desc_tab_phys)))
971f5b89e41SKrzysztof Hałasa 		return -ENOMEM;
972f5b89e41SKrzysztof Hałasa 	memset(port->desc_tab, 0, POOL_ALLOC_SIZE);
973f5b89e41SKrzysztof Hałasa 	memset(port->rx_buff_tab, 0, sizeof(port->rx_buff_tab)); /* tables */
974f5b89e41SKrzysztof Hałasa 	memset(port->tx_buff_tab, 0, sizeof(port->tx_buff_tab));
975f5b89e41SKrzysztof Hałasa 
976f5b89e41SKrzysztof Hałasa 	/* Setup RX buffers */
977f5b89e41SKrzysztof Hałasa 	for (i = 0; i < RX_DESCS; i++) {
978f5b89e41SKrzysztof Hałasa 		struct desc *desc = rx_desc_ptr(port, i);
979f5b89e41SKrzysztof Hałasa 		buffer_t *buff;
980f5b89e41SKrzysztof Hałasa 		void *data;
981f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
982f5b89e41SKrzysztof Hałasa 		if (!(buff = netdev_alloc_skb(port->netdev, RX_SIZE)))
983f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
984f5b89e41SKrzysztof Hałasa 		data = buff->data;
985f5b89e41SKrzysztof Hałasa #else
986f5b89e41SKrzysztof Hałasa 		if (!(buff = kmalloc(RX_SIZE, GFP_KERNEL)))
987f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
988f5b89e41SKrzysztof Hałasa 		data = buff;
989f5b89e41SKrzysztof Hałasa #endif
990f5b89e41SKrzysztof Hałasa 		desc->buf_len = RX_SIZE;
991f5b89e41SKrzysztof Hałasa 		desc->data = dma_map_single(&port->netdev->dev, data,
992f5b89e41SKrzysztof Hałasa 					    RX_SIZE, DMA_FROM_DEVICE);
993f5b89e41SKrzysztof Hałasa 		if (dma_mapping_error(&port->netdev->dev, desc->data)) {
994f5b89e41SKrzysztof Hałasa 			free_buffer(buff);
995f5b89e41SKrzysztof Hałasa 			return -EIO;
996f5b89e41SKrzysztof Hałasa 		}
997f5b89e41SKrzysztof Hałasa 		port->rx_buff_tab[i] = buff;
998f5b89e41SKrzysztof Hałasa 	}
999f5b89e41SKrzysztof Hałasa 
1000f5b89e41SKrzysztof Hałasa 	return 0;
1001f5b89e41SKrzysztof Hałasa }
1002f5b89e41SKrzysztof Hałasa 
1003f5b89e41SKrzysztof Hałasa static void destroy_hdlc_queues(struct port *port)
1004f5b89e41SKrzysztof Hałasa {
1005f5b89e41SKrzysztof Hałasa 	int i;
1006f5b89e41SKrzysztof Hałasa 
1007f5b89e41SKrzysztof Hałasa 	if (port->desc_tab) {
1008f5b89e41SKrzysztof Hałasa 		for (i = 0; i < RX_DESCS; i++) {
1009f5b89e41SKrzysztof Hałasa 			struct desc *desc = rx_desc_ptr(port, i);
1010f5b89e41SKrzysztof Hałasa 			buffer_t *buff = port->rx_buff_tab[i];
1011*6f2016edSPeng Li 
1012f5b89e41SKrzysztof Hałasa 			if (buff) {
1013f5b89e41SKrzysztof Hałasa 				dma_unmap_single(&port->netdev->dev,
1014f5b89e41SKrzysztof Hałasa 						 desc->data, RX_SIZE,
1015f5b89e41SKrzysztof Hałasa 						 DMA_FROM_DEVICE);
1016f5b89e41SKrzysztof Hałasa 				free_buffer(buff);
1017f5b89e41SKrzysztof Hałasa 			}
1018f5b89e41SKrzysztof Hałasa 		}
1019f5b89e41SKrzysztof Hałasa 		for (i = 0; i < TX_DESCS; i++) {
1020f5b89e41SKrzysztof Hałasa 			struct desc *desc = tx_desc_ptr(port, i);
1021f5b89e41SKrzysztof Hałasa 			buffer_t *buff = port->tx_buff_tab[i];
1022*6f2016edSPeng Li 
1023f5b89e41SKrzysztof Hałasa 			if (buff) {
1024f5b89e41SKrzysztof Hałasa 				dma_unmap_tx(port, desc);
1025f5b89e41SKrzysztof Hałasa 				free_buffer(buff);
1026f5b89e41SKrzysztof Hałasa 			}
1027f5b89e41SKrzysztof Hałasa 		}
1028f5b89e41SKrzysztof Hałasa 		dma_pool_free(dma_pool, port->desc_tab, port->desc_tab_phys);
1029f5b89e41SKrzysztof Hałasa 		port->desc_tab = NULL;
1030f5b89e41SKrzysztof Hałasa 	}
1031f5b89e41SKrzysztof Hałasa 
1032f5b89e41SKrzysztof Hałasa 	if (!ports_open && dma_pool) {
1033f5b89e41SKrzysztof Hałasa 		dma_pool_destroy(dma_pool);
1034f5b89e41SKrzysztof Hałasa 		dma_pool = NULL;
1035f5b89e41SKrzysztof Hałasa 	}
1036f5b89e41SKrzysztof Hałasa }
1037f5b89e41SKrzysztof Hałasa 
1038f5b89e41SKrzysztof Hałasa static int hss_hdlc_open(struct net_device *dev)
1039f5b89e41SKrzysztof Hałasa {
1040f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1041f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1042f5b89e41SKrzysztof Hałasa 	int i, err = 0;
1043f5b89e41SKrzysztof Hałasa 
1044f5b89e41SKrzysztof Hałasa 	if ((err = hdlc_open(dev)))
1045f5b89e41SKrzysztof Hałasa 		return err;
1046f5b89e41SKrzysztof Hałasa 
1047f5b89e41SKrzysztof Hałasa 	if ((err = hss_load_firmware(port)))
1048f5b89e41SKrzysztof Hałasa 		goto err_hdlc_close;
1049f5b89e41SKrzysztof Hałasa 
1050f5b89e41SKrzysztof Hałasa 	if ((err = request_hdlc_queues(port)))
1051f5b89e41SKrzysztof Hałasa 		goto err_hdlc_close;
1052f5b89e41SKrzysztof Hałasa 
1053f5b89e41SKrzysztof Hałasa 	if ((err = init_hdlc_queues(port)))
1054f5b89e41SKrzysztof Hałasa 		goto err_destroy_queues;
1055f5b89e41SKrzysztof Hałasa 
1056f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
1057f5b89e41SKrzysztof Hałasa 	if (port->plat->open)
1058f5b89e41SKrzysztof Hałasa 		if ((err = port->plat->open(port->id, dev,
1059f5b89e41SKrzysztof Hałasa 					    hss_hdlc_set_carrier)))
1060f5b89e41SKrzysztof Hałasa 			goto err_unlock;
1061f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1062f5b89e41SKrzysztof Hałasa 
1063f5b89e41SKrzysztof Hałasa 	/* Populate queues with buffers, no failure after this point */
1064f5b89e41SKrzysztof Hałasa 	for (i = 0; i < TX_DESCS; i++)
1065f5b89e41SKrzysztof Hałasa 		queue_put_desc(port->plat->txreadyq,
1066f5b89e41SKrzysztof Hałasa 			       tx_desc_phys(port, i), tx_desc_ptr(port, i));
1067f5b89e41SKrzysztof Hałasa 
1068f5b89e41SKrzysztof Hałasa 	for (i = 0; i < RX_DESCS; i++)
1069f5b89e41SKrzysztof Hałasa 		queue_put_desc(queue_ids[port->id].rxfree,
1070f5b89e41SKrzysztof Hałasa 			       rx_desc_phys(port, i), rx_desc_ptr(port, i));
1071f5b89e41SKrzysztof Hałasa 
1072f5b89e41SKrzysztof Hałasa 	napi_enable(&port->napi);
1073f5b89e41SKrzysztof Hałasa 	netif_start_queue(dev);
1074f5b89e41SKrzysztof Hałasa 
1075f5b89e41SKrzysztof Hałasa 	qmgr_set_irq(queue_ids[port->id].rx, QUEUE_IRQ_SRC_NOT_EMPTY,
1076f5b89e41SKrzysztof Hałasa 		     hss_hdlc_rx_irq, dev);
1077f5b89e41SKrzysztof Hałasa 
1078f5b89e41SKrzysztof Hałasa 	qmgr_set_irq(queue_ids[port->id].txdone, QUEUE_IRQ_SRC_NOT_EMPTY,
1079f5b89e41SKrzysztof Hałasa 		     hss_hdlc_txdone_irq, dev);
1080f5b89e41SKrzysztof Hałasa 	qmgr_enable_irq(queue_ids[port->id].txdone);
1081f5b89e41SKrzysztof Hałasa 
1082f5b89e41SKrzysztof Hałasa 	ports_open++;
1083f5b89e41SKrzysztof Hałasa 
1084f5b89e41SKrzysztof Hałasa 	hss_set_hdlc_cfg(port);
1085f5b89e41SKrzysztof Hałasa 	hss_config(port);
1086f5b89e41SKrzysztof Hałasa 
1087f5b89e41SKrzysztof Hałasa 	hss_start_hdlc(port);
1088f5b89e41SKrzysztof Hałasa 
1089f5b89e41SKrzysztof Hałasa 	/* we may already have RX data, enables IRQ */
1090288379f0SBen Hutchings 	napi_schedule(&port->napi);
1091f5b89e41SKrzysztof Hałasa 	return 0;
1092f5b89e41SKrzysztof Hałasa 
1093f5b89e41SKrzysztof Hałasa err_unlock:
1094f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1095f5b89e41SKrzysztof Hałasa err_destroy_queues:
1096f5b89e41SKrzysztof Hałasa 	destroy_hdlc_queues(port);
1097f5b89e41SKrzysztof Hałasa 	release_hdlc_queues(port);
1098f5b89e41SKrzysztof Hałasa err_hdlc_close:
1099f5b89e41SKrzysztof Hałasa 	hdlc_close(dev);
1100f5b89e41SKrzysztof Hałasa 	return err;
1101f5b89e41SKrzysztof Hałasa }
1102f5b89e41SKrzysztof Hałasa 
1103f5b89e41SKrzysztof Hałasa static int hss_hdlc_close(struct net_device *dev)
1104f5b89e41SKrzysztof Hałasa {
1105f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1106f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1107f5b89e41SKrzysztof Hałasa 	int i, buffs = RX_DESCS; /* allocated RX buffers */
1108f5b89e41SKrzysztof Hałasa 
1109f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
1110f5b89e41SKrzysztof Hałasa 	ports_open--;
1111f5b89e41SKrzysztof Hałasa 	qmgr_disable_irq(queue_ids[port->id].rx);
1112f5b89e41SKrzysztof Hałasa 	netif_stop_queue(dev);
1113f5b89e41SKrzysztof Hałasa 	napi_disable(&port->napi);
1114f5b89e41SKrzysztof Hałasa 
1115f5b89e41SKrzysztof Hałasa 	hss_stop_hdlc(port);
1116f5b89e41SKrzysztof Hałasa 
1117f5b89e41SKrzysztof Hałasa 	while (queue_get_desc(queue_ids[port->id].rxfree, port, 0) >= 0)
1118f5b89e41SKrzysztof Hałasa 		buffs--;
1119f5b89e41SKrzysztof Hałasa 	while (queue_get_desc(queue_ids[port->id].rx, port, 0) >= 0)
1120f5b89e41SKrzysztof Hałasa 		buffs--;
1121f5b89e41SKrzysztof Hałasa 
1122f5b89e41SKrzysztof Hałasa 	if (buffs)
1123c75bb2c6SJoe Perches 		netdev_crit(dev, "unable to drain RX queue, %i buffer(s) left in NPE\n",
1124c75bb2c6SJoe Perches 			    buffs);
1125f5b89e41SKrzysztof Hałasa 
1126f5b89e41SKrzysztof Hałasa 	buffs = TX_DESCS;
1127f5b89e41SKrzysztof Hałasa 	while (queue_get_desc(queue_ids[port->id].tx, port, 1) >= 0)
1128f5b89e41SKrzysztof Hałasa 		buffs--; /* cancel TX */
1129f5b89e41SKrzysztof Hałasa 
1130f5b89e41SKrzysztof Hałasa 	i = 0;
1131f5b89e41SKrzysztof Hałasa 	do {
1132f5b89e41SKrzysztof Hałasa 		while (queue_get_desc(port->plat->txreadyq, port, 1) >= 0)
1133f5b89e41SKrzysztof Hałasa 			buffs--;
1134f5b89e41SKrzysztof Hałasa 		if (!buffs)
1135f5b89e41SKrzysztof Hałasa 			break;
1136f5b89e41SKrzysztof Hałasa 	} while (++i < MAX_CLOSE_WAIT);
1137f5b89e41SKrzysztof Hałasa 
1138f5b89e41SKrzysztof Hałasa 	if (buffs)
1139c75bb2c6SJoe Perches 		netdev_crit(dev, "unable to drain TX queue, %i buffer(s) left in NPE\n",
1140c75bb2c6SJoe Perches 			    buffs);
1141f5b89e41SKrzysztof Hałasa #if DEBUG_CLOSE
1142f5b89e41SKrzysztof Hałasa 	if (!buffs)
1143f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "Draining TX queues took %i cycles\n", i);
1144f5b89e41SKrzysztof Hałasa #endif
1145f5b89e41SKrzysztof Hałasa 	qmgr_disable_irq(queue_ids[port->id].txdone);
1146f5b89e41SKrzysztof Hałasa 
1147f5b89e41SKrzysztof Hałasa 	if (port->plat->close)
1148f5b89e41SKrzysztof Hałasa 		port->plat->close(port->id, dev);
1149f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1150f5b89e41SKrzysztof Hałasa 
1151f5b89e41SKrzysztof Hałasa 	destroy_hdlc_queues(port);
1152f5b89e41SKrzysztof Hałasa 	release_hdlc_queues(port);
1153f5b89e41SKrzysztof Hałasa 	hdlc_close(dev);
1154f5b89e41SKrzysztof Hałasa 	return 0;
1155f5b89e41SKrzysztof Hałasa }
1156f5b89e41SKrzysztof Hałasa 
1157f5b89e41SKrzysztof Hałasa static int hss_hdlc_attach(struct net_device *dev, unsigned short encoding,
1158f5b89e41SKrzysztof Hałasa 			   unsigned short parity)
1159f5b89e41SKrzysztof Hałasa {
1160f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1161f5b89e41SKrzysztof Hałasa 
1162f5b89e41SKrzysztof Hałasa 	if (encoding != ENCODING_NRZ)
1163f5b89e41SKrzysztof Hałasa 		return -EINVAL;
1164f5b89e41SKrzysztof Hałasa 
1165f5b89e41SKrzysztof Hałasa 	switch(parity) {
1166f5b89e41SKrzysztof Hałasa 	case PARITY_CRC16_PR1_CCITT:
1167f5b89e41SKrzysztof Hałasa 		port->hdlc_cfg = 0;
1168f5b89e41SKrzysztof Hałasa 		return 0;
1169f5b89e41SKrzysztof Hałasa 
1170f5b89e41SKrzysztof Hałasa 	case PARITY_CRC32_PR1_CCITT:
1171f5b89e41SKrzysztof Hałasa 		port->hdlc_cfg = PKT_HDLC_CRC_32;
1172f5b89e41SKrzysztof Hałasa 		return 0;
1173f5b89e41SKrzysztof Hałasa 
1174f5b89e41SKrzysztof Hałasa 	default:
1175f5b89e41SKrzysztof Hałasa 		return -EINVAL;
1176f5b89e41SKrzysztof Hałasa 	}
1177f5b89e41SKrzysztof Hałasa }
1178f5b89e41SKrzysztof Hałasa 
1179c74f16b6SArnd Bergmann static u32 check_clock(u32 timer_freq, u32 rate, u32 a, u32 b, u32 c,
11805dbc4650SKrzysztof Halasa 		       u32 *best, u32 *best_diff, u32 *reg)
11815dbc4650SKrzysztof Halasa {
11825dbc4650SKrzysztof Halasa 	/* a is 10-bit, b is 10-bit, c is 12-bit */
11835dbc4650SKrzysztof Halasa 	u64 new_rate;
11845dbc4650SKrzysztof Halasa 	u32 new_diff;
11855dbc4650SKrzysztof Halasa 
1186c74f16b6SArnd Bergmann 	new_rate = timer_freq * (u64)(c + 1);
11875dbc4650SKrzysztof Halasa 	do_div(new_rate, a * (c + 1) + b + 1);
11885dbc4650SKrzysztof Halasa 	new_diff = abs((u32)new_rate - rate);
11895dbc4650SKrzysztof Halasa 
11905dbc4650SKrzysztof Halasa 	if (new_diff < *best_diff) {
11915dbc4650SKrzysztof Halasa 		*best = new_rate;
11925dbc4650SKrzysztof Halasa 		*best_diff = new_diff;
11935dbc4650SKrzysztof Halasa 		*reg = (a << 22) | (b << 12) | c;
11945dbc4650SKrzysztof Halasa 	}
11955dbc4650SKrzysztof Halasa 	return new_diff;
11965dbc4650SKrzysztof Halasa }
11975dbc4650SKrzysztof Halasa 
1198c74f16b6SArnd Bergmann static void find_best_clock(u32 timer_freq, u32 rate, u32 *best, u32 *reg)
11995dbc4650SKrzysztof Halasa {
12005dbc4650SKrzysztof Halasa 	u32 a, b, diff = 0xFFFFFFFF;
12015dbc4650SKrzysztof Halasa 
1202c74f16b6SArnd Bergmann 	a = timer_freq / rate;
12035dbc4650SKrzysztof Halasa 
12045dbc4650SKrzysztof Halasa 	if (a > 0x3FF) { /* 10-bit value - we can go as slow as ca. 65 kb/s */
1205c74f16b6SArnd Bergmann 		check_clock(timer_freq, rate, 0x3FF, 1, 1, best, &diff, reg);
12065dbc4650SKrzysztof Halasa 		return;
12075dbc4650SKrzysztof Halasa 	}
12085dbc4650SKrzysztof Halasa 	if (a == 0) { /* > 66.666 MHz */
12095dbc4650SKrzysztof Halasa 		a = 1; /* minimum divider is 1 (a = 0, b = 1, c = 1) */
1210c74f16b6SArnd Bergmann 		rate = timer_freq;
12115dbc4650SKrzysztof Halasa 	}
12125dbc4650SKrzysztof Halasa 
1213c74f16b6SArnd Bergmann 	if (rate * a == timer_freq) { /* don't divide by 0 later */
1214c74f16b6SArnd Bergmann 		check_clock(timer_freq, rate, a - 1, 1, 1, best, &diff, reg);
12155dbc4650SKrzysztof Halasa 		return;
12165dbc4650SKrzysztof Halasa 	}
12175dbc4650SKrzysztof Halasa 
12185dbc4650SKrzysztof Halasa 	for (b = 0; b < 0x400; b++) {
12195dbc4650SKrzysztof Halasa 		u64 c = (b + 1) * (u64)rate;
1220*6f2016edSPeng Li 
1221c74f16b6SArnd Bergmann 		do_div(c, timer_freq - rate * a);
12225dbc4650SKrzysztof Halasa 		c--;
12235dbc4650SKrzysztof Halasa 		if (c >= 0xFFF) { /* 12-bit - no need to check more 'b's */
12245dbc4650SKrzysztof Halasa 			if (b == 0 && /* also try a bit higher rate */
1225c74f16b6SArnd Bergmann 			    !check_clock(timer_freq, rate, a - 1, 1, 1, best,
1226c74f16b6SArnd Bergmann 					 &diff, reg))
12275dbc4650SKrzysztof Halasa 				return;
1228c74f16b6SArnd Bergmann 			check_clock(timer_freq, rate, a, b, 0xFFF, best,
1229c74f16b6SArnd Bergmann 				    &diff, reg);
12305dbc4650SKrzysztof Halasa 			return;
12315dbc4650SKrzysztof Halasa 		}
1232c74f16b6SArnd Bergmann 		if (!check_clock(timer_freq, rate, a, b, c, best, &diff, reg))
12335dbc4650SKrzysztof Halasa 			return;
1234c74f16b6SArnd Bergmann 		if (!check_clock(timer_freq, rate, a, b, c + 1, best, &diff,
1235c74f16b6SArnd Bergmann 				 reg))
12365dbc4650SKrzysztof Halasa 			return;
12375dbc4650SKrzysztof Halasa 	}
12385dbc4650SKrzysztof Halasa }
1239f5b89e41SKrzysztof Hałasa 
1240f5b89e41SKrzysztof Hałasa static int hss_hdlc_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
1241f5b89e41SKrzysztof Hałasa {
1242f5b89e41SKrzysztof Hałasa 	const size_t size = sizeof(sync_serial_settings);
1243f5b89e41SKrzysztof Hałasa 	sync_serial_settings new_line;
1244f5b89e41SKrzysztof Hałasa 	sync_serial_settings __user *line = ifr->ifr_settings.ifs_ifsu.sync;
1245f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1246f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1247f5b89e41SKrzysztof Hałasa 	int clk;
1248f5b89e41SKrzysztof Hałasa 
1249f5b89e41SKrzysztof Hałasa 	if (cmd != SIOCWANDEV)
1250f5b89e41SKrzysztof Hałasa 		return hdlc_ioctl(dev, ifr, cmd);
1251f5b89e41SKrzysztof Hałasa 
1252f5b89e41SKrzysztof Hałasa 	switch(ifr->ifr_settings.type) {
1253f5b89e41SKrzysztof Hałasa 	case IF_GET_IFACE:
1254f5b89e41SKrzysztof Hałasa 		ifr->ifr_settings.type = IF_IFACE_V35;
1255f5b89e41SKrzysztof Hałasa 		if (ifr->ifr_settings.size < size) {
1256f5b89e41SKrzysztof Hałasa 			ifr->ifr_settings.size = size; /* data size wanted */
1257f5b89e41SKrzysztof Hałasa 			return -ENOBUFS;
1258f5b89e41SKrzysztof Hałasa 		}
1259f5b89e41SKrzysztof Hałasa 		memset(&new_line, 0, sizeof(new_line));
1260f5b89e41SKrzysztof Hałasa 		new_line.clock_type = port->clock_type;
12615dbc4650SKrzysztof Halasa 		new_line.clock_rate = port->clock_rate;
1262f5b89e41SKrzysztof Hałasa 		new_line.loopback = port->loopback;
1263f5b89e41SKrzysztof Hałasa 		if (copy_to_user(line, &new_line, size))
1264f5b89e41SKrzysztof Hałasa 			return -EFAULT;
1265f5b89e41SKrzysztof Hałasa 		return 0;
1266f5b89e41SKrzysztof Hałasa 
1267f5b89e41SKrzysztof Hałasa 	case IF_IFACE_SYNC_SERIAL:
1268f5b89e41SKrzysztof Hałasa 	case IF_IFACE_V35:
1269f5b89e41SKrzysztof Hałasa 		if(!capable(CAP_NET_ADMIN))
1270f5b89e41SKrzysztof Hałasa 			return -EPERM;
1271f5b89e41SKrzysztof Hałasa 		if (copy_from_user(&new_line, line, size))
1272f5b89e41SKrzysztof Hałasa 			return -EFAULT;
1273f5b89e41SKrzysztof Hałasa 
1274f5b89e41SKrzysztof Hałasa 		clk = new_line.clock_type;
1275f5b89e41SKrzysztof Hałasa 		if (port->plat->set_clock)
1276f5b89e41SKrzysztof Hałasa 			clk = port->plat->set_clock(port->id, clk);
1277f5b89e41SKrzysztof Hałasa 
1278f5b89e41SKrzysztof Hałasa 		if (clk != CLOCK_EXT && clk != CLOCK_INT)
1279f5b89e41SKrzysztof Hałasa 			return -EINVAL;	/* No such clock setting */
1280f5b89e41SKrzysztof Hałasa 
1281f5b89e41SKrzysztof Hałasa 		if (new_line.loopback != 0 && new_line.loopback != 1)
1282f5b89e41SKrzysztof Hałasa 			return -EINVAL;
1283f5b89e41SKrzysztof Hałasa 
1284f5b89e41SKrzysztof Hałasa 		port->clock_type = clk; /* Update settings */
12855dbc4650SKrzysztof Halasa 		if (clk == CLOCK_INT)
1286c74f16b6SArnd Bergmann 			find_best_clock(port->plat->timer_freq,
1287c74f16b6SArnd Bergmann 					new_line.clock_rate,
1288c74f16b6SArnd Bergmann 					&port->clock_rate, &port->clock_reg);
12895dbc4650SKrzysztof Halasa 		else {
12905dbc4650SKrzysztof Halasa 			port->clock_rate = 0;
12915dbc4650SKrzysztof Halasa 			port->clock_reg = CLK42X_SPEED_2048KHZ;
12925dbc4650SKrzysztof Halasa 		}
1293f5b89e41SKrzysztof Hałasa 		port->loopback = new_line.loopback;
1294f5b89e41SKrzysztof Hałasa 
1295f5b89e41SKrzysztof Hałasa 		spin_lock_irqsave(&npe_lock, flags);
1296f5b89e41SKrzysztof Hałasa 
1297f5b89e41SKrzysztof Hałasa 		if (dev->flags & IFF_UP)
1298f5b89e41SKrzysztof Hałasa 			hss_config(port);
1299f5b89e41SKrzysztof Hałasa 
1300f5b89e41SKrzysztof Hałasa 		if (port->loopback || port->carrier)
1301f5b89e41SKrzysztof Hałasa 			netif_carrier_on(port->netdev);
1302f5b89e41SKrzysztof Hałasa 		else
1303f5b89e41SKrzysztof Hałasa 			netif_carrier_off(port->netdev);
1304f5b89e41SKrzysztof Hałasa 		spin_unlock_irqrestore(&npe_lock, flags);
1305f5b89e41SKrzysztof Hałasa 
1306f5b89e41SKrzysztof Hałasa 		return 0;
1307f5b89e41SKrzysztof Hałasa 
1308f5b89e41SKrzysztof Hałasa 	default:
1309f5b89e41SKrzysztof Hałasa 		return hdlc_ioctl(dev, ifr, cmd);
1310f5b89e41SKrzysztof Hałasa 	}
1311f5b89e41SKrzysztof Hałasa }
1312f5b89e41SKrzysztof Hałasa 
1313f5b89e41SKrzysztof Hałasa /*****************************************************************************
1314f5b89e41SKrzysztof Hałasa  * initialization
1315f5b89e41SKrzysztof Hałasa  ****************************************************************************/
1316f5b89e41SKrzysztof Hałasa 
1317991990a1SKrzysztof Hałasa static const struct net_device_ops hss_hdlc_ops = {
1318991990a1SKrzysztof Hałasa 	.ndo_open       = hss_hdlc_open,
1319991990a1SKrzysztof Hałasa 	.ndo_stop       = hss_hdlc_close,
1320991990a1SKrzysztof Hałasa 	.ndo_start_xmit = hdlc_start_xmit,
1321991990a1SKrzysztof Hałasa 	.ndo_do_ioctl   = hss_hdlc_ioctl,
1322991990a1SKrzysztof Hałasa };
1323991990a1SKrzysztof Hałasa 
1324da3f21b5SBill Pemberton static int hss_init_one(struct platform_device *pdev)
1325f5b89e41SKrzysztof Hałasa {
1326f5b89e41SKrzysztof Hałasa 	struct port *port;
1327f5b89e41SKrzysztof Hałasa 	struct net_device *dev;
1328f5b89e41SKrzysztof Hałasa 	hdlc_device *hdlc;
1329f5b89e41SKrzysztof Hałasa 	int err;
1330f5b89e41SKrzysztof Hałasa 
1331f5b89e41SKrzysztof Hałasa 	if ((port = kzalloc(sizeof(*port), GFP_KERNEL)) == NULL)
1332f5b89e41SKrzysztof Hałasa 		return -ENOMEM;
1333f5b89e41SKrzysztof Hałasa 
1334f5b89e41SKrzysztof Hałasa 	if ((port->npe = npe_request(0)) == NULL) {
13353ba8c792SKrzysztof Hałasa 		err = -ENODEV;
1336f5b89e41SKrzysztof Hałasa 		goto err_free;
1337f5b89e41SKrzysztof Hałasa 	}
1338f5b89e41SKrzysztof Hałasa 
1339f5b89e41SKrzysztof Hałasa 	if ((port->netdev = dev = alloc_hdlcdev(port)) == NULL) {
1340f5b89e41SKrzysztof Hałasa 		err = -ENOMEM;
1341f5b89e41SKrzysztof Hałasa 		goto err_plat;
1342f5b89e41SKrzysztof Hałasa 	}
1343f5b89e41SKrzysztof Hałasa 
1344f5b89e41SKrzysztof Hałasa 	SET_NETDEV_DEV(dev, &pdev->dev);
1345f5b89e41SKrzysztof Hałasa 	hdlc = dev_to_hdlc(dev);
1346f5b89e41SKrzysztof Hałasa 	hdlc->attach = hss_hdlc_attach;
1347f5b89e41SKrzysztof Hałasa 	hdlc->xmit = hss_hdlc_xmit;
1348991990a1SKrzysztof Hałasa 	dev->netdev_ops = &hss_hdlc_ops;
1349f5b89e41SKrzysztof Hałasa 	dev->tx_queue_len = 100;
1350f5b89e41SKrzysztof Hałasa 	port->clock_type = CLOCK_EXT;
13515dbc4650SKrzysztof Halasa 	port->clock_rate = 0;
13525dbc4650SKrzysztof Halasa 	port->clock_reg = CLK42X_SPEED_2048KHZ;
1353f5b89e41SKrzysztof Hałasa 	port->id = pdev->id;
1354f5b89e41SKrzysztof Hałasa 	port->dev = &pdev->dev;
1355f5b89e41SKrzysztof Hałasa 	port->plat = pdev->dev.platform_data;
1356f5b89e41SKrzysztof Hałasa 	netif_napi_add(dev, &port->napi, hss_hdlc_poll, NAPI_WEIGHT);
1357f5b89e41SKrzysztof Hałasa 
1358f5b89e41SKrzysztof Hałasa 	if ((err = register_hdlc_device(dev)))
1359f5b89e41SKrzysztof Hałasa 		goto err_free_netdev;
1360f5b89e41SKrzysztof Hałasa 
1361f5b89e41SKrzysztof Hałasa 	platform_set_drvdata(pdev, port);
1362f5b89e41SKrzysztof Hałasa 
13634d18dea5SKrzysztof Hałasa 	netdev_info(dev, "initialized\n");
1364f5b89e41SKrzysztof Hałasa 	return 0;
1365f5b89e41SKrzysztof Hałasa 
1366f5b89e41SKrzysztof Hałasa err_free_netdev:
1367f5b89e41SKrzysztof Hałasa 	free_netdev(dev);
1368f5b89e41SKrzysztof Hałasa err_plat:
1369f5b89e41SKrzysztof Hałasa 	npe_release(port->npe);
1370f5b89e41SKrzysztof Hałasa err_free:
1371f5b89e41SKrzysztof Hałasa 	kfree(port);
1372f5b89e41SKrzysztof Hałasa 	return err;
1373f5b89e41SKrzysztof Hałasa }
1374f5b89e41SKrzysztof Hałasa 
1375da3f21b5SBill Pemberton static int hss_remove_one(struct platform_device *pdev)
1376f5b89e41SKrzysztof Hałasa {
1377f5b89e41SKrzysztof Hałasa 	struct port *port = platform_get_drvdata(pdev);
1378f5b89e41SKrzysztof Hałasa 
1379f5b89e41SKrzysztof Hałasa 	unregister_hdlc_device(port->netdev);
1380f5b89e41SKrzysztof Hałasa 	free_netdev(port->netdev);
1381f5b89e41SKrzysztof Hałasa 	npe_release(port->npe);
1382f5b89e41SKrzysztof Hałasa 	kfree(port);
1383f5b89e41SKrzysztof Hałasa 	return 0;
1384f5b89e41SKrzysztof Hałasa }
1385f5b89e41SKrzysztof Hałasa 
1386f5b89e41SKrzysztof Hałasa static struct platform_driver ixp4xx_hss_driver = {
1387f5b89e41SKrzysztof Hałasa 	.driver.name	= DRV_NAME,
1388f5b89e41SKrzysztof Hałasa 	.probe		= hss_init_one,
1389f5b89e41SKrzysztof Hałasa 	.remove		= hss_remove_one,
1390f5b89e41SKrzysztof Hałasa };
1391f5b89e41SKrzysztof Hałasa 
1392f5b89e41SKrzysztof Hałasa static int __init hss_init_module(void)
1393f5b89e41SKrzysztof Hałasa {
1394f5b89e41SKrzysztof Hałasa 	if ((ixp4xx_read_feature_bits() &
1395f5b89e41SKrzysztof Hałasa 	     (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS)) !=
1396f5b89e41SKrzysztof Hałasa 	    (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS))
13973ba8c792SKrzysztof Hałasa 		return -ENODEV;
1398f5b89e41SKrzysztof Hałasa 
1399f5b89e41SKrzysztof Hałasa 	return platform_driver_register(&ixp4xx_hss_driver);
1400f5b89e41SKrzysztof Hałasa }
1401f5b89e41SKrzysztof Hałasa 
1402f5b89e41SKrzysztof Hałasa static void __exit hss_cleanup_module(void)
1403f5b89e41SKrzysztof Hałasa {
1404f5b89e41SKrzysztof Hałasa 	platform_driver_unregister(&ixp4xx_hss_driver);
1405f5b89e41SKrzysztof Hałasa }
1406f5b89e41SKrzysztof Hałasa 
1407f5b89e41SKrzysztof Hałasa MODULE_AUTHOR("Krzysztof Halasa");
1408f5b89e41SKrzysztof Hałasa MODULE_DESCRIPTION("Intel IXP4xx HSS driver");
1409f5b89e41SKrzysztof Hałasa MODULE_LICENSE("GPL v2");
1410f5b89e41SKrzysztof Hałasa MODULE_ALIAS("platform:ixp4xx_hss");
1411f5b89e41SKrzysztof Hałasa module_init(hss_init_module);
1412f5b89e41SKrzysztof Hałasa module_exit(hss_cleanup_module);
1413