xref: /openbmc/linux/drivers/net/wan/ixp4xx_hss.c (revision 5d23a1d2a317e272f171d7818f600fde324eaceb)
1f5b89e41SKrzysztof Hałasa /*
2f5b89e41SKrzysztof Hałasa  * Intel IXP4xx HSS (synchronous serial port) driver for Linux
3f5b89e41SKrzysztof Hałasa  *
4f5b89e41SKrzysztof Hałasa  * Copyright (C) 2007-2008 Krzysztof Hałasa <khc@pm.waw.pl>
5f5b89e41SKrzysztof Hałasa  *
6f5b89e41SKrzysztof Hałasa  * This program is free software; you can redistribute it and/or modify it
7f5b89e41SKrzysztof Hałasa  * under the terms of version 2 of the GNU General Public License
8f5b89e41SKrzysztof Hałasa  * as published by the Free Software Foundation.
9f5b89e41SKrzysztof Hałasa  */
10f5b89e41SKrzysztof Hałasa 
11f5b89e41SKrzysztof Hałasa #include <linux/bitops.h>
12f5b89e41SKrzysztof Hałasa #include <linux/cdev.h>
13f5b89e41SKrzysztof Hałasa #include <linux/dma-mapping.h>
14f5b89e41SKrzysztof Hałasa #include <linux/dmapool.h>
15f5b89e41SKrzysztof Hałasa #include <linux/fs.h>
16f5b89e41SKrzysztof Hałasa #include <linux/hdlc.h>
17f5b89e41SKrzysztof Hałasa #include <linux/io.h>
18f5b89e41SKrzysztof Hałasa #include <linux/kernel.h>
19f5b89e41SKrzysztof Hałasa #include <linux/platform_device.h>
20f5b89e41SKrzysztof Hałasa #include <linux/poll.h>
21f5b89e41SKrzysztof Hałasa #include <mach/npe.h>
22f5b89e41SKrzysztof Hałasa #include <mach/qmgr.h>
23f5b89e41SKrzysztof Hałasa 
24f5b89e41SKrzysztof Hałasa #define DEBUG_DESC		0
25f5b89e41SKrzysztof Hałasa #define DEBUG_RX		0
26f5b89e41SKrzysztof Hałasa #define DEBUG_TX		0
27f5b89e41SKrzysztof Hałasa #define DEBUG_PKT_BYTES		0
28f5b89e41SKrzysztof Hałasa #define DEBUG_CLOSE		0
29f5b89e41SKrzysztof Hałasa 
30f5b89e41SKrzysztof Hałasa #define DRV_NAME		"ixp4xx_hss"
31f5b89e41SKrzysztof Hałasa 
32f5b89e41SKrzysztof Hałasa #define PKT_EXTRA_FLAGS		0 /* orig 1 */
33f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES		1 /* 1, 2 or 4 */
34f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW	4 /* total 4 dwords per HSS */
35f5b89e41SKrzysztof Hałasa 
36f5b89e41SKrzysztof Hałasa #define RX_DESCS		16 /* also length of all RX queues */
37f5b89e41SKrzysztof Hałasa #define TX_DESCS		16 /* also length of all TX queues */
38f5b89e41SKrzysztof Hałasa 
39f5b89e41SKrzysztof Hałasa #define POOL_ALLOC_SIZE		(sizeof(struct desc) * (RX_DESCS + TX_DESCS))
40f5b89e41SKrzysztof Hałasa #define RX_SIZE			(HDLC_MAX_MRU + 4) /* NPE needs more space */
41f5b89e41SKrzysztof Hałasa #define MAX_CLOSE_WAIT		1000 /* microseconds */
42f5b89e41SKrzysztof Hałasa #define HSS_COUNT		2
43f5b89e41SKrzysztof Hałasa #define FRAME_SIZE		256 /* doesn't matter at this point */
44f5b89e41SKrzysztof Hałasa #define FRAME_OFFSET		0
45f5b89e41SKrzysztof Hałasa #define MAX_CHANNELS		(FRAME_SIZE / 8)
46f5b89e41SKrzysztof Hałasa 
47f5b89e41SKrzysztof Hałasa #define NAPI_WEIGHT		16
48f5b89e41SKrzysztof Hałasa 
49f5b89e41SKrzysztof Hałasa /* Queue IDs */
50f5b89e41SKrzysztof Hałasa #define HSS0_CHL_RXTRIG_QUEUE	12	/* orig size = 32 dwords */
51f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RX_QUEUE	13	/* orig size = 32 dwords */
52f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX0_QUEUE	14	/* orig size = 16 dwords */
53f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX1_QUEUE	15
54f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX2_QUEUE	16
55f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX3_QUEUE	17
56f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE0_QUEUE	18	/* orig size = 16 dwords */
57f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE1_QUEUE	19
58f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE2_QUEUE	20
59f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE3_QUEUE	21
60f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TXDONE_QUEUE	22	/* orig size = 64 dwords */
61f5b89e41SKrzysztof Hałasa 
62f5b89e41SKrzysztof Hałasa #define HSS1_CHL_RXTRIG_QUEUE	10
63f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RX_QUEUE	0
64f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX0_QUEUE	5
65f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX1_QUEUE	6
66f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX2_QUEUE	7
67f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX3_QUEUE	8
68f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE0_QUEUE	1
69f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE1_QUEUE	2
70f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE2_QUEUE	3
71f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE3_QUEUE	4
72f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TXDONE_QUEUE	9
73f5b89e41SKrzysztof Hałasa 
74f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_HDLC		0
75f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_RAW		1
76f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KMODE		2
77f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KENDIAN_MSB	4
78f5b89e41SKrzysztof Hałasa 
79f5b89e41SKrzysztof Hałasa /* PKT_PIPE_HDLC_CFG_WRITE flags */
80f5b89e41SKrzysztof Hałasa #define PKT_HDLC_IDLE_ONES		0x1 /* default = flags */
81f5b89e41SKrzysztof Hałasa #define PKT_HDLC_CRC_32			0x2 /* default = CRC-16 */
82f5b89e41SKrzysztof Hałasa #define PKT_HDLC_MSB_ENDIAN		0x4 /* default = LE */
83f5b89e41SKrzysztof Hałasa 
84f5b89e41SKrzysztof Hałasa 
85f5b89e41SKrzysztof Hałasa /* hss_config, PCRs */
86f5b89e41SKrzysztof Hałasa /* Frame sync sampling, default = active low */
87f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_ACTIVE_HIGH	0x40000000
88f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_FALLINGEDGE	0x80000000
89f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_RISINGEDGE		0xC0000000
90f5b89e41SKrzysztof Hałasa 
91f5b89e41SKrzysztof Hałasa /* Frame sync pin: input (default) or output generated off a given clk edge */
92f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_FALLING	0x20000000
93f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_RISING	0x30000000
94f5b89e41SKrzysztof Hałasa 
95f5b89e41SKrzysztof Hałasa /* Frame and data clock sampling on edge, default = falling */
96f5b89e41SKrzysztof Hałasa #define PCR_FCLK_EDGE_RISING		0x08000000
97f5b89e41SKrzysztof Hałasa #define PCR_DCLK_EDGE_RISING		0x04000000
98f5b89e41SKrzysztof Hałasa 
99f5b89e41SKrzysztof Hałasa /* Clock direction, default = input */
100f5b89e41SKrzysztof Hałasa #define PCR_SYNC_CLK_DIR_OUTPUT		0x02000000
101f5b89e41SKrzysztof Hałasa 
102f5b89e41SKrzysztof Hałasa /* Generate/Receive frame pulses, default = enabled */
103f5b89e41SKrzysztof Hałasa #define PCR_FRM_PULSE_DISABLED		0x01000000
104f5b89e41SKrzysztof Hałasa 
105f5b89e41SKrzysztof Hałasa  /* Data rate is full (default) or half the configured clk speed */
106f5b89e41SKrzysztof Hałasa #define PCR_HALF_CLK_RATE		0x00200000
107f5b89e41SKrzysztof Hałasa 
108f5b89e41SKrzysztof Hałasa /* Invert data between NPE and HSS FIFOs? (default = no) */
109f5b89e41SKrzysztof Hałasa #define PCR_DATA_POLARITY_INVERT	0x00100000
110f5b89e41SKrzysztof Hałasa 
111f5b89e41SKrzysztof Hałasa /* TX/RX endianness, default = LSB */
112f5b89e41SKrzysztof Hałasa #define PCR_MSB_ENDIAN			0x00080000
113f5b89e41SKrzysztof Hałasa 
114f5b89e41SKrzysztof Hałasa /* Normal (default) / open drain mode (TX only) */
115f5b89e41SKrzysztof Hałasa #define PCR_TX_PINS_OPEN_DRAIN		0x00040000
116f5b89e41SKrzysztof Hałasa 
117f5b89e41SKrzysztof Hałasa /* No framing bit transmitted and expected on RX? (default = framing bit) */
118f5b89e41SKrzysztof Hałasa #define PCR_SOF_NO_FBIT			0x00020000
119f5b89e41SKrzysztof Hałasa 
120f5b89e41SKrzysztof Hałasa /* Drive data pins? */
121f5b89e41SKrzysztof Hałasa #define PCR_TX_DATA_ENABLE		0x00010000
122f5b89e41SKrzysztof Hałasa 
123f5b89e41SKrzysztof Hałasa /* Voice 56k type: drive the data pins low (default), high, high Z */
124f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH		0x00002000
125f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH_IMP		0x00004000
126f5b89e41SKrzysztof Hałasa 
127f5b89e41SKrzysztof Hałasa /* Unassigned type: drive the data pins low (default), high, high Z */
128f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH		0x00000800
129f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH_IMP		0x00001000
130f5b89e41SKrzysztof Hałasa 
131f5b89e41SKrzysztof Hałasa /* T1 @ 1.544MHz only: Fbit dictated in FIFO (default) or high Z */
132f5b89e41SKrzysztof Hałasa #define PCR_TX_FB_HIGH_IMP		0x00000400
133f5b89e41SKrzysztof Hałasa 
134f5b89e41SKrzysztof Hałasa /* 56k data endiannes - which bit unused: high (default) or low */
135f5b89e41SKrzysztof Hałasa #define PCR_TX_56KE_BIT_0_UNUSED	0x00000200
136f5b89e41SKrzysztof Hałasa 
137f5b89e41SKrzysztof Hałasa /* 56k data transmission type: 32/8 bit data (default) or 56K data */
138f5b89e41SKrzysztof Hałasa #define PCR_TX_56KS_56K_DATA		0x00000100
139f5b89e41SKrzysztof Hałasa 
140f5b89e41SKrzysztof Hałasa /* hss_config, cCR */
141f5b89e41SKrzysztof Hałasa /* Number of packetized clients, default = 1 */
142f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_2_HDLC		0x04000000
143f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_3_OR_4HDLC	0x08000000
144f5b89e41SKrzysztof Hałasa 
145f5b89e41SKrzysztof Hałasa /* default = no loopback */
146f5b89e41SKrzysztof Hałasa #define CCR_LOOPBACK			0x02000000
147f5b89e41SKrzysztof Hałasa 
148f5b89e41SKrzysztof Hałasa /* HSS number, default = 0 (first) */
149f5b89e41SKrzysztof Hałasa #define CCR_SECOND_HSS			0x01000000
150f5b89e41SKrzysztof Hałasa 
151f5b89e41SKrzysztof Hałasa 
152f5b89e41SKrzysztof Hałasa /* hss_config, clkCR: main:10, num:10, denom:12 */
153f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_EXP	((0x3FF << 22) | (  2 << 12) |   15) /*65 KHz*/
154f5b89e41SKrzysztof Hałasa 
155f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_512KHZ	((  130 << 22) | (  2 << 12) |   15)
156f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1536KHZ	((   43 << 22) | ( 18 << 12) |   47)
157f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1544KHZ	((   43 << 22) | ( 33 << 12) |  192)
158f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_2048KHZ	((   32 << 22) | ( 34 << 12) |   63)
159f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_4096KHZ	((   16 << 22) | ( 34 << 12) |  127)
160f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_8192KHZ	((    8 << 22) | ( 34 << 12) |  255)
161f5b89e41SKrzysztof Hałasa 
162f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_512KHZ	((  130 << 22) | ( 24 << 12) |  127)
163f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1536KHZ	((   43 << 22) | (152 << 12) |  383)
164f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1544KHZ	((   43 << 22) | ( 66 << 12) |  385)
165f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_2048KHZ	((   32 << 22) | (280 << 12) |  511)
166f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_4096KHZ	((   16 << 22) | (280 << 12) | 1023)
167f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_8192KHZ	((    8 << 22) | (280 << 12) | 2047)
168f5b89e41SKrzysztof Hałasa 
169f5b89e41SKrzysztof Hałasa 
170f5b89e41SKrzysztof Hałasa /* hss_config, LUT entries */
171f5b89e41SKrzysztof Hałasa #define TDMMAP_UNASSIGNED	0
172f5b89e41SKrzysztof Hałasa #define TDMMAP_HDLC		1	/* HDLC - packetized */
173f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE56K		2	/* Voice56K - 7-bit channelized */
174f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE64K		3	/* Voice64K - 8-bit channelized */
175f5b89e41SKrzysztof Hałasa 
176f5b89e41SKrzysztof Hałasa /* offsets into HSS config */
177f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_PCR	0x00 /* port configuration registers */
178f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_PCR	0x04
179f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CORE_CR	0x08 /* loopback control, HSS# */
180f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CLOCK_CR	0x0C /* clock generator control */
181f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_FCR	0x10 /* frame configuration registers */
182f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_FCR	0x14
183f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_LUT	0x18 /* channel look-up tables */
184f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_LUT	0x38
185f5b89e41SKrzysztof Hałasa 
186f5b89e41SKrzysztof Hałasa 
187f5b89e41SKrzysztof Hałasa /* NPE command codes */
188f5b89e41SKrzysztof Hałasa /* writes the ConfigWord value to the location specified by offset */
189f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_WRITE		0x40
190f5b89e41SKrzysztof Hałasa 
191f5b89e41SKrzysztof Hałasa /* triggers the NPE to load the contents of the configuration table */
192f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_LOAD		0x41
193f5b89e41SKrzysztof Hałasa 
194f5b89e41SKrzysztof Hałasa /* triggers the NPE to return an HssErrorReadResponse message */
195f5b89e41SKrzysztof Hałasa #define PORT_ERROR_READ			0x42
196f5b89e41SKrzysztof Hałasa 
197f5b89e41SKrzysztof Hałasa /* triggers the NPE to reset internal status and enable the HssPacketized
198f5b89e41SKrzysztof Hałasa    operation for the flow specified by pPipe */
199f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_ENABLE		0x50
200f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_DISABLE		0x51
201f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES_WRITE		0x52
202f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW_WRITE	0x53
203f5b89e41SKrzysztof Hałasa #define PKT_PIPE_HDLC_CFG_WRITE		0x54
204f5b89e41SKrzysztof Hałasa #define PKT_PIPE_IDLE_PATTERN_WRITE	0x55
205f5b89e41SKrzysztof Hałasa #define PKT_PIPE_RX_SIZE_WRITE		0x56
206f5b89e41SKrzysztof Hałasa #define PKT_PIPE_MODE_WRITE		0x57
207f5b89e41SKrzysztof Hałasa 
208f5b89e41SKrzysztof Hałasa /* HDLC packet status values - desc->status */
209f5b89e41SKrzysztof Hałasa #define ERR_SHUTDOWN		1 /* stop or shutdown occurrance */
210f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ALIGN		2 /* HDLC alignment error */
211f5b89e41SKrzysztof Hałasa #define ERR_HDLC_FCS		3 /* HDLC Frame Check Sum error */
212f5b89e41SKrzysztof Hałasa #define ERR_RXFREE_Q_EMPTY	4 /* RX-free queue became empty while receiving
213f5b89e41SKrzysztof Hałasa 				     this packet (if buf_len < pkt_len) */
214f5b89e41SKrzysztof Hałasa #define ERR_HDLC_TOO_LONG	5 /* HDLC frame size too long */
215f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ABORT		6 /* abort sequence received */
216f5b89e41SKrzysztof Hałasa #define ERR_DISCONNECTING	7 /* disconnect is in progress */
217f5b89e41SKrzysztof Hałasa 
218f5b89e41SKrzysztof Hałasa 
219f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
220f5b89e41SKrzysztof Hałasa typedef struct sk_buff buffer_t;
221f5b89e41SKrzysztof Hałasa #define free_buffer dev_kfree_skb
222f5b89e41SKrzysztof Hałasa #define free_buffer_irq dev_kfree_skb_irq
223f5b89e41SKrzysztof Hałasa #else
224f5b89e41SKrzysztof Hałasa typedef void buffer_t;
225f5b89e41SKrzysztof Hałasa #define free_buffer kfree
226f5b89e41SKrzysztof Hałasa #define free_buffer_irq kfree
227f5b89e41SKrzysztof Hałasa #endif
228f5b89e41SKrzysztof Hałasa 
229f5b89e41SKrzysztof Hałasa struct port {
230f5b89e41SKrzysztof Hałasa 	struct device *dev;
231f5b89e41SKrzysztof Hałasa 	struct npe *npe;
232f5b89e41SKrzysztof Hałasa 	struct net_device *netdev;
233f5b89e41SKrzysztof Hałasa 	struct napi_struct napi;
234f5b89e41SKrzysztof Hałasa 	struct hss_plat_info *plat;
235f5b89e41SKrzysztof Hałasa 	buffer_t *rx_buff_tab[RX_DESCS], *tx_buff_tab[TX_DESCS];
236f5b89e41SKrzysztof Hałasa 	struct desc *desc_tab;	/* coherent */
237f5b89e41SKrzysztof Hałasa 	u32 desc_tab_phys;
238f5b89e41SKrzysztof Hałasa 	unsigned int id;
239f5b89e41SKrzysztof Hałasa 	unsigned int clock_type, clock_rate, loopback;
240f5b89e41SKrzysztof Hałasa 	unsigned int initialized, carrier;
241f5b89e41SKrzysztof Hałasa 	u8 hdlc_cfg;
242f5b89e41SKrzysztof Hałasa };
243f5b89e41SKrzysztof Hałasa 
244f5b89e41SKrzysztof Hałasa /* NPE message structure */
245f5b89e41SKrzysztof Hałasa struct msg {
246f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
247f5b89e41SKrzysztof Hałasa 	u8 cmd, unused, hss_port, index;
248f5b89e41SKrzysztof Hałasa 	union {
249f5b89e41SKrzysztof Hałasa 		struct { u8 data8a, data8b, data8c, data8d; };
250f5b89e41SKrzysztof Hałasa 		struct { u16 data16a, data16b; };
251f5b89e41SKrzysztof Hałasa 		struct { u32 data32; };
252f5b89e41SKrzysztof Hałasa 	};
253f5b89e41SKrzysztof Hałasa #else
254f5b89e41SKrzysztof Hałasa 	u8 index, hss_port, unused, cmd;
255f5b89e41SKrzysztof Hałasa 	union {
256f5b89e41SKrzysztof Hałasa 		struct { u8 data8d, data8c, data8b, data8a; };
257f5b89e41SKrzysztof Hałasa 		struct { u16 data16b, data16a; };
258f5b89e41SKrzysztof Hałasa 		struct { u32 data32; };
259f5b89e41SKrzysztof Hałasa 	};
260f5b89e41SKrzysztof Hałasa #endif
261f5b89e41SKrzysztof Hałasa };
262f5b89e41SKrzysztof Hałasa 
263f5b89e41SKrzysztof Hałasa /* HDLC packet descriptor */
264f5b89e41SKrzysztof Hałasa struct desc {
265f5b89e41SKrzysztof Hałasa 	u32 next;		/* pointer to next buffer, unused */
266f5b89e41SKrzysztof Hałasa 
267f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
268f5b89e41SKrzysztof Hałasa 	u16 buf_len;		/* buffer length */
269f5b89e41SKrzysztof Hałasa 	u16 pkt_len;		/* packet length */
270f5b89e41SKrzysztof Hałasa 	u32 data;		/* pointer to data buffer in RAM */
271f5b89e41SKrzysztof Hałasa 	u8 status;
272f5b89e41SKrzysztof Hałasa 	u8 error_count;
273f5b89e41SKrzysztof Hałasa 	u16 __reserved;
274f5b89e41SKrzysztof Hałasa #else
275f5b89e41SKrzysztof Hałasa 	u16 pkt_len;		/* packet length */
276f5b89e41SKrzysztof Hałasa 	u16 buf_len;		/* buffer length */
277f5b89e41SKrzysztof Hałasa 	u32 data;		/* pointer to data buffer in RAM */
278f5b89e41SKrzysztof Hałasa 	u16 __reserved;
279f5b89e41SKrzysztof Hałasa 	u8 error_count;
280f5b89e41SKrzysztof Hałasa 	u8 status;
281f5b89e41SKrzysztof Hałasa #endif
282f5b89e41SKrzysztof Hałasa 	u32 __reserved1[4];
283f5b89e41SKrzysztof Hałasa };
284f5b89e41SKrzysztof Hałasa 
285f5b89e41SKrzysztof Hałasa 
286f5b89e41SKrzysztof Hałasa #define rx_desc_phys(port, n)	((port)->desc_tab_phys +		\
287f5b89e41SKrzysztof Hałasa 				 (n) * sizeof(struct desc))
288f5b89e41SKrzysztof Hałasa #define rx_desc_ptr(port, n)	(&(port)->desc_tab[n])
289f5b89e41SKrzysztof Hałasa 
290f5b89e41SKrzysztof Hałasa #define tx_desc_phys(port, n)	((port)->desc_tab_phys +		\
291f5b89e41SKrzysztof Hałasa 				 ((n) + RX_DESCS) * sizeof(struct desc))
292f5b89e41SKrzysztof Hałasa #define tx_desc_ptr(port, n)	(&(port)->desc_tab[(n) + RX_DESCS])
293f5b89e41SKrzysztof Hałasa 
294f5b89e41SKrzysztof Hałasa /*****************************************************************************
295f5b89e41SKrzysztof Hałasa  * global variables
296f5b89e41SKrzysztof Hałasa  ****************************************************************************/
297f5b89e41SKrzysztof Hałasa 
298f5b89e41SKrzysztof Hałasa static int ports_open;
299f5b89e41SKrzysztof Hałasa static struct dma_pool *dma_pool;
300f5b89e41SKrzysztof Hałasa static spinlock_t npe_lock;
301f5b89e41SKrzysztof Hałasa 
302f5b89e41SKrzysztof Hałasa static const struct {
303f5b89e41SKrzysztof Hałasa 	int tx, txdone, rx, rxfree;
304f5b89e41SKrzysztof Hałasa }queue_ids[2] = {{HSS0_PKT_TX0_QUEUE, HSS0_PKT_TXDONE_QUEUE, HSS0_PKT_RX_QUEUE,
305f5b89e41SKrzysztof Hałasa 		  HSS0_PKT_RXFREE0_QUEUE},
306f5b89e41SKrzysztof Hałasa 		 {HSS1_PKT_TX0_QUEUE, HSS1_PKT_TXDONE_QUEUE, HSS1_PKT_RX_QUEUE,
307f5b89e41SKrzysztof Hałasa 		  HSS1_PKT_RXFREE0_QUEUE},
308f5b89e41SKrzysztof Hałasa };
309f5b89e41SKrzysztof Hałasa 
310f5b89e41SKrzysztof Hałasa /*****************************************************************************
311f5b89e41SKrzysztof Hałasa  * utility functions
312f5b89e41SKrzysztof Hałasa  ****************************************************************************/
313f5b89e41SKrzysztof Hałasa 
314f5b89e41SKrzysztof Hałasa static inline struct port* dev_to_port(struct net_device *dev)
315f5b89e41SKrzysztof Hałasa {
316f5b89e41SKrzysztof Hałasa 	return dev_to_hdlc(dev)->priv;
317f5b89e41SKrzysztof Hałasa }
318f5b89e41SKrzysztof Hałasa 
319f5b89e41SKrzysztof Hałasa #ifndef __ARMEB__
320f5b89e41SKrzysztof Hałasa static inline void memcpy_swab32(u32 *dest, u32 *src, int cnt)
321f5b89e41SKrzysztof Hałasa {
322f5b89e41SKrzysztof Hałasa 	int i;
323f5b89e41SKrzysztof Hałasa 	for (i = 0; i < cnt; i++)
324f5b89e41SKrzysztof Hałasa 		dest[i] = swab32(src[i]);
325f5b89e41SKrzysztof Hałasa }
326f5b89e41SKrzysztof Hałasa #endif
327f5b89e41SKrzysztof Hałasa 
328f5b89e41SKrzysztof Hałasa /*****************************************************************************
329f5b89e41SKrzysztof Hałasa  * HSS access
330f5b89e41SKrzysztof Hałasa  ****************************************************************************/
331f5b89e41SKrzysztof Hałasa 
332f5b89e41SKrzysztof Hałasa static void hss_npe_send(struct port *port, struct msg *msg, const char* what)
333f5b89e41SKrzysztof Hałasa {
334f5b89e41SKrzysztof Hałasa 	u32 *val = (u32*)msg;
335f5b89e41SKrzysztof Hałasa 	if (npe_send_message(port->npe, msg, what)) {
336f5b89e41SKrzysztof Hałasa 		printk(KERN_CRIT "HSS-%i: unable to send command [%08X:%08X]"
337f5b89e41SKrzysztof Hałasa 		       " to %s\n", port->id, val[0], val[1],
338f5b89e41SKrzysztof Hałasa 		       npe_name(port->npe));
339f5b89e41SKrzysztof Hałasa 		BUG();
340f5b89e41SKrzysztof Hałasa 	}
341f5b89e41SKrzysztof Hałasa }
342f5b89e41SKrzysztof Hałasa 
343f5b89e41SKrzysztof Hałasa static void hss_config_set_lut(struct port *port)
344f5b89e41SKrzysztof Hałasa {
345f5b89e41SKrzysztof Hałasa 	struct msg msg;
346f5b89e41SKrzysztof Hałasa 	int ch;
347f5b89e41SKrzysztof Hałasa 
348f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
349f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
350f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
351f5b89e41SKrzysztof Hałasa 
352f5b89e41SKrzysztof Hałasa 	for (ch = 0; ch < MAX_CHANNELS; ch++) {
353f5b89e41SKrzysztof Hałasa 		msg.data32 >>= 2;
354f5b89e41SKrzysztof Hałasa 		msg.data32 |= TDMMAP_HDLC << 30;
355f5b89e41SKrzysztof Hałasa 
356f5b89e41SKrzysztof Hałasa 		if (ch % 16 == 15) {
357f5b89e41SKrzysztof Hałasa 			msg.index = HSS_CONFIG_TX_LUT + ((ch / 4) & ~3);
358f5b89e41SKrzysztof Hałasa 			hss_npe_send(port, &msg, "HSS_SET_TX_LUT");
359f5b89e41SKrzysztof Hałasa 
360f5b89e41SKrzysztof Hałasa 			msg.index += HSS_CONFIG_RX_LUT - HSS_CONFIG_TX_LUT;
361f5b89e41SKrzysztof Hałasa 			hss_npe_send(port, &msg, "HSS_SET_RX_LUT");
362f5b89e41SKrzysztof Hałasa 		}
363f5b89e41SKrzysztof Hałasa 	}
364f5b89e41SKrzysztof Hałasa }
365f5b89e41SKrzysztof Hałasa 
366f5b89e41SKrzysztof Hałasa static void hss_config(struct port *port)
367f5b89e41SKrzysztof Hałasa {
368f5b89e41SKrzysztof Hałasa 	struct msg msg;
369f5b89e41SKrzysztof Hałasa 
370f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
371f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
372f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
373f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_TX_PCR;
374f5b89e41SKrzysztof Hałasa 	msg.data32 = PCR_FRM_SYNC_OUTPUT_RISING | PCR_MSB_ENDIAN |
375f5b89e41SKrzysztof Hałasa 		PCR_TX_DATA_ENABLE | PCR_SOF_NO_FBIT;
376f5b89e41SKrzysztof Hałasa 	if (port->clock_type == CLOCK_INT)
377f5b89e41SKrzysztof Hałasa 		msg.data32 |= PCR_SYNC_CLK_DIR_OUTPUT;
378f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_TX_PCR");
379f5b89e41SKrzysztof Hałasa 
380f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_RX_PCR;
381f5b89e41SKrzysztof Hałasa 	msg.data32 ^= PCR_TX_DATA_ENABLE | PCR_DCLK_EDGE_RISING;
382f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_RX_PCR");
383f5b89e41SKrzysztof Hałasa 
384f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
385f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
386f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
387f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_CORE_CR;
388f5b89e41SKrzysztof Hałasa 	msg.data32 = (port->loopback ? CCR_LOOPBACK : 0) |
389f5b89e41SKrzysztof Hałasa 		(port->id ? CCR_SECOND_HSS : 0);
390f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_CORE_CR");
391f5b89e41SKrzysztof Hałasa 
392f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
393f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
394f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
395f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_CLOCK_CR;
396f5b89e41SKrzysztof Hałasa 	msg.data32 = CLK42X_SPEED_2048KHZ /* FIXME */;
397f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_CLOCK_CR");
398f5b89e41SKrzysztof Hałasa 
399f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
400f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
401f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
402f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_TX_FCR;
403f5b89e41SKrzysztof Hałasa 	msg.data16a = FRAME_OFFSET;
404f5b89e41SKrzysztof Hałasa 	msg.data16b = FRAME_SIZE - 1;
405f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_TX_FCR");
406f5b89e41SKrzysztof Hałasa 
407f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
408f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
409f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
410f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_RX_FCR;
411f5b89e41SKrzysztof Hałasa 	msg.data16a = FRAME_OFFSET;
412f5b89e41SKrzysztof Hałasa 	msg.data16b = FRAME_SIZE - 1;
413f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_RX_FCR");
414f5b89e41SKrzysztof Hałasa 
415f5b89e41SKrzysztof Hałasa 	hss_config_set_lut(port);
416f5b89e41SKrzysztof Hałasa 
417f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
418f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_LOAD;
419f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
420f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_LOAD_CONFIG");
421f5b89e41SKrzysztof Hałasa 
422f5b89e41SKrzysztof Hałasa 	if (npe_recv_message(port->npe, &msg, "HSS_LOAD_CONFIG") ||
423f5b89e41SKrzysztof Hałasa 	    /* HSS_LOAD_CONFIG for port #1 returns port_id = #4 */
424f5b89e41SKrzysztof Hałasa 	    msg.cmd != PORT_CONFIG_LOAD || msg.data32) {
425f5b89e41SKrzysztof Hałasa 		printk(KERN_CRIT "HSS-%i: HSS_LOAD_CONFIG failed\n",
426f5b89e41SKrzysztof Hałasa 		       port->id);
427f5b89e41SKrzysztof Hałasa 		BUG();
428f5b89e41SKrzysztof Hałasa 	}
429f5b89e41SKrzysztof Hałasa 
430f5b89e41SKrzysztof Hałasa 	/* HDLC may stop working without this - check FIXME */
431f5b89e41SKrzysztof Hałasa 	npe_recv_message(port->npe, &msg, "FLUSH_IT");
432f5b89e41SKrzysztof Hałasa }
433f5b89e41SKrzysztof Hałasa 
434f5b89e41SKrzysztof Hałasa static void hss_set_hdlc_cfg(struct port *port)
435f5b89e41SKrzysztof Hałasa {
436f5b89e41SKrzysztof Hałasa 	struct msg msg;
437f5b89e41SKrzysztof Hałasa 
438f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
439f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_HDLC_CFG_WRITE;
440f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
441f5b89e41SKrzysztof Hałasa 	msg.data8a = port->hdlc_cfg; /* rx_cfg */
442f5b89e41SKrzysztof Hałasa 	msg.data8b = port->hdlc_cfg | (PKT_EXTRA_FLAGS << 3); /* tx_cfg */
443f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_HDLC_CFG");
444f5b89e41SKrzysztof Hałasa }
445f5b89e41SKrzysztof Hałasa 
446f5b89e41SKrzysztof Hałasa static u32 hss_get_status(struct port *port)
447f5b89e41SKrzysztof Hałasa {
448f5b89e41SKrzysztof Hałasa 	struct msg msg;
449f5b89e41SKrzysztof Hałasa 
450f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
451f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_ERROR_READ;
452f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
453f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "PORT_ERROR_READ");
454f5b89e41SKrzysztof Hałasa 	if (npe_recv_message(port->npe, &msg, "PORT_ERROR_READ")) {
455f5b89e41SKrzysztof Hałasa 		printk(KERN_CRIT "HSS-%i: unable to read HSS status\n",
456f5b89e41SKrzysztof Hałasa 		       port->id);
457f5b89e41SKrzysztof Hałasa 		BUG();
458f5b89e41SKrzysztof Hałasa 	}
459f5b89e41SKrzysztof Hałasa 
460f5b89e41SKrzysztof Hałasa 	return msg.data32;
461f5b89e41SKrzysztof Hałasa }
462f5b89e41SKrzysztof Hałasa 
463f5b89e41SKrzysztof Hałasa static void hss_start_hdlc(struct port *port)
464f5b89e41SKrzysztof Hałasa {
465f5b89e41SKrzysztof Hałasa 	struct msg msg;
466f5b89e41SKrzysztof Hałasa 
467f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
468f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FLOW_ENABLE;
469f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
470f5b89e41SKrzysztof Hałasa 	msg.data32 = 0;
471f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_ENABLE_PKT_PIPE");
472f5b89e41SKrzysztof Hałasa }
473f5b89e41SKrzysztof Hałasa 
474f5b89e41SKrzysztof Hałasa static void hss_stop_hdlc(struct port *port)
475f5b89e41SKrzysztof Hałasa {
476f5b89e41SKrzysztof Hałasa 	struct msg msg;
477f5b89e41SKrzysztof Hałasa 
478f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
479f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FLOW_DISABLE;
480f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
481f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_DISABLE_PKT_PIPE");
482f5b89e41SKrzysztof Hałasa 	hss_get_status(port); /* make sure it's halted */
483f5b89e41SKrzysztof Hałasa }
484f5b89e41SKrzysztof Hałasa 
485f5b89e41SKrzysztof Hałasa static int hss_load_firmware(struct port *port)
486f5b89e41SKrzysztof Hałasa {
487f5b89e41SKrzysztof Hałasa 	struct msg msg;
488f5b89e41SKrzysztof Hałasa 	int err;
489f5b89e41SKrzysztof Hałasa 
490f5b89e41SKrzysztof Hałasa 	if (port->initialized)
491f5b89e41SKrzysztof Hałasa 		return 0;
492f5b89e41SKrzysztof Hałasa 
493f5b89e41SKrzysztof Hałasa 	if (!npe_running(port->npe) &&
494f5b89e41SKrzysztof Hałasa 	    (err = npe_load_firmware(port->npe, npe_name(port->npe),
495f5b89e41SKrzysztof Hałasa 				     port->dev)))
496f5b89e41SKrzysztof Hałasa 		return err;
497f5b89e41SKrzysztof Hałasa 
498f5b89e41SKrzysztof Hałasa 	/* HDLC mode configuration */
499f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
500f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_NUM_PIPES_WRITE;
501f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
502f5b89e41SKrzysztof Hałasa 	msg.data8a = PKT_NUM_PIPES;
503f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_PIPES");
504f5b89e41SKrzysztof Hałasa 
505f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FIFO_SIZEW_WRITE;
506f5b89e41SKrzysztof Hałasa 	msg.data8a = PKT_PIPE_FIFO_SIZEW;
507f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_FIFO");
508f5b89e41SKrzysztof Hałasa 
509f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_MODE_WRITE;
510f5b89e41SKrzysztof Hałasa 	msg.data8a = NPE_PKT_MODE_HDLC;
511f5b89e41SKrzysztof Hałasa 	/* msg.data8b = inv_mask */
512f5b89e41SKrzysztof Hałasa 	/* msg.data8c = or_mask */
513f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_MODE");
514f5b89e41SKrzysztof Hałasa 
515f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_RX_SIZE_WRITE;
516f5b89e41SKrzysztof Hałasa 	msg.data16a = HDLC_MAX_MRU; /* including CRC */
517f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_RX_SIZE");
518f5b89e41SKrzysztof Hałasa 
519f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_IDLE_PATTERN_WRITE;
520f5b89e41SKrzysztof Hałasa 	msg.data32 = 0x7F7F7F7F; /* ??? FIXME */
521f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_IDLE");
522f5b89e41SKrzysztof Hałasa 
523f5b89e41SKrzysztof Hałasa 	port->initialized = 1;
524f5b89e41SKrzysztof Hałasa 	return 0;
525f5b89e41SKrzysztof Hałasa }
526f5b89e41SKrzysztof Hałasa 
527f5b89e41SKrzysztof Hałasa /*****************************************************************************
528f5b89e41SKrzysztof Hałasa  * packetized (HDLC) operation
529f5b89e41SKrzysztof Hałasa  ****************************************************************************/
530f5b89e41SKrzysztof Hałasa 
531f5b89e41SKrzysztof Hałasa static inline void debug_pkt(struct net_device *dev, const char *func,
532f5b89e41SKrzysztof Hałasa 			     u8 *data, int len)
533f5b89e41SKrzysztof Hałasa {
534f5b89e41SKrzysztof Hałasa #if DEBUG_PKT_BYTES
535f5b89e41SKrzysztof Hałasa 	int i;
536f5b89e41SKrzysztof Hałasa 
537f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: %s(%i)", dev->name, func, len);
538f5b89e41SKrzysztof Hałasa 	for (i = 0; i < len; i++) {
539f5b89e41SKrzysztof Hałasa 		if (i >= DEBUG_PKT_BYTES)
540f5b89e41SKrzysztof Hałasa 			break;
541f5b89e41SKrzysztof Hałasa 		printk("%s%02X", !(i % 4) ? " " : "", data[i]);
542f5b89e41SKrzysztof Hałasa 	}
543f5b89e41SKrzysztof Hałasa 	printk("\n");
544f5b89e41SKrzysztof Hałasa #endif
545f5b89e41SKrzysztof Hałasa }
546f5b89e41SKrzysztof Hałasa 
547f5b89e41SKrzysztof Hałasa 
548f5b89e41SKrzysztof Hałasa static inline void debug_desc(u32 phys, struct desc *desc)
549f5b89e41SKrzysztof Hałasa {
550f5b89e41SKrzysztof Hałasa #if DEBUG_DESC
551f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%X: %X %3X %3X %08X %X %X\n",
552f5b89e41SKrzysztof Hałasa 	       phys, desc->next, desc->buf_len, desc->pkt_len,
553f5b89e41SKrzysztof Hałasa 	       desc->data, desc->status, desc->error_count);
554f5b89e41SKrzysztof Hałasa #endif
555f5b89e41SKrzysztof Hałasa }
556f5b89e41SKrzysztof Hałasa 
557f5b89e41SKrzysztof Hałasa static inline int queue_get_desc(unsigned int queue, struct port *port,
558f5b89e41SKrzysztof Hałasa 				 int is_tx)
559f5b89e41SKrzysztof Hałasa {
560f5b89e41SKrzysztof Hałasa 	u32 phys, tab_phys, n_desc;
561f5b89e41SKrzysztof Hałasa 	struct desc *tab;
562f5b89e41SKrzysztof Hałasa 
563e6da96acSKrzysztof Hałasa 	if (!(phys = qmgr_get_entry(queue)))
564f5b89e41SKrzysztof Hałasa 		return -1;
565f5b89e41SKrzysztof Hałasa 
566f5b89e41SKrzysztof Hałasa 	BUG_ON(phys & 0x1F);
567f5b89e41SKrzysztof Hałasa 	tab_phys = is_tx ? tx_desc_phys(port, 0) : rx_desc_phys(port, 0);
568f5b89e41SKrzysztof Hałasa 	tab = is_tx ? tx_desc_ptr(port, 0) : rx_desc_ptr(port, 0);
569f5b89e41SKrzysztof Hałasa 	n_desc = (phys - tab_phys) / sizeof(struct desc);
570f5b89e41SKrzysztof Hałasa 	BUG_ON(n_desc >= (is_tx ? TX_DESCS : RX_DESCS));
571f5b89e41SKrzysztof Hałasa 	debug_desc(phys, &tab[n_desc]);
572f5b89e41SKrzysztof Hałasa 	BUG_ON(tab[n_desc].next);
573f5b89e41SKrzysztof Hałasa 	return n_desc;
574f5b89e41SKrzysztof Hałasa }
575f5b89e41SKrzysztof Hałasa 
576f5b89e41SKrzysztof Hałasa static inline void queue_put_desc(unsigned int queue, u32 phys,
577f5b89e41SKrzysztof Hałasa 				  struct desc *desc)
578f5b89e41SKrzysztof Hałasa {
579f5b89e41SKrzysztof Hałasa 	debug_desc(phys, desc);
580f5b89e41SKrzysztof Hałasa 	BUG_ON(phys & 0x1F);
581f5b89e41SKrzysztof Hałasa 	qmgr_put_entry(queue, phys);
582f5b89e41SKrzysztof Hałasa 	BUG_ON(qmgr_stat_overflow(queue));
583f5b89e41SKrzysztof Hałasa }
584f5b89e41SKrzysztof Hałasa 
585f5b89e41SKrzysztof Hałasa 
586f5b89e41SKrzysztof Hałasa static inline void dma_unmap_tx(struct port *port, struct desc *desc)
587f5b89e41SKrzysztof Hałasa {
588f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
589f5b89e41SKrzysztof Hałasa 	dma_unmap_single(&port->netdev->dev, desc->data,
590f5b89e41SKrzysztof Hałasa 			 desc->buf_len, DMA_TO_DEVICE);
591f5b89e41SKrzysztof Hałasa #else
592f5b89e41SKrzysztof Hałasa 	dma_unmap_single(&port->netdev->dev, desc->data & ~3,
593f5b89e41SKrzysztof Hałasa 			 ALIGN((desc->data & 3) + desc->buf_len, 4),
594f5b89e41SKrzysztof Hałasa 			 DMA_TO_DEVICE);
595f5b89e41SKrzysztof Hałasa #endif
596f5b89e41SKrzysztof Hałasa }
597f5b89e41SKrzysztof Hałasa 
598f5b89e41SKrzysztof Hałasa 
599f5b89e41SKrzysztof Hałasa static void hss_hdlc_set_carrier(void *pdev, int carrier)
600f5b89e41SKrzysztof Hałasa {
601f5b89e41SKrzysztof Hałasa 	struct net_device *netdev = pdev;
602f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(netdev);
603f5b89e41SKrzysztof Hałasa 	unsigned long flags;
604f5b89e41SKrzysztof Hałasa 
605f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
606f5b89e41SKrzysztof Hałasa 	port->carrier = carrier;
607f5b89e41SKrzysztof Hałasa 	if (!port->loopback) {
608f5b89e41SKrzysztof Hałasa 		if (carrier)
609f5b89e41SKrzysztof Hałasa 			netif_carrier_on(netdev);
610f5b89e41SKrzysztof Hałasa 		else
611f5b89e41SKrzysztof Hałasa 			netif_carrier_off(netdev);
612f5b89e41SKrzysztof Hałasa 	}
613f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
614f5b89e41SKrzysztof Hałasa }
615f5b89e41SKrzysztof Hałasa 
616f5b89e41SKrzysztof Hałasa static void hss_hdlc_rx_irq(void *pdev)
617f5b89e41SKrzysztof Hałasa {
618f5b89e41SKrzysztof Hałasa 	struct net_device *dev = pdev;
619f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
620f5b89e41SKrzysztof Hałasa 
621f5b89e41SKrzysztof Hałasa #if DEBUG_RX
622f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_rx_irq\n", dev->name);
623f5b89e41SKrzysztof Hałasa #endif
624f5b89e41SKrzysztof Hałasa 	qmgr_disable_irq(queue_ids[port->id].rx);
625288379f0SBen Hutchings 	napi_schedule(&port->napi);
626f5b89e41SKrzysztof Hałasa }
627f5b89e41SKrzysztof Hałasa 
628f5b89e41SKrzysztof Hałasa static int hss_hdlc_poll(struct napi_struct *napi, int budget)
629f5b89e41SKrzysztof Hałasa {
630f5b89e41SKrzysztof Hałasa 	struct port *port = container_of(napi, struct port, napi);
631f5b89e41SKrzysztof Hałasa 	struct net_device *dev = port->netdev;
632f5b89e41SKrzysztof Hałasa 	unsigned int rxq = queue_ids[port->id].rx;
633f5b89e41SKrzysztof Hałasa 	unsigned int rxfreeq = queue_ids[port->id].rxfree;
634f5b89e41SKrzysztof Hałasa 	int received = 0;
635f5b89e41SKrzysztof Hałasa 
636f5b89e41SKrzysztof Hałasa #if DEBUG_RX
637f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_poll\n", dev->name);
638f5b89e41SKrzysztof Hałasa #endif
639f5b89e41SKrzysztof Hałasa 
640f5b89e41SKrzysztof Hałasa 	while (received < budget) {
641f5b89e41SKrzysztof Hałasa 		struct sk_buff *skb;
642f5b89e41SKrzysztof Hałasa 		struct desc *desc;
643f5b89e41SKrzysztof Hałasa 		int n;
644f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
645f5b89e41SKrzysztof Hałasa 		struct sk_buff *temp;
646f5b89e41SKrzysztof Hałasa 		u32 phys;
647f5b89e41SKrzysztof Hałasa #endif
648f5b89e41SKrzysztof Hałasa 
649f5b89e41SKrzysztof Hałasa 		if ((n = queue_get_desc(rxq, port, 0)) < 0) {
650f5b89e41SKrzysztof Hałasa #if DEBUG_RX
651f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll"
652288379f0SBen Hutchings 			       " napi_complete\n", dev->name);
653f5b89e41SKrzysztof Hałasa #endif
654288379f0SBen Hutchings 			napi_complete(napi);
655f5b89e41SKrzysztof Hałasa 			qmgr_enable_irq(rxq);
656f5b89e41SKrzysztof Hałasa 			if (!qmgr_stat_empty(rxq) &&
657288379f0SBen Hutchings 			    napi_reschedule(napi)) {
658f5b89e41SKrzysztof Hałasa #if DEBUG_RX
659f5b89e41SKrzysztof Hałasa 				printk(KERN_DEBUG "%s: hss_hdlc_poll"
660288379f0SBen Hutchings 				       " napi_reschedule succeeded\n",
661f5b89e41SKrzysztof Hałasa 				       dev->name);
662f5b89e41SKrzysztof Hałasa #endif
663f5b89e41SKrzysztof Hałasa 				qmgr_disable_irq(rxq);
664f5b89e41SKrzysztof Hałasa 				continue;
665f5b89e41SKrzysztof Hałasa 			}
666f5b89e41SKrzysztof Hałasa #if DEBUG_RX
667f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll all done\n",
668f5b89e41SKrzysztof Hałasa 			       dev->name);
669f5b89e41SKrzysztof Hałasa #endif
670f5b89e41SKrzysztof Hałasa 			return received; /* all work done */
671f5b89e41SKrzysztof Hałasa 		}
672f5b89e41SKrzysztof Hałasa 
673f5b89e41SKrzysztof Hałasa 		desc = rx_desc_ptr(port, n);
674f5b89e41SKrzysztof Hałasa #if 0 /* FIXME - error_count counts modulo 256, perhaps we should use it */
675f5b89e41SKrzysztof Hałasa 		if (desc->error_count)
676f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll status 0x%02X"
677f5b89e41SKrzysztof Hałasa 			       " errors %u\n", dev->name, desc->status,
678f5b89e41SKrzysztof Hałasa 			       desc->error_count);
679f5b89e41SKrzysztof Hałasa #endif
680f5b89e41SKrzysztof Hałasa 		skb = NULL;
681f5b89e41SKrzysztof Hałasa 		switch (desc->status) {
682f5b89e41SKrzysztof Hałasa 		case 0:
683f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
684f5b89e41SKrzysztof Hałasa 			if ((skb = netdev_alloc_skb(dev, RX_SIZE)) != NULL) {
685f5b89e41SKrzysztof Hałasa 				phys = dma_map_single(&dev->dev, skb->data,
686f5b89e41SKrzysztof Hałasa 						      RX_SIZE,
687f5b89e41SKrzysztof Hałasa 						      DMA_FROM_DEVICE);
688f5b89e41SKrzysztof Hałasa 				if (dma_mapping_error(&dev->dev, phys)) {
689f5b89e41SKrzysztof Hałasa 					dev_kfree_skb(skb);
690f5b89e41SKrzysztof Hałasa 					skb = NULL;
691f5b89e41SKrzysztof Hałasa 				}
692f5b89e41SKrzysztof Hałasa 			}
693f5b89e41SKrzysztof Hałasa #else
694f5b89e41SKrzysztof Hałasa 			skb = netdev_alloc_skb(dev, desc->pkt_len);
695f5b89e41SKrzysztof Hałasa #endif
696f5b89e41SKrzysztof Hałasa 			if (!skb)
697f5b89e41SKrzysztof Hałasa 				dev->stats.rx_dropped++;
698f5b89e41SKrzysztof Hałasa 			break;
699f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_ALIGN:
700f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_ABORT:
701f5b89e41SKrzysztof Hałasa 			dev->stats.rx_frame_errors++;
702f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
703f5b89e41SKrzysztof Hałasa 			break;
704f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_FCS:
705f5b89e41SKrzysztof Hałasa 			dev->stats.rx_crc_errors++;
706f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
707f5b89e41SKrzysztof Hałasa 			break;
708f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_TOO_LONG:
709f5b89e41SKrzysztof Hałasa 			dev->stats.rx_length_errors++;
710f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
711f5b89e41SKrzysztof Hałasa 			break;
712f5b89e41SKrzysztof Hałasa 		default:	/* FIXME - remove printk */
713f5b89e41SKrzysztof Hałasa 			printk(KERN_ERR "%s: hss_hdlc_poll: status 0x%02X"
714f5b89e41SKrzysztof Hałasa 			       " errors %u\n", dev->name, desc->status,
715f5b89e41SKrzysztof Hałasa 			       desc->error_count);
716f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
717f5b89e41SKrzysztof Hałasa 		}
718f5b89e41SKrzysztof Hałasa 
719f5b89e41SKrzysztof Hałasa 		if (!skb) {
720f5b89e41SKrzysztof Hałasa 			/* put the desc back on RX-ready queue */
721f5b89e41SKrzysztof Hałasa 			desc->buf_len = RX_SIZE;
722f5b89e41SKrzysztof Hałasa 			desc->pkt_len = desc->status = 0;
723f5b89e41SKrzysztof Hałasa 			queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc);
724f5b89e41SKrzysztof Hałasa 			continue;
725f5b89e41SKrzysztof Hałasa 		}
726f5b89e41SKrzysztof Hałasa 
727f5b89e41SKrzysztof Hałasa 		/* process received frame */
728f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
729f5b89e41SKrzysztof Hałasa 		temp = skb;
730f5b89e41SKrzysztof Hałasa 		skb = port->rx_buff_tab[n];
731f5b89e41SKrzysztof Hałasa 		dma_unmap_single(&dev->dev, desc->data,
732f5b89e41SKrzysztof Hałasa 				 RX_SIZE, DMA_FROM_DEVICE);
733f5b89e41SKrzysztof Hałasa #else
734*5d23a1d2SFUJITA Tomonori 		dma_sync_single_for_cpu(&dev->dev, desc->data,
735f5b89e41SKrzysztof Hałasa 					RX_SIZE, DMA_FROM_DEVICE);
736f5b89e41SKrzysztof Hałasa 		memcpy_swab32((u32 *)skb->data, (u32 *)port->rx_buff_tab[n],
737f5b89e41SKrzysztof Hałasa 			      ALIGN(desc->pkt_len, 4) / 4);
738f5b89e41SKrzysztof Hałasa #endif
739f5b89e41SKrzysztof Hałasa 		skb_put(skb, desc->pkt_len);
740f5b89e41SKrzysztof Hałasa 
741f5b89e41SKrzysztof Hałasa 		debug_pkt(dev, "hss_hdlc_poll", skb->data, skb->len);
742f5b89e41SKrzysztof Hałasa 
743f5b89e41SKrzysztof Hałasa 		skb->protocol = hdlc_type_trans(skb, dev);
744f5b89e41SKrzysztof Hałasa 		dev->stats.rx_packets++;
745f5b89e41SKrzysztof Hałasa 		dev->stats.rx_bytes += skb->len;
746f5b89e41SKrzysztof Hałasa 		netif_receive_skb(skb);
747f5b89e41SKrzysztof Hałasa 
748f5b89e41SKrzysztof Hałasa 		/* put the new buffer on RX-free queue */
749f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
750f5b89e41SKrzysztof Hałasa 		port->rx_buff_tab[n] = temp;
751f5b89e41SKrzysztof Hałasa 		desc->data = phys;
752f5b89e41SKrzysztof Hałasa #endif
753f5b89e41SKrzysztof Hałasa 		desc->buf_len = RX_SIZE;
754f5b89e41SKrzysztof Hałasa 		desc->pkt_len = 0;
755f5b89e41SKrzysztof Hałasa 		queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc);
756f5b89e41SKrzysztof Hałasa 		received++;
757f5b89e41SKrzysztof Hałasa 	}
758f5b89e41SKrzysztof Hałasa #if DEBUG_RX
759f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "hss_hdlc_poll: end, not all work done\n");
760f5b89e41SKrzysztof Hałasa #endif
761f5b89e41SKrzysztof Hałasa 	return received;	/* not all work done */
762f5b89e41SKrzysztof Hałasa }
763f5b89e41SKrzysztof Hałasa 
764f5b89e41SKrzysztof Hałasa 
765f5b89e41SKrzysztof Hałasa static void hss_hdlc_txdone_irq(void *pdev)
766f5b89e41SKrzysztof Hałasa {
767f5b89e41SKrzysztof Hałasa 	struct net_device *dev = pdev;
768f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
769f5b89e41SKrzysztof Hałasa 	int n_desc;
770f5b89e41SKrzysztof Hałasa 
771f5b89e41SKrzysztof Hałasa #if DEBUG_TX
772f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG DRV_NAME ": hss_hdlc_txdone_irq\n");
773f5b89e41SKrzysztof Hałasa #endif
774f5b89e41SKrzysztof Hałasa 	while ((n_desc = queue_get_desc(queue_ids[port->id].txdone,
775f5b89e41SKrzysztof Hałasa 					port, 1)) >= 0) {
776f5b89e41SKrzysztof Hałasa 		struct desc *desc;
777f5b89e41SKrzysztof Hałasa 		int start;
778f5b89e41SKrzysztof Hałasa 
779f5b89e41SKrzysztof Hałasa 		desc = tx_desc_ptr(port, n_desc);
780f5b89e41SKrzysztof Hałasa 
781f5b89e41SKrzysztof Hałasa 		dev->stats.tx_packets++;
782f5b89e41SKrzysztof Hałasa 		dev->stats.tx_bytes += desc->pkt_len;
783f5b89e41SKrzysztof Hałasa 
784f5b89e41SKrzysztof Hałasa 		dma_unmap_tx(port, desc);
785f5b89e41SKrzysztof Hałasa #if DEBUG_TX
786f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq free %p\n",
787f5b89e41SKrzysztof Hałasa 		       dev->name, port->tx_buff_tab[n_desc]);
788f5b89e41SKrzysztof Hałasa #endif
789f5b89e41SKrzysztof Hałasa 		free_buffer_irq(port->tx_buff_tab[n_desc]);
790f5b89e41SKrzysztof Hałasa 		port->tx_buff_tab[n_desc] = NULL;
791f5b89e41SKrzysztof Hałasa 
792f5b89e41SKrzysztof Hałasa 		start = qmgr_stat_empty(port->plat->txreadyq);
793f5b89e41SKrzysztof Hałasa 		queue_put_desc(port->plat->txreadyq,
794f5b89e41SKrzysztof Hałasa 			       tx_desc_phys(port, n_desc), desc);
795f5b89e41SKrzysztof Hałasa 		if (start) {
796f5b89e41SKrzysztof Hałasa #if DEBUG_TX
797f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq xmit"
798f5b89e41SKrzysztof Hałasa 			       " ready\n", dev->name);
799f5b89e41SKrzysztof Hałasa #endif
800f5b89e41SKrzysztof Hałasa 			netif_wake_queue(dev);
801f5b89e41SKrzysztof Hałasa 		}
802f5b89e41SKrzysztof Hałasa 	}
803f5b89e41SKrzysztof Hałasa }
804f5b89e41SKrzysztof Hałasa 
805f5b89e41SKrzysztof Hałasa static int hss_hdlc_xmit(struct sk_buff *skb, struct net_device *dev)
806f5b89e41SKrzysztof Hałasa {
807f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
808f5b89e41SKrzysztof Hałasa 	unsigned int txreadyq = port->plat->txreadyq;
809f5b89e41SKrzysztof Hałasa 	int len, offset, bytes, n;
810f5b89e41SKrzysztof Hałasa 	void *mem;
811f5b89e41SKrzysztof Hałasa 	u32 phys;
812f5b89e41SKrzysztof Hałasa 	struct desc *desc;
813f5b89e41SKrzysztof Hałasa 
814f5b89e41SKrzysztof Hałasa #if DEBUG_TX
815f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_xmit\n", dev->name);
816f5b89e41SKrzysztof Hałasa #endif
817f5b89e41SKrzysztof Hałasa 
818f5b89e41SKrzysztof Hałasa 	if (unlikely(skb->len > HDLC_MAX_MRU)) {
819f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
820f5b89e41SKrzysztof Hałasa 		dev->stats.tx_errors++;
821f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
822f5b89e41SKrzysztof Hałasa 	}
823f5b89e41SKrzysztof Hałasa 
824f5b89e41SKrzysztof Hałasa 	debug_pkt(dev, "hss_hdlc_xmit", skb->data, skb->len);
825f5b89e41SKrzysztof Hałasa 
826f5b89e41SKrzysztof Hałasa 	len = skb->len;
827f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
828f5b89e41SKrzysztof Hałasa 	offset = 0; /* no need to keep alignment */
829f5b89e41SKrzysztof Hałasa 	bytes = len;
830f5b89e41SKrzysztof Hałasa 	mem = skb->data;
831f5b89e41SKrzysztof Hałasa #else
832f5b89e41SKrzysztof Hałasa 	offset = (int)skb->data & 3; /* keep 32-bit alignment */
833f5b89e41SKrzysztof Hałasa 	bytes = ALIGN(offset + len, 4);
834f5b89e41SKrzysztof Hałasa 	if (!(mem = kmalloc(bytes, GFP_ATOMIC))) {
835f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
836f5b89e41SKrzysztof Hałasa 		dev->stats.tx_dropped++;
837f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
838f5b89e41SKrzysztof Hałasa 	}
839f5b89e41SKrzysztof Hałasa 	memcpy_swab32(mem, (u32 *)((int)skb->data & ~3), bytes / 4);
840f5b89e41SKrzysztof Hałasa 	dev_kfree_skb(skb);
841f5b89e41SKrzysztof Hałasa #endif
842f5b89e41SKrzysztof Hałasa 
843f5b89e41SKrzysztof Hałasa 	phys = dma_map_single(&dev->dev, mem, bytes, DMA_TO_DEVICE);
844f5b89e41SKrzysztof Hałasa 	if (dma_mapping_error(&dev->dev, phys)) {
845f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
846f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
847f5b89e41SKrzysztof Hałasa #else
848f5b89e41SKrzysztof Hałasa 		kfree(mem);
849f5b89e41SKrzysztof Hałasa #endif
850f5b89e41SKrzysztof Hałasa 		dev->stats.tx_dropped++;
851f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
852f5b89e41SKrzysztof Hałasa 	}
853f5b89e41SKrzysztof Hałasa 
854f5b89e41SKrzysztof Hałasa 	n = queue_get_desc(txreadyq, port, 1);
855f5b89e41SKrzysztof Hałasa 	BUG_ON(n < 0);
856f5b89e41SKrzysztof Hałasa 	desc = tx_desc_ptr(port, n);
857f5b89e41SKrzysztof Hałasa 
858f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
859f5b89e41SKrzysztof Hałasa 	port->tx_buff_tab[n] = skb;
860f5b89e41SKrzysztof Hałasa #else
861f5b89e41SKrzysztof Hałasa 	port->tx_buff_tab[n] = mem;
862f5b89e41SKrzysztof Hałasa #endif
863f5b89e41SKrzysztof Hałasa 	desc->data = phys + offset;
864f5b89e41SKrzysztof Hałasa 	desc->buf_len = desc->pkt_len = len;
865f5b89e41SKrzysztof Hałasa 
866f5b89e41SKrzysztof Hałasa 	wmb();
867f5b89e41SKrzysztof Hałasa 	queue_put_desc(queue_ids[port->id].tx, tx_desc_phys(port, n), desc);
868f5b89e41SKrzysztof Hałasa 	dev->trans_start = jiffies;
869f5b89e41SKrzysztof Hałasa 
870f5b89e41SKrzysztof Hałasa 	if (qmgr_stat_empty(txreadyq)) {
871f5b89e41SKrzysztof Hałasa #if DEBUG_TX
872f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "%s: hss_hdlc_xmit queue full\n", dev->name);
873f5b89e41SKrzysztof Hałasa #endif
874f5b89e41SKrzysztof Hałasa 		netif_stop_queue(dev);
875f5b89e41SKrzysztof Hałasa 		/* we could miss TX ready interrupt */
876f5b89e41SKrzysztof Hałasa 		if (!qmgr_stat_empty(txreadyq)) {
877f5b89e41SKrzysztof Hałasa #if DEBUG_TX
878f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_xmit ready again\n",
879f5b89e41SKrzysztof Hałasa 			       dev->name);
880f5b89e41SKrzysztof Hałasa #endif
881f5b89e41SKrzysztof Hałasa 			netif_wake_queue(dev);
882f5b89e41SKrzysztof Hałasa 		}
883f5b89e41SKrzysztof Hałasa 	}
884f5b89e41SKrzysztof Hałasa 
885f5b89e41SKrzysztof Hałasa #if DEBUG_TX
886f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_xmit end\n", dev->name);
887f5b89e41SKrzysztof Hałasa #endif
888f5b89e41SKrzysztof Hałasa 	return NETDEV_TX_OK;
889f5b89e41SKrzysztof Hałasa }
890f5b89e41SKrzysztof Hałasa 
891f5b89e41SKrzysztof Hałasa 
892f5b89e41SKrzysztof Hałasa static int request_hdlc_queues(struct port *port)
893f5b89e41SKrzysztof Hałasa {
894f5b89e41SKrzysztof Hałasa 	int err;
895f5b89e41SKrzysztof Hałasa 
896e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].rxfree, RX_DESCS, 0, 0,
897e6da96acSKrzysztof Hałasa 				 "%s:RX-free", port->netdev->name);
898f5b89e41SKrzysztof Hałasa 	if (err)
899f5b89e41SKrzysztof Hałasa 		return err;
900f5b89e41SKrzysztof Hałasa 
901e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].rx, RX_DESCS, 0, 0,
902e6da96acSKrzysztof Hałasa 				 "%s:RX", port->netdev->name);
903f5b89e41SKrzysztof Hałasa 	if (err)
904f5b89e41SKrzysztof Hałasa 		goto rel_rxfree;
905f5b89e41SKrzysztof Hałasa 
906e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].tx, TX_DESCS, 0, 0,
907e6da96acSKrzysztof Hałasa 				 "%s:TX", port->netdev->name);
908f5b89e41SKrzysztof Hałasa 	if (err)
909f5b89e41SKrzysztof Hałasa 		goto rel_rx;
910f5b89e41SKrzysztof Hałasa 
911e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(port->plat->txreadyq, TX_DESCS, 0, 0,
912e6da96acSKrzysztof Hałasa 				 "%s:TX-ready", port->netdev->name);
913f5b89e41SKrzysztof Hałasa 	if (err)
914f5b89e41SKrzysztof Hałasa 		goto rel_tx;
915f5b89e41SKrzysztof Hałasa 
916e6da96acSKrzysztof Hałasa 	err = qmgr_request_queue(queue_ids[port->id].txdone, TX_DESCS, 0, 0,
917e6da96acSKrzysztof Hałasa 				 "%s:TX-done", port->netdev->name);
918f5b89e41SKrzysztof Hałasa 	if (err)
919f5b89e41SKrzysztof Hałasa 		goto rel_txready;
920f5b89e41SKrzysztof Hałasa 	return 0;
921f5b89e41SKrzysztof Hałasa 
922f5b89e41SKrzysztof Hałasa rel_txready:
923f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(port->plat->txreadyq);
924f5b89e41SKrzysztof Hałasa rel_tx:
925f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].tx);
926f5b89e41SKrzysztof Hałasa rel_rx:
927f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rx);
928f5b89e41SKrzysztof Hałasa rel_rxfree:
929f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rxfree);
930f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: unable to request hardware queues\n",
931f5b89e41SKrzysztof Hałasa 	       port->netdev->name);
932f5b89e41SKrzysztof Hałasa 	return err;
933f5b89e41SKrzysztof Hałasa }
934f5b89e41SKrzysztof Hałasa 
935f5b89e41SKrzysztof Hałasa static void release_hdlc_queues(struct port *port)
936f5b89e41SKrzysztof Hałasa {
937f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rxfree);
938f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].rx);
939f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].txdone);
940f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(queue_ids[port->id].tx);
941f5b89e41SKrzysztof Hałasa 	qmgr_release_queue(port->plat->txreadyq);
942f5b89e41SKrzysztof Hałasa }
943f5b89e41SKrzysztof Hałasa 
944f5b89e41SKrzysztof Hałasa static int init_hdlc_queues(struct port *port)
945f5b89e41SKrzysztof Hałasa {
946f5b89e41SKrzysztof Hałasa 	int i;
947f5b89e41SKrzysztof Hałasa 
948f5b89e41SKrzysztof Hałasa 	if (!ports_open)
949f5b89e41SKrzysztof Hałasa 		if (!(dma_pool = dma_pool_create(DRV_NAME, NULL,
950f5b89e41SKrzysztof Hałasa 						 POOL_ALLOC_SIZE, 32, 0)))
951f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
952f5b89e41SKrzysztof Hałasa 
953f5b89e41SKrzysztof Hałasa 	if (!(port->desc_tab = dma_pool_alloc(dma_pool, GFP_KERNEL,
954f5b89e41SKrzysztof Hałasa 					      &port->desc_tab_phys)))
955f5b89e41SKrzysztof Hałasa 		return -ENOMEM;
956f5b89e41SKrzysztof Hałasa 	memset(port->desc_tab, 0, POOL_ALLOC_SIZE);
957f5b89e41SKrzysztof Hałasa 	memset(port->rx_buff_tab, 0, sizeof(port->rx_buff_tab)); /* tables */
958f5b89e41SKrzysztof Hałasa 	memset(port->tx_buff_tab, 0, sizeof(port->tx_buff_tab));
959f5b89e41SKrzysztof Hałasa 
960f5b89e41SKrzysztof Hałasa 	/* Setup RX buffers */
961f5b89e41SKrzysztof Hałasa 	for (i = 0; i < RX_DESCS; i++) {
962f5b89e41SKrzysztof Hałasa 		struct desc *desc = rx_desc_ptr(port, i);
963f5b89e41SKrzysztof Hałasa 		buffer_t *buff;
964f5b89e41SKrzysztof Hałasa 		void *data;
965f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
966f5b89e41SKrzysztof Hałasa 		if (!(buff = netdev_alloc_skb(port->netdev, RX_SIZE)))
967f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
968f5b89e41SKrzysztof Hałasa 		data = buff->data;
969f5b89e41SKrzysztof Hałasa #else
970f5b89e41SKrzysztof Hałasa 		if (!(buff = kmalloc(RX_SIZE, GFP_KERNEL)))
971f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
972f5b89e41SKrzysztof Hałasa 		data = buff;
973f5b89e41SKrzysztof Hałasa #endif
974f5b89e41SKrzysztof Hałasa 		desc->buf_len = RX_SIZE;
975f5b89e41SKrzysztof Hałasa 		desc->data = dma_map_single(&port->netdev->dev, data,
976f5b89e41SKrzysztof Hałasa 					    RX_SIZE, DMA_FROM_DEVICE);
977f5b89e41SKrzysztof Hałasa 		if (dma_mapping_error(&port->netdev->dev, desc->data)) {
978f5b89e41SKrzysztof Hałasa 			free_buffer(buff);
979f5b89e41SKrzysztof Hałasa 			return -EIO;
980f5b89e41SKrzysztof Hałasa 		}
981f5b89e41SKrzysztof Hałasa 		port->rx_buff_tab[i] = buff;
982f5b89e41SKrzysztof Hałasa 	}
983f5b89e41SKrzysztof Hałasa 
984f5b89e41SKrzysztof Hałasa 	return 0;
985f5b89e41SKrzysztof Hałasa }
986f5b89e41SKrzysztof Hałasa 
987f5b89e41SKrzysztof Hałasa static void destroy_hdlc_queues(struct port *port)
988f5b89e41SKrzysztof Hałasa {
989f5b89e41SKrzysztof Hałasa 	int i;
990f5b89e41SKrzysztof Hałasa 
991f5b89e41SKrzysztof Hałasa 	if (port->desc_tab) {
992f5b89e41SKrzysztof Hałasa 		for (i = 0; i < RX_DESCS; i++) {
993f5b89e41SKrzysztof Hałasa 			struct desc *desc = rx_desc_ptr(port, i);
994f5b89e41SKrzysztof Hałasa 			buffer_t *buff = port->rx_buff_tab[i];
995f5b89e41SKrzysztof Hałasa 			if (buff) {
996f5b89e41SKrzysztof Hałasa 				dma_unmap_single(&port->netdev->dev,
997f5b89e41SKrzysztof Hałasa 						 desc->data, RX_SIZE,
998f5b89e41SKrzysztof Hałasa 						 DMA_FROM_DEVICE);
999f5b89e41SKrzysztof Hałasa 				free_buffer(buff);
1000f5b89e41SKrzysztof Hałasa 			}
1001f5b89e41SKrzysztof Hałasa 		}
1002f5b89e41SKrzysztof Hałasa 		for (i = 0; i < TX_DESCS; i++) {
1003f5b89e41SKrzysztof Hałasa 			struct desc *desc = tx_desc_ptr(port, i);
1004f5b89e41SKrzysztof Hałasa 			buffer_t *buff = port->tx_buff_tab[i];
1005f5b89e41SKrzysztof Hałasa 			if (buff) {
1006f5b89e41SKrzysztof Hałasa 				dma_unmap_tx(port, desc);
1007f5b89e41SKrzysztof Hałasa 				free_buffer(buff);
1008f5b89e41SKrzysztof Hałasa 			}
1009f5b89e41SKrzysztof Hałasa 		}
1010f5b89e41SKrzysztof Hałasa 		dma_pool_free(dma_pool, port->desc_tab, port->desc_tab_phys);
1011f5b89e41SKrzysztof Hałasa 		port->desc_tab = NULL;
1012f5b89e41SKrzysztof Hałasa 	}
1013f5b89e41SKrzysztof Hałasa 
1014f5b89e41SKrzysztof Hałasa 	if (!ports_open && dma_pool) {
1015f5b89e41SKrzysztof Hałasa 		dma_pool_destroy(dma_pool);
1016f5b89e41SKrzysztof Hałasa 		dma_pool = NULL;
1017f5b89e41SKrzysztof Hałasa 	}
1018f5b89e41SKrzysztof Hałasa }
1019f5b89e41SKrzysztof Hałasa 
1020f5b89e41SKrzysztof Hałasa static int hss_hdlc_open(struct net_device *dev)
1021f5b89e41SKrzysztof Hałasa {
1022f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1023f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1024f5b89e41SKrzysztof Hałasa 	int i, err = 0;
1025f5b89e41SKrzysztof Hałasa 
1026f5b89e41SKrzysztof Hałasa 	if ((err = hdlc_open(dev)))
1027f5b89e41SKrzysztof Hałasa 		return err;
1028f5b89e41SKrzysztof Hałasa 
1029f5b89e41SKrzysztof Hałasa 	if ((err = hss_load_firmware(port)))
1030f5b89e41SKrzysztof Hałasa 		goto err_hdlc_close;
1031f5b89e41SKrzysztof Hałasa 
1032f5b89e41SKrzysztof Hałasa 	if ((err = request_hdlc_queues(port)))
1033f5b89e41SKrzysztof Hałasa 		goto err_hdlc_close;
1034f5b89e41SKrzysztof Hałasa 
1035f5b89e41SKrzysztof Hałasa 	if ((err = init_hdlc_queues(port)))
1036f5b89e41SKrzysztof Hałasa 		goto err_destroy_queues;
1037f5b89e41SKrzysztof Hałasa 
1038f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
1039f5b89e41SKrzysztof Hałasa 	if (port->plat->open)
1040f5b89e41SKrzysztof Hałasa 		if ((err = port->plat->open(port->id, dev,
1041f5b89e41SKrzysztof Hałasa 					    hss_hdlc_set_carrier)))
1042f5b89e41SKrzysztof Hałasa 			goto err_unlock;
1043f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1044f5b89e41SKrzysztof Hałasa 
1045f5b89e41SKrzysztof Hałasa 	/* Populate queues with buffers, no failure after this point */
1046f5b89e41SKrzysztof Hałasa 	for (i = 0; i < TX_DESCS; i++)
1047f5b89e41SKrzysztof Hałasa 		queue_put_desc(port->plat->txreadyq,
1048f5b89e41SKrzysztof Hałasa 			       tx_desc_phys(port, i), tx_desc_ptr(port, i));
1049f5b89e41SKrzysztof Hałasa 
1050f5b89e41SKrzysztof Hałasa 	for (i = 0; i < RX_DESCS; i++)
1051f5b89e41SKrzysztof Hałasa 		queue_put_desc(queue_ids[port->id].rxfree,
1052f5b89e41SKrzysztof Hałasa 			       rx_desc_phys(port, i), rx_desc_ptr(port, i));
1053f5b89e41SKrzysztof Hałasa 
1054f5b89e41SKrzysztof Hałasa 	napi_enable(&port->napi);
1055f5b89e41SKrzysztof Hałasa 	netif_start_queue(dev);
1056f5b89e41SKrzysztof Hałasa 
1057f5b89e41SKrzysztof Hałasa 	qmgr_set_irq(queue_ids[port->id].rx, QUEUE_IRQ_SRC_NOT_EMPTY,
1058f5b89e41SKrzysztof Hałasa 		     hss_hdlc_rx_irq, dev);
1059f5b89e41SKrzysztof Hałasa 
1060f5b89e41SKrzysztof Hałasa 	qmgr_set_irq(queue_ids[port->id].txdone, QUEUE_IRQ_SRC_NOT_EMPTY,
1061f5b89e41SKrzysztof Hałasa 		     hss_hdlc_txdone_irq, dev);
1062f5b89e41SKrzysztof Hałasa 	qmgr_enable_irq(queue_ids[port->id].txdone);
1063f5b89e41SKrzysztof Hałasa 
1064f5b89e41SKrzysztof Hałasa 	ports_open++;
1065f5b89e41SKrzysztof Hałasa 
1066f5b89e41SKrzysztof Hałasa 	hss_set_hdlc_cfg(port);
1067f5b89e41SKrzysztof Hałasa 	hss_config(port);
1068f5b89e41SKrzysztof Hałasa 
1069f5b89e41SKrzysztof Hałasa 	hss_start_hdlc(port);
1070f5b89e41SKrzysztof Hałasa 
1071f5b89e41SKrzysztof Hałasa 	/* we may already have RX data, enables IRQ */
1072288379f0SBen Hutchings 	napi_schedule(&port->napi);
1073f5b89e41SKrzysztof Hałasa 	return 0;
1074f5b89e41SKrzysztof Hałasa 
1075f5b89e41SKrzysztof Hałasa err_unlock:
1076f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1077f5b89e41SKrzysztof Hałasa err_destroy_queues:
1078f5b89e41SKrzysztof Hałasa 	destroy_hdlc_queues(port);
1079f5b89e41SKrzysztof Hałasa 	release_hdlc_queues(port);
1080f5b89e41SKrzysztof Hałasa err_hdlc_close:
1081f5b89e41SKrzysztof Hałasa 	hdlc_close(dev);
1082f5b89e41SKrzysztof Hałasa 	return err;
1083f5b89e41SKrzysztof Hałasa }
1084f5b89e41SKrzysztof Hałasa 
1085f5b89e41SKrzysztof Hałasa static int hss_hdlc_close(struct net_device *dev)
1086f5b89e41SKrzysztof Hałasa {
1087f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1088f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1089f5b89e41SKrzysztof Hałasa 	int i, buffs = RX_DESCS; /* allocated RX buffers */
1090f5b89e41SKrzysztof Hałasa 
1091f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
1092f5b89e41SKrzysztof Hałasa 	ports_open--;
1093f5b89e41SKrzysztof Hałasa 	qmgr_disable_irq(queue_ids[port->id].rx);
1094f5b89e41SKrzysztof Hałasa 	netif_stop_queue(dev);
1095f5b89e41SKrzysztof Hałasa 	napi_disable(&port->napi);
1096f5b89e41SKrzysztof Hałasa 
1097f5b89e41SKrzysztof Hałasa 	hss_stop_hdlc(port);
1098f5b89e41SKrzysztof Hałasa 
1099f5b89e41SKrzysztof Hałasa 	while (queue_get_desc(queue_ids[port->id].rxfree, port, 0) >= 0)
1100f5b89e41SKrzysztof Hałasa 		buffs--;
1101f5b89e41SKrzysztof Hałasa 	while (queue_get_desc(queue_ids[port->id].rx, port, 0) >= 0)
1102f5b89e41SKrzysztof Hałasa 		buffs--;
1103f5b89e41SKrzysztof Hałasa 
1104f5b89e41SKrzysztof Hałasa 	if (buffs)
1105f5b89e41SKrzysztof Hałasa 		printk(KERN_CRIT "%s: unable to drain RX queue, %i buffer(s)"
1106f5b89e41SKrzysztof Hałasa 		       " left in NPE\n", dev->name, buffs);
1107f5b89e41SKrzysztof Hałasa 
1108f5b89e41SKrzysztof Hałasa 	buffs = TX_DESCS;
1109f5b89e41SKrzysztof Hałasa 	while (queue_get_desc(queue_ids[port->id].tx, port, 1) >= 0)
1110f5b89e41SKrzysztof Hałasa 		buffs--; /* cancel TX */
1111f5b89e41SKrzysztof Hałasa 
1112f5b89e41SKrzysztof Hałasa 	i = 0;
1113f5b89e41SKrzysztof Hałasa 	do {
1114f5b89e41SKrzysztof Hałasa 		while (queue_get_desc(port->plat->txreadyq, port, 1) >= 0)
1115f5b89e41SKrzysztof Hałasa 			buffs--;
1116f5b89e41SKrzysztof Hałasa 		if (!buffs)
1117f5b89e41SKrzysztof Hałasa 			break;
1118f5b89e41SKrzysztof Hałasa 	} while (++i < MAX_CLOSE_WAIT);
1119f5b89e41SKrzysztof Hałasa 
1120f5b89e41SKrzysztof Hałasa 	if (buffs)
1121f5b89e41SKrzysztof Hałasa 		printk(KERN_CRIT "%s: unable to drain TX queue, %i buffer(s) "
1122f5b89e41SKrzysztof Hałasa 		       "left in NPE\n", dev->name, buffs);
1123f5b89e41SKrzysztof Hałasa #if DEBUG_CLOSE
1124f5b89e41SKrzysztof Hałasa 	if (!buffs)
1125f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "Draining TX queues took %i cycles\n", i);
1126f5b89e41SKrzysztof Hałasa #endif
1127f5b89e41SKrzysztof Hałasa 	qmgr_disable_irq(queue_ids[port->id].txdone);
1128f5b89e41SKrzysztof Hałasa 
1129f5b89e41SKrzysztof Hałasa 	if (port->plat->close)
1130f5b89e41SKrzysztof Hałasa 		port->plat->close(port->id, dev);
1131f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1132f5b89e41SKrzysztof Hałasa 
1133f5b89e41SKrzysztof Hałasa 	destroy_hdlc_queues(port);
1134f5b89e41SKrzysztof Hałasa 	release_hdlc_queues(port);
1135f5b89e41SKrzysztof Hałasa 	hdlc_close(dev);
1136f5b89e41SKrzysztof Hałasa 	return 0;
1137f5b89e41SKrzysztof Hałasa }
1138f5b89e41SKrzysztof Hałasa 
1139f5b89e41SKrzysztof Hałasa 
1140f5b89e41SKrzysztof Hałasa static int hss_hdlc_attach(struct net_device *dev, unsigned short encoding,
1141f5b89e41SKrzysztof Hałasa 			   unsigned short parity)
1142f5b89e41SKrzysztof Hałasa {
1143f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1144f5b89e41SKrzysztof Hałasa 
1145f5b89e41SKrzysztof Hałasa 	if (encoding != ENCODING_NRZ)
1146f5b89e41SKrzysztof Hałasa 		return -EINVAL;
1147f5b89e41SKrzysztof Hałasa 
1148f5b89e41SKrzysztof Hałasa 	switch(parity) {
1149f5b89e41SKrzysztof Hałasa 	case PARITY_CRC16_PR1_CCITT:
1150f5b89e41SKrzysztof Hałasa 		port->hdlc_cfg = 0;
1151f5b89e41SKrzysztof Hałasa 		return 0;
1152f5b89e41SKrzysztof Hałasa 
1153f5b89e41SKrzysztof Hałasa 	case PARITY_CRC32_PR1_CCITT:
1154f5b89e41SKrzysztof Hałasa 		port->hdlc_cfg = PKT_HDLC_CRC_32;
1155f5b89e41SKrzysztof Hałasa 		return 0;
1156f5b89e41SKrzysztof Hałasa 
1157f5b89e41SKrzysztof Hałasa 	default:
1158f5b89e41SKrzysztof Hałasa 		return -EINVAL;
1159f5b89e41SKrzysztof Hałasa 	}
1160f5b89e41SKrzysztof Hałasa }
1161f5b89e41SKrzysztof Hałasa 
1162f5b89e41SKrzysztof Hałasa 
1163f5b89e41SKrzysztof Hałasa static int hss_hdlc_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
1164f5b89e41SKrzysztof Hałasa {
1165f5b89e41SKrzysztof Hałasa 	const size_t size = sizeof(sync_serial_settings);
1166f5b89e41SKrzysztof Hałasa 	sync_serial_settings new_line;
1167f5b89e41SKrzysztof Hałasa 	sync_serial_settings __user *line = ifr->ifr_settings.ifs_ifsu.sync;
1168f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1169f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1170f5b89e41SKrzysztof Hałasa 	int clk;
1171f5b89e41SKrzysztof Hałasa 
1172f5b89e41SKrzysztof Hałasa 	if (cmd != SIOCWANDEV)
1173f5b89e41SKrzysztof Hałasa 		return hdlc_ioctl(dev, ifr, cmd);
1174f5b89e41SKrzysztof Hałasa 
1175f5b89e41SKrzysztof Hałasa 	switch(ifr->ifr_settings.type) {
1176f5b89e41SKrzysztof Hałasa 	case IF_GET_IFACE:
1177f5b89e41SKrzysztof Hałasa 		ifr->ifr_settings.type = IF_IFACE_V35;
1178f5b89e41SKrzysztof Hałasa 		if (ifr->ifr_settings.size < size) {
1179f5b89e41SKrzysztof Hałasa 			ifr->ifr_settings.size = size; /* data size wanted */
1180f5b89e41SKrzysztof Hałasa 			return -ENOBUFS;
1181f5b89e41SKrzysztof Hałasa 		}
1182f5b89e41SKrzysztof Hałasa 		memset(&new_line, 0, sizeof(new_line));
1183f5b89e41SKrzysztof Hałasa 		new_line.clock_type = port->clock_type;
1184f5b89e41SKrzysztof Hałasa 		new_line.clock_rate = 2048000; /* FIXME */
1185f5b89e41SKrzysztof Hałasa 		new_line.loopback = port->loopback;
1186f5b89e41SKrzysztof Hałasa 		if (copy_to_user(line, &new_line, size))
1187f5b89e41SKrzysztof Hałasa 			return -EFAULT;
1188f5b89e41SKrzysztof Hałasa 		return 0;
1189f5b89e41SKrzysztof Hałasa 
1190f5b89e41SKrzysztof Hałasa 	case IF_IFACE_SYNC_SERIAL:
1191f5b89e41SKrzysztof Hałasa 	case IF_IFACE_V35:
1192f5b89e41SKrzysztof Hałasa 		if(!capable(CAP_NET_ADMIN))
1193f5b89e41SKrzysztof Hałasa 			return -EPERM;
1194f5b89e41SKrzysztof Hałasa 		if (copy_from_user(&new_line, line, size))
1195f5b89e41SKrzysztof Hałasa 			return -EFAULT;
1196f5b89e41SKrzysztof Hałasa 
1197f5b89e41SKrzysztof Hałasa 		clk = new_line.clock_type;
1198f5b89e41SKrzysztof Hałasa 		if (port->plat->set_clock)
1199f5b89e41SKrzysztof Hałasa 			clk = port->plat->set_clock(port->id, clk);
1200f5b89e41SKrzysztof Hałasa 
1201f5b89e41SKrzysztof Hałasa 		if (clk != CLOCK_EXT && clk != CLOCK_INT)
1202f5b89e41SKrzysztof Hałasa 			return -EINVAL;	/* No such clock setting */
1203f5b89e41SKrzysztof Hałasa 
1204f5b89e41SKrzysztof Hałasa 		if (new_line.loopback != 0 && new_line.loopback != 1)
1205f5b89e41SKrzysztof Hałasa 			return -EINVAL;
1206f5b89e41SKrzysztof Hałasa 
1207f5b89e41SKrzysztof Hałasa 		port->clock_type = clk; /* Update settings */
1208f5b89e41SKrzysztof Hałasa 		/* FIXME port->clock_rate = new_line.clock_rate */;
1209f5b89e41SKrzysztof Hałasa 		port->loopback = new_line.loopback;
1210f5b89e41SKrzysztof Hałasa 
1211f5b89e41SKrzysztof Hałasa 		spin_lock_irqsave(&npe_lock, flags);
1212f5b89e41SKrzysztof Hałasa 
1213f5b89e41SKrzysztof Hałasa 		if (dev->flags & IFF_UP)
1214f5b89e41SKrzysztof Hałasa 			hss_config(port);
1215f5b89e41SKrzysztof Hałasa 
1216f5b89e41SKrzysztof Hałasa 		if (port->loopback || port->carrier)
1217f5b89e41SKrzysztof Hałasa 			netif_carrier_on(port->netdev);
1218f5b89e41SKrzysztof Hałasa 		else
1219f5b89e41SKrzysztof Hałasa 			netif_carrier_off(port->netdev);
1220f5b89e41SKrzysztof Hałasa 		spin_unlock_irqrestore(&npe_lock, flags);
1221f5b89e41SKrzysztof Hałasa 
1222f5b89e41SKrzysztof Hałasa 		return 0;
1223f5b89e41SKrzysztof Hałasa 
1224f5b89e41SKrzysztof Hałasa 	default:
1225f5b89e41SKrzysztof Hałasa 		return hdlc_ioctl(dev, ifr, cmd);
1226f5b89e41SKrzysztof Hałasa 	}
1227f5b89e41SKrzysztof Hałasa }
1228f5b89e41SKrzysztof Hałasa 
1229f5b89e41SKrzysztof Hałasa /*****************************************************************************
1230f5b89e41SKrzysztof Hałasa  * initialization
1231f5b89e41SKrzysztof Hałasa  ****************************************************************************/
1232f5b89e41SKrzysztof Hałasa 
1233991990a1SKrzysztof Hałasa static const struct net_device_ops hss_hdlc_ops = {
1234991990a1SKrzysztof Hałasa 	.ndo_open       = hss_hdlc_open,
1235991990a1SKrzysztof Hałasa 	.ndo_stop       = hss_hdlc_close,
1236991990a1SKrzysztof Hałasa 	.ndo_change_mtu = hdlc_change_mtu,
1237991990a1SKrzysztof Hałasa 	.ndo_start_xmit = hdlc_start_xmit,
1238991990a1SKrzysztof Hałasa 	.ndo_do_ioctl   = hss_hdlc_ioctl,
1239991990a1SKrzysztof Hałasa };
1240991990a1SKrzysztof Hałasa 
1241f5b89e41SKrzysztof Hałasa static int __devinit hss_init_one(struct platform_device *pdev)
1242f5b89e41SKrzysztof Hałasa {
1243f5b89e41SKrzysztof Hałasa 	struct port *port;
1244f5b89e41SKrzysztof Hałasa 	struct net_device *dev;
1245f5b89e41SKrzysztof Hałasa 	hdlc_device *hdlc;
1246f5b89e41SKrzysztof Hałasa 	int err;
1247f5b89e41SKrzysztof Hałasa 
1248f5b89e41SKrzysztof Hałasa 	if ((port = kzalloc(sizeof(*port), GFP_KERNEL)) == NULL)
1249f5b89e41SKrzysztof Hałasa 		return -ENOMEM;
1250f5b89e41SKrzysztof Hałasa 
1251f5b89e41SKrzysztof Hałasa 	if ((port->npe = npe_request(0)) == NULL) {
12523ba8c792SKrzysztof Hałasa 		err = -ENODEV;
1253f5b89e41SKrzysztof Hałasa 		goto err_free;
1254f5b89e41SKrzysztof Hałasa 	}
1255f5b89e41SKrzysztof Hałasa 
1256f5b89e41SKrzysztof Hałasa 	if ((port->netdev = dev = alloc_hdlcdev(port)) == NULL) {
1257f5b89e41SKrzysztof Hałasa 		err = -ENOMEM;
1258f5b89e41SKrzysztof Hałasa 		goto err_plat;
1259f5b89e41SKrzysztof Hałasa 	}
1260f5b89e41SKrzysztof Hałasa 
1261f5b89e41SKrzysztof Hałasa 	SET_NETDEV_DEV(dev, &pdev->dev);
1262f5b89e41SKrzysztof Hałasa 	hdlc = dev_to_hdlc(dev);
1263f5b89e41SKrzysztof Hałasa 	hdlc->attach = hss_hdlc_attach;
1264f5b89e41SKrzysztof Hałasa 	hdlc->xmit = hss_hdlc_xmit;
1265991990a1SKrzysztof Hałasa 	dev->netdev_ops = &hss_hdlc_ops;
1266f5b89e41SKrzysztof Hałasa 	dev->tx_queue_len = 100;
1267f5b89e41SKrzysztof Hałasa 	port->clock_type = CLOCK_EXT;
1268f5b89e41SKrzysztof Hałasa 	port->clock_rate = 2048000;
1269f5b89e41SKrzysztof Hałasa 	port->id = pdev->id;
1270f5b89e41SKrzysztof Hałasa 	port->dev = &pdev->dev;
1271f5b89e41SKrzysztof Hałasa 	port->plat = pdev->dev.platform_data;
1272f5b89e41SKrzysztof Hałasa 	netif_napi_add(dev, &port->napi, hss_hdlc_poll, NAPI_WEIGHT);
1273f5b89e41SKrzysztof Hałasa 
1274f5b89e41SKrzysztof Hałasa 	if ((err = register_hdlc_device(dev)))
1275f5b89e41SKrzysztof Hałasa 		goto err_free_netdev;
1276f5b89e41SKrzysztof Hałasa 
1277f5b89e41SKrzysztof Hałasa 	platform_set_drvdata(pdev, port);
1278f5b89e41SKrzysztof Hałasa 
1279f5b89e41SKrzysztof Hałasa 	printk(KERN_INFO "%s: HSS-%i\n", dev->name, port->id);
1280f5b89e41SKrzysztof Hałasa 	return 0;
1281f5b89e41SKrzysztof Hałasa 
1282f5b89e41SKrzysztof Hałasa err_free_netdev:
1283f5b89e41SKrzysztof Hałasa 	free_netdev(dev);
1284f5b89e41SKrzysztof Hałasa err_plat:
1285f5b89e41SKrzysztof Hałasa 	npe_release(port->npe);
1286f5b89e41SKrzysztof Hałasa err_free:
1287f5b89e41SKrzysztof Hałasa 	kfree(port);
1288f5b89e41SKrzysztof Hałasa 	return err;
1289f5b89e41SKrzysztof Hałasa }
1290f5b89e41SKrzysztof Hałasa 
1291f5b89e41SKrzysztof Hałasa static int __devexit hss_remove_one(struct platform_device *pdev)
1292f5b89e41SKrzysztof Hałasa {
1293f5b89e41SKrzysztof Hałasa 	struct port *port = platform_get_drvdata(pdev);
1294f5b89e41SKrzysztof Hałasa 
1295f5b89e41SKrzysztof Hałasa 	unregister_hdlc_device(port->netdev);
1296f5b89e41SKrzysztof Hałasa 	free_netdev(port->netdev);
1297f5b89e41SKrzysztof Hałasa 	npe_release(port->npe);
1298f5b89e41SKrzysztof Hałasa 	platform_set_drvdata(pdev, NULL);
1299f5b89e41SKrzysztof Hałasa 	kfree(port);
1300f5b89e41SKrzysztof Hałasa 	return 0;
1301f5b89e41SKrzysztof Hałasa }
1302f5b89e41SKrzysztof Hałasa 
1303f5b89e41SKrzysztof Hałasa static struct platform_driver ixp4xx_hss_driver = {
1304f5b89e41SKrzysztof Hałasa 	.driver.name	= DRV_NAME,
1305f5b89e41SKrzysztof Hałasa 	.probe		= hss_init_one,
1306f5b89e41SKrzysztof Hałasa 	.remove		= hss_remove_one,
1307f5b89e41SKrzysztof Hałasa };
1308f5b89e41SKrzysztof Hałasa 
1309f5b89e41SKrzysztof Hałasa static int __init hss_init_module(void)
1310f5b89e41SKrzysztof Hałasa {
1311f5b89e41SKrzysztof Hałasa 	if ((ixp4xx_read_feature_bits() &
1312f5b89e41SKrzysztof Hałasa 	     (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS)) !=
1313f5b89e41SKrzysztof Hałasa 	    (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS))
13143ba8c792SKrzysztof Hałasa 		return -ENODEV;
1315f5b89e41SKrzysztof Hałasa 
1316f5b89e41SKrzysztof Hałasa 	spin_lock_init(&npe_lock);
1317f5b89e41SKrzysztof Hałasa 
1318f5b89e41SKrzysztof Hałasa 	return platform_driver_register(&ixp4xx_hss_driver);
1319f5b89e41SKrzysztof Hałasa }
1320f5b89e41SKrzysztof Hałasa 
1321f5b89e41SKrzysztof Hałasa static void __exit hss_cleanup_module(void)
1322f5b89e41SKrzysztof Hałasa {
1323f5b89e41SKrzysztof Hałasa 	platform_driver_unregister(&ixp4xx_hss_driver);
1324f5b89e41SKrzysztof Hałasa }
1325f5b89e41SKrzysztof Hałasa 
1326f5b89e41SKrzysztof Hałasa MODULE_AUTHOR("Krzysztof Halasa");
1327f5b89e41SKrzysztof Hałasa MODULE_DESCRIPTION("Intel IXP4xx HSS driver");
1328f5b89e41SKrzysztof Hałasa MODULE_LICENSE("GPL v2");
1329f5b89e41SKrzysztof Hałasa MODULE_ALIAS("platform:ixp4xx_hss");
1330f5b89e41SKrzysztof Hałasa module_init(hss_init_module);
1331f5b89e41SKrzysztof Hałasa module_exit(hss_cleanup_module);
1332