xref: /openbmc/linux/drivers/net/wan/ixp4xx_hss.c (revision 35aefaad326bb267ef254e64ef65a374bd99c98f)
125763b3cSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2f5b89e41SKrzysztof Hałasa /*
3f5b89e41SKrzysztof Hałasa  * Intel IXP4xx HSS (synchronous serial port) driver for Linux
4f5b89e41SKrzysztof Hałasa  *
5f5b89e41SKrzysztof Hałasa  * Copyright (C) 2007-2008 Krzysztof Hałasa <khc@pm.waw.pl>
6f5b89e41SKrzysztof Hałasa  */
7f5b89e41SKrzysztof Hałasa 
8c75bb2c6SJoe Perches #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt
9c75bb2c6SJoe Perches 
100b836dddSFlorian Fainelli #include <linux/module.h>
11f5b89e41SKrzysztof Hałasa #include <linux/bitops.h>
12f5b89e41SKrzysztof Hałasa #include <linux/cdev.h>
13f5b89e41SKrzysztof Hałasa #include <linux/dma-mapping.h>
14f5b89e41SKrzysztof Hałasa #include <linux/dmapool.h>
15f5b89e41SKrzysztof Hałasa #include <linux/fs.h>
16f5b89e41SKrzysztof Hałasa #include <linux/hdlc.h>
17f5b89e41SKrzysztof Hałasa #include <linux/io.h>
18f5b89e41SKrzysztof Hałasa #include <linux/kernel.h>
19f5b89e41SKrzysztof Hałasa #include <linux/platform_device.h>
20f5b89e41SKrzysztof Hałasa #include <linux/poll.h>
215a0e3ad6STejun Heo #include <linux/slab.h>
22*35aefaadSLinus Walleij #include <linux/gpio/consumer.h>
23*35aefaadSLinus Walleij #include <linux/of.h>
244af20dc5SLinus Walleij #include <linux/soc/ixp4xx/npe.h>
254af20dc5SLinus Walleij #include <linux/soc/ixp4xx/qmgr.h>
2609aa9aabSArnd Bergmann #include <linux/soc/ixp4xx/cpu.h>
27f5b89e41SKrzysztof Hałasa 
28*35aefaadSLinus Walleij /* This is what all IXP4xx platforms we know uses, if more frequencies
29*35aefaadSLinus Walleij  * are needed, we need to migrate to the clock framework.
30*35aefaadSLinus Walleij  */
31*35aefaadSLinus Walleij #define IXP4XX_TIMER_FREQ	66666000
32*35aefaadSLinus Walleij 
33f5b89e41SKrzysztof Hałasa #define DEBUG_DESC		0
34f5b89e41SKrzysztof Hałasa #define DEBUG_RX		0
35f5b89e41SKrzysztof Hałasa #define DEBUG_TX		0
36f5b89e41SKrzysztof Hałasa #define DEBUG_PKT_BYTES		0
37f5b89e41SKrzysztof Hałasa #define DEBUG_CLOSE		0
38f5b89e41SKrzysztof Hałasa 
39f5b89e41SKrzysztof Hałasa #define DRV_NAME		"ixp4xx_hss"
40f5b89e41SKrzysztof Hałasa 
41f5b89e41SKrzysztof Hałasa #define PKT_EXTRA_FLAGS		0 /* orig 1 */
42f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES		1 /* 1, 2 or 4 */
43f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW	4 /* total 4 dwords per HSS */
44f5b89e41SKrzysztof Hałasa 
45f5b89e41SKrzysztof Hałasa #define RX_DESCS		16 /* also length of all RX queues */
46f5b89e41SKrzysztof Hałasa #define TX_DESCS		16 /* also length of all TX queues */
47f5b89e41SKrzysztof Hałasa 
48f5b89e41SKrzysztof Hałasa #define POOL_ALLOC_SIZE		(sizeof(struct desc) * (RX_DESCS + TX_DESCS))
49f5b89e41SKrzysztof Hałasa #define RX_SIZE			(HDLC_MAX_MRU + 4) /* NPE needs more space */
50f5b89e41SKrzysztof Hałasa #define MAX_CLOSE_WAIT		1000 /* microseconds */
51f5b89e41SKrzysztof Hałasa #define HSS_COUNT		2
52f5b89e41SKrzysztof Hałasa #define FRAME_SIZE		256 /* doesn't matter at this point */
53f5b89e41SKrzysztof Hałasa #define FRAME_OFFSET		0
54f5b89e41SKrzysztof Hałasa #define MAX_CHANNELS		(FRAME_SIZE / 8)
55f5b89e41SKrzysztof Hałasa 
56f5b89e41SKrzysztof Hałasa #define NAPI_WEIGHT		16
57f5b89e41SKrzysztof Hałasa 
58f5b89e41SKrzysztof Hałasa /* Queue IDs */
59f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RX_QUEUE	13	/* orig size = 32 dwords */
60f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX0_QUEUE	14	/* orig size = 16 dwords */
61f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX1_QUEUE	15
62f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX2_QUEUE	16
63f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TX3_QUEUE	17
64f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE0_QUEUE	18	/* orig size = 16 dwords */
65f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE1_QUEUE	19
66f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE2_QUEUE	20
67f5b89e41SKrzysztof Hałasa #define HSS0_PKT_RXFREE3_QUEUE	21
68f5b89e41SKrzysztof Hałasa #define HSS0_PKT_TXDONE_QUEUE	22	/* orig size = 64 dwords */
69f5b89e41SKrzysztof Hałasa 
70f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RX_QUEUE	0
71f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX0_QUEUE	5
72f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX1_QUEUE	6
73f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX2_QUEUE	7
74f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TX3_QUEUE	8
75f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE0_QUEUE	1
76f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE1_QUEUE	2
77f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE2_QUEUE	3
78f5b89e41SKrzysztof Hałasa #define HSS1_PKT_RXFREE3_QUEUE	4
79f5b89e41SKrzysztof Hałasa #define HSS1_PKT_TXDONE_QUEUE	9
80f5b89e41SKrzysztof Hałasa 
81f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_HDLC		0
82f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_RAW		1
83f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KMODE		2
84f5b89e41SKrzysztof Hałasa #define NPE_PKT_MODE_56KENDIAN_MSB	4
85f5b89e41SKrzysztof Hałasa 
86f5b89e41SKrzysztof Hałasa /* PKT_PIPE_HDLC_CFG_WRITE flags */
87f5b89e41SKrzysztof Hałasa #define PKT_HDLC_IDLE_ONES		0x1 /* default = flags */
88f5b89e41SKrzysztof Hałasa #define PKT_HDLC_CRC_32			0x2 /* default = CRC-16 */
89f5b89e41SKrzysztof Hałasa #define PKT_HDLC_MSB_ENDIAN		0x4 /* default = LE */
90f5b89e41SKrzysztof Hałasa 
91f5b89e41SKrzysztof Hałasa /* hss_config, PCRs */
92f5b89e41SKrzysztof Hałasa /* Frame sync sampling, default = active low */
93f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_ACTIVE_HIGH	0x40000000
94f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_FALLINGEDGE	0x80000000
95f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_RISINGEDGE		0xC0000000
96f5b89e41SKrzysztof Hałasa 
97f5b89e41SKrzysztof Hałasa /* Frame sync pin: input (default) or output generated off a given clk edge */
98f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_FALLING	0x20000000
99f5b89e41SKrzysztof Hałasa #define PCR_FRM_SYNC_OUTPUT_RISING	0x30000000
100f5b89e41SKrzysztof Hałasa 
101f5b89e41SKrzysztof Hałasa /* Frame and data clock sampling on edge, default = falling */
102f5b89e41SKrzysztof Hałasa #define PCR_FCLK_EDGE_RISING		0x08000000
103f5b89e41SKrzysztof Hałasa #define PCR_DCLK_EDGE_RISING		0x04000000
104f5b89e41SKrzysztof Hałasa 
105f5b89e41SKrzysztof Hałasa /* Clock direction, default = input */
106f5b89e41SKrzysztof Hałasa #define PCR_SYNC_CLK_DIR_OUTPUT		0x02000000
107f5b89e41SKrzysztof Hałasa 
108f5b89e41SKrzysztof Hałasa /* Generate/Receive frame pulses, default = enabled */
109f5b89e41SKrzysztof Hałasa #define PCR_FRM_PULSE_DISABLED		0x01000000
110f5b89e41SKrzysztof Hałasa 
111f5b89e41SKrzysztof Hałasa  /* Data rate is full (default) or half the configured clk speed */
112f5b89e41SKrzysztof Hałasa #define PCR_HALF_CLK_RATE		0x00200000
113f5b89e41SKrzysztof Hałasa 
114f5b89e41SKrzysztof Hałasa /* Invert data between NPE and HSS FIFOs? (default = no) */
115f5b89e41SKrzysztof Hałasa #define PCR_DATA_POLARITY_INVERT	0x00100000
116f5b89e41SKrzysztof Hałasa 
117f5b89e41SKrzysztof Hałasa /* TX/RX endianness, default = LSB */
118f5b89e41SKrzysztof Hałasa #define PCR_MSB_ENDIAN			0x00080000
119f5b89e41SKrzysztof Hałasa 
120f5b89e41SKrzysztof Hałasa /* Normal (default) / open drain mode (TX only) */
121f5b89e41SKrzysztof Hałasa #define PCR_TX_PINS_OPEN_DRAIN		0x00040000
122f5b89e41SKrzysztof Hałasa 
123f5b89e41SKrzysztof Hałasa /* No framing bit transmitted and expected on RX? (default = framing bit) */
124f5b89e41SKrzysztof Hałasa #define PCR_SOF_NO_FBIT			0x00020000
125f5b89e41SKrzysztof Hałasa 
126f5b89e41SKrzysztof Hałasa /* Drive data pins? */
127f5b89e41SKrzysztof Hałasa #define PCR_TX_DATA_ENABLE		0x00010000
128f5b89e41SKrzysztof Hałasa 
129f5b89e41SKrzysztof Hałasa /* Voice 56k type: drive the data pins low (default), high, high Z */
130f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH		0x00002000
131f5b89e41SKrzysztof Hałasa #define PCR_TX_V56K_HIGH_IMP		0x00004000
132f5b89e41SKrzysztof Hałasa 
133f5b89e41SKrzysztof Hałasa /* Unassigned type: drive the data pins low (default), high, high Z */
134f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH		0x00000800
135f5b89e41SKrzysztof Hałasa #define PCR_TX_UNASS_HIGH_IMP		0x00001000
136f5b89e41SKrzysztof Hałasa 
137f5b89e41SKrzysztof Hałasa /* T1 @ 1.544MHz only: Fbit dictated in FIFO (default) or high Z */
138f5b89e41SKrzysztof Hałasa #define PCR_TX_FB_HIGH_IMP		0x00000400
139f5b89e41SKrzysztof Hałasa 
140f5b89e41SKrzysztof Hałasa /* 56k data endiannes - which bit unused: high (default) or low */
141f5b89e41SKrzysztof Hałasa #define PCR_TX_56KE_BIT_0_UNUSED	0x00000200
142f5b89e41SKrzysztof Hałasa 
143f5b89e41SKrzysztof Hałasa /* 56k data transmission type: 32/8 bit data (default) or 56K data */
144f5b89e41SKrzysztof Hałasa #define PCR_TX_56KS_56K_DATA		0x00000100
145f5b89e41SKrzysztof Hałasa 
146f5b89e41SKrzysztof Hałasa /* hss_config, cCR */
147f5b89e41SKrzysztof Hałasa /* Number of packetized clients, default = 1 */
148f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_2_HDLC		0x04000000
149f5b89e41SKrzysztof Hałasa #define CCR_NPE_HFIFO_3_OR_4HDLC	0x08000000
150f5b89e41SKrzysztof Hałasa 
151f5b89e41SKrzysztof Hałasa /* default = no loopback */
152f5b89e41SKrzysztof Hałasa #define CCR_LOOPBACK			0x02000000
153f5b89e41SKrzysztof Hałasa 
154f5b89e41SKrzysztof Hałasa /* HSS number, default = 0 (first) */
155f5b89e41SKrzysztof Hałasa #define CCR_SECOND_HSS			0x01000000
156f5b89e41SKrzysztof Hałasa 
157f5b89e41SKrzysztof Hałasa /* hss_config, clkCR: main:10, num:10, denom:12 */
158f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_EXP	((0x3FF << 22) | (2 << 12) |   15) /*65 KHz*/
159f5b89e41SKrzysztof Hałasa 
160f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_512KHZ	((130 << 22) | (2 << 12) |   15)
161f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1536KHZ	((43 << 22) | (18 << 12) |   47)
162f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_1544KHZ	((43 << 22) | (33 << 12) |  192)
163f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_2048KHZ	((32 << 22) | (34 << 12) |   63)
164f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_4096KHZ	((16 << 22) | (34 << 12) |  127)
165f5b89e41SKrzysztof Hałasa #define CLK42X_SPEED_8192KHZ	((8 << 22) | (34 << 12) |  255)
166f5b89e41SKrzysztof Hałasa 
167f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_512KHZ	((130 << 22) | (24 << 12) |  127)
168f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1536KHZ	((43 << 22) | (152 << 12) |  383)
169f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_1544KHZ	((43 << 22) | (66 << 12) |  385)
170f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_2048KHZ	((32 << 22) | (280 << 12) |  511)
171f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_4096KHZ	((16 << 22) | (280 << 12) | 1023)
172f5b89e41SKrzysztof Hałasa #define CLK46X_SPEED_8192KHZ	((8 << 22) | (280 << 12) | 2047)
173f5b89e41SKrzysztof Hałasa 
17417ce9764SPeng Li /* HSS_CONFIG_CLOCK_CR register consists of 3 parts:
1755dbc4650SKrzysztof Halasa  *     A (10 bits), B (10 bits) and C (12 bits).
1765dbc4650SKrzysztof Halasa  * IXP42x HSS clock generator operation (verified with an oscilloscope):
1775dbc4650SKrzysztof Halasa  * Each clock bit takes 7.5 ns (1 / 133.xx MHz).
1785dbc4650SKrzysztof Halasa  * The clock sequence consists of (C - B) states of 0s and 1s, each state is
1795dbc4650SKrzysztof Halasa  * A bits wide. It's followed by (B + 1) states of 0s and 1s, each state is
1805dbc4650SKrzysztof Halasa  * (A + 1) bits wide.
1815dbc4650SKrzysztof Halasa  *
1825dbc4650SKrzysztof Halasa  * The resulting average clock frequency (assuming 33.333 MHz oscillator) is:
1835dbc4650SKrzysztof Halasa  * freq = 66.666 MHz / (A + (B + 1) / (C + 1))
18425985edcSLucas De Marchi  * minimum freq = 66.666 MHz / (A + 1)
1855dbc4650SKrzysztof Halasa  * maximum freq = 66.666 MHz / A
1865dbc4650SKrzysztof Halasa  *
1875dbc4650SKrzysztof Halasa  * Example: A = 2, B = 2, C = 7, CLOCK_CR register = 2 << 22 | 2 << 12 | 7
1885dbc4650SKrzysztof Halasa  * freq = 66.666 MHz / (2 + (2 + 1) / (7 + 1)) = 28.07 MHz (Mb/s).
1895dbc4650SKrzysztof Halasa  * The clock sequence is: 1100110011 (5 doubles) 000111000 (3 triples).
1905dbc4650SKrzysztof Halasa  * The sequence takes (C - B) * A + (B + 1) * (A + 1) = 5 * 2 + 3 * 3 bits
1915dbc4650SKrzysztof Halasa  * = 19 bits (each 7.5 ns long) = 142.5 ns (then the sequence repeats).
1925dbc4650SKrzysztof Halasa  * The sequence consists of 4 complete clock periods, thus the average
1935dbc4650SKrzysztof Halasa  * frequency (= clock rate) is 4 / 142.5 ns = 28.07 MHz (Mb/s).
1945dbc4650SKrzysztof Halasa  * (max specified clock rate for IXP42x HSS is 8.192 Mb/s).
1955dbc4650SKrzysztof Halasa  */
196f5b89e41SKrzysztof Hałasa 
197f5b89e41SKrzysztof Hałasa /* hss_config, LUT entries */
198f5b89e41SKrzysztof Hałasa #define TDMMAP_UNASSIGNED	0
199f5b89e41SKrzysztof Hałasa #define TDMMAP_HDLC		1	/* HDLC - packetized */
200f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE56K		2	/* Voice56K - 7-bit channelized */
201f5b89e41SKrzysztof Hałasa #define TDMMAP_VOICE64K		3	/* Voice64K - 8-bit channelized */
202f5b89e41SKrzysztof Hałasa 
203f5b89e41SKrzysztof Hałasa /* offsets into HSS config */
204f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_PCR	0x00 /* port configuration registers */
205f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_PCR	0x04
206f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CORE_CR	0x08 /* loopback control, HSS# */
207f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_CLOCK_CR	0x0C /* clock generator control */
208f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_FCR	0x10 /* frame configuration registers */
209f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_FCR	0x14
210f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_TX_LUT	0x18 /* channel look-up tables */
211f5b89e41SKrzysztof Hałasa #define HSS_CONFIG_RX_LUT	0x38
212f5b89e41SKrzysztof Hałasa 
213f5b89e41SKrzysztof Hałasa /* NPE command codes */
214f5b89e41SKrzysztof Hałasa /* writes the ConfigWord value to the location specified by offset */
215f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_WRITE		0x40
216f5b89e41SKrzysztof Hałasa 
217f5b89e41SKrzysztof Hałasa /* triggers the NPE to load the contents of the configuration table */
218f5b89e41SKrzysztof Hałasa #define PORT_CONFIG_LOAD		0x41
219f5b89e41SKrzysztof Hałasa 
220f5b89e41SKrzysztof Hałasa /* triggers the NPE to return an HssErrorReadResponse message */
221f5b89e41SKrzysztof Hałasa #define PORT_ERROR_READ			0x42
222f5b89e41SKrzysztof Hałasa 
223f5b89e41SKrzysztof Hałasa /* triggers the NPE to reset internal status and enable the HssPacketized
22417ce9764SPeng Li  * operation for the flow specified by pPipe
22517ce9764SPeng Li  */
226f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_ENABLE		0x50
227f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FLOW_DISABLE		0x51
228f5b89e41SKrzysztof Hałasa #define PKT_NUM_PIPES_WRITE		0x52
229f5b89e41SKrzysztof Hałasa #define PKT_PIPE_FIFO_SIZEW_WRITE	0x53
230f5b89e41SKrzysztof Hałasa #define PKT_PIPE_HDLC_CFG_WRITE		0x54
231f5b89e41SKrzysztof Hałasa #define PKT_PIPE_IDLE_PATTERN_WRITE	0x55
232f5b89e41SKrzysztof Hałasa #define PKT_PIPE_RX_SIZE_WRITE		0x56
233f5b89e41SKrzysztof Hałasa #define PKT_PIPE_MODE_WRITE		0x57
234f5b89e41SKrzysztof Hałasa 
235f5b89e41SKrzysztof Hałasa /* HDLC packet status values - desc->status */
23625985edcSLucas De Marchi #define ERR_SHUTDOWN		1 /* stop or shutdown occurrence */
237f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ALIGN		2 /* HDLC alignment error */
238f5b89e41SKrzysztof Hałasa #define ERR_HDLC_FCS		3 /* HDLC Frame Check Sum error */
239f5b89e41SKrzysztof Hałasa #define ERR_RXFREE_Q_EMPTY	4 /* RX-free queue became empty while receiving
24017ce9764SPeng Li 				   * this packet (if buf_len < pkt_len)
24117ce9764SPeng Li 				   */
242f5b89e41SKrzysztof Hałasa #define ERR_HDLC_TOO_LONG	5 /* HDLC frame size too long */
243f5b89e41SKrzysztof Hałasa #define ERR_HDLC_ABORT		6 /* abort sequence received */
244f5b89e41SKrzysztof Hałasa #define ERR_DISCONNECTING	7 /* disconnect is in progress */
245f5b89e41SKrzysztof Hałasa 
246f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
247f5b89e41SKrzysztof Hałasa typedef struct sk_buff buffer_t;
248f5b89e41SKrzysztof Hałasa #define free_buffer dev_kfree_skb
249763284d4SYang Wei #define free_buffer_irq dev_consume_skb_irq
250f5b89e41SKrzysztof Hałasa #else
251f5b89e41SKrzysztof Hałasa typedef void buffer_t;
252f5b89e41SKrzysztof Hałasa #define free_buffer kfree
253f5b89e41SKrzysztof Hałasa #define free_buffer_irq kfree
254f5b89e41SKrzysztof Hałasa #endif
255f5b89e41SKrzysztof Hałasa 
256f5b89e41SKrzysztof Hałasa struct port {
257f5b89e41SKrzysztof Hałasa 	struct device *dev;
258f5b89e41SKrzysztof Hałasa 	struct npe *npe;
259*35aefaadSLinus Walleij 	unsigned int txreadyq;
260*35aefaadSLinus Walleij 	unsigned int rxtrigq;
261*35aefaadSLinus Walleij 	unsigned int rxfreeq;
262*35aefaadSLinus Walleij 	unsigned int rxq;
263*35aefaadSLinus Walleij 	unsigned int txq;
264*35aefaadSLinus Walleij 	unsigned int txdoneq;
265*35aefaadSLinus Walleij 	struct gpio_desc *cts;
266*35aefaadSLinus Walleij 	struct gpio_desc *rts;
267*35aefaadSLinus Walleij 	struct gpio_desc *dcd;
268*35aefaadSLinus Walleij 	struct gpio_desc *dtr;
269*35aefaadSLinus Walleij 	struct gpio_desc *clk_internal;
270f5b89e41SKrzysztof Hałasa 	struct net_device *netdev;
271f5b89e41SKrzysztof Hałasa 	struct napi_struct napi;
272f5b89e41SKrzysztof Hałasa 	buffer_t *rx_buff_tab[RX_DESCS], *tx_buff_tab[TX_DESCS];
273f5b89e41SKrzysztof Hałasa 	struct desc *desc_tab;	/* coherent */
274504c28c8SArnd Bergmann 	dma_addr_t desc_tab_phys;
275f5b89e41SKrzysztof Hałasa 	unsigned int id;
276f5b89e41SKrzysztof Hałasa 	unsigned int clock_type, clock_rate, loopback;
277f5b89e41SKrzysztof Hałasa 	unsigned int initialized, carrier;
278f5b89e41SKrzysztof Hałasa 	u8 hdlc_cfg;
2795dbc4650SKrzysztof Halasa 	u32 clock_reg;
280f5b89e41SKrzysztof Hałasa };
281f5b89e41SKrzysztof Hałasa 
282f5b89e41SKrzysztof Hałasa /* NPE message structure */
283f5b89e41SKrzysztof Hałasa struct msg {
284f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
285f5b89e41SKrzysztof Hałasa 	u8 cmd, unused, hss_port, index;
286f5b89e41SKrzysztof Hałasa 	union {
287f5b89e41SKrzysztof Hałasa 		struct { u8 data8a, data8b, data8c, data8d; };
288f5b89e41SKrzysztof Hałasa 		struct { u16 data16a, data16b; };
289f5b89e41SKrzysztof Hałasa 		struct { u32 data32; };
290f5b89e41SKrzysztof Hałasa 	};
291f5b89e41SKrzysztof Hałasa #else
292f5b89e41SKrzysztof Hałasa 	u8 index, hss_port, unused, cmd;
293f5b89e41SKrzysztof Hałasa 	union {
294f5b89e41SKrzysztof Hałasa 		struct { u8 data8d, data8c, data8b, data8a; };
295f5b89e41SKrzysztof Hałasa 		struct { u16 data16b, data16a; };
296f5b89e41SKrzysztof Hałasa 		struct { u32 data32; };
297f5b89e41SKrzysztof Hałasa 	};
298f5b89e41SKrzysztof Hałasa #endif
299f5b89e41SKrzysztof Hałasa };
300f5b89e41SKrzysztof Hałasa 
301f5b89e41SKrzysztof Hałasa /* HDLC packet descriptor */
302f5b89e41SKrzysztof Hałasa struct desc {
303f5b89e41SKrzysztof Hałasa 	u32 next;		/* pointer to next buffer, unused */
304f5b89e41SKrzysztof Hałasa 
305f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
306f5b89e41SKrzysztof Hałasa 	u16 buf_len;		/* buffer length */
307f5b89e41SKrzysztof Hałasa 	u16 pkt_len;		/* packet length */
308f5b89e41SKrzysztof Hałasa 	u32 data;		/* pointer to data buffer in RAM */
309f5b89e41SKrzysztof Hałasa 	u8 status;
310f5b89e41SKrzysztof Hałasa 	u8 error_count;
311f5b89e41SKrzysztof Hałasa 	u16 __reserved;
312f5b89e41SKrzysztof Hałasa #else
313f5b89e41SKrzysztof Hałasa 	u16 pkt_len;		/* packet length */
314f5b89e41SKrzysztof Hałasa 	u16 buf_len;		/* buffer length */
315f5b89e41SKrzysztof Hałasa 	u32 data;		/* pointer to data buffer in RAM */
316f5b89e41SKrzysztof Hałasa 	u16 __reserved;
317f5b89e41SKrzysztof Hałasa 	u8 error_count;
318f5b89e41SKrzysztof Hałasa 	u8 status;
319f5b89e41SKrzysztof Hałasa #endif
320f5b89e41SKrzysztof Hałasa 	u32 __reserved1[4];
321f5b89e41SKrzysztof Hałasa };
322f5b89e41SKrzysztof Hałasa 
323f5b89e41SKrzysztof Hałasa #define rx_desc_phys(port, n)	((port)->desc_tab_phys +		\
324f5b89e41SKrzysztof Hałasa 				 (n) * sizeof(struct desc))
325f5b89e41SKrzysztof Hałasa #define rx_desc_ptr(port, n)	(&(port)->desc_tab[n])
326f5b89e41SKrzysztof Hałasa 
327f5b89e41SKrzysztof Hałasa #define tx_desc_phys(port, n)	((port)->desc_tab_phys +		\
328f5b89e41SKrzysztof Hałasa 				 ((n) + RX_DESCS) * sizeof(struct desc))
329f5b89e41SKrzysztof Hałasa #define tx_desc_ptr(port, n)	(&(port)->desc_tab[(n) + RX_DESCS])
330f5b89e41SKrzysztof Hałasa 
331f5b89e41SKrzysztof Hałasa /*****************************************************************************
332f5b89e41SKrzysztof Hałasa  * global variables
333f5b89e41SKrzysztof Hałasa  ****************************************************************************/
334f5b89e41SKrzysztof Hałasa 
335f5b89e41SKrzysztof Hałasa static int ports_open;
336f5b89e41SKrzysztof Hałasa static struct dma_pool *dma_pool;
3375b34af86SZheng Yongjun static DEFINE_SPINLOCK(npe_lock);
338f5b89e41SKrzysztof Hałasa 
339f5b89e41SKrzysztof Hałasa /*****************************************************************************
340f5b89e41SKrzysztof Hałasa  * utility functions
341f5b89e41SKrzysztof Hałasa  ****************************************************************************/
342f5b89e41SKrzysztof Hałasa 
343f5b89e41SKrzysztof Hałasa static inline struct port *dev_to_port(struct net_device *dev)
344f5b89e41SKrzysztof Hałasa {
345f5b89e41SKrzysztof Hałasa 	return dev_to_hdlc(dev)->priv;
346f5b89e41SKrzysztof Hałasa }
347f5b89e41SKrzysztof Hałasa 
348f5b89e41SKrzysztof Hałasa #ifndef __ARMEB__
349f5b89e41SKrzysztof Hałasa static inline void memcpy_swab32(u32 *dest, u32 *src, int cnt)
350f5b89e41SKrzysztof Hałasa {
351f5b89e41SKrzysztof Hałasa 	int i;
3526f2016edSPeng Li 
353f5b89e41SKrzysztof Hałasa 	for (i = 0; i < cnt; i++)
354f5b89e41SKrzysztof Hałasa 		dest[i] = swab32(src[i]);
355f5b89e41SKrzysztof Hałasa }
356f5b89e41SKrzysztof Hałasa #endif
357f5b89e41SKrzysztof Hałasa 
358f5b89e41SKrzysztof Hałasa /*****************************************************************************
359f5b89e41SKrzysztof Hałasa  * HSS access
360f5b89e41SKrzysztof Hałasa  ****************************************************************************/
361f5b89e41SKrzysztof Hałasa 
362f5b89e41SKrzysztof Hałasa static void hss_npe_send(struct port *port, struct msg *msg, const char *what)
363f5b89e41SKrzysztof Hałasa {
364f5b89e41SKrzysztof Hałasa 	u32 *val = (u32 *)msg;
3656f2016edSPeng Li 
366f5b89e41SKrzysztof Hałasa 	if (npe_send_message(port->npe, msg, what)) {
367c75bb2c6SJoe Perches 		pr_crit("HSS-%i: unable to send command [%08X:%08X] to %s\n",
368c75bb2c6SJoe Perches 			port->id, val[0], val[1], npe_name(port->npe));
369f5b89e41SKrzysztof Hałasa 		BUG();
370f5b89e41SKrzysztof Hałasa 	}
371f5b89e41SKrzysztof Hałasa }
372f5b89e41SKrzysztof Hałasa 
373f5b89e41SKrzysztof Hałasa static void hss_config_set_lut(struct port *port)
374f5b89e41SKrzysztof Hałasa {
375f5b89e41SKrzysztof Hałasa 	struct msg msg;
376f5b89e41SKrzysztof Hałasa 	int ch;
377f5b89e41SKrzysztof Hałasa 
378f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
379f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
380f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
381f5b89e41SKrzysztof Hałasa 
382f5b89e41SKrzysztof Hałasa 	for (ch = 0; ch < MAX_CHANNELS; ch++) {
383f5b89e41SKrzysztof Hałasa 		msg.data32 >>= 2;
384f5b89e41SKrzysztof Hałasa 		msg.data32 |= TDMMAP_HDLC << 30;
385f5b89e41SKrzysztof Hałasa 
386f5b89e41SKrzysztof Hałasa 		if (ch % 16 == 15) {
387f5b89e41SKrzysztof Hałasa 			msg.index = HSS_CONFIG_TX_LUT + ((ch / 4) & ~3);
388f5b89e41SKrzysztof Hałasa 			hss_npe_send(port, &msg, "HSS_SET_TX_LUT");
389f5b89e41SKrzysztof Hałasa 
390f5b89e41SKrzysztof Hałasa 			msg.index += HSS_CONFIG_RX_LUT - HSS_CONFIG_TX_LUT;
391f5b89e41SKrzysztof Hałasa 			hss_npe_send(port, &msg, "HSS_SET_RX_LUT");
392f5b89e41SKrzysztof Hałasa 		}
393f5b89e41SKrzysztof Hałasa 	}
394f5b89e41SKrzysztof Hałasa }
395f5b89e41SKrzysztof Hałasa 
396f5b89e41SKrzysztof Hałasa static void hss_config(struct port *port)
397f5b89e41SKrzysztof Hałasa {
398f5b89e41SKrzysztof Hałasa 	struct msg msg;
399f5b89e41SKrzysztof Hałasa 
400f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
401f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
402f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
403f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_TX_PCR;
40462763429SKrzysztof Hałasa 	msg.data32 = PCR_FRM_PULSE_DISABLED | PCR_MSB_ENDIAN |
405f5b89e41SKrzysztof Hałasa 		PCR_TX_DATA_ENABLE | PCR_SOF_NO_FBIT;
406f5b89e41SKrzysztof Hałasa 	if (port->clock_type == CLOCK_INT)
407f5b89e41SKrzysztof Hałasa 		msg.data32 |= PCR_SYNC_CLK_DIR_OUTPUT;
408f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_TX_PCR");
409f5b89e41SKrzysztof Hałasa 
410f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_RX_PCR;
411f5b89e41SKrzysztof Hałasa 	msg.data32 ^= PCR_TX_DATA_ENABLE | PCR_DCLK_EDGE_RISING;
412f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_RX_PCR");
413f5b89e41SKrzysztof Hałasa 
414f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
415f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
416f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
417f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_CORE_CR;
418f5b89e41SKrzysztof Hałasa 	msg.data32 = (port->loopback ? CCR_LOOPBACK : 0) |
419f5b89e41SKrzysztof Hałasa 		(port->id ? CCR_SECOND_HSS : 0);
420f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_CORE_CR");
421f5b89e41SKrzysztof Hałasa 
422f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
423f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
424f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
425f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_CLOCK_CR;
4265dbc4650SKrzysztof Halasa 	msg.data32 = port->clock_reg;
427f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_CLOCK_CR");
428f5b89e41SKrzysztof Hałasa 
429f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
430f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
431f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
432f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_TX_FCR;
433f5b89e41SKrzysztof Hałasa 	msg.data16a = FRAME_OFFSET;
434f5b89e41SKrzysztof Hałasa 	msg.data16b = FRAME_SIZE - 1;
435f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_TX_FCR");
436f5b89e41SKrzysztof Hałasa 
437f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
438f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_WRITE;
439f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
440f5b89e41SKrzysztof Hałasa 	msg.index = HSS_CONFIG_RX_FCR;
441f5b89e41SKrzysztof Hałasa 	msg.data16a = FRAME_OFFSET;
442f5b89e41SKrzysztof Hałasa 	msg.data16b = FRAME_SIZE - 1;
443f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_RX_FCR");
444f5b89e41SKrzysztof Hałasa 
445f5b89e41SKrzysztof Hałasa 	hss_config_set_lut(port);
446f5b89e41SKrzysztof Hałasa 
447f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
448f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_CONFIG_LOAD;
449f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
450f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_LOAD_CONFIG");
451f5b89e41SKrzysztof Hałasa 
452f5b89e41SKrzysztof Hałasa 	if (npe_recv_message(port->npe, &msg, "HSS_LOAD_CONFIG") ||
453f5b89e41SKrzysztof Hałasa 	    /* HSS_LOAD_CONFIG for port #1 returns port_id = #4 */
454f5b89e41SKrzysztof Hałasa 	    msg.cmd != PORT_CONFIG_LOAD || msg.data32) {
455c75bb2c6SJoe Perches 		pr_crit("HSS-%i: HSS_LOAD_CONFIG failed\n", port->id);
456f5b89e41SKrzysztof Hałasa 		BUG();
457f5b89e41SKrzysztof Hałasa 	}
458f5b89e41SKrzysztof Hałasa 
459f5b89e41SKrzysztof Hałasa 	/* HDLC may stop working without this - check FIXME */
460f5b89e41SKrzysztof Hałasa 	npe_recv_message(port->npe, &msg, "FLUSH_IT");
461f5b89e41SKrzysztof Hałasa }
462f5b89e41SKrzysztof Hałasa 
463f5b89e41SKrzysztof Hałasa static void hss_set_hdlc_cfg(struct port *port)
464f5b89e41SKrzysztof Hałasa {
465f5b89e41SKrzysztof Hałasa 	struct msg msg;
466f5b89e41SKrzysztof Hałasa 
467f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
468f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_HDLC_CFG_WRITE;
469f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
470f5b89e41SKrzysztof Hałasa 	msg.data8a = port->hdlc_cfg; /* rx_cfg */
471f5b89e41SKrzysztof Hałasa 	msg.data8b = port->hdlc_cfg | (PKT_EXTRA_FLAGS << 3); /* tx_cfg */
472f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_HDLC_CFG");
473f5b89e41SKrzysztof Hałasa }
474f5b89e41SKrzysztof Hałasa 
475f5b89e41SKrzysztof Hałasa static u32 hss_get_status(struct port *port)
476f5b89e41SKrzysztof Hałasa {
477f5b89e41SKrzysztof Hałasa 	struct msg msg;
478f5b89e41SKrzysztof Hałasa 
479f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
480f5b89e41SKrzysztof Hałasa 	msg.cmd = PORT_ERROR_READ;
481f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
482f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "PORT_ERROR_READ");
483f5b89e41SKrzysztof Hałasa 	if (npe_recv_message(port->npe, &msg, "PORT_ERROR_READ")) {
484c75bb2c6SJoe Perches 		pr_crit("HSS-%i: unable to read HSS status\n", port->id);
485f5b89e41SKrzysztof Hałasa 		BUG();
486f5b89e41SKrzysztof Hałasa 	}
487f5b89e41SKrzysztof Hałasa 
488f5b89e41SKrzysztof Hałasa 	return msg.data32;
489f5b89e41SKrzysztof Hałasa }
490f5b89e41SKrzysztof Hałasa 
491f5b89e41SKrzysztof Hałasa static void hss_start_hdlc(struct port *port)
492f5b89e41SKrzysztof Hałasa {
493f5b89e41SKrzysztof Hałasa 	struct msg msg;
494f5b89e41SKrzysztof Hałasa 
495f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
496f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FLOW_ENABLE;
497f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
498f5b89e41SKrzysztof Hałasa 	msg.data32 = 0;
499f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_ENABLE_PKT_PIPE");
500f5b89e41SKrzysztof Hałasa }
501f5b89e41SKrzysztof Hałasa 
502f5b89e41SKrzysztof Hałasa static void hss_stop_hdlc(struct port *port)
503f5b89e41SKrzysztof Hałasa {
504f5b89e41SKrzysztof Hałasa 	struct msg msg;
505f5b89e41SKrzysztof Hałasa 
506f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
507f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FLOW_DISABLE;
508f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
509f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_DISABLE_PKT_PIPE");
510f5b89e41SKrzysztof Hałasa 	hss_get_status(port); /* make sure it's halted */
511f5b89e41SKrzysztof Hałasa }
512f5b89e41SKrzysztof Hałasa 
513f5b89e41SKrzysztof Hałasa static int hss_load_firmware(struct port *port)
514f5b89e41SKrzysztof Hałasa {
515f5b89e41SKrzysztof Hałasa 	struct msg msg;
516f5b89e41SKrzysztof Hałasa 	int err;
517f5b89e41SKrzysztof Hałasa 
518f5b89e41SKrzysztof Hałasa 	if (port->initialized)
519f5b89e41SKrzysztof Hałasa 		return 0;
520f5b89e41SKrzysztof Hałasa 
52199ebe65eSPeng Li 	if (!npe_running(port->npe)) {
52299ebe65eSPeng Li 		err = npe_load_firmware(port->npe, npe_name(port->npe),
52399ebe65eSPeng Li 					port->dev);
52499ebe65eSPeng Li 		if (err)
525f5b89e41SKrzysztof Hałasa 			return err;
52699ebe65eSPeng Li 	}
527f5b89e41SKrzysztof Hałasa 
528f5b89e41SKrzysztof Hałasa 	/* HDLC mode configuration */
529f5b89e41SKrzysztof Hałasa 	memset(&msg, 0, sizeof(msg));
530f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_NUM_PIPES_WRITE;
531f5b89e41SKrzysztof Hałasa 	msg.hss_port = port->id;
532f5b89e41SKrzysztof Hałasa 	msg.data8a = PKT_NUM_PIPES;
533f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_PIPES");
534f5b89e41SKrzysztof Hałasa 
535f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_FIFO_SIZEW_WRITE;
536f5b89e41SKrzysztof Hałasa 	msg.data8a = PKT_PIPE_FIFO_SIZEW;
537f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_FIFO");
538f5b89e41SKrzysztof Hałasa 
539f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_MODE_WRITE;
540f5b89e41SKrzysztof Hałasa 	msg.data8a = NPE_PKT_MODE_HDLC;
541f5b89e41SKrzysztof Hałasa 	/* msg.data8b = inv_mask */
542f5b89e41SKrzysztof Hałasa 	/* msg.data8c = or_mask */
543f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_MODE");
544f5b89e41SKrzysztof Hałasa 
545f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_RX_SIZE_WRITE;
546f5b89e41SKrzysztof Hałasa 	msg.data16a = HDLC_MAX_MRU; /* including CRC */
547f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_RX_SIZE");
548f5b89e41SKrzysztof Hałasa 
549f5b89e41SKrzysztof Hałasa 	msg.cmd = PKT_PIPE_IDLE_PATTERN_WRITE;
550f5b89e41SKrzysztof Hałasa 	msg.data32 = 0x7F7F7F7F; /* ??? FIXME */
551f5b89e41SKrzysztof Hałasa 	hss_npe_send(port, &msg, "HSS_SET_PKT_IDLE");
552f5b89e41SKrzysztof Hałasa 
553f5b89e41SKrzysztof Hałasa 	port->initialized = 1;
554f5b89e41SKrzysztof Hałasa 	return 0;
555f5b89e41SKrzysztof Hałasa }
556f5b89e41SKrzysztof Hałasa 
557f5b89e41SKrzysztof Hałasa /*****************************************************************************
558f5b89e41SKrzysztof Hałasa  * packetized (HDLC) operation
559f5b89e41SKrzysztof Hałasa  ****************************************************************************/
560f5b89e41SKrzysztof Hałasa 
561f5b89e41SKrzysztof Hałasa static inline void debug_pkt(struct net_device *dev, const char *func,
562f5b89e41SKrzysztof Hałasa 			     u8 *data, int len)
563f5b89e41SKrzysztof Hałasa {
564f5b89e41SKrzysztof Hałasa #if DEBUG_PKT_BYTES
565f5b89e41SKrzysztof Hałasa 	int i;
566f5b89e41SKrzysztof Hałasa 
567f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: %s(%i)", dev->name, func, len);
568f5b89e41SKrzysztof Hałasa 	for (i = 0; i < len; i++) {
569f5b89e41SKrzysztof Hałasa 		if (i >= DEBUG_PKT_BYTES)
570f5b89e41SKrzysztof Hałasa 			break;
571f5b89e41SKrzysztof Hałasa 		printk("%s%02X", !(i % 4) ? " " : "", data[i]);
572f5b89e41SKrzysztof Hałasa 	}
573f5b89e41SKrzysztof Hałasa 	printk("\n");
574f5b89e41SKrzysztof Hałasa #endif
575f5b89e41SKrzysztof Hałasa }
576f5b89e41SKrzysztof Hałasa 
577f5b89e41SKrzysztof Hałasa static inline void debug_desc(u32 phys, struct desc *desc)
578f5b89e41SKrzysztof Hałasa {
579f5b89e41SKrzysztof Hałasa #if DEBUG_DESC
580f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%X: %X %3X %3X %08X %X %X\n",
581f5b89e41SKrzysztof Hałasa 	       phys, desc->next, desc->buf_len, desc->pkt_len,
582f5b89e41SKrzysztof Hałasa 	       desc->data, desc->status, desc->error_count);
583f5b89e41SKrzysztof Hałasa #endif
584f5b89e41SKrzysztof Hałasa }
585f5b89e41SKrzysztof Hałasa 
586f5b89e41SKrzysztof Hałasa static inline int queue_get_desc(unsigned int queue, struct port *port,
587f5b89e41SKrzysztof Hałasa 				 int is_tx)
588f5b89e41SKrzysztof Hałasa {
589f5b89e41SKrzysztof Hałasa 	u32 phys, tab_phys, n_desc;
590f5b89e41SKrzysztof Hałasa 	struct desc *tab;
591f5b89e41SKrzysztof Hałasa 
59299ebe65eSPeng Li 	phys = qmgr_get_entry(queue);
59399ebe65eSPeng Li 	if (!phys)
594f5b89e41SKrzysztof Hałasa 		return -1;
595f5b89e41SKrzysztof Hałasa 
596f5b89e41SKrzysztof Hałasa 	BUG_ON(phys & 0x1F);
597f5b89e41SKrzysztof Hałasa 	tab_phys = is_tx ? tx_desc_phys(port, 0) : rx_desc_phys(port, 0);
598f5b89e41SKrzysztof Hałasa 	tab = is_tx ? tx_desc_ptr(port, 0) : rx_desc_ptr(port, 0);
599f5b89e41SKrzysztof Hałasa 	n_desc = (phys - tab_phys) / sizeof(struct desc);
600f5b89e41SKrzysztof Hałasa 	BUG_ON(n_desc >= (is_tx ? TX_DESCS : RX_DESCS));
601f5b89e41SKrzysztof Hałasa 	debug_desc(phys, &tab[n_desc]);
602f5b89e41SKrzysztof Hałasa 	BUG_ON(tab[n_desc].next);
603f5b89e41SKrzysztof Hałasa 	return n_desc;
604f5b89e41SKrzysztof Hałasa }
605f5b89e41SKrzysztof Hałasa 
606f5b89e41SKrzysztof Hałasa static inline void queue_put_desc(unsigned int queue, u32 phys,
607f5b89e41SKrzysztof Hałasa 				  struct desc *desc)
608f5b89e41SKrzysztof Hałasa {
609f5b89e41SKrzysztof Hałasa 	debug_desc(phys, desc);
610f5b89e41SKrzysztof Hałasa 	BUG_ON(phys & 0x1F);
611f5b89e41SKrzysztof Hałasa 	qmgr_put_entry(queue, phys);
6126a68afe3SKrzysztof Hałasa 	/* Don't check for queue overflow here, we've allocated sufficient
61317ce9764SPeng Li 	 * length and queues >= 32 don't support this check anyway.
61417ce9764SPeng Li 	 */
615f5b89e41SKrzysztof Hałasa }
616f5b89e41SKrzysztof Hałasa 
617f5b89e41SKrzysztof Hałasa static inline void dma_unmap_tx(struct port *port, struct desc *desc)
618f5b89e41SKrzysztof Hałasa {
619f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
620f5b89e41SKrzysztof Hałasa 	dma_unmap_single(&port->netdev->dev, desc->data,
621f5b89e41SKrzysztof Hałasa 			 desc->buf_len, DMA_TO_DEVICE);
622f5b89e41SKrzysztof Hałasa #else
623f5b89e41SKrzysztof Hałasa 	dma_unmap_single(&port->netdev->dev, desc->data & ~3,
624f5b89e41SKrzysztof Hałasa 			 ALIGN((desc->data & 3) + desc->buf_len, 4),
625f5b89e41SKrzysztof Hałasa 			 DMA_TO_DEVICE);
626f5b89e41SKrzysztof Hałasa #endif
627f5b89e41SKrzysztof Hałasa }
628f5b89e41SKrzysztof Hałasa 
629f5b89e41SKrzysztof Hałasa static void hss_hdlc_set_carrier(void *pdev, int carrier)
630f5b89e41SKrzysztof Hałasa {
631f5b89e41SKrzysztof Hałasa 	struct net_device *netdev = pdev;
632f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(netdev);
633f5b89e41SKrzysztof Hałasa 	unsigned long flags;
634f5b89e41SKrzysztof Hałasa 
635f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
636f5b89e41SKrzysztof Hałasa 	port->carrier = carrier;
637f5b89e41SKrzysztof Hałasa 	if (!port->loopback) {
638f5b89e41SKrzysztof Hałasa 		if (carrier)
639f5b89e41SKrzysztof Hałasa 			netif_carrier_on(netdev);
640f5b89e41SKrzysztof Hałasa 		else
641f5b89e41SKrzysztof Hałasa 			netif_carrier_off(netdev);
642f5b89e41SKrzysztof Hałasa 	}
643f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
644f5b89e41SKrzysztof Hałasa }
645f5b89e41SKrzysztof Hałasa 
646f5b89e41SKrzysztof Hałasa static void hss_hdlc_rx_irq(void *pdev)
647f5b89e41SKrzysztof Hałasa {
648f5b89e41SKrzysztof Hałasa 	struct net_device *dev = pdev;
649f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
650f5b89e41SKrzysztof Hałasa 
651f5b89e41SKrzysztof Hałasa #if DEBUG_RX
652f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_rx_irq\n", dev->name);
653f5b89e41SKrzysztof Hałasa #endif
654*35aefaadSLinus Walleij 	qmgr_disable_irq(port->rxq);
655288379f0SBen Hutchings 	napi_schedule(&port->napi);
656f5b89e41SKrzysztof Hałasa }
657f5b89e41SKrzysztof Hałasa 
658f5b89e41SKrzysztof Hałasa static int hss_hdlc_poll(struct napi_struct *napi, int budget)
659f5b89e41SKrzysztof Hałasa {
660f5b89e41SKrzysztof Hałasa 	struct port *port = container_of(napi, struct port, napi);
661f5b89e41SKrzysztof Hałasa 	struct net_device *dev = port->netdev;
662*35aefaadSLinus Walleij 	unsigned int rxq = port->rxq;
663*35aefaadSLinus Walleij 	unsigned int rxfreeq = port->rxfreeq;
664f5b89e41SKrzysztof Hałasa 	int received = 0;
665f5b89e41SKrzysztof Hałasa 
666f5b89e41SKrzysztof Hałasa #if DEBUG_RX
667f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_poll\n", dev->name);
668f5b89e41SKrzysztof Hałasa #endif
669f5b89e41SKrzysztof Hałasa 
670f5b89e41SKrzysztof Hałasa 	while (received < budget) {
671f5b89e41SKrzysztof Hałasa 		struct sk_buff *skb;
672f5b89e41SKrzysztof Hałasa 		struct desc *desc;
673f5b89e41SKrzysztof Hałasa 		int n;
674f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
675f5b89e41SKrzysztof Hałasa 		struct sk_buff *temp;
676f5b89e41SKrzysztof Hałasa 		u32 phys;
677f5b89e41SKrzysztof Hałasa #endif
678f5b89e41SKrzysztof Hałasa 
67999ebe65eSPeng Li 		n = queue_get_desc(rxq, port, 0);
68099ebe65eSPeng Li 		if (n < 0) {
681f5b89e41SKrzysztof Hałasa #if DEBUG_RX
682f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll"
683288379f0SBen Hutchings 			       " napi_complete\n", dev->name);
684f5b89e41SKrzysztof Hałasa #endif
685288379f0SBen Hutchings 			napi_complete(napi);
686f5b89e41SKrzysztof Hałasa 			qmgr_enable_irq(rxq);
687f5b89e41SKrzysztof Hałasa 			if (!qmgr_stat_empty(rxq) &&
688288379f0SBen Hutchings 			    napi_reschedule(napi)) {
689f5b89e41SKrzysztof Hałasa #if DEBUG_RX
690f5b89e41SKrzysztof Hałasa 				printk(KERN_DEBUG "%s: hss_hdlc_poll"
691288379f0SBen Hutchings 				       " napi_reschedule succeeded\n",
692f5b89e41SKrzysztof Hałasa 				       dev->name);
693f5b89e41SKrzysztof Hałasa #endif
694f5b89e41SKrzysztof Hałasa 				qmgr_disable_irq(rxq);
695f5b89e41SKrzysztof Hałasa 				continue;
696f5b89e41SKrzysztof Hałasa 			}
697f5b89e41SKrzysztof Hałasa #if DEBUG_RX
698f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll all done\n",
699f5b89e41SKrzysztof Hałasa 			       dev->name);
700f5b89e41SKrzysztof Hałasa #endif
701f5b89e41SKrzysztof Hałasa 			return received; /* all work done */
702f5b89e41SKrzysztof Hałasa 		}
703f5b89e41SKrzysztof Hałasa 
704f5b89e41SKrzysztof Hałasa 		desc = rx_desc_ptr(port, n);
705f5b89e41SKrzysztof Hałasa #if 0 /* FIXME - error_count counts modulo 256, perhaps we should use it */
706f5b89e41SKrzysztof Hałasa 		if (desc->error_count)
707f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_poll status 0x%02X"
708f5b89e41SKrzysztof Hałasa 			       " errors %u\n", dev->name, desc->status,
709f5b89e41SKrzysztof Hałasa 			       desc->error_count);
710f5b89e41SKrzysztof Hałasa #endif
711f5b89e41SKrzysztof Hałasa 		skb = NULL;
712f5b89e41SKrzysztof Hałasa 		switch (desc->status) {
713f5b89e41SKrzysztof Hałasa 		case 0:
714f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
71599ebe65eSPeng Li 			skb = netdev_alloc_skb(dev, RX_SIZE);
71699ebe65eSPeng Li 			if (skb) {
717f5b89e41SKrzysztof Hałasa 				phys = dma_map_single(&dev->dev, skb->data,
718f5b89e41SKrzysztof Hałasa 						      RX_SIZE,
719f5b89e41SKrzysztof Hałasa 						      DMA_FROM_DEVICE);
720f5b89e41SKrzysztof Hałasa 				if (dma_mapping_error(&dev->dev, phys)) {
721f5b89e41SKrzysztof Hałasa 					dev_kfree_skb(skb);
722f5b89e41SKrzysztof Hałasa 					skb = NULL;
723f5b89e41SKrzysztof Hałasa 				}
724f5b89e41SKrzysztof Hałasa 			}
725f5b89e41SKrzysztof Hałasa #else
726f5b89e41SKrzysztof Hałasa 			skb = netdev_alloc_skb(dev, desc->pkt_len);
727f5b89e41SKrzysztof Hałasa #endif
728f5b89e41SKrzysztof Hałasa 			if (!skb)
729f5b89e41SKrzysztof Hałasa 				dev->stats.rx_dropped++;
730f5b89e41SKrzysztof Hałasa 			break;
731f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_ALIGN:
732f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_ABORT:
733f5b89e41SKrzysztof Hałasa 			dev->stats.rx_frame_errors++;
734f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
735f5b89e41SKrzysztof Hałasa 			break;
736f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_FCS:
737f5b89e41SKrzysztof Hałasa 			dev->stats.rx_crc_errors++;
738f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
739f5b89e41SKrzysztof Hałasa 			break;
740f5b89e41SKrzysztof Hałasa 		case ERR_HDLC_TOO_LONG:
741f5b89e41SKrzysztof Hałasa 			dev->stats.rx_length_errors++;
742f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
743f5b89e41SKrzysztof Hałasa 			break;
744f5b89e41SKrzysztof Hałasa 		default:	/* FIXME - remove printk */
745c75bb2c6SJoe Perches 			netdev_err(dev, "hss_hdlc_poll: status 0x%02X errors %u\n",
746c75bb2c6SJoe Perches 				   desc->status, desc->error_count);
747f5b89e41SKrzysztof Hałasa 			dev->stats.rx_errors++;
748f5b89e41SKrzysztof Hałasa 		}
749f5b89e41SKrzysztof Hałasa 
750f5b89e41SKrzysztof Hałasa 		if (!skb) {
751f5b89e41SKrzysztof Hałasa 			/* put the desc back on RX-ready queue */
752f5b89e41SKrzysztof Hałasa 			desc->buf_len = RX_SIZE;
753f5b89e41SKrzysztof Hałasa 			desc->pkt_len = desc->status = 0;
754f5b89e41SKrzysztof Hałasa 			queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc);
755f5b89e41SKrzysztof Hałasa 			continue;
756f5b89e41SKrzysztof Hałasa 		}
757f5b89e41SKrzysztof Hałasa 
758f5b89e41SKrzysztof Hałasa 		/* process received frame */
759f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
760f5b89e41SKrzysztof Hałasa 		temp = skb;
761f5b89e41SKrzysztof Hałasa 		skb = port->rx_buff_tab[n];
762f5b89e41SKrzysztof Hałasa 		dma_unmap_single(&dev->dev, desc->data,
763f5b89e41SKrzysztof Hałasa 				 RX_SIZE, DMA_FROM_DEVICE);
764f5b89e41SKrzysztof Hałasa #else
7655d23a1d2SFUJITA Tomonori 		dma_sync_single_for_cpu(&dev->dev, desc->data,
766f5b89e41SKrzysztof Hałasa 					RX_SIZE, DMA_FROM_DEVICE);
767f5b89e41SKrzysztof Hałasa 		memcpy_swab32((u32 *)skb->data, (u32 *)port->rx_buff_tab[n],
768f5b89e41SKrzysztof Hałasa 			      ALIGN(desc->pkt_len, 4) / 4);
769f5b89e41SKrzysztof Hałasa #endif
770f5b89e41SKrzysztof Hałasa 		skb_put(skb, desc->pkt_len);
771f5b89e41SKrzysztof Hałasa 
772f5b89e41SKrzysztof Hałasa 		debug_pkt(dev, "hss_hdlc_poll", skb->data, skb->len);
773f5b89e41SKrzysztof Hałasa 
774f5b89e41SKrzysztof Hałasa 		skb->protocol = hdlc_type_trans(skb, dev);
775f5b89e41SKrzysztof Hałasa 		dev->stats.rx_packets++;
776f5b89e41SKrzysztof Hałasa 		dev->stats.rx_bytes += skb->len;
777f5b89e41SKrzysztof Hałasa 		netif_receive_skb(skb);
778f5b89e41SKrzysztof Hałasa 
779f5b89e41SKrzysztof Hałasa 		/* put the new buffer on RX-free queue */
780f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
781f5b89e41SKrzysztof Hałasa 		port->rx_buff_tab[n] = temp;
782f5b89e41SKrzysztof Hałasa 		desc->data = phys;
783f5b89e41SKrzysztof Hałasa #endif
784f5b89e41SKrzysztof Hałasa 		desc->buf_len = RX_SIZE;
785f5b89e41SKrzysztof Hałasa 		desc->pkt_len = 0;
786f5b89e41SKrzysztof Hałasa 		queue_put_desc(rxfreeq, rx_desc_phys(port, n), desc);
787f5b89e41SKrzysztof Hałasa 		received++;
788f5b89e41SKrzysztof Hałasa 	}
789f5b89e41SKrzysztof Hałasa #if DEBUG_RX
790f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "hss_hdlc_poll: end, not all work done\n");
791f5b89e41SKrzysztof Hałasa #endif
792f5b89e41SKrzysztof Hałasa 	return received;	/* not all work done */
793f5b89e41SKrzysztof Hałasa }
794f5b89e41SKrzysztof Hałasa 
795f5b89e41SKrzysztof Hałasa static void hss_hdlc_txdone_irq(void *pdev)
796f5b89e41SKrzysztof Hałasa {
797f5b89e41SKrzysztof Hałasa 	struct net_device *dev = pdev;
798f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
799f5b89e41SKrzysztof Hałasa 	int n_desc;
800f5b89e41SKrzysztof Hałasa 
801f5b89e41SKrzysztof Hałasa #if DEBUG_TX
802f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG DRV_NAME ": hss_hdlc_txdone_irq\n");
803f5b89e41SKrzysztof Hałasa #endif
804*35aefaadSLinus Walleij 	while ((n_desc = queue_get_desc(port->txdoneq,
805f5b89e41SKrzysztof Hałasa 					port, 1)) >= 0) {
806f5b89e41SKrzysztof Hałasa 		struct desc *desc;
807f5b89e41SKrzysztof Hałasa 		int start;
808f5b89e41SKrzysztof Hałasa 
809f5b89e41SKrzysztof Hałasa 		desc = tx_desc_ptr(port, n_desc);
810f5b89e41SKrzysztof Hałasa 
811f5b89e41SKrzysztof Hałasa 		dev->stats.tx_packets++;
812f5b89e41SKrzysztof Hałasa 		dev->stats.tx_bytes += desc->pkt_len;
813f5b89e41SKrzysztof Hałasa 
814f5b89e41SKrzysztof Hałasa 		dma_unmap_tx(port, desc);
815f5b89e41SKrzysztof Hałasa #if DEBUG_TX
816f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq free %p\n",
817f5b89e41SKrzysztof Hałasa 		       dev->name, port->tx_buff_tab[n_desc]);
818f5b89e41SKrzysztof Hałasa #endif
819f5b89e41SKrzysztof Hałasa 		free_buffer_irq(port->tx_buff_tab[n_desc]);
820f5b89e41SKrzysztof Hałasa 		port->tx_buff_tab[n_desc] = NULL;
821f5b89e41SKrzysztof Hałasa 
822*35aefaadSLinus Walleij 		start = qmgr_stat_below_low_watermark(port->txreadyq);
823*35aefaadSLinus Walleij 		queue_put_desc(port->txreadyq,
824f5b89e41SKrzysztof Hałasa 			       tx_desc_phys(port, n_desc), desc);
8259733bb8eSKrzysztof Hałasa 		if (start) { /* TX-ready queue was empty */
826f5b89e41SKrzysztof Hałasa #if DEBUG_TX
827f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_txdone_irq xmit"
828f5b89e41SKrzysztof Hałasa 			       " ready\n", dev->name);
829f5b89e41SKrzysztof Hałasa #endif
830f5b89e41SKrzysztof Hałasa 			netif_wake_queue(dev);
831f5b89e41SKrzysztof Hałasa 		}
832f5b89e41SKrzysztof Hałasa 	}
833f5b89e41SKrzysztof Hałasa }
834f5b89e41SKrzysztof Hałasa 
835f5b89e41SKrzysztof Hałasa static int hss_hdlc_xmit(struct sk_buff *skb, struct net_device *dev)
836f5b89e41SKrzysztof Hałasa {
837f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
838*35aefaadSLinus Walleij 	unsigned int txreadyq = port->txreadyq;
839f5b89e41SKrzysztof Hałasa 	int len, offset, bytes, n;
840f5b89e41SKrzysztof Hałasa 	void *mem;
841f5b89e41SKrzysztof Hałasa 	u32 phys;
842f5b89e41SKrzysztof Hałasa 	struct desc *desc;
843f5b89e41SKrzysztof Hałasa 
844f5b89e41SKrzysztof Hałasa #if DEBUG_TX
845f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_xmit\n", dev->name);
846f5b89e41SKrzysztof Hałasa #endif
847f5b89e41SKrzysztof Hałasa 
848f5b89e41SKrzysztof Hałasa 	if (unlikely(skb->len > HDLC_MAX_MRU)) {
849f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
850f5b89e41SKrzysztof Hałasa 		dev->stats.tx_errors++;
851f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
852f5b89e41SKrzysztof Hałasa 	}
853f5b89e41SKrzysztof Hałasa 
854f5b89e41SKrzysztof Hałasa 	debug_pkt(dev, "hss_hdlc_xmit", skb->data, skb->len);
855f5b89e41SKrzysztof Hałasa 
856f5b89e41SKrzysztof Hałasa 	len = skb->len;
857f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
858f5b89e41SKrzysztof Hałasa 	offset = 0; /* no need to keep alignment */
859f5b89e41SKrzysztof Hałasa 	bytes = len;
860f5b89e41SKrzysztof Hałasa 	mem = skb->data;
861f5b89e41SKrzysztof Hałasa #else
862f5b89e41SKrzysztof Hałasa 	offset = (int)skb->data & 3; /* keep 32-bit alignment */
863f5b89e41SKrzysztof Hałasa 	bytes = ALIGN(offset + len, 4);
86499ebe65eSPeng Li 	mem = kmalloc(bytes, GFP_ATOMIC);
86599ebe65eSPeng Li 	if (!mem) {
866f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
867f5b89e41SKrzysztof Hałasa 		dev->stats.tx_dropped++;
868f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
869f5b89e41SKrzysztof Hałasa 	}
870504c28c8SArnd Bergmann 	memcpy_swab32(mem, (u32 *)((uintptr_t)skb->data & ~3), bytes / 4);
871f5b89e41SKrzysztof Hałasa 	dev_kfree_skb(skb);
872f5b89e41SKrzysztof Hałasa #endif
873f5b89e41SKrzysztof Hałasa 
874f5b89e41SKrzysztof Hałasa 	phys = dma_map_single(&dev->dev, mem, bytes, DMA_TO_DEVICE);
875f5b89e41SKrzysztof Hałasa 	if (dma_mapping_error(&dev->dev, phys)) {
876f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
877f5b89e41SKrzysztof Hałasa 		dev_kfree_skb(skb);
878f5b89e41SKrzysztof Hałasa #else
879f5b89e41SKrzysztof Hałasa 		kfree(mem);
880f5b89e41SKrzysztof Hałasa #endif
881f5b89e41SKrzysztof Hałasa 		dev->stats.tx_dropped++;
882f5b89e41SKrzysztof Hałasa 		return NETDEV_TX_OK;
883f5b89e41SKrzysztof Hałasa 	}
884f5b89e41SKrzysztof Hałasa 
885f5b89e41SKrzysztof Hałasa 	n = queue_get_desc(txreadyq, port, 1);
886f5b89e41SKrzysztof Hałasa 	BUG_ON(n < 0);
887f5b89e41SKrzysztof Hałasa 	desc = tx_desc_ptr(port, n);
888f5b89e41SKrzysztof Hałasa 
889f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
890f5b89e41SKrzysztof Hałasa 	port->tx_buff_tab[n] = skb;
891f5b89e41SKrzysztof Hałasa #else
892f5b89e41SKrzysztof Hałasa 	port->tx_buff_tab[n] = mem;
893f5b89e41SKrzysztof Hałasa #endif
894f5b89e41SKrzysztof Hałasa 	desc->data = phys + offset;
895f5b89e41SKrzysztof Hałasa 	desc->buf_len = desc->pkt_len = len;
896f5b89e41SKrzysztof Hałasa 
897f5b89e41SKrzysztof Hałasa 	wmb();
898*35aefaadSLinus Walleij 	queue_put_desc(port->txq, tx_desc_phys(port, n), desc);
899f5b89e41SKrzysztof Hałasa 
9009733bb8eSKrzysztof Hałasa 	if (qmgr_stat_below_low_watermark(txreadyq)) { /* empty */
901f5b89e41SKrzysztof Hałasa #if DEBUG_TX
902f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "%s: hss_hdlc_xmit queue full\n", dev->name);
903f5b89e41SKrzysztof Hałasa #endif
904f5b89e41SKrzysztof Hałasa 		netif_stop_queue(dev);
905f5b89e41SKrzysztof Hałasa 		/* we could miss TX ready interrupt */
9069733bb8eSKrzysztof Hałasa 		if (!qmgr_stat_below_low_watermark(txreadyq)) {
907f5b89e41SKrzysztof Hałasa #if DEBUG_TX
908f5b89e41SKrzysztof Hałasa 			printk(KERN_DEBUG "%s: hss_hdlc_xmit ready again\n",
909f5b89e41SKrzysztof Hałasa 			       dev->name);
910f5b89e41SKrzysztof Hałasa #endif
911f5b89e41SKrzysztof Hałasa 			netif_wake_queue(dev);
912f5b89e41SKrzysztof Hałasa 		}
913f5b89e41SKrzysztof Hałasa 	}
914f5b89e41SKrzysztof Hałasa 
915f5b89e41SKrzysztof Hałasa #if DEBUG_TX
916f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: hss_hdlc_xmit end\n", dev->name);
917f5b89e41SKrzysztof Hałasa #endif
918f5b89e41SKrzysztof Hałasa 	return NETDEV_TX_OK;
919f5b89e41SKrzysztof Hałasa }
920f5b89e41SKrzysztof Hałasa 
921f5b89e41SKrzysztof Hałasa static int request_hdlc_queues(struct port *port)
922f5b89e41SKrzysztof Hałasa {
923f5b89e41SKrzysztof Hałasa 	int err;
924f5b89e41SKrzysztof Hałasa 
925*35aefaadSLinus Walleij 	err = qmgr_request_queue(port->rxfreeq, RX_DESCS, 0, 0,
926e6da96acSKrzysztof Hałasa 				 "%s:RX-free", port->netdev->name);
927f5b89e41SKrzysztof Hałasa 	if (err)
928f5b89e41SKrzysztof Hałasa 		return err;
929f5b89e41SKrzysztof Hałasa 
930*35aefaadSLinus Walleij 	err = qmgr_request_queue(port->rxq, RX_DESCS, 0, 0,
931e6da96acSKrzysztof Hałasa 				 "%s:RX", port->netdev->name);
932f5b89e41SKrzysztof Hałasa 	if (err)
933f5b89e41SKrzysztof Hałasa 		goto rel_rxfree;
934f5b89e41SKrzysztof Hałasa 
935*35aefaadSLinus Walleij 	err = qmgr_request_queue(port->txq, TX_DESCS, 0, 0,
936e6da96acSKrzysztof Hałasa 				 "%s:TX", port->netdev->name);
937f5b89e41SKrzysztof Hałasa 	if (err)
938f5b89e41SKrzysztof Hałasa 		goto rel_rx;
939f5b89e41SKrzysztof Hałasa 
940*35aefaadSLinus Walleij 	err = qmgr_request_queue(port->txreadyq, TX_DESCS, 0, 0,
941e6da96acSKrzysztof Hałasa 				 "%s:TX-ready", port->netdev->name);
942f5b89e41SKrzysztof Hałasa 	if (err)
943f5b89e41SKrzysztof Hałasa 		goto rel_tx;
944f5b89e41SKrzysztof Hałasa 
945*35aefaadSLinus Walleij 	err = qmgr_request_queue(port->txdoneq, TX_DESCS, 0, 0,
946e6da96acSKrzysztof Hałasa 				 "%s:TX-done", port->netdev->name);
947f5b89e41SKrzysztof Hałasa 	if (err)
948f5b89e41SKrzysztof Hałasa 		goto rel_txready;
949f5b89e41SKrzysztof Hałasa 	return 0;
950f5b89e41SKrzysztof Hałasa 
951f5b89e41SKrzysztof Hałasa rel_txready:
952*35aefaadSLinus Walleij 	qmgr_release_queue(port->txreadyq);
953f5b89e41SKrzysztof Hałasa rel_tx:
954*35aefaadSLinus Walleij 	qmgr_release_queue(port->txq);
955f5b89e41SKrzysztof Hałasa rel_rx:
956*35aefaadSLinus Walleij 	qmgr_release_queue(port->rxq);
957f5b89e41SKrzysztof Hałasa rel_rxfree:
958*35aefaadSLinus Walleij 	qmgr_release_queue(port->rxfreeq);
959f5b89e41SKrzysztof Hałasa 	printk(KERN_DEBUG "%s: unable to request hardware queues\n",
960f5b89e41SKrzysztof Hałasa 	       port->netdev->name);
961f5b89e41SKrzysztof Hałasa 	return err;
962f5b89e41SKrzysztof Hałasa }
963f5b89e41SKrzysztof Hałasa 
964f5b89e41SKrzysztof Hałasa static void release_hdlc_queues(struct port *port)
965f5b89e41SKrzysztof Hałasa {
966*35aefaadSLinus Walleij 	qmgr_release_queue(port->rxfreeq);
967*35aefaadSLinus Walleij 	qmgr_release_queue(port->rxq);
968*35aefaadSLinus Walleij 	qmgr_release_queue(port->txdoneq);
969*35aefaadSLinus Walleij 	qmgr_release_queue(port->txq);
970*35aefaadSLinus Walleij 	qmgr_release_queue(port->txreadyq);
971f5b89e41SKrzysztof Hałasa }
972f5b89e41SKrzysztof Hałasa 
973f5b89e41SKrzysztof Hałasa static int init_hdlc_queues(struct port *port)
974f5b89e41SKrzysztof Hałasa {
975f5b89e41SKrzysztof Hałasa 	int i;
976f5b89e41SKrzysztof Hałasa 
9773e2f61cdSXi Wang 	if (!ports_open) {
9783e2f61cdSXi Wang 		dma_pool = dma_pool_create(DRV_NAME, &port->netdev->dev,
9793e2f61cdSXi Wang 					   POOL_ALLOC_SIZE, 32, 0);
9803e2f61cdSXi Wang 		if (!dma_pool)
981f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
9823e2f61cdSXi Wang 	}
983f5b89e41SKrzysztof Hałasa 
984af996031SJason Wang 	port->desc_tab = dma_pool_zalloc(dma_pool, GFP_KERNEL,
98599ebe65eSPeng Li 					&port->desc_tab_phys);
98699ebe65eSPeng Li 	if (!port->desc_tab)
987f5b89e41SKrzysztof Hałasa 		return -ENOMEM;
988f5b89e41SKrzysztof Hałasa 	memset(port->rx_buff_tab, 0, sizeof(port->rx_buff_tab)); /* tables */
989f5b89e41SKrzysztof Hałasa 	memset(port->tx_buff_tab, 0, sizeof(port->tx_buff_tab));
990f5b89e41SKrzysztof Hałasa 
991f5b89e41SKrzysztof Hałasa 	/* Setup RX buffers */
992f5b89e41SKrzysztof Hałasa 	for (i = 0; i < RX_DESCS; i++) {
993f5b89e41SKrzysztof Hałasa 		struct desc *desc = rx_desc_ptr(port, i);
994f5b89e41SKrzysztof Hałasa 		buffer_t *buff;
995f5b89e41SKrzysztof Hałasa 		void *data;
996f5b89e41SKrzysztof Hałasa #ifdef __ARMEB__
99799ebe65eSPeng Li 		buff = netdev_alloc_skb(port->netdev, RX_SIZE);
99899ebe65eSPeng Li 		if (!buff)
999f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
1000f5b89e41SKrzysztof Hałasa 		data = buff->data;
1001f5b89e41SKrzysztof Hałasa #else
100299ebe65eSPeng Li 		buff = kmalloc(RX_SIZE, GFP_KERNEL);
100399ebe65eSPeng Li 		if (!buff)
1004f5b89e41SKrzysztof Hałasa 			return -ENOMEM;
1005f5b89e41SKrzysztof Hałasa 		data = buff;
1006f5b89e41SKrzysztof Hałasa #endif
1007f5b89e41SKrzysztof Hałasa 		desc->buf_len = RX_SIZE;
1008f5b89e41SKrzysztof Hałasa 		desc->data = dma_map_single(&port->netdev->dev, data,
1009f5b89e41SKrzysztof Hałasa 					    RX_SIZE, DMA_FROM_DEVICE);
1010f5b89e41SKrzysztof Hałasa 		if (dma_mapping_error(&port->netdev->dev, desc->data)) {
1011f5b89e41SKrzysztof Hałasa 			free_buffer(buff);
1012f5b89e41SKrzysztof Hałasa 			return -EIO;
1013f5b89e41SKrzysztof Hałasa 		}
1014f5b89e41SKrzysztof Hałasa 		port->rx_buff_tab[i] = buff;
1015f5b89e41SKrzysztof Hałasa 	}
1016f5b89e41SKrzysztof Hałasa 
1017f5b89e41SKrzysztof Hałasa 	return 0;
1018f5b89e41SKrzysztof Hałasa }
1019f5b89e41SKrzysztof Hałasa 
1020f5b89e41SKrzysztof Hałasa static void destroy_hdlc_queues(struct port *port)
1021f5b89e41SKrzysztof Hałasa {
1022f5b89e41SKrzysztof Hałasa 	int i;
1023f5b89e41SKrzysztof Hałasa 
1024f5b89e41SKrzysztof Hałasa 	if (port->desc_tab) {
1025f5b89e41SKrzysztof Hałasa 		for (i = 0; i < RX_DESCS; i++) {
1026f5b89e41SKrzysztof Hałasa 			struct desc *desc = rx_desc_ptr(port, i);
1027f5b89e41SKrzysztof Hałasa 			buffer_t *buff = port->rx_buff_tab[i];
10286f2016edSPeng Li 
1029f5b89e41SKrzysztof Hałasa 			if (buff) {
1030f5b89e41SKrzysztof Hałasa 				dma_unmap_single(&port->netdev->dev,
1031f5b89e41SKrzysztof Hałasa 						 desc->data, RX_SIZE,
1032f5b89e41SKrzysztof Hałasa 						 DMA_FROM_DEVICE);
1033f5b89e41SKrzysztof Hałasa 				free_buffer(buff);
1034f5b89e41SKrzysztof Hałasa 			}
1035f5b89e41SKrzysztof Hałasa 		}
1036f5b89e41SKrzysztof Hałasa 		for (i = 0; i < TX_DESCS; i++) {
1037f5b89e41SKrzysztof Hałasa 			struct desc *desc = tx_desc_ptr(port, i);
1038f5b89e41SKrzysztof Hałasa 			buffer_t *buff = port->tx_buff_tab[i];
10396f2016edSPeng Li 
1040f5b89e41SKrzysztof Hałasa 			if (buff) {
1041f5b89e41SKrzysztof Hałasa 				dma_unmap_tx(port, desc);
1042f5b89e41SKrzysztof Hałasa 				free_buffer(buff);
1043f5b89e41SKrzysztof Hałasa 			}
1044f5b89e41SKrzysztof Hałasa 		}
1045f5b89e41SKrzysztof Hałasa 		dma_pool_free(dma_pool, port->desc_tab, port->desc_tab_phys);
1046f5b89e41SKrzysztof Hałasa 		port->desc_tab = NULL;
1047f5b89e41SKrzysztof Hałasa 	}
1048f5b89e41SKrzysztof Hałasa 
1049f5b89e41SKrzysztof Hałasa 	if (!ports_open && dma_pool) {
1050f5b89e41SKrzysztof Hałasa 		dma_pool_destroy(dma_pool);
1051f5b89e41SKrzysztof Hałasa 		dma_pool = NULL;
1052f5b89e41SKrzysztof Hałasa 	}
1053f5b89e41SKrzysztof Hałasa }
1054f5b89e41SKrzysztof Hałasa 
1055*35aefaadSLinus Walleij static irqreturn_t hss_hdlc_dcd_irq(int irq, void *data)
1056*35aefaadSLinus Walleij {
1057*35aefaadSLinus Walleij 	struct net_device *dev = data;
1058*35aefaadSLinus Walleij 	struct port *port = dev_to_port(dev);
1059*35aefaadSLinus Walleij 	int val;
1060*35aefaadSLinus Walleij 
1061*35aefaadSLinus Walleij 	val = gpiod_get_value(port->dcd);
1062*35aefaadSLinus Walleij 	hss_hdlc_set_carrier(dev, val);
1063*35aefaadSLinus Walleij 
1064*35aefaadSLinus Walleij 	return IRQ_HANDLED;
1065*35aefaadSLinus Walleij }
1066*35aefaadSLinus Walleij 
1067f5b89e41SKrzysztof Hałasa static int hss_hdlc_open(struct net_device *dev)
1068f5b89e41SKrzysztof Hałasa {
1069f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1070f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1071f5b89e41SKrzysztof Hałasa 	int i, err = 0;
1072*35aefaadSLinus Walleij 	int val;
1073f5b89e41SKrzysztof Hałasa 
107499ebe65eSPeng Li 	err = hdlc_open(dev);
107599ebe65eSPeng Li 	if (err)
1076f5b89e41SKrzysztof Hałasa 		return err;
1077f5b89e41SKrzysztof Hałasa 
107899ebe65eSPeng Li 	err = hss_load_firmware(port);
107999ebe65eSPeng Li 	if (err)
1080f5b89e41SKrzysztof Hałasa 		goto err_hdlc_close;
1081f5b89e41SKrzysztof Hałasa 
108299ebe65eSPeng Li 	err = request_hdlc_queues(port);
108399ebe65eSPeng Li 	if (err)
1084f5b89e41SKrzysztof Hałasa 		goto err_hdlc_close;
1085f5b89e41SKrzysztof Hałasa 
108699ebe65eSPeng Li 	err = init_hdlc_queues(port);
108799ebe65eSPeng Li 	if (err)
1088f5b89e41SKrzysztof Hałasa 		goto err_destroy_queues;
1089f5b89e41SKrzysztof Hałasa 
1090f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
1091*35aefaadSLinus Walleij 
1092*35aefaadSLinus Walleij 	/* Set the carrier, the GPIO is flagged active low so this will return
1093*35aefaadSLinus Walleij 	 * 1 if DCD is asserted.
1094*35aefaadSLinus Walleij 	 */
1095*35aefaadSLinus Walleij 	val = gpiod_get_value(port->dcd);
1096*35aefaadSLinus Walleij 	hss_hdlc_set_carrier(dev, val);
1097*35aefaadSLinus Walleij 
1098*35aefaadSLinus Walleij 	/* Set up an IRQ for DCD */
1099*35aefaadSLinus Walleij 	err = request_irq(gpiod_to_irq(port->dcd), hss_hdlc_dcd_irq, 0, "IXP4xx HSS", dev);
1100*35aefaadSLinus Walleij 	if (err) {
1101*35aefaadSLinus Walleij 		dev_err(&dev->dev, "ixp4xx_hss: failed to request DCD IRQ (%i)\n", err);
1102f5b89e41SKrzysztof Hałasa 		goto err_unlock;
110399ebe65eSPeng Li 	}
110499ebe65eSPeng Li 
1105*35aefaadSLinus Walleij 	/* GPIOs are flagged active low so this asserts DTR and RTS */
1106*35aefaadSLinus Walleij 	gpiod_set_value(port->dtr, 1);
1107*35aefaadSLinus Walleij 	gpiod_set_value(port->rts, 1);
1108*35aefaadSLinus Walleij 
1109f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1110f5b89e41SKrzysztof Hałasa 
1111f5b89e41SKrzysztof Hałasa 	/* Populate queues with buffers, no failure after this point */
1112f5b89e41SKrzysztof Hałasa 	for (i = 0; i < TX_DESCS; i++)
1113*35aefaadSLinus Walleij 		queue_put_desc(port->txreadyq,
1114f5b89e41SKrzysztof Hałasa 			       tx_desc_phys(port, i), tx_desc_ptr(port, i));
1115f5b89e41SKrzysztof Hałasa 
1116f5b89e41SKrzysztof Hałasa 	for (i = 0; i < RX_DESCS; i++)
1117*35aefaadSLinus Walleij 		queue_put_desc(port->rxfreeq,
1118f5b89e41SKrzysztof Hałasa 			       rx_desc_phys(port, i), rx_desc_ptr(port, i));
1119f5b89e41SKrzysztof Hałasa 
1120f5b89e41SKrzysztof Hałasa 	napi_enable(&port->napi);
1121f5b89e41SKrzysztof Hałasa 	netif_start_queue(dev);
1122f5b89e41SKrzysztof Hałasa 
1123*35aefaadSLinus Walleij 	qmgr_set_irq(port->rxq, QUEUE_IRQ_SRC_NOT_EMPTY,
1124f5b89e41SKrzysztof Hałasa 		     hss_hdlc_rx_irq, dev);
1125f5b89e41SKrzysztof Hałasa 
1126*35aefaadSLinus Walleij 	qmgr_set_irq(port->txdoneq, QUEUE_IRQ_SRC_NOT_EMPTY,
1127f5b89e41SKrzysztof Hałasa 		     hss_hdlc_txdone_irq, dev);
1128*35aefaadSLinus Walleij 	qmgr_enable_irq(port->txdoneq);
1129f5b89e41SKrzysztof Hałasa 
1130f5b89e41SKrzysztof Hałasa 	ports_open++;
1131f5b89e41SKrzysztof Hałasa 
1132f5b89e41SKrzysztof Hałasa 	hss_set_hdlc_cfg(port);
1133f5b89e41SKrzysztof Hałasa 	hss_config(port);
1134f5b89e41SKrzysztof Hałasa 
1135f5b89e41SKrzysztof Hałasa 	hss_start_hdlc(port);
1136f5b89e41SKrzysztof Hałasa 
1137f5b89e41SKrzysztof Hałasa 	/* we may already have RX data, enables IRQ */
1138288379f0SBen Hutchings 	napi_schedule(&port->napi);
1139f5b89e41SKrzysztof Hałasa 	return 0;
1140f5b89e41SKrzysztof Hałasa 
1141f5b89e41SKrzysztof Hałasa err_unlock:
1142f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1143f5b89e41SKrzysztof Hałasa err_destroy_queues:
1144f5b89e41SKrzysztof Hałasa 	destroy_hdlc_queues(port);
1145f5b89e41SKrzysztof Hałasa 	release_hdlc_queues(port);
1146f5b89e41SKrzysztof Hałasa err_hdlc_close:
1147f5b89e41SKrzysztof Hałasa 	hdlc_close(dev);
1148f5b89e41SKrzysztof Hałasa 	return err;
1149f5b89e41SKrzysztof Hałasa }
1150f5b89e41SKrzysztof Hałasa 
1151f5b89e41SKrzysztof Hałasa static int hss_hdlc_close(struct net_device *dev)
1152f5b89e41SKrzysztof Hałasa {
1153f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1154f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1155f5b89e41SKrzysztof Hałasa 	int i, buffs = RX_DESCS; /* allocated RX buffers */
1156f5b89e41SKrzysztof Hałasa 
1157f5b89e41SKrzysztof Hałasa 	spin_lock_irqsave(&npe_lock, flags);
1158f5b89e41SKrzysztof Hałasa 	ports_open--;
1159*35aefaadSLinus Walleij 	qmgr_disable_irq(port->rxq);
1160f5b89e41SKrzysztof Hałasa 	netif_stop_queue(dev);
1161f5b89e41SKrzysztof Hałasa 	napi_disable(&port->napi);
1162f5b89e41SKrzysztof Hałasa 
1163f5b89e41SKrzysztof Hałasa 	hss_stop_hdlc(port);
1164f5b89e41SKrzysztof Hałasa 
1165*35aefaadSLinus Walleij 	while (queue_get_desc(port->rxfreeq, port, 0) >= 0)
1166f5b89e41SKrzysztof Hałasa 		buffs--;
1167*35aefaadSLinus Walleij 	while (queue_get_desc(port->rxq, port, 0) >= 0)
1168f5b89e41SKrzysztof Hałasa 		buffs--;
1169f5b89e41SKrzysztof Hałasa 
1170f5b89e41SKrzysztof Hałasa 	if (buffs)
1171c75bb2c6SJoe Perches 		netdev_crit(dev, "unable to drain RX queue, %i buffer(s) left in NPE\n",
1172c75bb2c6SJoe Perches 			    buffs);
1173f5b89e41SKrzysztof Hałasa 
1174f5b89e41SKrzysztof Hałasa 	buffs = TX_DESCS;
1175*35aefaadSLinus Walleij 	while (queue_get_desc(port->txq, port, 1) >= 0)
1176f5b89e41SKrzysztof Hałasa 		buffs--; /* cancel TX */
1177f5b89e41SKrzysztof Hałasa 
1178f5b89e41SKrzysztof Hałasa 	i = 0;
1179f5b89e41SKrzysztof Hałasa 	do {
1180*35aefaadSLinus Walleij 		while (queue_get_desc(port->txreadyq, port, 1) >= 0)
1181f5b89e41SKrzysztof Hałasa 			buffs--;
1182f5b89e41SKrzysztof Hałasa 		if (!buffs)
1183f5b89e41SKrzysztof Hałasa 			break;
1184f5b89e41SKrzysztof Hałasa 	} while (++i < MAX_CLOSE_WAIT);
1185f5b89e41SKrzysztof Hałasa 
1186f5b89e41SKrzysztof Hałasa 	if (buffs)
1187c75bb2c6SJoe Perches 		netdev_crit(dev, "unable to drain TX queue, %i buffer(s) left in NPE\n",
1188c75bb2c6SJoe Perches 			    buffs);
1189f5b89e41SKrzysztof Hałasa #if DEBUG_CLOSE
1190f5b89e41SKrzysztof Hałasa 	if (!buffs)
1191f5b89e41SKrzysztof Hałasa 		printk(KERN_DEBUG "Draining TX queues took %i cycles\n", i);
1192f5b89e41SKrzysztof Hałasa #endif
1193*35aefaadSLinus Walleij 	qmgr_disable_irq(port->txdoneq);
1194f5b89e41SKrzysztof Hałasa 
1195*35aefaadSLinus Walleij 	free_irq(gpiod_to_irq(port->dcd), dev);
1196*35aefaadSLinus Walleij 	/* GPIOs are flagged active low so this de-asserts DTR and RTS */
1197*35aefaadSLinus Walleij 	gpiod_set_value(port->dtr, 0);
1198*35aefaadSLinus Walleij 	gpiod_set_value(port->rts, 0);
1199f5b89e41SKrzysztof Hałasa 	spin_unlock_irqrestore(&npe_lock, flags);
1200f5b89e41SKrzysztof Hałasa 
1201f5b89e41SKrzysztof Hałasa 	destroy_hdlc_queues(port);
1202f5b89e41SKrzysztof Hałasa 	release_hdlc_queues(port);
1203f5b89e41SKrzysztof Hałasa 	hdlc_close(dev);
1204f5b89e41SKrzysztof Hałasa 	return 0;
1205f5b89e41SKrzysztof Hałasa }
1206f5b89e41SKrzysztof Hałasa 
1207f5b89e41SKrzysztof Hałasa static int hss_hdlc_attach(struct net_device *dev, unsigned short encoding,
1208f5b89e41SKrzysztof Hałasa 			   unsigned short parity)
1209f5b89e41SKrzysztof Hałasa {
1210f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1211f5b89e41SKrzysztof Hałasa 
1212f5b89e41SKrzysztof Hałasa 	if (encoding != ENCODING_NRZ)
1213f5b89e41SKrzysztof Hałasa 		return -EINVAL;
1214f5b89e41SKrzysztof Hałasa 
1215f5b89e41SKrzysztof Hałasa 	switch (parity) {
1216f5b89e41SKrzysztof Hałasa 	case PARITY_CRC16_PR1_CCITT:
1217f5b89e41SKrzysztof Hałasa 		port->hdlc_cfg = 0;
1218f5b89e41SKrzysztof Hałasa 		return 0;
1219f5b89e41SKrzysztof Hałasa 
1220f5b89e41SKrzysztof Hałasa 	case PARITY_CRC32_PR1_CCITT:
1221f5b89e41SKrzysztof Hałasa 		port->hdlc_cfg = PKT_HDLC_CRC_32;
1222f5b89e41SKrzysztof Hałasa 		return 0;
1223f5b89e41SKrzysztof Hałasa 
1224f5b89e41SKrzysztof Hałasa 	default:
1225f5b89e41SKrzysztof Hałasa 		return -EINVAL;
1226f5b89e41SKrzysztof Hałasa 	}
1227f5b89e41SKrzysztof Hałasa }
1228f5b89e41SKrzysztof Hałasa 
1229c74f16b6SArnd Bergmann static u32 check_clock(u32 timer_freq, u32 rate, u32 a, u32 b, u32 c,
12305dbc4650SKrzysztof Halasa 		       u32 *best, u32 *best_diff, u32 *reg)
12315dbc4650SKrzysztof Halasa {
12325dbc4650SKrzysztof Halasa 	/* a is 10-bit, b is 10-bit, c is 12-bit */
12335dbc4650SKrzysztof Halasa 	u64 new_rate;
12345dbc4650SKrzysztof Halasa 	u32 new_diff;
12355dbc4650SKrzysztof Halasa 
1236c74f16b6SArnd Bergmann 	new_rate = timer_freq * (u64)(c + 1);
12375dbc4650SKrzysztof Halasa 	do_div(new_rate, a * (c + 1) + b + 1);
12385dbc4650SKrzysztof Halasa 	new_diff = abs((u32)new_rate - rate);
12395dbc4650SKrzysztof Halasa 
12405dbc4650SKrzysztof Halasa 	if (new_diff < *best_diff) {
12415dbc4650SKrzysztof Halasa 		*best = new_rate;
12425dbc4650SKrzysztof Halasa 		*best_diff = new_diff;
12435dbc4650SKrzysztof Halasa 		*reg = (a << 22) | (b << 12) | c;
12445dbc4650SKrzysztof Halasa 	}
12455dbc4650SKrzysztof Halasa 	return new_diff;
12465dbc4650SKrzysztof Halasa }
12475dbc4650SKrzysztof Halasa 
1248c74f16b6SArnd Bergmann static void find_best_clock(u32 timer_freq, u32 rate, u32 *best, u32 *reg)
12495dbc4650SKrzysztof Halasa {
12505dbc4650SKrzysztof Halasa 	u32 a, b, diff = 0xFFFFFFFF;
12515dbc4650SKrzysztof Halasa 
1252c74f16b6SArnd Bergmann 	a = timer_freq / rate;
12535dbc4650SKrzysztof Halasa 
12545dbc4650SKrzysztof Halasa 	if (a > 0x3FF) { /* 10-bit value - we can go as slow as ca. 65 kb/s */
1255c74f16b6SArnd Bergmann 		check_clock(timer_freq, rate, 0x3FF, 1, 1, best, &diff, reg);
12565dbc4650SKrzysztof Halasa 		return;
12575dbc4650SKrzysztof Halasa 	}
12585dbc4650SKrzysztof Halasa 	if (a == 0) { /* > 66.666 MHz */
12595dbc4650SKrzysztof Halasa 		a = 1; /* minimum divider is 1 (a = 0, b = 1, c = 1) */
1260c74f16b6SArnd Bergmann 		rate = timer_freq;
12615dbc4650SKrzysztof Halasa 	}
12625dbc4650SKrzysztof Halasa 
1263c74f16b6SArnd Bergmann 	if (rate * a == timer_freq) { /* don't divide by 0 later */
1264c74f16b6SArnd Bergmann 		check_clock(timer_freq, rate, a - 1, 1, 1, best, &diff, reg);
12655dbc4650SKrzysztof Halasa 		return;
12665dbc4650SKrzysztof Halasa 	}
12675dbc4650SKrzysztof Halasa 
12685dbc4650SKrzysztof Halasa 	for (b = 0; b < 0x400; b++) {
12695dbc4650SKrzysztof Halasa 		u64 c = (b + 1) * (u64)rate;
12706f2016edSPeng Li 
1271c74f16b6SArnd Bergmann 		do_div(c, timer_freq - rate * a);
12725dbc4650SKrzysztof Halasa 		c--;
12735dbc4650SKrzysztof Halasa 		if (c >= 0xFFF) { /* 12-bit - no need to check more 'b's */
12745dbc4650SKrzysztof Halasa 			if (b == 0 && /* also try a bit higher rate */
1275c74f16b6SArnd Bergmann 			    !check_clock(timer_freq, rate, a - 1, 1, 1, best,
1276c74f16b6SArnd Bergmann 					 &diff, reg))
12775dbc4650SKrzysztof Halasa 				return;
1278c74f16b6SArnd Bergmann 			check_clock(timer_freq, rate, a, b, 0xFFF, best,
1279c74f16b6SArnd Bergmann 				    &diff, reg);
12805dbc4650SKrzysztof Halasa 			return;
12815dbc4650SKrzysztof Halasa 		}
1282c74f16b6SArnd Bergmann 		if (!check_clock(timer_freq, rate, a, b, c, best, &diff, reg))
12835dbc4650SKrzysztof Halasa 			return;
1284c74f16b6SArnd Bergmann 		if (!check_clock(timer_freq, rate, a, b, c + 1, best, &diff,
1285c74f16b6SArnd Bergmann 				 reg))
12865dbc4650SKrzysztof Halasa 			return;
12875dbc4650SKrzysztof Halasa 	}
12885dbc4650SKrzysztof Halasa }
1289f5b89e41SKrzysztof Hałasa 
1290*35aefaadSLinus Walleij static int hss_hdlc_set_clock(struct port *port, unsigned int clock_type)
1291*35aefaadSLinus Walleij {
1292*35aefaadSLinus Walleij 	switch (clock_type) {
1293*35aefaadSLinus Walleij 	case CLOCK_DEFAULT:
1294*35aefaadSLinus Walleij 	case CLOCK_EXT:
1295*35aefaadSLinus Walleij 		gpiod_set_value(port->clk_internal, 0);
1296*35aefaadSLinus Walleij 		return CLOCK_EXT;
1297*35aefaadSLinus Walleij 	case CLOCK_INT:
1298*35aefaadSLinus Walleij 		gpiod_set_value(port->clk_internal, 1);
1299*35aefaadSLinus Walleij 		return CLOCK_INT;
1300*35aefaadSLinus Walleij 	default:
1301*35aefaadSLinus Walleij 		return -EINVAL;
1302*35aefaadSLinus Walleij 	}
1303*35aefaadSLinus Walleij }
1304*35aefaadSLinus Walleij 
1305ad7eab2aSArnd Bergmann static int hss_hdlc_ioctl(struct net_device *dev, struct if_settings *ifs)
1306f5b89e41SKrzysztof Hałasa {
1307f5b89e41SKrzysztof Hałasa 	const size_t size = sizeof(sync_serial_settings);
1308f5b89e41SKrzysztof Hałasa 	sync_serial_settings new_line;
1309ad7eab2aSArnd Bergmann 	sync_serial_settings __user *line = ifs->ifs_ifsu.sync;
1310f5b89e41SKrzysztof Hałasa 	struct port *port = dev_to_port(dev);
1311f5b89e41SKrzysztof Hałasa 	unsigned long flags;
1312f5b89e41SKrzysztof Hałasa 	int clk;
1313f5b89e41SKrzysztof Hałasa 
1314ad7eab2aSArnd Bergmann 	switch (ifs->type) {
1315f5b89e41SKrzysztof Hałasa 	case IF_GET_IFACE:
1316ad7eab2aSArnd Bergmann 		ifs->type = IF_IFACE_V35;
1317ad7eab2aSArnd Bergmann 		if (ifs->size < size) {
1318ad7eab2aSArnd Bergmann 			ifs->size = size; /* data size wanted */
1319f5b89e41SKrzysztof Hałasa 			return -ENOBUFS;
1320f5b89e41SKrzysztof Hałasa 		}
1321f5b89e41SKrzysztof Hałasa 		memset(&new_line, 0, sizeof(new_line));
1322f5b89e41SKrzysztof Hałasa 		new_line.clock_type = port->clock_type;
13235dbc4650SKrzysztof Halasa 		new_line.clock_rate = port->clock_rate;
1324f5b89e41SKrzysztof Hałasa 		new_line.loopback = port->loopback;
1325f5b89e41SKrzysztof Hałasa 		if (copy_to_user(line, &new_line, size))
1326f5b89e41SKrzysztof Hałasa 			return -EFAULT;
1327f5b89e41SKrzysztof Hałasa 		return 0;
1328f5b89e41SKrzysztof Hałasa 
1329f5b89e41SKrzysztof Hałasa 	case IF_IFACE_SYNC_SERIAL:
1330f5b89e41SKrzysztof Hałasa 	case IF_IFACE_V35:
1331f5b89e41SKrzysztof Hałasa 		if (!capable(CAP_NET_ADMIN))
1332f5b89e41SKrzysztof Hałasa 			return -EPERM;
1333f5b89e41SKrzysztof Hałasa 		if (copy_from_user(&new_line, line, size))
1334f5b89e41SKrzysztof Hałasa 			return -EFAULT;
1335f5b89e41SKrzysztof Hałasa 
1336f5b89e41SKrzysztof Hałasa 		clk = new_line.clock_type;
1337*35aefaadSLinus Walleij 		hss_hdlc_set_clock(port, clk);
1338f5b89e41SKrzysztof Hałasa 
1339f5b89e41SKrzysztof Hałasa 		if (clk != CLOCK_EXT && clk != CLOCK_INT)
1340f5b89e41SKrzysztof Hałasa 			return -EINVAL;	/* No such clock setting */
1341f5b89e41SKrzysztof Hałasa 
1342f5b89e41SKrzysztof Hałasa 		if (new_line.loopback != 0 && new_line.loopback != 1)
1343f5b89e41SKrzysztof Hałasa 			return -EINVAL;
1344f5b89e41SKrzysztof Hałasa 
1345f5b89e41SKrzysztof Hałasa 		port->clock_type = clk; /* Update settings */
1346e0bd2764SPeng Li 		if (clk == CLOCK_INT) {
1347*35aefaadSLinus Walleij 			find_best_clock(IXP4XX_TIMER_FREQ,
1348c74f16b6SArnd Bergmann 					new_line.clock_rate,
1349c74f16b6SArnd Bergmann 					&port->clock_rate, &port->clock_reg);
1350e0bd2764SPeng Li 		} else {
13515dbc4650SKrzysztof Halasa 			port->clock_rate = 0;
13525dbc4650SKrzysztof Halasa 			port->clock_reg = CLK42X_SPEED_2048KHZ;
13535dbc4650SKrzysztof Halasa 		}
1354f5b89e41SKrzysztof Hałasa 		port->loopback = new_line.loopback;
1355f5b89e41SKrzysztof Hałasa 
1356f5b89e41SKrzysztof Hałasa 		spin_lock_irqsave(&npe_lock, flags);
1357f5b89e41SKrzysztof Hałasa 
1358f5b89e41SKrzysztof Hałasa 		if (dev->flags & IFF_UP)
1359f5b89e41SKrzysztof Hałasa 			hss_config(port);
1360f5b89e41SKrzysztof Hałasa 
1361f5b89e41SKrzysztof Hałasa 		if (port->loopback || port->carrier)
1362f5b89e41SKrzysztof Hałasa 			netif_carrier_on(port->netdev);
1363f5b89e41SKrzysztof Hałasa 		else
1364f5b89e41SKrzysztof Hałasa 			netif_carrier_off(port->netdev);
1365f5b89e41SKrzysztof Hałasa 		spin_unlock_irqrestore(&npe_lock, flags);
1366f5b89e41SKrzysztof Hałasa 
1367f5b89e41SKrzysztof Hałasa 		return 0;
1368f5b89e41SKrzysztof Hałasa 
1369f5b89e41SKrzysztof Hałasa 	default:
1370ad7eab2aSArnd Bergmann 		return hdlc_ioctl(dev, ifs);
1371f5b89e41SKrzysztof Hałasa 	}
1372f5b89e41SKrzysztof Hałasa }
1373f5b89e41SKrzysztof Hałasa 
1374f5b89e41SKrzysztof Hałasa /*****************************************************************************
1375f5b89e41SKrzysztof Hałasa  * initialization
1376f5b89e41SKrzysztof Hałasa  ****************************************************************************/
1377f5b89e41SKrzysztof Hałasa 
1378991990a1SKrzysztof Hałasa static const struct net_device_ops hss_hdlc_ops = {
1379991990a1SKrzysztof Hałasa 	.ndo_open       = hss_hdlc_open,
1380991990a1SKrzysztof Hałasa 	.ndo_stop       = hss_hdlc_close,
1381991990a1SKrzysztof Hałasa 	.ndo_start_xmit = hdlc_start_xmit,
1382ad7eab2aSArnd Bergmann 	.ndo_siocwandev = hss_hdlc_ioctl,
1383991990a1SKrzysztof Hałasa };
1384991990a1SKrzysztof Hałasa 
1385*35aefaadSLinus Walleij static int ixp4xx_hss_probe(struct platform_device *pdev)
1386f5b89e41SKrzysztof Hałasa {
1387*35aefaadSLinus Walleij 	struct of_phandle_args queue_spec;
1388*35aefaadSLinus Walleij 	struct of_phandle_args npe_spec;
1389*35aefaadSLinus Walleij 	struct device *dev = &pdev->dev;
1390*35aefaadSLinus Walleij 	struct net_device *ndev;
1391*35aefaadSLinus Walleij 	struct device_node *np;
1392f5b89e41SKrzysztof Hałasa 	struct port *port;
1393f5b89e41SKrzysztof Hałasa 	hdlc_device *hdlc;
1394f5b89e41SKrzysztof Hałasa 	int err;
1395f5b89e41SKrzysztof Hałasa 
1396*35aefaadSLinus Walleij 	np = dev->of_node;
1397*35aefaadSLinus Walleij 
1398*35aefaadSLinus Walleij 	port = devm_kzalloc(dev, sizeof(*port), GFP_KERNEL);
139999ebe65eSPeng Li 	if (!port)
1400f5b89e41SKrzysztof Hałasa 		return -ENOMEM;
1401f5b89e41SKrzysztof Hałasa 
1402*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intel,npe-handle", 1, 0,
1403*35aefaadSLinus Walleij 					       &npe_spec);
1404*35aefaadSLinus Walleij 	if (err)
1405*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no NPE engine specified\n");
1406*35aefaadSLinus Walleij 	/* NPE ID 0x00, 0x10, 0x20... */
1407*35aefaadSLinus Walleij 	port->npe = npe_request(npe_spec.args[0] << 4);
140899ebe65eSPeng Li 	if (!port->npe) {
1409*35aefaadSLinus Walleij 		dev_err(dev, "unable to obtain NPE instance\n");
1410*35aefaadSLinus Walleij 		return -ENODEV;
1411f5b89e41SKrzysztof Hałasa 	}
1412f5b89e41SKrzysztof Hałasa 
1413*35aefaadSLinus Walleij 	/* Get the TX ready queue as resource from queue manager */
1414*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intek,queue-chl-txready", 1, 0,
1415*35aefaadSLinus Walleij 					       &queue_spec);
1416*35aefaadSLinus Walleij 	if (err)
1417*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no txready queue phandle\n");
1418*35aefaadSLinus Walleij 	port->txreadyq = queue_spec.args[0];
1419*35aefaadSLinus Walleij 	/* Get the RX trig queue as resource from queue manager */
1420*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intek,queue-chl-rxtrig", 1, 0,
1421*35aefaadSLinus Walleij 					       &queue_spec);
1422*35aefaadSLinus Walleij 	if (err)
1423*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no rxtrig queue phandle\n");
1424*35aefaadSLinus Walleij 	port->rxtrigq = queue_spec.args[0];
1425*35aefaadSLinus Walleij 	/* Get the RX queue as resource from queue manager */
1426*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-rx", 1, 0,
1427*35aefaadSLinus Walleij 					       &queue_spec);
1428*35aefaadSLinus Walleij 	if (err)
1429*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no RX queue phandle\n");
1430*35aefaadSLinus Walleij 	port->rxq = queue_spec.args[0];
1431*35aefaadSLinus Walleij 	/* Get the TX queue as resource from queue manager */
1432*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-tx", 1, 0,
1433*35aefaadSLinus Walleij 					       &queue_spec);
1434*35aefaadSLinus Walleij 	if (err)
1435*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no RX queue phandle\n");
1436*35aefaadSLinus Walleij 	port->txq = queue_spec.args[0];
1437*35aefaadSLinus Walleij 	/* Get the RX free queue as resource from queue manager */
1438*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-rxfree", 1, 0,
1439*35aefaadSLinus Walleij 					       &queue_spec);
1440*35aefaadSLinus Walleij 	if (err)
1441*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no RX free queue phandle\n");
1442*35aefaadSLinus Walleij 	port->rxfreeq = queue_spec.args[0];
1443*35aefaadSLinus Walleij 	/* Get the TX done queue as resource from queue manager */
1444*35aefaadSLinus Walleij 	err = of_parse_phandle_with_fixed_args(np, "intek,queue-pkt-txdone", 1, 0,
1445*35aefaadSLinus Walleij 					       &queue_spec);
1446*35aefaadSLinus Walleij 	if (err)
1447*35aefaadSLinus Walleij 		return dev_err_probe(dev, err, "no TX done queue phandle\n");
1448*35aefaadSLinus Walleij 	port->txdoneq = queue_spec.args[0];
1449*35aefaadSLinus Walleij 
1450*35aefaadSLinus Walleij 	/* Obtain all the line control GPIOs */
1451*35aefaadSLinus Walleij 	port->cts = devm_gpiod_get(dev, "cts", GPIOD_OUT_LOW);
1452*35aefaadSLinus Walleij 	if (IS_ERR(port->cts))
1453*35aefaadSLinus Walleij 		return dev_err_probe(dev, PTR_ERR(port->cts), "unable to get CTS GPIO\n");
1454*35aefaadSLinus Walleij 	port->rts = devm_gpiod_get(dev, "rts", GPIOD_OUT_LOW);
1455*35aefaadSLinus Walleij 	if (IS_ERR(port->rts))
1456*35aefaadSLinus Walleij 		return dev_err_probe(dev, PTR_ERR(port->rts), "unable to get RTS GPIO\n");
1457*35aefaadSLinus Walleij 	port->dcd = devm_gpiod_get(dev, "dcd", GPIOD_IN);
1458*35aefaadSLinus Walleij 	if (IS_ERR(port->dcd))
1459*35aefaadSLinus Walleij 		return dev_err_probe(dev, PTR_ERR(port->dcd), "unable to get DCD GPIO\n");
1460*35aefaadSLinus Walleij 	port->dtr = devm_gpiod_get(dev, "dtr", GPIOD_OUT_LOW);
1461*35aefaadSLinus Walleij 	if (IS_ERR(port->dtr))
1462*35aefaadSLinus Walleij 		return dev_err_probe(dev, PTR_ERR(port->dtr), "unable to get DTR GPIO\n");
1463*35aefaadSLinus Walleij 	port->clk_internal = devm_gpiod_get(dev, "clk-internal", GPIOD_OUT_LOW);
1464*35aefaadSLinus Walleij 	if (IS_ERR(port->clk_internal))
1465*35aefaadSLinus Walleij 		return dev_err_probe(dev, PTR_ERR(port->clk_internal),
1466*35aefaadSLinus Walleij 				     "unable to get CLK internal GPIO\n");
1467*35aefaadSLinus Walleij 
1468*35aefaadSLinus Walleij 	ndev = alloc_hdlcdev(port);
146999ebe65eSPeng Li 	port->netdev = alloc_hdlcdev(port);
147099ebe65eSPeng Li 	if (!port->netdev) {
1471f5b89e41SKrzysztof Hałasa 		err = -ENOMEM;
1472f5b89e41SKrzysztof Hałasa 		goto err_plat;
1473f5b89e41SKrzysztof Hałasa 	}
1474f5b89e41SKrzysztof Hałasa 
1475*35aefaadSLinus Walleij 	SET_NETDEV_DEV(ndev, &pdev->dev);
1476*35aefaadSLinus Walleij 	hdlc = dev_to_hdlc(ndev);
1477f5b89e41SKrzysztof Hałasa 	hdlc->attach = hss_hdlc_attach;
1478f5b89e41SKrzysztof Hałasa 	hdlc->xmit = hss_hdlc_xmit;
1479*35aefaadSLinus Walleij 	ndev->netdev_ops = &hss_hdlc_ops;
1480*35aefaadSLinus Walleij 	ndev->tx_queue_len = 100;
1481f5b89e41SKrzysztof Hałasa 	port->clock_type = CLOCK_EXT;
14825dbc4650SKrzysztof Halasa 	port->clock_rate = 0;
14835dbc4650SKrzysztof Halasa 	port->clock_reg = CLK42X_SPEED_2048KHZ;
1484f5b89e41SKrzysztof Hałasa 	port->id = pdev->id;
1485f5b89e41SKrzysztof Hałasa 	port->dev = &pdev->dev;
1486*35aefaadSLinus Walleij 	netif_napi_add(ndev, &port->napi, hss_hdlc_poll, NAPI_WEIGHT);
1487f5b89e41SKrzysztof Hałasa 
1488*35aefaadSLinus Walleij 	err = register_hdlc_device(ndev);
148999ebe65eSPeng Li 	if (err)
1490f5b89e41SKrzysztof Hałasa 		goto err_free_netdev;
1491f5b89e41SKrzysztof Hałasa 
1492f5b89e41SKrzysztof Hałasa 	platform_set_drvdata(pdev, port);
1493f5b89e41SKrzysztof Hałasa 
1494*35aefaadSLinus Walleij 	netdev_info(ndev, "initialized\n");
1495f5b89e41SKrzysztof Hałasa 	return 0;
1496f5b89e41SKrzysztof Hałasa 
1497f5b89e41SKrzysztof Hałasa err_free_netdev:
1498*35aefaadSLinus Walleij 	free_netdev(ndev);
1499f5b89e41SKrzysztof Hałasa err_plat:
1500f5b89e41SKrzysztof Hałasa 	npe_release(port->npe);
1501f5b89e41SKrzysztof Hałasa 	return err;
1502f5b89e41SKrzysztof Hałasa }
1503f5b89e41SKrzysztof Hałasa 
1504*35aefaadSLinus Walleij static int ixp4xx_hss_remove(struct platform_device *pdev)
1505f5b89e41SKrzysztof Hałasa {
1506f5b89e41SKrzysztof Hałasa 	struct port *port = platform_get_drvdata(pdev);
1507f5b89e41SKrzysztof Hałasa 
1508f5b89e41SKrzysztof Hałasa 	unregister_hdlc_device(port->netdev);
1509f5b89e41SKrzysztof Hałasa 	free_netdev(port->netdev);
1510f5b89e41SKrzysztof Hałasa 	npe_release(port->npe);
1511f5b89e41SKrzysztof Hałasa 	kfree(port);
1512f5b89e41SKrzysztof Hałasa 	return 0;
1513f5b89e41SKrzysztof Hałasa }
1514f5b89e41SKrzysztof Hałasa 
1515f5b89e41SKrzysztof Hałasa static struct platform_driver ixp4xx_hss_driver = {
1516f5b89e41SKrzysztof Hałasa 	.driver.name	= DRV_NAME,
1517*35aefaadSLinus Walleij 	.probe		= ixp4xx_hss_probe,
1518*35aefaadSLinus Walleij 	.remove		= ixp4xx_hss_remove,
1519f5b89e41SKrzysztof Hałasa };
1520f5b89e41SKrzysztof Hałasa 
1521f5b89e41SKrzysztof Hałasa static int __init hss_init_module(void)
1522f5b89e41SKrzysztof Hałasa {
1523f5b89e41SKrzysztof Hałasa 	if ((ixp4xx_read_feature_bits() &
1524f5b89e41SKrzysztof Hałasa 	     (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS)) !=
1525f5b89e41SKrzysztof Hałasa 	    (IXP4XX_FEATURE_HDLC | IXP4XX_FEATURE_HSS))
15263ba8c792SKrzysztof Hałasa 		return -ENODEV;
1527f5b89e41SKrzysztof Hałasa 
1528f5b89e41SKrzysztof Hałasa 	return platform_driver_register(&ixp4xx_hss_driver);
1529f5b89e41SKrzysztof Hałasa }
1530f5b89e41SKrzysztof Hałasa 
1531f5b89e41SKrzysztof Hałasa static void __exit hss_cleanup_module(void)
1532f5b89e41SKrzysztof Hałasa {
1533f5b89e41SKrzysztof Hałasa 	platform_driver_unregister(&ixp4xx_hss_driver);
1534f5b89e41SKrzysztof Hałasa }
1535f5b89e41SKrzysztof Hałasa 
1536f5b89e41SKrzysztof Hałasa MODULE_AUTHOR("Krzysztof Halasa");
1537f5b89e41SKrzysztof Hałasa MODULE_DESCRIPTION("Intel IXP4xx HSS driver");
1538f5b89e41SKrzysztof Hałasa MODULE_LICENSE("GPL v2");
1539f5b89e41SKrzysztof Hałasa MODULE_ALIAS("platform:ixp4xx_hss");
1540f5b89e41SKrzysztof Hałasa module_init(hss_init_module);
1541f5b89e41SKrzysztof Hałasa module_exit(hss_cleanup_module);
1542