196ed82ccSMaciej W. Rozycki /* SPDX-License-Identifier: GPL-2.0+ */ 261414f5eSMaciej W. Rozycki /* FDDI network adapter driver for DEC FDDIcontroller 700/700-C devices. 361414f5eSMaciej W. Rozycki * 461414f5eSMaciej W. Rozycki * Copyright (c) 2018 Maciej W. Rozycki 561414f5eSMaciej W. Rozycki * 661414f5eSMaciej W. Rozycki * This program is free software; you can redistribute it and/or 761414f5eSMaciej W. Rozycki * modify it under the terms of the GNU General Public License 861414f5eSMaciej W. Rozycki * as published by the Free Software Foundation; either version 961414f5eSMaciej W. Rozycki * 2 of the License, or (at your option) any later version. 1061414f5eSMaciej W. Rozycki * 1161414f5eSMaciej W. Rozycki * References: 1261414f5eSMaciej W. Rozycki * 1361414f5eSMaciej W. Rozycki * Dave Sawyer & Phil Weeks & Frank Itkowsky, 1461414f5eSMaciej W. Rozycki * "DEC FDDIcontroller 700 Port Specification", 1561414f5eSMaciej W. Rozycki * Revision 1.1, Digital Equipment Corporation 1661414f5eSMaciej W. Rozycki */ 1761414f5eSMaciej W. Rozycki 1861414f5eSMaciej W. Rozycki #include <linux/compiler.h> 1961414f5eSMaciej W. Rozycki #include <linux/if_fddi.h> 2061414f5eSMaciej W. Rozycki #include <linux/spinlock.h> 2161414f5eSMaciej W. Rozycki #include <linux/timer.h> 2261414f5eSMaciej W. Rozycki #include <linux/types.h> 2361414f5eSMaciej W. Rozycki 2461414f5eSMaciej W. Rozycki /* IOmem register offsets. */ 2561414f5eSMaciej W. Rozycki #define FZA_REG_BASE 0x100000 /* register base address */ 2661414f5eSMaciej W. Rozycki #define FZA_REG_RESET 0x100200 /* reset, r/w */ 2761414f5eSMaciej W. Rozycki #define FZA_REG_INT_EVENT 0x100400 /* interrupt event, r/w1c */ 2861414f5eSMaciej W. Rozycki #define FZA_REG_STATUS 0x100402 /* status, r/o */ 2961414f5eSMaciej W. Rozycki #define FZA_REG_INT_MASK 0x100404 /* interrupt mask, r/w */ 3061414f5eSMaciej W. Rozycki #define FZA_REG_CONTROL_A 0x100500 /* control A, r/w1s */ 3161414f5eSMaciej W. Rozycki #define FZA_REG_CONTROL_B 0x100502 /* control B, r/w */ 3261414f5eSMaciej W. Rozycki 3361414f5eSMaciej W. Rozycki /* Reset register constants. Bits 1:0 are r/w, others are fixed at 0. */ 3461414f5eSMaciej W. Rozycki #define FZA_RESET_DLU 0x0002 /* OR with INIT to blast flash memory */ 3561414f5eSMaciej W. Rozycki #define FZA_RESET_INIT 0x0001 /* switch into the reset state */ 3661414f5eSMaciej W. Rozycki #define FZA_RESET_CLR 0x0000 /* run self-test and return to work */ 3761414f5eSMaciej W. Rozycki 3861414f5eSMaciej W. Rozycki /* Interrupt event register constants. All bits are r/w1c. */ 3961414f5eSMaciej W. Rozycki #define FZA_EVENT_DLU_DONE 0x0800 /* flash memory write complete */ 4061414f5eSMaciej W. Rozycki #define FZA_EVENT_FLUSH_TX 0x0400 /* transmit ring flush request */ 4161414f5eSMaciej W. Rozycki #define FZA_EVENT_PM_PARITY_ERR 0x0200 /* onboard packet memory parity err */ 4261414f5eSMaciej W. Rozycki #define FZA_EVENT_HB_PARITY_ERR 0x0100 /* host bus parity error */ 4361414f5eSMaciej W. Rozycki #define FZA_EVENT_NXM_ERR 0x0080 /* non-existent memory access error; 4461414f5eSMaciej W. Rozycki * also raised for unaligned and 4561414f5eSMaciej W. Rozycki * unsupported partial-word accesses 4661414f5eSMaciej W. Rozycki */ 4761414f5eSMaciej W. Rozycki #define FZA_EVENT_LINK_ST_CHG 0x0040 /* link status change */ 4861414f5eSMaciej W. Rozycki #define FZA_EVENT_STATE_CHG 0x0020 /* adapter state change */ 4961414f5eSMaciej W. Rozycki #define FZA_EVENT_UNS_POLL 0x0010 /* unsolicited event service request */ 5061414f5eSMaciej W. Rozycki #define FZA_EVENT_CMD_DONE 0x0008 /* command done ack */ 5161414f5eSMaciej W. Rozycki #define FZA_EVENT_SMT_TX_POLL 0x0004 /* SMT frame transmit request */ 5261414f5eSMaciej W. Rozycki #define FZA_EVENT_RX_POLL 0x0002 /* receive request (packet avail.) */ 5361414f5eSMaciej W. Rozycki #define FZA_EVENT_TX_DONE 0x0001 /* RMC transmit done ack */ 5461414f5eSMaciej W. Rozycki 5561414f5eSMaciej W. Rozycki /* Status register constants. All bits are r/o. */ 5661414f5eSMaciej W. Rozycki #define FZA_STATUS_DLU_SHIFT 0xc /* down line upgrade status bits */ 5761414f5eSMaciej W. Rozycki #define FZA_STATUS_DLU_MASK 0x03 5861414f5eSMaciej W. Rozycki #define FZA_STATUS_LINK_SHIFT 0xb /* link status bits */ 5961414f5eSMaciej W. Rozycki #define FZA_STATUS_LINK_MASK 0x01 6061414f5eSMaciej W. Rozycki #define FZA_STATUS_STATE_SHIFT 0x8 /* adapter state bits */ 6161414f5eSMaciej W. Rozycki #define FZA_STATUS_STATE_MASK 0x07 6261414f5eSMaciej W. Rozycki #define FZA_STATUS_HALT_SHIFT 0x0 /* halt reason bits */ 6361414f5eSMaciej W. Rozycki #define FZA_STATUS_HALT_MASK 0xff 6461414f5eSMaciej W. Rozycki #define FZA_STATUS_TEST_SHIFT 0x0 /* test failure bits */ 6561414f5eSMaciej W. Rozycki #define FZA_STATUS_TEST_MASK 0xff 6661414f5eSMaciej W. Rozycki 6761414f5eSMaciej W. Rozycki #define FZA_STATUS_GET_DLU(x) (((x) >> FZA_STATUS_DLU_SHIFT) & \ 6861414f5eSMaciej W. Rozycki FZA_STATUS_DLU_MASK) 6961414f5eSMaciej W. Rozycki #define FZA_STATUS_GET_LINK(x) (((x) >> FZA_STATUS_LINK_SHIFT) & \ 7061414f5eSMaciej W. Rozycki FZA_STATUS_LINK_MASK) 7161414f5eSMaciej W. Rozycki #define FZA_STATUS_GET_STATE(x) (((x) >> FZA_STATUS_STATE_SHIFT) & \ 7261414f5eSMaciej W. Rozycki FZA_STATUS_STATE_MASK) 7361414f5eSMaciej W. Rozycki #define FZA_STATUS_GET_HALT(x) (((x) >> FZA_STATUS_HALT_SHIFT) & \ 7461414f5eSMaciej W. Rozycki FZA_STATUS_HALT_MASK) 7561414f5eSMaciej W. Rozycki #define FZA_STATUS_GET_TEST(x) (((x) >> FZA_STATUS_TEST_SHIFT) & \ 7661414f5eSMaciej W. Rozycki FZA_STATUS_TEST_MASK) 7761414f5eSMaciej W. Rozycki 7861414f5eSMaciej W. Rozycki #define FZA_DLU_FAILURE 0x0 /* DLU catastrophic error; brain dead */ 7961414f5eSMaciej W. Rozycki #define FZA_DLU_ERROR 0x1 /* DLU error; old firmware intact */ 8061414f5eSMaciej W. Rozycki #define FZA_DLU_SUCCESS 0x2 /* DLU OK; new firmware loaded */ 8161414f5eSMaciej W. Rozycki 8261414f5eSMaciej W. Rozycki #define FZA_LINK_OFF 0x0 /* link unavailable */ 8361414f5eSMaciej W. Rozycki #define FZA_LINK_ON 0x1 /* link available */ 8461414f5eSMaciej W. Rozycki 8561414f5eSMaciej W. Rozycki #define FZA_STATE_RESET 0x0 /* resetting */ 8661414f5eSMaciej W. Rozycki #define FZA_STATE_UNINITIALIZED 0x1 /* after a reset */ 8761414f5eSMaciej W. Rozycki #define FZA_STATE_INITIALIZED 0x2 /* initialized */ 8861414f5eSMaciej W. Rozycki #define FZA_STATE_RUNNING 0x3 /* running (link active) */ 8961414f5eSMaciej W. Rozycki #define FZA_STATE_MAINTENANCE 0x4 /* running (link looped back) */ 9061414f5eSMaciej W. Rozycki #define FZA_STATE_HALTED 0x5 /* halted (error condition) */ 9161414f5eSMaciej W. Rozycki 9261414f5eSMaciej W. Rozycki #define FZA_HALT_UNKNOWN 0x00 /* unknown reason */ 9361414f5eSMaciej W. Rozycki #define FZA_HALT_HOST 0x01 /* host-directed HALT */ 9461414f5eSMaciej W. Rozycki #define FZA_HALT_HB_PARITY 0x02 /* host bus parity error */ 9561414f5eSMaciej W. Rozycki #define FZA_HALT_NXM 0x03 /* adapter non-existent memory ref. */ 9661414f5eSMaciej W. Rozycki #define FZA_HALT_SW 0x04 /* adapter software fault */ 9761414f5eSMaciej W. Rozycki #define FZA_HALT_HW 0x05 /* adapter hardware fault */ 9861414f5eSMaciej W. Rozycki #define FZA_HALT_PC_TRACE 0x06 /* PC Trace path test */ 9961414f5eSMaciej W. Rozycki #define FZA_HALT_DLSW 0x07 /* data link software fault */ 10061414f5eSMaciej W. Rozycki #define FZA_HALT_DLHW 0x08 /* data link hardware fault */ 10161414f5eSMaciej W. Rozycki 10261414f5eSMaciej W. Rozycki #define FZA_TEST_FATAL 0x00 /* self-test catastrophic failure */ 10361414f5eSMaciej W. Rozycki #define FZA_TEST_68K 0x01 /* 68000 CPU */ 10461414f5eSMaciej W. Rozycki #define FZA_TEST_SRAM_BWADDR 0x02 /* SRAM byte/word address */ 10561414f5eSMaciej W. Rozycki #define FZA_TEST_SRAM_DBUS 0x03 /* SRAM data bus */ 10661414f5eSMaciej W. Rozycki #define FZA_TEST_SRAM_STUCK1 0x04 /* SRAM stuck-at range 1 */ 10761414f5eSMaciej W. Rozycki #define FZA_TEST_SRAM_STUCK2 0x05 /* SRAM stuck-at range 2 */ 10861414f5eSMaciej W. Rozycki #define FZA_TEST_SRAM_COUPL1 0x06 /* SRAM coupling range 1 */ 10961414f5eSMaciej W. Rozycki #define FZA_TEST_SRAM_COUPL2 0x07 /* SRAM coupling */ 11061414f5eSMaciej W. Rozycki #define FZA_TEST_FLASH_CRC 0x08 /* Flash CRC */ 11161414f5eSMaciej W. Rozycki #define FZA_TEST_ROM 0x09 /* option ROM */ 11261414f5eSMaciej W. Rozycki #define FZA_TEST_PHY_CSR 0x0a /* PHY CSR */ 11361414f5eSMaciej W. Rozycki #define FZA_TEST_MAC_BIST 0x0b /* MAC BiST */ 11461414f5eSMaciej W. Rozycki #define FZA_TEST_MAC_CSR 0x0c /* MAC CSR */ 11561414f5eSMaciej W. Rozycki #define FZA_TEST_MAC_ADDR_UNIQ 0x0d /* MAC unique address */ 11661414f5eSMaciej W. Rozycki #define FZA_TEST_ELM_BIST 0x0e /* ELM BiST */ 11761414f5eSMaciej W. Rozycki #define FZA_TEST_ELM_CSR 0x0f /* ELM CSR */ 11861414f5eSMaciej W. Rozycki #define FZA_TEST_ELM_ADDR_UNIQ 0x10 /* ELM unique address */ 11961414f5eSMaciej W. Rozycki #define FZA_TEST_CAM 0x11 /* CAM */ 12061414f5eSMaciej W. Rozycki #define FZA_TEST_NIROM 0x12 /* NI ROM checksum */ 12161414f5eSMaciej W. Rozycki #define FZA_TEST_SC_LOOP 0x13 /* SC loopback packet */ 12261414f5eSMaciej W. Rozycki #define FZA_TEST_LM_LOOP 0x14 /* LM loopback packet */ 12361414f5eSMaciej W. Rozycki #define FZA_TEST_EB_LOOP 0x15 /* EB loopback packet */ 12461414f5eSMaciej W. Rozycki #define FZA_TEST_SC_LOOP_BYPS 0x16 /* SC bypass loopback packet */ 12561414f5eSMaciej W. Rozycki #define FZA_TEST_LM_LOOP_LOCAL 0x17 /* LM local loopback packet */ 12661414f5eSMaciej W. Rozycki #define FZA_TEST_EB_LOOP_LOCAL 0x18 /* EB local loopback packet */ 12761414f5eSMaciej W. Rozycki #define FZA_TEST_CDC_LOOP 0x19 /* CDC loopback packet */ 12861414f5eSMaciej W. Rozycki #define FZA_TEST_FIBER_LOOP 0x1A /* FIBER loopback packet */ 12961414f5eSMaciej W. Rozycki #define FZA_TEST_CAM_MATCH_LOOP 0x1B /* CAM match packet loopback */ 13061414f5eSMaciej W. Rozycki #define FZA_TEST_68K_IRQ_STUCK 0x1C /* 68000 interrupt line stuck-at */ 13161414f5eSMaciej W. Rozycki #define FZA_TEST_IRQ_PRESENT 0x1D /* interrupt present register */ 13261414f5eSMaciej W. Rozycki #define FZA_TEST_RMC_BIST 0x1E /* RMC BiST */ 13361414f5eSMaciej W. Rozycki #define FZA_TEST_RMC_CSR 0x1F /* RMC CSR */ 13461414f5eSMaciej W. Rozycki #define FZA_TEST_RMC_ADDR_UNIQ 0x20 /* RMC unique address */ 13561414f5eSMaciej W. Rozycki #define FZA_TEST_PM_DPATH 0x21 /* packet memory data path */ 13661414f5eSMaciej W. Rozycki #define FZA_TEST_PM_ADDR 0x22 /* packet memory address */ 13761414f5eSMaciej W. Rozycki #define FZA_TEST_RES_23 0x23 /* reserved */ 13861414f5eSMaciej W. Rozycki #define FZA_TEST_PM_DESC 0x24 /* packet memory descriptor */ 13961414f5eSMaciej W. Rozycki #define FZA_TEST_PM_OWN 0x25 /* packet memory own bit */ 14061414f5eSMaciej W. Rozycki #define FZA_TEST_PM_PARITY 0x26 /* packet memory parity */ 14161414f5eSMaciej W. Rozycki #define FZA_TEST_PM_BSWAP 0x27 /* packet memory byte swap */ 14261414f5eSMaciej W. Rozycki #define FZA_TEST_PM_WSWAP 0x28 /* packet memory word swap */ 14361414f5eSMaciej W. Rozycki #define FZA_TEST_PM_REF 0x29 /* packet memory refresh */ 14461414f5eSMaciej W. Rozycki #define FZA_TEST_PM_CSR 0x2A /* PM CSR */ 14561414f5eSMaciej W. Rozycki #define FZA_TEST_PORT_STATUS 0x2B /* port status register */ 14661414f5eSMaciej W. Rozycki #define FZA_TEST_HOST_IRQMASK 0x2C /* host interrupt mask */ 14761414f5eSMaciej W. Rozycki #define FZA_TEST_TIMER_IRQ1 0x2D /* RTOS timer */ 14861414f5eSMaciej W. Rozycki #define FZA_TEST_FORCE_IRQ1 0x2E /* force RTOS IRQ1 */ 14961414f5eSMaciej W. Rozycki #define FZA_TEST_TIMER_IRQ5 0x2F /* IRQ5 backoff timer */ 15061414f5eSMaciej W. Rozycki #define FZA_TEST_FORCE_IRQ5 0x30 /* force IRQ5 */ 15161414f5eSMaciej W. Rozycki #define FZA_TEST_RES_31 0x31 /* reserved */ 15261414f5eSMaciej W. Rozycki #define FZA_TEST_IC_PRIO 0x32 /* interrupt controller priority */ 15361414f5eSMaciej W. Rozycki #define FZA_TEST_PM_FULL 0x33 /* full packet memory */ 15461414f5eSMaciej W. Rozycki #define FZA_TEST_PMI_DMA 0x34 /* PMI DMA */ 15561414f5eSMaciej W. Rozycki 15661414f5eSMaciej W. Rozycki /* Interrupt mask register constants. All bits are r/w. */ 15761414f5eSMaciej W. Rozycki #define FZA_MASK_RESERVED 0xf000 /* unused */ 15861414f5eSMaciej W. Rozycki #define FZA_MASK_DLU_DONE 0x0800 /* flash memory write complete */ 15961414f5eSMaciej W. Rozycki #define FZA_MASK_FLUSH_TX 0x0400 /* transmit ring flush request */ 16061414f5eSMaciej W. Rozycki #define FZA_MASK_PM_PARITY_ERR 0x0200 /* onboard packet memory parity error 16161414f5eSMaciej W. Rozycki */ 16261414f5eSMaciej W. Rozycki #define FZA_MASK_HB_PARITY_ERR 0x0100 /* host bus parity error */ 16361414f5eSMaciej W. Rozycki #define FZA_MASK_NXM_ERR 0x0080 /* adapter non-existent memory 16461414f5eSMaciej W. Rozycki * reference 16561414f5eSMaciej W. Rozycki */ 16661414f5eSMaciej W. Rozycki #define FZA_MASK_LINK_ST_CHG 0x0040 /* link status change */ 16761414f5eSMaciej W. Rozycki #define FZA_MASK_STATE_CHG 0x0020 /* adapter state change */ 16861414f5eSMaciej W. Rozycki #define FZA_MASK_UNS_POLL 0x0010 /* unsolicited event service request */ 16961414f5eSMaciej W. Rozycki #define FZA_MASK_CMD_DONE 0x0008 /* command ring entry processed */ 17061414f5eSMaciej W. Rozycki #define FZA_MASK_SMT_TX_POLL 0x0004 /* SMT frame transmit request */ 17161414f5eSMaciej W. Rozycki #define FZA_MASK_RCV_POLL 0x0002 /* receive request (packet available) 17261414f5eSMaciej W. Rozycki */ 17361414f5eSMaciej W. Rozycki #define FZA_MASK_TX_DONE 0x0001 /* RMC transmit done acknowledge */ 17461414f5eSMaciej W. Rozycki 17561414f5eSMaciej W. Rozycki /* Which interrupts to receive: 0/1 is mask/unmask. */ 17661414f5eSMaciej W. Rozycki #define FZA_MASK_NONE 0x0000 17761414f5eSMaciej W. Rozycki #define FZA_MASK_NORMAL \ 17861414f5eSMaciej W. Rozycki ((~(FZA_MASK_RESERVED | FZA_MASK_DLU_DONE | \ 17961414f5eSMaciej W. Rozycki FZA_MASK_PM_PARITY_ERR | FZA_MASK_HB_PARITY_ERR | \ 18061414f5eSMaciej W. Rozycki FZA_MASK_NXM_ERR)) & 0xffff) 18161414f5eSMaciej W. Rozycki 18261414f5eSMaciej W. Rozycki /* Control A register constants. */ 18361414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_HB_PARITY_ERR 0x8000 /* host bus parity error */ 18461414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_NXM_ERR 0x4000 /* adapter non-existent memory 18561414f5eSMaciej W. Rozycki * reference 18661414f5eSMaciej W. Rozycki */ 18761414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_SMT_RX_OVFL 0x0040 /* SMT receive overflow */ 18861414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_FLUSH_DONE 0x0020 /* flush tx request complete */ 18961414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_SHUT 0x0010 /* turn the interface off */ 19061414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_HALT 0x0008 /* halt the controller */ 19161414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_CMD_POLL 0x0004 /* command ring poll */ 19261414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_SMT_RX_POLL 0x0002 /* SMT receive ring poll */ 19361414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_TX_POLL 0x0001 /* transmit poll */ 19461414f5eSMaciej W. Rozycki 19561414f5eSMaciej W. Rozycki /* Control B register constants. All bits are r/w. 19661414f5eSMaciej W. Rozycki * 19761414f5eSMaciej W. Rozycki * Possible values: 19861414f5eSMaciej W. Rozycki * 0x0000 after booting into REX, 19961414f5eSMaciej W. Rozycki * 0x0003 after issuing `boot #/mop'. 20061414f5eSMaciej W. Rozycki */ 20161414f5eSMaciej W. Rozycki #define FZA_CONTROL_B_CONSOLE 0x0002 /* OR with DRIVER for console 20261414f5eSMaciej W. Rozycki * (TC firmware) mode 20361414f5eSMaciej W. Rozycki */ 20461414f5eSMaciej W. Rozycki #define FZA_CONTROL_B_DRIVER 0x0001 /* driver mode */ 20561414f5eSMaciej W. Rozycki #define FZA_CONTROL_B_IDLE 0x0000 /* no driver installed */ 20661414f5eSMaciej W. Rozycki 20761414f5eSMaciej W. Rozycki #define FZA_RESET_PAD \ 20861414f5eSMaciej W. Rozycki (FZA_REG_RESET - FZA_REG_BASE) 20961414f5eSMaciej W. Rozycki #define FZA_INT_EVENT_PAD \ 21061414f5eSMaciej W. Rozycki (FZA_REG_INT_EVENT - FZA_REG_RESET - sizeof(u16)) 21161414f5eSMaciej W. Rozycki #define FZA_CONTROL_A_PAD \ 21261414f5eSMaciej W. Rozycki (FZA_REG_CONTROL_A - FZA_REG_INT_MASK - sizeof(u16)) 21361414f5eSMaciej W. Rozycki 21461414f5eSMaciej W. Rozycki /* Layout of registers. */ 21561414f5eSMaciej W. Rozycki struct fza_regs { 21661414f5eSMaciej W. Rozycki u8 pad0[FZA_RESET_PAD]; 21761414f5eSMaciej W. Rozycki u16 reset; /* reset register */ 21861414f5eSMaciej W. Rozycki u8 pad1[FZA_INT_EVENT_PAD]; 21961414f5eSMaciej W. Rozycki u16 int_event; /* interrupt event register */ 22061414f5eSMaciej W. Rozycki u16 status; /* status register */ 22161414f5eSMaciej W. Rozycki u16 int_mask; /* interrupt mask register */ 22261414f5eSMaciej W. Rozycki u8 pad2[FZA_CONTROL_A_PAD]; 22361414f5eSMaciej W. Rozycki u16 control_a; /* control A register */ 22461414f5eSMaciej W. Rozycki u16 control_b; /* control B register */ 22561414f5eSMaciej W. Rozycki }; 22661414f5eSMaciej W. Rozycki 22761414f5eSMaciej W. Rozycki /* Command descriptor ring entry. */ 22861414f5eSMaciej W. Rozycki struct fza_ring_cmd { 22961414f5eSMaciej W. Rozycki u32 cmd_own; /* bit 31: ownership, bits [30:0]: command */ 23061414f5eSMaciej W. Rozycki u32 stat; /* command status */ 23161414f5eSMaciej W. Rozycki u32 buffer; /* address of the buffer in the FZA space */ 23261414f5eSMaciej W. Rozycki u32 pad0; 23361414f5eSMaciej W. Rozycki }; 23461414f5eSMaciej W. Rozycki 23561414f5eSMaciej W. Rozycki #define FZA_RING_CMD 0x200400 /* command ring address */ 23661414f5eSMaciej W. Rozycki #define FZA_RING_CMD_SIZE 0x40 /* command descriptor ring 23761414f5eSMaciej W. Rozycki * size 238*5f5fae37SMaciej W. Rozycki */ 23961414f5eSMaciej W. Rozycki /* Command constants. */ 24061414f5eSMaciej W. Rozycki #define FZA_RING_CMD_MASK 0x7fffffff 24161414f5eSMaciej W. Rozycki #define FZA_RING_CMD_NOP 0x00000000 /* nop */ 24261414f5eSMaciej W. Rozycki #define FZA_RING_CMD_INIT 0x00000001 /* initialize */ 24361414f5eSMaciej W. Rozycki #define FZA_RING_CMD_MODCAM 0x00000002 /* modify CAM */ 24461414f5eSMaciej W. Rozycki #define FZA_RING_CMD_PARAM 0x00000003 /* set system parameters */ 24561414f5eSMaciej W. Rozycki #define FZA_RING_CMD_MODPROM 0x00000004 /* modify promiscuous mode */ 24661414f5eSMaciej W. Rozycki #define FZA_RING_CMD_SETCHAR 0x00000005 /* set link characteristics */ 24761414f5eSMaciej W. Rozycki #define FZA_RING_CMD_RDCNTR 0x00000006 /* read counters */ 24861414f5eSMaciej W. Rozycki #define FZA_RING_CMD_STATUS 0x00000007 /* get link status */ 24961414f5eSMaciej W. Rozycki #define FZA_RING_CMD_RDCAM 0x00000008 /* read CAM */ 25061414f5eSMaciej W. Rozycki 25161414f5eSMaciej W. Rozycki /* Command status constants. */ 25261414f5eSMaciej W. Rozycki #define FZA_RING_STAT_SUCCESS 0x00000000 25361414f5eSMaciej W. Rozycki 25461414f5eSMaciej W. Rozycki /* Unsolicited event descriptor ring entry. */ 25561414f5eSMaciej W. Rozycki struct fza_ring_uns { 25661414f5eSMaciej W. Rozycki u32 own; /* bit 31: ownership, bits [30:0]: reserved */ 25761414f5eSMaciej W. Rozycki u32 id; /* event ID */ 25861414f5eSMaciej W. Rozycki u32 buffer; /* address of the buffer in the FZA space */ 25961414f5eSMaciej W. Rozycki u32 pad0; /* reserved */ 26061414f5eSMaciej W. Rozycki }; 26161414f5eSMaciej W. Rozycki 26261414f5eSMaciej W. Rozycki #define FZA_RING_UNS 0x200800 /* unsolicited ring address */ 26361414f5eSMaciej W. Rozycki #define FZA_RING_UNS_SIZE 0x40 /* unsolicited descriptor ring 26461414f5eSMaciej W. Rozycki * size 26561414f5eSMaciej W. Rozycki */ 26661414f5eSMaciej W. Rozycki /* Unsolicited event constants. */ 26761414f5eSMaciej W. Rozycki #define FZA_RING_UNS_UND 0x00000000 /* undefined event ID */ 26861414f5eSMaciej W. Rozycki #define FZA_RING_UNS_INIT_IN 0x00000001 /* ring init initiated */ 26961414f5eSMaciej W. Rozycki #define FZA_RING_UNS_INIT_RX 0x00000002 /* ring init received */ 27061414f5eSMaciej W. Rozycki #define FZA_RING_UNS_BEAC_IN 0x00000003 /* ring beaconing initiated */ 27161414f5eSMaciej W. Rozycki #define FZA_RING_UNS_DUP_ADDR 0x00000004 /* duplicate address detected */ 27261414f5eSMaciej W. Rozycki #define FZA_RING_UNS_DUP_TOK 0x00000005 /* duplicate token detected */ 27361414f5eSMaciej W. Rozycki #define FZA_RING_UNS_PURG_ERR 0x00000006 /* ring purger error */ 27461414f5eSMaciej W. Rozycki #define FZA_RING_UNS_STRIP_ERR 0x00000007 /* bridge strip error */ 27561414f5eSMaciej W. Rozycki #define FZA_RING_UNS_OP_OSC 0x00000008 /* ring op oscillation */ 27661414f5eSMaciej W. Rozycki #define FZA_RING_UNS_BEAC_RX 0x00000009 /* directed beacon received */ 27761414f5eSMaciej W. Rozycki #define FZA_RING_UNS_PCT_IN 0x0000000a /* PC trace initiated */ 27861414f5eSMaciej W. Rozycki #define FZA_RING_UNS_PCT_RX 0x0000000b /* PC trace received */ 27961414f5eSMaciej W. Rozycki #define FZA_RING_UNS_TX_UNDER 0x0000000c /* transmit underrun */ 28061414f5eSMaciej W. Rozycki #define FZA_RING_UNS_TX_FAIL 0x0000000d /* transmit failure */ 28161414f5eSMaciej W. Rozycki #define FZA_RING_UNS_RX_OVER 0x0000000e /* receive overrun */ 28261414f5eSMaciej W. Rozycki 28361414f5eSMaciej W. Rozycki /* RMC (Ring Memory Control) transmit descriptor ring entry. */ 28461414f5eSMaciej W. Rozycki struct fza_ring_rmc_tx { 28561414f5eSMaciej W. Rozycki u32 rmc; /* RMC information */ 28661414f5eSMaciej W. Rozycki u32 avl; /* available for host (unused by RMC) */ 28761414f5eSMaciej W. Rozycki u32 own; /* bit 31: ownership, bits [30:0]: reserved */ 28861414f5eSMaciej W. Rozycki u32 pad0; /* reserved */ 28961414f5eSMaciej W. Rozycki }; 29061414f5eSMaciej W. Rozycki 29161414f5eSMaciej W. Rozycki #define FZA_TX_BUFFER_ADDR(x) (0x200000 | (((x) & 0xffff) << 5)) 29261414f5eSMaciej W. Rozycki #define FZA_TX_BUFFER_SIZE 512 29361414f5eSMaciej W. Rozycki struct fza_buffer_tx { 29461414f5eSMaciej W. Rozycki u32 data[FZA_TX_BUFFER_SIZE / sizeof(u32)]; 29561414f5eSMaciej W. Rozycki }; 29661414f5eSMaciej W. Rozycki 29761414f5eSMaciej W. Rozycki /* Transmit ring RMC constants. */ 29861414f5eSMaciej W. Rozycki #define FZA_RING_TX_SOP 0x80000000 /* start of packet */ 29961414f5eSMaciej W. Rozycki #define FZA_RING_TX_EOP 0x40000000 /* end of packet */ 30061414f5eSMaciej W. Rozycki #define FZA_RING_TX_DTP 0x20000000 /* discard this packet */ 30161414f5eSMaciej W. Rozycki #define FZA_RING_TX_VBC 0x10000000 /* valid buffer byte count */ 30261414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_MASK 0x0f000000 /* DMA completion code */ 30361414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_SUCCESS 0x01000000 /* transmit succeeded */ 30461414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_DTP_SOP 0x02000000 /* DTP set at SOP */ 30561414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_DTP 0x04000000 /* DTP set within packet */ 30661414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_ABORT 0x05000000 /* MAC-requested abort */ 30761414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_PARITY 0x06000000 /* xmit data parity error */ 30861414f5eSMaciej W. Rozycki #define FZA_RING_TX_DCC_UNDRRUN 0x07000000 /* transmit underrun */ 30961414f5eSMaciej W. Rozycki #define FZA_RING_TX_XPO_MASK 0x003fe000 /* transmit packet offset */ 31061414f5eSMaciej W. Rozycki 31161414f5eSMaciej W. Rozycki /* Host receive descriptor ring entry. */ 31261414f5eSMaciej W. Rozycki struct fza_ring_hst_rx { 31361414f5eSMaciej W. Rozycki u32 buf0_own; /* bit 31: ownership, bits [30:23]: unused, 31461414f5eSMaciej W. Rozycki * bits [22:0]: right-shifted address of the 31561414f5eSMaciej W. Rozycki * buffer in system memory (low buffer) 31661414f5eSMaciej W. Rozycki */ 31761414f5eSMaciej W. Rozycki u32 buffer1; /* bits [31:23]: unused, 31861414f5eSMaciej W. Rozycki * bits [22:0]: right-shifted address of the 31961414f5eSMaciej W. Rozycki * buffer in system memory (high buffer) 32061414f5eSMaciej W. Rozycki */ 32161414f5eSMaciej W. Rozycki u32 rmc; /* RMC information */ 32261414f5eSMaciej W. Rozycki u32 pad0; 32361414f5eSMaciej W. Rozycki }; 32461414f5eSMaciej W. Rozycki 32561414f5eSMaciej W. Rozycki #define FZA_RX_BUFFER_SIZE (4096 + 512) /* buffer length */ 32661414f5eSMaciej W. Rozycki 32761414f5eSMaciej W. Rozycki /* Receive ring RMC constants. */ 32861414f5eSMaciej W. Rozycki #define FZA_RING_RX_SOP 0x80000000 /* start of packet */ 32961414f5eSMaciej W. Rozycki #define FZA_RING_RX_EOP 0x40000000 /* end of packet */ 33061414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSC_MASK 0x38000000 /* # of frame status bits */ 33161414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSB_MASK 0x07c00000 /* frame status bits */ 33261414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSB_ERR 0x04000000 /* error detected */ 33361414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSB_ADDR 0x02000000 /* address recognized */ 33461414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSB_COP 0x01000000 /* frame copied */ 33561414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSB_F0 0x00800000 /* first additional flag */ 33661414f5eSMaciej W. Rozycki #define FZA_RING_RX_FSB_F1 0x00400000 /* second additional flag */ 33761414f5eSMaciej W. Rozycki #define FZA_RING_RX_BAD 0x00200000 /* bad packet */ 33861414f5eSMaciej W. Rozycki #define FZA_RING_RX_CRC 0x00100000 /* CRC error */ 33961414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_MASK 0x000e0000 /* MAC receive status bits */ 34061414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_OK 0x00000000 /* receive OK */ 34161414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_SADDR 0x00020000 /* source address matched */ 34261414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_DADDR 0x00040000 /* dest address not matched */ 34361414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_ABORT 0x00060000 /* RMC abort */ 34461414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_LENGTH 0x00080000 /* invalid length */ 34561414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_FRAG 0x000a0000 /* fragment */ 34661414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_FORMAT 0x000c0000 /* format error */ 34761414f5eSMaciej W. Rozycki #define FZA_RING_RX_RRR_RESET 0x000e0000 /* MAC reset */ 34861414f5eSMaciej W. Rozycki #define FZA_RING_RX_DA_MASK 0x00018000 /* daddr match status bits */ 34961414f5eSMaciej W. Rozycki #define FZA_RING_RX_DA_NONE 0x00000000 /* no match */ 35061414f5eSMaciej W. Rozycki #define FZA_RING_RX_DA_PROM 0x00008000 /* promiscuous match */ 35161414f5eSMaciej W. Rozycki #define FZA_RING_RX_DA_CAM 0x00010000 /* CAM entry match */ 35261414f5eSMaciej W. Rozycki #define FZA_RING_RX_DA_LOCAL 0x00018000 /* link addr or LLC bcast */ 35361414f5eSMaciej W. Rozycki #define FZA_RING_RX_SA_MASK 0x00006000 /* saddr match status bits */ 35461414f5eSMaciej W. Rozycki #define FZA_RING_RX_SA_NONE 0x00000000 /* no match */ 35561414f5eSMaciej W. Rozycki #define FZA_RING_RX_SA_ALIAS 0x00002000 /* alias address match */ 35661414f5eSMaciej W. Rozycki #define FZA_RING_RX_SA_CAM 0x00004000 /* CAM entry match */ 35761414f5eSMaciej W. Rozycki #define FZA_RING_RX_SA_LOCAL 0x00006000 /* link address match */ 35861414f5eSMaciej W. Rozycki 35961414f5eSMaciej W. Rozycki /* SMT (Station Management) transmit/receive descriptor ring entry. */ 36061414f5eSMaciej W. Rozycki struct fza_ring_smt { 36161414f5eSMaciej W. Rozycki u32 own; /* bit 31: ownership, bits [30:0]: unused */ 36261414f5eSMaciej W. Rozycki u32 rmc; /* RMC information */ 36361414f5eSMaciej W. Rozycki u32 buffer; /* address of the buffer */ 36461414f5eSMaciej W. Rozycki u32 pad0; /* reserved */ 36561414f5eSMaciej W. Rozycki }; 36661414f5eSMaciej W. Rozycki 36761414f5eSMaciej W. Rozycki /* Ownership constants. 36861414f5eSMaciej W. Rozycki * 36961414f5eSMaciej W. Rozycki * Only an owner is permitted to process a given ring entry. 37061414f5eSMaciej W. Rozycki * RMC transmit ring meanings are reversed. 37161414f5eSMaciej W. Rozycki */ 37261414f5eSMaciej W. Rozycki #define FZA_RING_OWN_MASK 0x80000000 37361414f5eSMaciej W. Rozycki #define FZA_RING_OWN_FZA 0x00000000 /* permit FZA, forbid host */ 37461414f5eSMaciej W. Rozycki #define FZA_RING_OWN_HOST 0x80000000 /* permit host, forbid FZA */ 37561414f5eSMaciej W. Rozycki #define FZA_RING_TX_OWN_RMC 0x80000000 /* permit RMC, forbid host */ 37661414f5eSMaciej W. Rozycki #define FZA_RING_TX_OWN_HOST 0x00000000 /* permit host, forbid RMC */ 37761414f5eSMaciej W. Rozycki 37861414f5eSMaciej W. Rozycki /* RMC constants. */ 37961414f5eSMaciej W. Rozycki #define FZA_RING_PBC_MASK 0x00001fff /* frame length */ 38061414f5eSMaciej W. Rozycki 38161414f5eSMaciej W. Rozycki /* Layout of counter buffers. */ 38261414f5eSMaciej W. Rozycki 38361414f5eSMaciej W. Rozycki struct fza_counter { 38461414f5eSMaciej W. Rozycki u32 msw; 38561414f5eSMaciej W. Rozycki u32 lsw; 38661414f5eSMaciej W. Rozycki }; 38761414f5eSMaciej W. Rozycki 38861414f5eSMaciej W. Rozycki struct fza_counters { 38961414f5eSMaciej W. Rozycki struct fza_counter sys_buf; /* system buffer unavailable */ 39061414f5eSMaciej W. Rozycki struct fza_counter tx_under; /* transmit underruns */ 39161414f5eSMaciej W. Rozycki struct fza_counter tx_fail; /* transmit failures */ 39261414f5eSMaciej W. Rozycki struct fza_counter rx_over; /* receive data overruns */ 39361414f5eSMaciej W. Rozycki struct fza_counter frame_cnt; /* frame count */ 39461414f5eSMaciej W. Rozycki struct fza_counter error_cnt; /* error count */ 39561414f5eSMaciej W. Rozycki struct fza_counter lost_cnt; /* lost count */ 39661414f5eSMaciej W. Rozycki struct fza_counter rinit_in; /* ring initialization initiated */ 39761414f5eSMaciej W. Rozycki struct fza_counter rinit_rx; /* ring initialization received */ 39861414f5eSMaciej W. Rozycki struct fza_counter beac_in; /* ring beacon initiated */ 39961414f5eSMaciej W. Rozycki struct fza_counter dup_addr; /* duplicate address test failures */ 40061414f5eSMaciej W. Rozycki struct fza_counter dup_tok; /* duplicate token detected */ 40161414f5eSMaciej W. Rozycki struct fza_counter purg_err; /* ring purge errors */ 40261414f5eSMaciej W. Rozycki struct fza_counter strip_err; /* bridge strip errors */ 40361414f5eSMaciej W. Rozycki struct fza_counter pct_in; /* traces initiated */ 40461414f5eSMaciej W. Rozycki struct fza_counter pct_rx; /* traces received */ 40561414f5eSMaciej W. Rozycki struct fza_counter lem_rej; /* LEM rejects */ 40661414f5eSMaciej W. Rozycki struct fza_counter tne_rej; /* TNE expiry rejects */ 40761414f5eSMaciej W. Rozycki struct fza_counter lem_event; /* LEM events */ 40861414f5eSMaciej W. Rozycki struct fza_counter lct_rej; /* LCT rejects */ 40961414f5eSMaciej W. Rozycki struct fza_counter conn_cmpl; /* connections completed */ 41061414f5eSMaciej W. Rozycki struct fza_counter el_buf; /* elasticity buffer errors */ 41161414f5eSMaciej W. Rozycki }; 41261414f5eSMaciej W. Rozycki 41361414f5eSMaciej W. Rozycki /* Layout of command buffers. */ 41461414f5eSMaciej W. Rozycki 41561414f5eSMaciej W. Rozycki /* INIT command buffer. 41661414f5eSMaciej W. Rozycki * 41761414f5eSMaciej W. Rozycki * Values of default link parameters given are as obtained from a 41861414f5eSMaciej W. Rozycki * DEFZA-AA rev. C03 board. The board counts time in units of 80ns. 41961414f5eSMaciej W. Rozycki */ 42061414f5eSMaciej W. Rozycki struct fza_cmd_init { 42161414f5eSMaciej W. Rozycki u32 tx_mode; /* transmit mode */ 42261414f5eSMaciej W. Rozycki u32 hst_rx_size; /* host receive ring entries */ 42361414f5eSMaciej W. Rozycki 42461414f5eSMaciej W. Rozycki struct fza_counters counters; /* counters */ 42561414f5eSMaciej W. Rozycki 42661414f5eSMaciej W. Rozycki u8 rmc_rev[4]; /* RMC revision */ 42761414f5eSMaciej W. Rozycki u8 rom_rev[4]; /* ROM revision */ 42861414f5eSMaciej W. Rozycki u8 fw_rev[4]; /* firmware revision */ 42961414f5eSMaciej W. Rozycki 43061414f5eSMaciej W. Rozycki u32 mop_type; /* MOP device type */ 43161414f5eSMaciej W. Rozycki 43261414f5eSMaciej W. Rozycki u32 hst_rx; /* base of host rx descriptor ring */ 43361414f5eSMaciej W. Rozycki u32 rmc_tx; /* base of RMC tx descriptor ring */ 43461414f5eSMaciej W. Rozycki u32 rmc_tx_size; /* size of RMC tx descriptor ring */ 43561414f5eSMaciej W. Rozycki u32 smt_tx; /* base of SMT tx descriptor ring */ 43661414f5eSMaciej W. Rozycki u32 smt_tx_size; /* size of SMT tx descriptor ring */ 43761414f5eSMaciej W. Rozycki u32 smt_rx; /* base of SMT rx descriptor ring */ 43861414f5eSMaciej W. Rozycki u32 smt_rx_size; /* size of SMT rx descriptor ring */ 43961414f5eSMaciej W. Rozycki 44061414f5eSMaciej W. Rozycki u32 hw_addr[2]; /* link address */ 44161414f5eSMaciej W. Rozycki 44261414f5eSMaciej W. Rozycki u32 def_t_req; /* default Requested TTRT (T_REQ) -- 44361414f5eSMaciej W. Rozycki * C03: 100000 [80ns] 44461414f5eSMaciej W. Rozycki */ 44561414f5eSMaciej W. Rozycki u32 def_tvx; /* default Valid Transmission Time 44661414f5eSMaciej W. Rozycki * (TVX) -- C03: 32768 [80ns] 44761414f5eSMaciej W. Rozycki */ 44861414f5eSMaciej W. Rozycki u32 def_t_max; /* default Maximum TTRT (T_MAX) -- 44961414f5eSMaciej W. Rozycki * C03: 2162688 [80ns] 45061414f5eSMaciej W. Rozycki */ 45161414f5eSMaciej W. Rozycki u32 lem_threshold; /* default LEM threshold -- C03: 8 */ 45261414f5eSMaciej W. Rozycki u32 def_station_id[2]; /* default station ID */ 45361414f5eSMaciej W. Rozycki 45461414f5eSMaciej W. Rozycki u32 pmd_type_alt; /* alternative PMD type code */ 45561414f5eSMaciej W. Rozycki 45661414f5eSMaciej W. Rozycki u32 smt_ver; /* SMT version */ 45761414f5eSMaciej W. Rozycki 45861414f5eSMaciej W. Rozycki u32 rtoken_timeout; /* default restricted token timeout 45961414f5eSMaciej W. Rozycki * -- C03: 12500000 [80ns] 46061414f5eSMaciej W. Rozycki */ 46161414f5eSMaciej W. Rozycki u32 ring_purger; /* default ring purger enable -- 46261414f5eSMaciej W. Rozycki * C03: 1 46361414f5eSMaciej W. Rozycki */ 46461414f5eSMaciej W. Rozycki 46561414f5eSMaciej W. Rozycki u32 smt_ver_max; /* max SMT version ID */ 46661414f5eSMaciej W. Rozycki u32 smt_ver_min; /* min SMT version ID */ 46761414f5eSMaciej W. Rozycki u32 pmd_type; /* PMD type code */ 46861414f5eSMaciej W. Rozycki }; 46961414f5eSMaciej W. Rozycki 47061414f5eSMaciej W. Rozycki /* INIT command PMD type codes. */ 47161414f5eSMaciej W. Rozycki #define FZA_PMD_TYPE_MMF 0 /* Multimode fiber */ 47261414f5eSMaciej W. Rozycki #define FZA_PMD_TYPE_TW 101 /* ThinWire */ 47361414f5eSMaciej W. Rozycki #define FZA_PMD_TYPE_STP 102 /* STP */ 47461414f5eSMaciej W. Rozycki 47561414f5eSMaciej W. Rozycki /* MODCAM/RDCAM command buffer. */ 47661414f5eSMaciej W. Rozycki #define FZA_CMD_CAM_SIZE 64 /* CAM address entry count */ 47761414f5eSMaciej W. Rozycki struct fza_cmd_cam { 47861414f5eSMaciej W. Rozycki u32 hw_addr[FZA_CMD_CAM_SIZE][2]; /* CAM address entries */ 47961414f5eSMaciej W. Rozycki }; 48061414f5eSMaciej W. Rozycki 48161414f5eSMaciej W. Rozycki /* PARAM command buffer. 48261414f5eSMaciej W. Rozycki * 48361414f5eSMaciej W. Rozycki * Permitted ranges given are as defined by the spec and obtained from a 48461414f5eSMaciej W. Rozycki * DEFZA-AA rev. C03 board, respectively. The rtoken_timeout field is 48561414f5eSMaciej W. Rozycki * erroneously interpreted in units of ms. 48661414f5eSMaciej W. Rozycki */ 48761414f5eSMaciej W. Rozycki struct fza_cmd_param { 48861414f5eSMaciej W. Rozycki u32 loop_mode; /* loopback mode */ 48961414f5eSMaciej W. Rozycki u32 t_max; /* Maximum TTRT (T_MAX) 49061414f5eSMaciej W. Rozycki * def: ??? [80ns] 49161414f5eSMaciej W. Rozycki * C03: [t_req+1,4294967295] [80ns] 49261414f5eSMaciej W. Rozycki */ 49361414f5eSMaciej W. Rozycki u32 t_req; /* Requested TTRT (T_REQ) 49461414f5eSMaciej W. Rozycki * def: [50000,2097151] [80ns] 49561414f5eSMaciej W. Rozycki * C03: [50001,t_max-1] [80ns] 49661414f5eSMaciej W. Rozycki */ 49761414f5eSMaciej W. Rozycki u32 tvx; /* Valid Transmission Time (TVX) 49861414f5eSMaciej W. Rozycki * def: [29375,65280] [80ns] 49961414f5eSMaciej W. Rozycki * C03: [29376,65279] [80ns] 50061414f5eSMaciej W. Rozycki */ 50161414f5eSMaciej W. Rozycki u32 lem_threshold; /* LEM threshold */ 50261414f5eSMaciej W. Rozycki u32 station_id[2]; /* station ID */ 50361414f5eSMaciej W. Rozycki u32 rtoken_timeout; /* restricted token timeout 50461414f5eSMaciej W. Rozycki * def: [0,125000000] [80ns] 50561414f5eSMaciej W. Rozycki * C03: [0,9999] [ms] 50661414f5eSMaciej W. Rozycki */ 50761414f5eSMaciej W. Rozycki u32 ring_purger; /* ring purger enable: 0|1 */ 50861414f5eSMaciej W. Rozycki }; 50961414f5eSMaciej W. Rozycki 51061414f5eSMaciej W. Rozycki /* Loopback modes for the PARAM command. */ 51161414f5eSMaciej W. Rozycki #define FZA_LOOP_NORMAL 0 51261414f5eSMaciej W. Rozycki #define FZA_LOOP_INTERN 1 51361414f5eSMaciej W. Rozycki #define FZA_LOOP_EXTERN 2 51461414f5eSMaciej W. Rozycki 51561414f5eSMaciej W. Rozycki /* MODPROM command buffer. */ 51661414f5eSMaciej W. Rozycki struct fza_cmd_modprom { 51761414f5eSMaciej W. Rozycki u32 llc_prom; /* LLC promiscuous enable */ 51861414f5eSMaciej W. Rozycki u32 smt_prom; /* SMT promiscuous enable */ 51961414f5eSMaciej W. Rozycki u32 llc_multi; /* LLC multicast promiscuous enable */ 52061414f5eSMaciej W. Rozycki u32 llc_bcast; /* LLC broadcast promiscuous enable */ 52161414f5eSMaciej W. Rozycki }; 52261414f5eSMaciej W. Rozycki 52361414f5eSMaciej W. Rozycki /* SETCHAR command buffer. 52461414f5eSMaciej W. Rozycki * 52561414f5eSMaciej W. Rozycki * Permitted ranges are as for the PARAM command. 52661414f5eSMaciej W. Rozycki */ 52761414f5eSMaciej W. Rozycki struct fza_cmd_setchar { 52861414f5eSMaciej W. Rozycki u32 t_max; /* Maximum TTRT (T_MAX) */ 52961414f5eSMaciej W. Rozycki u32 t_req; /* Requested TTRT (T_REQ) */ 53061414f5eSMaciej W. Rozycki u32 tvx; /* Valid Transmission Time (TVX) */ 53161414f5eSMaciej W. Rozycki u32 lem_threshold; /* LEM threshold */ 53261414f5eSMaciej W. Rozycki u32 rtoken_timeout; /* restricted token timeout */ 53361414f5eSMaciej W. Rozycki u32 ring_purger; /* ring purger enable */ 53461414f5eSMaciej W. Rozycki }; 53561414f5eSMaciej W. Rozycki 53661414f5eSMaciej W. Rozycki /* RDCNTR command buffer. */ 53761414f5eSMaciej W. Rozycki struct fza_cmd_rdcntr { 53861414f5eSMaciej W. Rozycki struct fza_counters counters; /* counters */ 53961414f5eSMaciej W. Rozycki }; 54061414f5eSMaciej W. Rozycki 54161414f5eSMaciej W. Rozycki /* STATUS command buffer. */ 54261414f5eSMaciej W. Rozycki struct fza_cmd_status { 54361414f5eSMaciej W. Rozycki u32 led_state; /* LED state */ 54461414f5eSMaciej W. Rozycki u32 rmt_state; /* ring management state */ 54561414f5eSMaciej W. Rozycki u32 link_state; /* link state */ 54661414f5eSMaciej W. Rozycki u32 dup_addr; /* duplicate address flag */ 54761414f5eSMaciej W. Rozycki u32 ring_purger; /* ring purger state */ 54861414f5eSMaciej W. Rozycki u32 t_neg; /* negotiated TTRT [80ns] */ 54961414f5eSMaciej W. Rozycki u32 una[2]; /* upstream neighbour address */ 55061414f5eSMaciej W. Rozycki u32 una_timeout; /* UNA timed out */ 55161414f5eSMaciej W. Rozycki u32 strip_mode; /* frame strip mode */ 55261414f5eSMaciej W. Rozycki u32 yield_mode; /* claim token yield mode */ 55361414f5eSMaciej W. Rozycki u32 phy_state; /* PHY state */ 55461414f5eSMaciej W. Rozycki u32 neigh_phy; /* neighbour PHY type */ 55561414f5eSMaciej W. Rozycki u32 reject; /* reject reason */ 55661414f5eSMaciej W. Rozycki u32 phy_lee; /* PHY link error estimate [-log10] */ 55761414f5eSMaciej W. Rozycki u32 una_old[2]; /* old upstream neighbour address */ 55861414f5eSMaciej W. Rozycki u32 rmt_mac; /* remote MAC indicated */ 55961414f5eSMaciej W. Rozycki u32 ring_err; /* ring error reason */ 56061414f5eSMaciej W. Rozycki u32 beac_rx[2]; /* sender of last directed beacon */ 56161414f5eSMaciej W. Rozycki u32 un_dup_addr; /* upstream neighbr dup address flag */ 56261414f5eSMaciej W. Rozycki u32 dna[2]; /* downstream neighbour address */ 56361414f5eSMaciej W. Rozycki u32 dna_old[2]; /* old downstream neighbour address */ 56461414f5eSMaciej W. Rozycki }; 56561414f5eSMaciej W. Rozycki 56661414f5eSMaciej W. Rozycki /* Common command buffer. */ 56761414f5eSMaciej W. Rozycki union fza_cmd_buf { 56861414f5eSMaciej W. Rozycki struct fza_cmd_init init; 56961414f5eSMaciej W. Rozycki struct fza_cmd_cam cam; 57061414f5eSMaciej W. Rozycki struct fza_cmd_param param; 57161414f5eSMaciej W. Rozycki struct fza_cmd_modprom modprom; 57261414f5eSMaciej W. Rozycki struct fza_cmd_setchar setchar; 57361414f5eSMaciej W. Rozycki struct fza_cmd_rdcntr rdcntr; 57461414f5eSMaciej W. Rozycki struct fza_cmd_status status; 57561414f5eSMaciej W. Rozycki }; 57661414f5eSMaciej W. Rozycki 57761414f5eSMaciej W. Rozycki /* MAC (Media Access Controller) chip packet request header constants. */ 57861414f5eSMaciej W. Rozycki 57961414f5eSMaciej W. Rozycki /* Packet request header byte #0. */ 58061414f5eSMaciej W. Rozycki #define FZA_PRH0_FMT_TYPE_MASK 0xc0 /* type of packet, always zero */ 58161414f5eSMaciej W. Rozycki #define FZA_PRH0_TOK_TYPE_MASK 0x30 /* type of token required 58261414f5eSMaciej W. Rozycki * to send this frame 58361414f5eSMaciej W. Rozycki */ 58461414f5eSMaciej W. Rozycki #define FZA_PRH0_TKN_TYPE_ANY 0x30 /* use either token type */ 58561414f5eSMaciej W. Rozycki #define FZA_PRH0_TKN_TYPE_UNR 0x20 /* use an unrestricted token */ 58661414f5eSMaciej W. Rozycki #define FZA_PRH0_TKN_TYPE_RST 0x10 /* use a restricted token */ 58761414f5eSMaciej W. Rozycki #define FZA_PRH0_TKN_TYPE_IMM 0x00 /* send immediately, no token required 58861414f5eSMaciej W. Rozycki */ 58961414f5eSMaciej W. Rozycki #define FZA_PRH0_FRAME_MASK 0x08 /* type of frame to send */ 59061414f5eSMaciej W. Rozycki #define FZA_PRH0_FRAME_SYNC 0x08 /* send a synchronous frame */ 59161414f5eSMaciej W. Rozycki #define FZA_PRH0_FRAME_ASYNC 0x00 /* send an asynchronous frame */ 59261414f5eSMaciej W. Rozycki #define FZA_PRH0_MODE_MASK 0x04 /* send mode */ 59361414f5eSMaciej W. Rozycki #define FZA_PRH0_MODE_IMMED 0x04 /* an immediate mode, send regardless 59461414f5eSMaciej W. Rozycki * of the ring operational state 59561414f5eSMaciej W. Rozycki */ 59661414f5eSMaciej W. Rozycki #define FZA_PRH0_MODE_NORMAL 0x00 /* a normal mode, send only if ring 59761414f5eSMaciej W. Rozycki * operational 59861414f5eSMaciej W. Rozycki */ 59961414f5eSMaciej W. Rozycki #define FZA_PRH0_SF_MASK 0x02 /* send frame first */ 60061414f5eSMaciej W. Rozycki #define FZA_PRH0_SF_FIRST 0x02 /* send this frame first 60161414f5eSMaciej W. Rozycki * with this token capture 60261414f5eSMaciej W. Rozycki */ 60361414f5eSMaciej W. Rozycki #define FZA_PRH0_SF_NORMAL 0x00 /* treat this frame normally */ 60461414f5eSMaciej W. Rozycki #define FZA_PRH0_BCN_MASK 0x01 /* beacon frame */ 60561414f5eSMaciej W. Rozycki #define FZA_PRH0_BCN_BEACON 0x01 /* send the frame only 60661414f5eSMaciej W. Rozycki * if in the beacon state 60761414f5eSMaciej W. Rozycki */ 60861414f5eSMaciej W. Rozycki #define FZA_PRH0_BCN_DATA 0x01 /* send the frame only 60961414f5eSMaciej W. Rozycki * if in the data state 61061414f5eSMaciej W. Rozycki */ 61161414f5eSMaciej W. Rozycki /* Packet request header byte #1. */ 61261414f5eSMaciej W. Rozycki /* bit 7 always zero */ 61361414f5eSMaciej W. Rozycki #define FZA_PRH1_SL_MASK 0x40 /* send frame last */ 61461414f5eSMaciej W. Rozycki #define FZA_PRH1_SL_LAST 0x40 /* send this frame last, releasing 61561414f5eSMaciej W. Rozycki * the token afterwards 61661414f5eSMaciej W. Rozycki */ 61761414f5eSMaciej W. Rozycki #define FZA_PRH1_SL_NORMAL 0x00 /* treat this frame normally */ 61861414f5eSMaciej W. Rozycki #define FZA_PRH1_CRC_MASK 0x20 /* CRC append */ 61961414f5eSMaciej W. Rozycki #define FZA_PRH1_CRC_NORMAL 0x20 /* calculate the CRC and append it 62061414f5eSMaciej W. Rozycki * as the FCS field to the frame 62161414f5eSMaciej W. Rozycki */ 62261414f5eSMaciej W. Rozycki #define FZA_PRH1_CRC_SKIP 0x00 /* leave the frame as is */ 62361414f5eSMaciej W. Rozycki #define FZA_PRH1_TKN_SEND_MASK 0x18 /* type of token to send after the 62461414f5eSMaciej W. Rozycki * frame if this is the last frame 62561414f5eSMaciej W. Rozycki */ 62661414f5eSMaciej W. Rozycki #define FZA_PRH1_TKN_SEND_ORIG 0x18 /* send a token of the same type as the 62761414f5eSMaciej W. Rozycki * originally captured one 62861414f5eSMaciej W. Rozycki */ 62961414f5eSMaciej W. Rozycki #define FZA_PRH1_TKN_SEND_RST 0x10 /* send a restricted token */ 63061414f5eSMaciej W. Rozycki #define FZA_PRH1_TKN_SEND_UNR 0x08 /* send an unrestricted token */ 63161414f5eSMaciej W. Rozycki #define FZA_PRH1_TKN_SEND_NONE 0x00 /* send no token */ 63261414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_MASK 0x07 /* send extra frame status indicators 63361414f5eSMaciej W. Rozycki */ 63461414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_ST 0x07 /* TR RR ST II */ 63561414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_SS 0x06 /* TR RR SS II */ 63661414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_SR 0x05 /* TR RR SR II */ 63761414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_NONE1 0x04 /* TR RR II II */ 63861414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_RT 0x03 /* TR RR RT II */ 63961414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_RS 0x02 /* TR RR RS II */ 64061414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_RR 0x01 /* TR RR RR II */ 64161414f5eSMaciej W. Rozycki #define FZA_PRH1_EXTRA_FS_NONE 0x00 /* TR RR II II */ 64261414f5eSMaciej W. Rozycki /* Packet request header byte #2. */ 64361414f5eSMaciej W. Rozycki #define FZA_PRH2_NORMAL 0x00 /* always zero */ 64461414f5eSMaciej W. Rozycki 64561414f5eSMaciej W. Rozycki /* PRH used for LLC frames. */ 64661414f5eSMaciej W. Rozycki #define FZA_PRH0_LLC (FZA_PRH0_TKN_TYPE_UNR) 64761414f5eSMaciej W. Rozycki #define FZA_PRH1_LLC (FZA_PRH1_CRC_NORMAL | FZA_PRH1_TKN_SEND_UNR) 64861414f5eSMaciej W. Rozycki #define FZA_PRH2_LLC (FZA_PRH2_NORMAL) 64961414f5eSMaciej W. Rozycki 65061414f5eSMaciej W. Rozycki /* PRH used for SMT frames. */ 65161414f5eSMaciej W. Rozycki #define FZA_PRH0_SMT (FZA_PRH0_TKN_TYPE_UNR) 65261414f5eSMaciej W. Rozycki #define FZA_PRH1_SMT (FZA_PRH1_CRC_NORMAL | FZA_PRH1_TKN_SEND_UNR) 65361414f5eSMaciej W. Rozycki #define FZA_PRH2_SMT (FZA_PRH2_NORMAL) 65461414f5eSMaciej W. Rozycki 65561414f5eSMaciej W. Rozycki #if ((FZA_RING_RX_SIZE) < 2) || ((FZA_RING_RX_SIZE) > 256) 65661414f5eSMaciej W. Rozycki # error FZA_RING_RX_SIZE has to be from 2 up to 256 65761414f5eSMaciej W. Rozycki #endif 65861414f5eSMaciej W. Rozycki #if ((FZA_RING_TX_MODE) != 0) && ((FZA_RING_TX_MODE) != 1) 65961414f5eSMaciej W. Rozycki # error FZA_RING_TX_MODE has to be either 0 or 1 66061414f5eSMaciej W. Rozycki #endif 66161414f5eSMaciej W. Rozycki 66261414f5eSMaciej W. Rozycki #define FZA_RING_TX_SIZE (512 << (FZA_RING_TX_MODE)) 66361414f5eSMaciej W. Rozycki 66461414f5eSMaciej W. Rozycki struct fza_private { 66561414f5eSMaciej W. Rozycki struct device *bdev; /* pointer to the bus device */ 66661414f5eSMaciej W. Rozycki const char *name; /* printable device name */ 66761414f5eSMaciej W. Rozycki void __iomem *mmio; /* MMIO ioremap cookie */ 66861414f5eSMaciej W. Rozycki struct fza_regs __iomem *regs; /* pointer to FZA registers */ 66961414f5eSMaciej W. Rozycki 67061414f5eSMaciej W. Rozycki struct sk_buff *rx_skbuff[FZA_RING_RX_SIZE]; 67161414f5eSMaciej W. Rozycki /* all skbs assigned to the host 67261414f5eSMaciej W. Rozycki * receive descriptors 67361414f5eSMaciej W. Rozycki */ 67461414f5eSMaciej W. Rozycki dma_addr_t rx_dma[FZA_RING_RX_SIZE]; 67561414f5eSMaciej W. Rozycki /* their corresponding DMA addresses */ 67661414f5eSMaciej W. Rozycki 67761414f5eSMaciej W. Rozycki struct fza_ring_cmd __iomem *ring_cmd; 67861414f5eSMaciej W. Rozycki /* pointer to the command descriptor 67961414f5eSMaciej W. Rozycki * ring 68061414f5eSMaciej W. Rozycki */ 68161414f5eSMaciej W. Rozycki int ring_cmd_index; /* index to the command descriptor ring 68261414f5eSMaciej W. Rozycki * for the next command 68361414f5eSMaciej W. Rozycki */ 68461414f5eSMaciej W. Rozycki struct fza_ring_uns __iomem *ring_uns; 68561414f5eSMaciej W. Rozycki /* pointer to the unsolicited 68661414f5eSMaciej W. Rozycki * descriptor ring 68761414f5eSMaciej W. Rozycki */ 68861414f5eSMaciej W. Rozycki int ring_uns_index; /* index to the unsolicited descriptor 68961414f5eSMaciej W. Rozycki * ring for the next event 69061414f5eSMaciej W. Rozycki */ 69161414f5eSMaciej W. Rozycki 69261414f5eSMaciej W. Rozycki struct fza_ring_rmc_tx __iomem *ring_rmc_tx; 69361414f5eSMaciej W. Rozycki /* pointer to the RMC transmit 69461414f5eSMaciej W. Rozycki * descriptor ring (obtained from the 69561414f5eSMaciej W. Rozycki * INIT command) 69661414f5eSMaciej W. Rozycki */ 69761414f5eSMaciej W. Rozycki int ring_rmc_tx_size; /* number of entries in the RMC 69861414f5eSMaciej W. Rozycki * transmit descriptor ring (obtained 69961414f5eSMaciej W. Rozycki * from the INIT command) 70061414f5eSMaciej W. Rozycki */ 70161414f5eSMaciej W. Rozycki int ring_rmc_tx_index; /* index to the RMC transmit descriptor 70261414f5eSMaciej W. Rozycki * ring for the next transmission 70361414f5eSMaciej W. Rozycki */ 70461414f5eSMaciej W. Rozycki int ring_rmc_txd_index; /* index to the RMC transmit descriptor 70561414f5eSMaciej W. Rozycki * ring for the next transmit done 70661414f5eSMaciej W. Rozycki * acknowledge 70761414f5eSMaciej W. Rozycki */ 70861414f5eSMaciej W. Rozycki 70961414f5eSMaciej W. Rozycki struct fza_ring_hst_rx __iomem *ring_hst_rx; 71061414f5eSMaciej W. Rozycki /* pointer to the host receive 71161414f5eSMaciej W. Rozycki * descriptor ring (obtained from the 71261414f5eSMaciej W. Rozycki * INIT command) 71361414f5eSMaciej W. Rozycki */ 71461414f5eSMaciej W. Rozycki int ring_hst_rx_size; /* number of entries in the host 71561414f5eSMaciej W. Rozycki * receive descriptor ring (set by the 71661414f5eSMaciej W. Rozycki * INIT command) 71761414f5eSMaciej W. Rozycki */ 71861414f5eSMaciej W. Rozycki int ring_hst_rx_index; /* index to the host receive descriptor 71961414f5eSMaciej W. Rozycki * ring for the next transmission 72061414f5eSMaciej W. Rozycki */ 72161414f5eSMaciej W. Rozycki 72261414f5eSMaciej W. Rozycki struct fza_ring_smt __iomem *ring_smt_tx; 72361414f5eSMaciej W. Rozycki /* pointer to the SMT transmit 72461414f5eSMaciej W. Rozycki * descriptor ring (obtained from the 72561414f5eSMaciej W. Rozycki * INIT command) 72661414f5eSMaciej W. Rozycki */ 72761414f5eSMaciej W. Rozycki int ring_smt_tx_size; /* number of entries in the SMT 72861414f5eSMaciej W. Rozycki * transmit descriptor ring (obtained 72961414f5eSMaciej W. Rozycki * from the INIT command) 73061414f5eSMaciej W. Rozycki */ 73161414f5eSMaciej W. Rozycki int ring_smt_tx_index; /* index to the SMT transmit descriptor 73261414f5eSMaciej W. Rozycki * ring for the next transmission 73361414f5eSMaciej W. Rozycki */ 73461414f5eSMaciej W. Rozycki 73561414f5eSMaciej W. Rozycki struct fza_ring_smt __iomem *ring_smt_rx; 73661414f5eSMaciej W. Rozycki /* pointer to the SMT transmit 73761414f5eSMaciej W. Rozycki * descriptor ring (obtained from the 73861414f5eSMaciej W. Rozycki * INIT command) 73961414f5eSMaciej W. Rozycki */ 74061414f5eSMaciej W. Rozycki int ring_smt_rx_size; /* number of entries in the SMT 74161414f5eSMaciej W. Rozycki * receive descriptor ring (obtained 74261414f5eSMaciej W. Rozycki * from the INIT command) 74361414f5eSMaciej W. Rozycki */ 74461414f5eSMaciej W. Rozycki int ring_smt_rx_index; /* index to the SMT receive descriptor 74561414f5eSMaciej W. Rozycki * ring for the next transmission 74661414f5eSMaciej W. Rozycki */ 74761414f5eSMaciej W. Rozycki 74861414f5eSMaciej W. Rozycki struct fza_buffer_tx __iomem *buffer_tx; 74961414f5eSMaciej W. Rozycki /* pointer to the RMC transmit buffers 75061414f5eSMaciej W. Rozycki */ 75161414f5eSMaciej W. Rozycki 75261414f5eSMaciej W. Rozycki uint state; /* adapter expected state */ 75361414f5eSMaciej W. Rozycki 75461414f5eSMaciej W. Rozycki spinlock_t lock; /* for device & private data access */ 75561414f5eSMaciej W. Rozycki uint int_mask; /* interrupt source selector */ 75661414f5eSMaciej W. Rozycki 75761414f5eSMaciej W. Rozycki int cmd_done_flag; /* command completion trigger */ 75861414f5eSMaciej W. Rozycki wait_queue_head_t cmd_done_wait; 75961414f5eSMaciej W. Rozycki 76061414f5eSMaciej W. Rozycki int state_chg_flag; /* state change trigger */ 76161414f5eSMaciej W. Rozycki wait_queue_head_t state_chg_wait; 76261414f5eSMaciej W. Rozycki 76361414f5eSMaciej W. Rozycki struct timer_list reset_timer; /* RESET time-out trigger */ 76461414f5eSMaciej W. Rozycki int timer_state; /* RESET trigger state */ 76561414f5eSMaciej W. Rozycki 76661414f5eSMaciej W. Rozycki int queue_active; /* whether to enable queueing */ 76761414f5eSMaciej W. Rozycki 76861414f5eSMaciej W. Rozycki struct net_device_stats stats; 76961414f5eSMaciej W. Rozycki 77061414f5eSMaciej W. Rozycki uint irq_count_flush_tx; /* transmit flush irqs */ 77161414f5eSMaciej W. Rozycki uint irq_count_uns_poll; /* unsolicited event irqs */ 77261414f5eSMaciej W. Rozycki uint irq_count_smt_tx_poll; /* SMT transmit irqs */ 77361414f5eSMaciej W. Rozycki uint irq_count_rx_poll; /* host receive irqs */ 77461414f5eSMaciej W. Rozycki uint irq_count_tx_done; /* transmit done irqs */ 77561414f5eSMaciej W. Rozycki uint irq_count_cmd_done; /* command done irqs */ 77661414f5eSMaciej W. Rozycki uint irq_count_state_chg; /* state change irqs */ 77761414f5eSMaciej W. Rozycki uint irq_count_link_st_chg; /* link status change irqs */ 77861414f5eSMaciej W. Rozycki 77961414f5eSMaciej W. Rozycki uint t_max; /* T_MAX */ 78061414f5eSMaciej W. Rozycki uint t_req; /* T_REQ */ 78161414f5eSMaciej W. Rozycki uint tvx; /* TVX */ 78261414f5eSMaciej W. Rozycki uint lem_threshold; /* LEM threshold */ 78361414f5eSMaciej W. Rozycki uint station_id[2]; /* station ID */ 78461414f5eSMaciej W. Rozycki uint rtoken_timeout; /* restricted token timeout */ 78561414f5eSMaciej W. Rozycki uint ring_purger; /* ring purger enable flag */ 78661414f5eSMaciej W. Rozycki }; 78761414f5eSMaciej W. Rozycki 78861414f5eSMaciej W. Rozycki struct fza_fddihdr { 78961414f5eSMaciej W. Rozycki u8 pa[2]; /* preamble */ 79061414f5eSMaciej W. Rozycki u8 sd; /* starting delimiter */ 79161414f5eSMaciej W. Rozycki struct fddihdr hdr; 79261414f5eSMaciej W. Rozycki } __packed; 793