1d2912cb1SThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only
2d0ea5cbdSJesse Brandeburg /*
3d70e5326SJon Ringle * Register map access API - ENCX24J600 support
4d70e5326SJon Ringle *
5d70e5326SJon Ringle * Copyright 2015 Gridpoint
6d70e5326SJon Ringle *
7d70e5326SJon Ringle * Author: Jon Ringle <jringle@gridpoint.com>
8d70e5326SJon Ringle */
9d70e5326SJon Ringle
10d70e5326SJon Ringle #include <linux/delay.h>
11d70e5326SJon Ringle #include <linux/errno.h>
12d70e5326SJon Ringle #include <linux/init.h>
13d70e5326SJon Ringle #include <linux/module.h>
14d70e5326SJon Ringle #include <linux/netdevice.h>
15d70e5326SJon Ringle #include <linux/regmap.h>
16d70e5326SJon Ringle #include <linux/spi/spi.h>
17d70e5326SJon Ringle
18d70e5326SJon Ringle #include "encx24j600_hw.h"
19d70e5326SJon Ringle
encx24j600_switch_bank(struct encx24j600_context * ctx,int bank)20d70e5326SJon Ringle static int encx24j600_switch_bank(struct encx24j600_context *ctx,
21d70e5326SJon Ringle int bank)
22d70e5326SJon Ringle {
23d70e5326SJon Ringle int ret = 0;
24d70e5326SJon Ringle int bank_opcode = BANK_SELECT(bank);
25b822ee6cSJeroen De Wachter
26d70e5326SJon Ringle ret = spi_write(ctx->spi, &bank_opcode, 1);
27d70e5326SJon Ringle if (ret == 0)
28d70e5326SJon Ringle ctx->bank = bank;
29d70e5326SJon Ringle
30d70e5326SJon Ringle return ret;
31d70e5326SJon Ringle }
32d70e5326SJon Ringle
encx24j600_cmdn(struct encx24j600_context * ctx,u8 opcode,const void * buf,size_t len)33d70e5326SJon Ringle static int encx24j600_cmdn(struct encx24j600_context *ctx, u8 opcode,
34d70e5326SJon Ringle const void *buf, size_t len)
35d70e5326SJon Ringle {
36d70e5326SJon Ringle struct spi_message m;
37d70e5326SJon Ringle struct spi_transfer t[2] = { { .tx_buf = &opcode, .len = 1, },
38d70e5326SJon Ringle { .tx_buf = buf, .len = len }, };
39d70e5326SJon Ringle spi_message_init(&m);
40d70e5326SJon Ringle spi_message_add_tail(&t[0], &m);
41d70e5326SJon Ringle spi_message_add_tail(&t[1], &m);
42d70e5326SJon Ringle
43d70e5326SJon Ringle return spi_sync(ctx->spi, &m);
44d70e5326SJon Ringle }
45d70e5326SJon Ringle
regmap_lock_mutex(void * context)46d70e5326SJon Ringle static void regmap_lock_mutex(void *context)
47d70e5326SJon Ringle {
48d70e5326SJon Ringle struct encx24j600_context *ctx = context;
49b822ee6cSJeroen De Wachter
50d70e5326SJon Ringle mutex_lock(&ctx->mutex);
51d70e5326SJon Ringle }
52d70e5326SJon Ringle
regmap_unlock_mutex(void * context)53d70e5326SJon Ringle static void regmap_unlock_mutex(void *context)
54d70e5326SJon Ringle {
55d70e5326SJon Ringle struct encx24j600_context *ctx = context;
56b822ee6cSJeroen De Wachter
57d70e5326SJon Ringle mutex_unlock(&ctx->mutex);
58d70e5326SJon Ringle }
59d70e5326SJon Ringle
regmap_encx24j600_sfr_read(void * context,u8 reg,u8 * val,size_t len)60d70e5326SJon Ringle static int regmap_encx24j600_sfr_read(void *context, u8 reg, u8 *val,
61d70e5326SJon Ringle size_t len)
62d70e5326SJon Ringle {
63d70e5326SJon Ringle struct encx24j600_context *ctx = context;
64d70e5326SJon Ringle u8 banked_reg = reg & ADDR_MASK;
65d70e5326SJon Ringle u8 bank = ((reg & BANK_MASK) >> BANK_SHIFT);
66d70e5326SJon Ringle u8 cmd = RCRU;
67d70e5326SJon Ringle int ret = 0;
68d70e5326SJon Ringle int i = 0;
69d70e5326SJon Ringle u8 tx_buf[2];
70d70e5326SJon Ringle
71d70e5326SJon Ringle if (reg < 0x80) {
72d70e5326SJon Ringle cmd = RCRCODE | banked_reg;
73d70e5326SJon Ringle if ((banked_reg < 0x16) && (ctx->bank != bank))
74d70e5326SJon Ringle ret = encx24j600_switch_bank(ctx, bank);
75d70e5326SJon Ringle if (unlikely(ret))
76d70e5326SJon Ringle return ret;
77d70e5326SJon Ringle } else {
78d70e5326SJon Ringle /* Translate registers that are more effecient using
79d70e5326SJon Ringle * 3-byte SPI commands
80d70e5326SJon Ringle */
81d70e5326SJon Ringle switch (reg) {
82d70e5326SJon Ringle case EGPRDPT:
83d70e5326SJon Ringle cmd = RGPRDPT; break;
84d70e5326SJon Ringle case EGPWRPT:
85d70e5326SJon Ringle cmd = RGPWRPT; break;
86d70e5326SJon Ringle case ERXRDPT:
87d70e5326SJon Ringle cmd = RRXRDPT; break;
88d70e5326SJon Ringle case ERXWRPT:
89d70e5326SJon Ringle cmd = RRXWRPT; break;
90d70e5326SJon Ringle case EUDARDPT:
91d70e5326SJon Ringle cmd = RUDARDPT; break;
92d70e5326SJon Ringle case EUDAWRPT:
93d70e5326SJon Ringle cmd = RUDAWRPT; break;
94d70e5326SJon Ringle case EGPDATA:
95d70e5326SJon Ringle case ERXDATA:
96d70e5326SJon Ringle case EUDADATA:
97d70e5326SJon Ringle default:
98d70e5326SJon Ringle return -EINVAL;
99d70e5326SJon Ringle }
100d70e5326SJon Ringle }
101d70e5326SJon Ringle
102d70e5326SJon Ringle tx_buf[i++] = cmd;
103d70e5326SJon Ringle if (cmd == RCRU)
104d70e5326SJon Ringle tx_buf[i++] = reg;
105d70e5326SJon Ringle
106d70e5326SJon Ringle ret = spi_write_then_read(ctx->spi, tx_buf, i, val, len);
107d70e5326SJon Ringle
108d70e5326SJon Ringle return ret;
109d70e5326SJon Ringle }
110d70e5326SJon Ringle
regmap_encx24j600_sfr_update(struct encx24j600_context * ctx,u8 reg,u8 * val,size_t len,u8 unbanked_cmd,u8 banked_code)111d70e5326SJon Ringle static int regmap_encx24j600_sfr_update(struct encx24j600_context *ctx,
112d70e5326SJon Ringle u8 reg, u8 *val, size_t len,
113d70e5326SJon Ringle u8 unbanked_cmd, u8 banked_code)
114d70e5326SJon Ringle {
115d70e5326SJon Ringle u8 banked_reg = reg & ADDR_MASK;
116d70e5326SJon Ringle u8 bank = ((reg & BANK_MASK) >> BANK_SHIFT);
117d70e5326SJon Ringle u8 cmd = unbanked_cmd;
118d70e5326SJon Ringle struct spi_message m;
119d70e5326SJon Ringle struct spi_transfer t[3] = { { .tx_buf = &cmd, .len = sizeof(cmd), },
120d70e5326SJon Ringle { .tx_buf = ®, .len = sizeof(reg), },
121d70e5326SJon Ringle { .tx_buf = val, .len = len }, };
122d70e5326SJon Ringle
123d70e5326SJon Ringle if (reg < 0x80) {
124d70e5326SJon Ringle int ret = 0;
125b822ee6cSJeroen De Wachter
126d70e5326SJon Ringle cmd = banked_code | banked_reg;
127d70e5326SJon Ringle if ((banked_reg < 0x16) && (ctx->bank != bank))
128d70e5326SJon Ringle ret = encx24j600_switch_bank(ctx, bank);
129d70e5326SJon Ringle if (unlikely(ret))
130d70e5326SJon Ringle return ret;
131d70e5326SJon Ringle } else {
132d70e5326SJon Ringle /* Translate registers that are more effecient using
133d70e5326SJon Ringle * 3-byte SPI commands
134d70e5326SJon Ringle */
135d70e5326SJon Ringle switch (reg) {
136d70e5326SJon Ringle case EGPRDPT:
137d70e5326SJon Ringle cmd = WGPRDPT; break;
138d70e5326SJon Ringle case EGPWRPT:
139d70e5326SJon Ringle cmd = WGPWRPT; break;
140d70e5326SJon Ringle case ERXRDPT:
141d70e5326SJon Ringle cmd = WRXRDPT; break;
142d70e5326SJon Ringle case ERXWRPT:
143d70e5326SJon Ringle cmd = WRXWRPT; break;
144d70e5326SJon Ringle case EUDARDPT:
145d70e5326SJon Ringle cmd = WUDARDPT; break;
146d70e5326SJon Ringle case EUDAWRPT:
147d70e5326SJon Ringle cmd = WUDAWRPT; break;
148d70e5326SJon Ringle case EGPDATA:
149d70e5326SJon Ringle case ERXDATA:
150d70e5326SJon Ringle case EUDADATA:
151d70e5326SJon Ringle default:
152d70e5326SJon Ringle return -EINVAL;
153d70e5326SJon Ringle }
154d70e5326SJon Ringle }
155d70e5326SJon Ringle
156d70e5326SJon Ringle spi_message_init(&m);
157d70e5326SJon Ringle spi_message_add_tail(&t[0], &m);
158d70e5326SJon Ringle
159d70e5326SJon Ringle if (cmd == unbanked_cmd) {
160d70e5326SJon Ringle t[1].tx_buf = ®
161d70e5326SJon Ringle spi_message_add_tail(&t[1], &m);
162d70e5326SJon Ringle }
163d70e5326SJon Ringle
164d70e5326SJon Ringle spi_message_add_tail(&t[2], &m);
165d70e5326SJon Ringle return spi_sync(ctx->spi, &m);
166d70e5326SJon Ringle }
167d70e5326SJon Ringle
regmap_encx24j600_sfr_write(void * context,u8 reg,u8 * val,size_t len)168d70e5326SJon Ringle static int regmap_encx24j600_sfr_write(void *context, u8 reg, u8 *val,
169d70e5326SJon Ringle size_t len)
170d70e5326SJon Ringle {
171d70e5326SJon Ringle struct encx24j600_context *ctx = context;
172b822ee6cSJeroen De Wachter
173d70e5326SJon Ringle return regmap_encx24j600_sfr_update(ctx, reg, val, len, WCRU, WCRCODE);
174d70e5326SJon Ringle }
175d70e5326SJon Ringle
regmap_encx24j600_sfr_set_bits(struct encx24j600_context * ctx,u8 reg,u8 val)176d70e5326SJon Ringle static int regmap_encx24j600_sfr_set_bits(struct encx24j600_context *ctx,
177d70e5326SJon Ringle u8 reg, u8 val)
178d70e5326SJon Ringle {
179d70e5326SJon Ringle return regmap_encx24j600_sfr_update(ctx, reg, &val, 1, BFSU, BFSCODE);
180d70e5326SJon Ringle }
181d70e5326SJon Ringle
regmap_encx24j600_sfr_clr_bits(struct encx24j600_context * ctx,u8 reg,u8 val)182d70e5326SJon Ringle static int regmap_encx24j600_sfr_clr_bits(struct encx24j600_context *ctx,
183d70e5326SJon Ringle u8 reg, u8 val)
184d70e5326SJon Ringle {
185d70e5326SJon Ringle return regmap_encx24j600_sfr_update(ctx, reg, &val, 1, BFCU, BFCCODE);
186d70e5326SJon Ringle }
187d70e5326SJon Ringle
regmap_encx24j600_reg_update_bits(void * context,unsigned int reg,unsigned int mask,unsigned int val)188d70e5326SJon Ringle static int regmap_encx24j600_reg_update_bits(void *context, unsigned int reg,
189d70e5326SJon Ringle unsigned int mask,
190d70e5326SJon Ringle unsigned int val)
191d70e5326SJon Ringle {
192d70e5326SJon Ringle struct encx24j600_context *ctx = context;
193d70e5326SJon Ringle
194d70e5326SJon Ringle int ret = 0;
195d70e5326SJon Ringle unsigned int set_mask = mask & val;
196d70e5326SJon Ringle unsigned int clr_mask = mask & ~val;
197d70e5326SJon Ringle
198d70e5326SJon Ringle if ((reg >= 0x40 && reg < 0x6c) || reg >= 0x80)
199d70e5326SJon Ringle return -EINVAL;
200d70e5326SJon Ringle
201d70e5326SJon Ringle if (set_mask & 0xff)
202d70e5326SJon Ringle ret = regmap_encx24j600_sfr_set_bits(ctx, reg, set_mask);
203d70e5326SJon Ringle
204d70e5326SJon Ringle set_mask = (set_mask & 0xff00) >> 8;
205d70e5326SJon Ringle
206d70e5326SJon Ringle if ((set_mask & 0xff) && (ret == 0))
207d70e5326SJon Ringle ret = regmap_encx24j600_sfr_set_bits(ctx, reg + 1, set_mask);
208d70e5326SJon Ringle
209d70e5326SJon Ringle if ((clr_mask & 0xff) && (ret == 0))
210d70e5326SJon Ringle ret = regmap_encx24j600_sfr_clr_bits(ctx, reg, clr_mask);
211d70e5326SJon Ringle
212d70e5326SJon Ringle clr_mask = (clr_mask & 0xff00) >> 8;
213d70e5326SJon Ringle
214d70e5326SJon Ringle if ((clr_mask & 0xff) && (ret == 0))
215d70e5326SJon Ringle ret = regmap_encx24j600_sfr_clr_bits(ctx, reg + 1, clr_mask);
216d70e5326SJon Ringle
217d70e5326SJon Ringle return ret;
218d70e5326SJon Ringle }
219d70e5326SJon Ringle
regmap_encx24j600_spi_write(void * context,u8 reg,const u8 * data,size_t count)220d70e5326SJon Ringle int regmap_encx24j600_spi_write(void *context, u8 reg, const u8 *data,
221d70e5326SJon Ringle size_t count)
222d70e5326SJon Ringle {
223d70e5326SJon Ringle struct encx24j600_context *ctx = context;
224d70e5326SJon Ringle
225d70e5326SJon Ringle if (reg < 0xc0)
226d70e5326SJon Ringle return encx24j600_cmdn(ctx, reg, data, count);
227b822ee6cSJeroen De Wachter
228d70e5326SJon Ringle /* SPI 1-byte command. Ignore data */
229d70e5326SJon Ringle return spi_write(ctx->spi, ®, 1);
230d70e5326SJon Ringle }
231d70e5326SJon Ringle EXPORT_SYMBOL_GPL(regmap_encx24j600_spi_write);
232d70e5326SJon Ringle
regmap_encx24j600_spi_read(void * context,u8 reg,u8 * data,size_t count)233d70e5326SJon Ringle int regmap_encx24j600_spi_read(void *context, u8 reg, u8 *data, size_t count)
234d70e5326SJon Ringle {
235d70e5326SJon Ringle struct encx24j600_context *ctx = context;
236d70e5326SJon Ringle
237d70e5326SJon Ringle if (reg == RBSEL && count > 1)
238d70e5326SJon Ringle count = 1;
239d70e5326SJon Ringle
240d70e5326SJon Ringle return spi_write_then_read(ctx->spi, ®, sizeof(reg), data, count);
241d70e5326SJon Ringle }
242d70e5326SJon Ringle EXPORT_SYMBOL_GPL(regmap_encx24j600_spi_read);
243d70e5326SJon Ringle
regmap_encx24j600_write(void * context,const void * data,size_t len)244d70e5326SJon Ringle static int regmap_encx24j600_write(void *context, const void *data,
245d70e5326SJon Ringle size_t len)
246d70e5326SJon Ringle {
247d70e5326SJon Ringle u8 *dout = (u8 *)data;
248d70e5326SJon Ringle u8 reg = dout[0];
249d70e5326SJon Ringle ++dout;
250d70e5326SJon Ringle --len;
251d70e5326SJon Ringle
252d70e5326SJon Ringle if (reg > 0xa0)
253d70e5326SJon Ringle return regmap_encx24j600_spi_write(context, reg, dout, len);
254d70e5326SJon Ringle
255d70e5326SJon Ringle if (len > 2)
256d70e5326SJon Ringle return -EINVAL;
257d70e5326SJon Ringle
258d70e5326SJon Ringle return regmap_encx24j600_sfr_write(context, reg, dout, len);
259d70e5326SJon Ringle }
260d70e5326SJon Ringle
regmap_encx24j600_read(void * context,const void * reg_buf,size_t reg_size,void * val,size_t val_size)261d70e5326SJon Ringle static int regmap_encx24j600_read(void *context,
262d70e5326SJon Ringle const void *reg_buf, size_t reg_size,
263d70e5326SJon Ringle void *val, size_t val_size)
264d70e5326SJon Ringle {
265d70e5326SJon Ringle u8 reg = *(const u8 *)reg_buf;
266d70e5326SJon Ringle
267d70e5326SJon Ringle if (reg_size != 1) {
268d70e5326SJon Ringle pr_err("%s: reg=%02x reg_size=%zu\n", __func__, reg, reg_size);
269d70e5326SJon Ringle return -EINVAL;
270d70e5326SJon Ringle }
271d70e5326SJon Ringle
272d70e5326SJon Ringle if (reg > 0xa0)
273d70e5326SJon Ringle return regmap_encx24j600_spi_read(context, reg, val, val_size);
274d70e5326SJon Ringle
275d70e5326SJon Ringle if (val_size > 2) {
276d70e5326SJon Ringle pr_err("%s: reg=%02x val_size=%zu\n", __func__, reg, val_size);
277d70e5326SJon Ringle return -EINVAL;
278d70e5326SJon Ringle }
279d70e5326SJon Ringle
280d70e5326SJon Ringle return regmap_encx24j600_sfr_read(context, reg, val, val_size);
281d70e5326SJon Ringle }
282d70e5326SJon Ringle
encx24j600_regmap_readable(struct device * dev,unsigned int reg)283d70e5326SJon Ringle static bool encx24j600_regmap_readable(struct device *dev, unsigned int reg)
284d70e5326SJon Ringle {
285d70e5326SJon Ringle if ((reg < 0x36) ||
286d70e5326SJon Ringle ((reg >= 0x40) && (reg < 0x4c)) ||
287d70e5326SJon Ringle ((reg >= 0x52) && (reg < 0x56)) ||
288d70e5326SJon Ringle ((reg >= 0x60) && (reg < 0x66)) ||
289d70e5326SJon Ringle ((reg >= 0x68) && (reg < 0x80)) ||
290d70e5326SJon Ringle ((reg >= 0x86) && (reg < 0x92)) ||
291d70e5326SJon Ringle (reg == 0xc8))
292d70e5326SJon Ringle return true;
293d70e5326SJon Ringle else
294d70e5326SJon Ringle return false;
295d70e5326SJon Ringle }
296d70e5326SJon Ringle
encx24j600_regmap_writeable(struct device * dev,unsigned int reg)297d70e5326SJon Ringle static bool encx24j600_regmap_writeable(struct device *dev, unsigned int reg)
298d70e5326SJon Ringle {
299d70e5326SJon Ringle if ((reg < 0x12) ||
300d70e5326SJon Ringle ((reg >= 0x14) && (reg < 0x1a)) ||
301d70e5326SJon Ringle ((reg >= 0x1c) && (reg < 0x36)) ||
302d70e5326SJon Ringle ((reg >= 0x40) && (reg < 0x4c)) ||
303d70e5326SJon Ringle ((reg >= 0x52) && (reg < 0x56)) ||
304d70e5326SJon Ringle ((reg >= 0x60) && (reg < 0x68)) ||
305d70e5326SJon Ringle ((reg >= 0x6c) && (reg < 0x80)) ||
306d70e5326SJon Ringle ((reg >= 0x86) && (reg < 0x92)) ||
307d70e5326SJon Ringle ((reg >= 0xc0) && (reg < 0xc8)) ||
308d70e5326SJon Ringle ((reg >= 0xca) && (reg < 0xf0)))
309d70e5326SJon Ringle return true;
310d70e5326SJon Ringle else
311d70e5326SJon Ringle return false;
312d70e5326SJon Ringle }
313d70e5326SJon Ringle
encx24j600_regmap_volatile(struct device * dev,unsigned int reg)314d70e5326SJon Ringle static bool encx24j600_regmap_volatile(struct device *dev, unsigned int reg)
315d70e5326SJon Ringle {
316d70e5326SJon Ringle switch (reg) {
317d70e5326SJon Ringle case ERXHEAD:
318d70e5326SJon Ringle case EDMACS:
319d70e5326SJon Ringle case ETXSTAT:
320d70e5326SJon Ringle case ETXWIRE:
321d70e5326SJon Ringle case ECON1: /* Can be modified via single byte cmds */
322d70e5326SJon Ringle case ECON2: /* Can be modified via single byte cmds */
323d70e5326SJon Ringle case ESTAT:
324d70e5326SJon Ringle case EIR: /* Can be modified via single byte cmds */
325d70e5326SJon Ringle case MIRD:
326d70e5326SJon Ringle case MISTAT:
327d70e5326SJon Ringle return true;
328d70e5326SJon Ringle default:
329d70e5326SJon Ringle break;
330d70e5326SJon Ringle }
331d70e5326SJon Ringle
332d70e5326SJon Ringle return false;
333d70e5326SJon Ringle }
334d70e5326SJon Ringle
encx24j600_regmap_precious(struct device * dev,unsigned int reg)335d70e5326SJon Ringle static bool encx24j600_regmap_precious(struct device *dev, unsigned int reg)
336d70e5326SJon Ringle {
337d70e5326SJon Ringle /* single byte cmds are precious */
338d70e5326SJon Ringle if (((reg >= 0xc0) && (reg < 0xc8)) ||
339d70e5326SJon Ringle ((reg >= 0xca) && (reg < 0xf0)))
340d70e5326SJon Ringle return true;
341d70e5326SJon Ringle else
342d70e5326SJon Ringle return false;
343d70e5326SJon Ringle }
344d70e5326SJon Ringle
regmap_encx24j600_phy_reg_read(void * context,unsigned int reg,unsigned int * val)345d70e5326SJon Ringle static int regmap_encx24j600_phy_reg_read(void *context, unsigned int reg,
346d70e5326SJon Ringle unsigned int *val)
347d70e5326SJon Ringle {
348d70e5326SJon Ringle struct encx24j600_context *ctx = context;
349d70e5326SJon Ringle int ret;
350d70e5326SJon Ringle unsigned int mistat;
351d70e5326SJon Ringle
352d70e5326SJon Ringle reg = MIREGADR_VAL | (reg & PHREG_MASK);
353d70e5326SJon Ringle ret = regmap_write(ctx->regmap, MIREGADR, reg);
354d70e5326SJon Ringle if (unlikely(ret))
355d70e5326SJon Ringle goto err_out;
356d70e5326SJon Ringle
357d70e5326SJon Ringle ret = regmap_write(ctx->regmap, MICMD, MIIRD);
358d70e5326SJon Ringle if (unlikely(ret))
359d70e5326SJon Ringle goto err_out;
360d70e5326SJon Ringle
361d70e5326SJon Ringle usleep_range(26, 100);
362*25f427acSValentina Goncharenko while (((ret = regmap_read(ctx->regmap, MISTAT, &mistat)) == 0) &&
363d70e5326SJon Ringle (mistat & BUSY))
364d70e5326SJon Ringle cpu_relax();
365d70e5326SJon Ringle
366d70e5326SJon Ringle if (unlikely(ret))
367d70e5326SJon Ringle goto err_out;
368d70e5326SJon Ringle
369d70e5326SJon Ringle ret = regmap_write(ctx->regmap, MICMD, 0);
370d70e5326SJon Ringle if (unlikely(ret))
371d70e5326SJon Ringle goto err_out;
372d70e5326SJon Ringle
373d70e5326SJon Ringle ret = regmap_read(ctx->regmap, MIRD, val);
374d70e5326SJon Ringle
375d70e5326SJon Ringle err_out:
376d70e5326SJon Ringle if (ret)
377d70e5326SJon Ringle pr_err("%s: error %d reading reg %02x\n", __func__, ret,
378d70e5326SJon Ringle reg & PHREG_MASK);
379d70e5326SJon Ringle
380d70e5326SJon Ringle return ret;
381d70e5326SJon Ringle }
382d70e5326SJon Ringle
regmap_encx24j600_phy_reg_write(void * context,unsigned int reg,unsigned int val)383d70e5326SJon Ringle static int regmap_encx24j600_phy_reg_write(void *context, unsigned int reg,
384d70e5326SJon Ringle unsigned int val)
385d70e5326SJon Ringle {
386d70e5326SJon Ringle struct encx24j600_context *ctx = context;
387d70e5326SJon Ringle int ret;
388d70e5326SJon Ringle unsigned int mistat;
389d70e5326SJon Ringle
390d70e5326SJon Ringle reg = MIREGADR_VAL | (reg & PHREG_MASK);
391d70e5326SJon Ringle ret = regmap_write(ctx->regmap, MIREGADR, reg);
392d70e5326SJon Ringle if (unlikely(ret))
393d70e5326SJon Ringle goto err_out;
394d70e5326SJon Ringle
395d70e5326SJon Ringle ret = regmap_write(ctx->regmap, MIWR, val);
396d70e5326SJon Ringle if (unlikely(ret))
397d70e5326SJon Ringle goto err_out;
398d70e5326SJon Ringle
399d70e5326SJon Ringle usleep_range(26, 100);
400*25f427acSValentina Goncharenko while (((ret = regmap_read(ctx->regmap, MISTAT, &mistat)) == 0) &&
401d70e5326SJon Ringle (mistat & BUSY))
402d70e5326SJon Ringle cpu_relax();
403d70e5326SJon Ringle
404d70e5326SJon Ringle err_out:
405d70e5326SJon Ringle if (ret)
406d70e5326SJon Ringle pr_err("%s: error %d writing reg %02x=%04x\n", __func__, ret,
407d70e5326SJon Ringle reg & PHREG_MASK, val);
408d70e5326SJon Ringle
409d70e5326SJon Ringle return ret;
410d70e5326SJon Ringle }
411d70e5326SJon Ringle
encx24j600_phymap_readable(struct device * dev,unsigned int reg)412d70e5326SJon Ringle static bool encx24j600_phymap_readable(struct device *dev, unsigned int reg)
413d70e5326SJon Ringle {
414d70e5326SJon Ringle switch (reg) {
415d70e5326SJon Ringle case PHCON1:
416d70e5326SJon Ringle case PHSTAT1:
417d70e5326SJon Ringle case PHANA:
418d70e5326SJon Ringle case PHANLPA:
419d70e5326SJon Ringle case PHANE:
420d70e5326SJon Ringle case PHCON2:
421d70e5326SJon Ringle case PHSTAT2:
422d70e5326SJon Ringle case PHSTAT3:
423d70e5326SJon Ringle return true;
424d70e5326SJon Ringle default:
425d70e5326SJon Ringle return false;
426d70e5326SJon Ringle }
427d70e5326SJon Ringle }
428d70e5326SJon Ringle
encx24j600_phymap_writeable(struct device * dev,unsigned int reg)429d70e5326SJon Ringle static bool encx24j600_phymap_writeable(struct device *dev, unsigned int reg)
430d70e5326SJon Ringle {
431d70e5326SJon Ringle switch (reg) {
432d70e5326SJon Ringle case PHCON1:
433d70e5326SJon Ringle case PHCON2:
434d70e5326SJon Ringle case PHANA:
435d70e5326SJon Ringle return true;
436d70e5326SJon Ringle case PHSTAT1:
437d70e5326SJon Ringle case PHSTAT2:
438d70e5326SJon Ringle case PHSTAT3:
439d70e5326SJon Ringle case PHANLPA:
440d70e5326SJon Ringle case PHANE:
441d70e5326SJon Ringle default:
442d70e5326SJon Ringle return false;
443d70e5326SJon Ringle }
444d70e5326SJon Ringle }
445d70e5326SJon Ringle
encx24j600_phymap_volatile(struct device * dev,unsigned int reg)446d70e5326SJon Ringle static bool encx24j600_phymap_volatile(struct device *dev, unsigned int reg)
447d70e5326SJon Ringle {
448d70e5326SJon Ringle switch (reg) {
449d70e5326SJon Ringle case PHSTAT1:
450d70e5326SJon Ringle case PHSTAT2:
451d70e5326SJon Ringle case PHSTAT3:
452d70e5326SJon Ringle case PHANLPA:
453d70e5326SJon Ringle case PHANE:
454d70e5326SJon Ringle case PHCON2:
455d70e5326SJon Ringle return true;
456d70e5326SJon Ringle default:
457d70e5326SJon Ringle return false;
458d70e5326SJon Ringle }
459d70e5326SJon Ringle }
460d70e5326SJon Ringle
461d70e5326SJon Ringle static struct regmap_config regcfg = {
462d70e5326SJon Ringle .name = "reg",
463d70e5326SJon Ringle .reg_bits = 8,
464d70e5326SJon Ringle .val_bits = 16,
465d70e5326SJon Ringle .max_register = 0xee,
466d70e5326SJon Ringle .reg_stride = 2,
467d70e5326SJon Ringle .cache_type = REGCACHE_RBTREE,
468d70e5326SJon Ringle .val_format_endian = REGMAP_ENDIAN_LITTLE,
469d70e5326SJon Ringle .readable_reg = encx24j600_regmap_readable,
470d70e5326SJon Ringle .writeable_reg = encx24j600_regmap_writeable,
471d70e5326SJon Ringle .volatile_reg = encx24j600_regmap_volatile,
472d70e5326SJon Ringle .precious_reg = encx24j600_regmap_precious,
473d70e5326SJon Ringle .lock = regmap_lock_mutex,
474d70e5326SJon Ringle .unlock = regmap_unlock_mutex,
475d70e5326SJon Ringle };
476d70e5326SJon Ringle
477d70e5326SJon Ringle static struct regmap_bus regmap_encx24j600 = {
478d70e5326SJon Ringle .write = regmap_encx24j600_write,
479d70e5326SJon Ringle .read = regmap_encx24j600_read,
480d70e5326SJon Ringle .reg_update_bits = regmap_encx24j600_reg_update_bits,
481d70e5326SJon Ringle };
482d70e5326SJon Ringle
483d70e5326SJon Ringle static struct regmap_config phycfg = {
484d70e5326SJon Ringle .name = "phy",
485d70e5326SJon Ringle .reg_bits = 8,
486d70e5326SJon Ringle .val_bits = 16,
487d70e5326SJon Ringle .max_register = 0x1f,
488d70e5326SJon Ringle .cache_type = REGCACHE_RBTREE,
489d70e5326SJon Ringle .val_format_endian = REGMAP_ENDIAN_LITTLE,
490d70e5326SJon Ringle .readable_reg = encx24j600_phymap_readable,
491d70e5326SJon Ringle .writeable_reg = encx24j600_phymap_writeable,
492d70e5326SJon Ringle .volatile_reg = encx24j600_phymap_volatile,
493d70e5326SJon Ringle };
494b822ee6cSJeroen De Wachter
495d70e5326SJon Ringle static struct regmap_bus phymap_encx24j600 = {
496d70e5326SJon Ringle .reg_write = regmap_encx24j600_phy_reg_write,
497d70e5326SJon Ringle .reg_read = regmap_encx24j600_phy_reg_read,
498d70e5326SJon Ringle };
499d70e5326SJon Ringle
devm_regmap_init_encx24j600(struct device * dev,struct encx24j600_context * ctx)500f03dca0cSNanyong Sun int devm_regmap_init_encx24j600(struct device *dev,
501d70e5326SJon Ringle struct encx24j600_context *ctx)
502d70e5326SJon Ringle {
503d70e5326SJon Ringle mutex_init(&ctx->mutex);
504d70e5326SJon Ringle regcfg.lock_arg = ctx;
505d70e5326SJon Ringle ctx->regmap = devm_regmap_init(dev, ®map_encx24j600, ctx, ®cfg);
506f03dca0cSNanyong Sun if (IS_ERR(ctx->regmap))
507f03dca0cSNanyong Sun return PTR_ERR(ctx->regmap);
508d70e5326SJon Ringle ctx->phymap = devm_regmap_init(dev, &phymap_encx24j600, ctx, &phycfg);
509f03dca0cSNanyong Sun if (IS_ERR(ctx->phymap))
510f03dca0cSNanyong Sun return PTR_ERR(ctx->phymap);
511f03dca0cSNanyong Sun
512f03dca0cSNanyong Sun return 0;
513d70e5326SJon Ringle }
514d70e5326SJon Ringle EXPORT_SYMBOL_GPL(devm_regmap_init_encx24j600);
515d70e5326SJon Ringle
516d70e5326SJon Ringle MODULE_LICENSE("GPL");
517