1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9dd4544f0SRafał Miłecki #include "bgmac.h" 10dd4544f0SRafał Miłecki 11dd4544f0SRafał Miłecki #include <linux/kernel.h> 12dd4544f0SRafał Miłecki #include <linux/module.h> 13dd4544f0SRafał Miłecki #include <linux/delay.h> 14dd4544f0SRafał Miłecki #include <linux/etherdevice.h> 15dd4544f0SRafał Miłecki #include <linux/mii.h> 1611e5e76eSRafał Miłecki #include <linux/phy.h> 17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h> 18dd4544f0SRafał Miłecki #include <linux/interrupt.h> 19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h> 20138173d4SRafał Miłecki #include <linux/bcm47xx_nvram.h> 21dd4544f0SRafał Miłecki 22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = { 23dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 24dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 25f7219b52SJoe Perches {}, 26dd4544f0SRafał Miłecki }; 27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl); 28dd4544f0SRafał Miłecki 29387b75f8SRafał Miłecki static inline bool bgmac_is_bcm4707_family(struct bgmac *bgmac) 30387b75f8SRafał Miłecki { 31387b75f8SRafał Miłecki switch (bgmac->core->bus->chipinfo.id) { 32387b75f8SRafał Miłecki case BCMA_CHIP_ID_BCM4707: 339e4e6206SRafał Miłecki case BCMA_CHIP_ID_BCM47094: 34387b75f8SRafał Miłecki case BCMA_CHIP_ID_BCM53018: 35387b75f8SRafał Miłecki return true; 36387b75f8SRafał Miłecki default: 37387b75f8SRafał Miłecki return false; 38387b75f8SRafał Miłecki } 39387b75f8SRafał Miłecki } 40387b75f8SRafał Miłecki 41dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask, 42dd4544f0SRafał Miłecki u32 value, int timeout) 43dd4544f0SRafał Miłecki { 44dd4544f0SRafał Miłecki u32 val; 45dd4544f0SRafał Miłecki int i; 46dd4544f0SRafał Miłecki 47dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 48dd4544f0SRafał Miłecki val = bcma_read32(core, reg); 49dd4544f0SRafał Miłecki if ((val & mask) == value) 50dd4544f0SRafał Miłecki return true; 51dd4544f0SRafał Miłecki udelay(10); 52dd4544f0SRafał Miłecki } 53dd4544f0SRafał Miłecki pr_err("Timeout waiting for reg 0x%X\n", reg); 54dd4544f0SRafał Miłecki return false; 55dd4544f0SRafał Miłecki } 56dd4544f0SRafał Miłecki 57dd4544f0SRafał Miłecki /************************************************** 58dd4544f0SRafał Miłecki * DMA 59dd4544f0SRafał Miłecki **************************************************/ 60dd4544f0SRafał Miłecki 61dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 62dd4544f0SRafał Miłecki { 63dd4544f0SRafał Miłecki u32 val; 64dd4544f0SRafał Miłecki int i; 65dd4544f0SRafał Miłecki 66dd4544f0SRafał Miłecki if (!ring->mmio_base) 67dd4544f0SRafał Miłecki return; 68dd4544f0SRafał Miłecki 69dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 70dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 71dd4544f0SRafał Miłecki * implement whole loop here. 72dd4544f0SRafał Miłecki */ 73dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 74dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 75dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 76dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 77dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 78dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 79dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 80dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 81dd4544f0SRafał Miłecki i = 0; 82dd4544f0SRafał Miłecki break; 83dd4544f0SRafał Miłecki } 84dd4544f0SRafał Miłecki udelay(10); 85dd4544f0SRafał Miłecki } 86dd4544f0SRafał Miłecki if (i) 87dd4544f0SRafał Miłecki bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 88dd4544f0SRafał Miłecki ring->mmio_base, val); 89dd4544f0SRafał Miłecki 90dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 91dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 92dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 93dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 94dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 95dd4544f0SRafał Miłecki 10000)) { 96dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 97dd4544f0SRafał Miłecki ring->mmio_base); 98dd4544f0SRafał Miłecki udelay(300); 99dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 100dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 101dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n", 102dd4544f0SRafał Miłecki ring->mmio_base); 103dd4544f0SRafał Miłecki } 104dd4544f0SRafał Miłecki } 105dd4544f0SRafał Miłecki 106dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 107dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 108dd4544f0SRafał Miłecki { 109dd4544f0SRafał Miłecki u32 ctl; 110dd4544f0SRafał Miłecki 111dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 11256ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 11356ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 11456ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 11556ceecdeSHauke Mehrtens 11656ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 11756ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 11856ceecdeSHauke Mehrtens 11956ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 12056ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 12156ceecdeSHauke Mehrtens 12256ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 12356ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 12456ceecdeSHauke Mehrtens } 125dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 126dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 127dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 128dd4544f0SRafał Miłecki } 129dd4544f0SRafał Miłecki 1309cde9450SFelix Fietkau static void 1319cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1329cde9450SFelix Fietkau int i, int len, u32 ctl0) 1339cde9450SFelix Fietkau { 1349cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1359cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1369cde9450SFelix Fietkau u32 ctl1; 1379cde9450SFelix Fietkau 13829ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1399cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1409cde9450SFelix Fietkau 1419cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1429cde9450SFelix Fietkau 1439cde9450SFelix Fietkau slot = &ring->slots[i]; 1449cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1459cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1469cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1479cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1489cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1499cde9450SFelix Fietkau } 1509cde9450SFelix Fietkau 151dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 152dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 153dd4544f0SRafał Miłecki struct sk_buff *skb) 154dd4544f0SRafał Miłecki { 155dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 156dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 157b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 158b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1599cde9450SFelix Fietkau int nr_frags; 1609cde9450SFelix Fietkau u32 flags; 1619cde9450SFelix Fietkau int i; 162dd4544f0SRafał Miłecki 163dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 164dd4544f0SRafał Miłecki bgmac_err(bgmac, "Too long skb (%d)\n", skb->len); 1659cde9450SFelix Fietkau goto err_drop; 166dd4544f0SRafał Miłecki } 167dd4544f0SRafał Miłecki 1689cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1699cde9450SFelix Fietkau skb_checksum_help(skb); 1709cde9450SFelix Fietkau 1719cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1729cde9450SFelix Fietkau 173b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 174b38c83ddSFelix Fietkau * even when ring->end overflows 175b38c83ddSFelix Fietkau */ 176b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 177dd4544f0SRafał Miłecki bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n"); 178dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 179dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 180dd4544f0SRafał Miłecki } 181dd4544f0SRafał Miłecki 1829cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 183dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1849cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1859cde9450SFelix Fietkau goto err_dma_head; 1869cde9450SFelix Fietkau 1879cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1889cde9450SFelix Fietkau if (!nr_frags) 1899cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1909cde9450SFelix Fietkau 1919cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1929cde9450SFelix Fietkau flags = 0; 1939cde9450SFelix Fietkau 1949cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1959cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1969cde9450SFelix Fietkau int len = skb_frag_size(frag); 1979cde9450SFelix Fietkau 1989cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1999cde9450SFelix Fietkau slot = &ring->slots[index]; 2009cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 2019cde9450SFelix Fietkau len, DMA_TO_DEVICE); 2029cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 2039cde9450SFelix Fietkau goto err_dma; 2049cde9450SFelix Fietkau 2059cde9450SFelix Fietkau if (i == nr_frags - 1) 2069cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 2079cde9450SFelix Fietkau 2089cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 209dd4544f0SRafał Miłecki } 210dd4544f0SRafał Miłecki 2119cde9450SFelix Fietkau slot->skb = skb; 212b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 21349a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 21449a467b4SHauke Mehrtens 215dd4544f0SRafał Miłecki wmb(); 216dd4544f0SRafał Miłecki 217dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 218dd4544f0SRafał Miłecki * slot it should *not* read. 219dd4544f0SRafał Miłecki */ 220dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 2219900303eSRafał Miłecki ring->index_base + 222b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 223b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 224dd4544f0SRafał Miłecki 225b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 226dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 227dd4544f0SRafał Miłecki 228dd4544f0SRafał Miłecki return NETDEV_TX_OK; 229dd4544f0SRafał Miłecki 2309cde9450SFelix Fietkau err_dma: 2319cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2329cde9450SFelix Fietkau DMA_TO_DEVICE); 2339cde9450SFelix Fietkau 2349cde9450SFelix Fietkau while (i > 0) { 2359cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2369cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2379cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2389cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2399cde9450SFelix Fietkau 2409cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2419cde9450SFelix Fietkau } 2429cde9450SFelix Fietkau 2439cde9450SFelix Fietkau err_dma_head: 2449cde9450SFelix Fietkau bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n", 2459cde9450SFelix Fietkau ring->mmio_base); 2469cde9450SFelix Fietkau 2479cde9450SFelix Fietkau err_drop: 248dd4544f0SRafał Miłecki dev_kfree_skb(skb); 249dd4544f0SRafał Miłecki return NETDEV_TX_OK; 250dd4544f0SRafał Miłecki } 251dd4544f0SRafał Miłecki 252dd4544f0SRafał Miłecki /* Free transmitted packets */ 253dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 254dd4544f0SRafał Miłecki { 255dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 256dd4544f0SRafał Miłecki int empty_slot; 257dd4544f0SRafał Miłecki bool freed = false; 25849a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 259dd4544f0SRafał Miłecki 260dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 261dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 262dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2639900303eSRafał Miłecki empty_slot -= ring->index_base; 2649900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 265dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 266dd4544f0SRafał Miłecki 267b38c83ddSFelix Fietkau while (ring->start != ring->end) { 268b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 269b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 270b38c83ddSFelix Fietkau u32 ctl1; 271b38c83ddSFelix Fietkau int len; 2729cde9450SFelix Fietkau 273b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 274b38c83ddSFelix Fietkau break; 2759cde9450SFelix Fietkau 276b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 277b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 2789cde9450SFelix Fietkau if (ctl1 & BGMAC_DESC_CTL0_SOF) 2799cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2809cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2819cde9450SFelix Fietkau DMA_TO_DEVICE); 2829cde9450SFelix Fietkau else 2839cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2849cde9450SFelix Fietkau DMA_TO_DEVICE); 285dd4544f0SRafał Miłecki 286dd4544f0SRafał Miłecki if (slot->skb) { 28749a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 28849a467b4SHauke Mehrtens pkts_compl++; 28949a467b4SHauke Mehrtens 290dd4544f0SRafał Miłecki /* Free memory! :) */ 291dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 292dd4544f0SRafał Miłecki slot->skb = NULL; 293dd4544f0SRafał Miłecki } 294dd4544f0SRafał Miłecki 2959cde9450SFelix Fietkau slot->dma_addr = 0; 296b38c83ddSFelix Fietkau ring->start++; 297dd4544f0SRafał Miłecki freed = true; 298dd4544f0SRafał Miłecki } 299dd4544f0SRafał Miłecki 3009cde9450SFelix Fietkau if (!pkts_compl) 3019cde9450SFelix Fietkau return; 3029cde9450SFelix Fietkau 30349a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 30449a467b4SHauke Mehrtens 3059cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 306dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 307dd4544f0SRafał Miłecki } 308dd4544f0SRafał Miłecki 309dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 310dd4544f0SRafał Miłecki { 311dd4544f0SRafał Miłecki if (!ring->mmio_base) 312dd4544f0SRafał Miłecki return; 313dd4544f0SRafał Miłecki 314dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 315dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 316dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 317dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 318dd4544f0SRafał Miłecki 10000)) 319dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n", 320dd4544f0SRafał Miłecki ring->mmio_base); 321dd4544f0SRafał Miłecki } 322dd4544f0SRafał Miłecki 323dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 324dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 325dd4544f0SRafał Miłecki { 326dd4544f0SRafał Miłecki u32 ctl; 327dd4544f0SRafał Miłecki 328dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 32956ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 33056ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 33156ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 33256ceecdeSHauke Mehrtens 33356ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 33456ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 33556ceecdeSHauke Mehrtens 33656ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 33756ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 33856ceecdeSHauke Mehrtens } 339dd4544f0SRafał Miłecki ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 340dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 341dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 342dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 343dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 344dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 345dd4544f0SRafał Miłecki } 346dd4544f0SRafał Miłecki 347dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 348dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 349dd4544f0SRafał Miłecki { 350dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 351b757a62eSNathan Hintz dma_addr_t dma_addr; 352dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 35345c9b3c0SFelix Fietkau void *buf; 354dd4544f0SRafał Miłecki 355dd4544f0SRafał Miłecki /* Alloc skb */ 35645c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 35745c9b3c0SFelix Fietkau if (!buf) 358dd4544f0SRafał Miłecki return -ENOMEM; 359dd4544f0SRafał Miłecki 360dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3614b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 362dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 363dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 364dd4544f0SRafał Miłecki 365dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3664b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3674b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 368b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 369dd4544f0SRafał Miłecki bgmac_err(bgmac, "DMA mapping error\n"); 37045c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 371dd4544f0SRafał Miłecki return -ENOMEM; 372dd4544f0SRafał Miłecki } 373b757a62eSNathan Hintz 374b757a62eSNathan Hintz /* Update the slot */ 37545c9b3c0SFelix Fietkau slot->buf = buf; 376b757a62eSNathan Hintz slot->dma_addr = dma_addr; 377b757a62eSNathan Hintz 378dd4544f0SRafał Miłecki return 0; 379dd4544f0SRafał Miłecki } 380dd4544f0SRafał Miłecki 3814668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3824668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3834668ae1fSFelix Fietkau { 3844668ae1fSFelix Fietkau dma_wmb(); 3854668ae1fSFelix Fietkau 3864668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3874668ae1fSFelix Fietkau ring->index_base + 3884668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3894668ae1fSFelix Fietkau } 3904668ae1fSFelix Fietkau 391d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 392d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 393d549c76bSRafał Miłecki { 394d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 395d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 396d549c76bSRafał Miłecki 39729ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 398d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 399d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 400d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 401d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 402d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 403d549c76bSRafał Miłecki */ 404d549c76bSRafał Miłecki 405d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 406d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 407d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 408d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 4094668ae1fSFelix Fietkau 4104668ae1fSFelix Fietkau ring->end = desc_idx; 411d549c76bSRafał Miłecki } 412d549c76bSRafał Miłecki 41356faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 41456faacd0SFelix Fietkau struct bgmac_slot_info *slot) 41556faacd0SFelix Fietkau { 41656faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 41756faacd0SFelix Fietkau 41856faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 41956faacd0SFelix Fietkau DMA_FROM_DEVICE); 42056faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 42156faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 42256faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 42356faacd0SFelix Fietkau DMA_FROM_DEVICE); 42456faacd0SFelix Fietkau } 42556faacd0SFelix Fietkau 426dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 427dd4544f0SRafał Miłecki int weight) 428dd4544f0SRafał Miłecki { 429dd4544f0SRafał Miłecki u32 end_slot; 430dd4544f0SRafał Miłecki int handled = 0; 431dd4544f0SRafał Miłecki 432dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 433dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4349900303eSRafał Miłecki end_slot -= ring->index_base; 4359900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 436dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 437dd4544f0SRafał Miłecki 4384668ae1fSFelix Fietkau while (ring->start != end_slot) { 439dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 440dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4414b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 44245c9b3c0SFelix Fietkau struct sk_buff *skb; 44345c9b3c0SFelix Fietkau void *buf = slot->buf; 44456faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 445dd4544f0SRafał Miłecki u16 len, flags; 446dd4544f0SRafał Miłecki 44756faacd0SFelix Fietkau do { 44856faacd0SFelix Fietkau /* Prepare new skb as replacement */ 44956faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 45056faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 45156faacd0SFelix Fietkau break; 45256faacd0SFelix Fietkau } 45356faacd0SFelix Fietkau 454dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 45556faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 456dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 457dd4544f0SRafał Miłecki 458dd4544f0SRafał Miłecki /* Get info from the header */ 459dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 460dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 461dd4544f0SRafał Miłecki 462dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 463dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 464dd4544f0SRafał Miłecki bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n", 465dd4544f0SRafał Miłecki ring->start); 46656faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 46792b9ccd3SRafał Miłecki break; 46892b9ccd3SRafał Miłecki } 46992b9ccd3SRafał Miłecki 4706a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 4716a6c7084SFelix Fietkau bgmac_err(bgmac, "Found oversized packet at slot %d, DMA issue!\n", 4726a6c7084SFelix Fietkau ring->start); 4736a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4746a6c7084SFelix Fietkau break; 4756a6c7084SFelix Fietkau } 4766a6c7084SFelix Fietkau 47702e71127SHauke Mehrtens /* Omit CRC. */ 47802e71127SHauke Mehrtens len -= ETH_FCS_LEN; 47902e71127SHauke Mehrtens 48045c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 481750afbf8SDavid S. Miller if (unlikely(!skb)) { 482f1640c3dSwangweidong bgmac_err(bgmac, "build_skb failed\n"); 483f1640c3dSwangweidong put_page(virt_to_head_page(buf)); 484f1640c3dSwangweidong break; 485f1640c3dSwangweidong } 4864b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4874b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4884b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4894b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 49092b9ccd3SRafał Miłecki 49192b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 49292b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 49345c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 49492b9ccd3SRafał Miłecki handled++; 49592b9ccd3SRafał Miłecki } while (0); 49692b9ccd3SRafał Miłecki 49756faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 49856faacd0SFelix Fietkau 499dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 500dd4544f0SRafał Miłecki ring->start = 0; 501dd4544f0SRafał Miłecki 502dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 503dd4544f0SRafał Miłecki break; 504dd4544f0SRafał Miłecki } 505dd4544f0SRafał Miłecki 5064668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 5074668ae1fSFelix Fietkau 508dd4544f0SRafał Miłecki return handled; 509dd4544f0SRafał Miłecki } 510dd4544f0SRafał Miłecki 511dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 512dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 513dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 514dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 515dd4544f0SRafał Miłecki { 516dd4544f0SRafał Miłecki switch (ring_type) { 517dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 518dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 519dd4544f0SRafał Miłecki 0xff0); 520dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 521dd4544f0SRafał Miłecki return true; 522dd4544f0SRafał Miłecki break; 523dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 524dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 525dd4544f0SRafał Miłecki 0xff0); 526dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 527dd4544f0SRafał Miłecki return true; 528dd4544f0SRafał Miłecki break; 529dd4544f0SRafał Miłecki } 530dd4544f0SRafał Miłecki return false; 531dd4544f0SRafał Miłecki } 532dd4544f0SRafał Miłecki 53345c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 534dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 535dd4544f0SRafał Miłecki { 536dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 5379cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 538dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 539dd4544f0SRafał Miłecki int i; 540dd4544f0SRafał Miłecki 54129ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5429cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5439cde9450SFelix Fietkau 544dd4544f0SRafał Miłecki slot = &ring->slots[i]; 545dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5469cde9450SFelix Fietkau 5479cde9450SFelix Fietkau if (!slot->dma_addr) 5489cde9450SFelix Fietkau continue; 5499cde9450SFelix Fietkau 5509cde9450SFelix Fietkau if (slot->skb) 5519cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5529cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5539cde9450SFelix Fietkau else 5549cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5559cde9450SFelix Fietkau len, DMA_TO_DEVICE); 556dd4544f0SRafał Miłecki } 55745c9b3c0SFelix Fietkau } 558dd4544f0SRafał Miłecki 55945c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 56045c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 56145c9b3c0SFelix Fietkau { 56245c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 56345c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 56445c9b3c0SFelix Fietkau int i; 56545c9b3c0SFelix Fietkau 56629ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 56745c9b3c0SFelix Fietkau slot = &ring->slots[i]; 56856faacd0SFelix Fietkau if (!slot->dma_addr) 56945c9b3c0SFelix Fietkau continue; 57045c9b3c0SFelix Fietkau 57145c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 57245c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 57345c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 57445c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 57556faacd0SFelix Fietkau slot->dma_addr = 0; 57645c9b3c0SFelix Fietkau } 57745c9b3c0SFelix Fietkau } 57845c9b3c0SFelix Fietkau 57945c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 58029ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 58129ba877eSFelix Fietkau int num_slots) 58245c9b3c0SFelix Fietkau { 58345c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 58445c9b3c0SFelix Fietkau int size; 58545c9b3c0SFelix Fietkau 58645c9b3c0SFelix Fietkau if (!ring->cpu_base) 58745c9b3c0SFelix Fietkau return; 58845c9b3c0SFelix Fietkau 589dd4544f0SRafał Miłecki /* Free ring of descriptors */ 59029ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 591dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 592dd4544f0SRafał Miłecki ring->dma_base); 593dd4544f0SRafał Miłecki } 594dd4544f0SRafał Miłecki 59574b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 59674b6f291SFelix Fietkau { 59774b6f291SFelix Fietkau int i; 59874b6f291SFelix Fietkau 59974b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 60074b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 60174b6f291SFelix Fietkau 60274b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 60374b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 60474b6f291SFelix Fietkau } 60574b6f291SFelix Fietkau 606dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 607dd4544f0SRafał Miłecki { 608dd4544f0SRafał Miłecki int i; 609dd4544f0SRafał Miłecki 61074b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 61129ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 61229ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 61374b6f291SFelix Fietkau 61474b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 61529ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 61629ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 61745c9b3c0SFelix Fietkau } 618dd4544f0SRafał Miłecki 619dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 620dd4544f0SRafał Miłecki { 621dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 622dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 623dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 624dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 625dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 626dd4544f0SRafał Miłecki int err; 627dd4544f0SRafał Miłecki int i; 628dd4544f0SRafał Miłecki 629dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 630dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 631dd4544f0SRafał Miłecki 632dd4544f0SRafał Miłecki if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) { 633dd4544f0SRafał Miłecki bgmac_err(bgmac, "Core does not report 64-bit DMA\n"); 634dd4544f0SRafał Miłecki return -ENOTSUPP; 635dd4544f0SRafał Miłecki } 636dd4544f0SRafał Miłecki 637dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 638dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 639dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 640dd4544f0SRafał Miłecki 641dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 64229ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 643dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 644dd4544f0SRafał Miłecki &ring->dma_base, 645dd4544f0SRafał Miłecki GFP_KERNEL); 646dd4544f0SRafał Miłecki if (!ring->cpu_base) { 647dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n", 648dd4544f0SRafał Miłecki ring->mmio_base); 649dd4544f0SRafał Miłecki goto err_dma_free; 650dd4544f0SRafał Miłecki } 651dd4544f0SRafał Miłecki 6529900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6539900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6549900303eSRafał Miłecki if (ring->unaligned) 6559900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6569900303eSRafał Miłecki else 6579900303eSRafał Miłecki ring->index_base = 0; 6589900303eSRafał Miłecki 659dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 660dd4544f0SRafał Miłecki } 661dd4544f0SRafał Miłecki 662dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 663dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 664dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 665dd4544f0SRafał Miłecki 666dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 66729ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 668dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 669dd4544f0SRafał Miłecki &ring->dma_base, 670dd4544f0SRafał Miłecki GFP_KERNEL); 671dd4544f0SRafał Miłecki if (!ring->cpu_base) { 672dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n", 673dd4544f0SRafał Miłecki ring->mmio_base); 674dd4544f0SRafał Miłecki err = -ENOMEM; 675dd4544f0SRafał Miłecki goto err_dma_free; 676dd4544f0SRafał Miłecki } 677dd4544f0SRafał Miłecki 6789900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6799900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6809900303eSRafał Miłecki if (ring->unaligned) 6819900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6829900303eSRafał Miłecki else 6839900303eSRafał Miłecki ring->index_base = 0; 684dd4544f0SRafał Miłecki } 685dd4544f0SRafał Miłecki 686dd4544f0SRafał Miłecki return 0; 687dd4544f0SRafał Miłecki 688dd4544f0SRafał Miłecki err_dma_free: 689dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 690dd4544f0SRafał Miłecki return -ENOMEM; 691dd4544f0SRafał Miłecki } 692dd4544f0SRafał Miłecki 69374b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 694dd4544f0SRafał Miłecki { 695dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 69674b6f291SFelix Fietkau int i, err; 697dd4544f0SRafał Miłecki 698dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 699dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 700dd4544f0SRafał Miłecki 7019900303eSRafał Miłecki if (!ring->unaligned) 702dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 703dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 704dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 705dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 706dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7079900303eSRafał Miłecki if (ring->unaligned) 7089900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 709dd4544f0SRafał Miłecki 710dd4544f0SRafał Miłecki ring->start = 0; 711dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 712dd4544f0SRafał Miłecki } 713dd4544f0SRafał Miłecki 714dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 71570a737b7SRafał Miłecki int j; 71670a737b7SRafał Miłecki 717dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 718dd4544f0SRafał Miłecki 7199900303eSRafał Miłecki if (!ring->unaligned) 720dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 721dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 722dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 723dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 724dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7259900303eSRafał Miłecki if (ring->unaligned) 7269900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 727dd4544f0SRafał Miłecki 7284668ae1fSFelix Fietkau ring->start = 0; 7294668ae1fSFelix Fietkau ring->end = 0; 73029ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 73174b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 73274b6f291SFelix Fietkau if (err) 73374b6f291SFelix Fietkau goto error; 73474b6f291SFelix Fietkau 735d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 73674b6f291SFelix Fietkau } 737dd4544f0SRafał Miłecki 7384668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 739dd4544f0SRafał Miłecki } 74074b6f291SFelix Fietkau 74174b6f291SFelix Fietkau return 0; 74274b6f291SFelix Fietkau 74374b6f291SFelix Fietkau error: 74474b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 74574b6f291SFelix Fietkau return err; 746dd4544f0SRafał Miłecki } 747dd4544f0SRafał Miłecki 748dd4544f0SRafał Miłecki /************************************************** 749dd4544f0SRafał Miłecki * PHY ops 750dd4544f0SRafał Miłecki **************************************************/ 751dd4544f0SRafał Miłecki 752217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg) 753dd4544f0SRafał Miłecki { 754dd4544f0SRafał Miłecki struct bcma_device *core; 755dd4544f0SRafał Miłecki u16 phy_access_addr; 756dd4544f0SRafał Miłecki u16 phy_ctl_addr; 757dd4544f0SRafał Miłecki u32 tmp; 758dd4544f0SRafał Miłecki 759dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK); 760dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK); 761dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT); 762dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK); 763dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT); 764dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE); 765dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START); 766dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK); 767dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK); 768dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT); 769dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE); 770dd4544f0SRafał Miłecki 771dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 772dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 773dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 774dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 775dd4544f0SRafał Miłecki } else { 776dd4544f0SRafał Miłecki core = bgmac->core; 777dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 778dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 779dd4544f0SRafał Miłecki } 780dd4544f0SRafał Miłecki 781dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 782dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 783dd4544f0SRafał Miłecki tmp |= phyaddr; 784dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 785dd4544f0SRafał Miłecki 786dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 787dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 788dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 789dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 790dd4544f0SRafał Miłecki 791dd4544f0SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 792dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n", 793dd4544f0SRafał Miłecki phyaddr, reg); 794dd4544f0SRafał Miłecki return 0xffff; 795dd4544f0SRafał Miłecki } 796dd4544f0SRafał Miłecki 797dd4544f0SRafał Miłecki return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK; 798dd4544f0SRafał Miłecki } 799dd4544f0SRafał Miłecki 800dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */ 801217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value) 802dd4544f0SRafał Miłecki { 803dd4544f0SRafał Miłecki struct bcma_device *core; 804dd4544f0SRafał Miłecki u16 phy_access_addr; 805dd4544f0SRafał Miłecki u16 phy_ctl_addr; 806dd4544f0SRafał Miłecki u32 tmp; 807dd4544f0SRafał Miłecki 808dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 809dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 810dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 811dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 812dd4544f0SRafał Miłecki } else { 813dd4544f0SRafał Miłecki core = bgmac->core; 814dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 815dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 816dd4544f0SRafał Miłecki } 817dd4544f0SRafał Miłecki 818dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 819dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 820dd4544f0SRafał Miłecki tmp |= phyaddr; 821dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 822dd4544f0SRafał Miłecki 823dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO); 824dd4544f0SRafał Miłecki if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO) 825dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Error setting MDIO int\n"); 826dd4544f0SRafał Miłecki 827dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 828dd4544f0SRafał Miłecki tmp |= BGMAC_PA_WRITE; 829dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 830dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 831dd4544f0SRafał Miłecki tmp |= value; 832dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 833dd4544f0SRafał Miłecki 834217a55a3SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 835dd4544f0SRafał Miłecki bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n", 836dd4544f0SRafał Miłecki phyaddr, reg); 837217a55a3SRafał Miłecki return -ETIMEDOUT; 838217a55a3SRafał Miłecki } 839217a55a3SRafał Miłecki 840217a55a3SRafał Miłecki return 0; 841dd4544f0SRafał Miłecki } 842dd4544f0SRafał Miłecki 843dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */ 844dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac) 845dd4544f0SRafał Miłecki { 846dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 847dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 848dd4544f0SRafał Miłecki u8 i; 849dd4544f0SRafał Miłecki 850dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5356) { 851dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 852dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x008b); 853dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x15, 0x0100); 854dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 855dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x12, 0x2aaa); 856dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 857dd4544f0SRafał Miłecki } 858dd4544f0SRafał Miłecki } 859dd4544f0SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) || 860dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) || 861dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) { 862dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0); 863dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0); 864dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 865dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 866dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5284); 867dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 868dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x0010); 869dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 870dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5296); 871dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x1073); 872dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9073); 873dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x52b6); 874dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9273); 875dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 876dd4544f0SRafał Miłecki } 877dd4544f0SRafał Miłecki } 878dd4544f0SRafał Miłecki } 879dd4544f0SRafał Miłecki 880dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */ 881dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac) 882dd4544f0SRafał Miłecki { 883dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_NOREGS) 884dd4544f0SRafał Miłecki return; 885dd4544f0SRafał Miłecki 8865322dbf0SRafał Miłecki bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET); 887dd4544f0SRafał Miłecki udelay(100); 8885322dbf0SRafał Miłecki if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET) 889dd4544f0SRafał Miłecki bgmac_err(bgmac, "PHY reset failed\n"); 890dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 891dd4544f0SRafał Miłecki } 892dd4544f0SRafał Miłecki 893dd4544f0SRafał Miłecki /************************************************** 894dd4544f0SRafał Miłecki * Chip ops 895dd4544f0SRafał Miłecki **************************************************/ 896dd4544f0SRafał Miłecki 897dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 898dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 899dd4544f0SRafał Miłecki */ 900dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 901dd4544f0SRafał Miłecki bool force) 902dd4544f0SRafał Miłecki { 903dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 904dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 905dd4544f0SRafał Miłecki 90648e07fbeSHauke Mehrtens bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 907dd4544f0SRafał Miłecki udelay(2); 908dd4544f0SRafał Miłecki 909dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 910dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 911dd4544f0SRafał Miłecki 91248e07fbeSHauke Mehrtens bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 913dd4544f0SRafał Miłecki udelay(2); 914dd4544f0SRafał Miłecki } 915dd4544f0SRafał Miłecki 9164e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 9174e209001SHauke Mehrtens { 9184e209001SHauke Mehrtens u32 tmp; 9194e209001SHauke Mehrtens 9204e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 9214e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 9224e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 9234e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 9244e209001SHauke Mehrtens } 9254e209001SHauke Mehrtens 926c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 927c6edfe10SHauke Mehrtens { 928c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 929c6edfe10SHauke Mehrtens 930c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 931e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 932c6edfe10SHauke Mehrtens else 933e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 934c6edfe10SHauke Mehrtens } 935c6edfe10SHauke Mehrtens 936dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 937dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 938dd4544f0SRafał Miłecki { 939dd4544f0SRafał Miłecki int i; 940dd4544f0SRafał Miłecki 941dd4544f0SRafał Miłecki if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) { 942dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 943dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 944dd4544f0SRafał Miłecki bgmac_read(bgmac, 945dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 946dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 947dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 948dd4544f0SRafał Miłecki bgmac_read(bgmac, 949dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 950dd4544f0SRafał Miłecki } 951dd4544f0SRafał Miłecki 952dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 953dd4544f0SRafał Miłecki } 954dd4544f0SRafał Miłecki #endif 955dd4544f0SRafał Miłecki 956dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 957dd4544f0SRafał Miłecki { 958dd4544f0SRafał Miłecki int i; 959dd4544f0SRafał Miłecki 960dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) 961dd4544f0SRafał Miłecki return; 962dd4544f0SRafał Miłecki 963dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 964dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 965dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 966dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 967dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 968dd4544f0SRafał Miłecki } 969dd4544f0SRafał Miłecki 970dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 9715824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 972dd4544f0SRafał Miłecki { 973dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 974dd4544f0SRafał Miłecki u32 set = 0; 975dd4544f0SRafał Miłecki 9765824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 9775824d2d1SRafał Miłecki case SPEED_10: 978dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 9795824d2d1SRafał Miłecki break; 9805824d2d1SRafał Miłecki case SPEED_100: 981dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 9825824d2d1SRafał Miłecki break; 9835824d2d1SRafał Miłecki case SPEED_1000: 984dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 9855824d2d1SRafał Miłecki break; 9866df4aff9SHauke Mehrtens case SPEED_2500: 9876df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 9886df4aff9SHauke Mehrtens break; 9895824d2d1SRafał Miłecki default: 9905824d2d1SRafał Miłecki bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed); 9915824d2d1SRafał Miłecki } 9925824d2d1SRafał Miłecki 9935824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 994dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 9955824d2d1SRafał Miłecki 996dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 997dd4544f0SRafał Miłecki } 998dd4544f0SRafał Miłecki 999dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 1000dd4544f0SRafał Miłecki { 10016df4aff9SHauke Mehrtens struct bcma_device *core = bgmac->core; 10026df4aff9SHauke Mehrtens u8 imode; 10036df4aff9SHauke Mehrtens 1004387b75f8SRafał Miłecki if (bgmac_is_bcm4707_family(bgmac)) { 10056df4aff9SHauke Mehrtens bcma_awrite32(core, BCMA_IOCTL, 10066df4aff9SHauke Mehrtens bcma_aread32(core, BCMA_IOCTL) | 0x40 | 10076df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 10086df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 10096df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 10106df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 10116df4aff9SHauke Mehrtens } else { 10126df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 10136df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 1014dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 10155824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 10165824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 10175824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 1018dd4544f0SRafał Miłecki } 1019dd4544f0SRafał Miłecki } 10206df4aff9SHauke Mehrtens } 1021dd4544f0SRafał Miłecki 1022dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 1023dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 1024dd4544f0SRafał Miłecki { 1025dd4544f0SRafał Miłecki struct bcma_device *core = bgmac->core; 1026dd4544f0SRafał Miłecki struct bcma_bus *bus = core->bus; 1027dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bus->chipinfo; 10286df4aff9SHauke Mehrtens u32 flags; 1029dd4544f0SRafał Miłecki u32 iost; 1030dd4544f0SRafał Miłecki int i; 1031dd4544f0SRafał Miłecki 1032dd4544f0SRafał Miłecki if (bcma_core_is_enabled(core)) { 1033dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 1034dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 1035dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 1036dd4544f0SRafał Miłecki } 1037dd4544f0SRafał Miłecki 1038dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 1039dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 1040dd4544f0SRafał Miłecki 1041dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1042dd4544f0SRafał Miłecki udelay(1); 1043dd4544f0SRafał Miłecki 1044dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 1045dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 1046dd4544f0SRafał Miłecki 1047dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 1048dd4544f0SRafał Miłecki } 1049dd4544f0SRafał Miłecki 1050dd4544f0SRafał Miłecki iost = bcma_aread32(core, BCMA_IOST); 10511a0ab767SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 1052dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10531a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) 1054dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 1055dd4544f0SRafał Miłecki 10569e4e6206SRafał Miłecki /* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */ 10579e4e6206SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM4707 && 10589e4e6206SRafał Miłecki ci->id != BCMA_CHIP_ID_BCM47094) { 10596df4aff9SHauke Mehrtens flags = 0; 1060dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 1061dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 1062dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 1063dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 1064dd4544f0SRafał Miłecki } 1065dd4544f0SRafał Miłecki bcma_core_enable(core, flags); 10666df4aff9SHauke Mehrtens } 1067dd4544f0SRafał Miłecki 10686df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 1069387b75f8SRafał Miłecki if (core->id.rev > 2 && !bgmac_is_bcm4707_family(bgmac)) { 10701a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 10711a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 10721a0ab767SRafał Miłecki bgmac_wait_value(bgmac->core, BCMA_CLKCTLST, 10731a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 10741a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 1075dd4544f0SRafał Miłecki 1000); 1076dd4544f0SRafał Miłecki } 1077dd4544f0SRafał Miłecki 10781a0ab767SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 10791a0ab767SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1080dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) { 1081dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 1082dd4544f0SRafał Miłecki u8 et_swtype = 0; 1083dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 10846a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 10853647268dSHauke Mehrtens char buf[4]; 1086dd4544f0SRafał Miłecki 10873647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 1088dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 1089dd4544f0SRafał Miłecki bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n", 1090dd4544f0SRafał Miłecki buf); 1091dd4544f0SRafał Miłecki et_swtype &= 0x0f; 1092dd4544f0SRafał Miłecki et_swtype <<= 4; 1093dd4544f0SRafał Miłecki sw_type = et_swtype; 10941a0ab767SRafał Miłecki } else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) { 1095dd4544f0SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 10961a0ab767SRafał Miłecki } else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 10971a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10981a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) { 1099b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 1100b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 1101dd4544f0SRafał Miłecki } 1102dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 1, 1103dd4544f0SRafał Miłecki ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 1104dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 1105dd4544f0SRafał Miłecki sw_type); 1106dd4544f0SRafał Miłecki } 1107dd4544f0SRafał Miłecki 1108dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 1109dd4544f0SRafał Miłecki bcma_awrite32(core, BCMA_IOCTL, 1110dd4544f0SRafał Miłecki bcma_aread32(core, BCMA_IOCTL) & 1111dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 1112dd4544f0SRafał Miłecki 1113dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 1114dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 1115dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 1116dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 1117dd4544f0SRafał Miłecki */ 1118dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 1119dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 1120dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 1121dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 1122dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 1123dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 1124dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 1125dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1126dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 1127dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 1128dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 1129dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 1130dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1131dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1132dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1133dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1134dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 113548e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(core->id.rev), 1136dd4544f0SRafał Miłecki false); 1137d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1138d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1139dd4544f0SRafał Miłecki 1140dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1141dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT) 1142dd4544f0SRafał Miłecki bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0, 1143dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1144dd4544f0SRafał Miłecki else 1145dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1146dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 1147dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 1148dd4544f0SRafał Miłecki 114949a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1150dd4544f0SRafał Miłecki } 1151dd4544f0SRafał Miłecki 1152dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1153dd4544f0SRafał Miłecki { 1154dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1155dd4544f0SRafał Miłecki } 1156dd4544f0SRafał Miłecki 1157dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1158dd4544f0SRafał Miłecki { 1159dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 11604160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1161dd4544f0SRafał Miłecki } 1162dd4544f0SRafał Miłecki 1163dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1164dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1165dd4544f0SRafał Miłecki { 1166dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 1167dd4544f0SRafał Miłecki u32 cmdcfg; 1168dd4544f0SRafał Miłecki u32 mode; 1169dd4544f0SRafał Miłecki u32 rxq_ctl; 1170dd4544f0SRafał Miłecki u32 fl_ctl; 1171dd4544f0SRafał Miłecki u16 bp_clk; 1172dd4544f0SRafał Miłecki u8 mdp; 1173dd4544f0SRafał Miłecki 1174dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1175dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 117648e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(bgmac->core->id.rev), true); 1177dd4544f0SRafał Miłecki udelay(2); 1178dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1179dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1180dd4544f0SRafał Miłecki 1181dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1182dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1183dd4544f0SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0) 1184dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1185dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2) 1186dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0, 1187dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1188dd4544f0SRafał Miłecki 1189dd4544f0SRafał Miłecki switch (ci->id) { 1190dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM5357: 1191dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4749: 1192dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM53572: 1193dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4716: 1194dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM47162: 1195dd4544f0SRafał Miłecki fl_ctl = 0x03cb04cb; 1196dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 1197dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1198dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) 1199dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1200dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1201dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1202dd4544f0SRafał Miłecki break; 1203dd4544f0SRafał Miłecki } 1204dd4544f0SRafał Miłecki 1205387b75f8SRafał Miłecki if (!bgmac_is_bcm4707_family(bgmac)) { 1206dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1207dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 12086df4aff9SHauke Mehrtens bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 12096df4aff9SHauke Mehrtens 1000000; 1210dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1211dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1212dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1213dd4544f0SRafał Miłecki } 12146df4aff9SHauke Mehrtens } 1215dd4544f0SRafał Miłecki 1216dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 121774b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1218dd4544f0SRafał Miłecki { 1219dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1220dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1221dd4544f0SRafał Miłecki 1222dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1223dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1224dd4544f0SRafał Miłecki 1225c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1226dd4544f0SRafał Miłecki 12274e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1228dd4544f0SRafał Miłecki 1229dd4544f0SRafał Miłecki if (bgmac->loopback) 1230e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1231dd4544f0SRafał Miłecki else 1232e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1233dd4544f0SRafał Miłecki 1234dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1235dd4544f0SRafał Miłecki 1236dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1237dd4544f0SRafał Miłecki 1238dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1239dd4544f0SRafał Miłecki } 1240dd4544f0SRafał Miłecki 1241dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1242dd4544f0SRafał Miłecki { 1243dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1244dd4544f0SRafał Miłecki 1245dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1246dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1247dd4544f0SRafał Miłecki 1248dd4544f0SRafał Miłecki if (!int_status) 1249dd4544f0SRafał Miłecki return IRQ_NONE; 1250dd4544f0SRafał Miłecki 1251eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1252eb64e292SFelix Fietkau if (int_status) 1253eb64e292SFelix Fietkau bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", int_status); 1254dd4544f0SRafał Miłecki 1255dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1256dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1257dd4544f0SRafał Miłecki 1258dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1259dd4544f0SRafał Miłecki 1260dd4544f0SRafał Miłecki return IRQ_HANDLED; 1261dd4544f0SRafał Miłecki } 1262dd4544f0SRafał Miłecki 1263dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1264dd4544f0SRafał Miłecki { 1265dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1266dd4544f0SRafał Miłecki int handled = 0; 1267dd4544f0SRafał Miłecki 1268eb64e292SFelix Fietkau /* Ack */ 1269eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1270dd4544f0SRafał Miłecki 1271eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1272eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1273dd4544f0SRafał Miłecki 1274eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1275eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1276e580267dSRafał Miłecki return weight; 1277dd4544f0SRafał Miłecki 127843f159c6SHauke Mehrtens if (handled < weight) { 1279dd4544f0SRafał Miłecki napi_complete(napi); 1280dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 128143f159c6SHauke Mehrtens } 1282dd4544f0SRafał Miłecki 1283dd4544f0SRafał Miłecki return handled; 1284dd4544f0SRafał Miłecki } 1285dd4544f0SRafał Miłecki 1286dd4544f0SRafał Miłecki /************************************************** 1287dd4544f0SRafał Miłecki * net_device_ops 1288dd4544f0SRafał Miłecki **************************************************/ 1289dd4544f0SRafał Miłecki 1290dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1291dd4544f0SRafał Miłecki { 1292dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1293dd4544f0SRafał Miłecki int err = 0; 1294dd4544f0SRafał Miłecki 1295dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 129674b6f291SFelix Fietkau 129774b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 129874b6f291SFelix Fietkau if (err) 129974b6f291SFelix Fietkau return err; 130074b6f291SFelix Fietkau 1301dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 130274b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1303dd4544f0SRafał Miłecki 1304dd4544f0SRafał Miłecki err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED, 1305dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1306dd4544f0SRafał Miłecki if (err < 0) { 1307dd4544f0SRafał Miłecki bgmac_err(bgmac, "IRQ request error: %d!\n", err); 130874b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 130974b6f291SFelix Fietkau return err; 1310dd4544f0SRafał Miłecki } 1311dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1312dd4544f0SRafał Miłecki 13134e34da4dSRafał Miłecki phy_start(bgmac->phy_dev); 13144e34da4dSRafał Miłecki 1315dd4544f0SRafał Miłecki netif_carrier_on(net_dev); 131674b6f291SFelix Fietkau return 0; 1317dd4544f0SRafał Miłecki } 1318dd4544f0SRafał Miłecki 1319dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1320dd4544f0SRafał Miłecki { 1321dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1322dd4544f0SRafał Miłecki 1323dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1324dd4544f0SRafał Miłecki 13254e34da4dSRafał Miłecki phy_stop(bgmac->phy_dev); 13264e34da4dSRafał Miłecki 1327dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1328dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1329dd4544f0SRafał Miłecki free_irq(bgmac->core->irq, net_dev); 1330dd4544f0SRafał Miłecki 1331dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 133274b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1333dd4544f0SRafał Miłecki 1334dd4544f0SRafał Miłecki return 0; 1335dd4544f0SRafał Miłecki } 1336dd4544f0SRafał Miłecki 1337dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1338dd4544f0SRafał Miłecki struct net_device *net_dev) 1339dd4544f0SRafał Miłecki { 1340dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1341dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1342dd4544f0SRafał Miłecki 1343dd4544f0SRafał Miłecki /* No QOS support yet */ 1344dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1345dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1346dd4544f0SRafał Miłecki } 1347dd4544f0SRafał Miłecki 13484e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 13494e209001SHauke Mehrtens { 13504e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 13514e209001SHauke Mehrtens int ret; 13524e209001SHauke Mehrtens 13534e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 13544e209001SHauke Mehrtens if (ret < 0) 13554e209001SHauke Mehrtens return ret; 13564e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, (u8 *)addr); 13574e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 13584e209001SHauke Mehrtens return 0; 13594e209001SHauke Mehrtens } 13604e209001SHauke Mehrtens 1361dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1362dd4544f0SRafał Miłecki { 1363dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1364dd4544f0SRafał Miłecki 1365dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 136669c58852SHauke Mehrtens return -EINVAL; 136769c58852SHauke Mehrtens 136869c58852SHauke Mehrtens return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd); 1369dd4544f0SRafał Miłecki } 1370dd4544f0SRafał Miłecki 1371dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1372dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1373dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1374dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1375c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 13764e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1377522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1378dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1379dd4544f0SRafał Miłecki }; 1380dd4544f0SRafał Miłecki 1381dd4544f0SRafał Miłecki /************************************************** 1382dd4544f0SRafał Miłecki * ethtool_ops 1383dd4544f0SRafał Miłecki **************************************************/ 1384dd4544f0SRafał Miłecki 1385*f6613d4fSFlorian Fainelli struct bgmac_stat { 1386*f6613d4fSFlorian Fainelli u8 size; 1387*f6613d4fSFlorian Fainelli u32 offset; 1388*f6613d4fSFlorian Fainelli const char *name; 1389*f6613d4fSFlorian Fainelli }; 1390*f6613d4fSFlorian Fainelli 1391*f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = { 1392*f6613d4fSFlorian Fainelli { 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" }, 1393*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_GOOD_PKTS, "tx_good" }, 1394*f6613d4fSFlorian Fainelli { 8, BGMAC_TX_OCTETS, "tx_octets" }, 1395*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PKTS, "tx_pkts" }, 1396*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" }, 1397*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" }, 1398*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_64, "tx_64" }, 1399*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" }, 1400*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" }, 1401*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" }, 1402*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" }, 1403*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" }, 1404*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" }, 1405*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" }, 1406*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" }, 1407*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" }, 1408*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" }, 1409*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" }, 1410*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" }, 1411*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNDERRUNS, "tx_underruns" }, 1412*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" }, 1413*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" }, 1414*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" }, 1415*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" }, 1416*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LATE_COLS, "tx_late_cols" }, 1417*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_DEFERED, "tx_defered" }, 1418*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" }, 1419*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" }, 1420*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNI_PKTS, "tx_unicast" }, 1421*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q0_PKTS, "tx_q0" }, 1422*f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" }, 1423*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q1_PKTS, "tx_q1" }, 1424*f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" }, 1425*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q2_PKTS, "tx_q2" }, 1426*f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" }, 1427*f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q3_PKTS, "tx_q3" }, 1428*f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" }, 1429*f6613d4fSFlorian Fainelli { 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" }, 1430*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_GOOD_PKTS, "rx_good" }, 1431*f6613d4fSFlorian Fainelli { 8, BGMAC_RX_OCTETS, "rx_octets" }, 1432*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PKTS, "rx_pkts" }, 1433*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" }, 1434*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" }, 1435*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_64, "rx_64" }, 1436*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" }, 1437*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" }, 1438*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" }, 1439*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" }, 1440*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" }, 1441*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" }, 1442*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" }, 1443*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" }, 1444*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" }, 1445*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" }, 1446*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" }, 1447*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" }, 1448*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MISSED_PKTS, "rx_missed" }, 1449*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" }, 1450*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNDERSIZE, "rx_undersize" }, 1451*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ERRS, "rx_crc" }, 1452*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_ALIGN_ERRS, "rx_align" }, 1453*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" }, 1454*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" }, 1455*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" }, 1456*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SACHANGES, "rx_sa_changes" }, 1457*f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNI_PKTS, "rx_unicast" }, 1458*f6613d4fSFlorian Fainelli }; 1459*f6613d4fSFlorian Fainelli 1460*f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN ARRAY_SIZE(bgmac_get_strings_stats) 1461*f6613d4fSFlorian Fainelli 1462*f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set) 1463*f6613d4fSFlorian Fainelli { 1464*f6613d4fSFlorian Fainelli switch (string_set) { 1465*f6613d4fSFlorian Fainelli case ETH_SS_STATS: 1466*f6613d4fSFlorian Fainelli return BGMAC_STATS_LEN; 1467*f6613d4fSFlorian Fainelli } 1468*f6613d4fSFlorian Fainelli 1469*f6613d4fSFlorian Fainelli return -EOPNOTSUPP; 1470*f6613d4fSFlorian Fainelli } 1471*f6613d4fSFlorian Fainelli 1472*f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset, 1473*f6613d4fSFlorian Fainelli u8 *data) 1474*f6613d4fSFlorian Fainelli { 1475*f6613d4fSFlorian Fainelli int i; 1476*f6613d4fSFlorian Fainelli 1477*f6613d4fSFlorian Fainelli if (stringset != ETH_SS_STATS) 1478*f6613d4fSFlorian Fainelli return; 1479*f6613d4fSFlorian Fainelli 1480*f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) 1481*f6613d4fSFlorian Fainelli strlcpy(data + i * ETH_GSTRING_LEN, 1482*f6613d4fSFlorian Fainelli bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN); 1483*f6613d4fSFlorian Fainelli } 1484*f6613d4fSFlorian Fainelli 1485*f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev, 1486*f6613d4fSFlorian Fainelli struct ethtool_stats *ss, uint64_t *data) 1487*f6613d4fSFlorian Fainelli { 1488*f6613d4fSFlorian Fainelli struct bgmac *bgmac = netdev_priv(dev); 1489*f6613d4fSFlorian Fainelli const struct bgmac_stat *s; 1490*f6613d4fSFlorian Fainelli unsigned int i; 1491*f6613d4fSFlorian Fainelli u64 val; 1492*f6613d4fSFlorian Fainelli 1493*f6613d4fSFlorian Fainelli if (!netif_running(dev)) 1494*f6613d4fSFlorian Fainelli return; 1495*f6613d4fSFlorian Fainelli 1496*f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) { 1497*f6613d4fSFlorian Fainelli s = &bgmac_get_strings_stats[i]; 1498*f6613d4fSFlorian Fainelli val = 0; 1499*f6613d4fSFlorian Fainelli if (s->size == 8) 1500*f6613d4fSFlorian Fainelli val = (u64)bgmac_read(bgmac, s->offset + 4) << 32; 1501*f6613d4fSFlorian Fainelli val |= bgmac_read(bgmac, s->offset); 1502*f6613d4fSFlorian Fainelli data[i] = val; 1503*f6613d4fSFlorian Fainelli } 1504*f6613d4fSFlorian Fainelli } 1505*f6613d4fSFlorian Fainelli 1506dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev, 1507dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1508dd4544f0SRafał Miłecki { 1509dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1510dd4544f0SRafał Miłecki 15115824d2d1SRafał Miłecki return phy_ethtool_gset(bgmac->phy_dev, cmd); 1512dd4544f0SRafał Miłecki } 1513dd4544f0SRafał Miłecki 1514dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev, 1515dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1516dd4544f0SRafał Miłecki { 1517dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1518dd4544f0SRafał Miłecki 15195824d2d1SRafał Miłecki return phy_ethtool_sset(bgmac->phy_dev, cmd); 1520dd4544f0SRafał Miłecki } 1521dd4544f0SRafał Miłecki 1522dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1523dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1524dd4544f0SRafał Miłecki { 1525dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1526dd4544f0SRafał Miłecki strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info)); 1527dd4544f0SRafał Miłecki } 1528dd4544f0SRafał Miłecki 1529dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1530*f6613d4fSFlorian Fainelli .get_strings = bgmac_get_strings, 1531*f6613d4fSFlorian Fainelli .get_sset_count = bgmac_get_sset_count, 1532*f6613d4fSFlorian Fainelli .get_ethtool_stats = bgmac_get_ethtool_stats, 1533dd4544f0SRafał Miłecki .get_settings = bgmac_get_settings, 15345824d2d1SRafał Miłecki .set_settings = bgmac_set_settings, 1535dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1536dd4544f0SRafał Miłecki }; 1537dd4544f0SRafał Miłecki 1538dd4544f0SRafał Miłecki /************************************************** 153911e5e76eSRafał Miłecki * MII 154011e5e76eSRafał Miłecki **************************************************/ 154111e5e76eSRafał Miłecki 154211e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum) 154311e5e76eSRafał Miłecki { 154411e5e76eSRafał Miłecki return bgmac_phy_read(bus->priv, mii_id, regnum); 154511e5e76eSRafał Miłecki } 154611e5e76eSRafał Miłecki 154711e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum, 154811e5e76eSRafał Miłecki u16 value) 154911e5e76eSRafał Miłecki { 155011e5e76eSRafał Miłecki return bgmac_phy_write(bus->priv, mii_id, regnum, value); 155111e5e76eSRafał Miłecki } 155211e5e76eSRafał Miłecki 15535824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev) 15545824d2d1SRafał Miłecki { 15555824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 15565824d2d1SRafał Miłecki struct phy_device *phy_dev = bgmac->phy_dev; 15575824d2d1SRafał Miłecki bool update = false; 15585824d2d1SRafał Miłecki 15595824d2d1SRafał Miłecki if (phy_dev->link) { 15605824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 15615824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 15625824d2d1SRafał Miłecki update = true; 15635824d2d1SRafał Miłecki } 15645824d2d1SRafał Miłecki 15655824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 15665824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 15675824d2d1SRafał Miłecki update = true; 15685824d2d1SRafał Miłecki } 15695824d2d1SRafał Miłecki } 15705824d2d1SRafał Miłecki 15715824d2d1SRafał Miłecki if (update) { 15725824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 15735824d2d1SRafał Miłecki phy_print_status(phy_dev); 15745824d2d1SRafał Miłecki } 15755824d2d1SRafał Miłecki } 15765824d2d1SRafał Miłecki 1577c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac) 1578c25b23b8SRafał Miłecki { 1579c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1580c25b23b8SRafał Miłecki .link = 1, 1581c25b23b8SRafał Miłecki .speed = SPEED_1000, 1582c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1583c25b23b8SRafał Miłecki }; 1584c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1585c25b23b8SRafał Miłecki int err; 1586c25b23b8SRafał Miłecki 15874db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1588c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1589c25b23b8SRafał Miłecki bgmac_err(bgmac, "Failed to register fixed PHY device\n"); 1590c25b23b8SRafał Miłecki return -ENODEV; 1591c25b23b8SRafał Miłecki } 1592c25b23b8SRafał Miłecki 1593c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1594c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1595c25b23b8SRafał Miłecki if (err) { 1596c25b23b8SRafał Miłecki bgmac_err(bgmac, "Connecting PHY failed\n"); 1597c25b23b8SRafał Miłecki return err; 1598c25b23b8SRafał Miłecki } 1599c25b23b8SRafał Miłecki 1600c25b23b8SRafał Miłecki bgmac->phy_dev = phy_dev; 1601c25b23b8SRafał Miłecki 1602c25b23b8SRafał Miłecki return err; 1603c25b23b8SRafał Miłecki } 1604c25b23b8SRafał Miłecki 160511e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac) 160611e5e76eSRafał Miłecki { 160711e5e76eSRafał Miłecki struct mii_bus *mii_bus; 16085824d2d1SRafał Miłecki struct phy_device *phy_dev; 16095824d2d1SRafał Miłecki char bus_id[MII_BUS_ID_SIZE + 3]; 1610e7f4dc35SAndrew Lunn int err = 0; 161111e5e76eSRafał Miłecki 1612387b75f8SRafał Miłecki if (bgmac_is_bcm4707_family(bgmac)) 1613c25b23b8SRafał Miłecki return bgmac_fixed_phy_register(bgmac); 1614c25b23b8SRafał Miłecki 161511e5e76eSRafał Miłecki mii_bus = mdiobus_alloc(); 161611e5e76eSRafał Miłecki if (!mii_bus) 161711e5e76eSRafał Miłecki return -ENOMEM; 161811e5e76eSRafał Miłecki 161911e5e76eSRafał Miłecki mii_bus->name = "bgmac mii bus"; 162011e5e76eSRafał Miłecki sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num, 162111e5e76eSRafał Miłecki bgmac->core->core_unit); 162211e5e76eSRafał Miłecki mii_bus->priv = bgmac; 162311e5e76eSRafał Miłecki mii_bus->read = bgmac_mii_read; 162411e5e76eSRafał Miłecki mii_bus->write = bgmac_mii_write; 162511e5e76eSRafał Miłecki mii_bus->parent = &bgmac->core->dev; 162611e5e76eSRafał Miłecki mii_bus->phy_mask = ~(1 << bgmac->phyaddr); 162711e5e76eSRafał Miłecki 162811e5e76eSRafał Miłecki err = mdiobus_register(mii_bus); 162911e5e76eSRafał Miłecki if (err) { 163011e5e76eSRafał Miłecki bgmac_err(bgmac, "Registration of mii bus failed\n"); 1631e7f4dc35SAndrew Lunn goto err_free_bus; 163211e5e76eSRafał Miłecki } 163311e5e76eSRafał Miłecki 163411e5e76eSRafał Miłecki bgmac->mii_bus = mii_bus; 163511e5e76eSRafał Miłecki 16365824d2d1SRafał Miłecki /* Connect to the PHY */ 16375824d2d1SRafał Miłecki snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id, 16385824d2d1SRafał Miłecki bgmac->phyaddr); 16395824d2d1SRafał Miłecki phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link, 16405824d2d1SRafał Miłecki PHY_INTERFACE_MODE_MII); 16415824d2d1SRafał Miłecki if (IS_ERR(phy_dev)) { 1642c01e0159SMasanari Iida bgmac_err(bgmac, "PHY connection failed\n"); 16435824d2d1SRafał Miłecki err = PTR_ERR(phy_dev); 16445824d2d1SRafał Miłecki goto err_unregister_bus; 16455824d2d1SRafał Miłecki } 16465824d2d1SRafał Miłecki bgmac->phy_dev = phy_dev; 16475824d2d1SRafał Miłecki 164811e5e76eSRafał Miłecki return err; 164911e5e76eSRafał Miłecki 16505824d2d1SRafał Miłecki err_unregister_bus: 16515824d2d1SRafał Miłecki mdiobus_unregister(mii_bus); 165211e5e76eSRafał Miłecki err_free_bus: 165311e5e76eSRafał Miłecki mdiobus_free(mii_bus); 165411e5e76eSRafał Miłecki return err; 165511e5e76eSRafał Miłecki } 165611e5e76eSRafał Miłecki 165711e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac) 165811e5e76eSRafał Miłecki { 165911e5e76eSRafał Miłecki struct mii_bus *mii_bus = bgmac->mii_bus; 166011e5e76eSRafał Miłecki 166111e5e76eSRafał Miłecki mdiobus_unregister(mii_bus); 166211e5e76eSRafał Miłecki mdiobus_free(mii_bus); 166311e5e76eSRafał Miłecki } 166411e5e76eSRafał Miłecki 166511e5e76eSRafał Miłecki /************************************************** 1666dd4544f0SRafał Miłecki * BCMA bus ops 1667dd4544f0SRafał Miłecki **************************************************/ 1668dd4544f0SRafał Miłecki 1669dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */ 1670dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core) 1671dd4544f0SRafał Miłecki { 1672dd4544f0SRafał Miłecki struct net_device *net_dev; 1673dd4544f0SRafał Miłecki struct bgmac *bgmac; 1674dd4544f0SRafał Miłecki struct ssb_sprom *sprom = &core->bus->sprom; 1675538e4563SRafał Miłecki u8 *mac; 1676dd4544f0SRafał Miłecki int err; 1677dd4544f0SRafał Miłecki 1678538e4563SRafał Miłecki switch (core->core_unit) { 1679538e4563SRafał Miłecki case 0: 1680538e4563SRafał Miłecki mac = sprom->et0mac; 1681538e4563SRafał Miłecki break; 1682538e4563SRafał Miłecki case 1: 1683538e4563SRafał Miłecki mac = sprom->et1mac; 1684538e4563SRafał Miłecki break; 1685538e4563SRafał Miłecki case 2: 1686538e4563SRafał Miłecki mac = sprom->et2mac; 1687538e4563SRafał Miłecki break; 1688538e4563SRafał Miłecki default: 1689dd4544f0SRafał Miłecki pr_err("Unsupported core_unit %d\n", core->core_unit); 1690dd4544f0SRafał Miłecki return -ENOTSUPP; 1691dd4544f0SRafał Miłecki } 1692dd4544f0SRafał Miłecki 1693d166f218SRafał Miłecki if (!is_valid_ether_addr(mac)) { 1694d166f218SRafał Miłecki dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac); 1695d166f218SRafał Miłecki eth_random_addr(mac); 1696d166f218SRafał Miłecki dev_warn(&core->dev, "Using random MAC: %pM\n", mac); 1697d166f218SRafał Miłecki } 1698d166f218SRafał Miłecki 1699b4dfd8e9SRafał Miłecki /* This (reset &) enable is not preset in specs or reference driver but 1700b4dfd8e9SRafał Miłecki * Broadcom does it in arch PCI code when enabling fake PCI device. 1701b4dfd8e9SRafał Miłecki */ 1702b4dfd8e9SRafał Miłecki bcma_core_enable(core, 0); 1703b4dfd8e9SRafał Miłecki 1704dd4544f0SRafał Miłecki /* Allocation and references */ 1705dd4544f0SRafał Miłecki net_dev = alloc_etherdev(sizeof(*bgmac)); 1706dd4544f0SRafał Miłecki if (!net_dev) 1707dd4544f0SRafał Miłecki return -ENOMEM; 1708dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 1709dd4544f0SRafał Miłecki net_dev->irq = core->irq; 17107ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 1711dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 1712dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 1713dd4544f0SRafał Miłecki bgmac->core = core; 1714dd4544f0SRafał Miłecki bcma_set_drvdata(core, bgmac); 17152022e9d5SFlorian Fainelli SET_NETDEV_DEV(net_dev, &core->dev); 1716dd4544f0SRafał Miłecki 1717dd4544f0SRafał Miłecki /* Defaults */ 1718dd4544f0SRafał Miłecki memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN); 1719dd4544f0SRafał Miłecki 1720dd4544f0SRafał Miłecki /* On BCM4706 we need common core to access PHY */ 1721dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT && 1722dd4544f0SRafał Miłecki !core->bus->drv_gmac_cmn.core) { 1723dd4544f0SRafał Miłecki bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n"); 1724dd4544f0SRafał Miłecki err = -ENODEV; 1725dd4544f0SRafał Miłecki goto err_netdev_free; 1726dd4544f0SRafał Miłecki } 1727dd4544f0SRafał Miłecki bgmac->cmn = core->bus->drv_gmac_cmn.core; 1728dd4544f0SRafał Miłecki 1729538e4563SRafał Miłecki switch (core->core_unit) { 1730538e4563SRafał Miłecki case 0: 1731538e4563SRafał Miłecki bgmac->phyaddr = sprom->et0phyaddr; 1732538e4563SRafał Miłecki break; 1733538e4563SRafał Miłecki case 1: 1734538e4563SRafał Miłecki bgmac->phyaddr = sprom->et1phyaddr; 1735538e4563SRafał Miłecki break; 1736538e4563SRafał Miłecki case 2: 1737538e4563SRafał Miłecki bgmac->phyaddr = sprom->et2phyaddr; 1738538e4563SRafał Miłecki break; 1739538e4563SRafał Miłecki } 1740dd4544f0SRafał Miłecki bgmac->phyaddr &= BGMAC_PHY_MASK; 1741dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_MASK) { 1742dd4544f0SRafał Miłecki bgmac_err(bgmac, "No PHY found\n"); 1743dd4544f0SRafał Miłecki err = -ENODEV; 1744dd4544f0SRafał Miłecki goto err_netdev_free; 1745dd4544f0SRafał Miłecki } 1746dd4544f0SRafał Miłecki bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr, 1747dd4544f0SRafał Miłecki bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : ""); 1748dd4544f0SRafał Miłecki 1749dd4544f0SRafał Miłecki if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) { 1750dd4544f0SRafał Miłecki bgmac_err(bgmac, "PCI setup not implemented\n"); 1751dd4544f0SRafał Miłecki err = -ENOTSUPP; 1752dd4544f0SRafał Miłecki goto err_netdev_free; 1753dd4544f0SRafał Miłecki } 1754dd4544f0SRafał Miłecki 1755dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1756dd4544f0SRafał Miłecki 1757622a521fSHauke Mehrtens /* For Northstar, we have to take all GMAC core out of reset */ 1758387b75f8SRafał Miłecki if (bgmac_is_bcm4707_family(bgmac)) { 1759622a521fSHauke Mehrtens struct bcma_device *ns_core; 1760622a521fSHauke Mehrtens int ns_gmac; 1761622a521fSHauke Mehrtens 1762622a521fSHauke Mehrtens /* Northstar has 4 GMAC cores */ 1763622a521fSHauke Mehrtens for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) { 17640e595934SHauke Mehrtens /* As Northstar requirement, we have to reset all GMACs 1765622a521fSHauke Mehrtens * before accessing one. bgmac_chip_reset() call 1766622a521fSHauke Mehrtens * bcma_core_enable() for this core. Then the other 17670e595934SHauke Mehrtens * three GMACs didn't reset. We do it here. 1768622a521fSHauke Mehrtens */ 1769622a521fSHauke Mehrtens ns_core = bcma_find_core_unit(core->bus, 1770622a521fSHauke Mehrtens BCMA_CORE_MAC_GBIT, 1771622a521fSHauke Mehrtens ns_gmac); 1772622a521fSHauke Mehrtens if (ns_core && !bcma_core_is_enabled(ns_core)) 1773622a521fSHauke Mehrtens bcma_core_enable(ns_core, 0); 1774622a521fSHauke Mehrtens } 1775622a521fSHauke Mehrtens } 1776622a521fSHauke Mehrtens 1777dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1778dd4544f0SRafał Miłecki if (err) { 1779dd4544f0SRafał Miłecki bgmac_err(bgmac, "Unable to alloc memory for DMA\n"); 1780dd4544f0SRafał Miłecki goto err_netdev_free; 1781dd4544f0SRafał Miłecki } 1782dd4544f0SRafał Miłecki 1783dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1784edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1785dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1786dd4544f0SRafał Miłecki 1787dd4544f0SRafał Miłecki /* TODO: reset the external phy. Specs are needed */ 1788dd4544f0SRafał Miłecki bgmac_phy_reset(bgmac); 1789dd4544f0SRafał Miłecki 1790dd4544f0SRafał Miłecki bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo & 1791dd4544f0SRafał Miłecki BGMAC_BFL_ENETROBO); 1792dd4544f0SRafał Miłecki if (bgmac->has_robosw) 1793dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for Roboswitch not implemented\n"); 1794dd4544f0SRafał Miłecki 1795dd4544f0SRafał Miłecki if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM) 1796dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n"); 1797dd4544f0SRafał Miłecki 17986216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 17996216642fSHauke Mehrtens 180011e5e76eSRafał Miłecki err = bgmac_mii_register(bgmac); 180111e5e76eSRafał Miłecki if (err) { 180211e5e76eSRafał Miłecki bgmac_err(bgmac, "Cannot register MDIO\n"); 180311e5e76eSRafał Miłecki goto err_dma_free; 180411e5e76eSRafał Miłecki } 180511e5e76eSRafał Miłecki 18069cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 18079cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 18089cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 18099cde9450SFelix Fietkau 1810dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1811dd4544f0SRafał Miłecki if (err) { 1812dd4544f0SRafał Miłecki bgmac_err(bgmac, "Cannot register net device\n"); 181311e5e76eSRafał Miłecki goto err_mii_unregister; 1814dd4544f0SRafał Miłecki } 1815dd4544f0SRafał Miłecki 1816dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1817dd4544f0SRafał Miłecki 1818dd4544f0SRafał Miłecki return 0; 1819dd4544f0SRafał Miłecki 182011e5e76eSRafał Miłecki err_mii_unregister: 182111e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 1822dd4544f0SRafał Miłecki err_dma_free: 1823dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1824dd4544f0SRafał Miłecki 1825dd4544f0SRafał Miłecki err_netdev_free: 1826dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1827dd4544f0SRafał Miłecki free_netdev(net_dev); 1828dd4544f0SRafał Miłecki 1829dd4544f0SRafał Miłecki return err; 1830dd4544f0SRafał Miłecki } 1831dd4544f0SRafał Miłecki 1832dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core) 1833dd4544f0SRafał Miłecki { 1834dd4544f0SRafał Miłecki struct bgmac *bgmac = bcma_get_drvdata(core); 1835dd4544f0SRafał Miłecki 1836dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 183711e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 18386216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1839dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1840dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1841dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1842dd4544f0SRafał Miłecki } 1843dd4544f0SRafał Miłecki 1844dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = { 1845dd4544f0SRafał Miłecki .name = KBUILD_MODNAME, 1846dd4544f0SRafał Miłecki .id_table = bgmac_bcma_tbl, 1847dd4544f0SRafał Miłecki .probe = bgmac_probe, 1848dd4544f0SRafał Miłecki .remove = bgmac_remove, 1849dd4544f0SRafał Miłecki }; 1850dd4544f0SRafał Miłecki 1851dd4544f0SRafał Miłecki static int __init bgmac_init(void) 1852dd4544f0SRafał Miłecki { 1853dd4544f0SRafał Miłecki int err; 1854dd4544f0SRafał Miłecki 1855dd4544f0SRafał Miłecki err = bcma_driver_register(&bgmac_bcma_driver); 1856dd4544f0SRafał Miłecki if (err) 1857dd4544f0SRafał Miłecki return err; 1858dd4544f0SRafał Miłecki pr_info("Broadcom 47xx GBit MAC driver loaded\n"); 1859dd4544f0SRafał Miłecki 1860dd4544f0SRafał Miłecki return 0; 1861dd4544f0SRafał Miłecki } 1862dd4544f0SRafał Miłecki 1863dd4544f0SRafał Miłecki static void __exit bgmac_exit(void) 1864dd4544f0SRafał Miłecki { 1865dd4544f0SRafał Miłecki bcma_driver_unregister(&bgmac_bcma_driver); 1866dd4544f0SRafał Miłecki } 1867dd4544f0SRafał Miłecki 1868dd4544f0SRafał Miłecki module_init(bgmac_init) 1869dd4544f0SRafał Miłecki module_exit(bgmac_exit) 1870dd4544f0SRafał Miłecki 1871dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1872dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1873