1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9f6a95a24SJon Mason 10f6a95a24SJon Mason #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt 11f6a95a24SJon Mason 12f6a95a24SJon Mason #include <linux/bcma/bcma.h> 13f6a95a24SJon Mason #include <linux/etherdevice.h> 14f6a95a24SJon Mason #include <linux/bcm47xx_nvram.h> 1513bf7760SRussell King #include <linux/phy.h> 1613bf7760SRussell King #include <linux/phy_fixed.h> 17dd4544f0SRafał Miłecki #include "bgmac.h" 18dd4544f0SRafał Miłecki 19f6a95a24SJon Mason static bool bgmac_wait_value(struct bgmac *bgmac, u16 reg, u32 mask, 20dd4544f0SRafał Miłecki u32 value, int timeout) 21dd4544f0SRafał Miłecki { 22dd4544f0SRafał Miłecki u32 val; 23dd4544f0SRafał Miłecki int i; 24dd4544f0SRafał Miłecki 25dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 26f6a95a24SJon Mason val = bgmac_read(bgmac, reg); 27dd4544f0SRafał Miłecki if ((val & mask) == value) 28dd4544f0SRafał Miłecki return true; 29dd4544f0SRafał Miłecki udelay(10); 30dd4544f0SRafał Miłecki } 31f6a95a24SJon Mason dev_err(bgmac->dev, "Timeout waiting for reg 0x%X\n", reg); 32dd4544f0SRafał Miłecki return false; 33dd4544f0SRafał Miłecki } 34dd4544f0SRafał Miłecki 35dd4544f0SRafał Miłecki /************************************************** 36dd4544f0SRafał Miłecki * DMA 37dd4544f0SRafał Miłecki **************************************************/ 38dd4544f0SRafał Miłecki 39dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 40dd4544f0SRafał Miłecki { 41dd4544f0SRafał Miłecki u32 val; 42dd4544f0SRafał Miłecki int i; 43dd4544f0SRafał Miłecki 44dd4544f0SRafał Miłecki if (!ring->mmio_base) 45dd4544f0SRafał Miłecki return; 46dd4544f0SRafał Miłecki 47dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 48dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 49dd4544f0SRafał Miłecki * implement whole loop here. 50dd4544f0SRafał Miłecki */ 51dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 52dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 53dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 54dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 55dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 56dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 57dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 58dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 59dd4544f0SRafał Miłecki i = 0; 60dd4544f0SRafał Miłecki break; 61dd4544f0SRafał Miłecki } 62dd4544f0SRafał Miłecki udelay(10); 63dd4544f0SRafał Miłecki } 64dd4544f0SRafał Miłecki if (i) 65d00a8281SJon Mason dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 66dd4544f0SRafał Miłecki ring->mmio_base, val); 67dd4544f0SRafał Miłecki 68dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 69dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 70f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 71dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 72dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 73dd4544f0SRafał Miłecki 10000)) { 74d00a8281SJon Mason dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 75dd4544f0SRafał Miłecki ring->mmio_base); 76dd4544f0SRafał Miłecki udelay(300); 77dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 78dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 79d00a8281SJon Mason dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n", 80dd4544f0SRafał Miłecki ring->mmio_base); 81dd4544f0SRafał Miłecki } 82dd4544f0SRafał Miłecki } 83dd4544f0SRafał Miłecki 84dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 85dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 86dd4544f0SRafał Miłecki { 87dd4544f0SRafał Miłecki u32 ctl; 88dd4544f0SRafał Miłecki 89dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 90db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) { 9156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 9256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 9356ceecdeSHauke Mehrtens 9456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 9556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 9656ceecdeSHauke Mehrtens 9756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 9856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 9956ceecdeSHauke Mehrtens 10056ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 10156ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 10256ceecdeSHauke Mehrtens } 103dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 104dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 105dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 106dd4544f0SRafał Miłecki } 107dd4544f0SRafał Miłecki 1089cde9450SFelix Fietkau static void 1099cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1109cde9450SFelix Fietkau int i, int len, u32 ctl0) 1119cde9450SFelix Fietkau { 1129cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1139cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1149cde9450SFelix Fietkau u32 ctl1; 1159cde9450SFelix Fietkau 11629ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1179cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1189cde9450SFelix Fietkau 1199cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1209cde9450SFelix Fietkau 1219cde9450SFelix Fietkau slot = &ring->slots[i]; 1229cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1239cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1249cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1259cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1269cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1279cde9450SFelix Fietkau } 1289cde9450SFelix Fietkau 129dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 130dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 131dd4544f0SRafał Miłecki struct sk_buff *skb) 132dd4544f0SRafał Miłecki { 133a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 134dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 135b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 136b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1379cde9450SFelix Fietkau int nr_frags; 1389cde9450SFelix Fietkau u32 flags; 1399cde9450SFelix Fietkau int i; 140dd4544f0SRafał Miłecki 141dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 142d00a8281SJon Mason netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len); 1439cde9450SFelix Fietkau goto err_drop; 144dd4544f0SRafał Miłecki } 145dd4544f0SRafał Miłecki 1469cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1479cde9450SFelix Fietkau skb_checksum_help(skb); 1489cde9450SFelix Fietkau 1499cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1509cde9450SFelix Fietkau 151b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 152b38c83ddSFelix Fietkau * even when ring->end overflows 153b38c83ddSFelix Fietkau */ 154b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 155d00a8281SJon Mason netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n"); 156dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 157dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 158dd4544f0SRafał Miłecki } 159dd4544f0SRafał Miłecki 1609cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 161dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1629cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1639cde9450SFelix Fietkau goto err_dma_head; 1649cde9450SFelix Fietkau 1659cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1669cde9450SFelix Fietkau if (!nr_frags) 1679cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1689cde9450SFelix Fietkau 1699cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1709cde9450SFelix Fietkau flags = 0; 1719cde9450SFelix Fietkau 1729cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1739cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1749cde9450SFelix Fietkau int len = skb_frag_size(frag); 1759cde9450SFelix Fietkau 1769cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1779cde9450SFelix Fietkau slot = &ring->slots[index]; 1789cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 1799cde9450SFelix Fietkau len, DMA_TO_DEVICE); 1809cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1819cde9450SFelix Fietkau goto err_dma; 1829cde9450SFelix Fietkau 1839cde9450SFelix Fietkau if (i == nr_frags - 1) 1849cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1859cde9450SFelix Fietkau 1869cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 187dd4544f0SRafał Miłecki } 188dd4544f0SRafał Miłecki 1899cde9450SFelix Fietkau slot->skb = skb; 190b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 19149a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 19249a467b4SHauke Mehrtens 193dd4544f0SRafał Miłecki wmb(); 194dd4544f0SRafał Miłecki 195dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 196dd4544f0SRafał Miłecki * slot it should *not* read. 197dd4544f0SRafał Miłecki */ 198dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 1999900303eSRafał Miłecki ring->index_base + 200b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 201b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 202dd4544f0SRafał Miłecki 203b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 204dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 205dd4544f0SRafał Miłecki 206dd4544f0SRafał Miłecki return NETDEV_TX_OK; 207dd4544f0SRafał Miłecki 2089cde9450SFelix Fietkau err_dma: 2099cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2109cde9450SFelix Fietkau DMA_TO_DEVICE); 2119cde9450SFelix Fietkau 212e86663c4SFlorian Fainelli while (i-- > 0) { 2139cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2149cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2159cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2169cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2179cde9450SFelix Fietkau 2189cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2199cde9450SFelix Fietkau } 2209cde9450SFelix Fietkau 2219cde9450SFelix Fietkau err_dma_head: 222d00a8281SJon Mason netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n", 2239cde9450SFelix Fietkau ring->mmio_base); 2249cde9450SFelix Fietkau 2259cde9450SFelix Fietkau err_drop: 226dd4544f0SRafał Miłecki dev_kfree_skb(skb); 2276d490f62SFlorian Fainelli net_dev->stats.tx_dropped++; 2286d490f62SFlorian Fainelli net_dev->stats.tx_errors++; 229dd4544f0SRafał Miłecki return NETDEV_TX_OK; 230dd4544f0SRafał Miłecki } 231dd4544f0SRafał Miłecki 232dd4544f0SRafał Miłecki /* Free transmitted packets */ 233dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 234dd4544f0SRafał Miłecki { 235a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 236dd4544f0SRafał Miłecki int empty_slot; 237dd4544f0SRafał Miłecki bool freed = false; 23849a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 239dd4544f0SRafał Miłecki 240dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 241dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 242dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2439900303eSRafał Miłecki empty_slot -= ring->index_base; 2449900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 245dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 246dd4544f0SRafał Miłecki 247b38c83ddSFelix Fietkau while (ring->start != ring->end) { 248b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 249b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 250d2b13233SFlorian Fainelli u32 ctl0, ctl1; 251b38c83ddSFelix Fietkau int len; 2529cde9450SFelix Fietkau 253b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 254b38c83ddSFelix Fietkau break; 2559cde9450SFelix Fietkau 256d2b13233SFlorian Fainelli ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0); 257b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 258b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 259d2b13233SFlorian Fainelli if (ctl0 & BGMAC_DESC_CTL0_SOF) 2609cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2619cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2629cde9450SFelix Fietkau DMA_TO_DEVICE); 2639cde9450SFelix Fietkau else 2649cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2659cde9450SFelix Fietkau DMA_TO_DEVICE); 266dd4544f0SRafał Miłecki 267dd4544f0SRafał Miłecki if (slot->skb) { 2686d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_bytes += slot->skb->len; 2696d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_packets++; 27049a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 27149a467b4SHauke Mehrtens pkts_compl++; 27249a467b4SHauke Mehrtens 273dd4544f0SRafał Miłecki /* Free memory! :) */ 274dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 275dd4544f0SRafał Miłecki slot->skb = NULL; 276dd4544f0SRafał Miłecki } 277dd4544f0SRafał Miłecki 2789cde9450SFelix Fietkau slot->dma_addr = 0; 279b38c83ddSFelix Fietkau ring->start++; 280dd4544f0SRafał Miłecki freed = true; 281dd4544f0SRafał Miłecki } 282dd4544f0SRafał Miłecki 2839cde9450SFelix Fietkau if (!pkts_compl) 2849cde9450SFelix Fietkau return; 2859cde9450SFelix Fietkau 28649a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 28749a467b4SHauke Mehrtens 2889cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 289dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 290dd4544f0SRafał Miłecki } 291dd4544f0SRafał Miłecki 292dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 293dd4544f0SRafał Miłecki { 294dd4544f0SRafał Miłecki if (!ring->mmio_base) 295dd4544f0SRafał Miłecki return; 296dd4544f0SRafał Miłecki 297dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 298f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 299dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 300dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 301dd4544f0SRafał Miłecki 10000)) 302d00a8281SJon Mason dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n", 303dd4544f0SRafał Miłecki ring->mmio_base); 304dd4544f0SRafał Miłecki } 305dd4544f0SRafał Miłecki 306dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 307dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 308dd4544f0SRafał Miłecki { 309dd4544f0SRafał Miłecki u32 ctl; 310dd4544f0SRafał Miłecki 311dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 312fcdefccaSAndy Gospodarek 313fcdefccaSAndy Gospodarek /* preserve ONLY bits 16-17 from current hardware value */ 314fcdefccaSAndy Gospodarek ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 315fcdefccaSAndy Gospodarek 316db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) { 31756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 31856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 31956ceecdeSHauke Mehrtens 32056ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 32156ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 32256ceecdeSHauke Mehrtens 32356ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 32456ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 32556ceecdeSHauke Mehrtens } 326dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 327dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 328dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 329dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 330dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 331dd4544f0SRafał Miłecki } 332dd4544f0SRafał Miłecki 333dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 334dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 335dd4544f0SRafał Miłecki { 336a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 337b757a62eSNathan Hintz dma_addr_t dma_addr; 338dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 33945c9b3c0SFelix Fietkau void *buf; 340dd4544f0SRafał Miłecki 341dd4544f0SRafał Miłecki /* Alloc skb */ 34245c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 34345c9b3c0SFelix Fietkau if (!buf) 344dd4544f0SRafał Miłecki return -ENOMEM; 345dd4544f0SRafał Miłecki 346dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3474b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 348dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 349dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 350dd4544f0SRafał Miłecki 351dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3524b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3534b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 354b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 355d00a8281SJon Mason netdev_err(bgmac->net_dev, "DMA mapping error\n"); 35645c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 357dd4544f0SRafał Miłecki return -ENOMEM; 358dd4544f0SRafał Miłecki } 359b757a62eSNathan Hintz 360b757a62eSNathan Hintz /* Update the slot */ 36145c9b3c0SFelix Fietkau slot->buf = buf; 362b757a62eSNathan Hintz slot->dma_addr = dma_addr; 363b757a62eSNathan Hintz 364dd4544f0SRafał Miłecki return 0; 365dd4544f0SRafał Miłecki } 366dd4544f0SRafał Miłecki 3674668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3684668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3694668ae1fSFelix Fietkau { 3704668ae1fSFelix Fietkau dma_wmb(); 3714668ae1fSFelix Fietkau 3724668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3734668ae1fSFelix Fietkau ring->index_base + 3744668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3754668ae1fSFelix Fietkau } 3764668ae1fSFelix Fietkau 377d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 378d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 379d549c76bSRafał Miłecki { 380d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 381d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 382d549c76bSRafał Miłecki 38329ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 384d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 385d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 386d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 387d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 388d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 389d549c76bSRafał Miłecki */ 390d549c76bSRafał Miłecki 391d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 392d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 393d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 394d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 3954668ae1fSFelix Fietkau 3964668ae1fSFelix Fietkau ring->end = desc_idx; 397d549c76bSRafał Miłecki } 398d549c76bSRafał Miłecki 39956faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 40056faacd0SFelix Fietkau struct bgmac_slot_info *slot) 40156faacd0SFelix Fietkau { 40256faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 40356faacd0SFelix Fietkau 40456faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 40556faacd0SFelix Fietkau DMA_FROM_DEVICE); 40656faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 40756faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 40856faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 40956faacd0SFelix Fietkau DMA_FROM_DEVICE); 41056faacd0SFelix Fietkau } 41156faacd0SFelix Fietkau 412dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 413dd4544f0SRafał Miłecki int weight) 414dd4544f0SRafał Miłecki { 415dd4544f0SRafał Miłecki u32 end_slot; 416dd4544f0SRafał Miłecki int handled = 0; 417dd4544f0SRafał Miłecki 418dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 419dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4209900303eSRafał Miłecki end_slot -= ring->index_base; 4219900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 422dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 423dd4544f0SRafał Miłecki 4244668ae1fSFelix Fietkau while (ring->start != end_slot) { 425a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 426dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4274b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 42845c9b3c0SFelix Fietkau struct sk_buff *skb; 42945c9b3c0SFelix Fietkau void *buf = slot->buf; 43056faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 431dd4544f0SRafał Miłecki u16 len, flags; 432dd4544f0SRafał Miłecki 43356faacd0SFelix Fietkau do { 43456faacd0SFelix Fietkau /* Prepare new skb as replacement */ 43556faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 43656faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 43756faacd0SFelix Fietkau break; 43856faacd0SFelix Fietkau } 43956faacd0SFelix Fietkau 440dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 44156faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 442dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 443dd4544f0SRafał Miłecki 444dd4544f0SRafał Miłecki /* Get info from the header */ 445dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 446dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 447dd4544f0SRafał Miłecki 448dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 449dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 450d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n", 451dd4544f0SRafał Miłecki ring->start); 45256faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 4536d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 45492b9ccd3SRafał Miłecki break; 45592b9ccd3SRafał Miłecki } 45692b9ccd3SRafał Miłecki 4576a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 458d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n", 4596a6c7084SFelix Fietkau ring->start); 4606a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4616d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_length_errors++; 4626d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 4636a6c7084SFelix Fietkau break; 4646a6c7084SFelix Fietkau } 4656a6c7084SFelix Fietkau 46602e71127SHauke Mehrtens /* Omit CRC. */ 46702e71127SHauke Mehrtens len -= ETH_FCS_LEN; 46802e71127SHauke Mehrtens 46945c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 470750afbf8SDavid S. Miller if (unlikely(!skb)) { 471d00a8281SJon Mason netdev_err(bgmac->net_dev, "build_skb failed\n"); 472f1640c3dSwangweidong put_page(virt_to_head_page(buf)); 4736d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 474f1640c3dSwangweidong break; 475f1640c3dSwangweidong } 4764b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4774b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4784b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4794b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 48092b9ccd3SRafał Miłecki 48192b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 48292b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 4836d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_bytes += len; 4846d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_packets++; 48545c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 48692b9ccd3SRafał Miłecki handled++; 48792b9ccd3SRafał Miłecki } while (0); 48892b9ccd3SRafał Miłecki 48956faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 49056faacd0SFelix Fietkau 491dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 492dd4544f0SRafał Miłecki ring->start = 0; 493dd4544f0SRafał Miłecki 494dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 495dd4544f0SRafał Miłecki break; 496dd4544f0SRafał Miłecki } 497dd4544f0SRafał Miłecki 4984668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 4994668ae1fSFelix Fietkau 500dd4544f0SRafał Miłecki return handled; 501dd4544f0SRafał Miłecki } 502dd4544f0SRafał Miłecki 503dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 504dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 505dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 506dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 507dd4544f0SRafał Miłecki { 508dd4544f0SRafał Miłecki switch (ring_type) { 509dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 510dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 511dd4544f0SRafał Miłecki 0xff0); 512dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 513dd4544f0SRafał Miłecki return true; 514dd4544f0SRafał Miłecki break; 515dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 516dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 517dd4544f0SRafał Miłecki 0xff0); 518dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 519dd4544f0SRafał Miłecki return true; 520dd4544f0SRafał Miłecki break; 521dd4544f0SRafał Miłecki } 522dd4544f0SRafał Miłecki return false; 523dd4544f0SRafał Miłecki } 524dd4544f0SRafał Miłecki 52545c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 526dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 527dd4544f0SRafał Miłecki { 528a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 5299cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 530dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 531dd4544f0SRafał Miłecki int i; 532dd4544f0SRafał Miłecki 53329ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5349cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5359cde9450SFelix Fietkau 536dd4544f0SRafał Miłecki slot = &ring->slots[i]; 537dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5389cde9450SFelix Fietkau 5399cde9450SFelix Fietkau if (!slot->dma_addr) 5409cde9450SFelix Fietkau continue; 5419cde9450SFelix Fietkau 5429cde9450SFelix Fietkau if (slot->skb) 5439cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5449cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5459cde9450SFelix Fietkau else 5469cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5479cde9450SFelix Fietkau len, DMA_TO_DEVICE); 548dd4544f0SRafał Miłecki } 54945c9b3c0SFelix Fietkau } 550dd4544f0SRafał Miłecki 55145c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 55245c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 55345c9b3c0SFelix Fietkau { 554a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 55545c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 55645c9b3c0SFelix Fietkau int i; 55745c9b3c0SFelix Fietkau 55829ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 55945c9b3c0SFelix Fietkau slot = &ring->slots[i]; 56056faacd0SFelix Fietkau if (!slot->dma_addr) 56145c9b3c0SFelix Fietkau continue; 56245c9b3c0SFelix Fietkau 56345c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 56445c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 56545c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 56645c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 56756faacd0SFelix Fietkau slot->dma_addr = 0; 56845c9b3c0SFelix Fietkau } 56945c9b3c0SFelix Fietkau } 57045c9b3c0SFelix Fietkau 57145c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 57229ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 57329ba877eSFelix Fietkau int num_slots) 57445c9b3c0SFelix Fietkau { 575a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 57645c9b3c0SFelix Fietkau int size; 57745c9b3c0SFelix Fietkau 57845c9b3c0SFelix Fietkau if (!ring->cpu_base) 57945c9b3c0SFelix Fietkau return; 58045c9b3c0SFelix Fietkau 581dd4544f0SRafał Miłecki /* Free ring of descriptors */ 58229ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 583dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 584dd4544f0SRafał Miłecki ring->dma_base); 585dd4544f0SRafał Miłecki } 586dd4544f0SRafał Miłecki 58774b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 58874b6f291SFelix Fietkau { 58974b6f291SFelix Fietkau int i; 59074b6f291SFelix Fietkau 59174b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 59274b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 59374b6f291SFelix Fietkau 59474b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 59574b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 59674b6f291SFelix Fietkau } 59774b6f291SFelix Fietkau 598dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 599dd4544f0SRafał Miłecki { 600dd4544f0SRafał Miłecki int i; 601dd4544f0SRafał Miłecki 60274b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 60329ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 60429ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 60574b6f291SFelix Fietkau 60674b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 60729ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 60829ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 60945c9b3c0SFelix Fietkau } 610dd4544f0SRafał Miłecki 611dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 612dd4544f0SRafał Miłecki { 613a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 614dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 615dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 616dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 617dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 618dd4544f0SRafał Miłecki int err; 619dd4544f0SRafał Miłecki int i; 620dd4544f0SRafał Miłecki 621dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 622dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 623dd4544f0SRafał Miłecki 624f6a95a24SJon Mason if (!(bgmac_idm_read(bgmac, BCMA_IOST) & BCMA_IOST_DMA64)) { 625d00a8281SJon Mason dev_err(bgmac->dev, "Core does not report 64-bit DMA\n"); 626dd4544f0SRafał Miłecki return -ENOTSUPP; 627dd4544f0SRafał Miłecki } 628dd4544f0SRafał Miłecki 629dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 630dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 631dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 632dd4544f0SRafał Miłecki 633dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 63429ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 635dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 636dd4544f0SRafał Miłecki &ring->dma_base, 637dd4544f0SRafał Miłecki GFP_KERNEL); 638dd4544f0SRafał Miłecki if (!ring->cpu_base) { 639d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n", 640dd4544f0SRafał Miłecki ring->mmio_base); 641dd4544f0SRafał Miłecki goto err_dma_free; 642dd4544f0SRafał Miłecki } 643dd4544f0SRafał Miłecki 6449900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6459900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6469900303eSRafał Miłecki if (ring->unaligned) 6479900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6489900303eSRafał Miłecki else 6499900303eSRafał Miłecki ring->index_base = 0; 6509900303eSRafał Miłecki 651dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 652dd4544f0SRafał Miłecki } 653dd4544f0SRafał Miłecki 654dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 655dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 656dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 657dd4544f0SRafał Miłecki 658dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 65929ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 660dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 661dd4544f0SRafał Miłecki &ring->dma_base, 662dd4544f0SRafał Miłecki GFP_KERNEL); 663dd4544f0SRafał Miłecki if (!ring->cpu_base) { 664d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n", 665dd4544f0SRafał Miłecki ring->mmio_base); 666dd4544f0SRafał Miłecki err = -ENOMEM; 667dd4544f0SRafał Miłecki goto err_dma_free; 668dd4544f0SRafał Miłecki } 669dd4544f0SRafał Miłecki 6709900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6719900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6729900303eSRafał Miłecki if (ring->unaligned) 6739900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6749900303eSRafał Miłecki else 6759900303eSRafał Miłecki ring->index_base = 0; 676dd4544f0SRafał Miłecki } 677dd4544f0SRafał Miłecki 678dd4544f0SRafał Miłecki return 0; 679dd4544f0SRafał Miłecki 680dd4544f0SRafał Miłecki err_dma_free: 681dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 682dd4544f0SRafał Miłecki return -ENOMEM; 683dd4544f0SRafał Miłecki } 684dd4544f0SRafał Miłecki 68574b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 686dd4544f0SRafał Miłecki { 687dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 68874b6f291SFelix Fietkau int i, err; 689dd4544f0SRafał Miłecki 690dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 691dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 692dd4544f0SRafał Miłecki 6939900303eSRafał Miłecki if (!ring->unaligned) 694dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 695dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 696dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 697dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 698dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 6999900303eSRafał Miłecki if (ring->unaligned) 7009900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 701dd4544f0SRafał Miłecki 702dd4544f0SRafał Miłecki ring->start = 0; 703dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 704dd4544f0SRafał Miłecki } 705dd4544f0SRafał Miłecki 706dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 70770a737b7SRafał Miłecki int j; 70870a737b7SRafał Miłecki 709dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 710dd4544f0SRafał Miłecki 7119900303eSRafał Miłecki if (!ring->unaligned) 712dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 713dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 714dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 715dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 716dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7179900303eSRafał Miłecki if (ring->unaligned) 7189900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 719dd4544f0SRafał Miłecki 7204668ae1fSFelix Fietkau ring->start = 0; 7214668ae1fSFelix Fietkau ring->end = 0; 72229ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 72374b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 72474b6f291SFelix Fietkau if (err) 72574b6f291SFelix Fietkau goto error; 72674b6f291SFelix Fietkau 727d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 72874b6f291SFelix Fietkau } 729dd4544f0SRafał Miłecki 7304668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 731dd4544f0SRafał Miłecki } 73274b6f291SFelix Fietkau 73374b6f291SFelix Fietkau return 0; 73474b6f291SFelix Fietkau 73574b6f291SFelix Fietkau error: 73674b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 73774b6f291SFelix Fietkau return err; 738dd4544f0SRafał Miłecki } 739dd4544f0SRafał Miłecki 740dd4544f0SRafał Miłecki 741dd4544f0SRafał Miłecki /************************************************** 742dd4544f0SRafał Miłecki * Chip ops 743dd4544f0SRafał Miłecki **************************************************/ 744dd4544f0SRafał Miłecki 745dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 746dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 747dd4544f0SRafał Miłecki */ 748dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 749dd4544f0SRafał Miłecki bool force) 750dd4544f0SRafał Miłecki { 751dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 752dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 753db791eb2SJon Mason u32 cmdcfg_sr; 754dd4544f0SRafał Miłecki 755db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 756db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 757db791eb2SJon Mason else 758db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 759db791eb2SJon Mason 760db791eb2SJon Mason bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr); 761dd4544f0SRafał Miłecki udelay(2); 762dd4544f0SRafał Miłecki 763dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 764dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 765dd4544f0SRafał Miłecki 766db791eb2SJon Mason bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr); 767dd4544f0SRafał Miłecki udelay(2); 768dd4544f0SRafał Miłecki } 769dd4544f0SRafał Miłecki 7704e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 7714e209001SHauke Mehrtens { 7724e209001SHauke Mehrtens u32 tmp; 7734e209001SHauke Mehrtens 7744e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 7754e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 7764e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 7774e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 7784e209001SHauke Mehrtens } 7794e209001SHauke Mehrtens 780c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 781c6edfe10SHauke Mehrtens { 782c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 783c6edfe10SHauke Mehrtens 784c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 785e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 786c6edfe10SHauke Mehrtens else 787e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 788c6edfe10SHauke Mehrtens } 789c6edfe10SHauke Mehrtens 790dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 791dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 792dd4544f0SRafał Miłecki { 793dd4544f0SRafał Miłecki int i; 794dd4544f0SRafał Miłecki 795db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) { 796dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 797dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 798dd4544f0SRafał Miłecki bgmac_read(bgmac, 799dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 800dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 801dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 802dd4544f0SRafał Miłecki bgmac_read(bgmac, 803dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 804dd4544f0SRafał Miłecki } 805dd4544f0SRafał Miłecki 806dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 807dd4544f0SRafał Miłecki } 808dd4544f0SRafał Miłecki #endif 809dd4544f0SRafał Miłecki 810dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 811dd4544f0SRafał Miłecki { 812dd4544f0SRafał Miłecki int i; 813dd4544f0SRafał Miłecki 814db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB) 815dd4544f0SRafał Miłecki return; 816dd4544f0SRafał Miłecki 817dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 818dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 819dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 820dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 821dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 822dd4544f0SRafał Miłecki } 823dd4544f0SRafał Miłecki 824dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 8255824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 826dd4544f0SRafał Miłecki { 827dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 828dd4544f0SRafał Miłecki u32 set = 0; 829dd4544f0SRafał Miłecki 8305824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 8315824d2d1SRafał Miłecki case SPEED_10: 832dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 8335824d2d1SRafał Miłecki break; 8345824d2d1SRafał Miłecki case SPEED_100: 835dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 8365824d2d1SRafał Miłecki break; 8375824d2d1SRafał Miłecki case SPEED_1000: 838dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 8395824d2d1SRafał Miłecki break; 8406df4aff9SHauke Mehrtens case SPEED_2500: 8416df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 8426df4aff9SHauke Mehrtens break; 8435824d2d1SRafał Miłecki default: 844d00a8281SJon Mason dev_err(bgmac->dev, "Unsupported speed: %d\n", 845d00a8281SJon Mason bgmac->mac_speed); 8465824d2d1SRafał Miłecki } 8475824d2d1SRafał Miłecki 8485824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 849dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 8505824d2d1SRafał Miłecki 851dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 852dd4544f0SRafał Miłecki } 853dd4544f0SRafał Miłecki 854dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 855dd4544f0SRafał Miłecki { 856db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) { 857f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 858f6a95a24SJon Mason bgmac_idm_read(bgmac, BCMA_IOCTL) | 0x40 | 8596df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 8606df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 8616df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 8626df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 8636df4aff9SHauke Mehrtens } else { 864db791eb2SJon Mason u8 imode; 865db791eb2SJon Mason 8666df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 8676df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 868dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 8695824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 8705824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 8715824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 872dd4544f0SRafał Miłecki } 873dd4544f0SRafał Miłecki } 8746df4aff9SHauke Mehrtens } 875dd4544f0SRafał Miłecki 876dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 877dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 878dd4544f0SRafał Miłecki { 879db791eb2SJon Mason u32 cmdcfg_sr; 880dd4544f0SRafał Miłecki u32 iost; 881dd4544f0SRafał Miłecki int i; 882dd4544f0SRafał Miłecki 883f6a95a24SJon Mason if (bgmac_clk_enabled(bgmac)) { 884dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 885dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 886dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 887dd4544f0SRafał Miłecki } 888dd4544f0SRafał Miłecki 889dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 890dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 891dd4544f0SRafał Miłecki 892dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 893dd4544f0SRafał Miłecki udelay(1); 894dd4544f0SRafał Miłecki 895dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 896dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 897dd4544f0SRafał Miłecki 898dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 899dd4544f0SRafał Miłecki } 900dd4544f0SRafał Miłecki 901f6a95a24SJon Mason iost = bgmac_idm_read(bgmac, BCMA_IOST); 902db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED) 903dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 904dd4544f0SRafał Miłecki 9059e4e6206SRafał Miłecki /* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */ 906db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) { 907db791eb2SJon Mason u32 flags = 0; 908dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 909dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 910dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 911dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 912dd4544f0SRafał Miłecki } 913f6a95a24SJon Mason bgmac_clk_enable(bgmac, flags); 9146df4aff9SHauke Mehrtens } 915dd4544f0SRafał Miłecki 9166df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 917db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) { 9181a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 9191a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 920f6a95a24SJon Mason bgmac_wait_value(bgmac, BCMA_CLKCTLST, 9211a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 9221a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 923dd4544f0SRafał Miłecki 1000); 924dd4544f0SRafał Miłecki } 925dd4544f0SRafał Miłecki 926db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) { 927dd4544f0SRafał Miłecki u8 et_swtype = 0; 928dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 9296a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 9303647268dSHauke Mehrtens char buf[4]; 931dd4544f0SRafał Miłecki 9323647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 933dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 934d00a8281SJon Mason dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 935dd4544f0SRafał Miłecki buf); 936dd4544f0SRafał Miłecki et_swtype &= 0x0f; 937dd4544f0SRafał Miłecki et_swtype <<= 4; 938dd4544f0SRafał Miłecki sw_type = et_swtype; 939db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) { 940e2d8f646SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RMII | 941e2d8f646SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 942db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) { 943b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 944b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 945dd4544f0SRafał Miłecki } 946f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 947dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 948dd4544f0SRafał Miłecki sw_type); 9491cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE) { 9501cb94db3SRafał Miłecki u32 sw_type = BGMAC_CHIPCTL_4_IF_TYPE_MII | 9511cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_EPHY; 9521cb94db3SRafał Miłecki u8 et_swtype = 0; 9531cb94db3SRafał Miłecki char buf[4]; 9541cb94db3SRafał Miłecki 9551cb94db3SRafał Miłecki if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 9561cb94db3SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 9571cb94db3SRafał Miłecki dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 9581cb94db3SRafał Miłecki buf); 9591cb94db3SRafał Miłecki sw_type = (et_swtype & 0x0f) << 12; 9601cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE_RGMII) { 9611cb94db3SRafał Miłecki sw_type = BGMAC_CHIPCTL_4_IF_TYPE_RGMII | 9621cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_RGMII; 9631cb94db3SRafał Miłecki } 9641cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 4, ~(BGMAC_CHIPCTL_4_IF_TYPE_MASK | 9651cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_MASK), 9661cb94db3SRafał Miłecki sw_type); 9671cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC7_IF_TYPE_RGMII) { 9681cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 7, ~BGMAC_CHIPCTL_7_IF_TYPE_MASK, 9691cb94db3SRafał Miłecki BGMAC_CHIPCTL_7_IF_TYPE_RGMII); 970dd4544f0SRafał Miłecki } 971dd4544f0SRafał Miłecki 972dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 973f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 974f6a95a24SJon Mason bgmac_idm_read(bgmac, BCMA_IOCTL) & 975dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 976dd4544f0SRafał Miłecki 977dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 978dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 979dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 980dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 981dd4544f0SRafał Miłecki */ 982db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 983db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 984db791eb2SJon Mason else 985db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 986db791eb2SJon Mason 987dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 988dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 989dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 990dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 991dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 992dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 993dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 994dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 995dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 996dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 997dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 998dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 999dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1000dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1001dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1002dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1003dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1004db791eb2SJon Mason cmdcfg_sr, 1005dd4544f0SRafał Miłecki false); 1006d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1007d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1008dd4544f0SRafał Miłecki 1009dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1010db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL) 1011f6a95a24SJon Mason bgmac_cmn_maskset32(bgmac, BCMA_GMAC_CMN_PHY_CTL, ~0, 1012dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1013dd4544f0SRafał Miłecki else 1014dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1015dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 101655954f3bSJon Mason if (bgmac->mii_bus) 101755954f3bSJon Mason bgmac->mii_bus->reset(bgmac->mii_bus); 1018dd4544f0SRafał Miłecki 101949a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1020dd4544f0SRafał Miłecki } 1021dd4544f0SRafał Miłecki 1022dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1023dd4544f0SRafał Miłecki { 1024dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1025dd4544f0SRafał Miłecki } 1026dd4544f0SRafał Miłecki 1027dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1028dd4544f0SRafał Miłecki { 1029dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 10304160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1031dd4544f0SRafał Miłecki } 1032dd4544f0SRafał Miłecki 1033dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1034dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1035dd4544f0SRafał Miłecki { 1036db791eb2SJon Mason u32 cmdcfg_sr; 1037dd4544f0SRafał Miłecki u32 cmdcfg; 1038dd4544f0SRafał Miłecki u32 mode; 1039db791eb2SJon Mason 1040db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 1041db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 1042db791eb2SJon Mason else 1043db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 1044dd4544f0SRafał Miłecki 1045dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1046dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 1047db791eb2SJon Mason cmdcfg_sr, true); 1048dd4544f0SRafał Miłecki udelay(2); 1049dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1050dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1051dd4544f0SRafał Miłecki 1052dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1053dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1054cdb26d33SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST || mode != 0) 1055dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1056cdb26d33SRafał Miłecki if (!(bgmac->feature_flags & BGMAC_FEAT_CLKCTLST) && mode == 2) 1057f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~0, 1058dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1059dd4544f0SRafał Miłecki 1060db791eb2SJon Mason if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 | 1061db791eb2SJon Mason BGMAC_FEAT_FLW_CTRL2)) { 1062db791eb2SJon Mason u32 fl_ctl; 1063db791eb2SJon Mason 1064db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1) 1065dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1066db791eb2SJon Mason else 1067db791eb2SJon Mason fl_ctl = 0x03cb04cb; 1068db791eb2SJon Mason 1069dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1070dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1071dd4544f0SRafał Miłecki } 1072dd4544f0SRafał Miłecki 1073db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) { 1074db791eb2SJon Mason u32 rxq_ctl; 1075db791eb2SJon Mason u16 bp_clk; 1076db791eb2SJon Mason u8 mdp; 1077db791eb2SJon Mason 1078dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1079dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 1080f6a95a24SJon Mason bp_clk = bgmac_get_bus_clock(bgmac) / 1000000; 1081dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1082dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1083dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1084dd4544f0SRafał Miłecki } 10856df4aff9SHauke Mehrtens } 1086dd4544f0SRafał Miłecki 1087dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 108874b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1089dd4544f0SRafał Miłecki { 1090dd5c5d03SJon Mason /* Clear any erroneously pending interrupts */ 1091dd5c5d03SJon Mason bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1092dd5c5d03SJon Mason 1093dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1094dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1095dd4544f0SRafał Miłecki 1096dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1097dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1098dd4544f0SRafał Miłecki 1099c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1100dd4544f0SRafał Miłecki 11014e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1102dd4544f0SRafał Miłecki 1103dd4544f0SRafał Miłecki if (bgmac->loopback) 1104e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1105dd4544f0SRafał Miłecki else 1106e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1107dd4544f0SRafał Miłecki 1108dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1109dd4544f0SRafał Miłecki 1110dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1111dd4544f0SRafał Miłecki 1112dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1113dd4544f0SRafał Miłecki } 1114dd4544f0SRafał Miłecki 1115dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1116dd4544f0SRafał Miłecki { 1117dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1118dd4544f0SRafał Miłecki 1119dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1120dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1121dd4544f0SRafał Miłecki 1122dd4544f0SRafał Miłecki if (!int_status) 1123dd4544f0SRafał Miłecki return IRQ_NONE; 1124dd4544f0SRafał Miłecki 1125eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1126eb64e292SFelix Fietkau if (int_status) 1127d00a8281SJon Mason dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status); 1128dd4544f0SRafał Miłecki 1129dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1130dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1131dd4544f0SRafał Miłecki 1132dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1133dd4544f0SRafał Miłecki 1134dd4544f0SRafał Miłecki return IRQ_HANDLED; 1135dd4544f0SRafał Miłecki } 1136dd4544f0SRafał Miłecki 1137dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1138dd4544f0SRafał Miłecki { 1139dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1140dd4544f0SRafał Miłecki int handled = 0; 1141dd4544f0SRafał Miłecki 1142eb64e292SFelix Fietkau /* Ack */ 1143eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1144dd4544f0SRafał Miłecki 1145eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1146eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1147dd4544f0SRafał Miłecki 1148eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1149eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1150e580267dSRafał Miłecki return weight; 1151dd4544f0SRafał Miłecki 115243f159c6SHauke Mehrtens if (handled < weight) { 11536ad20165SEric Dumazet napi_complete_done(napi, handled); 1154dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 115543f159c6SHauke Mehrtens } 1156dd4544f0SRafał Miłecki 1157dd4544f0SRafał Miłecki return handled; 1158dd4544f0SRafał Miłecki } 1159dd4544f0SRafał Miłecki 1160dd4544f0SRafał Miłecki /************************************************** 1161dd4544f0SRafał Miłecki * net_device_ops 1162dd4544f0SRafał Miłecki **************************************************/ 1163dd4544f0SRafał Miłecki 1164dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1165dd4544f0SRafał Miłecki { 1166dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1167dd4544f0SRafał Miłecki int err = 0; 1168dd4544f0SRafał Miłecki 1169dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 117074b6f291SFelix Fietkau 117174b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 117274b6f291SFelix Fietkau if (err) 117374b6f291SFelix Fietkau return err; 117474b6f291SFelix Fietkau 1175dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 117674b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1177dd4544f0SRafał Miłecki 1178f6a95a24SJon Mason err = request_irq(bgmac->irq, bgmac_interrupt, IRQF_SHARED, 1179dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1180dd4544f0SRafał Miłecki if (err < 0) { 1181d00a8281SJon Mason dev_err(bgmac->dev, "IRQ request error: %d!\n", err); 118274b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 118374b6f291SFelix Fietkau return err; 1184dd4544f0SRafał Miłecki } 1185dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1186dd4544f0SRafał Miłecki 1187b21fcb25SPhilippe Reynes phy_start(net_dev->phydev); 11884e34da4dSRafał Miłecki 1189c3897f2aSFlorian Fainelli netif_start_queue(net_dev); 1190c3897f2aSFlorian Fainelli 119174b6f291SFelix Fietkau return 0; 1192dd4544f0SRafał Miłecki } 1193dd4544f0SRafał Miłecki 1194dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1195dd4544f0SRafał Miłecki { 1196dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1197dd4544f0SRafał Miłecki 1198dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1199dd4544f0SRafał Miłecki 1200b21fcb25SPhilippe Reynes phy_stop(net_dev->phydev); 12014e34da4dSRafał Miłecki 1202dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1203dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1204f6a95a24SJon Mason free_irq(bgmac->irq, net_dev); 1205dd4544f0SRafał Miłecki 1206dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 120774b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1208dd4544f0SRafał Miłecki 1209dd4544f0SRafał Miłecki return 0; 1210dd4544f0SRafał Miłecki } 1211dd4544f0SRafał Miłecki 1212dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1213dd4544f0SRafał Miłecki struct net_device *net_dev) 1214dd4544f0SRafał Miłecki { 1215dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1216dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1217dd4544f0SRafał Miłecki 1218dd4544f0SRafał Miłecki /* No QOS support yet */ 1219dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1220dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1221dd4544f0SRafał Miłecki } 1222dd4544f0SRafał Miłecki 12234e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 12244e209001SHauke Mehrtens { 12254e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 1226fa42245dSHari Vyas struct sockaddr *sa = addr; 12274e209001SHauke Mehrtens int ret; 12284e209001SHauke Mehrtens 12294e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 12304e209001SHauke Mehrtens if (ret < 0) 12314e209001SHauke Mehrtens return ret; 1232fa42245dSHari Vyas 1233fa42245dSHari Vyas ether_addr_copy(net_dev->dev_addr, sa->sa_data); 1234fa42245dSHari Vyas bgmac_write_mac_address(bgmac, net_dev->dev_addr); 1235fa42245dSHari Vyas 12364e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 12374e209001SHauke Mehrtens return 0; 12384e209001SHauke Mehrtens } 12394e209001SHauke Mehrtens 1240dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1241dd4544f0SRafał Miłecki { 1242dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 124369c58852SHauke Mehrtens return -EINVAL; 124469c58852SHauke Mehrtens 1245b21fcb25SPhilippe Reynes return phy_mii_ioctl(net_dev->phydev, ifr, cmd); 1246dd4544f0SRafał Miłecki } 1247dd4544f0SRafał Miłecki 1248dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1249dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1250dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1251dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1252c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 12534e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1254522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1255dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1256dd4544f0SRafał Miłecki }; 1257dd4544f0SRafał Miłecki 1258dd4544f0SRafał Miłecki /************************************************** 1259dd4544f0SRafał Miłecki * ethtool_ops 1260dd4544f0SRafał Miłecki **************************************************/ 1261dd4544f0SRafał Miłecki 1262f6613d4fSFlorian Fainelli struct bgmac_stat { 1263f6613d4fSFlorian Fainelli u8 size; 1264f6613d4fSFlorian Fainelli u32 offset; 1265f6613d4fSFlorian Fainelli const char *name; 1266f6613d4fSFlorian Fainelli }; 1267f6613d4fSFlorian Fainelli 1268f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = { 1269f6613d4fSFlorian Fainelli { 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" }, 1270f6613d4fSFlorian Fainelli { 4, BGMAC_TX_GOOD_PKTS, "tx_good" }, 1271f6613d4fSFlorian Fainelli { 8, BGMAC_TX_OCTETS, "tx_octets" }, 1272f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PKTS, "tx_pkts" }, 1273f6613d4fSFlorian Fainelli { 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" }, 1274f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" }, 1275f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_64, "tx_64" }, 1276f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" }, 1277f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" }, 1278f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" }, 1279f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" }, 1280f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" }, 1281f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" }, 1282f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" }, 1283f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" }, 1284f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" }, 1285f6613d4fSFlorian Fainelli { 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" }, 1286f6613d4fSFlorian Fainelli { 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" }, 1287f6613d4fSFlorian Fainelli { 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" }, 1288f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNDERRUNS, "tx_underruns" }, 1289f6613d4fSFlorian Fainelli { 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" }, 1290f6613d4fSFlorian Fainelli { 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" }, 1291f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" }, 1292f6613d4fSFlorian Fainelli { 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" }, 1293f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LATE_COLS, "tx_late_cols" }, 1294f6613d4fSFlorian Fainelli { 4, BGMAC_TX_DEFERED, "tx_defered" }, 1295f6613d4fSFlorian Fainelli { 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" }, 1296f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" }, 1297f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNI_PKTS, "tx_unicast" }, 1298f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q0_PKTS, "tx_q0" }, 1299f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" }, 1300f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q1_PKTS, "tx_q1" }, 1301f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" }, 1302f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q2_PKTS, "tx_q2" }, 1303f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" }, 1304f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q3_PKTS, "tx_q3" }, 1305f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" }, 1306f6613d4fSFlorian Fainelli { 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" }, 1307f6613d4fSFlorian Fainelli { 4, BGMAC_RX_GOOD_PKTS, "rx_good" }, 1308f6613d4fSFlorian Fainelli { 8, BGMAC_RX_OCTETS, "rx_octets" }, 1309f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PKTS, "rx_pkts" }, 1310f6613d4fSFlorian Fainelli { 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" }, 1311f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" }, 1312f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_64, "rx_64" }, 1313f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" }, 1314f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" }, 1315f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" }, 1316f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" }, 1317f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" }, 1318f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" }, 1319f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" }, 1320f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" }, 1321f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" }, 1322f6613d4fSFlorian Fainelli { 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" }, 1323f6613d4fSFlorian Fainelli { 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" }, 1324f6613d4fSFlorian Fainelli { 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" }, 1325f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MISSED_PKTS, "rx_missed" }, 1326f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" }, 1327f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNDERSIZE, "rx_undersize" }, 1328f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ERRS, "rx_crc" }, 1329f6613d4fSFlorian Fainelli { 4, BGMAC_RX_ALIGN_ERRS, "rx_align" }, 1330f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" }, 1331f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" }, 1332f6613d4fSFlorian Fainelli { 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" }, 1333f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SACHANGES, "rx_sa_changes" }, 1334f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNI_PKTS, "rx_unicast" }, 1335f6613d4fSFlorian Fainelli }; 1336f6613d4fSFlorian Fainelli 1337f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN ARRAY_SIZE(bgmac_get_strings_stats) 1338f6613d4fSFlorian Fainelli 1339f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set) 1340f6613d4fSFlorian Fainelli { 1341f6613d4fSFlorian Fainelli switch (string_set) { 1342f6613d4fSFlorian Fainelli case ETH_SS_STATS: 1343f6613d4fSFlorian Fainelli return BGMAC_STATS_LEN; 1344f6613d4fSFlorian Fainelli } 1345f6613d4fSFlorian Fainelli 1346f6613d4fSFlorian Fainelli return -EOPNOTSUPP; 1347f6613d4fSFlorian Fainelli } 1348f6613d4fSFlorian Fainelli 1349f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset, 1350f6613d4fSFlorian Fainelli u8 *data) 1351f6613d4fSFlorian Fainelli { 1352f6613d4fSFlorian Fainelli int i; 1353f6613d4fSFlorian Fainelli 1354f6613d4fSFlorian Fainelli if (stringset != ETH_SS_STATS) 1355f6613d4fSFlorian Fainelli return; 1356f6613d4fSFlorian Fainelli 1357f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) 1358f6613d4fSFlorian Fainelli strlcpy(data + i * ETH_GSTRING_LEN, 1359f6613d4fSFlorian Fainelli bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN); 1360f6613d4fSFlorian Fainelli } 1361f6613d4fSFlorian Fainelli 1362f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev, 1363f6613d4fSFlorian Fainelli struct ethtool_stats *ss, uint64_t *data) 1364f6613d4fSFlorian Fainelli { 1365f6613d4fSFlorian Fainelli struct bgmac *bgmac = netdev_priv(dev); 1366f6613d4fSFlorian Fainelli const struct bgmac_stat *s; 1367f6613d4fSFlorian Fainelli unsigned int i; 1368f6613d4fSFlorian Fainelli u64 val; 1369f6613d4fSFlorian Fainelli 1370f6613d4fSFlorian Fainelli if (!netif_running(dev)) 1371f6613d4fSFlorian Fainelli return; 1372f6613d4fSFlorian Fainelli 1373f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) { 1374f6613d4fSFlorian Fainelli s = &bgmac_get_strings_stats[i]; 1375f6613d4fSFlorian Fainelli val = 0; 1376f6613d4fSFlorian Fainelli if (s->size == 8) 1377f6613d4fSFlorian Fainelli val = (u64)bgmac_read(bgmac, s->offset + 4) << 32; 1378f6613d4fSFlorian Fainelli val |= bgmac_read(bgmac, s->offset); 1379f6613d4fSFlorian Fainelli data[i] = val; 1380f6613d4fSFlorian Fainelli } 1381f6613d4fSFlorian Fainelli } 1382f6613d4fSFlorian Fainelli 1383dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1384dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1385dd4544f0SRafał Miłecki { 1386dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1387f6a95a24SJon Mason strlcpy(info->bus_info, "AXI", sizeof(info->bus_info)); 1388dd4544f0SRafał Miłecki } 1389dd4544f0SRafał Miłecki 1390dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1391f6613d4fSFlorian Fainelli .get_strings = bgmac_get_strings, 1392f6613d4fSFlorian Fainelli .get_sset_count = bgmac_get_sset_count, 1393f6613d4fSFlorian Fainelli .get_ethtool_stats = bgmac_get_ethtool_stats, 1394dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1395904632a2SPhilippe Reynes .get_link_ksettings = phy_ethtool_get_link_ksettings, 1396904632a2SPhilippe Reynes .set_link_ksettings = phy_ethtool_set_link_ksettings, 1397dd4544f0SRafał Miłecki }; 1398dd4544f0SRafał Miłecki 1399dd4544f0SRafał Miłecki /************************************************** 140011e5e76eSRafał Miłecki * MII 140111e5e76eSRafał Miłecki **************************************************/ 140211e5e76eSRafał Miłecki 14031676aba5SJon Mason void bgmac_adjust_link(struct net_device *net_dev) 14045824d2d1SRafał Miłecki { 14055824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1406b21fcb25SPhilippe Reynes struct phy_device *phy_dev = net_dev->phydev; 14075824d2d1SRafał Miłecki bool update = false; 14085824d2d1SRafał Miłecki 14095824d2d1SRafał Miłecki if (phy_dev->link) { 14105824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 14115824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14125824d2d1SRafał Miłecki update = true; 14135824d2d1SRafał Miłecki } 14145824d2d1SRafał Miłecki 14155824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14165824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14175824d2d1SRafał Miłecki update = true; 14185824d2d1SRafał Miłecki } 14195824d2d1SRafał Miłecki } 14205824d2d1SRafał Miłecki 14215824d2d1SRafał Miłecki if (update) { 14225824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14235824d2d1SRafał Miłecki phy_print_status(phy_dev); 14245824d2d1SRafał Miłecki } 14255824d2d1SRafał Miłecki } 14261676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_adjust_link); 14275824d2d1SRafał Miłecki 14281676aba5SJon Mason int bgmac_phy_connect_direct(struct bgmac *bgmac) 1429c25b23b8SRafał Miłecki { 1430c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1431c25b23b8SRafał Miłecki .link = 1, 1432c25b23b8SRafał Miłecki .speed = SPEED_1000, 1433c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1434c25b23b8SRafał Miłecki }; 1435c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1436c25b23b8SRafał Miłecki int err; 1437c25b23b8SRafał Miłecki 14384db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1439c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1440d00a8281SJon Mason dev_err(bgmac->dev, "Failed to register fixed PHY device\n"); 1441c25b23b8SRafał Miłecki return -ENODEV; 1442c25b23b8SRafał Miłecki } 1443c25b23b8SRafał Miłecki 1444c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1445c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1446c25b23b8SRafał Miłecki if (err) { 1447d00a8281SJon Mason dev_err(bgmac->dev, "Connecting PHY failed\n"); 1448c25b23b8SRafał Miłecki return err; 1449c25b23b8SRafał Miłecki } 1450c25b23b8SRafał Miłecki 1451c25b23b8SRafał Miłecki return err; 1452c25b23b8SRafał Miłecki } 14531676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_phy_connect_direct); 145411e5e76eSRafał Miłecki 145534a5102cSRafał Miłecki struct bgmac *bgmac_alloc(struct device *dev) 1456dd4544f0SRafał Miłecki { 1457dd4544f0SRafał Miłecki struct net_device *net_dev; 1458dd4544f0SRafał Miłecki struct bgmac *bgmac; 1459dd4544f0SRafał Miłecki 1460dd4544f0SRafał Miłecki /* Allocation and references */ 146134a5102cSRafał Miłecki net_dev = devm_alloc_etherdev(dev, sizeof(*bgmac)); 1462dd4544f0SRafał Miłecki if (!net_dev) 146334a5102cSRafał Miłecki return NULL; 1464f6a95a24SJon Mason 1465dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 14667ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 146734a5102cSRafał Miłecki 1468dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 146934a5102cSRafał Miłecki bgmac->dev = dev; 1470dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 147134a5102cSRafał Miłecki 147234a5102cSRafał Miłecki return bgmac; 147334a5102cSRafał Miłecki } 147434a5102cSRafał Miłecki EXPORT_SYMBOL_GPL(bgmac_alloc); 147534a5102cSRafał Miłecki 147634a5102cSRafał Miłecki int bgmac_enet_probe(struct bgmac *bgmac) 147734a5102cSRafał Miłecki { 147834a5102cSRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 147934a5102cSRafał Miłecki int err; 148034a5102cSRafał Miłecki 1481f6a95a24SJon Mason net_dev->irq = bgmac->irq; 1482f6a95a24SJon Mason SET_NETDEV_DEV(net_dev, bgmac->dev); 1483*f3537b34SJoey Zhong dev_set_drvdata(bgmac->dev, bgmac); 1484dd4544f0SRafał Miłecki 14856850f8b5STobias Klauser if (!is_valid_ether_addr(net_dev->dev_addr)) { 1486f6a95a24SJon Mason dev_err(bgmac->dev, "Invalid MAC addr: %pM\n", 14876850f8b5STobias Klauser net_dev->dev_addr); 14886850f8b5STobias Klauser eth_hw_addr_random(net_dev); 1489f6a95a24SJon Mason dev_warn(bgmac->dev, "Using random MAC: %pM\n", 14906850f8b5STobias Klauser net_dev->dev_addr); 1491f6a95a24SJon Mason } 1492dd4544f0SRafał Miłecki 1493f6a95a24SJon Mason /* This (reset &) enable is not preset in specs or reference driver but 1494f6a95a24SJon Mason * Broadcom does it in arch PCI code when enabling fake PCI device. 1495f6a95a24SJon Mason */ 1496f6a95a24SJon Mason bgmac_clk_enable(bgmac, 0); 1497dd4544f0SRafał Miłecki 14981cb94db3SRafał Miłecki /* This seems to be fixing IRQ by assigning OOB #6 to the core */ 14991cb94db3SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_IRQ_ID_OOB_6) 15001cb94db3SRafał Miłecki bgmac_idm_write(bgmac, BCMA_OOB_SEL_OUT_A30, 0x86); 15011cb94db3SRafał Miłecki 1502dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1503dd4544f0SRafał Miłecki 1504dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1505dd4544f0SRafał Miłecki if (err) { 1506d00a8281SJon Mason dev_err(bgmac->dev, "Unable to alloc memory for DMA\n"); 150734a5102cSRafał Miłecki goto err_out; 1508dd4544f0SRafał Miłecki } 1509dd4544f0SRafał Miłecki 1510dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1511edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1512dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1513dd4544f0SRafał Miłecki 15146216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 15156216642fSHauke Mehrtens 151655954f3bSJon Mason err = bgmac_phy_connect(bgmac); 151711e5e76eSRafał Miłecki if (err) { 1518d00a8281SJon Mason dev_err(bgmac->dev, "Cannot connect to phy\n"); 1519f6a95a24SJon Mason goto err_dma_free; 152011e5e76eSRafał Miłecki } 152111e5e76eSRafał Miłecki 15229cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 15239cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 15249cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 15259cde9450SFelix Fietkau 1526dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1527dd4544f0SRafał Miłecki if (err) { 1528d00a8281SJon Mason dev_err(bgmac->dev, "Cannot register net device\n"); 152955954f3bSJon Mason goto err_phy_disconnect; 1530dd4544f0SRafał Miłecki } 1531dd4544f0SRafał Miłecki 1532dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1533dd4544f0SRafał Miłecki 1534dd4544f0SRafał Miłecki return 0; 1535dd4544f0SRafał Miłecki 153655954f3bSJon Mason err_phy_disconnect: 153755954f3bSJon Mason phy_disconnect(net_dev->phydev); 1538dd4544f0SRafał Miłecki err_dma_free: 1539dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 154034a5102cSRafał Miłecki err_out: 1541dd4544f0SRafał Miłecki 1542dd4544f0SRafał Miłecki return err; 1543dd4544f0SRafał Miłecki } 1544f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_probe); 1545dd4544f0SRafał Miłecki 1546f6a95a24SJon Mason void bgmac_enet_remove(struct bgmac *bgmac) 1547dd4544f0SRafał Miłecki { 1548dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 154955954f3bSJon Mason phy_disconnect(bgmac->net_dev->phydev); 15506216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1551dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1552dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1553dd4544f0SRafał Miłecki } 1554f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_remove); 1555dd4544f0SRafał Miłecki 1556*f3537b34SJoey Zhong int bgmac_enet_suspend(struct bgmac *bgmac) 1557*f3537b34SJoey Zhong { 1558*f3537b34SJoey Zhong if (!netif_running(bgmac->net_dev)) 1559*f3537b34SJoey Zhong return 0; 1560*f3537b34SJoey Zhong 1561*f3537b34SJoey Zhong phy_stop(bgmac->net_dev->phydev); 1562*f3537b34SJoey Zhong 1563*f3537b34SJoey Zhong netif_stop_queue(bgmac->net_dev); 1564*f3537b34SJoey Zhong 1565*f3537b34SJoey Zhong napi_disable(&bgmac->napi); 1566*f3537b34SJoey Zhong 1567*f3537b34SJoey Zhong netif_tx_lock(bgmac->net_dev); 1568*f3537b34SJoey Zhong netif_device_detach(bgmac->net_dev); 1569*f3537b34SJoey Zhong netif_tx_unlock(bgmac->net_dev); 1570*f3537b34SJoey Zhong 1571*f3537b34SJoey Zhong bgmac_chip_intrs_off(bgmac); 1572*f3537b34SJoey Zhong bgmac_chip_reset(bgmac); 1573*f3537b34SJoey Zhong bgmac_dma_cleanup(bgmac); 1574*f3537b34SJoey Zhong 1575*f3537b34SJoey Zhong return 0; 1576*f3537b34SJoey Zhong } 1577*f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_suspend); 1578*f3537b34SJoey Zhong 1579*f3537b34SJoey Zhong int bgmac_enet_resume(struct bgmac *bgmac) 1580*f3537b34SJoey Zhong { 1581*f3537b34SJoey Zhong int rc; 1582*f3537b34SJoey Zhong 1583*f3537b34SJoey Zhong if (!netif_running(bgmac->net_dev)) 1584*f3537b34SJoey Zhong return 0; 1585*f3537b34SJoey Zhong 1586*f3537b34SJoey Zhong rc = bgmac_dma_init(bgmac); 1587*f3537b34SJoey Zhong if (rc) 1588*f3537b34SJoey Zhong return rc; 1589*f3537b34SJoey Zhong 1590*f3537b34SJoey Zhong bgmac_chip_init(bgmac); 1591*f3537b34SJoey Zhong 1592*f3537b34SJoey Zhong napi_enable(&bgmac->napi); 1593*f3537b34SJoey Zhong 1594*f3537b34SJoey Zhong netif_tx_lock(bgmac->net_dev); 1595*f3537b34SJoey Zhong netif_device_attach(bgmac->net_dev); 1596*f3537b34SJoey Zhong netif_tx_unlock(bgmac->net_dev); 1597*f3537b34SJoey Zhong 1598*f3537b34SJoey Zhong netif_start_queue(bgmac->net_dev); 1599*f3537b34SJoey Zhong 1600*f3537b34SJoey Zhong phy_start(bgmac->net_dev->phydev); 1601*f3537b34SJoey Zhong 1602*f3537b34SJoey Zhong return 0; 1603*f3537b34SJoey Zhong } 1604*f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_resume); 1605*f3537b34SJoey Zhong 1606dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1607dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1608