1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9dd4544f0SRafał Miłecki #include "bgmac.h" 10dd4544f0SRafał Miłecki 11dd4544f0SRafał Miłecki #include <linux/kernel.h> 12dd4544f0SRafał Miłecki #include <linux/module.h> 13dd4544f0SRafał Miłecki #include <linux/delay.h> 14dd4544f0SRafał Miłecki #include <linux/etherdevice.h> 15dd4544f0SRafał Miłecki #include <linux/mii.h> 1611e5e76eSRafał Miłecki #include <linux/phy.h> 17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h> 18dd4544f0SRafał Miłecki #include <linux/interrupt.h> 19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h> 20138173d4SRafał Miłecki #include <linux/bcm47xx_nvram.h> 21dd4544f0SRafał Miłecki 22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = { 23dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 24dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 25f7219b52SJoe Perches {}, 26dd4544f0SRafał Miłecki }; 27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl); 28dd4544f0SRafał Miłecki 29dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask, 30dd4544f0SRafał Miłecki u32 value, int timeout) 31dd4544f0SRafał Miłecki { 32dd4544f0SRafał Miłecki u32 val; 33dd4544f0SRafał Miłecki int i; 34dd4544f0SRafał Miłecki 35dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 36dd4544f0SRafał Miłecki val = bcma_read32(core, reg); 37dd4544f0SRafał Miłecki if ((val & mask) == value) 38dd4544f0SRafał Miłecki return true; 39dd4544f0SRafał Miłecki udelay(10); 40dd4544f0SRafał Miłecki } 41dd4544f0SRafał Miłecki pr_err("Timeout waiting for reg 0x%X\n", reg); 42dd4544f0SRafał Miłecki return false; 43dd4544f0SRafał Miłecki } 44dd4544f0SRafał Miłecki 45dd4544f0SRafał Miłecki /************************************************** 46dd4544f0SRafał Miłecki * DMA 47dd4544f0SRafał Miłecki **************************************************/ 48dd4544f0SRafał Miłecki 49dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 50dd4544f0SRafał Miłecki { 51dd4544f0SRafał Miłecki u32 val; 52dd4544f0SRafał Miłecki int i; 53dd4544f0SRafał Miłecki 54dd4544f0SRafał Miłecki if (!ring->mmio_base) 55dd4544f0SRafał Miłecki return; 56dd4544f0SRafał Miłecki 57dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 58dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 59dd4544f0SRafał Miłecki * implement whole loop here. 60dd4544f0SRafał Miłecki */ 61dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 62dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 63dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 64dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 65dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 66dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 67dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 68dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 69dd4544f0SRafał Miłecki i = 0; 70dd4544f0SRafał Miłecki break; 71dd4544f0SRafał Miłecki } 72dd4544f0SRafał Miłecki udelay(10); 73dd4544f0SRafał Miłecki } 74dd4544f0SRafał Miłecki if (i) 75dd4544f0SRafał Miłecki bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 76dd4544f0SRafał Miłecki ring->mmio_base, val); 77dd4544f0SRafał Miłecki 78dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 79dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 80dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 81dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 82dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 83dd4544f0SRafał Miłecki 10000)) { 84dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 85dd4544f0SRafał Miłecki ring->mmio_base); 86dd4544f0SRafał Miłecki udelay(300); 87dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 88dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 89dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n", 90dd4544f0SRafał Miłecki ring->mmio_base); 91dd4544f0SRafał Miłecki } 92dd4544f0SRafał Miłecki } 93dd4544f0SRafał Miłecki 94dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 95dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 96dd4544f0SRafał Miłecki { 97dd4544f0SRafał Miłecki u32 ctl; 98dd4544f0SRafał Miłecki 99dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 10056ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 10156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 10256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 10356ceecdeSHauke Mehrtens 10456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 10556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 10656ceecdeSHauke Mehrtens 10756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 10856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 10956ceecdeSHauke Mehrtens 11056ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 11156ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 11256ceecdeSHauke Mehrtens } 113dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 114dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 115dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 116dd4544f0SRafał Miłecki } 117dd4544f0SRafał Miłecki 1189cde9450SFelix Fietkau static void 1199cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1209cde9450SFelix Fietkau int i, int len, u32 ctl0) 1219cde9450SFelix Fietkau { 1229cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1239cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1249cde9450SFelix Fietkau u32 ctl1; 1259cde9450SFelix Fietkau 12629ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1279cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1289cde9450SFelix Fietkau 1299cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1309cde9450SFelix Fietkau 1319cde9450SFelix Fietkau slot = &ring->slots[i]; 1329cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1339cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1349cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1359cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1369cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1379cde9450SFelix Fietkau } 1389cde9450SFelix Fietkau 139dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 140dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 141dd4544f0SRafał Miłecki struct sk_buff *skb) 142dd4544f0SRafał Miłecki { 143dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 144dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 145b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 146b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1479cde9450SFelix Fietkau int nr_frags; 1489cde9450SFelix Fietkau u32 flags; 1499cde9450SFelix Fietkau int i; 150dd4544f0SRafał Miłecki 151dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 152dd4544f0SRafał Miłecki bgmac_err(bgmac, "Too long skb (%d)\n", skb->len); 1539cde9450SFelix Fietkau goto err_drop; 154dd4544f0SRafał Miłecki } 155dd4544f0SRafał Miłecki 1569cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1579cde9450SFelix Fietkau skb_checksum_help(skb); 1589cde9450SFelix Fietkau 1599cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1609cde9450SFelix Fietkau 161b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 162b38c83ddSFelix Fietkau * even when ring->end overflows 163b38c83ddSFelix Fietkau */ 164b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 165dd4544f0SRafał Miłecki bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n"); 166dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 167dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 168dd4544f0SRafał Miłecki } 169dd4544f0SRafał Miłecki 1709cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 171dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1729cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1739cde9450SFelix Fietkau goto err_dma_head; 1749cde9450SFelix Fietkau 1759cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1769cde9450SFelix Fietkau if (!nr_frags) 1779cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1789cde9450SFelix Fietkau 1799cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1809cde9450SFelix Fietkau flags = 0; 1819cde9450SFelix Fietkau 1829cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1839cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1849cde9450SFelix Fietkau int len = skb_frag_size(frag); 1859cde9450SFelix Fietkau 1869cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1879cde9450SFelix Fietkau slot = &ring->slots[index]; 1889cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 1899cde9450SFelix Fietkau len, DMA_TO_DEVICE); 1909cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1919cde9450SFelix Fietkau goto err_dma; 1929cde9450SFelix Fietkau 1939cde9450SFelix Fietkau if (i == nr_frags - 1) 1949cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1959cde9450SFelix Fietkau 1969cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 197dd4544f0SRafał Miłecki } 198dd4544f0SRafał Miłecki 1999cde9450SFelix Fietkau slot->skb = skb; 200b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 20149a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 20249a467b4SHauke Mehrtens 203dd4544f0SRafał Miłecki wmb(); 204dd4544f0SRafał Miłecki 205dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 206dd4544f0SRafał Miłecki * slot it should *not* read. 207dd4544f0SRafał Miłecki */ 208dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 2099900303eSRafał Miłecki ring->index_base + 210b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 211b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 212dd4544f0SRafał Miłecki 213b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 214dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 215dd4544f0SRafał Miłecki 216dd4544f0SRafał Miłecki return NETDEV_TX_OK; 217dd4544f0SRafał Miłecki 2189cde9450SFelix Fietkau err_dma: 2199cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2209cde9450SFelix Fietkau DMA_TO_DEVICE); 2219cde9450SFelix Fietkau 2229cde9450SFelix Fietkau while (i > 0) { 2239cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2249cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2259cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2269cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2279cde9450SFelix Fietkau 2289cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2299cde9450SFelix Fietkau } 2309cde9450SFelix Fietkau 2319cde9450SFelix Fietkau err_dma_head: 2329cde9450SFelix Fietkau bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n", 2339cde9450SFelix Fietkau ring->mmio_base); 2349cde9450SFelix Fietkau 2359cde9450SFelix Fietkau err_drop: 236dd4544f0SRafał Miłecki dev_kfree_skb(skb); 237dd4544f0SRafał Miłecki return NETDEV_TX_OK; 238dd4544f0SRafał Miłecki } 239dd4544f0SRafał Miłecki 240dd4544f0SRafał Miłecki /* Free transmitted packets */ 241dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 242dd4544f0SRafał Miłecki { 243dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 244dd4544f0SRafał Miłecki int empty_slot; 245dd4544f0SRafał Miłecki bool freed = false; 24649a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 247dd4544f0SRafał Miłecki 248dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 249dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 250dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2519900303eSRafał Miłecki empty_slot -= ring->index_base; 2529900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 253dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 254dd4544f0SRafał Miłecki 255b38c83ddSFelix Fietkau while (ring->start != ring->end) { 256b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 257b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 258b38c83ddSFelix Fietkau u32 ctl1; 259b38c83ddSFelix Fietkau int len; 2609cde9450SFelix Fietkau 261b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 262b38c83ddSFelix Fietkau break; 2639cde9450SFelix Fietkau 264b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 265b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 2669cde9450SFelix Fietkau if (ctl1 & BGMAC_DESC_CTL0_SOF) 2679cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2689cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2699cde9450SFelix Fietkau DMA_TO_DEVICE); 2709cde9450SFelix Fietkau else 2719cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2729cde9450SFelix Fietkau DMA_TO_DEVICE); 273dd4544f0SRafał Miłecki 274dd4544f0SRafał Miłecki if (slot->skb) { 27549a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 27649a467b4SHauke Mehrtens pkts_compl++; 27749a467b4SHauke Mehrtens 278dd4544f0SRafał Miłecki /* Free memory! :) */ 279dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 280dd4544f0SRafał Miłecki slot->skb = NULL; 281dd4544f0SRafał Miłecki } 282dd4544f0SRafał Miłecki 2839cde9450SFelix Fietkau slot->dma_addr = 0; 284b38c83ddSFelix Fietkau ring->start++; 285dd4544f0SRafał Miłecki freed = true; 286dd4544f0SRafał Miłecki } 287dd4544f0SRafał Miłecki 2889cde9450SFelix Fietkau if (!pkts_compl) 2899cde9450SFelix Fietkau return; 2909cde9450SFelix Fietkau 29149a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 29249a467b4SHauke Mehrtens 2939cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 294dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 295dd4544f0SRafał Miłecki } 296dd4544f0SRafał Miłecki 297dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 298dd4544f0SRafał Miłecki { 299dd4544f0SRafał Miłecki if (!ring->mmio_base) 300dd4544f0SRafał Miłecki return; 301dd4544f0SRafał Miłecki 302dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 303dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 304dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 305dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 306dd4544f0SRafał Miłecki 10000)) 307dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n", 308dd4544f0SRafał Miłecki ring->mmio_base); 309dd4544f0SRafał Miłecki } 310dd4544f0SRafał Miłecki 311dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 312dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 313dd4544f0SRafał Miłecki { 314dd4544f0SRafał Miłecki u32 ctl; 315dd4544f0SRafał Miłecki 316dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 31756ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 31856ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 31956ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 32056ceecdeSHauke Mehrtens 32156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 32256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 32356ceecdeSHauke Mehrtens 32456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 32556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 32656ceecdeSHauke Mehrtens } 327dd4544f0SRafał Miłecki ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 328dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 329dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 330dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 331dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 332dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 333dd4544f0SRafał Miłecki } 334dd4544f0SRafał Miłecki 335dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 336dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 337dd4544f0SRafał Miłecki { 338dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 339b757a62eSNathan Hintz dma_addr_t dma_addr; 340dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 34145c9b3c0SFelix Fietkau void *buf; 342dd4544f0SRafał Miłecki 343dd4544f0SRafał Miłecki /* Alloc skb */ 34445c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 34545c9b3c0SFelix Fietkau if (!buf) 346dd4544f0SRafał Miłecki return -ENOMEM; 347dd4544f0SRafał Miłecki 348dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3494b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 350dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 351dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 352dd4544f0SRafał Miłecki 353dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3544b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3554b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 356b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 357dd4544f0SRafał Miłecki bgmac_err(bgmac, "DMA mapping error\n"); 35845c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 359dd4544f0SRafał Miłecki return -ENOMEM; 360dd4544f0SRafał Miłecki } 361b757a62eSNathan Hintz 362b757a62eSNathan Hintz /* Update the slot */ 36345c9b3c0SFelix Fietkau slot->buf = buf; 364b757a62eSNathan Hintz slot->dma_addr = dma_addr; 365b757a62eSNathan Hintz 366dd4544f0SRafał Miłecki return 0; 367dd4544f0SRafał Miłecki } 368dd4544f0SRafał Miłecki 3694668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3704668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3714668ae1fSFelix Fietkau { 3724668ae1fSFelix Fietkau dma_wmb(); 3734668ae1fSFelix Fietkau 3744668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3754668ae1fSFelix Fietkau ring->index_base + 3764668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3774668ae1fSFelix Fietkau } 3784668ae1fSFelix Fietkau 379d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 380d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 381d549c76bSRafał Miłecki { 382d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 383d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 384d549c76bSRafał Miłecki 38529ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 386d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 387d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 388d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 389d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 390d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 391d549c76bSRafał Miłecki */ 392d549c76bSRafał Miłecki 393d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 394d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 395d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 396d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 3974668ae1fSFelix Fietkau 3984668ae1fSFelix Fietkau ring->end = desc_idx; 399d549c76bSRafał Miłecki } 400d549c76bSRafał Miłecki 40156faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 40256faacd0SFelix Fietkau struct bgmac_slot_info *slot) 40356faacd0SFelix Fietkau { 40456faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 40556faacd0SFelix Fietkau 40656faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 40756faacd0SFelix Fietkau DMA_FROM_DEVICE); 40856faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 40956faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 41056faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 41156faacd0SFelix Fietkau DMA_FROM_DEVICE); 41256faacd0SFelix Fietkau } 41356faacd0SFelix Fietkau 414dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 415dd4544f0SRafał Miłecki int weight) 416dd4544f0SRafał Miłecki { 417dd4544f0SRafał Miłecki u32 end_slot; 418dd4544f0SRafał Miłecki int handled = 0; 419dd4544f0SRafał Miłecki 420dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 421dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4229900303eSRafał Miłecki end_slot -= ring->index_base; 4239900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 424dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 425dd4544f0SRafał Miłecki 4264668ae1fSFelix Fietkau while (ring->start != end_slot) { 427dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 428dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4294b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 43045c9b3c0SFelix Fietkau struct sk_buff *skb; 43145c9b3c0SFelix Fietkau void *buf = slot->buf; 43256faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 433dd4544f0SRafał Miłecki u16 len, flags; 434dd4544f0SRafał Miłecki 43556faacd0SFelix Fietkau do { 43656faacd0SFelix Fietkau /* Prepare new skb as replacement */ 43756faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 43856faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 43956faacd0SFelix Fietkau break; 44056faacd0SFelix Fietkau } 44156faacd0SFelix Fietkau 442dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 44356faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 444dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 445dd4544f0SRafał Miłecki 446dd4544f0SRafał Miłecki /* Get info from the header */ 447dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 448dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 449dd4544f0SRafał Miłecki 450dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 451dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 452dd4544f0SRafał Miłecki bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n", 453dd4544f0SRafał Miłecki ring->start); 45456faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 45592b9ccd3SRafał Miłecki break; 45692b9ccd3SRafał Miłecki } 45792b9ccd3SRafał Miłecki 4586a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 4596a6c7084SFelix Fietkau bgmac_err(bgmac, "Found oversized packet at slot %d, DMA issue!\n", 4606a6c7084SFelix Fietkau ring->start); 4616a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4626a6c7084SFelix Fietkau break; 4636a6c7084SFelix Fietkau } 4646a6c7084SFelix Fietkau 46502e71127SHauke Mehrtens /* Omit CRC. */ 46602e71127SHauke Mehrtens len -= ETH_FCS_LEN; 46702e71127SHauke Mehrtens 46845c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 4694b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4704b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4714b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4724b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 47392b9ccd3SRafał Miłecki 47492b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 47592b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 47645c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 47792b9ccd3SRafał Miłecki handled++; 47892b9ccd3SRafał Miłecki } while (0); 47992b9ccd3SRafał Miłecki 48056faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 48156faacd0SFelix Fietkau 482dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 483dd4544f0SRafał Miłecki ring->start = 0; 484dd4544f0SRafał Miłecki 485dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 486dd4544f0SRafał Miłecki break; 487dd4544f0SRafał Miłecki } 488dd4544f0SRafał Miłecki 4894668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 4904668ae1fSFelix Fietkau 491dd4544f0SRafał Miłecki return handled; 492dd4544f0SRafał Miłecki } 493dd4544f0SRafał Miłecki 494dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 495dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 496dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 497dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 498dd4544f0SRafał Miłecki { 499dd4544f0SRafał Miłecki switch (ring_type) { 500dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 501dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 502dd4544f0SRafał Miłecki 0xff0); 503dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 504dd4544f0SRafał Miłecki return true; 505dd4544f0SRafał Miłecki break; 506dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 507dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 508dd4544f0SRafał Miłecki 0xff0); 509dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 510dd4544f0SRafał Miłecki return true; 511dd4544f0SRafał Miłecki break; 512dd4544f0SRafał Miłecki } 513dd4544f0SRafał Miłecki return false; 514dd4544f0SRafał Miłecki } 515dd4544f0SRafał Miłecki 51645c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 517dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 518dd4544f0SRafał Miłecki { 519dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 5209cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 521dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 522dd4544f0SRafał Miłecki int i; 523dd4544f0SRafał Miłecki 52429ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5259cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5269cde9450SFelix Fietkau 527dd4544f0SRafał Miłecki slot = &ring->slots[i]; 528dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5299cde9450SFelix Fietkau 5309cde9450SFelix Fietkau if (!slot->dma_addr) 5319cde9450SFelix Fietkau continue; 5329cde9450SFelix Fietkau 5339cde9450SFelix Fietkau if (slot->skb) 5349cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5359cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5369cde9450SFelix Fietkau else 5379cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5389cde9450SFelix Fietkau len, DMA_TO_DEVICE); 539dd4544f0SRafał Miłecki } 54045c9b3c0SFelix Fietkau } 541dd4544f0SRafał Miłecki 54245c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 54345c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 54445c9b3c0SFelix Fietkau { 54545c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 54645c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 54745c9b3c0SFelix Fietkau int i; 54845c9b3c0SFelix Fietkau 54929ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 55045c9b3c0SFelix Fietkau slot = &ring->slots[i]; 55156faacd0SFelix Fietkau if (!slot->dma_addr) 55245c9b3c0SFelix Fietkau continue; 55345c9b3c0SFelix Fietkau 55445c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 55545c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 55645c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 55745c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 55856faacd0SFelix Fietkau slot->dma_addr = 0; 55945c9b3c0SFelix Fietkau } 56045c9b3c0SFelix Fietkau } 56145c9b3c0SFelix Fietkau 56245c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 56329ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 56429ba877eSFelix Fietkau int num_slots) 56545c9b3c0SFelix Fietkau { 56645c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 56745c9b3c0SFelix Fietkau int size; 56845c9b3c0SFelix Fietkau 56945c9b3c0SFelix Fietkau if (!ring->cpu_base) 57045c9b3c0SFelix Fietkau return; 57145c9b3c0SFelix Fietkau 572dd4544f0SRafał Miłecki /* Free ring of descriptors */ 57329ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 574dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 575dd4544f0SRafał Miłecki ring->dma_base); 576dd4544f0SRafał Miłecki } 577dd4544f0SRafał Miłecki 57874b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 57974b6f291SFelix Fietkau { 58074b6f291SFelix Fietkau int i; 58174b6f291SFelix Fietkau 58274b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 58374b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 58474b6f291SFelix Fietkau 58574b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 58674b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 58774b6f291SFelix Fietkau } 58874b6f291SFelix Fietkau 589dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 590dd4544f0SRafał Miłecki { 591dd4544f0SRafał Miłecki int i; 592dd4544f0SRafał Miłecki 59374b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 59429ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 59529ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 59674b6f291SFelix Fietkau 59774b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 59829ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 59929ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 60045c9b3c0SFelix Fietkau } 601dd4544f0SRafał Miłecki 602dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 603dd4544f0SRafał Miłecki { 604dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 605dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 606dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 607dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 608dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 609dd4544f0SRafał Miłecki int err; 610dd4544f0SRafał Miłecki int i; 611dd4544f0SRafał Miłecki 612dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 613dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 614dd4544f0SRafał Miłecki 615dd4544f0SRafał Miłecki if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) { 616dd4544f0SRafał Miłecki bgmac_err(bgmac, "Core does not report 64-bit DMA\n"); 617dd4544f0SRafał Miłecki return -ENOTSUPP; 618dd4544f0SRafał Miłecki } 619dd4544f0SRafał Miłecki 620dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 621dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 622dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 623dd4544f0SRafał Miłecki 624dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 62529ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 626dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 627dd4544f0SRafał Miłecki &ring->dma_base, 628dd4544f0SRafał Miłecki GFP_KERNEL); 629dd4544f0SRafał Miłecki if (!ring->cpu_base) { 630dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n", 631dd4544f0SRafał Miłecki ring->mmio_base); 632dd4544f0SRafał Miłecki goto err_dma_free; 633dd4544f0SRafał Miłecki } 634dd4544f0SRafał Miłecki 6359900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6369900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6379900303eSRafał Miłecki if (ring->unaligned) 6389900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6399900303eSRafał Miłecki else 6409900303eSRafał Miłecki ring->index_base = 0; 6419900303eSRafał Miłecki 642dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 643dd4544f0SRafał Miłecki } 644dd4544f0SRafał Miłecki 645dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 646dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 647dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 648dd4544f0SRafał Miłecki 649dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 65029ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 651dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 652dd4544f0SRafał Miłecki &ring->dma_base, 653dd4544f0SRafał Miłecki GFP_KERNEL); 654dd4544f0SRafał Miłecki if (!ring->cpu_base) { 655dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n", 656dd4544f0SRafał Miłecki ring->mmio_base); 657dd4544f0SRafał Miłecki err = -ENOMEM; 658dd4544f0SRafał Miłecki goto err_dma_free; 659dd4544f0SRafał Miłecki } 660dd4544f0SRafał Miłecki 6619900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6629900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6639900303eSRafał Miłecki if (ring->unaligned) 6649900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6659900303eSRafał Miłecki else 6669900303eSRafał Miłecki ring->index_base = 0; 667dd4544f0SRafał Miłecki } 668dd4544f0SRafał Miłecki 669dd4544f0SRafał Miłecki return 0; 670dd4544f0SRafał Miłecki 671dd4544f0SRafał Miłecki err_dma_free: 672dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 673dd4544f0SRafał Miłecki return -ENOMEM; 674dd4544f0SRafał Miłecki } 675dd4544f0SRafał Miłecki 67674b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 677dd4544f0SRafał Miłecki { 678dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 67974b6f291SFelix Fietkau int i, err; 680dd4544f0SRafał Miłecki 681dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 682dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 683dd4544f0SRafał Miłecki 6849900303eSRafał Miłecki if (!ring->unaligned) 685dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 686dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 687dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 688dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 689dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 6909900303eSRafał Miłecki if (ring->unaligned) 6919900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 692dd4544f0SRafał Miłecki 693dd4544f0SRafał Miłecki ring->start = 0; 694dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 695dd4544f0SRafał Miłecki } 696dd4544f0SRafał Miłecki 697dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 69870a737b7SRafał Miłecki int j; 69970a737b7SRafał Miłecki 700dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 701dd4544f0SRafał Miłecki 7029900303eSRafał Miłecki if (!ring->unaligned) 703dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 704dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 705dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 706dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 707dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7089900303eSRafał Miłecki if (ring->unaligned) 7099900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 710dd4544f0SRafał Miłecki 7114668ae1fSFelix Fietkau ring->start = 0; 7124668ae1fSFelix Fietkau ring->end = 0; 71329ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 71474b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 71574b6f291SFelix Fietkau if (err) 71674b6f291SFelix Fietkau goto error; 71774b6f291SFelix Fietkau 718d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 71974b6f291SFelix Fietkau } 720dd4544f0SRafał Miłecki 7214668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 722dd4544f0SRafał Miłecki } 72374b6f291SFelix Fietkau 72474b6f291SFelix Fietkau return 0; 72574b6f291SFelix Fietkau 72674b6f291SFelix Fietkau error: 72774b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 72874b6f291SFelix Fietkau return err; 729dd4544f0SRafał Miłecki } 730dd4544f0SRafał Miłecki 731dd4544f0SRafał Miłecki /************************************************** 732dd4544f0SRafał Miłecki * PHY ops 733dd4544f0SRafał Miłecki **************************************************/ 734dd4544f0SRafał Miłecki 735217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg) 736dd4544f0SRafał Miłecki { 737dd4544f0SRafał Miłecki struct bcma_device *core; 738dd4544f0SRafał Miłecki u16 phy_access_addr; 739dd4544f0SRafał Miłecki u16 phy_ctl_addr; 740dd4544f0SRafał Miłecki u32 tmp; 741dd4544f0SRafał Miłecki 742dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK); 743dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK); 744dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT); 745dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK); 746dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT); 747dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE); 748dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START); 749dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK); 750dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK); 751dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT); 752dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE); 753dd4544f0SRafał Miłecki 754dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 755dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 756dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 757dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 758dd4544f0SRafał Miłecki } else { 759dd4544f0SRafał Miłecki core = bgmac->core; 760dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 761dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 762dd4544f0SRafał Miłecki } 763dd4544f0SRafał Miłecki 764dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 765dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 766dd4544f0SRafał Miłecki tmp |= phyaddr; 767dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 768dd4544f0SRafał Miłecki 769dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 770dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 771dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 772dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 773dd4544f0SRafał Miłecki 774dd4544f0SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 775dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n", 776dd4544f0SRafał Miłecki phyaddr, reg); 777dd4544f0SRafał Miłecki return 0xffff; 778dd4544f0SRafał Miłecki } 779dd4544f0SRafał Miłecki 780dd4544f0SRafał Miłecki return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK; 781dd4544f0SRafał Miłecki } 782dd4544f0SRafał Miłecki 783dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */ 784217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value) 785dd4544f0SRafał Miłecki { 786dd4544f0SRafał Miłecki struct bcma_device *core; 787dd4544f0SRafał Miłecki u16 phy_access_addr; 788dd4544f0SRafał Miłecki u16 phy_ctl_addr; 789dd4544f0SRafał Miłecki u32 tmp; 790dd4544f0SRafał Miłecki 791dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 792dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 793dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 794dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 795dd4544f0SRafał Miłecki } else { 796dd4544f0SRafał Miłecki core = bgmac->core; 797dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 798dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 799dd4544f0SRafał Miłecki } 800dd4544f0SRafał Miłecki 801dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 802dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 803dd4544f0SRafał Miłecki tmp |= phyaddr; 804dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 805dd4544f0SRafał Miłecki 806dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO); 807dd4544f0SRafał Miłecki if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO) 808dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Error setting MDIO int\n"); 809dd4544f0SRafał Miłecki 810dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 811dd4544f0SRafał Miłecki tmp |= BGMAC_PA_WRITE; 812dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 813dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 814dd4544f0SRafał Miłecki tmp |= value; 815dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 816dd4544f0SRafał Miłecki 817217a55a3SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 818dd4544f0SRafał Miłecki bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n", 819dd4544f0SRafał Miłecki phyaddr, reg); 820217a55a3SRafał Miłecki return -ETIMEDOUT; 821217a55a3SRafał Miłecki } 822217a55a3SRafał Miłecki 823217a55a3SRafał Miłecki return 0; 824dd4544f0SRafał Miłecki } 825dd4544f0SRafał Miłecki 826dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */ 827dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac) 828dd4544f0SRafał Miłecki { 829dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 830dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 831dd4544f0SRafał Miłecki u8 i; 832dd4544f0SRafał Miłecki 833dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5356) { 834dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 835dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x008b); 836dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x15, 0x0100); 837dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 838dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x12, 0x2aaa); 839dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 840dd4544f0SRafał Miłecki } 841dd4544f0SRafał Miłecki } 842dd4544f0SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) || 843dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) || 844dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) { 845dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0); 846dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0); 847dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 848dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 849dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5284); 850dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 851dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x0010); 852dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 853dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5296); 854dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x1073); 855dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9073); 856dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x52b6); 857dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9273); 858dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 859dd4544f0SRafał Miłecki } 860dd4544f0SRafał Miłecki } 861dd4544f0SRafał Miłecki } 862dd4544f0SRafał Miłecki 863dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */ 864dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac) 865dd4544f0SRafał Miłecki { 866dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_NOREGS) 867dd4544f0SRafał Miłecki return; 868dd4544f0SRafał Miłecki 8695322dbf0SRafał Miłecki bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET); 870dd4544f0SRafał Miłecki udelay(100); 8715322dbf0SRafał Miłecki if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET) 872dd4544f0SRafał Miłecki bgmac_err(bgmac, "PHY reset failed\n"); 873dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 874dd4544f0SRafał Miłecki } 875dd4544f0SRafał Miłecki 876dd4544f0SRafał Miłecki /************************************************** 877dd4544f0SRafał Miłecki * Chip ops 878dd4544f0SRafał Miłecki **************************************************/ 879dd4544f0SRafał Miłecki 880dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 881dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 882dd4544f0SRafał Miłecki */ 883dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 884dd4544f0SRafał Miłecki bool force) 885dd4544f0SRafał Miłecki { 886dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 887dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 888dd4544f0SRafał Miłecki 88948e07fbeSHauke Mehrtens bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 890dd4544f0SRafał Miłecki udelay(2); 891dd4544f0SRafał Miłecki 892dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 893dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 894dd4544f0SRafał Miłecki 89548e07fbeSHauke Mehrtens bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 896dd4544f0SRafał Miłecki udelay(2); 897dd4544f0SRafał Miłecki } 898dd4544f0SRafał Miłecki 8994e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 9004e209001SHauke Mehrtens { 9014e209001SHauke Mehrtens u32 tmp; 9024e209001SHauke Mehrtens 9034e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 9044e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 9054e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 9064e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 9074e209001SHauke Mehrtens } 9084e209001SHauke Mehrtens 909c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 910c6edfe10SHauke Mehrtens { 911c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 912c6edfe10SHauke Mehrtens 913c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 914e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 915c6edfe10SHauke Mehrtens else 916e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 917c6edfe10SHauke Mehrtens } 918c6edfe10SHauke Mehrtens 919dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 920dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 921dd4544f0SRafał Miłecki { 922dd4544f0SRafał Miłecki int i; 923dd4544f0SRafał Miłecki 924dd4544f0SRafał Miłecki if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) { 925dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 926dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 927dd4544f0SRafał Miłecki bgmac_read(bgmac, 928dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 929dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 930dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 931dd4544f0SRafał Miłecki bgmac_read(bgmac, 932dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 933dd4544f0SRafał Miłecki } 934dd4544f0SRafał Miłecki 935dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 936dd4544f0SRafał Miłecki } 937dd4544f0SRafał Miłecki #endif 938dd4544f0SRafał Miłecki 939dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 940dd4544f0SRafał Miłecki { 941dd4544f0SRafał Miłecki int i; 942dd4544f0SRafał Miłecki 943dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) 944dd4544f0SRafał Miłecki return; 945dd4544f0SRafał Miłecki 946dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 947dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 948dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 949dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 950dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 951dd4544f0SRafał Miłecki } 952dd4544f0SRafał Miłecki 953dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 9545824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 955dd4544f0SRafał Miłecki { 956dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 957dd4544f0SRafał Miłecki u32 set = 0; 958dd4544f0SRafał Miłecki 9595824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 9605824d2d1SRafał Miłecki case SPEED_10: 961dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 9625824d2d1SRafał Miłecki break; 9635824d2d1SRafał Miłecki case SPEED_100: 964dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 9655824d2d1SRafał Miłecki break; 9665824d2d1SRafał Miłecki case SPEED_1000: 967dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 9685824d2d1SRafał Miłecki break; 9696df4aff9SHauke Mehrtens case SPEED_2500: 9706df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 9716df4aff9SHauke Mehrtens break; 9725824d2d1SRafał Miłecki default: 9735824d2d1SRafał Miłecki bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed); 9745824d2d1SRafał Miłecki } 9755824d2d1SRafał Miłecki 9765824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 977dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 9785824d2d1SRafał Miłecki 979dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 980dd4544f0SRafał Miłecki } 981dd4544f0SRafał Miłecki 982dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 983dd4544f0SRafał Miłecki { 9846df4aff9SHauke Mehrtens struct bcma_device *core = bgmac->core; 9856df4aff9SHauke Mehrtens struct bcma_chipinfo *ci = &core->bus->chipinfo; 9866df4aff9SHauke Mehrtens u8 imode; 9876df4aff9SHauke Mehrtens 9886df4aff9SHauke Mehrtens if (ci->id == BCMA_CHIP_ID_BCM4707 || 9896df4aff9SHauke Mehrtens ci->id == BCMA_CHIP_ID_BCM53018) { 9906df4aff9SHauke Mehrtens bcma_awrite32(core, BCMA_IOCTL, 9916df4aff9SHauke Mehrtens bcma_aread32(core, BCMA_IOCTL) | 0x40 | 9926df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 9936df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 9946df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 9956df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 9966df4aff9SHauke Mehrtens } else { 9976df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 9986df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 999dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 10005824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 10015824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 10025824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 1003dd4544f0SRafał Miłecki } 1004dd4544f0SRafał Miłecki } 10056df4aff9SHauke Mehrtens } 1006dd4544f0SRafał Miłecki 1007dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 1008dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 1009dd4544f0SRafał Miłecki { 1010dd4544f0SRafał Miłecki struct bcma_device *core = bgmac->core; 1011dd4544f0SRafał Miłecki struct bcma_bus *bus = core->bus; 1012dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bus->chipinfo; 10136df4aff9SHauke Mehrtens u32 flags; 1014dd4544f0SRafał Miłecki u32 iost; 1015dd4544f0SRafał Miłecki int i; 1016dd4544f0SRafał Miłecki 1017dd4544f0SRafał Miłecki if (bcma_core_is_enabled(core)) { 1018dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 1019dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 1020dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 1021dd4544f0SRafał Miłecki } 1022dd4544f0SRafał Miłecki 1023dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 1024dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 1025dd4544f0SRafał Miłecki 1026dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1027dd4544f0SRafał Miłecki udelay(1); 1028dd4544f0SRafał Miłecki 1029dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 1030dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 1031dd4544f0SRafał Miłecki 1032dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 1033dd4544f0SRafał Miłecki } 1034dd4544f0SRafał Miłecki 1035dd4544f0SRafał Miłecki iost = bcma_aread32(core, BCMA_IOST); 10361a0ab767SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 1037dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10381a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) 1039dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 1040dd4544f0SRafał Miłecki 10416df4aff9SHauke Mehrtens /* 3GMAC: for BCM4707, only do core reset at bgmac_probe() */ 10426df4aff9SHauke Mehrtens if (ci->id != BCMA_CHIP_ID_BCM4707) { 10436df4aff9SHauke Mehrtens flags = 0; 1044dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 1045dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 1046dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 1047dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 1048dd4544f0SRafał Miłecki } 1049dd4544f0SRafał Miłecki bcma_core_enable(core, flags); 10506df4aff9SHauke Mehrtens } 1051dd4544f0SRafał Miłecki 10526df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 10536df4aff9SHauke Mehrtens if (core->id.rev > 2 && 10546df4aff9SHauke Mehrtens ci->id != BCMA_CHIP_ID_BCM4707 && 10556df4aff9SHauke Mehrtens ci->id != BCMA_CHIP_ID_BCM53018) { 10561a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 10571a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 10581a0ab767SRafał Miłecki bgmac_wait_value(bgmac->core, BCMA_CLKCTLST, 10591a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 10601a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 1061dd4544f0SRafał Miłecki 1000); 1062dd4544f0SRafał Miłecki } 1063dd4544f0SRafał Miłecki 10641a0ab767SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 10651a0ab767SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1066dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) { 1067dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 1068dd4544f0SRafał Miłecki u8 et_swtype = 0; 1069dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 10706a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 10713647268dSHauke Mehrtens char buf[4]; 1072dd4544f0SRafał Miłecki 10733647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 1074dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 1075dd4544f0SRafał Miłecki bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n", 1076dd4544f0SRafał Miłecki buf); 1077dd4544f0SRafał Miłecki et_swtype &= 0x0f; 1078dd4544f0SRafał Miłecki et_swtype <<= 4; 1079dd4544f0SRafał Miłecki sw_type = et_swtype; 10801a0ab767SRafał Miłecki } else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) { 1081dd4544f0SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 10821a0ab767SRafał Miłecki } else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 10831a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10841a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) { 1085b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 1086b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 1087dd4544f0SRafał Miłecki } 1088dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 1, 1089dd4544f0SRafał Miłecki ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 1090dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 1091dd4544f0SRafał Miłecki sw_type); 1092dd4544f0SRafał Miłecki } 1093dd4544f0SRafał Miłecki 1094dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 1095dd4544f0SRafał Miłecki bcma_awrite32(core, BCMA_IOCTL, 1096dd4544f0SRafał Miłecki bcma_aread32(core, BCMA_IOCTL) & 1097dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 1098dd4544f0SRafał Miłecki 1099dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 1100dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 1101dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 1102dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 1103dd4544f0SRafał Miłecki */ 1104dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 1105dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 1106dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 1107dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 1108dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 1109dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 1110dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 1111dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1112dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 1113dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 1114dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 1115dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 1116dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1117dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1118dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1119dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1120dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 112148e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(core->id.rev), 1122dd4544f0SRafał Miłecki false); 1123d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1124d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1125dd4544f0SRafał Miłecki 1126dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1127dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT) 1128dd4544f0SRafał Miłecki bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0, 1129dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1130dd4544f0SRafał Miłecki else 1131dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1132dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 1133dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 1134dd4544f0SRafał Miłecki 113549a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1136dd4544f0SRafał Miłecki } 1137dd4544f0SRafał Miłecki 1138dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1139dd4544f0SRafał Miłecki { 1140dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1141dd4544f0SRafał Miłecki } 1142dd4544f0SRafał Miłecki 1143dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1144dd4544f0SRafał Miłecki { 1145dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 11464160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1147dd4544f0SRafał Miłecki } 1148dd4544f0SRafał Miłecki 1149dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1150dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1151dd4544f0SRafał Miłecki { 1152dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 1153dd4544f0SRafał Miłecki u32 cmdcfg; 1154dd4544f0SRafał Miłecki u32 mode; 1155dd4544f0SRafał Miłecki u32 rxq_ctl; 1156dd4544f0SRafał Miłecki u32 fl_ctl; 1157dd4544f0SRafał Miłecki u16 bp_clk; 1158dd4544f0SRafał Miłecki u8 mdp; 1159dd4544f0SRafał Miłecki 1160dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1161dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 116248e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(bgmac->core->id.rev), true); 1163dd4544f0SRafał Miłecki udelay(2); 1164dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1165dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1166dd4544f0SRafał Miłecki 1167dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1168dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1169dd4544f0SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0) 1170dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1171dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2) 1172dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0, 1173dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1174dd4544f0SRafał Miłecki 1175dd4544f0SRafał Miłecki switch (ci->id) { 1176dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM5357: 1177dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4749: 1178dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM53572: 1179dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4716: 1180dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM47162: 1181dd4544f0SRafał Miłecki fl_ctl = 0x03cb04cb; 1182dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 1183dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1184dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) 1185dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1186dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1187dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1188dd4544f0SRafał Miłecki break; 1189dd4544f0SRafał Miłecki } 1190dd4544f0SRafał Miłecki 11916df4aff9SHauke Mehrtens if (ci->id != BCMA_CHIP_ID_BCM4707 && 11926df4aff9SHauke Mehrtens ci->id != BCMA_CHIP_ID_BCM53018) { 1193dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1194dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 11956df4aff9SHauke Mehrtens bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 11966df4aff9SHauke Mehrtens 1000000; 1197dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1198dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1199dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1200dd4544f0SRafał Miłecki } 12016df4aff9SHauke Mehrtens } 1202dd4544f0SRafał Miłecki 1203dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 120474b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1205dd4544f0SRafał Miłecki { 1206dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1207dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1208dd4544f0SRafał Miłecki 1209dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1210dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1211dd4544f0SRafał Miłecki 1212c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1213dd4544f0SRafał Miłecki 12144e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1215dd4544f0SRafał Miłecki 1216dd4544f0SRafał Miłecki if (bgmac->loopback) 1217e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1218dd4544f0SRafał Miłecki else 1219e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1220dd4544f0SRafał Miłecki 1221dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1222dd4544f0SRafał Miłecki 1223dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1224dd4544f0SRafał Miłecki 1225dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1226dd4544f0SRafał Miłecki } 1227dd4544f0SRafał Miłecki 1228dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1229dd4544f0SRafał Miłecki { 1230dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1231dd4544f0SRafał Miłecki 1232dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1233dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1234dd4544f0SRafał Miłecki 1235dd4544f0SRafał Miłecki if (!int_status) 1236dd4544f0SRafał Miłecki return IRQ_NONE; 1237dd4544f0SRafał Miłecki 1238eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1239eb64e292SFelix Fietkau if (int_status) 1240eb64e292SFelix Fietkau bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", int_status); 1241dd4544f0SRafał Miłecki 1242dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1243dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1244dd4544f0SRafał Miłecki 1245dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1246dd4544f0SRafał Miłecki 1247dd4544f0SRafał Miłecki return IRQ_HANDLED; 1248dd4544f0SRafał Miłecki } 1249dd4544f0SRafał Miłecki 1250dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1251dd4544f0SRafał Miłecki { 1252dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1253dd4544f0SRafał Miłecki int handled = 0; 1254dd4544f0SRafał Miłecki 1255eb64e292SFelix Fietkau /* Ack */ 1256eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1257dd4544f0SRafał Miłecki 1258eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1259eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1260dd4544f0SRafał Miłecki 1261eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1262eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1263e580267dSRafał Miłecki return weight; 1264dd4544f0SRafał Miłecki 126543f159c6SHauke Mehrtens if (handled < weight) { 1266dd4544f0SRafał Miłecki napi_complete(napi); 1267dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 126843f159c6SHauke Mehrtens } 1269dd4544f0SRafał Miłecki 1270dd4544f0SRafał Miłecki return handled; 1271dd4544f0SRafał Miłecki } 1272dd4544f0SRafał Miłecki 1273dd4544f0SRafał Miłecki /************************************************** 1274dd4544f0SRafał Miłecki * net_device_ops 1275dd4544f0SRafał Miłecki **************************************************/ 1276dd4544f0SRafał Miłecki 1277dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1278dd4544f0SRafał Miłecki { 1279dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1280dd4544f0SRafał Miłecki int err = 0; 1281dd4544f0SRafał Miłecki 1282dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 128374b6f291SFelix Fietkau 128474b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 128574b6f291SFelix Fietkau if (err) 128674b6f291SFelix Fietkau return err; 128774b6f291SFelix Fietkau 1288dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 128974b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1290dd4544f0SRafał Miłecki 1291dd4544f0SRafał Miłecki err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED, 1292dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1293dd4544f0SRafał Miłecki if (err < 0) { 1294dd4544f0SRafał Miłecki bgmac_err(bgmac, "IRQ request error: %d!\n", err); 129574b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 129674b6f291SFelix Fietkau return err; 1297dd4544f0SRafał Miłecki } 1298dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1299dd4544f0SRafał Miłecki 13004e34da4dSRafał Miłecki phy_start(bgmac->phy_dev); 13014e34da4dSRafał Miłecki 1302dd4544f0SRafał Miłecki netif_carrier_on(net_dev); 130374b6f291SFelix Fietkau return 0; 1304dd4544f0SRafał Miłecki } 1305dd4544f0SRafał Miłecki 1306dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1307dd4544f0SRafał Miłecki { 1308dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1309dd4544f0SRafał Miłecki 1310dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1311dd4544f0SRafał Miłecki 13124e34da4dSRafał Miłecki phy_stop(bgmac->phy_dev); 13134e34da4dSRafał Miłecki 1314dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1315dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1316dd4544f0SRafał Miłecki free_irq(bgmac->core->irq, net_dev); 1317dd4544f0SRafał Miłecki 1318dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 131974b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1320dd4544f0SRafał Miłecki 1321dd4544f0SRafał Miłecki return 0; 1322dd4544f0SRafał Miłecki } 1323dd4544f0SRafał Miłecki 1324dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1325dd4544f0SRafał Miłecki struct net_device *net_dev) 1326dd4544f0SRafał Miłecki { 1327dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1328dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1329dd4544f0SRafał Miłecki 1330dd4544f0SRafał Miłecki /* No QOS support yet */ 1331dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1332dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1333dd4544f0SRafał Miłecki } 1334dd4544f0SRafał Miłecki 13354e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 13364e209001SHauke Mehrtens { 13374e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 13384e209001SHauke Mehrtens int ret; 13394e209001SHauke Mehrtens 13404e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 13414e209001SHauke Mehrtens if (ret < 0) 13424e209001SHauke Mehrtens return ret; 13434e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, (u8 *)addr); 13444e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 13454e209001SHauke Mehrtens return 0; 13464e209001SHauke Mehrtens } 13474e209001SHauke Mehrtens 1348dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1349dd4544f0SRafał Miłecki { 1350dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1351dd4544f0SRafał Miłecki 1352dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 135369c58852SHauke Mehrtens return -EINVAL; 135469c58852SHauke Mehrtens 135569c58852SHauke Mehrtens return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd); 1356dd4544f0SRafał Miłecki } 1357dd4544f0SRafał Miłecki 1358dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1359dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1360dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1361dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1362c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 13634e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1364522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1365dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1366dd4544f0SRafał Miłecki }; 1367dd4544f0SRafał Miłecki 1368dd4544f0SRafał Miłecki /************************************************** 1369dd4544f0SRafał Miłecki * ethtool_ops 1370dd4544f0SRafał Miłecki **************************************************/ 1371dd4544f0SRafał Miłecki 1372dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev, 1373dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1374dd4544f0SRafał Miłecki { 1375dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1376dd4544f0SRafał Miłecki 13775824d2d1SRafał Miłecki return phy_ethtool_gset(bgmac->phy_dev, cmd); 1378dd4544f0SRafał Miłecki } 1379dd4544f0SRafał Miłecki 1380dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev, 1381dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1382dd4544f0SRafał Miłecki { 1383dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1384dd4544f0SRafał Miłecki 13855824d2d1SRafał Miłecki return phy_ethtool_sset(bgmac->phy_dev, cmd); 1386dd4544f0SRafał Miłecki } 1387dd4544f0SRafał Miłecki 1388dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1389dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1390dd4544f0SRafał Miłecki { 1391dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1392dd4544f0SRafał Miłecki strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info)); 1393dd4544f0SRafał Miłecki } 1394dd4544f0SRafał Miłecki 1395dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1396dd4544f0SRafał Miłecki .get_settings = bgmac_get_settings, 13975824d2d1SRafał Miłecki .set_settings = bgmac_set_settings, 1398dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1399dd4544f0SRafał Miłecki }; 1400dd4544f0SRafał Miłecki 1401dd4544f0SRafał Miłecki /************************************************** 140211e5e76eSRafał Miłecki * MII 140311e5e76eSRafał Miłecki **************************************************/ 140411e5e76eSRafał Miłecki 140511e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum) 140611e5e76eSRafał Miłecki { 140711e5e76eSRafał Miłecki return bgmac_phy_read(bus->priv, mii_id, regnum); 140811e5e76eSRafał Miłecki } 140911e5e76eSRafał Miłecki 141011e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum, 141111e5e76eSRafał Miłecki u16 value) 141211e5e76eSRafał Miłecki { 141311e5e76eSRafał Miłecki return bgmac_phy_write(bus->priv, mii_id, regnum, value); 141411e5e76eSRafał Miłecki } 141511e5e76eSRafał Miłecki 14165824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev) 14175824d2d1SRafał Miłecki { 14185824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 14195824d2d1SRafał Miłecki struct phy_device *phy_dev = bgmac->phy_dev; 14205824d2d1SRafał Miłecki bool update = false; 14215824d2d1SRafał Miłecki 14225824d2d1SRafał Miłecki if (phy_dev->link) { 14235824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 14245824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14255824d2d1SRafał Miłecki update = true; 14265824d2d1SRafał Miłecki } 14275824d2d1SRafał Miłecki 14285824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14295824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14305824d2d1SRafał Miłecki update = true; 14315824d2d1SRafał Miłecki } 14325824d2d1SRafał Miłecki } 14335824d2d1SRafał Miłecki 14345824d2d1SRafał Miłecki if (update) { 14355824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14365824d2d1SRafał Miłecki phy_print_status(phy_dev); 14375824d2d1SRafał Miłecki } 14385824d2d1SRafał Miłecki } 14395824d2d1SRafał Miłecki 1440c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac) 1441c25b23b8SRafał Miłecki { 1442c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1443c25b23b8SRafał Miłecki .link = 1, 1444c25b23b8SRafał Miłecki .speed = SPEED_1000, 1445c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1446c25b23b8SRafał Miłecki }; 1447c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1448c25b23b8SRafał Miłecki int err; 1449c25b23b8SRafał Miłecki 14504db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1451c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1452c25b23b8SRafał Miłecki bgmac_err(bgmac, "Failed to register fixed PHY device\n"); 1453c25b23b8SRafał Miłecki return -ENODEV; 1454c25b23b8SRafał Miłecki } 1455c25b23b8SRafał Miłecki 1456c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1457c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1458c25b23b8SRafał Miłecki if (err) { 1459c25b23b8SRafał Miłecki bgmac_err(bgmac, "Connecting PHY failed\n"); 1460c25b23b8SRafał Miłecki return err; 1461c25b23b8SRafał Miłecki } 1462c25b23b8SRafał Miłecki 1463c25b23b8SRafał Miłecki bgmac->phy_dev = phy_dev; 1464c25b23b8SRafał Miłecki 1465c25b23b8SRafał Miłecki return err; 1466c25b23b8SRafał Miłecki } 1467c25b23b8SRafał Miłecki 146811e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac) 146911e5e76eSRafał Miłecki { 1470c25b23b8SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 147111e5e76eSRafał Miłecki struct mii_bus *mii_bus; 14725824d2d1SRafał Miłecki struct phy_device *phy_dev; 14735824d2d1SRafał Miłecki char bus_id[MII_BUS_ID_SIZE + 3]; 1474*e7f4dc35SAndrew Lunn int err = 0; 147511e5e76eSRafał Miłecki 1476c25b23b8SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM4707 || 1477c25b23b8SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53018) 1478c25b23b8SRafał Miłecki return bgmac_fixed_phy_register(bgmac); 1479c25b23b8SRafał Miłecki 148011e5e76eSRafał Miłecki mii_bus = mdiobus_alloc(); 148111e5e76eSRafał Miłecki if (!mii_bus) 148211e5e76eSRafał Miłecki return -ENOMEM; 148311e5e76eSRafał Miłecki 148411e5e76eSRafał Miłecki mii_bus->name = "bgmac mii bus"; 148511e5e76eSRafał Miłecki sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num, 148611e5e76eSRafał Miłecki bgmac->core->core_unit); 148711e5e76eSRafał Miłecki mii_bus->priv = bgmac; 148811e5e76eSRafał Miłecki mii_bus->read = bgmac_mii_read; 148911e5e76eSRafał Miłecki mii_bus->write = bgmac_mii_write; 149011e5e76eSRafał Miłecki mii_bus->parent = &bgmac->core->dev; 149111e5e76eSRafał Miłecki mii_bus->phy_mask = ~(1 << bgmac->phyaddr); 149211e5e76eSRafał Miłecki 149311e5e76eSRafał Miłecki err = mdiobus_register(mii_bus); 149411e5e76eSRafał Miłecki if (err) { 149511e5e76eSRafał Miłecki bgmac_err(bgmac, "Registration of mii bus failed\n"); 1496*e7f4dc35SAndrew Lunn goto err_free_bus; 149711e5e76eSRafał Miłecki } 149811e5e76eSRafał Miłecki 149911e5e76eSRafał Miłecki bgmac->mii_bus = mii_bus; 150011e5e76eSRafał Miłecki 15015824d2d1SRafał Miłecki /* Connect to the PHY */ 15025824d2d1SRafał Miłecki snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id, 15035824d2d1SRafał Miłecki bgmac->phyaddr); 15045824d2d1SRafał Miłecki phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link, 15055824d2d1SRafał Miłecki PHY_INTERFACE_MODE_MII); 15065824d2d1SRafał Miłecki if (IS_ERR(phy_dev)) { 15075824d2d1SRafał Miłecki bgmac_err(bgmac, "PHY connecton failed\n"); 15085824d2d1SRafał Miłecki err = PTR_ERR(phy_dev); 15095824d2d1SRafał Miłecki goto err_unregister_bus; 15105824d2d1SRafał Miłecki } 15115824d2d1SRafał Miłecki bgmac->phy_dev = phy_dev; 15125824d2d1SRafał Miłecki 151311e5e76eSRafał Miłecki return err; 151411e5e76eSRafał Miłecki 15155824d2d1SRafał Miłecki err_unregister_bus: 15165824d2d1SRafał Miłecki mdiobus_unregister(mii_bus); 151711e5e76eSRafał Miłecki err_free_bus: 151811e5e76eSRafał Miłecki mdiobus_free(mii_bus); 151911e5e76eSRafał Miłecki return err; 152011e5e76eSRafał Miłecki } 152111e5e76eSRafał Miłecki 152211e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac) 152311e5e76eSRafał Miłecki { 152411e5e76eSRafał Miłecki struct mii_bus *mii_bus = bgmac->mii_bus; 152511e5e76eSRafał Miłecki 152611e5e76eSRafał Miłecki mdiobus_unregister(mii_bus); 152711e5e76eSRafał Miłecki mdiobus_free(mii_bus); 152811e5e76eSRafał Miłecki } 152911e5e76eSRafał Miłecki 153011e5e76eSRafał Miłecki /************************************************** 1531dd4544f0SRafał Miłecki * BCMA bus ops 1532dd4544f0SRafał Miłecki **************************************************/ 1533dd4544f0SRafał Miłecki 1534dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */ 1535dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core) 1536dd4544f0SRafał Miłecki { 153721697336SRafał Miłecki struct bcma_chipinfo *ci = &core->bus->chipinfo; 1538dd4544f0SRafał Miłecki struct net_device *net_dev; 1539dd4544f0SRafał Miłecki struct bgmac *bgmac; 1540dd4544f0SRafał Miłecki struct ssb_sprom *sprom = &core->bus->sprom; 1541538e4563SRafał Miłecki u8 *mac; 1542dd4544f0SRafał Miłecki int err; 1543dd4544f0SRafał Miłecki 1544538e4563SRafał Miłecki switch (core->core_unit) { 1545538e4563SRafał Miłecki case 0: 1546538e4563SRafał Miłecki mac = sprom->et0mac; 1547538e4563SRafał Miłecki break; 1548538e4563SRafał Miłecki case 1: 1549538e4563SRafał Miłecki mac = sprom->et1mac; 1550538e4563SRafał Miłecki break; 1551538e4563SRafał Miłecki case 2: 1552538e4563SRafał Miłecki mac = sprom->et2mac; 1553538e4563SRafał Miłecki break; 1554538e4563SRafał Miłecki default: 1555dd4544f0SRafał Miłecki pr_err("Unsupported core_unit %d\n", core->core_unit); 1556dd4544f0SRafał Miłecki return -ENOTSUPP; 1557dd4544f0SRafał Miłecki } 1558dd4544f0SRafał Miłecki 1559d166f218SRafał Miłecki if (!is_valid_ether_addr(mac)) { 1560d166f218SRafał Miłecki dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac); 1561d166f218SRafał Miłecki eth_random_addr(mac); 1562d166f218SRafał Miłecki dev_warn(&core->dev, "Using random MAC: %pM\n", mac); 1563d166f218SRafał Miłecki } 1564d166f218SRafał Miłecki 1565dd4544f0SRafał Miłecki /* Allocation and references */ 1566dd4544f0SRafał Miłecki net_dev = alloc_etherdev(sizeof(*bgmac)); 1567dd4544f0SRafał Miłecki if (!net_dev) 1568dd4544f0SRafał Miłecki return -ENOMEM; 1569dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 1570dd4544f0SRafał Miłecki net_dev->irq = core->irq; 15717ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 1572dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 1573dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 1574dd4544f0SRafał Miłecki bgmac->core = core; 1575dd4544f0SRafał Miłecki bcma_set_drvdata(core, bgmac); 1576dd4544f0SRafał Miłecki 1577dd4544f0SRafał Miłecki /* Defaults */ 1578dd4544f0SRafał Miłecki memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN); 1579dd4544f0SRafał Miłecki 1580dd4544f0SRafał Miłecki /* On BCM4706 we need common core to access PHY */ 1581dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT && 1582dd4544f0SRafał Miłecki !core->bus->drv_gmac_cmn.core) { 1583dd4544f0SRafał Miłecki bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n"); 1584dd4544f0SRafał Miłecki err = -ENODEV; 1585dd4544f0SRafał Miłecki goto err_netdev_free; 1586dd4544f0SRafał Miłecki } 1587dd4544f0SRafał Miłecki bgmac->cmn = core->bus->drv_gmac_cmn.core; 1588dd4544f0SRafał Miłecki 1589538e4563SRafał Miłecki switch (core->core_unit) { 1590538e4563SRafał Miłecki case 0: 1591538e4563SRafał Miłecki bgmac->phyaddr = sprom->et0phyaddr; 1592538e4563SRafał Miłecki break; 1593538e4563SRafał Miłecki case 1: 1594538e4563SRafał Miłecki bgmac->phyaddr = sprom->et1phyaddr; 1595538e4563SRafał Miłecki break; 1596538e4563SRafał Miłecki case 2: 1597538e4563SRafał Miłecki bgmac->phyaddr = sprom->et2phyaddr; 1598538e4563SRafał Miłecki break; 1599538e4563SRafał Miłecki } 1600dd4544f0SRafał Miłecki bgmac->phyaddr &= BGMAC_PHY_MASK; 1601dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_MASK) { 1602dd4544f0SRafał Miłecki bgmac_err(bgmac, "No PHY found\n"); 1603dd4544f0SRafał Miłecki err = -ENODEV; 1604dd4544f0SRafał Miłecki goto err_netdev_free; 1605dd4544f0SRafał Miłecki } 1606dd4544f0SRafał Miłecki bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr, 1607dd4544f0SRafał Miłecki bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : ""); 1608dd4544f0SRafał Miłecki 1609dd4544f0SRafał Miłecki if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) { 1610dd4544f0SRafał Miłecki bgmac_err(bgmac, "PCI setup not implemented\n"); 1611dd4544f0SRafał Miłecki err = -ENOTSUPP; 1612dd4544f0SRafał Miłecki goto err_netdev_free; 1613dd4544f0SRafał Miłecki } 1614dd4544f0SRafał Miłecki 1615dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1616dd4544f0SRafał Miłecki 1617622a521fSHauke Mehrtens /* For Northstar, we have to take all GMAC core out of reset */ 161821697336SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM4707 || 161921697336SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53018) { 1620622a521fSHauke Mehrtens struct bcma_device *ns_core; 1621622a521fSHauke Mehrtens int ns_gmac; 1622622a521fSHauke Mehrtens 1623622a521fSHauke Mehrtens /* Northstar has 4 GMAC cores */ 1624622a521fSHauke Mehrtens for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) { 16250e595934SHauke Mehrtens /* As Northstar requirement, we have to reset all GMACs 1626622a521fSHauke Mehrtens * before accessing one. bgmac_chip_reset() call 1627622a521fSHauke Mehrtens * bcma_core_enable() for this core. Then the other 16280e595934SHauke Mehrtens * three GMACs didn't reset. We do it here. 1629622a521fSHauke Mehrtens */ 1630622a521fSHauke Mehrtens ns_core = bcma_find_core_unit(core->bus, 1631622a521fSHauke Mehrtens BCMA_CORE_MAC_GBIT, 1632622a521fSHauke Mehrtens ns_gmac); 1633622a521fSHauke Mehrtens if (ns_core && !bcma_core_is_enabled(ns_core)) 1634622a521fSHauke Mehrtens bcma_core_enable(ns_core, 0); 1635622a521fSHauke Mehrtens } 1636622a521fSHauke Mehrtens } 1637622a521fSHauke Mehrtens 1638dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1639dd4544f0SRafał Miłecki if (err) { 1640dd4544f0SRafał Miłecki bgmac_err(bgmac, "Unable to alloc memory for DMA\n"); 1641dd4544f0SRafał Miłecki goto err_netdev_free; 1642dd4544f0SRafał Miłecki } 1643dd4544f0SRafał Miłecki 1644dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1645edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1646dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1647dd4544f0SRafał Miłecki 1648dd4544f0SRafał Miłecki /* TODO: reset the external phy. Specs are needed */ 1649dd4544f0SRafał Miłecki bgmac_phy_reset(bgmac); 1650dd4544f0SRafał Miłecki 1651dd4544f0SRafał Miłecki bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo & 1652dd4544f0SRafał Miłecki BGMAC_BFL_ENETROBO); 1653dd4544f0SRafał Miłecki if (bgmac->has_robosw) 1654dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for Roboswitch not implemented\n"); 1655dd4544f0SRafał Miłecki 1656dd4544f0SRafał Miłecki if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM) 1657dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n"); 1658dd4544f0SRafał Miłecki 16596216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 16606216642fSHauke Mehrtens 166111e5e76eSRafał Miłecki err = bgmac_mii_register(bgmac); 166211e5e76eSRafał Miłecki if (err) { 166311e5e76eSRafał Miłecki bgmac_err(bgmac, "Cannot register MDIO\n"); 166411e5e76eSRafał Miłecki goto err_dma_free; 166511e5e76eSRafał Miłecki } 166611e5e76eSRafał Miłecki 16679cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 16689cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 16699cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 16709cde9450SFelix Fietkau 1671dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1672dd4544f0SRafał Miłecki if (err) { 1673dd4544f0SRafał Miłecki bgmac_err(bgmac, "Cannot register net device\n"); 167411e5e76eSRafał Miłecki goto err_mii_unregister; 1675dd4544f0SRafał Miłecki } 1676dd4544f0SRafał Miłecki 1677dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1678dd4544f0SRafał Miłecki 1679dd4544f0SRafał Miłecki return 0; 1680dd4544f0SRafał Miłecki 168111e5e76eSRafał Miłecki err_mii_unregister: 168211e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 1683dd4544f0SRafał Miłecki err_dma_free: 1684dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1685dd4544f0SRafał Miłecki 1686dd4544f0SRafał Miłecki err_netdev_free: 1687dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1688dd4544f0SRafał Miłecki free_netdev(net_dev); 1689dd4544f0SRafał Miłecki 1690dd4544f0SRafał Miłecki return err; 1691dd4544f0SRafał Miłecki } 1692dd4544f0SRafał Miłecki 1693dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core) 1694dd4544f0SRafał Miłecki { 1695dd4544f0SRafał Miłecki struct bgmac *bgmac = bcma_get_drvdata(core); 1696dd4544f0SRafał Miłecki 1697dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 169811e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 16996216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1700dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1701dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1702dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1703dd4544f0SRafał Miłecki } 1704dd4544f0SRafał Miłecki 1705dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = { 1706dd4544f0SRafał Miłecki .name = KBUILD_MODNAME, 1707dd4544f0SRafał Miłecki .id_table = bgmac_bcma_tbl, 1708dd4544f0SRafał Miłecki .probe = bgmac_probe, 1709dd4544f0SRafał Miłecki .remove = bgmac_remove, 1710dd4544f0SRafał Miłecki }; 1711dd4544f0SRafał Miłecki 1712dd4544f0SRafał Miłecki static int __init bgmac_init(void) 1713dd4544f0SRafał Miłecki { 1714dd4544f0SRafał Miłecki int err; 1715dd4544f0SRafał Miłecki 1716dd4544f0SRafał Miłecki err = bcma_driver_register(&bgmac_bcma_driver); 1717dd4544f0SRafał Miłecki if (err) 1718dd4544f0SRafał Miłecki return err; 1719dd4544f0SRafał Miłecki pr_info("Broadcom 47xx GBit MAC driver loaded\n"); 1720dd4544f0SRafał Miłecki 1721dd4544f0SRafał Miłecki return 0; 1722dd4544f0SRafał Miłecki } 1723dd4544f0SRafał Miłecki 1724dd4544f0SRafał Miłecki static void __exit bgmac_exit(void) 1725dd4544f0SRafał Miłecki { 1726dd4544f0SRafał Miłecki bcma_driver_unregister(&bgmac_bcma_driver); 1727dd4544f0SRafał Miłecki } 1728dd4544f0SRafał Miłecki 1729dd4544f0SRafał Miłecki module_init(bgmac_init) 1730dd4544f0SRafał Miłecki module_exit(bgmac_exit) 1731dd4544f0SRafał Miłecki 1732dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1733dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1734