xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision db791eb2970bad193b1dc95a4461b222dd22cb64)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9dd4544f0SRafał Miłecki #include "bgmac.h"
10dd4544f0SRafał Miłecki 
11dd4544f0SRafał Miłecki #include <linux/kernel.h>
12dd4544f0SRafał Miłecki #include <linux/module.h>
13dd4544f0SRafał Miłecki #include <linux/delay.h>
14dd4544f0SRafał Miłecki #include <linux/etherdevice.h>
15dd4544f0SRafał Miłecki #include <linux/mii.h>
1611e5e76eSRafał Miłecki #include <linux/phy.h>
17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h>
18dd4544f0SRafał Miłecki #include <linux/interrupt.h>
19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h>
20138173d4SRafał Miłecki #include <linux/bcm47xx_nvram.h>
21dd4544f0SRafał Miłecki 
22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = {
23dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
24dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
25f7219b52SJoe Perches 	{},
26dd4544f0SRafał Miłecki };
27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl);
28dd4544f0SRafał Miłecki 
29387b75f8SRafał Miłecki static inline bool bgmac_is_bcm4707_family(struct bgmac *bgmac)
30387b75f8SRafał Miłecki {
31387b75f8SRafał Miłecki 	switch (bgmac->core->bus->chipinfo.id) {
32387b75f8SRafał Miłecki 	case BCMA_CHIP_ID_BCM4707:
339e4e6206SRafał Miłecki 	case BCMA_CHIP_ID_BCM47094:
34387b75f8SRafał Miłecki 	case BCMA_CHIP_ID_BCM53018:
35387b75f8SRafał Miłecki 		return true;
36387b75f8SRafał Miłecki 	default:
37387b75f8SRafał Miłecki 		return false;
38387b75f8SRafał Miłecki 	}
39387b75f8SRafał Miłecki }
40387b75f8SRafał Miłecki 
41dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask,
42dd4544f0SRafał Miłecki 			     u32 value, int timeout)
43dd4544f0SRafał Miłecki {
44dd4544f0SRafał Miłecki 	u32 val;
45dd4544f0SRafał Miłecki 	int i;
46dd4544f0SRafał Miłecki 
47dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
48dd4544f0SRafał Miłecki 		val = bcma_read32(core, reg);
49dd4544f0SRafał Miłecki 		if ((val & mask) == value)
50dd4544f0SRafał Miłecki 			return true;
51dd4544f0SRafał Miłecki 		udelay(10);
52dd4544f0SRafał Miłecki 	}
53d00a8281SJon Mason 	dev_err(&core->dev, "Timeout waiting for reg 0x%X\n", reg);
54dd4544f0SRafał Miłecki 	return false;
55dd4544f0SRafał Miłecki }
56dd4544f0SRafał Miłecki 
57dd4544f0SRafał Miłecki /**************************************************
58dd4544f0SRafał Miłecki  * DMA
59dd4544f0SRafał Miłecki  **************************************************/
60dd4544f0SRafał Miłecki 
61dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
62dd4544f0SRafał Miłecki {
63dd4544f0SRafał Miłecki 	u32 val;
64dd4544f0SRafał Miłecki 	int i;
65dd4544f0SRafał Miłecki 
66dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
67dd4544f0SRafał Miłecki 		return;
68dd4544f0SRafał Miłecki 
69dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
70dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
71dd4544f0SRafał Miłecki 	 * implement whole loop here.
72dd4544f0SRafał Miłecki 	 */
73dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
74dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
75dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
76dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
77dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
78dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
79dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
80dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
81dd4544f0SRafał Miłecki 			i = 0;
82dd4544f0SRafał Miłecki 			break;
83dd4544f0SRafał Miłecki 		}
84dd4544f0SRafał Miłecki 		udelay(10);
85dd4544f0SRafał Miłecki 	}
86dd4544f0SRafał Miłecki 	if (i)
87d00a8281SJon Mason 		dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
88dd4544f0SRafał Miłecki 			ring->mmio_base, val);
89dd4544f0SRafał Miłecki 
90dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
91dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
92dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
93dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
94dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
95dd4544f0SRafał Miłecki 			      10000)) {
96d00a8281SJon Mason 		dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
97dd4544f0SRafał Miłecki 			 ring->mmio_base);
98dd4544f0SRafał Miłecki 		udelay(300);
99dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
100dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
101d00a8281SJon Mason 			dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n",
102dd4544f0SRafał Miłecki 				ring->mmio_base);
103dd4544f0SRafał Miłecki 	}
104dd4544f0SRafał Miłecki }
105dd4544f0SRafał Miłecki 
106dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
107dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
108dd4544f0SRafał Miłecki {
109dd4544f0SRafał Miłecki 	u32 ctl;
110dd4544f0SRafał Miłecki 
111dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
112*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) {
11356ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
11456ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
11556ceecdeSHauke Mehrtens 
11656ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
11756ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
11856ceecdeSHauke Mehrtens 
11956ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
12056ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
12156ceecdeSHauke Mehrtens 
12256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
12356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
12456ceecdeSHauke Mehrtens 	}
125dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
126dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
127dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
128dd4544f0SRafał Miłecki }
129dd4544f0SRafał Miłecki 
1309cde9450SFelix Fietkau static void
1319cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
1329cde9450SFelix Fietkau 		     int i, int len, u32 ctl0)
1339cde9450SFelix Fietkau {
1349cde9450SFelix Fietkau 	struct bgmac_slot_info *slot;
1359cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc;
1369cde9450SFelix Fietkau 	u32 ctl1;
1379cde9450SFelix Fietkau 
13829ba877eSFelix Fietkau 	if (i == BGMAC_TX_RING_SLOTS - 1)
1399cde9450SFelix Fietkau 		ctl0 |= BGMAC_DESC_CTL0_EOT;
1409cde9450SFelix Fietkau 
1419cde9450SFelix Fietkau 	ctl1 = len & BGMAC_DESC_CTL1_LEN;
1429cde9450SFelix Fietkau 
1439cde9450SFelix Fietkau 	slot = &ring->slots[i];
1449cde9450SFelix Fietkau 	dma_desc = &ring->cpu_base[i];
1459cde9450SFelix Fietkau 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
1469cde9450SFelix Fietkau 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
1479cde9450SFelix Fietkau 	dma_desc->ctl0 = cpu_to_le32(ctl0);
1489cde9450SFelix Fietkau 	dma_desc->ctl1 = cpu_to_le32(ctl1);
1499cde9450SFelix Fietkau }
1509cde9450SFelix Fietkau 
151dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
152dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
153dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
154dd4544f0SRafał Miłecki {
155a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
156dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
157b38c83ddSFelix Fietkau 	int index = ring->end % BGMAC_TX_RING_SLOTS;
158b38c83ddSFelix Fietkau 	struct bgmac_slot_info *slot = &ring->slots[index];
1599cde9450SFelix Fietkau 	int nr_frags;
1609cde9450SFelix Fietkau 	u32 flags;
1619cde9450SFelix Fietkau 	int i;
162dd4544f0SRafał Miłecki 
163dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
164d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len);
1659cde9450SFelix Fietkau 		goto err_drop;
166dd4544f0SRafał Miłecki 	}
167dd4544f0SRafał Miłecki 
1689cde9450SFelix Fietkau 	if (skb->ip_summed == CHECKSUM_PARTIAL)
1699cde9450SFelix Fietkau 		skb_checksum_help(skb);
1709cde9450SFelix Fietkau 
1719cde9450SFelix Fietkau 	nr_frags = skb_shinfo(skb)->nr_frags;
1729cde9450SFelix Fietkau 
173b38c83ddSFelix Fietkau 	/* ring->end - ring->start will return the number of valid slots,
174b38c83ddSFelix Fietkau 	 * even when ring->end overflows
175b38c83ddSFelix Fietkau 	 */
176b38c83ddSFelix Fietkau 	if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) {
177d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n");
178dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
179dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
180dd4544f0SRafał Miłecki 	}
181dd4544f0SRafał Miłecki 
1829cde9450SFelix Fietkau 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb),
183dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
1849cde9450SFelix Fietkau 	if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1859cde9450SFelix Fietkau 		goto err_dma_head;
1869cde9450SFelix Fietkau 
1879cde9450SFelix Fietkau 	flags = BGMAC_DESC_CTL0_SOF;
1889cde9450SFelix Fietkau 	if (!nr_frags)
1899cde9450SFelix Fietkau 		flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1909cde9450SFelix Fietkau 
1919cde9450SFelix Fietkau 	bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags);
1929cde9450SFelix Fietkau 	flags = 0;
1939cde9450SFelix Fietkau 
1949cde9450SFelix Fietkau 	for (i = 0; i < nr_frags; i++) {
1959cde9450SFelix Fietkau 		struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i];
1969cde9450SFelix Fietkau 		int len = skb_frag_size(frag);
1979cde9450SFelix Fietkau 
1989cde9450SFelix Fietkau 		index = (index + 1) % BGMAC_TX_RING_SLOTS;
1999cde9450SFelix Fietkau 		slot = &ring->slots[index];
2009cde9450SFelix Fietkau 		slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0,
2019cde9450SFelix Fietkau 						  len, DMA_TO_DEVICE);
2029cde9450SFelix Fietkau 		if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
2039cde9450SFelix Fietkau 			goto err_dma;
2049cde9450SFelix Fietkau 
2059cde9450SFelix Fietkau 		if (i == nr_frags - 1)
2069cde9450SFelix Fietkau 			flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
2079cde9450SFelix Fietkau 
2089cde9450SFelix Fietkau 		bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags);
209dd4544f0SRafał Miłecki 	}
210dd4544f0SRafał Miłecki 
2119cde9450SFelix Fietkau 	slot->skb = skb;
212b38c83ddSFelix Fietkau 	ring->end += nr_frags + 1;
21349a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
21449a467b4SHauke Mehrtens 
215dd4544f0SRafał Miłecki 	wmb();
216dd4544f0SRafał Miłecki 
217dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
218dd4544f0SRafał Miłecki 	 * slot it should *not* read.
219dd4544f0SRafał Miłecki 	 */
220dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
2219900303eSRafał Miłecki 		    ring->index_base +
222b38c83ddSFelix Fietkau 		    (ring->end % BGMAC_TX_RING_SLOTS) *
223b38c83ddSFelix Fietkau 		    sizeof(struct bgmac_dma_desc));
224dd4544f0SRafał Miłecki 
225b38c83ddSFelix Fietkau 	if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8)
226dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
227dd4544f0SRafał Miłecki 
228dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
229dd4544f0SRafał Miłecki 
2309cde9450SFelix Fietkau err_dma:
2319cde9450SFelix Fietkau 	dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb),
2329cde9450SFelix Fietkau 			 DMA_TO_DEVICE);
2339cde9450SFelix Fietkau 
2349cde9450SFelix Fietkau 	while (i > 0) {
2359cde9450SFelix Fietkau 		int index = (ring->end + i) % BGMAC_TX_RING_SLOTS;
2369cde9450SFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[index];
2379cde9450SFelix Fietkau 		u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1);
2389cde9450SFelix Fietkau 		int len = ctl1 & BGMAC_DESC_CTL1_LEN;
2399cde9450SFelix Fietkau 
2409cde9450SFelix Fietkau 		dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE);
2419cde9450SFelix Fietkau 	}
2429cde9450SFelix Fietkau 
2439cde9450SFelix Fietkau err_dma_head:
244d00a8281SJon Mason 	netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n",
2459cde9450SFelix Fietkau 		   ring->mmio_base);
2469cde9450SFelix Fietkau 
2479cde9450SFelix Fietkau err_drop:
248dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
2496d490f62SFlorian Fainelli 	net_dev->stats.tx_dropped++;
2506d490f62SFlorian Fainelli 	net_dev->stats.tx_errors++;
251dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
252dd4544f0SRafał Miłecki }
253dd4544f0SRafał Miłecki 
254dd4544f0SRafał Miłecki /* Free transmitted packets */
255dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
256dd4544f0SRafał Miłecki {
257a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
258dd4544f0SRafał Miłecki 	int empty_slot;
259dd4544f0SRafał Miłecki 	bool freed = false;
26049a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
261dd4544f0SRafał Miłecki 
262dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
263dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
264dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2659900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2669900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
267dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
268dd4544f0SRafał Miłecki 
269b38c83ddSFelix Fietkau 	while (ring->start != ring->end) {
270b38c83ddSFelix Fietkau 		int slot_idx = ring->start % BGMAC_TX_RING_SLOTS;
271b38c83ddSFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[slot_idx];
272d2b13233SFlorian Fainelli 		u32 ctl0, ctl1;
273b38c83ddSFelix Fietkau 		int len;
2749cde9450SFelix Fietkau 
275b38c83ddSFelix Fietkau 		if (slot_idx == empty_slot)
276b38c83ddSFelix Fietkau 			break;
2779cde9450SFelix Fietkau 
278d2b13233SFlorian Fainelli 		ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0);
279b38c83ddSFelix Fietkau 		ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1);
280b38c83ddSFelix Fietkau 		len = ctl1 & BGMAC_DESC_CTL1_LEN;
281d2b13233SFlorian Fainelli 		if (ctl0 & BGMAC_DESC_CTL0_SOF)
2829cde9450SFelix Fietkau 			/* Unmap no longer used buffer */
2839cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr, len,
2849cde9450SFelix Fietkau 					 DMA_TO_DEVICE);
2859cde9450SFelix Fietkau 		else
2869cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr, len,
2879cde9450SFelix Fietkau 				       DMA_TO_DEVICE);
288dd4544f0SRafał Miłecki 
289dd4544f0SRafał Miłecki 		if (slot->skb) {
2906d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_bytes += slot->skb->len;
2916d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_packets++;
29249a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
29349a467b4SHauke Mehrtens 			pkts_compl++;
29449a467b4SHauke Mehrtens 
295dd4544f0SRafał Miłecki 			/* Free memory! :) */
296dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
297dd4544f0SRafał Miłecki 			slot->skb = NULL;
298dd4544f0SRafał Miłecki 		}
299dd4544f0SRafał Miłecki 
3009cde9450SFelix Fietkau 		slot->dma_addr = 0;
301b38c83ddSFelix Fietkau 		ring->start++;
302dd4544f0SRafał Miłecki 		freed = true;
303dd4544f0SRafał Miłecki 	}
304dd4544f0SRafał Miłecki 
3059cde9450SFelix Fietkau 	if (!pkts_compl)
3069cde9450SFelix Fietkau 		return;
3079cde9450SFelix Fietkau 
30849a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
30949a467b4SHauke Mehrtens 
3109cde9450SFelix Fietkau 	if (netif_queue_stopped(bgmac->net_dev))
311dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
312dd4544f0SRafał Miłecki }
313dd4544f0SRafał Miłecki 
314dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
315dd4544f0SRafał Miłecki {
316dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
317dd4544f0SRafał Miłecki 		return;
318dd4544f0SRafał Miłecki 
319dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
320dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
321dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
322dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
323dd4544f0SRafał Miłecki 			      10000))
324d00a8281SJon Mason 		dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n",
325dd4544f0SRafał Miłecki 			ring->mmio_base);
326dd4544f0SRafał Miłecki }
327dd4544f0SRafał Miłecki 
328dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
329dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
330dd4544f0SRafał Miłecki {
331dd4544f0SRafał Miłecki 	u32 ctl;
332dd4544f0SRafał Miłecki 
333dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
334*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) {
33556ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
33656ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
33756ceecdeSHauke Mehrtens 
33856ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
33956ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
34056ceecdeSHauke Mehrtens 
34156ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
34256ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
34356ceecdeSHauke Mehrtens 	}
344dd4544f0SRafał Miłecki 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
345dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
346dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
347dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
348dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
349dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
350dd4544f0SRafał Miłecki }
351dd4544f0SRafał Miłecki 
352dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
353dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
354dd4544f0SRafał Miłecki {
355a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
356b757a62eSNathan Hintz 	dma_addr_t dma_addr;
357dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
35845c9b3c0SFelix Fietkau 	void *buf;
359dd4544f0SRafał Miłecki 
360dd4544f0SRafał Miłecki 	/* Alloc skb */
36145c9b3c0SFelix Fietkau 	buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE);
36245c9b3c0SFelix Fietkau 	if (!buf)
363dd4544f0SRafał Miłecki 		return -ENOMEM;
364dd4544f0SRafał Miłecki 
365dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
3664b62dce4SFelix Fietkau 	rx = buf + BGMAC_RX_BUF_OFFSET;
367dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
368dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
369dd4544f0SRafał Miłecki 
370dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
3714b62dce4SFelix Fietkau 	dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET,
3724b62dce4SFelix Fietkau 				  BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
373b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
374d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "DMA mapping error\n");
37545c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(buf));
376dd4544f0SRafał Miłecki 		return -ENOMEM;
377dd4544f0SRafał Miłecki 	}
378b757a62eSNathan Hintz 
379b757a62eSNathan Hintz 	/* Update the slot */
38045c9b3c0SFelix Fietkau 	slot->buf = buf;
381b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
382b757a62eSNathan Hintz 
383dd4544f0SRafał Miłecki 	return 0;
384dd4544f0SRafał Miłecki }
385dd4544f0SRafał Miłecki 
3864668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac,
3874668ae1fSFelix Fietkau 				      struct bgmac_dma_ring *ring)
3884668ae1fSFelix Fietkau {
3894668ae1fSFelix Fietkau 	dma_wmb();
3904668ae1fSFelix Fietkau 
3914668ae1fSFelix Fietkau 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
3924668ae1fSFelix Fietkau 		    ring->index_base +
3934668ae1fSFelix Fietkau 		    ring->end * sizeof(struct bgmac_dma_desc));
3944668ae1fSFelix Fietkau }
3954668ae1fSFelix Fietkau 
396d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
397d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
398d549c76bSRafał Miłecki {
399d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
400d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
401d549c76bSRafał Miłecki 
40229ba877eSFelix Fietkau 	if (desc_idx == BGMAC_RX_RING_SLOTS - 1)
403d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
404d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
405d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
406d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
407d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
408d549c76bSRafał Miłecki 	 */
409d549c76bSRafał Miłecki 
410d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
411d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
412d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
413d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
4144668ae1fSFelix Fietkau 
4154668ae1fSFelix Fietkau 	ring->end = desc_idx;
416d549c76bSRafał Miłecki }
417d549c76bSRafał Miłecki 
41856faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev,
41956faacd0SFelix Fietkau 				    struct bgmac_slot_info *slot)
42056faacd0SFelix Fietkau {
42156faacd0SFelix Fietkau 	struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
42256faacd0SFelix Fietkau 
42356faacd0SFelix Fietkau 	dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
42456faacd0SFelix Fietkau 				DMA_FROM_DEVICE);
42556faacd0SFelix Fietkau 	rx->len = cpu_to_le16(0xdead);
42656faacd0SFelix Fietkau 	rx->flags = cpu_to_le16(0xbeef);
42756faacd0SFelix Fietkau 	dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
42856faacd0SFelix Fietkau 				   DMA_FROM_DEVICE);
42956faacd0SFelix Fietkau }
43056faacd0SFelix Fietkau 
431dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
432dd4544f0SRafał Miłecki 			     int weight)
433dd4544f0SRafał Miłecki {
434dd4544f0SRafał Miłecki 	u32 end_slot;
435dd4544f0SRafał Miłecki 	int handled = 0;
436dd4544f0SRafał Miłecki 
437dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
438dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
4399900303eSRafał Miłecki 	end_slot -= ring->index_base;
4409900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
441dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
442dd4544f0SRafał Miłecki 
4434668ae1fSFelix Fietkau 	while (ring->start != end_slot) {
444a0b68486SJon Mason 		struct device *dma_dev = bgmac->dma_dev;
445dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
4464b62dce4SFelix Fietkau 		struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
44745c9b3c0SFelix Fietkau 		struct sk_buff *skb;
44845c9b3c0SFelix Fietkau 		void *buf = slot->buf;
44956faacd0SFelix Fietkau 		dma_addr_t dma_addr = slot->dma_addr;
450dd4544f0SRafał Miłecki 		u16 len, flags;
451dd4544f0SRafał Miłecki 
45256faacd0SFelix Fietkau 		do {
45356faacd0SFelix Fietkau 			/* Prepare new skb as replacement */
45456faacd0SFelix Fietkau 			if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) {
45556faacd0SFelix Fietkau 				bgmac_dma_rx_poison_buf(dma_dev, slot);
45656faacd0SFelix Fietkau 				break;
45756faacd0SFelix Fietkau 			}
45856faacd0SFelix Fietkau 
459dd4544f0SRafał Miłecki 			/* Unmap buffer to make it accessible to the CPU */
46056faacd0SFelix Fietkau 			dma_unmap_single(dma_dev, dma_addr,
461dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
462dd4544f0SRafał Miłecki 
463dd4544f0SRafał Miłecki 			/* Get info from the header */
464dd4544f0SRafał Miłecki 			len = le16_to_cpu(rx->len);
465dd4544f0SRafał Miłecki 			flags = le16_to_cpu(rx->flags);
466dd4544f0SRafał Miłecki 
467dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
468dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
469d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n",
470dd4544f0SRafał Miłecki 					   ring->start);
47156faacd0SFelix Fietkau 				put_page(virt_to_head_page(buf));
4726d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
47392b9ccd3SRafał Miłecki 				break;
47492b9ccd3SRafał Miłecki 			}
47592b9ccd3SRafał Miłecki 
4766a6c7084SFelix Fietkau 			if (len > BGMAC_RX_ALLOC_SIZE) {
477d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n",
4786a6c7084SFelix Fietkau 					   ring->start);
4796a6c7084SFelix Fietkau 				put_page(virt_to_head_page(buf));
4806d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_length_errors++;
4816d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
4826a6c7084SFelix Fietkau 				break;
4836a6c7084SFelix Fietkau 			}
4846a6c7084SFelix Fietkau 
48502e71127SHauke Mehrtens 			/* Omit CRC. */
48602e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
48702e71127SHauke Mehrtens 
48845c9b3c0SFelix Fietkau 			skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE);
489750afbf8SDavid S. Miller 			if (unlikely(!skb)) {
490d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "build_skb failed\n");
491f1640c3dSwangweidong 				put_page(virt_to_head_page(buf));
4926d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
493f1640c3dSwangweidong 				break;
494f1640c3dSwangweidong 			}
4954b62dce4SFelix Fietkau 			skb_put(skb, BGMAC_RX_FRAME_OFFSET +
4964b62dce4SFelix Fietkau 				BGMAC_RX_BUF_OFFSET + len);
4974b62dce4SFelix Fietkau 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET +
4984b62dce4SFelix Fietkau 				 BGMAC_RX_BUF_OFFSET);
49992b9ccd3SRafał Miłecki 
50092b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
50192b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
5026d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_bytes += len;
5036d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_packets++;
50445c9b3c0SFelix Fietkau 			napi_gro_receive(&bgmac->napi, skb);
50592b9ccd3SRafał Miłecki 			handled++;
50692b9ccd3SRafał Miłecki 		} while (0);
50792b9ccd3SRafał Miłecki 
50856faacd0SFelix Fietkau 		bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
50956faacd0SFelix Fietkau 
510dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
511dd4544f0SRafał Miłecki 			ring->start = 0;
512dd4544f0SRafał Miłecki 
513dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
514dd4544f0SRafał Miłecki 			break;
515dd4544f0SRafał Miłecki 	}
516dd4544f0SRafał Miłecki 
5174668ae1fSFelix Fietkau 	bgmac_dma_rx_update_index(bgmac, ring);
5184668ae1fSFelix Fietkau 
519dd4544f0SRafał Miłecki 	return handled;
520dd4544f0SRafał Miłecki }
521dd4544f0SRafał Miłecki 
522dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
523dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
524dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
525dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
526dd4544f0SRafał Miłecki {
527dd4544f0SRafał Miłecki 	switch (ring_type) {
528dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
529dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
530dd4544f0SRafał Miłecki 			    0xff0);
531dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
532dd4544f0SRafał Miłecki 			return true;
533dd4544f0SRafał Miłecki 		break;
534dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
535dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
536dd4544f0SRafał Miłecki 			    0xff0);
537dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
538dd4544f0SRafał Miłecki 			return true;
539dd4544f0SRafał Miłecki 		break;
540dd4544f0SRafał Miłecki 	}
541dd4544f0SRafał Miłecki 	return false;
542dd4544f0SRafał Miłecki }
543dd4544f0SRafał Miłecki 
54445c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac,
545dd4544f0SRafał Miłecki 				   struct bgmac_dma_ring *ring)
546dd4544f0SRafał Miłecki {
547a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
5489cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc = ring->cpu_base;
549dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
550dd4544f0SRafał Miłecki 	int i;
551dd4544f0SRafał Miłecki 
55229ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) {
5539cde9450SFelix Fietkau 		int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN;
5549cde9450SFelix Fietkau 
555dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
556dd4544f0SRafał Miłecki 		dev_kfree_skb(slot->skb);
5579cde9450SFelix Fietkau 
5589cde9450SFelix Fietkau 		if (!slot->dma_addr)
5599cde9450SFelix Fietkau 			continue;
5609cde9450SFelix Fietkau 
5619cde9450SFelix Fietkau 		if (slot->skb)
5629cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr,
5639cde9450SFelix Fietkau 					 len, DMA_TO_DEVICE);
5649cde9450SFelix Fietkau 		else
5659cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr,
5669cde9450SFelix Fietkau 				       len, DMA_TO_DEVICE);
567dd4544f0SRafał Miłecki 	}
56845c9b3c0SFelix Fietkau }
569dd4544f0SRafał Miłecki 
57045c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac,
57145c9b3c0SFelix Fietkau 				   struct bgmac_dma_ring *ring)
57245c9b3c0SFelix Fietkau {
573a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
57445c9b3c0SFelix Fietkau 	struct bgmac_slot_info *slot;
57545c9b3c0SFelix Fietkau 	int i;
57645c9b3c0SFelix Fietkau 
57729ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) {
57845c9b3c0SFelix Fietkau 		slot = &ring->slots[i];
57956faacd0SFelix Fietkau 		if (!slot->dma_addr)
58045c9b3c0SFelix Fietkau 			continue;
58145c9b3c0SFelix Fietkau 
58245c9b3c0SFelix Fietkau 		dma_unmap_single(dma_dev, slot->dma_addr,
58345c9b3c0SFelix Fietkau 				 BGMAC_RX_BUF_SIZE,
58445c9b3c0SFelix Fietkau 				 DMA_FROM_DEVICE);
58545c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(slot->buf));
58656faacd0SFelix Fietkau 		slot->dma_addr = 0;
58745c9b3c0SFelix Fietkau 	}
58845c9b3c0SFelix Fietkau }
58945c9b3c0SFelix Fietkau 
59045c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac,
59129ba877eSFelix Fietkau 				     struct bgmac_dma_ring *ring,
59229ba877eSFelix Fietkau 				     int num_slots)
59345c9b3c0SFelix Fietkau {
594a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
59545c9b3c0SFelix Fietkau 	int size;
59645c9b3c0SFelix Fietkau 
59745c9b3c0SFelix Fietkau 	if (!ring->cpu_base)
59845c9b3c0SFelix Fietkau 	    return;
59945c9b3c0SFelix Fietkau 
600dd4544f0SRafał Miłecki 	/* Free ring of descriptors */
60129ba877eSFelix Fietkau 	size = num_slots * sizeof(struct bgmac_dma_desc);
602dd4544f0SRafał Miłecki 	dma_free_coherent(dma_dev, size, ring->cpu_base,
603dd4544f0SRafał Miłecki 			  ring->dma_base);
604dd4544f0SRafał Miłecki }
605dd4544f0SRafał Miłecki 
60674b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac)
60774b6f291SFelix Fietkau {
60874b6f291SFelix Fietkau 	int i;
60974b6f291SFelix Fietkau 
61074b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
61174b6f291SFelix Fietkau 		bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]);
61274b6f291SFelix Fietkau 
61374b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
61474b6f291SFelix Fietkau 		bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]);
61574b6f291SFelix Fietkau }
61674b6f291SFelix Fietkau 
617dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
618dd4544f0SRafał Miłecki {
619dd4544f0SRafał Miłecki 	int i;
620dd4544f0SRafał Miłecki 
62174b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
62229ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i],
62329ba877eSFelix Fietkau 					 BGMAC_TX_RING_SLOTS);
62474b6f291SFelix Fietkau 
62574b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
62629ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i],
62729ba877eSFelix Fietkau 					 BGMAC_RX_RING_SLOTS);
62845c9b3c0SFelix Fietkau }
629dd4544f0SRafał Miłecki 
630dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
631dd4544f0SRafał Miłecki {
632a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
633dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
634dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
635dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
636dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
637dd4544f0SRafał Miłecki 	int err;
638dd4544f0SRafał Miłecki 	int i;
639dd4544f0SRafał Miłecki 
640dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
641dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
642dd4544f0SRafał Miłecki 
643dd4544f0SRafał Miłecki 	if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) {
644d00a8281SJon Mason 		dev_err(bgmac->dev, "Core does not report 64-bit DMA\n");
645dd4544f0SRafał Miłecki 		return -ENOTSUPP;
646dd4544f0SRafał Miłecki 	}
647dd4544f0SRafał Miłecki 
648dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
649dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
650dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
651dd4544f0SRafał Miłecki 
652dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
65329ba877eSFelix Fietkau 		size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
654dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
655dd4544f0SRafał Miłecki 						     &ring->dma_base,
656dd4544f0SRafał Miłecki 						     GFP_KERNEL);
657dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
658d00a8281SJon Mason 			dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n",
659dd4544f0SRafał Miłecki 				ring->mmio_base);
660dd4544f0SRafał Miłecki 			goto err_dma_free;
661dd4544f0SRafał Miłecki 		}
662dd4544f0SRafał Miłecki 
6639900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6649900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
6659900303eSRafał Miłecki 		if (ring->unaligned)
6669900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6679900303eSRafał Miłecki 		else
6689900303eSRafał Miłecki 			ring->index_base = 0;
6699900303eSRafał Miłecki 
670dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
671dd4544f0SRafał Miłecki 	}
672dd4544f0SRafał Miłecki 
673dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
674dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
675dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
676dd4544f0SRafał Miłecki 
677dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
67829ba877eSFelix Fietkau 		size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
679dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
680dd4544f0SRafał Miłecki 						     &ring->dma_base,
681dd4544f0SRafał Miłecki 						     GFP_KERNEL);
682dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
683d00a8281SJon Mason 			dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n",
684dd4544f0SRafał Miłecki 				ring->mmio_base);
685dd4544f0SRafał Miłecki 			err = -ENOMEM;
686dd4544f0SRafał Miłecki 			goto err_dma_free;
687dd4544f0SRafał Miłecki 		}
688dd4544f0SRafał Miłecki 
6899900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6909900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
6919900303eSRafał Miłecki 		if (ring->unaligned)
6929900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6939900303eSRafał Miłecki 		else
6949900303eSRafał Miłecki 			ring->index_base = 0;
695dd4544f0SRafał Miłecki 	}
696dd4544f0SRafał Miłecki 
697dd4544f0SRafał Miłecki 	return 0;
698dd4544f0SRafał Miłecki 
699dd4544f0SRafał Miłecki err_dma_free:
700dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
701dd4544f0SRafał Miłecki 	return -ENOMEM;
702dd4544f0SRafał Miłecki }
703dd4544f0SRafał Miłecki 
70474b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac)
705dd4544f0SRafał Miłecki {
706dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
70774b6f291SFelix Fietkau 	int i, err;
708dd4544f0SRafał Miłecki 
709dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
710dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
711dd4544f0SRafał Miłecki 
7129900303eSRafał Miłecki 		if (!ring->unaligned)
713dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
714dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
715dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
716dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
717dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7189900303eSRafał Miłecki 		if (ring->unaligned)
7199900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
720dd4544f0SRafał Miłecki 
721dd4544f0SRafał Miłecki 		ring->start = 0;
722dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
723dd4544f0SRafał Miłecki 	}
724dd4544f0SRafał Miłecki 
725dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
72670a737b7SRafał Miłecki 		int j;
72770a737b7SRafał Miłecki 
728dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
729dd4544f0SRafał Miłecki 
7309900303eSRafał Miłecki 		if (!ring->unaligned)
731dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
732dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
733dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
734dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
735dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7369900303eSRafał Miłecki 		if (ring->unaligned)
7379900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
738dd4544f0SRafał Miłecki 
7394668ae1fSFelix Fietkau 		ring->start = 0;
7404668ae1fSFelix Fietkau 		ring->end = 0;
74129ba877eSFelix Fietkau 		for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) {
74274b6f291SFelix Fietkau 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
74374b6f291SFelix Fietkau 			if (err)
74474b6f291SFelix Fietkau 				goto error;
74574b6f291SFelix Fietkau 
746d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
74774b6f291SFelix Fietkau 		}
748dd4544f0SRafał Miłecki 
7494668ae1fSFelix Fietkau 		bgmac_dma_rx_update_index(bgmac, ring);
750dd4544f0SRafał Miłecki 	}
75174b6f291SFelix Fietkau 
75274b6f291SFelix Fietkau 	return 0;
75374b6f291SFelix Fietkau 
75474b6f291SFelix Fietkau error:
75574b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
75674b6f291SFelix Fietkau 	return err;
757dd4544f0SRafał Miłecki }
758dd4544f0SRafał Miłecki 
759dd4544f0SRafał Miłecki 
760dd4544f0SRafał Miłecki /**************************************************
761dd4544f0SRafał Miłecki  * Chip ops
762dd4544f0SRafał Miłecki  **************************************************/
763dd4544f0SRafał Miłecki 
764dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
765dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
766dd4544f0SRafał Miłecki  */
767dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
768dd4544f0SRafał Miłecki 				 bool force)
769dd4544f0SRafał Miłecki {
770dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
771dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
772*db791eb2SJon Mason 	u32 cmdcfg_sr;
773dd4544f0SRafał Miłecki 
774*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
775*db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
776*db791eb2SJon Mason 	else
777*db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
778*db791eb2SJon Mason 
779*db791eb2SJon Mason 	bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr);
780dd4544f0SRafał Miłecki 	udelay(2);
781dd4544f0SRafał Miłecki 
782dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
783dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
784dd4544f0SRafał Miłecki 
785*db791eb2SJon Mason 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr);
786dd4544f0SRafał Miłecki 	udelay(2);
787dd4544f0SRafał Miłecki }
788dd4544f0SRafał Miłecki 
7894e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
7904e209001SHauke Mehrtens {
7914e209001SHauke Mehrtens 	u32 tmp;
7924e209001SHauke Mehrtens 
7934e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
7944e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
7954e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
7964e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
7974e209001SHauke Mehrtens }
7984e209001SHauke Mehrtens 
799c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
800c6edfe10SHauke Mehrtens {
801c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
802c6edfe10SHauke Mehrtens 
803c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
804e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
805c6edfe10SHauke Mehrtens 	else
806e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
807c6edfe10SHauke Mehrtens }
808c6edfe10SHauke Mehrtens 
809dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
810dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
811dd4544f0SRafał Miłecki {
812dd4544f0SRafał Miłecki 	int i;
813dd4544f0SRafał Miłecki 
814*db791eb2SJon Mason 	if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) {
815dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
816dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
817dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
818dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
819dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
820dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
821dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
822dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
823dd4544f0SRafał Miłecki 	}
824dd4544f0SRafał Miłecki 
825dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
826dd4544f0SRafał Miłecki }
827dd4544f0SRafał Miłecki #endif
828dd4544f0SRafał Miłecki 
829dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
830dd4544f0SRafał Miłecki {
831dd4544f0SRafał Miłecki 	int i;
832dd4544f0SRafał Miłecki 
833*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)
834dd4544f0SRafał Miłecki 		return;
835dd4544f0SRafał Miłecki 
836dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
837dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
838dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
839dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
840dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
841dd4544f0SRafał Miłecki }
842dd4544f0SRafał Miłecki 
843dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
8445824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
845dd4544f0SRafał Miłecki {
846dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
847dd4544f0SRafał Miłecki 	u32 set = 0;
848dd4544f0SRafał Miłecki 
8495824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
8505824d2d1SRafał Miłecki 	case SPEED_10:
851dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
8525824d2d1SRafał Miłecki 		break;
8535824d2d1SRafał Miłecki 	case SPEED_100:
854dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
8555824d2d1SRafał Miłecki 		break;
8565824d2d1SRafał Miłecki 	case SPEED_1000:
857dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
8585824d2d1SRafał Miłecki 		break;
8596df4aff9SHauke Mehrtens 	case SPEED_2500:
8606df4aff9SHauke Mehrtens 		set |= BGMAC_CMDCFG_ES_2500;
8616df4aff9SHauke Mehrtens 		break;
8625824d2d1SRafał Miłecki 	default:
863d00a8281SJon Mason 		dev_err(bgmac->dev, "Unsupported speed: %d\n",
864d00a8281SJon Mason 			bgmac->mac_speed);
8655824d2d1SRafał Miłecki 	}
8665824d2d1SRafał Miłecki 
8675824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
868dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
8695824d2d1SRafał Miłecki 
870dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
871dd4544f0SRafał Miłecki }
872dd4544f0SRafał Miłecki 
873dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
874dd4544f0SRafał Miłecki {
8756df4aff9SHauke Mehrtens 	struct bcma_device *core = bgmac->core;
8766df4aff9SHauke Mehrtens 
877*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) {
8786df4aff9SHauke Mehrtens 		bcma_awrite32(core, BCMA_IOCTL,
8796df4aff9SHauke Mehrtens 			      bcma_aread32(core, BCMA_IOCTL) | 0x40 |
8806df4aff9SHauke Mehrtens 			      BGMAC_BCMA_IOCTL_SW_CLKEN);
8816df4aff9SHauke Mehrtens 		bgmac->mac_speed = SPEED_2500;
8826df4aff9SHauke Mehrtens 		bgmac->mac_duplex = DUPLEX_FULL;
8836df4aff9SHauke Mehrtens 		bgmac_mac_speed(bgmac);
8846df4aff9SHauke Mehrtens 	} else {
885*db791eb2SJon Mason 		u8 imode;
886*db791eb2SJon Mason 
8876df4aff9SHauke Mehrtens 		imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) &
8886df4aff9SHauke Mehrtens 			BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT;
889dd4544f0SRafał Miłecki 		if (imode == 0 || imode == 1) {
8905824d2d1SRafał Miłecki 			bgmac->mac_speed = SPEED_100;
8915824d2d1SRafał Miłecki 			bgmac->mac_duplex = DUPLEX_FULL;
8925824d2d1SRafał Miłecki 			bgmac_mac_speed(bgmac);
893dd4544f0SRafał Miłecki 		}
894dd4544f0SRafał Miłecki 	}
8956df4aff9SHauke Mehrtens }
896dd4544f0SRafał Miłecki 
897dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
898dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
899dd4544f0SRafał Miłecki {
900dd4544f0SRafał Miłecki 	struct bcma_device *core = bgmac->core;
901*db791eb2SJon Mason 	u32 cmdcfg_sr;
902dd4544f0SRafał Miłecki 	u32 iost;
903dd4544f0SRafał Miłecki 	int i;
904dd4544f0SRafał Miłecki 
905dd4544f0SRafał Miłecki 	if (bcma_core_is_enabled(core)) {
906dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
907dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
908dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
909dd4544f0SRafał Miłecki 		}
910dd4544f0SRafał Miłecki 
911dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
912dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
913dd4544f0SRafał Miłecki 
914dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
915dd4544f0SRafał Miłecki 		udelay(1);
916dd4544f0SRafał Miłecki 
917dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
918dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
919dd4544f0SRafał Miłecki 
920dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
921dd4544f0SRafał Miłecki 	}
922dd4544f0SRafał Miłecki 
923dd4544f0SRafał Miłecki 	iost = bcma_aread32(core, BCMA_IOST);
924*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED)
925dd4544f0SRafał Miłecki 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
926dd4544f0SRafał Miłecki 
9279e4e6206SRafał Miłecki 	/* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */
928*db791eb2SJon Mason 	if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) {
929*db791eb2SJon Mason 		u32 flags = 0;
930dd4544f0SRafał Miłecki 		if (iost & BGMAC_BCMA_IOST_ATTACHED) {
931dd4544f0SRafał Miłecki 			flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
932dd4544f0SRafał Miłecki 			if (!bgmac->has_robosw)
933dd4544f0SRafał Miłecki 				flags |= BGMAC_BCMA_IOCTL_SW_RESET;
934dd4544f0SRafał Miłecki 		}
935dd4544f0SRafał Miłecki 		bcma_core_enable(core, flags);
9366df4aff9SHauke Mehrtens 	}
937dd4544f0SRafał Miłecki 
9386df4aff9SHauke Mehrtens 	/* Request Misc PLL for corerev > 2 */
939*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) {
9401a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
9411a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
9421a0ab767SRafał Miłecki 		bgmac_wait_value(bgmac->core, BCMA_CLKCTLST,
9431a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
9441a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
945dd4544f0SRafał Miłecki 				 1000);
946dd4544f0SRafał Miłecki 	}
947dd4544f0SRafał Miłecki 
948*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) {
949dd4544f0SRafał Miłecki 		struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
950dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
951dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
9526a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
9533647268dSHauke Mehrtens 		char buf[4];
954dd4544f0SRafał Miłecki 
9553647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
956dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
957d00a8281SJon Mason 				dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n",
958dd4544f0SRafał Miłecki 					buf);
959dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
960dd4544f0SRafał Miłecki 			et_swtype <<= 4;
961dd4544f0SRafał Miłecki 			sw_type = et_swtype;
962*db791eb2SJon Mason 		} else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) {
963dd4544f0SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
964*db791eb2SJon Mason 		} else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) {
965b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
966b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
967dd4544f0SRafał Miłecki 		}
968dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 1,
969dd4544f0SRafał Miłecki 					    ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
970dd4544f0SRafał Miłecki 					      BGMAC_CHIPCTL_1_SW_TYPE_MASK),
971dd4544f0SRafał Miłecki 					    sw_type);
972dd4544f0SRafał Miłecki 	}
973dd4544f0SRafał Miłecki 
974dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
975dd4544f0SRafał Miłecki 		bcma_awrite32(core, BCMA_IOCTL,
976dd4544f0SRafał Miłecki 			      bcma_aread32(core, BCMA_IOCTL) &
977dd4544f0SRafał Miłecki 			      ~BGMAC_BCMA_IOCTL_SW_RESET);
978dd4544f0SRafał Miłecki 
979dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
980dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
981dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
982dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
983dd4544f0SRafał Miłecki 	 */
984*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
985*db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
986*db791eb2SJon Mason 	else
987*db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
988*db791eb2SJon Mason 
989dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
990dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
991dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
992dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
993dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
994dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
995dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
996dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
997dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
998dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
999dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
1000dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
1001dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
1002dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
1003dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
1004dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
1005dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
1006*db791eb2SJon Mason 			     cmdcfg_sr,
1007dd4544f0SRafał Miłecki 			     false);
1008d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
1009d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
1010dd4544f0SRafał Miłecki 
1011dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
1012*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL)
1013dd4544f0SRafał Miłecki 		bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0,
1014dd4544f0SRafał Miłecki 			       BCMA_GMAC_CMN_PC_MTE);
1015dd4544f0SRafał Miłecki 	else
1016dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
1017dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
101855954f3bSJon Mason 	if (bgmac->mii_bus)
101955954f3bSJon Mason 		bgmac->mii_bus->reset(bgmac->mii_bus);
1020dd4544f0SRafał Miłecki 
102149a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
1022dd4544f0SRafał Miłecki }
1023dd4544f0SRafał Miłecki 
1024dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1025dd4544f0SRafał Miłecki {
1026dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1027dd4544f0SRafał Miłecki }
1028dd4544f0SRafał Miłecki 
1029dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1030dd4544f0SRafał Miłecki {
1031dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
10324160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1033dd4544f0SRafał Miłecki }
1034dd4544f0SRafał Miłecki 
1035dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1036dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1037dd4544f0SRafał Miłecki {
1038*db791eb2SJon Mason 	u32 cmdcfg_sr;
1039dd4544f0SRafał Miłecki 	u32 cmdcfg;
1040dd4544f0SRafał Miłecki 	u32 mode;
1041*db791eb2SJon Mason 
1042*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
1043*db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
1044*db791eb2SJon Mason 	else
1045*db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
1046dd4544f0SRafał Miłecki 
1047dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1048dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
1049*db791eb2SJon Mason 			     cmdcfg_sr, true);
1050dd4544f0SRafał Miłecki 	udelay(2);
1051dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1052dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1053dd4544f0SRafał Miłecki 
1054dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1055dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1056*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST || mode != 0)
1057dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1058*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST && mode == 2)
1059dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0,
1060dd4544f0SRafał Miłecki 					    BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1061dd4544f0SRafał Miłecki 
1062*db791eb2SJon Mason 	if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 |
1063*db791eb2SJon Mason 				    BGMAC_FEAT_FLW_CTRL2)) {
1064*db791eb2SJon Mason 		u32 fl_ctl;
1065*db791eb2SJon Mason 
1066*db791eb2SJon Mason 		if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1)
1067dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1068*db791eb2SJon Mason 		else
1069*db791eb2SJon Mason 			fl_ctl = 0x03cb04cb;
1070*db791eb2SJon Mason 
1071dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1072dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1073dd4544f0SRafał Miłecki 	}
1074dd4544f0SRafał Miłecki 
1075*db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) {
1076*db791eb2SJon Mason 		u32 rxq_ctl;
1077*db791eb2SJon Mason 		u16 bp_clk;
1078*db791eb2SJon Mason 		u8 mdp;
1079*db791eb2SJon Mason 
1080dd4544f0SRafał Miłecki 		rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1081dd4544f0SRafał Miłecki 		rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
10826df4aff9SHauke Mehrtens 		bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) /
10836df4aff9SHauke Mehrtens 				1000000;
1084dd4544f0SRafał Miłecki 		mdp = (bp_clk * 128 / 1000) - 3;
1085dd4544f0SRafał Miłecki 		rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1086dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1087dd4544f0SRafał Miłecki 	}
10886df4aff9SHauke Mehrtens }
1089dd4544f0SRafał Miłecki 
1090dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
109174b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac)
1092dd4544f0SRafał Miłecki {
1093dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1094dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1095dd4544f0SRafał Miłecki 
1096dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1097dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1098dd4544f0SRafał Miłecki 
1099c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1100dd4544f0SRafał Miłecki 
11014e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1102dd4544f0SRafał Miłecki 
1103dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1104e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1105dd4544f0SRafał Miłecki 	else
1106e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1107dd4544f0SRafał Miłecki 
1108dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1109dd4544f0SRafał Miłecki 
1110dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1111dd4544f0SRafał Miłecki 
1112dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1113dd4544f0SRafał Miłecki }
1114dd4544f0SRafał Miłecki 
1115dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1116dd4544f0SRafał Miłecki {
1117dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1118dd4544f0SRafał Miłecki 
1119dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1120dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1121dd4544f0SRafał Miłecki 
1122dd4544f0SRafał Miłecki 	if (!int_status)
1123dd4544f0SRafał Miłecki 		return IRQ_NONE;
1124dd4544f0SRafał Miłecki 
1125eb64e292SFelix Fietkau 	int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX);
1126eb64e292SFelix Fietkau 	if (int_status)
1127d00a8281SJon Mason 		dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status);
1128dd4544f0SRafał Miłecki 
1129dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1130dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1131dd4544f0SRafał Miłecki 
1132dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1133dd4544f0SRafał Miłecki 
1134dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1135dd4544f0SRafał Miłecki }
1136dd4544f0SRafał Miłecki 
1137dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1138dd4544f0SRafał Miłecki {
1139dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1140dd4544f0SRafał Miłecki 	int handled = 0;
1141dd4544f0SRafał Miłecki 
1142eb64e292SFelix Fietkau 	/* Ack */
1143eb64e292SFelix Fietkau 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1144dd4544f0SRafał Miłecki 
1145eb64e292SFelix Fietkau 	bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]);
1146eb64e292SFelix Fietkau 	handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight);
1147dd4544f0SRafał Miłecki 
1148eb64e292SFelix Fietkau 	/* Poll again if more events arrived in the meantime */
1149eb64e292SFelix Fietkau 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX))
1150e580267dSRafał Miłecki 		return weight;
1151dd4544f0SRafał Miłecki 
115243f159c6SHauke Mehrtens 	if (handled < weight) {
1153dd4544f0SRafał Miłecki 		napi_complete(napi);
1154dd4544f0SRafał Miłecki 		bgmac_chip_intrs_on(bgmac);
115543f159c6SHauke Mehrtens 	}
1156dd4544f0SRafał Miłecki 
1157dd4544f0SRafał Miłecki 	return handled;
1158dd4544f0SRafał Miłecki }
1159dd4544f0SRafał Miłecki 
1160dd4544f0SRafał Miłecki /**************************************************
1161dd4544f0SRafał Miłecki  * net_device_ops
1162dd4544f0SRafał Miłecki  **************************************************/
1163dd4544f0SRafał Miłecki 
1164dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1165dd4544f0SRafał Miłecki {
1166dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1167dd4544f0SRafał Miłecki 	int err = 0;
1168dd4544f0SRafał Miłecki 
1169dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
117074b6f291SFelix Fietkau 
117174b6f291SFelix Fietkau 	err = bgmac_dma_init(bgmac);
117274b6f291SFelix Fietkau 	if (err)
117374b6f291SFelix Fietkau 		return err;
117474b6f291SFelix Fietkau 
1175dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
117674b6f291SFelix Fietkau 	bgmac_chip_init(bgmac);
1177dd4544f0SRafał Miłecki 
1178dd4544f0SRafał Miłecki 	err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED,
1179dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1180dd4544f0SRafał Miłecki 	if (err < 0) {
1181d00a8281SJon Mason 		dev_err(bgmac->dev, "IRQ request error: %d!\n", err);
118274b6f291SFelix Fietkau 		bgmac_dma_cleanup(bgmac);
118374b6f291SFelix Fietkau 		return err;
1184dd4544f0SRafał Miłecki 	}
1185dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1186dd4544f0SRafał Miłecki 
1187b21fcb25SPhilippe Reynes 	phy_start(net_dev->phydev);
11884e34da4dSRafał Miłecki 
1189c3897f2aSFlorian Fainelli 	netif_start_queue(net_dev);
1190c3897f2aSFlorian Fainelli 
119174b6f291SFelix Fietkau 	return 0;
1192dd4544f0SRafał Miłecki }
1193dd4544f0SRafał Miłecki 
1194dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1195dd4544f0SRafał Miłecki {
1196dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1197dd4544f0SRafał Miłecki 
1198dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1199dd4544f0SRafał Miłecki 
1200b21fcb25SPhilippe Reynes 	phy_stop(net_dev->phydev);
12014e34da4dSRafał Miłecki 
1202dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1203dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1204dd4544f0SRafał Miłecki 	free_irq(bgmac->core->irq, net_dev);
1205dd4544f0SRafał Miłecki 
1206dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
120774b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
1208dd4544f0SRafał Miłecki 
1209dd4544f0SRafał Miłecki 	return 0;
1210dd4544f0SRafał Miłecki }
1211dd4544f0SRafał Miłecki 
1212dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1213dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1214dd4544f0SRafał Miłecki {
1215dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1216dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1217dd4544f0SRafał Miłecki 
1218dd4544f0SRafał Miłecki 	/* No QOS support yet */
1219dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1220dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1221dd4544f0SRafał Miłecki }
1222dd4544f0SRafał Miłecki 
12234e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
12244e209001SHauke Mehrtens {
12254e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
12264e209001SHauke Mehrtens 	int ret;
12274e209001SHauke Mehrtens 
12284e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
12294e209001SHauke Mehrtens 	if (ret < 0)
12304e209001SHauke Mehrtens 		return ret;
12314e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, (u8 *)addr);
12324e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
12334e209001SHauke Mehrtens 	return 0;
12344e209001SHauke Mehrtens }
12354e209001SHauke Mehrtens 
1236dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1237dd4544f0SRafał Miłecki {
1238dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
123969c58852SHauke Mehrtens 		return -EINVAL;
124069c58852SHauke Mehrtens 
1241b21fcb25SPhilippe Reynes 	return phy_mii_ioctl(net_dev->phydev, ifr, cmd);
1242dd4544f0SRafał Miłecki }
1243dd4544f0SRafał Miłecki 
1244dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1245dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1246dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1247dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1248c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
12494e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1250522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1251dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1252dd4544f0SRafał Miłecki };
1253dd4544f0SRafał Miłecki 
1254dd4544f0SRafał Miłecki /**************************************************
1255dd4544f0SRafał Miłecki  * ethtool_ops
1256dd4544f0SRafał Miłecki  **************************************************/
1257dd4544f0SRafał Miłecki 
1258f6613d4fSFlorian Fainelli struct bgmac_stat {
1259f6613d4fSFlorian Fainelli 	u8 size;
1260f6613d4fSFlorian Fainelli 	u32 offset;
1261f6613d4fSFlorian Fainelli 	const char *name;
1262f6613d4fSFlorian Fainelli };
1263f6613d4fSFlorian Fainelli 
1264f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = {
1265f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" },
1266f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_GOOD_PKTS, "tx_good" },
1267f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_OCTETS, "tx_octets" },
1268f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PKTS, "tx_pkts" },
1269f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" },
1270f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" },
1271f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_64, "tx_64" },
1272f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" },
1273f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" },
1274f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" },
1275f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" },
1276f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" },
1277f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" },
1278f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" },
1279f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" },
1280f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" },
1281f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" },
1282f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" },
1283f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" },
1284f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNDERRUNS, "tx_underruns" },
1285f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" },
1286f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" },
1287f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" },
1288f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" },
1289f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LATE_COLS, "tx_late_cols" },
1290f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_DEFERED, "tx_defered" },
1291f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" },
1292f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" },
1293f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNI_PKTS, "tx_unicast" },
1294f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q0_PKTS, "tx_q0" },
1295f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" },
1296f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q1_PKTS, "tx_q1" },
1297f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" },
1298f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q2_PKTS, "tx_q2" },
1299f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" },
1300f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q3_PKTS, "tx_q3" },
1301f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" },
1302f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" },
1303f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_GOOD_PKTS, "rx_good" },
1304f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_OCTETS, "rx_octets" },
1305f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PKTS, "rx_pkts" },
1306f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" },
1307f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" },
1308f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_64, "rx_64" },
1309f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" },
1310f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" },
1311f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" },
1312f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" },
1313f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" },
1314f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" },
1315f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" },
1316f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" },
1317f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" },
1318f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" },
1319f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" },
1320f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" },
1321f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MISSED_PKTS, "rx_missed" },
1322f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" },
1323f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNDERSIZE, "rx_undersize" },
1324f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ERRS, "rx_crc" },
1325f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_ALIGN_ERRS, "rx_align" },
1326f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" },
1327f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" },
1328f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" },
1329f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SACHANGES, "rx_sa_changes" },
1330f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNI_PKTS, "rx_unicast" },
1331f6613d4fSFlorian Fainelli };
1332f6613d4fSFlorian Fainelli 
1333f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN	ARRAY_SIZE(bgmac_get_strings_stats)
1334f6613d4fSFlorian Fainelli 
1335f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set)
1336f6613d4fSFlorian Fainelli {
1337f6613d4fSFlorian Fainelli 	switch (string_set) {
1338f6613d4fSFlorian Fainelli 	case ETH_SS_STATS:
1339f6613d4fSFlorian Fainelli 		return BGMAC_STATS_LEN;
1340f6613d4fSFlorian Fainelli 	}
1341f6613d4fSFlorian Fainelli 
1342f6613d4fSFlorian Fainelli 	return -EOPNOTSUPP;
1343f6613d4fSFlorian Fainelli }
1344f6613d4fSFlorian Fainelli 
1345f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset,
1346f6613d4fSFlorian Fainelli 			      u8 *data)
1347f6613d4fSFlorian Fainelli {
1348f6613d4fSFlorian Fainelli 	int i;
1349f6613d4fSFlorian Fainelli 
1350f6613d4fSFlorian Fainelli 	if (stringset != ETH_SS_STATS)
1351f6613d4fSFlorian Fainelli 		return;
1352f6613d4fSFlorian Fainelli 
1353f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++)
1354f6613d4fSFlorian Fainelli 		strlcpy(data + i * ETH_GSTRING_LEN,
1355f6613d4fSFlorian Fainelli 			bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN);
1356f6613d4fSFlorian Fainelli }
1357f6613d4fSFlorian Fainelli 
1358f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev,
1359f6613d4fSFlorian Fainelli 				    struct ethtool_stats *ss, uint64_t *data)
1360f6613d4fSFlorian Fainelli {
1361f6613d4fSFlorian Fainelli 	struct bgmac *bgmac = netdev_priv(dev);
1362f6613d4fSFlorian Fainelli 	const struct bgmac_stat *s;
1363f6613d4fSFlorian Fainelli 	unsigned int i;
1364f6613d4fSFlorian Fainelli 	u64 val;
1365f6613d4fSFlorian Fainelli 
1366f6613d4fSFlorian Fainelli 	if (!netif_running(dev))
1367f6613d4fSFlorian Fainelli 		return;
1368f6613d4fSFlorian Fainelli 
1369f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++) {
1370f6613d4fSFlorian Fainelli 		s = &bgmac_get_strings_stats[i];
1371f6613d4fSFlorian Fainelli 		val = 0;
1372f6613d4fSFlorian Fainelli 		if (s->size == 8)
1373f6613d4fSFlorian Fainelli 			val = (u64)bgmac_read(bgmac, s->offset + 4) << 32;
1374f6613d4fSFlorian Fainelli 		val |= bgmac_read(bgmac, s->offset);
1375f6613d4fSFlorian Fainelli 		data[i] = val;
1376f6613d4fSFlorian Fainelli 	}
1377f6613d4fSFlorian Fainelli }
1378f6613d4fSFlorian Fainelli 
1379dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1380dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1381dd4544f0SRafał Miłecki {
1382dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1383dd4544f0SRafał Miłecki 	strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info));
1384dd4544f0SRafał Miłecki }
1385dd4544f0SRafał Miłecki 
1386dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1387f6613d4fSFlorian Fainelli 	.get_strings		= bgmac_get_strings,
1388f6613d4fSFlorian Fainelli 	.get_sset_count		= bgmac_get_sset_count,
1389f6613d4fSFlorian Fainelli 	.get_ethtool_stats	= bgmac_get_ethtool_stats,
1390dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1391904632a2SPhilippe Reynes 	.get_link_ksettings     = phy_ethtool_get_link_ksettings,
1392904632a2SPhilippe Reynes 	.set_link_ksettings     = phy_ethtool_set_link_ksettings,
1393dd4544f0SRafał Miłecki };
1394dd4544f0SRafał Miłecki 
1395dd4544f0SRafał Miłecki /**************************************************
139611e5e76eSRafał Miłecki  * MII
139711e5e76eSRafał Miłecki  **************************************************/
139811e5e76eSRafał Miłecki 
13995824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev)
14005824d2d1SRafał Miłecki {
14015824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1402b21fcb25SPhilippe Reynes 	struct phy_device *phy_dev = net_dev->phydev;
14035824d2d1SRafał Miłecki 	bool update = false;
14045824d2d1SRafał Miłecki 
14055824d2d1SRafał Miłecki 	if (phy_dev->link) {
14065824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
14075824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
14085824d2d1SRafał Miłecki 			update = true;
14095824d2d1SRafał Miłecki 		}
14105824d2d1SRafał Miłecki 
14115824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
14125824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
14135824d2d1SRafał Miłecki 			update = true;
14145824d2d1SRafał Miłecki 		}
14155824d2d1SRafał Miłecki 	}
14165824d2d1SRafał Miłecki 
14175824d2d1SRafał Miłecki 	if (update) {
14185824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
14195824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
14205824d2d1SRafał Miłecki 	}
14215824d2d1SRafał Miłecki }
14225824d2d1SRafał Miłecki 
142355954f3bSJon Mason static int bgmac_phy_connect_direct(struct bgmac *bgmac)
1424c25b23b8SRafał Miłecki {
1425c25b23b8SRafał Miłecki 	struct fixed_phy_status fphy_status = {
1426c25b23b8SRafał Miłecki 		.link = 1,
1427c25b23b8SRafał Miłecki 		.speed = SPEED_1000,
1428c25b23b8SRafał Miłecki 		.duplex = DUPLEX_FULL,
1429c25b23b8SRafał Miłecki 	};
1430c25b23b8SRafał Miłecki 	struct phy_device *phy_dev;
1431c25b23b8SRafał Miłecki 	int err;
1432c25b23b8SRafał Miłecki 
14334db78d31SFabio Estevam 	phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL);
1434c25b23b8SRafał Miłecki 	if (!phy_dev || IS_ERR(phy_dev)) {
1435d00a8281SJon Mason 		dev_err(bgmac->dev, "Failed to register fixed PHY device\n");
1436c25b23b8SRafał Miłecki 		return -ENODEV;
1437c25b23b8SRafał Miłecki 	}
1438c25b23b8SRafał Miłecki 
1439c25b23b8SRafał Miłecki 	err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link,
1440c25b23b8SRafał Miłecki 				 PHY_INTERFACE_MODE_MII);
1441c25b23b8SRafał Miłecki 	if (err) {
1442d00a8281SJon Mason 		dev_err(bgmac->dev, "Connecting PHY failed\n");
1443c25b23b8SRafał Miłecki 		return err;
1444c25b23b8SRafał Miłecki 	}
1445c25b23b8SRafał Miłecki 
1446c25b23b8SRafał Miłecki 	return err;
1447c25b23b8SRafał Miłecki }
1448c25b23b8SRafał Miłecki 
144955954f3bSJon Mason static int bgmac_phy_connect(struct bgmac *bgmac)
145011e5e76eSRafał Miłecki {
14515824d2d1SRafał Miłecki 	struct phy_device *phy_dev;
14525824d2d1SRafał Miłecki 	char bus_id[MII_BUS_ID_SIZE + 3];
145311e5e76eSRafał Miłecki 
14545824d2d1SRafał Miłecki 	/* Connect to the PHY */
145555954f3bSJon Mason 	snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, bgmac->mii_bus->id,
14565824d2d1SRafał Miłecki 		 bgmac->phyaddr);
14575824d2d1SRafał Miłecki 	phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link,
14585824d2d1SRafał Miłecki 			      PHY_INTERFACE_MODE_MII);
14595824d2d1SRafał Miłecki 	if (IS_ERR(phy_dev)) {
1460d00a8281SJon Mason 		dev_err(bgmac->dev, "PHY connecton failed\n");
146155954f3bSJon Mason 		return PTR_ERR(phy_dev);
14625824d2d1SRafał Miłecki 	}
14635824d2d1SRafał Miłecki 
146455954f3bSJon Mason 	return 0;
146511e5e76eSRafał Miłecki }
146611e5e76eSRafał Miłecki 
1467dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core)
1468dd4544f0SRafał Miłecki {
1469dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1470dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1471dd4544f0SRafał Miłecki 	struct ssb_sprom *sprom = &core->bus->sprom;
1472538e4563SRafał Miłecki 	u8 *mac;
1473dd4544f0SRafał Miłecki 	int err;
1474dd4544f0SRafał Miłecki 
1475538e4563SRafał Miłecki 	switch (core->core_unit) {
1476538e4563SRafał Miłecki 	case 0:
1477538e4563SRafał Miłecki 		mac = sprom->et0mac;
1478538e4563SRafał Miłecki 		break;
1479538e4563SRafał Miłecki 	case 1:
1480538e4563SRafał Miłecki 		mac = sprom->et1mac;
1481538e4563SRafał Miłecki 		break;
1482538e4563SRafał Miłecki 	case 2:
1483538e4563SRafał Miłecki 		mac = sprom->et2mac;
1484538e4563SRafał Miłecki 		break;
1485538e4563SRafał Miłecki 	default:
1486d00a8281SJon Mason 		dev_err(&core->dev, "Unsupported core_unit %d\n",
1487d00a8281SJon Mason 			core->core_unit);
1488dd4544f0SRafał Miłecki 		return -ENOTSUPP;
1489dd4544f0SRafał Miłecki 	}
1490dd4544f0SRafał Miłecki 
1491d166f218SRafał Miłecki 	if (!is_valid_ether_addr(mac)) {
1492d166f218SRafał Miłecki 		dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac);
1493d166f218SRafał Miłecki 		eth_random_addr(mac);
1494d166f218SRafał Miłecki 		dev_warn(&core->dev, "Using random MAC: %pM\n", mac);
1495d166f218SRafał Miłecki 	}
1496d166f218SRafał Miłecki 
1497b4dfd8e9SRafał Miłecki 	/* This (reset &) enable is not preset in specs or reference driver but
1498b4dfd8e9SRafał Miłecki 	 * Broadcom does it in arch PCI code when enabling fake PCI device.
1499b4dfd8e9SRafał Miłecki 	 */
1500b4dfd8e9SRafał Miłecki 	bcma_core_enable(core, 0);
1501b4dfd8e9SRafał Miłecki 
1502dd4544f0SRafał Miłecki 	/* Allocation and references */
1503dd4544f0SRafał Miłecki 	net_dev = alloc_etherdev(sizeof(*bgmac));
1504dd4544f0SRafał Miłecki 	if (!net_dev)
1505dd4544f0SRafał Miłecki 		return -ENOMEM;
1506dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
1507dd4544f0SRafał Miłecki 	net_dev->irq = core->irq;
15087ad24ea4SWilfried Klaebe 	net_dev->ethtool_ops = &bgmac_ethtool_ops;
1509dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
1510d00a8281SJon Mason 	bgmac->dev = &core->dev;
1511a0b68486SJon Mason 	bgmac->dma_dev = core->dma_dev;
1512dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
1513dd4544f0SRafał Miłecki 	bgmac->core = core;
1514dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, bgmac);
15152022e9d5SFlorian Fainelli 	SET_NETDEV_DEV(net_dev, &core->dev);
1516dd4544f0SRafał Miłecki 
1517dd4544f0SRafał Miłecki 	/* Defaults */
1518dd4544f0SRafał Miłecki 	memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN);
1519dd4544f0SRafał Miłecki 
1520dd4544f0SRafał Miłecki 	/* On BCM4706 we need common core to access PHY */
1521dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT &&
1522dd4544f0SRafał Miłecki 	    !core->bus->drv_gmac_cmn.core) {
1523d00a8281SJon Mason 		dev_err(bgmac->dev, "GMAC CMN core not found (required for BCM4706)\n");
1524dd4544f0SRafał Miłecki 		err = -ENODEV;
1525dd4544f0SRafał Miłecki 		goto err_netdev_free;
1526dd4544f0SRafał Miłecki 	}
1527dd4544f0SRafał Miłecki 	bgmac->cmn = core->bus->drv_gmac_cmn.core;
1528dd4544f0SRafał Miłecki 
1529538e4563SRafał Miłecki 	switch (core->core_unit) {
1530538e4563SRafał Miłecki 	case 0:
1531538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et0phyaddr;
1532538e4563SRafał Miłecki 		break;
1533538e4563SRafał Miłecki 	case 1:
1534538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et1phyaddr;
1535538e4563SRafał Miłecki 		break;
1536538e4563SRafał Miłecki 	case 2:
1537538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et2phyaddr;
1538538e4563SRafał Miłecki 		break;
1539538e4563SRafał Miłecki 	}
1540dd4544f0SRafał Miłecki 	bgmac->phyaddr &= BGMAC_PHY_MASK;
1541dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_MASK) {
1542d00a8281SJon Mason 		dev_err(bgmac->dev, "No PHY found\n");
1543dd4544f0SRafał Miłecki 		err = -ENODEV;
1544dd4544f0SRafał Miłecki 		goto err_netdev_free;
1545dd4544f0SRafał Miłecki 	}
1546d00a8281SJon Mason 	dev_info(bgmac->dev, "Found PHY addr: %d%s\n", bgmac->phyaddr,
1547dd4544f0SRafał Miłecki 		 bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : "");
1548dd4544f0SRafał Miłecki 
1549dd4544f0SRafał Miłecki 	if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) {
1550d00a8281SJon Mason 		dev_err(bgmac->dev, "PCI setup not implemented\n");
1551dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1552dd4544f0SRafał Miłecki 		goto err_netdev_free;
1553dd4544f0SRafał Miłecki 	}
1554dd4544f0SRafał Miłecki 
1555dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1556dd4544f0SRafał Miłecki 
1557622a521fSHauke Mehrtens 	/* For Northstar, we have to take all GMAC core out of reset */
1558387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac)) {
1559622a521fSHauke Mehrtens 		struct bcma_device *ns_core;
1560622a521fSHauke Mehrtens 		int ns_gmac;
1561622a521fSHauke Mehrtens 
1562622a521fSHauke Mehrtens 		/* Northstar has 4 GMAC cores */
1563622a521fSHauke Mehrtens 		for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) {
15640e595934SHauke Mehrtens 			/* As Northstar requirement, we have to reset all GMACs
1565622a521fSHauke Mehrtens 			 * before accessing one. bgmac_chip_reset() call
1566622a521fSHauke Mehrtens 			 * bcma_core_enable() for this core. Then the other
15670e595934SHauke Mehrtens 			 * three GMACs didn't reset.  We do it here.
1568622a521fSHauke Mehrtens 			 */
1569622a521fSHauke Mehrtens 			ns_core = bcma_find_core_unit(core->bus,
1570622a521fSHauke Mehrtens 						      BCMA_CORE_MAC_GBIT,
1571622a521fSHauke Mehrtens 						      ns_gmac);
1572622a521fSHauke Mehrtens 			if (ns_core && !bcma_core_is_enabled(ns_core))
1573622a521fSHauke Mehrtens 				bcma_core_enable(ns_core, 0);
1574622a521fSHauke Mehrtens 		}
1575622a521fSHauke Mehrtens 	}
1576622a521fSHauke Mehrtens 
1577dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1578dd4544f0SRafał Miłecki 	if (err) {
1579d00a8281SJon Mason 		dev_err(bgmac->dev, "Unable to alloc memory for DMA\n");
1580dd4544f0SRafał Miłecki 		goto err_netdev_free;
1581dd4544f0SRafał Miłecki 	}
1582dd4544f0SRafał Miłecki 
1583dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1584edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1585dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1586dd4544f0SRafał Miłecki 
1587dd4544f0SRafał Miłecki 	bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo &
1588dd4544f0SRafał Miłecki 			       BGMAC_BFL_ENETROBO);
1589dd4544f0SRafał Miłecki 	if (bgmac->has_robosw)
1590d00a8281SJon Mason 		dev_warn(bgmac->dev, "Support for Roboswitch not implemented\n");
1591dd4544f0SRafał Miłecki 
1592dd4544f0SRafał Miłecki 	if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM)
1593d00a8281SJon Mason 		dev_warn(bgmac->dev, "Support for ADMtek ethernet switch not implemented\n");
1594dd4544f0SRafał Miłecki 
1595*db791eb2SJon Mason 	/* Feature Flags */
1596*db791eb2SJon Mason 	switch (core->bus->chipinfo.id) {
1597*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM5357:
1598*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SET_RXQ_CLK;
1599*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CLKCTLST;
1600*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_FLW_CTRL1;
1601*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_PHY;
1602*db791eb2SJon Mason 		if (core->bus->chipinfo.pkg == BCMA_PKG_ID_BCM47186) {
1603*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_IOST_ATTACHED;
1604*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_RGMII;
1605*db791eb2SJon Mason 		}
1606*db791eb2SJon Mason 		if (core->bus->chipinfo.pkg == BCMA_PKG_ID_BCM5358)
1607*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_EPHYRMII;
1608*db791eb2SJon Mason 		break;
1609*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM53572:
1610*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SET_RXQ_CLK;
1611*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CLKCTLST;
1612*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_FLW_CTRL1;
1613*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_PHY;
1614*db791eb2SJon Mason 		if (core->bus->chipinfo.pkg == BCMA_PKG_ID_BCM47188) {
1615*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_RGMII;
1616*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_IOST_ATTACHED;
1617*db791eb2SJon Mason 		}
1618*db791eb2SJon Mason 		break;
1619*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM4749:
1620*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SET_RXQ_CLK;
1621*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CLKCTLST;
1622*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_FLW_CTRL1;
1623*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_PHY;
1624*db791eb2SJon Mason 		if (core->bus->chipinfo.pkg == 10) {
1625*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_SW_TYPE_RGMII;
1626*db791eb2SJon Mason 			bgmac->feature_flags |= BGMAC_FEAT_IOST_ATTACHED;
1627*db791eb2SJon Mason 		}
1628*db791eb2SJon Mason 		break;
1629*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM4716:
1630*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CLKCTLST;
1631*db791eb2SJon Mason 		/* fallthrough */
1632*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM47162:
1633*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_FLW_CTRL2;
1634*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SET_RXQ_CLK;
1635*db791eb2SJon Mason 		break;
1636*db791eb2SJon Mason 	/* bcm4707_family */
1637*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM4707:
1638*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM47094:
1639*db791eb2SJon Mason 	case BCMA_CHIP_ID_BCM53018:
1640*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CLKCTLST;
1641*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_NO_RESET;
1642*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_FORCE_SPEED_2500;
1643*db791eb2SJon Mason 		break;
1644*db791eb2SJon Mason 	default:
1645*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CLKCTLST;
1646*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_SET_RXQ_CLK;
1647*db791eb2SJon Mason 	}
1648*db791eb2SJon Mason 
1649*db791eb2SJon Mason 	if (!bgmac_is_bcm4707_family(bgmac) && core->id.rev > 2)
1650*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_MISC_PLL_REQ;
1651*db791eb2SJon Mason 
1652*db791eb2SJon Mason 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT) {
1653*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CMN_PHY_CTL;
1654*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_NO_CLR_MIB;
1655*db791eb2SJon Mason 	}
1656*db791eb2SJon Mason 
1657*db791eb2SJon Mason 	if (core->id.rev >= 4) {
1658*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_CMDCFG_SR_REV4;
1659*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_TX_MASK_SETUP;
1660*db791eb2SJon Mason 		bgmac->feature_flags |= BGMAC_FEAT_RX_MASK_SETUP;
1661*db791eb2SJon Mason 	}
1662*db791eb2SJon Mason 
16636216642fSHauke Mehrtens 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
16646216642fSHauke Mehrtens 
166555954f3bSJon Mason 	if (!bgmac_is_bcm4707_family(bgmac)) {
166655954f3bSJon Mason 		struct mii_bus *mii_bus;
166755954f3bSJon Mason 
166855954f3bSJon Mason 		mii_bus = bcma_mdio_mii_register(core, bgmac->phyaddr);
166955954f3bSJon Mason 		if (!IS_ERR(mii_bus)) {
167055954f3bSJon Mason 			err = PTR_ERR(mii_bus);
167155954f3bSJon Mason 			goto err_dma_free;
167255954f3bSJon Mason 		}
167355954f3bSJon Mason 
167455954f3bSJon Mason 		bgmac->mii_bus = mii_bus;
167555954f3bSJon Mason 	}
167655954f3bSJon Mason 
167755954f3bSJon Mason 	if (!bgmac->mii_bus)
167855954f3bSJon Mason 		err = bgmac_phy_connect_direct(bgmac);
167955954f3bSJon Mason 	else
168055954f3bSJon Mason 		err = bgmac_phy_connect(bgmac);
168111e5e76eSRafał Miłecki 	if (err) {
1682d00a8281SJon Mason 		dev_err(bgmac->dev, "Cannot connect to phy\n");
168355954f3bSJon Mason 		goto err_mii_unregister;
168411e5e76eSRafał Miłecki 	}
168511e5e76eSRafał Miłecki 
16869cde9450SFelix Fietkau 	net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM;
16879cde9450SFelix Fietkau 	net_dev->hw_features = net_dev->features;
16889cde9450SFelix Fietkau 	net_dev->vlan_features = net_dev->features;
16899cde9450SFelix Fietkau 
1690dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1691dd4544f0SRafał Miłecki 	if (err) {
1692d00a8281SJon Mason 		dev_err(bgmac->dev, "Cannot register net device\n");
169355954f3bSJon Mason 		goto err_phy_disconnect;
1694dd4544f0SRafał Miłecki 	}
1695dd4544f0SRafał Miłecki 
1696dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1697dd4544f0SRafał Miłecki 
1698dd4544f0SRafał Miłecki 	return 0;
1699dd4544f0SRafał Miłecki 
170055954f3bSJon Mason err_phy_disconnect:
170155954f3bSJon Mason 	phy_disconnect(net_dev->phydev);
170211e5e76eSRafał Miłecki err_mii_unregister:
170355954f3bSJon Mason 	bcma_mdio_mii_unregister(bgmac->mii_bus);
1704dd4544f0SRafał Miłecki err_dma_free:
1705dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1706dd4544f0SRafał Miłecki err_netdev_free:
1707dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1708dd4544f0SRafał Miłecki 	free_netdev(net_dev);
1709dd4544f0SRafał Miłecki 
1710dd4544f0SRafał Miłecki 	return err;
1711dd4544f0SRafał Miłecki }
1712dd4544f0SRafał Miłecki 
1713dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core)
1714dd4544f0SRafał Miłecki {
1715dd4544f0SRafał Miłecki 	struct bgmac *bgmac = bcma_get_drvdata(core);
1716dd4544f0SRafał Miłecki 
1717dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
171855954f3bSJon Mason 	phy_disconnect(bgmac->net_dev->phydev);
171955954f3bSJon Mason 	bcma_mdio_mii_unregister(bgmac->mii_bus);
17206216642fSHauke Mehrtens 	netif_napi_del(&bgmac->napi);
1721dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1722dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1723dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1724dd4544f0SRafał Miłecki }
1725dd4544f0SRafał Miłecki 
1726dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = {
1727dd4544f0SRafał Miłecki 	.name		= KBUILD_MODNAME,
1728dd4544f0SRafał Miłecki 	.id_table	= bgmac_bcma_tbl,
1729dd4544f0SRafał Miłecki 	.probe		= bgmac_probe,
1730dd4544f0SRafał Miłecki 	.remove		= bgmac_remove,
1731dd4544f0SRafał Miłecki };
1732dd4544f0SRafał Miłecki 
1733dd4544f0SRafał Miłecki static int __init bgmac_init(void)
1734dd4544f0SRafał Miłecki {
1735dd4544f0SRafał Miłecki 	int err;
1736dd4544f0SRafał Miłecki 
1737dd4544f0SRafał Miłecki 	err = bcma_driver_register(&bgmac_bcma_driver);
1738dd4544f0SRafał Miłecki 	if (err)
1739dd4544f0SRafał Miłecki 		return err;
1740dd4544f0SRafał Miłecki 	pr_info("Broadcom 47xx GBit MAC driver loaded\n");
1741dd4544f0SRafał Miłecki 
1742dd4544f0SRafał Miłecki 	return 0;
1743dd4544f0SRafał Miłecki }
1744dd4544f0SRafał Miłecki 
1745dd4544f0SRafał Miłecki static void __exit bgmac_exit(void)
1746dd4544f0SRafał Miłecki {
1747dd4544f0SRafał Miłecki 	bcma_driver_unregister(&bgmac_bcma_driver);
1748dd4544f0SRafał Miłecki }
1749dd4544f0SRafał Miłecki 
1750dd4544f0SRafał Miłecki module_init(bgmac_init)
1751dd4544f0SRafał Miłecki module_exit(bgmac_exit)
1752dd4544f0SRafał Miłecki 
1753dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1754dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1755