1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9dd4544f0SRafał Miłecki #include "bgmac.h" 10dd4544f0SRafał Miłecki 11dd4544f0SRafał Miłecki #include <linux/kernel.h> 12dd4544f0SRafał Miłecki #include <linux/module.h> 13dd4544f0SRafał Miłecki #include <linux/delay.h> 14dd4544f0SRafał Miłecki #include <linux/etherdevice.h> 15dd4544f0SRafał Miłecki #include <linux/mii.h> 1611e5e76eSRafał Miłecki #include <linux/phy.h> 17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h> 18dd4544f0SRafał Miłecki #include <linux/interrupt.h> 19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h> 20138173d4SRafał Miłecki #include <linux/bcm47xx_nvram.h> 21dd4544f0SRafał Miłecki 22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = { 23dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 24dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 25f7219b52SJoe Perches {}, 26dd4544f0SRafał Miłecki }; 27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl); 28dd4544f0SRafał Miłecki 29387b75f8SRafał Miłecki static inline bool bgmac_is_bcm4707_family(struct bgmac *bgmac) 30387b75f8SRafał Miłecki { 31387b75f8SRafał Miłecki switch (bgmac->core->bus->chipinfo.id) { 32387b75f8SRafał Miłecki case BCMA_CHIP_ID_BCM4707: 339e4e6206SRafał Miłecki case BCMA_CHIP_ID_BCM47094: 34387b75f8SRafał Miłecki case BCMA_CHIP_ID_BCM53018: 35387b75f8SRafał Miłecki return true; 36387b75f8SRafał Miłecki default: 37387b75f8SRafał Miłecki return false; 38387b75f8SRafał Miłecki } 39387b75f8SRafał Miłecki } 40387b75f8SRafał Miłecki 41dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask, 42dd4544f0SRafał Miłecki u32 value, int timeout) 43dd4544f0SRafał Miłecki { 44dd4544f0SRafał Miłecki u32 val; 45dd4544f0SRafał Miłecki int i; 46dd4544f0SRafał Miłecki 47dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 48dd4544f0SRafał Miłecki val = bcma_read32(core, reg); 49dd4544f0SRafał Miłecki if ((val & mask) == value) 50dd4544f0SRafał Miłecki return true; 51dd4544f0SRafał Miłecki udelay(10); 52dd4544f0SRafał Miłecki } 53dd4544f0SRafał Miłecki pr_err("Timeout waiting for reg 0x%X\n", reg); 54dd4544f0SRafał Miłecki return false; 55dd4544f0SRafał Miłecki } 56dd4544f0SRafał Miłecki 57dd4544f0SRafał Miłecki /************************************************** 58dd4544f0SRafał Miłecki * DMA 59dd4544f0SRafał Miłecki **************************************************/ 60dd4544f0SRafał Miłecki 61dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 62dd4544f0SRafał Miłecki { 63dd4544f0SRafał Miłecki u32 val; 64dd4544f0SRafał Miłecki int i; 65dd4544f0SRafał Miłecki 66dd4544f0SRafał Miłecki if (!ring->mmio_base) 67dd4544f0SRafał Miłecki return; 68dd4544f0SRafał Miłecki 69dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 70dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 71dd4544f0SRafał Miłecki * implement whole loop here. 72dd4544f0SRafał Miłecki */ 73dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 74dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 75dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 76dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 77dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 78dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 79dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 80dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 81dd4544f0SRafał Miłecki i = 0; 82dd4544f0SRafał Miłecki break; 83dd4544f0SRafał Miłecki } 84dd4544f0SRafał Miłecki udelay(10); 85dd4544f0SRafał Miłecki } 86dd4544f0SRafał Miłecki if (i) 87dd4544f0SRafał Miłecki bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 88dd4544f0SRafał Miłecki ring->mmio_base, val); 89dd4544f0SRafał Miłecki 90dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 91dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 92dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 93dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 94dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 95dd4544f0SRafał Miłecki 10000)) { 96dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 97dd4544f0SRafał Miłecki ring->mmio_base); 98dd4544f0SRafał Miłecki udelay(300); 99dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 100dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 101dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n", 102dd4544f0SRafał Miłecki ring->mmio_base); 103dd4544f0SRafał Miłecki } 104dd4544f0SRafał Miłecki } 105dd4544f0SRafał Miłecki 106dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 107dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 108dd4544f0SRafał Miłecki { 109dd4544f0SRafał Miłecki u32 ctl; 110dd4544f0SRafał Miłecki 111dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 11256ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 11356ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 11456ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 11556ceecdeSHauke Mehrtens 11656ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 11756ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 11856ceecdeSHauke Mehrtens 11956ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 12056ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 12156ceecdeSHauke Mehrtens 12256ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 12356ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 12456ceecdeSHauke Mehrtens } 125dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 126dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 127dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 128dd4544f0SRafał Miłecki } 129dd4544f0SRafał Miłecki 1309cde9450SFelix Fietkau static void 1319cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1329cde9450SFelix Fietkau int i, int len, u32 ctl0) 1339cde9450SFelix Fietkau { 1349cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1359cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1369cde9450SFelix Fietkau u32 ctl1; 1379cde9450SFelix Fietkau 13829ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1399cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1409cde9450SFelix Fietkau 1419cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1429cde9450SFelix Fietkau 1439cde9450SFelix Fietkau slot = &ring->slots[i]; 1449cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1459cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1469cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1479cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1489cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1499cde9450SFelix Fietkau } 1509cde9450SFelix Fietkau 151dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 152dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 153dd4544f0SRafał Miłecki struct sk_buff *skb) 154dd4544f0SRafał Miłecki { 155dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 156dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 157b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 158b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1599cde9450SFelix Fietkau int nr_frags; 1609cde9450SFelix Fietkau u32 flags; 1619cde9450SFelix Fietkau int i; 162dd4544f0SRafał Miłecki 163dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 164dd4544f0SRafał Miłecki bgmac_err(bgmac, "Too long skb (%d)\n", skb->len); 1659cde9450SFelix Fietkau goto err_drop; 166dd4544f0SRafał Miłecki } 167dd4544f0SRafał Miłecki 1689cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1699cde9450SFelix Fietkau skb_checksum_help(skb); 1709cde9450SFelix Fietkau 1719cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1729cde9450SFelix Fietkau 173b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 174b38c83ddSFelix Fietkau * even when ring->end overflows 175b38c83ddSFelix Fietkau */ 176b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 177dd4544f0SRafał Miłecki bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n"); 178dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 179dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 180dd4544f0SRafał Miłecki } 181dd4544f0SRafał Miłecki 1829cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 183dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1849cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1859cde9450SFelix Fietkau goto err_dma_head; 1869cde9450SFelix Fietkau 1879cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1889cde9450SFelix Fietkau if (!nr_frags) 1899cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1909cde9450SFelix Fietkau 1919cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1929cde9450SFelix Fietkau flags = 0; 1939cde9450SFelix Fietkau 1949cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1959cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1969cde9450SFelix Fietkau int len = skb_frag_size(frag); 1979cde9450SFelix Fietkau 1989cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1999cde9450SFelix Fietkau slot = &ring->slots[index]; 2009cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 2019cde9450SFelix Fietkau len, DMA_TO_DEVICE); 2029cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 2039cde9450SFelix Fietkau goto err_dma; 2049cde9450SFelix Fietkau 2059cde9450SFelix Fietkau if (i == nr_frags - 1) 2069cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 2079cde9450SFelix Fietkau 2089cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 209dd4544f0SRafał Miłecki } 210dd4544f0SRafał Miłecki 2119cde9450SFelix Fietkau slot->skb = skb; 212b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 21349a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 21449a467b4SHauke Mehrtens 215dd4544f0SRafał Miłecki wmb(); 216dd4544f0SRafał Miłecki 217dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 218dd4544f0SRafał Miłecki * slot it should *not* read. 219dd4544f0SRafał Miłecki */ 220dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 2219900303eSRafał Miłecki ring->index_base + 222b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 223b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 224dd4544f0SRafał Miłecki 225b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 226dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 227dd4544f0SRafał Miłecki 228dd4544f0SRafał Miłecki return NETDEV_TX_OK; 229dd4544f0SRafał Miłecki 2309cde9450SFelix Fietkau err_dma: 2319cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2329cde9450SFelix Fietkau DMA_TO_DEVICE); 2339cde9450SFelix Fietkau 2349cde9450SFelix Fietkau while (i > 0) { 2359cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2369cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2379cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2389cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2399cde9450SFelix Fietkau 2409cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2419cde9450SFelix Fietkau } 2429cde9450SFelix Fietkau 2439cde9450SFelix Fietkau err_dma_head: 2449cde9450SFelix Fietkau bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n", 2459cde9450SFelix Fietkau ring->mmio_base); 2469cde9450SFelix Fietkau 2479cde9450SFelix Fietkau err_drop: 248dd4544f0SRafał Miłecki dev_kfree_skb(skb); 249dd4544f0SRafał Miłecki return NETDEV_TX_OK; 250dd4544f0SRafał Miłecki } 251dd4544f0SRafał Miłecki 252dd4544f0SRafał Miłecki /* Free transmitted packets */ 253dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 254dd4544f0SRafał Miłecki { 255dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 256dd4544f0SRafał Miłecki int empty_slot; 257dd4544f0SRafał Miłecki bool freed = false; 25849a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 259dd4544f0SRafał Miłecki 260dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 261dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 262dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2639900303eSRafał Miłecki empty_slot -= ring->index_base; 2649900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 265dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 266dd4544f0SRafał Miłecki 267b38c83ddSFelix Fietkau while (ring->start != ring->end) { 268b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 269b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 270d2b13233SFlorian Fainelli u32 ctl0, ctl1; 271b38c83ddSFelix Fietkau int len; 2729cde9450SFelix Fietkau 273b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 274b38c83ddSFelix Fietkau break; 2759cde9450SFelix Fietkau 276d2b13233SFlorian Fainelli ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0); 277b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 278b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 279d2b13233SFlorian Fainelli if (ctl0 & BGMAC_DESC_CTL0_SOF) 2809cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2819cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2829cde9450SFelix Fietkau DMA_TO_DEVICE); 2839cde9450SFelix Fietkau else 2849cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2859cde9450SFelix Fietkau DMA_TO_DEVICE); 286dd4544f0SRafał Miłecki 287dd4544f0SRafał Miłecki if (slot->skb) { 28849a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 28949a467b4SHauke Mehrtens pkts_compl++; 29049a467b4SHauke Mehrtens 291dd4544f0SRafał Miłecki /* Free memory! :) */ 292dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 293dd4544f0SRafał Miłecki slot->skb = NULL; 294dd4544f0SRafał Miłecki } 295dd4544f0SRafał Miłecki 2969cde9450SFelix Fietkau slot->dma_addr = 0; 297b38c83ddSFelix Fietkau ring->start++; 298dd4544f0SRafał Miłecki freed = true; 299dd4544f0SRafał Miłecki } 300dd4544f0SRafał Miłecki 3019cde9450SFelix Fietkau if (!pkts_compl) 3029cde9450SFelix Fietkau return; 3039cde9450SFelix Fietkau 30449a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 30549a467b4SHauke Mehrtens 3069cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 307dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 308dd4544f0SRafał Miłecki } 309dd4544f0SRafał Miłecki 310dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 311dd4544f0SRafał Miłecki { 312dd4544f0SRafał Miłecki if (!ring->mmio_base) 313dd4544f0SRafał Miłecki return; 314dd4544f0SRafał Miłecki 315dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 316dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 317dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 318dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 319dd4544f0SRafał Miłecki 10000)) 320dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n", 321dd4544f0SRafał Miłecki ring->mmio_base); 322dd4544f0SRafał Miłecki } 323dd4544f0SRafał Miłecki 324dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 325dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 326dd4544f0SRafał Miłecki { 327dd4544f0SRafał Miłecki u32 ctl; 328dd4544f0SRafał Miłecki 329dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 33056ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 33156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 33256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 33356ceecdeSHauke Mehrtens 33456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 33556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 33656ceecdeSHauke Mehrtens 33756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 33856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 33956ceecdeSHauke Mehrtens } 340dd4544f0SRafał Miłecki ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 341dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 342dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 343dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 344dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 345dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 346dd4544f0SRafał Miłecki } 347dd4544f0SRafał Miłecki 348dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 349dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 350dd4544f0SRafał Miłecki { 351dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 352b757a62eSNathan Hintz dma_addr_t dma_addr; 353dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 35445c9b3c0SFelix Fietkau void *buf; 355dd4544f0SRafał Miłecki 356dd4544f0SRafał Miłecki /* Alloc skb */ 35745c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 35845c9b3c0SFelix Fietkau if (!buf) 359dd4544f0SRafał Miłecki return -ENOMEM; 360dd4544f0SRafał Miłecki 361dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3624b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 363dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 364dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 365dd4544f0SRafał Miłecki 366dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3674b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3684b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 369b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 370dd4544f0SRafał Miłecki bgmac_err(bgmac, "DMA mapping error\n"); 37145c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 372dd4544f0SRafał Miłecki return -ENOMEM; 373dd4544f0SRafał Miłecki } 374b757a62eSNathan Hintz 375b757a62eSNathan Hintz /* Update the slot */ 37645c9b3c0SFelix Fietkau slot->buf = buf; 377b757a62eSNathan Hintz slot->dma_addr = dma_addr; 378b757a62eSNathan Hintz 379dd4544f0SRafał Miłecki return 0; 380dd4544f0SRafał Miłecki } 381dd4544f0SRafał Miłecki 3824668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3834668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3844668ae1fSFelix Fietkau { 3854668ae1fSFelix Fietkau dma_wmb(); 3864668ae1fSFelix Fietkau 3874668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3884668ae1fSFelix Fietkau ring->index_base + 3894668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3904668ae1fSFelix Fietkau } 3914668ae1fSFelix Fietkau 392d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 393d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 394d549c76bSRafał Miłecki { 395d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 396d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 397d549c76bSRafał Miłecki 39829ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 399d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 400d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 401d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 402d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 403d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 404d549c76bSRafał Miłecki */ 405d549c76bSRafał Miłecki 406d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 407d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 408d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 409d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 4104668ae1fSFelix Fietkau 4114668ae1fSFelix Fietkau ring->end = desc_idx; 412d549c76bSRafał Miłecki } 413d549c76bSRafał Miłecki 41456faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 41556faacd0SFelix Fietkau struct bgmac_slot_info *slot) 41656faacd0SFelix Fietkau { 41756faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 41856faacd0SFelix Fietkau 41956faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 42056faacd0SFelix Fietkau DMA_FROM_DEVICE); 42156faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 42256faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 42356faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 42456faacd0SFelix Fietkau DMA_FROM_DEVICE); 42556faacd0SFelix Fietkau } 42656faacd0SFelix Fietkau 427dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 428dd4544f0SRafał Miłecki int weight) 429dd4544f0SRafał Miłecki { 430dd4544f0SRafał Miłecki u32 end_slot; 431dd4544f0SRafał Miłecki int handled = 0; 432dd4544f0SRafał Miłecki 433dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 434dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4359900303eSRafał Miłecki end_slot -= ring->index_base; 4369900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 437dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 438dd4544f0SRafał Miłecki 4394668ae1fSFelix Fietkau while (ring->start != end_slot) { 440dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 441dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4424b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 44345c9b3c0SFelix Fietkau struct sk_buff *skb; 44445c9b3c0SFelix Fietkau void *buf = slot->buf; 44556faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 446dd4544f0SRafał Miłecki u16 len, flags; 447dd4544f0SRafał Miłecki 44856faacd0SFelix Fietkau do { 44956faacd0SFelix Fietkau /* Prepare new skb as replacement */ 45056faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 45156faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 45256faacd0SFelix Fietkau break; 45356faacd0SFelix Fietkau } 45456faacd0SFelix Fietkau 455dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 45656faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 457dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 458dd4544f0SRafał Miłecki 459dd4544f0SRafał Miłecki /* Get info from the header */ 460dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 461dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 462dd4544f0SRafał Miłecki 463dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 464dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 465dd4544f0SRafał Miłecki bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n", 466dd4544f0SRafał Miłecki ring->start); 46756faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 46892b9ccd3SRafał Miłecki break; 46992b9ccd3SRafał Miłecki } 47092b9ccd3SRafał Miłecki 4716a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 4726a6c7084SFelix Fietkau bgmac_err(bgmac, "Found oversized packet at slot %d, DMA issue!\n", 4736a6c7084SFelix Fietkau ring->start); 4746a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4756a6c7084SFelix Fietkau break; 4766a6c7084SFelix Fietkau } 4776a6c7084SFelix Fietkau 47802e71127SHauke Mehrtens /* Omit CRC. */ 47902e71127SHauke Mehrtens len -= ETH_FCS_LEN; 48002e71127SHauke Mehrtens 48145c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 482750afbf8SDavid S. Miller if (unlikely(!skb)) { 483f1640c3dSwangweidong bgmac_err(bgmac, "build_skb failed\n"); 484f1640c3dSwangweidong put_page(virt_to_head_page(buf)); 485f1640c3dSwangweidong break; 486f1640c3dSwangweidong } 4874b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4884b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4894b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4904b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 49192b9ccd3SRafał Miłecki 49292b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 49392b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 49445c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 49592b9ccd3SRafał Miłecki handled++; 49692b9ccd3SRafał Miłecki } while (0); 49792b9ccd3SRafał Miłecki 49856faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 49956faacd0SFelix Fietkau 500dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 501dd4544f0SRafał Miłecki ring->start = 0; 502dd4544f0SRafał Miłecki 503dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 504dd4544f0SRafał Miłecki break; 505dd4544f0SRafał Miłecki } 506dd4544f0SRafał Miłecki 5074668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 5084668ae1fSFelix Fietkau 509dd4544f0SRafał Miłecki return handled; 510dd4544f0SRafał Miłecki } 511dd4544f0SRafał Miłecki 512dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 513dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 514dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 515dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 516dd4544f0SRafał Miłecki { 517dd4544f0SRafał Miłecki switch (ring_type) { 518dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 519dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 520dd4544f0SRafał Miłecki 0xff0); 521dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 522dd4544f0SRafał Miłecki return true; 523dd4544f0SRafał Miłecki break; 524dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 525dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 526dd4544f0SRafał Miłecki 0xff0); 527dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 528dd4544f0SRafał Miłecki return true; 529dd4544f0SRafał Miłecki break; 530dd4544f0SRafał Miłecki } 531dd4544f0SRafał Miłecki return false; 532dd4544f0SRafał Miłecki } 533dd4544f0SRafał Miłecki 53445c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 535dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 536dd4544f0SRafał Miłecki { 537dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 5389cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 539dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 540dd4544f0SRafał Miłecki int i; 541dd4544f0SRafał Miłecki 54229ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5439cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5449cde9450SFelix Fietkau 545dd4544f0SRafał Miłecki slot = &ring->slots[i]; 546dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5479cde9450SFelix Fietkau 5489cde9450SFelix Fietkau if (!slot->dma_addr) 5499cde9450SFelix Fietkau continue; 5509cde9450SFelix Fietkau 5519cde9450SFelix Fietkau if (slot->skb) 5529cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5539cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5549cde9450SFelix Fietkau else 5559cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5569cde9450SFelix Fietkau len, DMA_TO_DEVICE); 557dd4544f0SRafał Miłecki } 55845c9b3c0SFelix Fietkau } 559dd4544f0SRafał Miłecki 56045c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 56145c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 56245c9b3c0SFelix Fietkau { 56345c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 56445c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 56545c9b3c0SFelix Fietkau int i; 56645c9b3c0SFelix Fietkau 56729ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 56845c9b3c0SFelix Fietkau slot = &ring->slots[i]; 56956faacd0SFelix Fietkau if (!slot->dma_addr) 57045c9b3c0SFelix Fietkau continue; 57145c9b3c0SFelix Fietkau 57245c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 57345c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 57445c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 57545c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 57656faacd0SFelix Fietkau slot->dma_addr = 0; 57745c9b3c0SFelix Fietkau } 57845c9b3c0SFelix Fietkau } 57945c9b3c0SFelix Fietkau 58045c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 58129ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 58229ba877eSFelix Fietkau int num_slots) 58345c9b3c0SFelix Fietkau { 58445c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 58545c9b3c0SFelix Fietkau int size; 58645c9b3c0SFelix Fietkau 58745c9b3c0SFelix Fietkau if (!ring->cpu_base) 58845c9b3c0SFelix Fietkau return; 58945c9b3c0SFelix Fietkau 590dd4544f0SRafał Miłecki /* Free ring of descriptors */ 59129ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 592dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 593dd4544f0SRafał Miłecki ring->dma_base); 594dd4544f0SRafał Miłecki } 595dd4544f0SRafał Miłecki 59674b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 59774b6f291SFelix Fietkau { 59874b6f291SFelix Fietkau int i; 59974b6f291SFelix Fietkau 60074b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 60174b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 60274b6f291SFelix Fietkau 60374b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 60474b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 60574b6f291SFelix Fietkau } 60674b6f291SFelix Fietkau 607dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 608dd4544f0SRafał Miłecki { 609dd4544f0SRafał Miłecki int i; 610dd4544f0SRafał Miłecki 61174b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 61229ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 61329ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 61474b6f291SFelix Fietkau 61574b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 61629ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 61729ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 61845c9b3c0SFelix Fietkau } 619dd4544f0SRafał Miłecki 620dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 621dd4544f0SRafał Miłecki { 622dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 623dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 624dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 625dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 626dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 627dd4544f0SRafał Miłecki int err; 628dd4544f0SRafał Miłecki int i; 629dd4544f0SRafał Miłecki 630dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 631dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 632dd4544f0SRafał Miłecki 633dd4544f0SRafał Miłecki if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) { 634dd4544f0SRafał Miłecki bgmac_err(bgmac, "Core does not report 64-bit DMA\n"); 635dd4544f0SRafał Miłecki return -ENOTSUPP; 636dd4544f0SRafał Miłecki } 637dd4544f0SRafał Miłecki 638dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 639dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 640dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 641dd4544f0SRafał Miłecki 642dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 64329ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 644dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 645dd4544f0SRafał Miłecki &ring->dma_base, 646dd4544f0SRafał Miłecki GFP_KERNEL); 647dd4544f0SRafał Miłecki if (!ring->cpu_base) { 648dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n", 649dd4544f0SRafał Miłecki ring->mmio_base); 650dd4544f0SRafał Miłecki goto err_dma_free; 651dd4544f0SRafał Miłecki } 652dd4544f0SRafał Miłecki 6539900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6549900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6559900303eSRafał Miłecki if (ring->unaligned) 6569900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6579900303eSRafał Miłecki else 6589900303eSRafał Miłecki ring->index_base = 0; 6599900303eSRafał Miłecki 660dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 661dd4544f0SRafał Miłecki } 662dd4544f0SRafał Miłecki 663dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 664dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 665dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 666dd4544f0SRafał Miłecki 667dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 66829ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 669dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 670dd4544f0SRafał Miłecki &ring->dma_base, 671dd4544f0SRafał Miłecki GFP_KERNEL); 672dd4544f0SRafał Miłecki if (!ring->cpu_base) { 673dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n", 674dd4544f0SRafał Miłecki ring->mmio_base); 675dd4544f0SRafał Miłecki err = -ENOMEM; 676dd4544f0SRafał Miłecki goto err_dma_free; 677dd4544f0SRafał Miłecki } 678dd4544f0SRafał Miłecki 6799900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6809900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6819900303eSRafał Miłecki if (ring->unaligned) 6829900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6839900303eSRafał Miłecki else 6849900303eSRafał Miłecki ring->index_base = 0; 685dd4544f0SRafał Miłecki } 686dd4544f0SRafał Miłecki 687dd4544f0SRafał Miłecki return 0; 688dd4544f0SRafał Miłecki 689dd4544f0SRafał Miłecki err_dma_free: 690dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 691dd4544f0SRafał Miłecki return -ENOMEM; 692dd4544f0SRafał Miłecki } 693dd4544f0SRafał Miłecki 69474b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 695dd4544f0SRafał Miłecki { 696dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 69774b6f291SFelix Fietkau int i, err; 698dd4544f0SRafał Miłecki 699dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 700dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 701dd4544f0SRafał Miłecki 7029900303eSRafał Miłecki if (!ring->unaligned) 703dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 704dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 705dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 706dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 707dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7089900303eSRafał Miłecki if (ring->unaligned) 7099900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 710dd4544f0SRafał Miłecki 711dd4544f0SRafał Miłecki ring->start = 0; 712dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 713dd4544f0SRafał Miłecki } 714dd4544f0SRafał Miłecki 715dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 71670a737b7SRafał Miłecki int j; 71770a737b7SRafał Miłecki 718dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 719dd4544f0SRafał Miłecki 7209900303eSRafał Miłecki if (!ring->unaligned) 721dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 722dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 723dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 724dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 725dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7269900303eSRafał Miłecki if (ring->unaligned) 7279900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 728dd4544f0SRafał Miłecki 7294668ae1fSFelix Fietkau ring->start = 0; 7304668ae1fSFelix Fietkau ring->end = 0; 73129ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 73274b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 73374b6f291SFelix Fietkau if (err) 73474b6f291SFelix Fietkau goto error; 73574b6f291SFelix Fietkau 736d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 73774b6f291SFelix Fietkau } 738dd4544f0SRafał Miłecki 7394668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 740dd4544f0SRafał Miłecki } 74174b6f291SFelix Fietkau 74274b6f291SFelix Fietkau return 0; 74374b6f291SFelix Fietkau 74474b6f291SFelix Fietkau error: 74574b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 74674b6f291SFelix Fietkau return err; 747dd4544f0SRafał Miłecki } 748dd4544f0SRafał Miłecki 749dd4544f0SRafał Miłecki /************************************************** 750dd4544f0SRafał Miłecki * PHY ops 751dd4544f0SRafał Miłecki **************************************************/ 752dd4544f0SRafał Miłecki 753217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg) 754dd4544f0SRafał Miłecki { 755dd4544f0SRafał Miłecki struct bcma_device *core; 756dd4544f0SRafał Miłecki u16 phy_access_addr; 757dd4544f0SRafał Miłecki u16 phy_ctl_addr; 758dd4544f0SRafał Miłecki u32 tmp; 759dd4544f0SRafał Miłecki 760dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK); 761dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK); 762dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT); 763dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK); 764dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT); 765dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE); 766dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START); 767dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK); 768dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK); 769dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT); 770dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE); 771dd4544f0SRafał Miłecki 772dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 773dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 774dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 775dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 776dd4544f0SRafał Miłecki } else { 777dd4544f0SRafał Miłecki core = bgmac->core; 778dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 779dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 780dd4544f0SRafał Miłecki } 781dd4544f0SRafał Miłecki 782dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 783dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 784dd4544f0SRafał Miłecki tmp |= phyaddr; 785dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 786dd4544f0SRafał Miłecki 787dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 788dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 789dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 790dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 791dd4544f0SRafał Miłecki 792dd4544f0SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 793dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n", 794dd4544f0SRafał Miłecki phyaddr, reg); 795dd4544f0SRafał Miłecki return 0xffff; 796dd4544f0SRafał Miłecki } 797dd4544f0SRafał Miłecki 798dd4544f0SRafał Miłecki return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK; 799dd4544f0SRafał Miłecki } 800dd4544f0SRafał Miłecki 801dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */ 802217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value) 803dd4544f0SRafał Miłecki { 804dd4544f0SRafał Miłecki struct bcma_device *core; 805dd4544f0SRafał Miłecki u16 phy_access_addr; 806dd4544f0SRafał Miłecki u16 phy_ctl_addr; 807dd4544f0SRafał Miłecki u32 tmp; 808dd4544f0SRafał Miłecki 809dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 810dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 811dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 812dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 813dd4544f0SRafał Miłecki } else { 814dd4544f0SRafał Miłecki core = bgmac->core; 815dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 816dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 817dd4544f0SRafał Miłecki } 818dd4544f0SRafał Miłecki 819dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 820dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 821dd4544f0SRafał Miłecki tmp |= phyaddr; 822dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 823dd4544f0SRafał Miłecki 824dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO); 825dd4544f0SRafał Miłecki if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO) 826dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Error setting MDIO int\n"); 827dd4544f0SRafał Miłecki 828dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 829dd4544f0SRafał Miłecki tmp |= BGMAC_PA_WRITE; 830dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 831dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 832dd4544f0SRafał Miłecki tmp |= value; 833dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 834dd4544f0SRafał Miłecki 835217a55a3SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 836dd4544f0SRafał Miłecki bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n", 837dd4544f0SRafał Miłecki phyaddr, reg); 838217a55a3SRafał Miłecki return -ETIMEDOUT; 839217a55a3SRafał Miłecki } 840217a55a3SRafał Miłecki 841217a55a3SRafał Miłecki return 0; 842dd4544f0SRafał Miłecki } 843dd4544f0SRafał Miłecki 844dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */ 845dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac) 846dd4544f0SRafał Miłecki { 847dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 848dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 849dd4544f0SRafał Miłecki u8 i; 850dd4544f0SRafał Miłecki 851dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5356) { 852dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 853dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x008b); 854dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x15, 0x0100); 855dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 856dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x12, 0x2aaa); 857dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 858dd4544f0SRafał Miłecki } 859dd4544f0SRafał Miłecki } 860dd4544f0SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) || 861dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) || 862dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) { 863dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0); 864dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0); 865dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 866dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 867dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5284); 868dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 869dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x0010); 870dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 871dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5296); 872dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x1073); 873dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9073); 874dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x52b6); 875dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9273); 876dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 877dd4544f0SRafał Miłecki } 878dd4544f0SRafał Miłecki } 879dd4544f0SRafał Miłecki } 880dd4544f0SRafał Miłecki 881dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */ 882dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac) 883dd4544f0SRafał Miłecki { 884dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_NOREGS) 885dd4544f0SRafał Miłecki return; 886dd4544f0SRafał Miłecki 8875322dbf0SRafał Miłecki bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET); 888dd4544f0SRafał Miłecki udelay(100); 8895322dbf0SRafał Miłecki if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET) 890dd4544f0SRafał Miłecki bgmac_err(bgmac, "PHY reset failed\n"); 891dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 892dd4544f0SRafał Miłecki } 893dd4544f0SRafał Miłecki 894dd4544f0SRafał Miłecki /************************************************** 895dd4544f0SRafał Miłecki * Chip ops 896dd4544f0SRafał Miłecki **************************************************/ 897dd4544f0SRafał Miłecki 898dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 899dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 900dd4544f0SRafał Miłecki */ 901dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 902dd4544f0SRafał Miłecki bool force) 903dd4544f0SRafał Miłecki { 904dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 905dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 906dd4544f0SRafał Miłecki 90748e07fbeSHauke Mehrtens bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 908dd4544f0SRafał Miłecki udelay(2); 909dd4544f0SRafał Miłecki 910dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 911dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 912dd4544f0SRafał Miłecki 91348e07fbeSHauke Mehrtens bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 914dd4544f0SRafał Miłecki udelay(2); 915dd4544f0SRafał Miłecki } 916dd4544f0SRafał Miłecki 9174e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 9184e209001SHauke Mehrtens { 9194e209001SHauke Mehrtens u32 tmp; 9204e209001SHauke Mehrtens 9214e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 9224e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 9234e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 9244e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 9254e209001SHauke Mehrtens } 9264e209001SHauke Mehrtens 927c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 928c6edfe10SHauke Mehrtens { 929c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 930c6edfe10SHauke Mehrtens 931c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 932e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 933c6edfe10SHauke Mehrtens else 934e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 935c6edfe10SHauke Mehrtens } 936c6edfe10SHauke Mehrtens 937dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 938dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 939dd4544f0SRafał Miłecki { 940dd4544f0SRafał Miłecki int i; 941dd4544f0SRafał Miłecki 942dd4544f0SRafał Miłecki if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) { 943dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 944dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 945dd4544f0SRafał Miłecki bgmac_read(bgmac, 946dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 947dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 948dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 949dd4544f0SRafał Miłecki bgmac_read(bgmac, 950dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 951dd4544f0SRafał Miłecki } 952dd4544f0SRafał Miłecki 953dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 954dd4544f0SRafał Miłecki } 955dd4544f0SRafał Miłecki #endif 956dd4544f0SRafał Miłecki 957dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 958dd4544f0SRafał Miłecki { 959dd4544f0SRafał Miłecki int i; 960dd4544f0SRafał Miłecki 961dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) 962dd4544f0SRafał Miłecki return; 963dd4544f0SRafał Miłecki 964dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 965dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 966dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 967dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 968dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 969dd4544f0SRafał Miłecki } 970dd4544f0SRafał Miłecki 971dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 9725824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 973dd4544f0SRafał Miłecki { 974dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 975dd4544f0SRafał Miłecki u32 set = 0; 976dd4544f0SRafał Miłecki 9775824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 9785824d2d1SRafał Miłecki case SPEED_10: 979dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 9805824d2d1SRafał Miłecki break; 9815824d2d1SRafał Miłecki case SPEED_100: 982dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 9835824d2d1SRafał Miłecki break; 9845824d2d1SRafał Miłecki case SPEED_1000: 985dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 9865824d2d1SRafał Miłecki break; 9876df4aff9SHauke Mehrtens case SPEED_2500: 9886df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 9896df4aff9SHauke Mehrtens break; 9905824d2d1SRafał Miłecki default: 9915824d2d1SRafał Miłecki bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed); 9925824d2d1SRafał Miłecki } 9935824d2d1SRafał Miłecki 9945824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 995dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 9965824d2d1SRafał Miłecki 997dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 998dd4544f0SRafał Miłecki } 999dd4544f0SRafał Miłecki 1000dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 1001dd4544f0SRafał Miłecki { 10026df4aff9SHauke Mehrtens struct bcma_device *core = bgmac->core; 10036df4aff9SHauke Mehrtens u8 imode; 10046df4aff9SHauke Mehrtens 1005387b75f8SRafał Miłecki if (bgmac_is_bcm4707_family(bgmac)) { 10066df4aff9SHauke Mehrtens bcma_awrite32(core, BCMA_IOCTL, 10076df4aff9SHauke Mehrtens bcma_aread32(core, BCMA_IOCTL) | 0x40 | 10086df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 10096df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 10106df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 10116df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 10126df4aff9SHauke Mehrtens } else { 10136df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 10146df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 1015dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 10165824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 10175824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 10185824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 1019dd4544f0SRafał Miłecki } 1020dd4544f0SRafał Miłecki } 10216df4aff9SHauke Mehrtens } 1022dd4544f0SRafał Miłecki 1023dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 1024dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 1025dd4544f0SRafał Miłecki { 1026dd4544f0SRafał Miłecki struct bcma_device *core = bgmac->core; 1027dd4544f0SRafał Miłecki struct bcma_bus *bus = core->bus; 1028dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bus->chipinfo; 10296df4aff9SHauke Mehrtens u32 flags; 1030dd4544f0SRafał Miłecki u32 iost; 1031dd4544f0SRafał Miłecki int i; 1032dd4544f0SRafał Miłecki 1033dd4544f0SRafał Miłecki if (bcma_core_is_enabled(core)) { 1034dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 1035dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 1036dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 1037dd4544f0SRafał Miłecki } 1038dd4544f0SRafał Miłecki 1039dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 1040dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 1041dd4544f0SRafał Miłecki 1042dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1043dd4544f0SRafał Miłecki udelay(1); 1044dd4544f0SRafał Miłecki 1045dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 1046dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 1047dd4544f0SRafał Miłecki 1048dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 1049dd4544f0SRafał Miłecki } 1050dd4544f0SRafał Miłecki 1051dd4544f0SRafał Miłecki iost = bcma_aread32(core, BCMA_IOST); 10521a0ab767SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 1053dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10541a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) 1055dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 1056dd4544f0SRafał Miłecki 10579e4e6206SRafał Miłecki /* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */ 10589e4e6206SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM4707 && 10599e4e6206SRafał Miłecki ci->id != BCMA_CHIP_ID_BCM47094) { 10606df4aff9SHauke Mehrtens flags = 0; 1061dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 1062dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 1063dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 1064dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 1065dd4544f0SRafał Miłecki } 1066dd4544f0SRafał Miłecki bcma_core_enable(core, flags); 10676df4aff9SHauke Mehrtens } 1068dd4544f0SRafał Miłecki 10696df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 1070387b75f8SRafał Miłecki if (core->id.rev > 2 && !bgmac_is_bcm4707_family(bgmac)) { 10711a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 10721a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 10731a0ab767SRafał Miłecki bgmac_wait_value(bgmac->core, BCMA_CLKCTLST, 10741a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 10751a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 1076dd4544f0SRafał Miłecki 1000); 1077dd4544f0SRafał Miłecki } 1078dd4544f0SRafał Miłecki 10791a0ab767SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 10801a0ab767SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1081dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) { 1082dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 1083dd4544f0SRafał Miłecki u8 et_swtype = 0; 1084dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 10856a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 10863647268dSHauke Mehrtens char buf[4]; 1087dd4544f0SRafał Miłecki 10883647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 1089dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 1090dd4544f0SRafał Miłecki bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n", 1091dd4544f0SRafał Miłecki buf); 1092dd4544f0SRafał Miłecki et_swtype &= 0x0f; 1093dd4544f0SRafał Miłecki et_swtype <<= 4; 1094dd4544f0SRafał Miłecki sw_type = et_swtype; 10951a0ab767SRafał Miłecki } else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) { 1096dd4544f0SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 10971a0ab767SRafał Miłecki } else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 10981a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10991a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) { 1100b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 1101b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 1102dd4544f0SRafał Miłecki } 1103dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 1, 1104dd4544f0SRafał Miłecki ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 1105dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 1106dd4544f0SRafał Miłecki sw_type); 1107dd4544f0SRafał Miłecki } 1108dd4544f0SRafał Miłecki 1109dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 1110dd4544f0SRafał Miłecki bcma_awrite32(core, BCMA_IOCTL, 1111dd4544f0SRafał Miłecki bcma_aread32(core, BCMA_IOCTL) & 1112dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 1113dd4544f0SRafał Miłecki 1114dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 1115dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 1116dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 1117dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 1118dd4544f0SRafał Miłecki */ 1119dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 1120dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 1121dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 1122dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 1123dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 1124dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 1125dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 1126dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1127dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 1128dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 1129dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 1130dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 1131dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1132dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1133dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1134dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1135dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 113648e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(core->id.rev), 1137dd4544f0SRafał Miłecki false); 1138d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1139d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1140dd4544f0SRafał Miłecki 1141dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1142dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT) 1143dd4544f0SRafał Miłecki bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0, 1144dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1145dd4544f0SRafał Miłecki else 1146dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1147dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 1148dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 1149dd4544f0SRafał Miłecki 115049a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1151dd4544f0SRafał Miłecki } 1152dd4544f0SRafał Miłecki 1153dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1154dd4544f0SRafał Miłecki { 1155dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1156dd4544f0SRafał Miłecki } 1157dd4544f0SRafał Miłecki 1158dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1159dd4544f0SRafał Miłecki { 1160dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 11614160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1162dd4544f0SRafał Miłecki } 1163dd4544f0SRafał Miłecki 1164dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1165dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1166dd4544f0SRafał Miłecki { 1167dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 1168dd4544f0SRafał Miłecki u32 cmdcfg; 1169dd4544f0SRafał Miłecki u32 mode; 1170dd4544f0SRafał Miłecki u32 rxq_ctl; 1171dd4544f0SRafał Miłecki u32 fl_ctl; 1172dd4544f0SRafał Miłecki u16 bp_clk; 1173dd4544f0SRafał Miłecki u8 mdp; 1174dd4544f0SRafał Miłecki 1175dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1176dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 117748e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(bgmac->core->id.rev), true); 1178dd4544f0SRafał Miłecki udelay(2); 1179dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1180dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1181dd4544f0SRafał Miłecki 1182dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1183dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1184dd4544f0SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0) 1185dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1186dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2) 1187dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0, 1188dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1189dd4544f0SRafał Miłecki 1190dd4544f0SRafał Miłecki switch (ci->id) { 1191dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM5357: 1192dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4749: 1193dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM53572: 1194dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4716: 1195dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM47162: 1196dd4544f0SRafał Miłecki fl_ctl = 0x03cb04cb; 1197dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 1198dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1199dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) 1200dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1201dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1202dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1203dd4544f0SRafał Miłecki break; 1204dd4544f0SRafał Miłecki } 1205dd4544f0SRafał Miłecki 1206387b75f8SRafał Miłecki if (!bgmac_is_bcm4707_family(bgmac)) { 1207dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1208dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 12096df4aff9SHauke Mehrtens bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 12106df4aff9SHauke Mehrtens 1000000; 1211dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1212dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1213dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1214dd4544f0SRafał Miłecki } 12156df4aff9SHauke Mehrtens } 1216dd4544f0SRafał Miłecki 1217dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 121874b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1219dd4544f0SRafał Miłecki { 1220dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1221dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1222dd4544f0SRafał Miłecki 1223dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1224dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1225dd4544f0SRafał Miłecki 1226c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1227dd4544f0SRafał Miłecki 12284e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1229dd4544f0SRafał Miłecki 1230dd4544f0SRafał Miłecki if (bgmac->loopback) 1231e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1232dd4544f0SRafał Miłecki else 1233e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1234dd4544f0SRafał Miłecki 1235dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1236dd4544f0SRafał Miłecki 1237dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1238dd4544f0SRafał Miłecki 1239dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1240dd4544f0SRafał Miłecki } 1241dd4544f0SRafał Miłecki 1242dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1243dd4544f0SRafał Miłecki { 1244dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1245dd4544f0SRafał Miłecki 1246dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1247dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1248dd4544f0SRafał Miłecki 1249dd4544f0SRafał Miłecki if (!int_status) 1250dd4544f0SRafał Miłecki return IRQ_NONE; 1251dd4544f0SRafał Miłecki 1252eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1253eb64e292SFelix Fietkau if (int_status) 1254eb64e292SFelix Fietkau bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", int_status); 1255dd4544f0SRafał Miłecki 1256dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1257dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1258dd4544f0SRafał Miłecki 1259dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1260dd4544f0SRafał Miłecki 1261dd4544f0SRafał Miłecki return IRQ_HANDLED; 1262dd4544f0SRafał Miłecki } 1263dd4544f0SRafał Miłecki 1264dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1265dd4544f0SRafał Miłecki { 1266dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1267dd4544f0SRafał Miłecki int handled = 0; 1268dd4544f0SRafał Miłecki 1269eb64e292SFelix Fietkau /* Ack */ 1270eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1271dd4544f0SRafał Miłecki 1272eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1273eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1274dd4544f0SRafał Miłecki 1275eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1276eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1277e580267dSRafał Miłecki return weight; 1278dd4544f0SRafał Miłecki 127943f159c6SHauke Mehrtens if (handled < weight) { 1280dd4544f0SRafał Miłecki napi_complete(napi); 1281dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 128243f159c6SHauke Mehrtens } 1283dd4544f0SRafał Miłecki 1284dd4544f0SRafał Miłecki return handled; 1285dd4544f0SRafał Miłecki } 1286dd4544f0SRafał Miłecki 1287dd4544f0SRafał Miłecki /************************************************** 1288dd4544f0SRafał Miłecki * net_device_ops 1289dd4544f0SRafał Miłecki **************************************************/ 1290dd4544f0SRafał Miłecki 1291dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1292dd4544f0SRafał Miłecki { 1293dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1294dd4544f0SRafał Miłecki int err = 0; 1295dd4544f0SRafał Miłecki 1296dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 129774b6f291SFelix Fietkau 129874b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 129974b6f291SFelix Fietkau if (err) 130074b6f291SFelix Fietkau return err; 130174b6f291SFelix Fietkau 1302dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 130374b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1304dd4544f0SRafał Miłecki 1305dd4544f0SRafał Miłecki err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED, 1306dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1307dd4544f0SRafał Miłecki if (err < 0) { 1308dd4544f0SRafał Miłecki bgmac_err(bgmac, "IRQ request error: %d!\n", err); 130974b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 131074b6f291SFelix Fietkau return err; 1311dd4544f0SRafał Miłecki } 1312dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1313dd4544f0SRafał Miłecki 13144e34da4dSRafał Miłecki phy_start(bgmac->phy_dev); 13154e34da4dSRafał Miłecki 1316dd4544f0SRafał Miłecki netif_carrier_on(net_dev); 1317*c3897f2aSFlorian Fainelli 1318*c3897f2aSFlorian Fainelli netif_start_queue(net_dev); 1319*c3897f2aSFlorian Fainelli 132074b6f291SFelix Fietkau return 0; 1321dd4544f0SRafał Miłecki } 1322dd4544f0SRafał Miłecki 1323dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1324dd4544f0SRafał Miłecki { 1325dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1326dd4544f0SRafał Miłecki 1327dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1328dd4544f0SRafał Miłecki 13294e34da4dSRafał Miłecki phy_stop(bgmac->phy_dev); 13304e34da4dSRafał Miłecki 1331dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1332dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1333dd4544f0SRafał Miłecki free_irq(bgmac->core->irq, net_dev); 1334dd4544f0SRafał Miłecki 1335dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 133674b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1337dd4544f0SRafał Miłecki 1338dd4544f0SRafał Miłecki return 0; 1339dd4544f0SRafał Miłecki } 1340dd4544f0SRafał Miłecki 1341dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1342dd4544f0SRafał Miłecki struct net_device *net_dev) 1343dd4544f0SRafał Miłecki { 1344dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1345dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1346dd4544f0SRafał Miłecki 1347dd4544f0SRafał Miłecki /* No QOS support yet */ 1348dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1349dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1350dd4544f0SRafał Miłecki } 1351dd4544f0SRafał Miłecki 13524e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 13534e209001SHauke Mehrtens { 13544e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 13554e209001SHauke Mehrtens int ret; 13564e209001SHauke Mehrtens 13574e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 13584e209001SHauke Mehrtens if (ret < 0) 13594e209001SHauke Mehrtens return ret; 13604e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, (u8 *)addr); 13614e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 13624e209001SHauke Mehrtens return 0; 13634e209001SHauke Mehrtens } 13644e209001SHauke Mehrtens 1365dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1366dd4544f0SRafał Miłecki { 1367dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1368dd4544f0SRafał Miłecki 1369dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 137069c58852SHauke Mehrtens return -EINVAL; 137169c58852SHauke Mehrtens 137269c58852SHauke Mehrtens return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd); 1373dd4544f0SRafał Miłecki } 1374dd4544f0SRafał Miłecki 1375dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1376dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1377dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1378dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1379c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 13804e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1381522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1382dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1383dd4544f0SRafał Miłecki }; 1384dd4544f0SRafał Miłecki 1385dd4544f0SRafał Miłecki /************************************************** 1386dd4544f0SRafał Miłecki * ethtool_ops 1387dd4544f0SRafał Miłecki **************************************************/ 1388dd4544f0SRafał Miłecki 1389dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev, 1390dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1391dd4544f0SRafał Miłecki { 1392dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1393dd4544f0SRafał Miłecki 13945824d2d1SRafał Miłecki return phy_ethtool_gset(bgmac->phy_dev, cmd); 1395dd4544f0SRafał Miłecki } 1396dd4544f0SRafał Miłecki 1397dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev, 1398dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1399dd4544f0SRafał Miłecki { 1400dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1401dd4544f0SRafał Miłecki 14025824d2d1SRafał Miłecki return phy_ethtool_sset(bgmac->phy_dev, cmd); 1403dd4544f0SRafał Miłecki } 1404dd4544f0SRafał Miłecki 1405dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1406dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1407dd4544f0SRafał Miłecki { 1408dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1409dd4544f0SRafał Miłecki strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info)); 1410dd4544f0SRafał Miłecki } 1411dd4544f0SRafał Miłecki 1412dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1413dd4544f0SRafał Miłecki .get_settings = bgmac_get_settings, 14145824d2d1SRafał Miłecki .set_settings = bgmac_set_settings, 1415dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1416dd4544f0SRafał Miłecki }; 1417dd4544f0SRafał Miłecki 1418dd4544f0SRafał Miłecki /************************************************** 141911e5e76eSRafał Miłecki * MII 142011e5e76eSRafał Miłecki **************************************************/ 142111e5e76eSRafał Miłecki 142211e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum) 142311e5e76eSRafał Miłecki { 142411e5e76eSRafał Miłecki return bgmac_phy_read(bus->priv, mii_id, regnum); 142511e5e76eSRafał Miłecki } 142611e5e76eSRafał Miłecki 142711e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum, 142811e5e76eSRafał Miłecki u16 value) 142911e5e76eSRafał Miłecki { 143011e5e76eSRafał Miłecki return bgmac_phy_write(bus->priv, mii_id, regnum, value); 143111e5e76eSRafał Miłecki } 143211e5e76eSRafał Miłecki 14335824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev) 14345824d2d1SRafał Miłecki { 14355824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 14365824d2d1SRafał Miłecki struct phy_device *phy_dev = bgmac->phy_dev; 14375824d2d1SRafał Miłecki bool update = false; 14385824d2d1SRafał Miłecki 14395824d2d1SRafał Miłecki if (phy_dev->link) { 14405824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 14415824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14425824d2d1SRafał Miłecki update = true; 14435824d2d1SRafał Miłecki } 14445824d2d1SRafał Miłecki 14455824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14465824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14475824d2d1SRafał Miłecki update = true; 14485824d2d1SRafał Miłecki } 14495824d2d1SRafał Miłecki } 14505824d2d1SRafał Miłecki 14515824d2d1SRafał Miłecki if (update) { 14525824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14535824d2d1SRafał Miłecki phy_print_status(phy_dev); 14545824d2d1SRafał Miłecki } 14555824d2d1SRafał Miłecki } 14565824d2d1SRafał Miłecki 1457c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac) 1458c25b23b8SRafał Miłecki { 1459c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1460c25b23b8SRafał Miłecki .link = 1, 1461c25b23b8SRafał Miłecki .speed = SPEED_1000, 1462c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1463c25b23b8SRafał Miłecki }; 1464c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1465c25b23b8SRafał Miłecki int err; 1466c25b23b8SRafał Miłecki 14674db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1468c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1469c25b23b8SRafał Miłecki bgmac_err(bgmac, "Failed to register fixed PHY device\n"); 1470c25b23b8SRafał Miłecki return -ENODEV; 1471c25b23b8SRafał Miłecki } 1472c25b23b8SRafał Miłecki 1473c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1474c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1475c25b23b8SRafał Miłecki if (err) { 1476c25b23b8SRafał Miłecki bgmac_err(bgmac, "Connecting PHY failed\n"); 1477c25b23b8SRafał Miłecki return err; 1478c25b23b8SRafał Miłecki } 1479c25b23b8SRafał Miłecki 1480c25b23b8SRafał Miłecki bgmac->phy_dev = phy_dev; 1481c25b23b8SRafał Miłecki 1482c25b23b8SRafał Miłecki return err; 1483c25b23b8SRafał Miłecki } 1484c25b23b8SRafał Miłecki 148511e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac) 148611e5e76eSRafał Miłecki { 148711e5e76eSRafał Miłecki struct mii_bus *mii_bus; 14885824d2d1SRafał Miłecki struct phy_device *phy_dev; 14895824d2d1SRafał Miłecki char bus_id[MII_BUS_ID_SIZE + 3]; 1490e7f4dc35SAndrew Lunn int err = 0; 149111e5e76eSRafał Miłecki 1492387b75f8SRafał Miłecki if (bgmac_is_bcm4707_family(bgmac)) 1493c25b23b8SRafał Miłecki return bgmac_fixed_phy_register(bgmac); 1494c25b23b8SRafał Miłecki 149511e5e76eSRafał Miłecki mii_bus = mdiobus_alloc(); 149611e5e76eSRafał Miłecki if (!mii_bus) 149711e5e76eSRafał Miłecki return -ENOMEM; 149811e5e76eSRafał Miłecki 149911e5e76eSRafał Miłecki mii_bus->name = "bgmac mii bus"; 150011e5e76eSRafał Miłecki sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num, 150111e5e76eSRafał Miłecki bgmac->core->core_unit); 150211e5e76eSRafał Miłecki mii_bus->priv = bgmac; 150311e5e76eSRafał Miłecki mii_bus->read = bgmac_mii_read; 150411e5e76eSRafał Miłecki mii_bus->write = bgmac_mii_write; 150511e5e76eSRafał Miłecki mii_bus->parent = &bgmac->core->dev; 150611e5e76eSRafał Miłecki mii_bus->phy_mask = ~(1 << bgmac->phyaddr); 150711e5e76eSRafał Miłecki 150811e5e76eSRafał Miłecki err = mdiobus_register(mii_bus); 150911e5e76eSRafał Miłecki if (err) { 151011e5e76eSRafał Miłecki bgmac_err(bgmac, "Registration of mii bus failed\n"); 1511e7f4dc35SAndrew Lunn goto err_free_bus; 151211e5e76eSRafał Miłecki } 151311e5e76eSRafał Miłecki 151411e5e76eSRafał Miłecki bgmac->mii_bus = mii_bus; 151511e5e76eSRafał Miłecki 15165824d2d1SRafał Miłecki /* Connect to the PHY */ 15175824d2d1SRafał Miłecki snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id, 15185824d2d1SRafał Miłecki bgmac->phyaddr); 15195824d2d1SRafał Miłecki phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link, 15205824d2d1SRafał Miłecki PHY_INTERFACE_MODE_MII); 15215824d2d1SRafał Miłecki if (IS_ERR(phy_dev)) { 1522c01e0159SMasanari Iida bgmac_err(bgmac, "PHY connection failed\n"); 15235824d2d1SRafał Miłecki err = PTR_ERR(phy_dev); 15245824d2d1SRafał Miłecki goto err_unregister_bus; 15255824d2d1SRafał Miłecki } 15265824d2d1SRafał Miłecki bgmac->phy_dev = phy_dev; 15275824d2d1SRafał Miłecki 152811e5e76eSRafał Miłecki return err; 152911e5e76eSRafał Miłecki 15305824d2d1SRafał Miłecki err_unregister_bus: 15315824d2d1SRafał Miłecki mdiobus_unregister(mii_bus); 153211e5e76eSRafał Miłecki err_free_bus: 153311e5e76eSRafał Miłecki mdiobus_free(mii_bus); 153411e5e76eSRafał Miłecki return err; 153511e5e76eSRafał Miłecki } 153611e5e76eSRafał Miłecki 153711e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac) 153811e5e76eSRafał Miłecki { 153911e5e76eSRafał Miłecki struct mii_bus *mii_bus = bgmac->mii_bus; 154011e5e76eSRafał Miłecki 154111e5e76eSRafał Miłecki mdiobus_unregister(mii_bus); 154211e5e76eSRafał Miłecki mdiobus_free(mii_bus); 154311e5e76eSRafał Miłecki } 154411e5e76eSRafał Miłecki 154511e5e76eSRafał Miłecki /************************************************** 1546dd4544f0SRafał Miłecki * BCMA bus ops 1547dd4544f0SRafał Miłecki **************************************************/ 1548dd4544f0SRafał Miłecki 1549dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */ 1550dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core) 1551dd4544f0SRafał Miłecki { 1552dd4544f0SRafał Miłecki struct net_device *net_dev; 1553dd4544f0SRafał Miłecki struct bgmac *bgmac; 1554dd4544f0SRafał Miłecki struct ssb_sprom *sprom = &core->bus->sprom; 1555538e4563SRafał Miłecki u8 *mac; 1556dd4544f0SRafał Miłecki int err; 1557dd4544f0SRafał Miłecki 1558538e4563SRafał Miłecki switch (core->core_unit) { 1559538e4563SRafał Miłecki case 0: 1560538e4563SRafał Miłecki mac = sprom->et0mac; 1561538e4563SRafał Miłecki break; 1562538e4563SRafał Miłecki case 1: 1563538e4563SRafał Miłecki mac = sprom->et1mac; 1564538e4563SRafał Miłecki break; 1565538e4563SRafał Miłecki case 2: 1566538e4563SRafał Miłecki mac = sprom->et2mac; 1567538e4563SRafał Miłecki break; 1568538e4563SRafał Miłecki default: 1569dd4544f0SRafał Miłecki pr_err("Unsupported core_unit %d\n", core->core_unit); 1570dd4544f0SRafał Miłecki return -ENOTSUPP; 1571dd4544f0SRafał Miłecki } 1572dd4544f0SRafał Miłecki 1573d166f218SRafał Miłecki if (!is_valid_ether_addr(mac)) { 1574d166f218SRafał Miłecki dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac); 1575d166f218SRafał Miłecki eth_random_addr(mac); 1576d166f218SRafał Miłecki dev_warn(&core->dev, "Using random MAC: %pM\n", mac); 1577d166f218SRafał Miłecki } 1578d166f218SRafał Miłecki 1579b4dfd8e9SRafał Miłecki /* This (reset &) enable is not preset in specs or reference driver but 1580b4dfd8e9SRafał Miłecki * Broadcom does it in arch PCI code when enabling fake PCI device. 1581b4dfd8e9SRafał Miłecki */ 1582b4dfd8e9SRafał Miłecki bcma_core_enable(core, 0); 1583b4dfd8e9SRafał Miłecki 1584dd4544f0SRafał Miłecki /* Allocation and references */ 1585dd4544f0SRafał Miłecki net_dev = alloc_etherdev(sizeof(*bgmac)); 1586dd4544f0SRafał Miłecki if (!net_dev) 1587dd4544f0SRafał Miłecki return -ENOMEM; 1588dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 1589dd4544f0SRafał Miłecki net_dev->irq = core->irq; 15907ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 1591dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 1592dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 1593dd4544f0SRafał Miłecki bgmac->core = core; 1594dd4544f0SRafał Miłecki bcma_set_drvdata(core, bgmac); 1595dd4544f0SRafał Miłecki 1596dd4544f0SRafał Miłecki /* Defaults */ 1597dd4544f0SRafał Miłecki memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN); 1598dd4544f0SRafał Miłecki 1599dd4544f0SRafał Miłecki /* On BCM4706 we need common core to access PHY */ 1600dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT && 1601dd4544f0SRafał Miłecki !core->bus->drv_gmac_cmn.core) { 1602dd4544f0SRafał Miłecki bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n"); 1603dd4544f0SRafał Miłecki err = -ENODEV; 1604dd4544f0SRafał Miłecki goto err_netdev_free; 1605dd4544f0SRafał Miłecki } 1606dd4544f0SRafał Miłecki bgmac->cmn = core->bus->drv_gmac_cmn.core; 1607dd4544f0SRafał Miłecki 1608538e4563SRafał Miłecki switch (core->core_unit) { 1609538e4563SRafał Miłecki case 0: 1610538e4563SRafał Miłecki bgmac->phyaddr = sprom->et0phyaddr; 1611538e4563SRafał Miłecki break; 1612538e4563SRafał Miłecki case 1: 1613538e4563SRafał Miłecki bgmac->phyaddr = sprom->et1phyaddr; 1614538e4563SRafał Miłecki break; 1615538e4563SRafał Miłecki case 2: 1616538e4563SRafał Miłecki bgmac->phyaddr = sprom->et2phyaddr; 1617538e4563SRafał Miłecki break; 1618538e4563SRafał Miłecki } 1619dd4544f0SRafał Miłecki bgmac->phyaddr &= BGMAC_PHY_MASK; 1620dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_MASK) { 1621dd4544f0SRafał Miłecki bgmac_err(bgmac, "No PHY found\n"); 1622dd4544f0SRafał Miłecki err = -ENODEV; 1623dd4544f0SRafał Miłecki goto err_netdev_free; 1624dd4544f0SRafał Miłecki } 1625dd4544f0SRafał Miłecki bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr, 1626dd4544f0SRafał Miłecki bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : ""); 1627dd4544f0SRafał Miłecki 1628dd4544f0SRafał Miłecki if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) { 1629dd4544f0SRafał Miłecki bgmac_err(bgmac, "PCI setup not implemented\n"); 1630dd4544f0SRafał Miłecki err = -ENOTSUPP; 1631dd4544f0SRafał Miłecki goto err_netdev_free; 1632dd4544f0SRafał Miłecki } 1633dd4544f0SRafał Miłecki 1634dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1635dd4544f0SRafał Miłecki 1636622a521fSHauke Mehrtens /* For Northstar, we have to take all GMAC core out of reset */ 1637387b75f8SRafał Miłecki if (bgmac_is_bcm4707_family(bgmac)) { 1638622a521fSHauke Mehrtens struct bcma_device *ns_core; 1639622a521fSHauke Mehrtens int ns_gmac; 1640622a521fSHauke Mehrtens 1641622a521fSHauke Mehrtens /* Northstar has 4 GMAC cores */ 1642622a521fSHauke Mehrtens for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) { 16430e595934SHauke Mehrtens /* As Northstar requirement, we have to reset all GMACs 1644622a521fSHauke Mehrtens * before accessing one. bgmac_chip_reset() call 1645622a521fSHauke Mehrtens * bcma_core_enable() for this core. Then the other 16460e595934SHauke Mehrtens * three GMACs didn't reset. We do it here. 1647622a521fSHauke Mehrtens */ 1648622a521fSHauke Mehrtens ns_core = bcma_find_core_unit(core->bus, 1649622a521fSHauke Mehrtens BCMA_CORE_MAC_GBIT, 1650622a521fSHauke Mehrtens ns_gmac); 1651622a521fSHauke Mehrtens if (ns_core && !bcma_core_is_enabled(ns_core)) 1652622a521fSHauke Mehrtens bcma_core_enable(ns_core, 0); 1653622a521fSHauke Mehrtens } 1654622a521fSHauke Mehrtens } 1655622a521fSHauke Mehrtens 1656dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1657dd4544f0SRafał Miłecki if (err) { 1658dd4544f0SRafał Miłecki bgmac_err(bgmac, "Unable to alloc memory for DMA\n"); 1659dd4544f0SRafał Miłecki goto err_netdev_free; 1660dd4544f0SRafał Miłecki } 1661dd4544f0SRafał Miłecki 1662dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1663edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1664dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1665dd4544f0SRafał Miłecki 1666dd4544f0SRafał Miłecki /* TODO: reset the external phy. Specs are needed */ 1667dd4544f0SRafał Miłecki bgmac_phy_reset(bgmac); 1668dd4544f0SRafał Miłecki 1669dd4544f0SRafał Miłecki bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo & 1670dd4544f0SRafał Miłecki BGMAC_BFL_ENETROBO); 1671dd4544f0SRafał Miłecki if (bgmac->has_robosw) 1672dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for Roboswitch not implemented\n"); 1673dd4544f0SRafał Miłecki 1674dd4544f0SRafał Miłecki if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM) 1675dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n"); 1676dd4544f0SRafał Miłecki 16776216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 16786216642fSHauke Mehrtens 167911e5e76eSRafał Miłecki err = bgmac_mii_register(bgmac); 168011e5e76eSRafał Miłecki if (err) { 168111e5e76eSRafał Miłecki bgmac_err(bgmac, "Cannot register MDIO\n"); 168211e5e76eSRafał Miłecki goto err_dma_free; 168311e5e76eSRafał Miłecki } 168411e5e76eSRafał Miłecki 16859cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 16869cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 16879cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 16889cde9450SFelix Fietkau 1689dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1690dd4544f0SRafał Miłecki if (err) { 1691dd4544f0SRafał Miłecki bgmac_err(bgmac, "Cannot register net device\n"); 169211e5e76eSRafał Miłecki goto err_mii_unregister; 1693dd4544f0SRafał Miłecki } 1694dd4544f0SRafał Miłecki 1695dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1696dd4544f0SRafał Miłecki 1697dd4544f0SRafał Miłecki return 0; 1698dd4544f0SRafał Miłecki 169911e5e76eSRafał Miłecki err_mii_unregister: 170011e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 1701dd4544f0SRafał Miłecki err_dma_free: 1702dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1703dd4544f0SRafał Miłecki 1704dd4544f0SRafał Miłecki err_netdev_free: 1705dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1706dd4544f0SRafał Miłecki free_netdev(net_dev); 1707dd4544f0SRafał Miłecki 1708dd4544f0SRafał Miłecki return err; 1709dd4544f0SRafał Miłecki } 1710dd4544f0SRafał Miłecki 1711dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core) 1712dd4544f0SRafał Miłecki { 1713dd4544f0SRafał Miłecki struct bgmac *bgmac = bcma_get_drvdata(core); 1714dd4544f0SRafał Miłecki 1715dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 171611e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 17176216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1718dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1719dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1720dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1721dd4544f0SRafał Miłecki } 1722dd4544f0SRafał Miłecki 1723dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = { 1724dd4544f0SRafał Miłecki .name = KBUILD_MODNAME, 1725dd4544f0SRafał Miłecki .id_table = bgmac_bcma_tbl, 1726dd4544f0SRafał Miłecki .probe = bgmac_probe, 1727dd4544f0SRafał Miłecki .remove = bgmac_remove, 1728dd4544f0SRafał Miłecki }; 1729dd4544f0SRafał Miłecki 1730dd4544f0SRafał Miłecki static int __init bgmac_init(void) 1731dd4544f0SRafał Miłecki { 1732dd4544f0SRafał Miłecki int err; 1733dd4544f0SRafał Miłecki 1734dd4544f0SRafał Miłecki err = bcma_driver_register(&bgmac_bcma_driver); 1735dd4544f0SRafał Miłecki if (err) 1736dd4544f0SRafał Miłecki return err; 1737dd4544f0SRafał Miłecki pr_info("Broadcom 47xx GBit MAC driver loaded\n"); 1738dd4544f0SRafał Miłecki 1739dd4544f0SRafał Miłecki return 0; 1740dd4544f0SRafał Miłecki } 1741dd4544f0SRafał Miłecki 1742dd4544f0SRafał Miłecki static void __exit bgmac_exit(void) 1743dd4544f0SRafał Miłecki { 1744dd4544f0SRafał Miłecki bcma_driver_unregister(&bgmac_bcma_driver); 1745dd4544f0SRafał Miłecki } 1746dd4544f0SRafał Miłecki 1747dd4544f0SRafał Miłecki module_init(bgmac_init) 1748dd4544f0SRafał Miłecki module_exit(bgmac_exit) 1749dd4544f0SRafał Miłecki 1750dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1751dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1752