xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision b21fcb259313bcf7d4f73ecd5e44948995c8957c)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9dd4544f0SRafał Miłecki #include "bgmac.h"
10dd4544f0SRafał Miłecki 
11dd4544f0SRafał Miłecki #include <linux/kernel.h>
12dd4544f0SRafał Miłecki #include <linux/module.h>
13dd4544f0SRafał Miłecki #include <linux/delay.h>
14dd4544f0SRafał Miłecki #include <linux/etherdevice.h>
15dd4544f0SRafał Miłecki #include <linux/mii.h>
1611e5e76eSRafał Miłecki #include <linux/phy.h>
17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h>
18dd4544f0SRafał Miłecki #include <linux/interrupt.h>
19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h>
20138173d4SRafał Miłecki #include <linux/bcm47xx_nvram.h>
21dd4544f0SRafał Miłecki 
22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = {
23dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
24dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
25f7219b52SJoe Perches 	{},
26dd4544f0SRafał Miłecki };
27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl);
28dd4544f0SRafał Miłecki 
29387b75f8SRafał Miłecki static inline bool bgmac_is_bcm4707_family(struct bgmac *bgmac)
30387b75f8SRafał Miłecki {
31387b75f8SRafał Miłecki 	switch (bgmac->core->bus->chipinfo.id) {
32387b75f8SRafał Miłecki 	case BCMA_CHIP_ID_BCM4707:
339e4e6206SRafał Miłecki 	case BCMA_CHIP_ID_BCM47094:
34387b75f8SRafał Miłecki 	case BCMA_CHIP_ID_BCM53018:
35387b75f8SRafał Miłecki 		return true;
36387b75f8SRafał Miłecki 	default:
37387b75f8SRafał Miłecki 		return false;
38387b75f8SRafał Miłecki 	}
39387b75f8SRafał Miłecki }
40387b75f8SRafał Miłecki 
41dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask,
42dd4544f0SRafał Miłecki 			     u32 value, int timeout)
43dd4544f0SRafał Miłecki {
44dd4544f0SRafał Miłecki 	u32 val;
45dd4544f0SRafał Miłecki 	int i;
46dd4544f0SRafał Miłecki 
47dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
48dd4544f0SRafał Miłecki 		val = bcma_read32(core, reg);
49dd4544f0SRafał Miłecki 		if ((val & mask) == value)
50dd4544f0SRafał Miłecki 			return true;
51dd4544f0SRafał Miłecki 		udelay(10);
52dd4544f0SRafał Miłecki 	}
53dd4544f0SRafał Miłecki 	pr_err("Timeout waiting for reg 0x%X\n", reg);
54dd4544f0SRafał Miłecki 	return false;
55dd4544f0SRafał Miłecki }
56dd4544f0SRafał Miłecki 
57dd4544f0SRafał Miłecki /**************************************************
58dd4544f0SRafał Miłecki  * DMA
59dd4544f0SRafał Miłecki  **************************************************/
60dd4544f0SRafał Miłecki 
61dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
62dd4544f0SRafał Miłecki {
63dd4544f0SRafał Miłecki 	u32 val;
64dd4544f0SRafał Miłecki 	int i;
65dd4544f0SRafał Miłecki 
66dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
67dd4544f0SRafał Miłecki 		return;
68dd4544f0SRafał Miłecki 
69dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
70dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
71dd4544f0SRafał Miłecki 	 * implement whole loop here.
72dd4544f0SRafał Miłecki 	 */
73dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
74dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
75dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
76dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
77dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
78dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
79dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
80dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
81dd4544f0SRafał Miłecki 			i = 0;
82dd4544f0SRafał Miłecki 			break;
83dd4544f0SRafał Miłecki 		}
84dd4544f0SRafał Miłecki 		udelay(10);
85dd4544f0SRafał Miłecki 	}
86dd4544f0SRafał Miłecki 	if (i)
87dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
88dd4544f0SRafał Miłecki 			  ring->mmio_base, val);
89dd4544f0SRafał Miłecki 
90dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
91dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
92dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
93dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
94dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
95dd4544f0SRafał Miłecki 			      10000)) {
96dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
97dd4544f0SRafał Miłecki 			   ring->mmio_base);
98dd4544f0SRafał Miłecki 		udelay(300);
99dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
100dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
101dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n",
102dd4544f0SRafał Miłecki 				  ring->mmio_base);
103dd4544f0SRafał Miłecki 	}
104dd4544f0SRafał Miłecki }
105dd4544f0SRafał Miłecki 
106dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
107dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
108dd4544f0SRafał Miłecki {
109dd4544f0SRafał Miłecki 	u32 ctl;
110dd4544f0SRafał Miłecki 
111dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
11256ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
11356ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
11456ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
11556ceecdeSHauke Mehrtens 
11656ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
11756ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
11856ceecdeSHauke Mehrtens 
11956ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
12056ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
12156ceecdeSHauke Mehrtens 
12256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
12356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
12456ceecdeSHauke Mehrtens 	}
125dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
126dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
127dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
128dd4544f0SRafał Miłecki }
129dd4544f0SRafał Miłecki 
1309cde9450SFelix Fietkau static void
1319cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
1329cde9450SFelix Fietkau 		     int i, int len, u32 ctl0)
1339cde9450SFelix Fietkau {
1349cde9450SFelix Fietkau 	struct bgmac_slot_info *slot;
1359cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc;
1369cde9450SFelix Fietkau 	u32 ctl1;
1379cde9450SFelix Fietkau 
13829ba877eSFelix Fietkau 	if (i == BGMAC_TX_RING_SLOTS - 1)
1399cde9450SFelix Fietkau 		ctl0 |= BGMAC_DESC_CTL0_EOT;
1409cde9450SFelix Fietkau 
1419cde9450SFelix Fietkau 	ctl1 = len & BGMAC_DESC_CTL1_LEN;
1429cde9450SFelix Fietkau 
1439cde9450SFelix Fietkau 	slot = &ring->slots[i];
1449cde9450SFelix Fietkau 	dma_desc = &ring->cpu_base[i];
1459cde9450SFelix Fietkau 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
1469cde9450SFelix Fietkau 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
1479cde9450SFelix Fietkau 	dma_desc->ctl0 = cpu_to_le32(ctl0);
1489cde9450SFelix Fietkau 	dma_desc->ctl1 = cpu_to_le32(ctl1);
1499cde9450SFelix Fietkau }
1509cde9450SFelix Fietkau 
151dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
152dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
153dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
154dd4544f0SRafał Miłecki {
155dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
156dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
157b38c83ddSFelix Fietkau 	int index = ring->end % BGMAC_TX_RING_SLOTS;
158b38c83ddSFelix Fietkau 	struct bgmac_slot_info *slot = &ring->slots[index];
1599cde9450SFelix Fietkau 	int nr_frags;
1609cde9450SFelix Fietkau 	u32 flags;
1619cde9450SFelix Fietkau 	int i;
162dd4544f0SRafał Miłecki 
163dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
164dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Too long skb (%d)\n", skb->len);
1659cde9450SFelix Fietkau 		goto err_drop;
166dd4544f0SRafał Miłecki 	}
167dd4544f0SRafał Miłecki 
1689cde9450SFelix Fietkau 	if (skb->ip_summed == CHECKSUM_PARTIAL)
1699cde9450SFelix Fietkau 		skb_checksum_help(skb);
1709cde9450SFelix Fietkau 
1719cde9450SFelix Fietkau 	nr_frags = skb_shinfo(skb)->nr_frags;
1729cde9450SFelix Fietkau 
173b38c83ddSFelix Fietkau 	/* ring->end - ring->start will return the number of valid slots,
174b38c83ddSFelix Fietkau 	 * even when ring->end overflows
175b38c83ddSFelix Fietkau 	 */
176b38c83ddSFelix Fietkau 	if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) {
177dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n");
178dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
179dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
180dd4544f0SRafał Miłecki 	}
181dd4544f0SRafał Miłecki 
1829cde9450SFelix Fietkau 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb),
183dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
1849cde9450SFelix Fietkau 	if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1859cde9450SFelix Fietkau 		goto err_dma_head;
1869cde9450SFelix Fietkau 
1879cde9450SFelix Fietkau 	flags = BGMAC_DESC_CTL0_SOF;
1889cde9450SFelix Fietkau 	if (!nr_frags)
1899cde9450SFelix Fietkau 		flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1909cde9450SFelix Fietkau 
1919cde9450SFelix Fietkau 	bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags);
1929cde9450SFelix Fietkau 	flags = 0;
1939cde9450SFelix Fietkau 
1949cde9450SFelix Fietkau 	for (i = 0; i < nr_frags; i++) {
1959cde9450SFelix Fietkau 		struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i];
1969cde9450SFelix Fietkau 		int len = skb_frag_size(frag);
1979cde9450SFelix Fietkau 
1989cde9450SFelix Fietkau 		index = (index + 1) % BGMAC_TX_RING_SLOTS;
1999cde9450SFelix Fietkau 		slot = &ring->slots[index];
2009cde9450SFelix Fietkau 		slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0,
2019cde9450SFelix Fietkau 						  len, DMA_TO_DEVICE);
2029cde9450SFelix Fietkau 		if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
2039cde9450SFelix Fietkau 			goto err_dma;
2049cde9450SFelix Fietkau 
2059cde9450SFelix Fietkau 		if (i == nr_frags - 1)
2069cde9450SFelix Fietkau 			flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
2079cde9450SFelix Fietkau 
2089cde9450SFelix Fietkau 		bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags);
209dd4544f0SRafał Miłecki 	}
210dd4544f0SRafał Miłecki 
2119cde9450SFelix Fietkau 	slot->skb = skb;
212b38c83ddSFelix Fietkau 	ring->end += nr_frags + 1;
21349a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
21449a467b4SHauke Mehrtens 
215dd4544f0SRafał Miłecki 	wmb();
216dd4544f0SRafał Miłecki 
217dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
218dd4544f0SRafał Miłecki 	 * slot it should *not* read.
219dd4544f0SRafał Miłecki 	 */
220dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
2219900303eSRafał Miłecki 		    ring->index_base +
222b38c83ddSFelix Fietkau 		    (ring->end % BGMAC_TX_RING_SLOTS) *
223b38c83ddSFelix Fietkau 		    sizeof(struct bgmac_dma_desc));
224dd4544f0SRafał Miłecki 
225b38c83ddSFelix Fietkau 	if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8)
226dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
227dd4544f0SRafał Miłecki 
228dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
229dd4544f0SRafał Miłecki 
2309cde9450SFelix Fietkau err_dma:
2319cde9450SFelix Fietkau 	dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb),
2329cde9450SFelix Fietkau 			 DMA_TO_DEVICE);
2339cde9450SFelix Fietkau 
2349cde9450SFelix Fietkau 	while (i > 0) {
2359cde9450SFelix Fietkau 		int index = (ring->end + i) % BGMAC_TX_RING_SLOTS;
2369cde9450SFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[index];
2379cde9450SFelix Fietkau 		u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1);
2389cde9450SFelix Fietkau 		int len = ctl1 & BGMAC_DESC_CTL1_LEN;
2399cde9450SFelix Fietkau 
2409cde9450SFelix Fietkau 		dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE);
2419cde9450SFelix Fietkau 	}
2429cde9450SFelix Fietkau 
2439cde9450SFelix Fietkau err_dma_head:
2449cde9450SFelix Fietkau 	bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n",
2459cde9450SFelix Fietkau 		  ring->mmio_base);
2469cde9450SFelix Fietkau 
2479cde9450SFelix Fietkau err_drop:
248dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
2496d490f62SFlorian Fainelli 	net_dev->stats.tx_dropped++;
2506d490f62SFlorian Fainelli 	net_dev->stats.tx_errors++;
251dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
252dd4544f0SRafał Miłecki }
253dd4544f0SRafał Miłecki 
254dd4544f0SRafał Miłecki /* Free transmitted packets */
255dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
256dd4544f0SRafał Miłecki {
257dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
258dd4544f0SRafał Miłecki 	int empty_slot;
259dd4544f0SRafał Miłecki 	bool freed = false;
26049a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
261dd4544f0SRafał Miłecki 
262dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
263dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
264dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2659900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2669900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
267dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
268dd4544f0SRafał Miłecki 
269b38c83ddSFelix Fietkau 	while (ring->start != ring->end) {
270b38c83ddSFelix Fietkau 		int slot_idx = ring->start % BGMAC_TX_RING_SLOTS;
271b38c83ddSFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[slot_idx];
272b38c83ddSFelix Fietkau 		u32 ctl1;
273b38c83ddSFelix Fietkau 		int len;
2749cde9450SFelix Fietkau 
275b38c83ddSFelix Fietkau 		if (slot_idx == empty_slot)
276b38c83ddSFelix Fietkau 			break;
2779cde9450SFelix Fietkau 
278b38c83ddSFelix Fietkau 		ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1);
279b38c83ddSFelix Fietkau 		len = ctl1 & BGMAC_DESC_CTL1_LEN;
2809cde9450SFelix Fietkau 		if (ctl1 & BGMAC_DESC_CTL0_SOF)
2819cde9450SFelix Fietkau 			/* Unmap no longer used buffer */
2829cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr, len,
2839cde9450SFelix Fietkau 					 DMA_TO_DEVICE);
2849cde9450SFelix Fietkau 		else
2859cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr, len,
2869cde9450SFelix Fietkau 				       DMA_TO_DEVICE);
287dd4544f0SRafał Miłecki 
288dd4544f0SRafał Miłecki 		if (slot->skb) {
2896d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_bytes += slot->skb->len;
2906d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_packets++;
29149a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
29249a467b4SHauke Mehrtens 			pkts_compl++;
29349a467b4SHauke Mehrtens 
294dd4544f0SRafał Miłecki 			/* Free memory! :) */
295dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
296dd4544f0SRafał Miłecki 			slot->skb = NULL;
297dd4544f0SRafał Miłecki 		}
298dd4544f0SRafał Miłecki 
2999cde9450SFelix Fietkau 		slot->dma_addr = 0;
300b38c83ddSFelix Fietkau 		ring->start++;
301dd4544f0SRafał Miłecki 		freed = true;
302dd4544f0SRafał Miłecki 	}
303dd4544f0SRafał Miłecki 
3049cde9450SFelix Fietkau 	if (!pkts_compl)
3059cde9450SFelix Fietkau 		return;
3069cde9450SFelix Fietkau 
30749a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
30849a467b4SHauke Mehrtens 
3099cde9450SFelix Fietkau 	if (netif_queue_stopped(bgmac->net_dev))
310dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
311dd4544f0SRafał Miłecki }
312dd4544f0SRafał Miłecki 
313dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
314dd4544f0SRafał Miłecki {
315dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
316dd4544f0SRafał Miłecki 		return;
317dd4544f0SRafał Miłecki 
318dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
319dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
320dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
321dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
322dd4544f0SRafał Miłecki 			      10000))
323dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n",
324dd4544f0SRafał Miłecki 			  ring->mmio_base);
325dd4544f0SRafał Miłecki }
326dd4544f0SRafał Miłecki 
327dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
328dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
329dd4544f0SRafał Miłecki {
330dd4544f0SRafał Miłecki 	u32 ctl;
331dd4544f0SRafał Miłecki 
332dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
33356ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
33456ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
33556ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
33656ceecdeSHauke Mehrtens 
33756ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
33856ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
33956ceecdeSHauke Mehrtens 
34056ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
34156ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
34256ceecdeSHauke Mehrtens 	}
343dd4544f0SRafał Miłecki 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
344dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
345dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
346dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
347dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
348dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
349dd4544f0SRafał Miłecki }
350dd4544f0SRafał Miłecki 
351dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
352dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
353dd4544f0SRafał Miłecki {
354dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
355b757a62eSNathan Hintz 	dma_addr_t dma_addr;
356dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
35745c9b3c0SFelix Fietkau 	void *buf;
358dd4544f0SRafał Miłecki 
359dd4544f0SRafał Miłecki 	/* Alloc skb */
36045c9b3c0SFelix Fietkau 	buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE);
36145c9b3c0SFelix Fietkau 	if (!buf)
362dd4544f0SRafał Miłecki 		return -ENOMEM;
363dd4544f0SRafał Miłecki 
364dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
3654b62dce4SFelix Fietkau 	rx = buf + BGMAC_RX_BUF_OFFSET;
366dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
367dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
368dd4544f0SRafał Miłecki 
369dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
3704b62dce4SFelix Fietkau 	dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET,
3714b62dce4SFelix Fietkau 				  BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
372b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
373dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "DMA mapping error\n");
37445c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(buf));
375dd4544f0SRafał Miłecki 		return -ENOMEM;
376dd4544f0SRafał Miłecki 	}
377b757a62eSNathan Hintz 
378b757a62eSNathan Hintz 	/* Update the slot */
37945c9b3c0SFelix Fietkau 	slot->buf = buf;
380b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
381b757a62eSNathan Hintz 
382dd4544f0SRafał Miłecki 	return 0;
383dd4544f0SRafał Miłecki }
384dd4544f0SRafał Miłecki 
3854668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac,
3864668ae1fSFelix Fietkau 				      struct bgmac_dma_ring *ring)
3874668ae1fSFelix Fietkau {
3884668ae1fSFelix Fietkau 	dma_wmb();
3894668ae1fSFelix Fietkau 
3904668ae1fSFelix Fietkau 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
3914668ae1fSFelix Fietkau 		    ring->index_base +
3924668ae1fSFelix Fietkau 		    ring->end * sizeof(struct bgmac_dma_desc));
3934668ae1fSFelix Fietkau }
3944668ae1fSFelix Fietkau 
395d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
396d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
397d549c76bSRafał Miłecki {
398d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
399d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
400d549c76bSRafał Miłecki 
40129ba877eSFelix Fietkau 	if (desc_idx == BGMAC_RX_RING_SLOTS - 1)
402d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
403d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
404d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
405d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
406d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
407d549c76bSRafał Miłecki 	 */
408d549c76bSRafał Miłecki 
409d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
410d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
411d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
412d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
4134668ae1fSFelix Fietkau 
4144668ae1fSFelix Fietkau 	ring->end = desc_idx;
415d549c76bSRafał Miłecki }
416d549c76bSRafał Miłecki 
41756faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev,
41856faacd0SFelix Fietkau 				    struct bgmac_slot_info *slot)
41956faacd0SFelix Fietkau {
42056faacd0SFelix Fietkau 	struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
42156faacd0SFelix Fietkau 
42256faacd0SFelix Fietkau 	dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
42356faacd0SFelix Fietkau 				DMA_FROM_DEVICE);
42456faacd0SFelix Fietkau 	rx->len = cpu_to_le16(0xdead);
42556faacd0SFelix Fietkau 	rx->flags = cpu_to_le16(0xbeef);
42656faacd0SFelix Fietkau 	dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
42756faacd0SFelix Fietkau 				   DMA_FROM_DEVICE);
42856faacd0SFelix Fietkau }
42956faacd0SFelix Fietkau 
430dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
431dd4544f0SRafał Miłecki 			     int weight)
432dd4544f0SRafał Miłecki {
433dd4544f0SRafał Miłecki 	u32 end_slot;
434dd4544f0SRafał Miłecki 	int handled = 0;
435dd4544f0SRafał Miłecki 
436dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
437dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
4389900303eSRafał Miłecki 	end_slot -= ring->index_base;
4399900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
440dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
441dd4544f0SRafał Miłecki 
4424668ae1fSFelix Fietkau 	while (ring->start != end_slot) {
443dd4544f0SRafał Miłecki 		struct device *dma_dev = bgmac->core->dma_dev;
444dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
4454b62dce4SFelix Fietkau 		struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
44645c9b3c0SFelix Fietkau 		struct sk_buff *skb;
44745c9b3c0SFelix Fietkau 		void *buf = slot->buf;
44856faacd0SFelix Fietkau 		dma_addr_t dma_addr = slot->dma_addr;
449dd4544f0SRafał Miłecki 		u16 len, flags;
450dd4544f0SRafał Miłecki 
45156faacd0SFelix Fietkau 		do {
45256faacd0SFelix Fietkau 			/* Prepare new skb as replacement */
45356faacd0SFelix Fietkau 			if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) {
45456faacd0SFelix Fietkau 				bgmac_dma_rx_poison_buf(dma_dev, slot);
45556faacd0SFelix Fietkau 				break;
45656faacd0SFelix Fietkau 			}
45756faacd0SFelix Fietkau 
458dd4544f0SRafał Miłecki 			/* Unmap buffer to make it accessible to the CPU */
45956faacd0SFelix Fietkau 			dma_unmap_single(dma_dev, dma_addr,
460dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
461dd4544f0SRafał Miłecki 
462dd4544f0SRafał Miłecki 			/* Get info from the header */
463dd4544f0SRafał Miłecki 			len = le16_to_cpu(rx->len);
464dd4544f0SRafał Miłecki 			flags = le16_to_cpu(rx->flags);
465dd4544f0SRafał Miłecki 
466dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
467dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
468dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n",
469dd4544f0SRafał Miłecki 					  ring->start);
47056faacd0SFelix Fietkau 				put_page(virt_to_head_page(buf));
4716d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
47292b9ccd3SRafał Miłecki 				break;
47392b9ccd3SRafał Miłecki 			}
47492b9ccd3SRafał Miłecki 
4756a6c7084SFelix Fietkau 			if (len > BGMAC_RX_ALLOC_SIZE) {
4766a6c7084SFelix Fietkau 				bgmac_err(bgmac, "Found oversized packet at slot %d, DMA issue!\n",
4776a6c7084SFelix Fietkau 					  ring->start);
4786a6c7084SFelix Fietkau 				put_page(virt_to_head_page(buf));
4796d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_length_errors++;
4806d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
4816a6c7084SFelix Fietkau 				break;
4826a6c7084SFelix Fietkau 			}
4836a6c7084SFelix Fietkau 
48402e71127SHauke Mehrtens 			/* Omit CRC. */
48502e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
48602e71127SHauke Mehrtens 
48745c9b3c0SFelix Fietkau 			skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE);
488750afbf8SDavid S. Miller 			if (unlikely(!skb)) {
489f1640c3dSwangweidong 				bgmac_err(bgmac, "build_skb failed\n");
490f1640c3dSwangweidong 				put_page(virt_to_head_page(buf));
4916d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
492f1640c3dSwangweidong 				break;
493f1640c3dSwangweidong 			}
4944b62dce4SFelix Fietkau 			skb_put(skb, BGMAC_RX_FRAME_OFFSET +
4954b62dce4SFelix Fietkau 				BGMAC_RX_BUF_OFFSET + len);
4964b62dce4SFelix Fietkau 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET +
4974b62dce4SFelix Fietkau 				 BGMAC_RX_BUF_OFFSET);
49892b9ccd3SRafał Miłecki 
49992b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
50092b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
5016d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_bytes += len;
5026d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_packets++;
50345c9b3c0SFelix Fietkau 			napi_gro_receive(&bgmac->napi, skb);
50492b9ccd3SRafał Miłecki 			handled++;
50592b9ccd3SRafał Miłecki 		} while (0);
50692b9ccd3SRafał Miłecki 
50756faacd0SFelix Fietkau 		bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
50856faacd0SFelix Fietkau 
509dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
510dd4544f0SRafał Miłecki 			ring->start = 0;
511dd4544f0SRafał Miłecki 
512dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
513dd4544f0SRafał Miłecki 			break;
514dd4544f0SRafał Miłecki 	}
515dd4544f0SRafał Miłecki 
5164668ae1fSFelix Fietkau 	bgmac_dma_rx_update_index(bgmac, ring);
5174668ae1fSFelix Fietkau 
518dd4544f0SRafał Miłecki 	return handled;
519dd4544f0SRafał Miłecki }
520dd4544f0SRafał Miłecki 
521dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
522dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
523dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
524dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
525dd4544f0SRafał Miłecki {
526dd4544f0SRafał Miłecki 	switch (ring_type) {
527dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
528dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
529dd4544f0SRafał Miłecki 			    0xff0);
530dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
531dd4544f0SRafał Miłecki 			return true;
532dd4544f0SRafał Miłecki 		break;
533dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
534dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
535dd4544f0SRafał Miłecki 			    0xff0);
536dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
537dd4544f0SRafał Miłecki 			return true;
538dd4544f0SRafał Miłecki 		break;
539dd4544f0SRafał Miłecki 	}
540dd4544f0SRafał Miłecki 	return false;
541dd4544f0SRafał Miłecki }
542dd4544f0SRafał Miłecki 
54345c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac,
544dd4544f0SRafał Miłecki 				   struct bgmac_dma_ring *ring)
545dd4544f0SRafał Miłecki {
546dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
5479cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc = ring->cpu_base;
548dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
549dd4544f0SRafał Miłecki 	int i;
550dd4544f0SRafał Miłecki 
55129ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) {
5529cde9450SFelix Fietkau 		int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN;
5539cde9450SFelix Fietkau 
554dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
555dd4544f0SRafał Miłecki 		dev_kfree_skb(slot->skb);
5569cde9450SFelix Fietkau 
5579cde9450SFelix Fietkau 		if (!slot->dma_addr)
5589cde9450SFelix Fietkau 			continue;
5599cde9450SFelix Fietkau 
5609cde9450SFelix Fietkau 		if (slot->skb)
5619cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr,
5629cde9450SFelix Fietkau 					 len, DMA_TO_DEVICE);
5639cde9450SFelix Fietkau 		else
5649cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr,
5659cde9450SFelix Fietkau 				       len, DMA_TO_DEVICE);
566dd4544f0SRafał Miłecki 	}
56745c9b3c0SFelix Fietkau }
568dd4544f0SRafał Miłecki 
56945c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac,
57045c9b3c0SFelix Fietkau 				   struct bgmac_dma_ring *ring)
57145c9b3c0SFelix Fietkau {
57245c9b3c0SFelix Fietkau 	struct device *dma_dev = bgmac->core->dma_dev;
57345c9b3c0SFelix Fietkau 	struct bgmac_slot_info *slot;
57445c9b3c0SFelix Fietkau 	int i;
57545c9b3c0SFelix Fietkau 
57629ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) {
57745c9b3c0SFelix Fietkau 		slot = &ring->slots[i];
57856faacd0SFelix Fietkau 		if (!slot->dma_addr)
57945c9b3c0SFelix Fietkau 			continue;
58045c9b3c0SFelix Fietkau 
58145c9b3c0SFelix Fietkau 		dma_unmap_single(dma_dev, slot->dma_addr,
58245c9b3c0SFelix Fietkau 				 BGMAC_RX_BUF_SIZE,
58345c9b3c0SFelix Fietkau 				 DMA_FROM_DEVICE);
58445c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(slot->buf));
58556faacd0SFelix Fietkau 		slot->dma_addr = 0;
58645c9b3c0SFelix Fietkau 	}
58745c9b3c0SFelix Fietkau }
58845c9b3c0SFelix Fietkau 
58945c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac,
59029ba877eSFelix Fietkau 				     struct bgmac_dma_ring *ring,
59129ba877eSFelix Fietkau 				     int num_slots)
59245c9b3c0SFelix Fietkau {
59345c9b3c0SFelix Fietkau 	struct device *dma_dev = bgmac->core->dma_dev;
59445c9b3c0SFelix Fietkau 	int size;
59545c9b3c0SFelix Fietkau 
59645c9b3c0SFelix Fietkau 	if (!ring->cpu_base)
59745c9b3c0SFelix Fietkau 	    return;
59845c9b3c0SFelix Fietkau 
599dd4544f0SRafał Miłecki 	/* Free ring of descriptors */
60029ba877eSFelix Fietkau 	size = num_slots * sizeof(struct bgmac_dma_desc);
601dd4544f0SRafał Miłecki 	dma_free_coherent(dma_dev, size, ring->cpu_base,
602dd4544f0SRafał Miłecki 			  ring->dma_base);
603dd4544f0SRafał Miłecki }
604dd4544f0SRafał Miłecki 
60574b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac)
60674b6f291SFelix Fietkau {
60774b6f291SFelix Fietkau 	int i;
60874b6f291SFelix Fietkau 
60974b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
61074b6f291SFelix Fietkau 		bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]);
61174b6f291SFelix Fietkau 
61274b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
61374b6f291SFelix Fietkau 		bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]);
61474b6f291SFelix Fietkau }
61574b6f291SFelix Fietkau 
616dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
617dd4544f0SRafał Miłecki {
618dd4544f0SRafał Miłecki 	int i;
619dd4544f0SRafał Miłecki 
62074b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
62129ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i],
62229ba877eSFelix Fietkau 					 BGMAC_TX_RING_SLOTS);
62374b6f291SFelix Fietkau 
62474b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
62529ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i],
62629ba877eSFelix Fietkau 					 BGMAC_RX_RING_SLOTS);
62745c9b3c0SFelix Fietkau }
628dd4544f0SRafał Miłecki 
629dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
630dd4544f0SRafał Miłecki {
631dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
632dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
633dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
634dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
635dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
636dd4544f0SRafał Miłecki 	int err;
637dd4544f0SRafał Miłecki 	int i;
638dd4544f0SRafał Miłecki 
639dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
640dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
641dd4544f0SRafał Miłecki 
642dd4544f0SRafał Miłecki 	if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) {
643dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Core does not report 64-bit DMA\n");
644dd4544f0SRafał Miłecki 		return -ENOTSUPP;
645dd4544f0SRafał Miłecki 	}
646dd4544f0SRafał Miłecki 
647dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
648dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
649dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
650dd4544f0SRafał Miłecki 
651dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
65229ba877eSFelix Fietkau 		size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
653dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
654dd4544f0SRafał Miłecki 						     &ring->dma_base,
655dd4544f0SRafał Miłecki 						     GFP_KERNEL);
656dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
657dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n",
658dd4544f0SRafał Miłecki 				  ring->mmio_base);
659dd4544f0SRafał Miłecki 			goto err_dma_free;
660dd4544f0SRafał Miłecki 		}
661dd4544f0SRafał Miłecki 
6629900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6639900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
6649900303eSRafał Miłecki 		if (ring->unaligned)
6659900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6669900303eSRafał Miłecki 		else
6679900303eSRafał Miłecki 			ring->index_base = 0;
6689900303eSRafał Miłecki 
669dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
670dd4544f0SRafał Miłecki 	}
671dd4544f0SRafał Miłecki 
672dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
673dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
674dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
675dd4544f0SRafał Miłecki 
676dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
67729ba877eSFelix Fietkau 		size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
678dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
679dd4544f0SRafał Miłecki 						     &ring->dma_base,
680dd4544f0SRafał Miłecki 						     GFP_KERNEL);
681dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
682dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n",
683dd4544f0SRafał Miłecki 				  ring->mmio_base);
684dd4544f0SRafał Miłecki 			err = -ENOMEM;
685dd4544f0SRafał Miłecki 			goto err_dma_free;
686dd4544f0SRafał Miłecki 		}
687dd4544f0SRafał Miłecki 
6889900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6899900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
6909900303eSRafał Miłecki 		if (ring->unaligned)
6919900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6929900303eSRafał Miłecki 		else
6939900303eSRafał Miłecki 			ring->index_base = 0;
694dd4544f0SRafał Miłecki 	}
695dd4544f0SRafał Miłecki 
696dd4544f0SRafał Miłecki 	return 0;
697dd4544f0SRafał Miłecki 
698dd4544f0SRafał Miłecki err_dma_free:
699dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
700dd4544f0SRafał Miłecki 	return -ENOMEM;
701dd4544f0SRafał Miłecki }
702dd4544f0SRafał Miłecki 
70374b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac)
704dd4544f0SRafał Miłecki {
705dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
70674b6f291SFelix Fietkau 	int i, err;
707dd4544f0SRafał Miłecki 
708dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
709dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
710dd4544f0SRafał Miłecki 
7119900303eSRafał Miłecki 		if (!ring->unaligned)
712dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
713dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
714dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
715dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
716dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7179900303eSRafał Miłecki 		if (ring->unaligned)
7189900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
719dd4544f0SRafał Miłecki 
720dd4544f0SRafał Miłecki 		ring->start = 0;
721dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
722dd4544f0SRafał Miłecki 	}
723dd4544f0SRafał Miłecki 
724dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
72570a737b7SRafał Miłecki 		int j;
72670a737b7SRafał Miłecki 
727dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
728dd4544f0SRafał Miłecki 
7299900303eSRafał Miłecki 		if (!ring->unaligned)
730dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
731dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
732dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
733dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
734dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7359900303eSRafał Miłecki 		if (ring->unaligned)
7369900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
737dd4544f0SRafał Miłecki 
7384668ae1fSFelix Fietkau 		ring->start = 0;
7394668ae1fSFelix Fietkau 		ring->end = 0;
74029ba877eSFelix Fietkau 		for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) {
74174b6f291SFelix Fietkau 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
74274b6f291SFelix Fietkau 			if (err)
74374b6f291SFelix Fietkau 				goto error;
74474b6f291SFelix Fietkau 
745d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
74674b6f291SFelix Fietkau 		}
747dd4544f0SRafał Miłecki 
7484668ae1fSFelix Fietkau 		bgmac_dma_rx_update_index(bgmac, ring);
749dd4544f0SRafał Miłecki 	}
75074b6f291SFelix Fietkau 
75174b6f291SFelix Fietkau 	return 0;
75274b6f291SFelix Fietkau 
75374b6f291SFelix Fietkau error:
75474b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
75574b6f291SFelix Fietkau 	return err;
756dd4544f0SRafał Miłecki }
757dd4544f0SRafał Miłecki 
758dd4544f0SRafał Miłecki /**************************************************
759dd4544f0SRafał Miłecki  * PHY ops
760dd4544f0SRafał Miłecki  **************************************************/
761dd4544f0SRafał Miłecki 
762217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg)
763dd4544f0SRafał Miłecki {
764dd4544f0SRafał Miłecki 	struct bcma_device *core;
765dd4544f0SRafał Miłecki 	u16 phy_access_addr;
766dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
767dd4544f0SRafał Miłecki 	u32 tmp;
768dd4544f0SRafał Miłecki 
769dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK);
770dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK);
771dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT);
772dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK);
773dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT);
774dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE);
775dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START);
776dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK);
777dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK);
778dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT);
779dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE);
780dd4544f0SRafał Miłecki 
781dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
782dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
783dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
784dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
785dd4544f0SRafał Miłecki 	} else {
786dd4544f0SRafał Miłecki 		core = bgmac->core;
787dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
788dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
789dd4544f0SRafał Miłecki 	}
790dd4544f0SRafał Miłecki 
791dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
792dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
793dd4544f0SRafał Miłecki 	tmp |= phyaddr;
794dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
795dd4544f0SRafał Miłecki 
796dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
797dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
798dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
799dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
800dd4544f0SRafał Miłecki 
801dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
802dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n",
803dd4544f0SRafał Miłecki 			  phyaddr, reg);
804dd4544f0SRafał Miłecki 		return 0xffff;
805dd4544f0SRafał Miłecki 	}
806dd4544f0SRafał Miłecki 
807dd4544f0SRafał Miłecki 	return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK;
808dd4544f0SRafał Miłecki }
809dd4544f0SRafał Miłecki 
810dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */
811217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value)
812dd4544f0SRafał Miłecki {
813dd4544f0SRafał Miłecki 	struct bcma_device *core;
814dd4544f0SRafał Miłecki 	u16 phy_access_addr;
815dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
816dd4544f0SRafał Miłecki 	u32 tmp;
817dd4544f0SRafał Miłecki 
818dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
819dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
820dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
821dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
822dd4544f0SRafał Miłecki 	} else {
823dd4544f0SRafał Miłecki 		core = bgmac->core;
824dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
825dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
826dd4544f0SRafał Miłecki 	}
827dd4544f0SRafał Miłecki 
828dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
829dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
830dd4544f0SRafał Miłecki 	tmp |= phyaddr;
831dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
832dd4544f0SRafał Miłecki 
833dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO);
834dd4544f0SRafał Miłecki 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO)
835dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Error setting MDIO int\n");
836dd4544f0SRafał Miłecki 
837dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
838dd4544f0SRafał Miłecki 	tmp |= BGMAC_PA_WRITE;
839dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
840dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
841dd4544f0SRafał Miłecki 	tmp |= value;
842dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
843dd4544f0SRafał Miłecki 
844217a55a3SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
845dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n",
846dd4544f0SRafał Miłecki 			  phyaddr, reg);
847217a55a3SRafał Miłecki 		return -ETIMEDOUT;
848217a55a3SRafał Miłecki 	}
849217a55a3SRafał Miłecki 
850217a55a3SRafał Miłecki 	return 0;
851dd4544f0SRafał Miłecki }
852dd4544f0SRafał Miłecki 
853dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */
854dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac)
855dd4544f0SRafał Miłecki {
856dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
857dd4544f0SRafał Miłecki 	struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
858dd4544f0SRafał Miłecki 	u8 i;
859dd4544f0SRafał Miłecki 
860dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5356) {
861dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
862dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x008b);
863dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x15, 0x0100);
864dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
865dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x12, 0x2aaa);
866dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
867dd4544f0SRafał Miłecki 		}
868dd4544f0SRafał Miłecki 	}
869dd4544f0SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) ||
870dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) ||
871dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) {
872dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0);
873dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0);
874dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
875dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
876dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5284);
877dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
878dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x0010);
879dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
880dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5296);
881dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x1073);
882dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9073);
883dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x52b6);
884dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9273);
885dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
886dd4544f0SRafał Miłecki 		}
887dd4544f0SRafał Miłecki 	}
888dd4544f0SRafał Miłecki }
889dd4544f0SRafał Miłecki 
890dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */
891dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac)
892dd4544f0SRafał Miłecki {
893dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
894dd4544f0SRafał Miłecki 		return;
895dd4544f0SRafał Miłecki 
8965322dbf0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET);
897dd4544f0SRafał Miłecki 	udelay(100);
8985322dbf0SRafał Miłecki 	if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET)
899dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PHY reset failed\n");
900dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
901dd4544f0SRafał Miłecki }
902dd4544f0SRafał Miłecki 
903dd4544f0SRafał Miłecki /**************************************************
904dd4544f0SRafał Miłecki  * Chip ops
905dd4544f0SRafał Miłecki  **************************************************/
906dd4544f0SRafał Miłecki 
907dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
908dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
909dd4544f0SRafał Miłecki  */
910dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
911dd4544f0SRafał Miłecki 				 bool force)
912dd4544f0SRafał Miłecki {
913dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
914dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
915dd4544f0SRafał Miłecki 
91648e07fbeSHauke Mehrtens 	bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev));
917dd4544f0SRafał Miłecki 	udelay(2);
918dd4544f0SRafał Miłecki 
919dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
920dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
921dd4544f0SRafał Miłecki 
92248e07fbeSHauke Mehrtens 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev));
923dd4544f0SRafał Miłecki 	udelay(2);
924dd4544f0SRafał Miłecki }
925dd4544f0SRafał Miłecki 
9264e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
9274e209001SHauke Mehrtens {
9284e209001SHauke Mehrtens 	u32 tmp;
9294e209001SHauke Mehrtens 
9304e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
9314e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
9324e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
9334e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
9344e209001SHauke Mehrtens }
9354e209001SHauke Mehrtens 
936c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
937c6edfe10SHauke Mehrtens {
938c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
939c6edfe10SHauke Mehrtens 
940c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
941e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
942c6edfe10SHauke Mehrtens 	else
943e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
944c6edfe10SHauke Mehrtens }
945c6edfe10SHauke Mehrtens 
946dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
947dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
948dd4544f0SRafał Miłecki {
949dd4544f0SRafał Miłecki 	int i;
950dd4544f0SRafał Miłecki 
951dd4544f0SRafał Miłecki 	if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) {
952dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
953dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
954dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
955dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
956dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
957dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
958dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
959dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
960dd4544f0SRafał Miłecki 	}
961dd4544f0SRafał Miłecki 
962dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
963dd4544f0SRafał Miłecki }
964dd4544f0SRafał Miłecki #endif
965dd4544f0SRafał Miłecki 
966dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
967dd4544f0SRafał Miłecki {
968dd4544f0SRafał Miłecki 	int i;
969dd4544f0SRafał Miłecki 
970dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT)
971dd4544f0SRafał Miłecki 		return;
972dd4544f0SRafał Miłecki 
973dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
974dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
975dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
976dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
977dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
978dd4544f0SRafał Miłecki }
979dd4544f0SRafał Miłecki 
980dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
9815824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
982dd4544f0SRafał Miłecki {
983dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
984dd4544f0SRafał Miłecki 	u32 set = 0;
985dd4544f0SRafał Miłecki 
9865824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
9875824d2d1SRafał Miłecki 	case SPEED_10:
988dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
9895824d2d1SRafał Miłecki 		break;
9905824d2d1SRafał Miłecki 	case SPEED_100:
991dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
9925824d2d1SRafał Miłecki 		break;
9935824d2d1SRafał Miłecki 	case SPEED_1000:
994dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
9955824d2d1SRafał Miłecki 		break;
9966df4aff9SHauke Mehrtens 	case SPEED_2500:
9976df4aff9SHauke Mehrtens 		set |= BGMAC_CMDCFG_ES_2500;
9986df4aff9SHauke Mehrtens 		break;
9995824d2d1SRafał Miłecki 	default:
10005824d2d1SRafał Miłecki 		bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed);
10015824d2d1SRafał Miłecki 	}
10025824d2d1SRafał Miłecki 
10035824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
1004dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
10055824d2d1SRafał Miłecki 
1006dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
1007dd4544f0SRafał Miłecki }
1008dd4544f0SRafał Miłecki 
1009dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
1010dd4544f0SRafał Miłecki {
10116df4aff9SHauke Mehrtens 	struct bcma_device *core = bgmac->core;
10126df4aff9SHauke Mehrtens 	u8 imode;
10136df4aff9SHauke Mehrtens 
1014387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac)) {
10156df4aff9SHauke Mehrtens 		bcma_awrite32(core, BCMA_IOCTL,
10166df4aff9SHauke Mehrtens 			      bcma_aread32(core, BCMA_IOCTL) | 0x40 |
10176df4aff9SHauke Mehrtens 			      BGMAC_BCMA_IOCTL_SW_CLKEN);
10186df4aff9SHauke Mehrtens 		bgmac->mac_speed = SPEED_2500;
10196df4aff9SHauke Mehrtens 		bgmac->mac_duplex = DUPLEX_FULL;
10206df4aff9SHauke Mehrtens 		bgmac_mac_speed(bgmac);
10216df4aff9SHauke Mehrtens 	} else {
10226df4aff9SHauke Mehrtens 		imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) &
10236df4aff9SHauke Mehrtens 			BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT;
1024dd4544f0SRafał Miłecki 		if (imode == 0 || imode == 1) {
10255824d2d1SRafał Miłecki 			bgmac->mac_speed = SPEED_100;
10265824d2d1SRafał Miłecki 			bgmac->mac_duplex = DUPLEX_FULL;
10275824d2d1SRafał Miłecki 			bgmac_mac_speed(bgmac);
1028dd4544f0SRafał Miłecki 		}
1029dd4544f0SRafał Miłecki 	}
10306df4aff9SHauke Mehrtens }
1031dd4544f0SRafał Miłecki 
1032dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
1033dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
1034dd4544f0SRafał Miłecki {
1035dd4544f0SRafał Miłecki 	struct bcma_device *core = bgmac->core;
1036dd4544f0SRafał Miłecki 	struct bcma_bus *bus = core->bus;
1037dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bus->chipinfo;
10386df4aff9SHauke Mehrtens 	u32 flags;
1039dd4544f0SRafał Miłecki 	u32 iost;
1040dd4544f0SRafał Miłecki 	int i;
1041dd4544f0SRafał Miłecki 
1042dd4544f0SRafał Miłecki 	if (bcma_core_is_enabled(core)) {
1043dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
1044dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
1045dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
1046dd4544f0SRafał Miłecki 		}
1047dd4544f0SRafał Miłecki 
1048dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
1049dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
1050dd4544f0SRafał Miłecki 
1051dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1052dd4544f0SRafał Miłecki 		udelay(1);
1053dd4544f0SRafał Miłecki 
1054dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
1055dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
1056dd4544f0SRafał Miłecki 
1057dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
1058dd4544f0SRafał Miłecki 	}
1059dd4544f0SRafał Miłecki 
1060dd4544f0SRafał Miłecki 	iost = bcma_aread32(core, BCMA_IOST);
10611a0ab767SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
1062dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
10631a0ab767SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188))
1064dd4544f0SRafał Miłecki 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
1065dd4544f0SRafał Miłecki 
10669e4e6206SRafał Miłecki 	/* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */
10679e4e6206SRafał Miłecki 	if (ci->id != BCMA_CHIP_ID_BCM4707 &&
10689e4e6206SRafał Miłecki 	    ci->id != BCMA_CHIP_ID_BCM47094) {
10696df4aff9SHauke Mehrtens 		flags = 0;
1070dd4544f0SRafał Miłecki 		if (iost & BGMAC_BCMA_IOST_ATTACHED) {
1071dd4544f0SRafał Miłecki 			flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
1072dd4544f0SRafał Miłecki 			if (!bgmac->has_robosw)
1073dd4544f0SRafał Miłecki 				flags |= BGMAC_BCMA_IOCTL_SW_RESET;
1074dd4544f0SRafał Miłecki 		}
1075dd4544f0SRafał Miłecki 		bcma_core_enable(core, flags);
10766df4aff9SHauke Mehrtens 	}
1077dd4544f0SRafał Miłecki 
10786df4aff9SHauke Mehrtens 	/* Request Misc PLL for corerev > 2 */
1079387b75f8SRafał Miłecki 	if (core->id.rev > 2 && !bgmac_is_bcm4707_family(bgmac)) {
10801a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
10811a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
10821a0ab767SRafał Miłecki 		bgmac_wait_value(bgmac->core, BCMA_CLKCTLST,
10831a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
10841a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
1085dd4544f0SRafał Miłecki 				 1000);
1086dd4544f0SRafał Miłecki 	}
1087dd4544f0SRafał Miłecki 
10881a0ab767SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5357 ||
10891a0ab767SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM4749 ||
1090dd4544f0SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53572) {
1091dd4544f0SRafał Miłecki 		struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
1092dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
1093dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
10946a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
10953647268dSHauke Mehrtens 		char buf[4];
1096dd4544f0SRafał Miłecki 
10973647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
1098dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
1099dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n",
1100dd4544f0SRafał Miłecki 					  buf);
1101dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
1102dd4544f0SRafał Miłecki 			et_swtype <<= 4;
1103dd4544f0SRafał Miłecki 			sw_type = et_swtype;
11041a0ab767SRafał Miłecki 		} else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) {
1105dd4544f0SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
11061a0ab767SRafał Miłecki 		} else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
11071a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
11081a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) {
1109b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
1110b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
1111dd4544f0SRafał Miłecki 		}
1112dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 1,
1113dd4544f0SRafał Miłecki 					    ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
1114dd4544f0SRafał Miłecki 					      BGMAC_CHIPCTL_1_SW_TYPE_MASK),
1115dd4544f0SRafał Miłecki 					    sw_type);
1116dd4544f0SRafał Miłecki 	}
1117dd4544f0SRafał Miłecki 
1118dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
1119dd4544f0SRafał Miłecki 		bcma_awrite32(core, BCMA_IOCTL,
1120dd4544f0SRafał Miłecki 			      bcma_aread32(core, BCMA_IOCTL) &
1121dd4544f0SRafał Miłecki 			      ~BGMAC_BCMA_IOCTL_SW_RESET);
1122dd4544f0SRafał Miłecki 
1123dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
1124dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
1125dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
1126dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
1127dd4544f0SRafał Miłecki 	 */
1128dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
1129dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
1130dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
1131dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
1132dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
1133dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
1134dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
1135dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
1136dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
1137dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
1138dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
1139dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
1140dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
1141dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
1142dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
1143dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
1144dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
114548e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(core->id.rev),
1146dd4544f0SRafał Miłecki 			     false);
1147d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
1148d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
1149dd4544f0SRafał Miłecki 
1150dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
1151dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT)
1152dd4544f0SRafał Miłecki 		bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0,
1153dd4544f0SRafał Miłecki 			       BCMA_GMAC_CMN_PC_MTE);
1154dd4544f0SRafał Miłecki 	else
1155dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
1156dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
1157dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
1158dd4544f0SRafał Miłecki 
115949a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
1160dd4544f0SRafał Miłecki }
1161dd4544f0SRafał Miłecki 
1162dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1163dd4544f0SRafał Miłecki {
1164dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1165dd4544f0SRafał Miłecki }
1166dd4544f0SRafał Miłecki 
1167dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1168dd4544f0SRafał Miłecki {
1169dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
11704160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1171dd4544f0SRafał Miłecki }
1172dd4544f0SRafał Miłecki 
1173dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1174dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1175dd4544f0SRafał Miłecki {
1176dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
1177dd4544f0SRafał Miłecki 	u32 cmdcfg;
1178dd4544f0SRafał Miłecki 	u32 mode;
1179dd4544f0SRafał Miłecki 	u32 rxq_ctl;
1180dd4544f0SRafał Miłecki 	u32 fl_ctl;
1181dd4544f0SRafał Miłecki 	u16 bp_clk;
1182dd4544f0SRafał Miłecki 	u8 mdp;
1183dd4544f0SRafał Miłecki 
1184dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1185dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
118648e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(bgmac->core->id.rev), true);
1187dd4544f0SRafał Miłecki 	udelay(2);
1188dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1189dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1190dd4544f0SRafał Miłecki 
1191dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1192dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1193dd4544f0SRafał Miłecki 	if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0)
1194dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1195dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2)
1196dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0,
1197dd4544f0SRafał Miłecki 					    BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1198dd4544f0SRafał Miłecki 
1199dd4544f0SRafał Miłecki 	switch (ci->id) {
1200dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM5357:
1201dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4749:
1202dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM53572:
1203dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4716:
1204dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM47162:
1205dd4544f0SRafał Miłecki 		fl_ctl = 0x03cb04cb;
1206dd4544f0SRafał Miłecki 		if (ci->id == BCMA_CHIP_ID_BCM5357 ||
1207dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM4749 ||
1208dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM53572)
1209dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1210dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1211dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1212dd4544f0SRafał Miłecki 		break;
1213dd4544f0SRafał Miłecki 	}
1214dd4544f0SRafał Miłecki 
1215387b75f8SRafał Miłecki 	if (!bgmac_is_bcm4707_family(bgmac)) {
1216dd4544f0SRafał Miłecki 		rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1217dd4544f0SRafał Miłecki 		rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
12186df4aff9SHauke Mehrtens 		bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) /
12196df4aff9SHauke Mehrtens 				1000000;
1220dd4544f0SRafał Miłecki 		mdp = (bp_clk * 128 / 1000) - 3;
1221dd4544f0SRafał Miłecki 		rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1222dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1223dd4544f0SRafał Miłecki 	}
12246df4aff9SHauke Mehrtens }
1225dd4544f0SRafał Miłecki 
1226dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
122774b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac)
1228dd4544f0SRafał Miłecki {
1229dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1230dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1231dd4544f0SRafał Miłecki 
1232dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1233dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1234dd4544f0SRafał Miłecki 
1235c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1236dd4544f0SRafał Miłecki 
12374e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1238dd4544f0SRafał Miłecki 
1239dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1240e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1241dd4544f0SRafał Miłecki 	else
1242e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1243dd4544f0SRafał Miłecki 
1244dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1245dd4544f0SRafał Miłecki 
1246dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1247dd4544f0SRafał Miłecki 
1248dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1249dd4544f0SRafał Miłecki }
1250dd4544f0SRafał Miłecki 
1251dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1252dd4544f0SRafał Miłecki {
1253dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1254dd4544f0SRafał Miłecki 
1255dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1256dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1257dd4544f0SRafał Miłecki 
1258dd4544f0SRafał Miłecki 	if (!int_status)
1259dd4544f0SRafał Miłecki 		return IRQ_NONE;
1260dd4544f0SRafał Miłecki 
1261eb64e292SFelix Fietkau 	int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX);
1262eb64e292SFelix Fietkau 	if (int_status)
1263eb64e292SFelix Fietkau 		bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", int_status);
1264dd4544f0SRafał Miłecki 
1265dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1266dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1267dd4544f0SRafał Miłecki 
1268dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1269dd4544f0SRafał Miłecki 
1270dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1271dd4544f0SRafał Miłecki }
1272dd4544f0SRafał Miłecki 
1273dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1274dd4544f0SRafał Miłecki {
1275dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1276dd4544f0SRafał Miłecki 	int handled = 0;
1277dd4544f0SRafał Miłecki 
1278eb64e292SFelix Fietkau 	/* Ack */
1279eb64e292SFelix Fietkau 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1280dd4544f0SRafał Miłecki 
1281eb64e292SFelix Fietkau 	bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]);
1282eb64e292SFelix Fietkau 	handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight);
1283dd4544f0SRafał Miłecki 
1284eb64e292SFelix Fietkau 	/* Poll again if more events arrived in the meantime */
1285eb64e292SFelix Fietkau 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX))
1286e580267dSRafał Miłecki 		return weight;
1287dd4544f0SRafał Miłecki 
128843f159c6SHauke Mehrtens 	if (handled < weight) {
1289dd4544f0SRafał Miłecki 		napi_complete(napi);
1290dd4544f0SRafał Miłecki 		bgmac_chip_intrs_on(bgmac);
129143f159c6SHauke Mehrtens 	}
1292dd4544f0SRafał Miłecki 
1293dd4544f0SRafał Miłecki 	return handled;
1294dd4544f0SRafał Miłecki }
1295dd4544f0SRafał Miłecki 
1296dd4544f0SRafał Miłecki /**************************************************
1297dd4544f0SRafał Miłecki  * net_device_ops
1298dd4544f0SRafał Miłecki  **************************************************/
1299dd4544f0SRafał Miłecki 
1300dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1301dd4544f0SRafał Miłecki {
1302dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1303dd4544f0SRafał Miłecki 	int err = 0;
1304dd4544f0SRafał Miłecki 
1305dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
130674b6f291SFelix Fietkau 
130774b6f291SFelix Fietkau 	err = bgmac_dma_init(bgmac);
130874b6f291SFelix Fietkau 	if (err)
130974b6f291SFelix Fietkau 		return err;
131074b6f291SFelix Fietkau 
1311dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
131274b6f291SFelix Fietkau 	bgmac_chip_init(bgmac);
1313dd4544f0SRafał Miłecki 
1314dd4544f0SRafał Miłecki 	err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED,
1315dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1316dd4544f0SRafał Miłecki 	if (err < 0) {
1317dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "IRQ request error: %d!\n", err);
131874b6f291SFelix Fietkau 		bgmac_dma_cleanup(bgmac);
131974b6f291SFelix Fietkau 		return err;
1320dd4544f0SRafał Miłecki 	}
1321dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1322dd4544f0SRafał Miłecki 
1323*b21fcb25SPhilippe Reynes 	phy_start(net_dev->phydev);
13244e34da4dSRafał Miłecki 
1325dd4544f0SRafał Miłecki 	netif_carrier_on(net_dev);
132674b6f291SFelix Fietkau 	return 0;
1327dd4544f0SRafał Miłecki }
1328dd4544f0SRafał Miłecki 
1329dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1330dd4544f0SRafał Miłecki {
1331dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1332dd4544f0SRafał Miłecki 
1333dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1334dd4544f0SRafał Miłecki 
1335*b21fcb25SPhilippe Reynes 	phy_stop(net_dev->phydev);
13364e34da4dSRafał Miłecki 
1337dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1338dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1339dd4544f0SRafał Miłecki 	free_irq(bgmac->core->irq, net_dev);
1340dd4544f0SRafał Miłecki 
1341dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
134274b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
1343dd4544f0SRafał Miłecki 
1344dd4544f0SRafał Miłecki 	return 0;
1345dd4544f0SRafał Miłecki }
1346dd4544f0SRafał Miłecki 
1347dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1348dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1349dd4544f0SRafał Miłecki {
1350dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1351dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1352dd4544f0SRafał Miłecki 
1353dd4544f0SRafał Miłecki 	/* No QOS support yet */
1354dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1355dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1356dd4544f0SRafał Miłecki }
1357dd4544f0SRafał Miłecki 
13584e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
13594e209001SHauke Mehrtens {
13604e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
13614e209001SHauke Mehrtens 	int ret;
13624e209001SHauke Mehrtens 
13634e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
13644e209001SHauke Mehrtens 	if (ret < 0)
13654e209001SHauke Mehrtens 		return ret;
13664e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, (u8 *)addr);
13674e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
13684e209001SHauke Mehrtens 	return 0;
13694e209001SHauke Mehrtens }
13704e209001SHauke Mehrtens 
1371dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1372dd4544f0SRafał Miłecki {
1373dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
137469c58852SHauke Mehrtens 		return -EINVAL;
137569c58852SHauke Mehrtens 
1376*b21fcb25SPhilippe Reynes 	return phy_mii_ioctl(net_dev->phydev, ifr, cmd);
1377dd4544f0SRafał Miłecki }
1378dd4544f0SRafał Miłecki 
1379dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1380dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1381dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1382dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1383c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
13844e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1385522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1386dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1387dd4544f0SRafał Miłecki };
1388dd4544f0SRafał Miłecki 
1389dd4544f0SRafał Miłecki /**************************************************
1390dd4544f0SRafał Miłecki  * ethtool_ops
1391dd4544f0SRafał Miłecki  **************************************************/
1392dd4544f0SRafał Miłecki 
1393f6613d4fSFlorian Fainelli struct bgmac_stat {
1394f6613d4fSFlorian Fainelli 	u8 size;
1395f6613d4fSFlorian Fainelli 	u32 offset;
1396f6613d4fSFlorian Fainelli 	const char *name;
1397f6613d4fSFlorian Fainelli };
1398f6613d4fSFlorian Fainelli 
1399f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = {
1400f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" },
1401f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_GOOD_PKTS, "tx_good" },
1402f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_OCTETS, "tx_octets" },
1403f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PKTS, "tx_pkts" },
1404f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" },
1405f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" },
1406f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_64, "tx_64" },
1407f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" },
1408f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" },
1409f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" },
1410f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" },
1411f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" },
1412f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" },
1413f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" },
1414f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" },
1415f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" },
1416f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" },
1417f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" },
1418f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" },
1419f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNDERRUNS, "tx_underruns" },
1420f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" },
1421f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" },
1422f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" },
1423f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" },
1424f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LATE_COLS, "tx_late_cols" },
1425f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_DEFERED, "tx_defered" },
1426f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" },
1427f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" },
1428f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNI_PKTS, "tx_unicast" },
1429f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q0_PKTS, "tx_q0" },
1430f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" },
1431f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q1_PKTS, "tx_q1" },
1432f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" },
1433f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q2_PKTS, "tx_q2" },
1434f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" },
1435f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q3_PKTS, "tx_q3" },
1436f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" },
1437f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" },
1438f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_GOOD_PKTS, "rx_good" },
1439f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_OCTETS, "rx_octets" },
1440f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PKTS, "rx_pkts" },
1441f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" },
1442f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" },
1443f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_64, "rx_64" },
1444f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" },
1445f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" },
1446f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" },
1447f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" },
1448f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" },
1449f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" },
1450f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" },
1451f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" },
1452f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" },
1453f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" },
1454f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" },
1455f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" },
1456f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MISSED_PKTS, "rx_missed" },
1457f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" },
1458f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNDERSIZE, "rx_undersize" },
1459f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ERRS, "rx_crc" },
1460f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_ALIGN_ERRS, "rx_align" },
1461f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" },
1462f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" },
1463f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" },
1464f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SACHANGES, "rx_sa_changes" },
1465f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNI_PKTS, "rx_unicast" },
1466f6613d4fSFlorian Fainelli };
1467f6613d4fSFlorian Fainelli 
1468f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN	ARRAY_SIZE(bgmac_get_strings_stats)
1469f6613d4fSFlorian Fainelli 
1470f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set)
1471f6613d4fSFlorian Fainelli {
1472f6613d4fSFlorian Fainelli 	switch (string_set) {
1473f6613d4fSFlorian Fainelli 	case ETH_SS_STATS:
1474f6613d4fSFlorian Fainelli 		return BGMAC_STATS_LEN;
1475f6613d4fSFlorian Fainelli 	}
1476f6613d4fSFlorian Fainelli 
1477f6613d4fSFlorian Fainelli 	return -EOPNOTSUPP;
1478f6613d4fSFlorian Fainelli }
1479f6613d4fSFlorian Fainelli 
1480f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset,
1481f6613d4fSFlorian Fainelli 			      u8 *data)
1482f6613d4fSFlorian Fainelli {
1483f6613d4fSFlorian Fainelli 	int i;
1484f6613d4fSFlorian Fainelli 
1485f6613d4fSFlorian Fainelli 	if (stringset != ETH_SS_STATS)
1486f6613d4fSFlorian Fainelli 		return;
1487f6613d4fSFlorian Fainelli 
1488f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++)
1489f6613d4fSFlorian Fainelli 		strlcpy(data + i * ETH_GSTRING_LEN,
1490f6613d4fSFlorian Fainelli 			bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN);
1491f6613d4fSFlorian Fainelli }
1492f6613d4fSFlorian Fainelli 
1493f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev,
1494f6613d4fSFlorian Fainelli 				    struct ethtool_stats *ss, uint64_t *data)
1495f6613d4fSFlorian Fainelli {
1496f6613d4fSFlorian Fainelli 	struct bgmac *bgmac = netdev_priv(dev);
1497f6613d4fSFlorian Fainelli 	const struct bgmac_stat *s;
1498f6613d4fSFlorian Fainelli 	unsigned int i;
1499f6613d4fSFlorian Fainelli 	u64 val;
1500f6613d4fSFlorian Fainelli 
1501f6613d4fSFlorian Fainelli 	if (!netif_running(dev))
1502f6613d4fSFlorian Fainelli 		return;
1503f6613d4fSFlorian Fainelli 
1504f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++) {
1505f6613d4fSFlorian Fainelli 		s = &bgmac_get_strings_stats[i];
1506f6613d4fSFlorian Fainelli 		val = 0;
1507f6613d4fSFlorian Fainelli 		if (s->size == 8)
1508f6613d4fSFlorian Fainelli 			val = (u64)bgmac_read(bgmac, s->offset + 4) << 32;
1509f6613d4fSFlorian Fainelli 		val |= bgmac_read(bgmac, s->offset);
1510f6613d4fSFlorian Fainelli 		data[i] = val;
1511f6613d4fSFlorian Fainelli 	}
1512f6613d4fSFlorian Fainelli }
1513f6613d4fSFlorian Fainelli 
1514dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev,
1515dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1516dd4544f0SRafał Miłecki {
1517dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1518dd4544f0SRafał Miłecki 
1519*b21fcb25SPhilippe Reynes 	return phy_ethtool_gset(net_dev->phydev, cmd);
1520dd4544f0SRafał Miłecki }
1521dd4544f0SRafał Miłecki 
1522dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev,
1523dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1524dd4544f0SRafał Miłecki {
1525dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1526dd4544f0SRafał Miłecki 
1527*b21fcb25SPhilippe Reynes 	return phy_ethtool_sset(net_dev->phydev, cmd);
1528dd4544f0SRafał Miłecki }
1529dd4544f0SRafał Miłecki 
1530dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1531dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1532dd4544f0SRafał Miłecki {
1533dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1534dd4544f0SRafał Miłecki 	strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info));
1535dd4544f0SRafał Miłecki }
1536dd4544f0SRafał Miłecki 
1537dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1538f6613d4fSFlorian Fainelli 	.get_strings		= bgmac_get_strings,
1539f6613d4fSFlorian Fainelli 	.get_sset_count		= bgmac_get_sset_count,
1540f6613d4fSFlorian Fainelli 	.get_ethtool_stats	= bgmac_get_ethtool_stats,
1541dd4544f0SRafał Miłecki 	.get_settings		= bgmac_get_settings,
15425824d2d1SRafał Miłecki 	.set_settings		= bgmac_set_settings,
1543dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1544dd4544f0SRafał Miłecki };
1545dd4544f0SRafał Miłecki 
1546dd4544f0SRafał Miłecki /**************************************************
154711e5e76eSRafał Miłecki  * MII
154811e5e76eSRafał Miłecki  **************************************************/
154911e5e76eSRafał Miłecki 
155011e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum)
155111e5e76eSRafał Miłecki {
155211e5e76eSRafał Miłecki 	return bgmac_phy_read(bus->priv, mii_id, regnum);
155311e5e76eSRafał Miłecki }
155411e5e76eSRafał Miłecki 
155511e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum,
155611e5e76eSRafał Miłecki 			   u16 value)
155711e5e76eSRafał Miłecki {
155811e5e76eSRafał Miłecki 	return bgmac_phy_write(bus->priv, mii_id, regnum, value);
155911e5e76eSRafał Miłecki }
156011e5e76eSRafał Miłecki 
15615824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev)
15625824d2d1SRafał Miłecki {
15635824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1564*b21fcb25SPhilippe Reynes 	struct phy_device *phy_dev = net_dev->phydev;
15655824d2d1SRafał Miłecki 	bool update = false;
15665824d2d1SRafał Miłecki 
15675824d2d1SRafał Miłecki 	if (phy_dev->link) {
15685824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
15695824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
15705824d2d1SRafał Miłecki 			update = true;
15715824d2d1SRafał Miłecki 		}
15725824d2d1SRafał Miłecki 
15735824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
15745824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
15755824d2d1SRafał Miłecki 			update = true;
15765824d2d1SRafał Miłecki 		}
15775824d2d1SRafał Miłecki 	}
15785824d2d1SRafał Miłecki 
15795824d2d1SRafał Miłecki 	if (update) {
15805824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
15815824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
15825824d2d1SRafał Miłecki 	}
15835824d2d1SRafał Miłecki }
15845824d2d1SRafał Miłecki 
1585c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac)
1586c25b23b8SRafał Miłecki {
1587c25b23b8SRafał Miłecki 	struct fixed_phy_status fphy_status = {
1588c25b23b8SRafał Miłecki 		.link = 1,
1589c25b23b8SRafał Miłecki 		.speed = SPEED_1000,
1590c25b23b8SRafał Miłecki 		.duplex = DUPLEX_FULL,
1591c25b23b8SRafał Miłecki 	};
1592c25b23b8SRafał Miłecki 	struct phy_device *phy_dev;
1593c25b23b8SRafał Miłecki 	int err;
1594c25b23b8SRafał Miłecki 
15954db78d31SFabio Estevam 	phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL);
1596c25b23b8SRafał Miłecki 	if (!phy_dev || IS_ERR(phy_dev)) {
1597c25b23b8SRafał Miłecki 		bgmac_err(bgmac, "Failed to register fixed PHY device\n");
1598c25b23b8SRafał Miłecki 		return -ENODEV;
1599c25b23b8SRafał Miłecki 	}
1600c25b23b8SRafał Miłecki 
1601c25b23b8SRafał Miłecki 	err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link,
1602c25b23b8SRafał Miłecki 				 PHY_INTERFACE_MODE_MII);
1603c25b23b8SRafał Miłecki 	if (err) {
1604c25b23b8SRafał Miłecki 		bgmac_err(bgmac, "Connecting PHY failed\n");
1605c25b23b8SRafał Miłecki 		return err;
1606c25b23b8SRafał Miłecki 	}
1607c25b23b8SRafał Miłecki 
1608c25b23b8SRafał Miłecki 	return err;
1609c25b23b8SRafał Miłecki }
1610c25b23b8SRafał Miłecki 
161111e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac)
161211e5e76eSRafał Miłecki {
161311e5e76eSRafał Miłecki 	struct mii_bus *mii_bus;
16145824d2d1SRafał Miłecki 	struct phy_device *phy_dev;
16155824d2d1SRafał Miłecki 	char bus_id[MII_BUS_ID_SIZE + 3];
1616e7f4dc35SAndrew Lunn 	int err = 0;
161711e5e76eSRafał Miłecki 
1618387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac))
1619c25b23b8SRafał Miłecki 		return bgmac_fixed_phy_register(bgmac);
1620c25b23b8SRafał Miłecki 
162111e5e76eSRafał Miłecki 	mii_bus = mdiobus_alloc();
162211e5e76eSRafał Miłecki 	if (!mii_bus)
162311e5e76eSRafał Miłecki 		return -ENOMEM;
162411e5e76eSRafał Miłecki 
162511e5e76eSRafał Miłecki 	mii_bus->name = "bgmac mii bus";
162611e5e76eSRafał Miłecki 	sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num,
162711e5e76eSRafał Miłecki 		bgmac->core->core_unit);
162811e5e76eSRafał Miłecki 	mii_bus->priv = bgmac;
162911e5e76eSRafał Miłecki 	mii_bus->read = bgmac_mii_read;
163011e5e76eSRafał Miłecki 	mii_bus->write = bgmac_mii_write;
163111e5e76eSRafał Miłecki 	mii_bus->parent = &bgmac->core->dev;
163211e5e76eSRafał Miłecki 	mii_bus->phy_mask = ~(1 << bgmac->phyaddr);
163311e5e76eSRafał Miłecki 
163411e5e76eSRafał Miłecki 	err = mdiobus_register(mii_bus);
163511e5e76eSRafał Miłecki 	if (err) {
163611e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Registration of mii bus failed\n");
1637e7f4dc35SAndrew Lunn 		goto err_free_bus;
163811e5e76eSRafał Miłecki 	}
163911e5e76eSRafał Miłecki 
164011e5e76eSRafał Miłecki 	bgmac->mii_bus = mii_bus;
164111e5e76eSRafał Miłecki 
16425824d2d1SRafał Miłecki 	/* Connect to the PHY */
16435824d2d1SRafał Miłecki 	snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id,
16445824d2d1SRafał Miłecki 		 bgmac->phyaddr);
16455824d2d1SRafał Miłecki 	phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link,
16465824d2d1SRafał Miłecki 			      PHY_INTERFACE_MODE_MII);
16475824d2d1SRafał Miłecki 	if (IS_ERR(phy_dev)) {
1648c01e0159SMasanari Iida 		bgmac_err(bgmac, "PHY connection failed\n");
16495824d2d1SRafał Miłecki 		err = PTR_ERR(phy_dev);
16505824d2d1SRafał Miłecki 		goto err_unregister_bus;
16515824d2d1SRafał Miłecki 	}
16525824d2d1SRafał Miłecki 
165311e5e76eSRafał Miłecki 	return err;
165411e5e76eSRafał Miłecki 
16555824d2d1SRafał Miłecki err_unregister_bus:
16565824d2d1SRafał Miłecki 	mdiobus_unregister(mii_bus);
165711e5e76eSRafał Miłecki err_free_bus:
165811e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
165911e5e76eSRafał Miłecki 	return err;
166011e5e76eSRafał Miłecki }
166111e5e76eSRafał Miłecki 
166211e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac)
166311e5e76eSRafał Miłecki {
166411e5e76eSRafał Miłecki 	struct mii_bus *mii_bus = bgmac->mii_bus;
166511e5e76eSRafał Miłecki 
166611e5e76eSRafał Miłecki 	mdiobus_unregister(mii_bus);
166711e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
166811e5e76eSRafał Miłecki }
166911e5e76eSRafał Miłecki 
167011e5e76eSRafał Miłecki /**************************************************
1671dd4544f0SRafał Miłecki  * BCMA bus ops
1672dd4544f0SRafał Miłecki  **************************************************/
1673dd4544f0SRafał Miłecki 
1674dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */
1675dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core)
1676dd4544f0SRafał Miłecki {
1677dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1678dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1679dd4544f0SRafał Miłecki 	struct ssb_sprom *sprom = &core->bus->sprom;
1680538e4563SRafał Miłecki 	u8 *mac;
1681dd4544f0SRafał Miłecki 	int err;
1682dd4544f0SRafał Miłecki 
1683538e4563SRafał Miłecki 	switch (core->core_unit) {
1684538e4563SRafał Miłecki 	case 0:
1685538e4563SRafał Miłecki 		mac = sprom->et0mac;
1686538e4563SRafał Miłecki 		break;
1687538e4563SRafał Miłecki 	case 1:
1688538e4563SRafał Miłecki 		mac = sprom->et1mac;
1689538e4563SRafał Miłecki 		break;
1690538e4563SRafał Miłecki 	case 2:
1691538e4563SRafał Miłecki 		mac = sprom->et2mac;
1692538e4563SRafał Miłecki 		break;
1693538e4563SRafał Miłecki 	default:
1694dd4544f0SRafał Miłecki 		pr_err("Unsupported core_unit %d\n", core->core_unit);
1695dd4544f0SRafał Miłecki 		return -ENOTSUPP;
1696dd4544f0SRafał Miłecki 	}
1697dd4544f0SRafał Miłecki 
1698d166f218SRafał Miłecki 	if (!is_valid_ether_addr(mac)) {
1699d166f218SRafał Miłecki 		dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac);
1700d166f218SRafał Miłecki 		eth_random_addr(mac);
1701d166f218SRafał Miłecki 		dev_warn(&core->dev, "Using random MAC: %pM\n", mac);
1702d166f218SRafał Miłecki 	}
1703d166f218SRafał Miłecki 
1704b4dfd8e9SRafał Miłecki 	/* This (reset &) enable is not preset in specs or reference driver but
1705b4dfd8e9SRafał Miłecki 	 * Broadcom does it in arch PCI code when enabling fake PCI device.
1706b4dfd8e9SRafał Miłecki 	 */
1707b4dfd8e9SRafał Miłecki 	bcma_core_enable(core, 0);
1708b4dfd8e9SRafał Miłecki 
1709dd4544f0SRafał Miłecki 	/* Allocation and references */
1710dd4544f0SRafał Miłecki 	net_dev = alloc_etherdev(sizeof(*bgmac));
1711dd4544f0SRafał Miłecki 	if (!net_dev)
1712dd4544f0SRafał Miłecki 		return -ENOMEM;
1713dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
1714dd4544f0SRafał Miłecki 	net_dev->irq = core->irq;
17157ad24ea4SWilfried Klaebe 	net_dev->ethtool_ops = &bgmac_ethtool_ops;
1716dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
1717dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
1718dd4544f0SRafał Miłecki 	bgmac->core = core;
1719dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, bgmac);
17202022e9d5SFlorian Fainelli 	SET_NETDEV_DEV(net_dev, &core->dev);
1721dd4544f0SRafał Miłecki 
1722dd4544f0SRafał Miłecki 	/* Defaults */
1723dd4544f0SRafał Miłecki 	memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN);
1724dd4544f0SRafał Miłecki 
1725dd4544f0SRafał Miłecki 	/* On BCM4706 we need common core to access PHY */
1726dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT &&
1727dd4544f0SRafał Miłecki 	    !core->bus->drv_gmac_cmn.core) {
1728dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n");
1729dd4544f0SRafał Miłecki 		err = -ENODEV;
1730dd4544f0SRafał Miłecki 		goto err_netdev_free;
1731dd4544f0SRafał Miłecki 	}
1732dd4544f0SRafał Miłecki 	bgmac->cmn = core->bus->drv_gmac_cmn.core;
1733dd4544f0SRafał Miłecki 
1734538e4563SRafał Miłecki 	switch (core->core_unit) {
1735538e4563SRafał Miłecki 	case 0:
1736538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et0phyaddr;
1737538e4563SRafał Miłecki 		break;
1738538e4563SRafał Miłecki 	case 1:
1739538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et1phyaddr;
1740538e4563SRafał Miłecki 		break;
1741538e4563SRafał Miłecki 	case 2:
1742538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et2phyaddr;
1743538e4563SRafał Miłecki 		break;
1744538e4563SRafał Miłecki 	}
1745dd4544f0SRafał Miłecki 	bgmac->phyaddr &= BGMAC_PHY_MASK;
1746dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_MASK) {
1747dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "No PHY found\n");
1748dd4544f0SRafał Miłecki 		err = -ENODEV;
1749dd4544f0SRafał Miłecki 		goto err_netdev_free;
1750dd4544f0SRafał Miłecki 	}
1751dd4544f0SRafał Miłecki 	bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr,
1752dd4544f0SRafał Miłecki 		   bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : "");
1753dd4544f0SRafał Miłecki 
1754dd4544f0SRafał Miłecki 	if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) {
1755dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PCI setup not implemented\n");
1756dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1757dd4544f0SRafał Miłecki 		goto err_netdev_free;
1758dd4544f0SRafał Miłecki 	}
1759dd4544f0SRafał Miłecki 
1760dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1761dd4544f0SRafał Miłecki 
1762622a521fSHauke Mehrtens 	/* For Northstar, we have to take all GMAC core out of reset */
1763387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac)) {
1764622a521fSHauke Mehrtens 		struct bcma_device *ns_core;
1765622a521fSHauke Mehrtens 		int ns_gmac;
1766622a521fSHauke Mehrtens 
1767622a521fSHauke Mehrtens 		/* Northstar has 4 GMAC cores */
1768622a521fSHauke Mehrtens 		for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) {
17690e595934SHauke Mehrtens 			/* As Northstar requirement, we have to reset all GMACs
1770622a521fSHauke Mehrtens 			 * before accessing one. bgmac_chip_reset() call
1771622a521fSHauke Mehrtens 			 * bcma_core_enable() for this core. Then the other
17720e595934SHauke Mehrtens 			 * three GMACs didn't reset.  We do it here.
1773622a521fSHauke Mehrtens 			 */
1774622a521fSHauke Mehrtens 			ns_core = bcma_find_core_unit(core->bus,
1775622a521fSHauke Mehrtens 						      BCMA_CORE_MAC_GBIT,
1776622a521fSHauke Mehrtens 						      ns_gmac);
1777622a521fSHauke Mehrtens 			if (ns_core && !bcma_core_is_enabled(ns_core))
1778622a521fSHauke Mehrtens 				bcma_core_enable(ns_core, 0);
1779622a521fSHauke Mehrtens 		}
1780622a521fSHauke Mehrtens 	}
1781622a521fSHauke Mehrtens 
1782dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1783dd4544f0SRafał Miłecki 	if (err) {
1784dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unable to alloc memory for DMA\n");
1785dd4544f0SRafał Miłecki 		goto err_netdev_free;
1786dd4544f0SRafał Miłecki 	}
1787dd4544f0SRafał Miłecki 
1788dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1789edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1790dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1791dd4544f0SRafał Miłecki 
1792dd4544f0SRafał Miłecki 	/* TODO: reset the external phy. Specs are needed */
1793dd4544f0SRafał Miłecki 	bgmac_phy_reset(bgmac);
1794dd4544f0SRafał Miłecki 
1795dd4544f0SRafał Miłecki 	bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo &
1796dd4544f0SRafał Miłecki 			       BGMAC_BFL_ENETROBO);
1797dd4544f0SRafał Miłecki 	if (bgmac->has_robosw)
1798dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for Roboswitch not implemented\n");
1799dd4544f0SRafał Miłecki 
1800dd4544f0SRafał Miłecki 	if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM)
1801dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n");
1802dd4544f0SRafał Miłecki 
18036216642fSHauke Mehrtens 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
18046216642fSHauke Mehrtens 
180511e5e76eSRafał Miłecki 	err = bgmac_mii_register(bgmac);
180611e5e76eSRafał Miłecki 	if (err) {
180711e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Cannot register MDIO\n");
180811e5e76eSRafał Miłecki 		goto err_dma_free;
180911e5e76eSRafał Miłecki 	}
181011e5e76eSRafał Miłecki 
18119cde9450SFelix Fietkau 	net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM;
18129cde9450SFelix Fietkau 	net_dev->hw_features = net_dev->features;
18139cde9450SFelix Fietkau 	net_dev->vlan_features = net_dev->features;
18149cde9450SFelix Fietkau 
1815dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1816dd4544f0SRafał Miłecki 	if (err) {
1817dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Cannot register net device\n");
181811e5e76eSRafał Miłecki 		goto err_mii_unregister;
1819dd4544f0SRafał Miłecki 	}
1820dd4544f0SRafał Miłecki 
1821dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1822dd4544f0SRafał Miłecki 
1823dd4544f0SRafał Miłecki 	return 0;
1824dd4544f0SRafał Miłecki 
182511e5e76eSRafał Miłecki err_mii_unregister:
182611e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
1827dd4544f0SRafał Miłecki err_dma_free:
1828dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1829dd4544f0SRafał Miłecki 
1830dd4544f0SRafał Miłecki err_netdev_free:
1831dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1832dd4544f0SRafał Miłecki 	free_netdev(net_dev);
1833dd4544f0SRafał Miłecki 
1834dd4544f0SRafał Miłecki 	return err;
1835dd4544f0SRafał Miłecki }
1836dd4544f0SRafał Miłecki 
1837dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core)
1838dd4544f0SRafał Miłecki {
1839dd4544f0SRafał Miłecki 	struct bgmac *bgmac = bcma_get_drvdata(core);
1840dd4544f0SRafał Miłecki 
1841dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
184211e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
18436216642fSHauke Mehrtens 	netif_napi_del(&bgmac->napi);
1844dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1845dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1846dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1847dd4544f0SRafał Miłecki }
1848dd4544f0SRafał Miłecki 
1849dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = {
1850dd4544f0SRafał Miłecki 	.name		= KBUILD_MODNAME,
1851dd4544f0SRafał Miłecki 	.id_table	= bgmac_bcma_tbl,
1852dd4544f0SRafał Miłecki 	.probe		= bgmac_probe,
1853dd4544f0SRafał Miłecki 	.remove		= bgmac_remove,
1854dd4544f0SRafał Miłecki };
1855dd4544f0SRafał Miłecki 
1856dd4544f0SRafał Miłecki static int __init bgmac_init(void)
1857dd4544f0SRafał Miłecki {
1858dd4544f0SRafał Miłecki 	int err;
1859dd4544f0SRafał Miłecki 
1860dd4544f0SRafał Miłecki 	err = bcma_driver_register(&bgmac_bcma_driver);
1861dd4544f0SRafał Miłecki 	if (err)
1862dd4544f0SRafał Miłecki 		return err;
1863dd4544f0SRafał Miłecki 	pr_info("Broadcom 47xx GBit MAC driver loaded\n");
1864dd4544f0SRafał Miłecki 
1865dd4544f0SRafał Miłecki 	return 0;
1866dd4544f0SRafał Miłecki }
1867dd4544f0SRafał Miłecki 
1868dd4544f0SRafał Miłecki static void __exit bgmac_exit(void)
1869dd4544f0SRafał Miłecki {
1870dd4544f0SRafał Miłecki 	bcma_driver_unregister(&bgmac_bcma_driver);
1871dd4544f0SRafał Miłecki }
1872dd4544f0SRafał Miłecki 
1873dd4544f0SRafał Miłecki module_init(bgmac_init)
1874dd4544f0SRafał Miłecki module_exit(bgmac_exit)
1875dd4544f0SRafał Miłecki 
1876dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1877dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1878