xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision a163bdb02beb7df8b2768ce7c74a2b17803c96f9)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9f6a95a24SJon Mason 
10f6a95a24SJon Mason #define pr_fmt(fmt)		KBUILD_MODNAME ": " fmt
11f6a95a24SJon Mason 
12f6a95a24SJon Mason #include <linux/bcma/bcma.h>
13f6a95a24SJon Mason #include <linux/etherdevice.h>
14282ccf6eSFlorian Westphal #include <linux/interrupt.h>
15f6a95a24SJon Mason #include <linux/bcm47xx_nvram.h>
1613bf7760SRussell King #include <linux/phy.h>
1713bf7760SRussell King #include <linux/phy_fixed.h>
18dd4544f0SRafał Miłecki #include "bgmac.h"
19dd4544f0SRafał Miłecki 
20f6a95a24SJon Mason static bool bgmac_wait_value(struct bgmac *bgmac, u16 reg, u32 mask,
21dd4544f0SRafał Miłecki 			     u32 value, int timeout)
22dd4544f0SRafał Miłecki {
23dd4544f0SRafał Miłecki 	u32 val;
24dd4544f0SRafał Miłecki 	int i;
25dd4544f0SRafał Miłecki 
26dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
27f6a95a24SJon Mason 		val = bgmac_read(bgmac, reg);
28dd4544f0SRafał Miłecki 		if ((val & mask) == value)
29dd4544f0SRafał Miłecki 			return true;
30dd4544f0SRafał Miłecki 		udelay(10);
31dd4544f0SRafał Miłecki 	}
32f6a95a24SJon Mason 	dev_err(bgmac->dev, "Timeout waiting for reg 0x%X\n", reg);
33dd4544f0SRafał Miłecki 	return false;
34dd4544f0SRafał Miłecki }
35dd4544f0SRafał Miłecki 
36dd4544f0SRafał Miłecki /**************************************************
37dd4544f0SRafał Miłecki  * DMA
38dd4544f0SRafał Miłecki  **************************************************/
39dd4544f0SRafał Miłecki 
40dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
41dd4544f0SRafał Miłecki {
42dd4544f0SRafał Miłecki 	u32 val;
43dd4544f0SRafał Miłecki 	int i;
44dd4544f0SRafał Miłecki 
45dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
46dd4544f0SRafał Miłecki 		return;
47dd4544f0SRafał Miłecki 
48dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
49dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
50dd4544f0SRafał Miłecki 	 * implement whole loop here.
51dd4544f0SRafał Miłecki 	 */
52dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
53dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
54dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
55dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
56dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
57dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
58dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
59dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
60dd4544f0SRafał Miłecki 			i = 0;
61dd4544f0SRafał Miłecki 			break;
62dd4544f0SRafał Miłecki 		}
63dd4544f0SRafał Miłecki 		udelay(10);
64dd4544f0SRafał Miłecki 	}
65dd4544f0SRafał Miłecki 	if (i)
66d00a8281SJon Mason 		dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
67dd4544f0SRafał Miłecki 			ring->mmio_base, val);
68dd4544f0SRafał Miłecki 
69dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
70dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
71f6a95a24SJon Mason 	if (!bgmac_wait_value(bgmac,
72dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
73dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
74dd4544f0SRafał Miłecki 			      10000)) {
75d00a8281SJon Mason 		dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
76dd4544f0SRafał Miłecki 			 ring->mmio_base);
77dd4544f0SRafał Miłecki 		udelay(300);
78dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
79dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
80d00a8281SJon Mason 			dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n",
81dd4544f0SRafał Miłecki 				ring->mmio_base);
82dd4544f0SRafał Miłecki 	}
83dd4544f0SRafał Miłecki }
84dd4544f0SRafał Miłecki 
85dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
86dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
87dd4544f0SRafał Miłecki {
88dd4544f0SRafał Miłecki 	u32 ctl;
89dd4544f0SRafał Miłecki 
90dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
91db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) {
9256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
9356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
9456ceecdeSHauke Mehrtens 
9556ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
9656ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
9756ceecdeSHauke Mehrtens 
9856ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
9956ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
10056ceecdeSHauke Mehrtens 
10156ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
10256ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
10356ceecdeSHauke Mehrtens 	}
104dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
105dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
106dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
107dd4544f0SRafał Miłecki }
108dd4544f0SRafał Miłecki 
1099cde9450SFelix Fietkau static void
1109cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
1119cde9450SFelix Fietkau 		     int i, int len, u32 ctl0)
1129cde9450SFelix Fietkau {
1139cde9450SFelix Fietkau 	struct bgmac_slot_info *slot;
1149cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc;
1159cde9450SFelix Fietkau 	u32 ctl1;
1169cde9450SFelix Fietkau 
11729ba877eSFelix Fietkau 	if (i == BGMAC_TX_RING_SLOTS - 1)
1189cde9450SFelix Fietkau 		ctl0 |= BGMAC_DESC_CTL0_EOT;
1199cde9450SFelix Fietkau 
1209cde9450SFelix Fietkau 	ctl1 = len & BGMAC_DESC_CTL1_LEN;
1219cde9450SFelix Fietkau 
1229cde9450SFelix Fietkau 	slot = &ring->slots[i];
1239cde9450SFelix Fietkau 	dma_desc = &ring->cpu_base[i];
1249cde9450SFelix Fietkau 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
1259cde9450SFelix Fietkau 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
1269cde9450SFelix Fietkau 	dma_desc->ctl0 = cpu_to_le32(ctl0);
1279cde9450SFelix Fietkau 	dma_desc->ctl1 = cpu_to_le32(ctl1);
1289cde9450SFelix Fietkau }
1299cde9450SFelix Fietkau 
130dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
131dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
132dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
133dd4544f0SRafał Miłecki {
134a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
135dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
136b38c83ddSFelix Fietkau 	int index = ring->end % BGMAC_TX_RING_SLOTS;
137b38c83ddSFelix Fietkau 	struct bgmac_slot_info *slot = &ring->slots[index];
1389cde9450SFelix Fietkau 	int nr_frags;
1399cde9450SFelix Fietkau 	u32 flags;
1409cde9450SFelix Fietkau 	int i;
141dd4544f0SRafał Miłecki 
142dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
143d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len);
1449cde9450SFelix Fietkau 		goto err_drop;
145dd4544f0SRafał Miłecki 	}
146dd4544f0SRafał Miłecki 
1479cde9450SFelix Fietkau 	if (skb->ip_summed == CHECKSUM_PARTIAL)
1489cde9450SFelix Fietkau 		skb_checksum_help(skb);
1499cde9450SFelix Fietkau 
1509cde9450SFelix Fietkau 	nr_frags = skb_shinfo(skb)->nr_frags;
1519cde9450SFelix Fietkau 
152b38c83ddSFelix Fietkau 	/* ring->end - ring->start will return the number of valid slots,
153b38c83ddSFelix Fietkau 	 * even when ring->end overflows
154b38c83ddSFelix Fietkau 	 */
155b38c83ddSFelix Fietkau 	if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) {
156d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n");
157dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
158dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
159dd4544f0SRafał Miłecki 	}
160dd4544f0SRafał Miłecki 
1619cde9450SFelix Fietkau 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb),
162dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
1639cde9450SFelix Fietkau 	if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1649cde9450SFelix Fietkau 		goto err_dma_head;
1659cde9450SFelix Fietkau 
1669cde9450SFelix Fietkau 	flags = BGMAC_DESC_CTL0_SOF;
1679cde9450SFelix Fietkau 	if (!nr_frags)
1689cde9450SFelix Fietkau 		flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1699cde9450SFelix Fietkau 
1709cde9450SFelix Fietkau 	bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags);
1719cde9450SFelix Fietkau 	flags = 0;
1729cde9450SFelix Fietkau 
1739cde9450SFelix Fietkau 	for (i = 0; i < nr_frags; i++) {
1749cde9450SFelix Fietkau 		struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i];
1759cde9450SFelix Fietkau 		int len = skb_frag_size(frag);
1769cde9450SFelix Fietkau 
1779cde9450SFelix Fietkau 		index = (index + 1) % BGMAC_TX_RING_SLOTS;
1789cde9450SFelix Fietkau 		slot = &ring->slots[index];
1799cde9450SFelix Fietkau 		slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0,
1809cde9450SFelix Fietkau 						  len, DMA_TO_DEVICE);
1819cde9450SFelix Fietkau 		if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1829cde9450SFelix Fietkau 			goto err_dma;
1839cde9450SFelix Fietkau 
1849cde9450SFelix Fietkau 		if (i == nr_frags - 1)
1859cde9450SFelix Fietkau 			flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1869cde9450SFelix Fietkau 
1879cde9450SFelix Fietkau 		bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags);
188dd4544f0SRafał Miłecki 	}
189dd4544f0SRafał Miłecki 
1909cde9450SFelix Fietkau 	slot->skb = skb;
191b38c83ddSFelix Fietkau 	ring->end += nr_frags + 1;
19249a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
19349a467b4SHauke Mehrtens 
194dd4544f0SRafał Miłecki 	wmb();
195dd4544f0SRafał Miłecki 
196dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
197dd4544f0SRafał Miłecki 	 * slot it should *not* read.
198dd4544f0SRafał Miłecki 	 */
199dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
2009900303eSRafał Miłecki 		    ring->index_base +
201b38c83ddSFelix Fietkau 		    (ring->end % BGMAC_TX_RING_SLOTS) *
202b38c83ddSFelix Fietkau 		    sizeof(struct bgmac_dma_desc));
203dd4544f0SRafał Miłecki 
204b38c83ddSFelix Fietkau 	if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8)
205dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
206dd4544f0SRafał Miłecki 
207dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
208dd4544f0SRafał Miłecki 
2099cde9450SFelix Fietkau err_dma:
2109cde9450SFelix Fietkau 	dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb),
2119cde9450SFelix Fietkau 			 DMA_TO_DEVICE);
2129cde9450SFelix Fietkau 
213e86663c4SFlorian Fainelli 	while (i-- > 0) {
2149cde9450SFelix Fietkau 		int index = (ring->end + i) % BGMAC_TX_RING_SLOTS;
2159cde9450SFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[index];
2169cde9450SFelix Fietkau 		u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1);
2179cde9450SFelix Fietkau 		int len = ctl1 & BGMAC_DESC_CTL1_LEN;
2189cde9450SFelix Fietkau 
2199cde9450SFelix Fietkau 		dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE);
2209cde9450SFelix Fietkau 	}
2219cde9450SFelix Fietkau 
2229cde9450SFelix Fietkau err_dma_head:
223d00a8281SJon Mason 	netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n",
2249cde9450SFelix Fietkau 		   ring->mmio_base);
2259cde9450SFelix Fietkau 
2269cde9450SFelix Fietkau err_drop:
227dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
2286d490f62SFlorian Fainelli 	net_dev->stats.tx_dropped++;
2296d490f62SFlorian Fainelli 	net_dev->stats.tx_errors++;
230dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
231dd4544f0SRafał Miłecki }
232dd4544f0SRafał Miłecki 
233dd4544f0SRafał Miłecki /* Free transmitted packets */
234dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
235dd4544f0SRafał Miłecki {
236a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
237dd4544f0SRafał Miłecki 	int empty_slot;
238dd4544f0SRafał Miłecki 	bool freed = false;
23949a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
240dd4544f0SRafał Miłecki 
241dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
242dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
243dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2449900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2459900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
246dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
247dd4544f0SRafał Miłecki 
248b38c83ddSFelix Fietkau 	while (ring->start != ring->end) {
249b38c83ddSFelix Fietkau 		int slot_idx = ring->start % BGMAC_TX_RING_SLOTS;
250b38c83ddSFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[slot_idx];
251d2b13233SFlorian Fainelli 		u32 ctl0, ctl1;
252b38c83ddSFelix Fietkau 		int len;
2539cde9450SFelix Fietkau 
254b38c83ddSFelix Fietkau 		if (slot_idx == empty_slot)
255b38c83ddSFelix Fietkau 			break;
2569cde9450SFelix Fietkau 
257d2b13233SFlorian Fainelli 		ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0);
258b38c83ddSFelix Fietkau 		ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1);
259b38c83ddSFelix Fietkau 		len = ctl1 & BGMAC_DESC_CTL1_LEN;
260d2b13233SFlorian Fainelli 		if (ctl0 & BGMAC_DESC_CTL0_SOF)
2619cde9450SFelix Fietkau 			/* Unmap no longer used buffer */
2629cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr, len,
2639cde9450SFelix Fietkau 					 DMA_TO_DEVICE);
2649cde9450SFelix Fietkau 		else
2659cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr, len,
2669cde9450SFelix Fietkau 				       DMA_TO_DEVICE);
267dd4544f0SRafał Miłecki 
268dd4544f0SRafał Miłecki 		if (slot->skb) {
2696d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_bytes += slot->skb->len;
2706d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_packets++;
27149a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
27249a467b4SHauke Mehrtens 			pkts_compl++;
27349a467b4SHauke Mehrtens 
274dd4544f0SRafał Miłecki 			/* Free memory! :) */
275dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
276dd4544f0SRafał Miłecki 			slot->skb = NULL;
277dd4544f0SRafał Miłecki 		}
278dd4544f0SRafał Miłecki 
2799cde9450SFelix Fietkau 		slot->dma_addr = 0;
280b38c83ddSFelix Fietkau 		ring->start++;
281dd4544f0SRafał Miłecki 		freed = true;
282dd4544f0SRafał Miłecki 	}
283dd4544f0SRafał Miłecki 
2849cde9450SFelix Fietkau 	if (!pkts_compl)
2859cde9450SFelix Fietkau 		return;
2869cde9450SFelix Fietkau 
28749a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
28849a467b4SHauke Mehrtens 
2899cde9450SFelix Fietkau 	if (netif_queue_stopped(bgmac->net_dev))
290dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
291dd4544f0SRafał Miłecki }
292dd4544f0SRafał Miłecki 
293dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
294dd4544f0SRafał Miłecki {
295dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
296dd4544f0SRafał Miłecki 		return;
297dd4544f0SRafał Miłecki 
298dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
299f6a95a24SJon Mason 	if (!bgmac_wait_value(bgmac,
300dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
301dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
302dd4544f0SRafał Miłecki 			      10000))
303d00a8281SJon Mason 		dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n",
304dd4544f0SRafał Miłecki 			ring->mmio_base);
305dd4544f0SRafał Miłecki }
306dd4544f0SRafał Miłecki 
307dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
308dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
309dd4544f0SRafał Miłecki {
310dd4544f0SRafał Miłecki 	u32 ctl;
311dd4544f0SRafał Miłecki 
312dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
313fcdefccaSAndy Gospodarek 
314fcdefccaSAndy Gospodarek 	/* preserve ONLY bits 16-17 from current hardware value */
315fcdefccaSAndy Gospodarek 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
316fcdefccaSAndy Gospodarek 
317db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) {
31856ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
31956ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
32056ceecdeSHauke Mehrtens 
32156ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
32256ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
32356ceecdeSHauke Mehrtens 
32456ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
32556ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
32656ceecdeSHauke Mehrtens 	}
327dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
328dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
329dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
330dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
331dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
332dd4544f0SRafał Miłecki }
333dd4544f0SRafał Miłecki 
334dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
335dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
336dd4544f0SRafał Miłecki {
337a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
338b757a62eSNathan Hintz 	dma_addr_t dma_addr;
339dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
34045c9b3c0SFelix Fietkau 	void *buf;
341dd4544f0SRafał Miłecki 
342dd4544f0SRafał Miłecki 	/* Alloc skb */
34345c9b3c0SFelix Fietkau 	buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE);
34445c9b3c0SFelix Fietkau 	if (!buf)
345dd4544f0SRafał Miłecki 		return -ENOMEM;
346dd4544f0SRafał Miłecki 
347dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
3484b62dce4SFelix Fietkau 	rx = buf + BGMAC_RX_BUF_OFFSET;
349dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
350dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
351dd4544f0SRafał Miłecki 
352dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
3534b62dce4SFelix Fietkau 	dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET,
3544b62dce4SFelix Fietkau 				  BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
355b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
356d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "DMA mapping error\n");
35745c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(buf));
358dd4544f0SRafał Miłecki 		return -ENOMEM;
359dd4544f0SRafał Miłecki 	}
360b757a62eSNathan Hintz 
361b757a62eSNathan Hintz 	/* Update the slot */
36245c9b3c0SFelix Fietkau 	slot->buf = buf;
363b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
364b757a62eSNathan Hintz 
365dd4544f0SRafał Miłecki 	return 0;
366dd4544f0SRafał Miłecki }
367dd4544f0SRafał Miłecki 
3684668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac,
3694668ae1fSFelix Fietkau 				      struct bgmac_dma_ring *ring)
3704668ae1fSFelix Fietkau {
3714668ae1fSFelix Fietkau 	dma_wmb();
3724668ae1fSFelix Fietkau 
3734668ae1fSFelix Fietkau 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
3744668ae1fSFelix Fietkau 		    ring->index_base +
3754668ae1fSFelix Fietkau 		    ring->end * sizeof(struct bgmac_dma_desc));
3764668ae1fSFelix Fietkau }
3774668ae1fSFelix Fietkau 
378d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
379d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
380d549c76bSRafał Miłecki {
381d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
382d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
383d549c76bSRafał Miłecki 
38429ba877eSFelix Fietkau 	if (desc_idx == BGMAC_RX_RING_SLOTS - 1)
385d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
386d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
387d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
388d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
389d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
390d549c76bSRafał Miłecki 	 */
391d549c76bSRafał Miłecki 
392d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
393d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
394d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
395d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
3964668ae1fSFelix Fietkau 
3974668ae1fSFelix Fietkau 	ring->end = desc_idx;
398d549c76bSRafał Miłecki }
399d549c76bSRafał Miłecki 
40056faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev,
40156faacd0SFelix Fietkau 				    struct bgmac_slot_info *slot)
40256faacd0SFelix Fietkau {
40356faacd0SFelix Fietkau 	struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
40456faacd0SFelix Fietkau 
40556faacd0SFelix Fietkau 	dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
40656faacd0SFelix Fietkau 				DMA_FROM_DEVICE);
40756faacd0SFelix Fietkau 	rx->len = cpu_to_le16(0xdead);
40856faacd0SFelix Fietkau 	rx->flags = cpu_to_le16(0xbeef);
40956faacd0SFelix Fietkau 	dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
41056faacd0SFelix Fietkau 				   DMA_FROM_DEVICE);
41156faacd0SFelix Fietkau }
41256faacd0SFelix Fietkau 
413dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
414dd4544f0SRafał Miłecki 			     int weight)
415dd4544f0SRafał Miłecki {
416dd4544f0SRafał Miłecki 	u32 end_slot;
417dd4544f0SRafał Miłecki 	int handled = 0;
418dd4544f0SRafał Miłecki 
419dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
420dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
4219900303eSRafał Miłecki 	end_slot -= ring->index_base;
4229900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
423dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
424dd4544f0SRafał Miłecki 
4254668ae1fSFelix Fietkau 	while (ring->start != end_slot) {
426a0b68486SJon Mason 		struct device *dma_dev = bgmac->dma_dev;
427dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
4284b62dce4SFelix Fietkau 		struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
42945c9b3c0SFelix Fietkau 		struct sk_buff *skb;
43045c9b3c0SFelix Fietkau 		void *buf = slot->buf;
43156faacd0SFelix Fietkau 		dma_addr_t dma_addr = slot->dma_addr;
432dd4544f0SRafał Miłecki 		u16 len, flags;
433dd4544f0SRafał Miłecki 
43456faacd0SFelix Fietkau 		do {
43556faacd0SFelix Fietkau 			/* Prepare new skb as replacement */
43656faacd0SFelix Fietkau 			if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) {
43756faacd0SFelix Fietkau 				bgmac_dma_rx_poison_buf(dma_dev, slot);
43856faacd0SFelix Fietkau 				break;
43956faacd0SFelix Fietkau 			}
44056faacd0SFelix Fietkau 
441dd4544f0SRafał Miłecki 			/* Unmap buffer to make it accessible to the CPU */
44256faacd0SFelix Fietkau 			dma_unmap_single(dma_dev, dma_addr,
443dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
444dd4544f0SRafał Miłecki 
445dd4544f0SRafał Miłecki 			/* Get info from the header */
446dd4544f0SRafał Miłecki 			len = le16_to_cpu(rx->len);
447dd4544f0SRafał Miłecki 			flags = le16_to_cpu(rx->flags);
448dd4544f0SRafał Miłecki 
449dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
450dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
451d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n",
452dd4544f0SRafał Miłecki 					   ring->start);
45356faacd0SFelix Fietkau 				put_page(virt_to_head_page(buf));
4546d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
45592b9ccd3SRafał Miłecki 				break;
45692b9ccd3SRafał Miłecki 			}
45792b9ccd3SRafał Miłecki 
4586a6c7084SFelix Fietkau 			if (len > BGMAC_RX_ALLOC_SIZE) {
459d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n",
4606a6c7084SFelix Fietkau 					   ring->start);
4616a6c7084SFelix Fietkau 				put_page(virt_to_head_page(buf));
4626d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_length_errors++;
4636d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
4646a6c7084SFelix Fietkau 				break;
4656a6c7084SFelix Fietkau 			}
4666a6c7084SFelix Fietkau 
46702e71127SHauke Mehrtens 			/* Omit CRC. */
46802e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
46902e71127SHauke Mehrtens 
47045c9b3c0SFelix Fietkau 			skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE);
471750afbf8SDavid S. Miller 			if (unlikely(!skb)) {
472d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "build_skb failed\n");
473f1640c3dSwangweidong 				put_page(virt_to_head_page(buf));
4746d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
475f1640c3dSwangweidong 				break;
476f1640c3dSwangweidong 			}
4774b62dce4SFelix Fietkau 			skb_put(skb, BGMAC_RX_FRAME_OFFSET +
4784b62dce4SFelix Fietkau 				BGMAC_RX_BUF_OFFSET + len);
4794b62dce4SFelix Fietkau 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET +
4804b62dce4SFelix Fietkau 				 BGMAC_RX_BUF_OFFSET);
48192b9ccd3SRafał Miłecki 
48292b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
48392b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
4846d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_bytes += len;
4856d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_packets++;
48645c9b3c0SFelix Fietkau 			napi_gro_receive(&bgmac->napi, skb);
48792b9ccd3SRafał Miłecki 			handled++;
48892b9ccd3SRafał Miłecki 		} while (0);
48992b9ccd3SRafał Miłecki 
49056faacd0SFelix Fietkau 		bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
49156faacd0SFelix Fietkau 
492dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
493dd4544f0SRafał Miłecki 			ring->start = 0;
494dd4544f0SRafał Miłecki 
495dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
496dd4544f0SRafał Miłecki 			break;
497dd4544f0SRafał Miłecki 	}
498dd4544f0SRafał Miłecki 
4994668ae1fSFelix Fietkau 	bgmac_dma_rx_update_index(bgmac, ring);
5004668ae1fSFelix Fietkau 
501dd4544f0SRafał Miłecki 	return handled;
502dd4544f0SRafał Miłecki }
503dd4544f0SRafał Miłecki 
504dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
505dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
506dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
507dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
508dd4544f0SRafał Miłecki {
509dd4544f0SRafał Miłecki 	switch (ring_type) {
510dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
511dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
512dd4544f0SRafał Miłecki 			    0xff0);
513dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
514dd4544f0SRafał Miłecki 			return true;
515dd4544f0SRafał Miłecki 		break;
516dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
517dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
518dd4544f0SRafał Miłecki 			    0xff0);
519dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
520dd4544f0SRafał Miłecki 			return true;
521dd4544f0SRafał Miłecki 		break;
522dd4544f0SRafał Miłecki 	}
523dd4544f0SRafał Miłecki 	return false;
524dd4544f0SRafał Miłecki }
525dd4544f0SRafał Miłecki 
52645c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac,
527dd4544f0SRafał Miłecki 				   struct bgmac_dma_ring *ring)
528dd4544f0SRafał Miłecki {
529a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
5309cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc = ring->cpu_base;
531dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
532dd4544f0SRafał Miłecki 	int i;
533dd4544f0SRafał Miłecki 
53429ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) {
5359cde9450SFelix Fietkau 		int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN;
5369cde9450SFelix Fietkau 
537dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
538dd4544f0SRafał Miłecki 		dev_kfree_skb(slot->skb);
5399cde9450SFelix Fietkau 
5409cde9450SFelix Fietkau 		if (!slot->dma_addr)
5419cde9450SFelix Fietkau 			continue;
5429cde9450SFelix Fietkau 
5439cde9450SFelix Fietkau 		if (slot->skb)
5449cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr,
5459cde9450SFelix Fietkau 					 len, DMA_TO_DEVICE);
5469cde9450SFelix Fietkau 		else
5479cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr,
5489cde9450SFelix Fietkau 				       len, DMA_TO_DEVICE);
549dd4544f0SRafał Miłecki 	}
55045c9b3c0SFelix Fietkau }
551dd4544f0SRafał Miłecki 
55245c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac,
55345c9b3c0SFelix Fietkau 				   struct bgmac_dma_ring *ring)
55445c9b3c0SFelix Fietkau {
555a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
55645c9b3c0SFelix Fietkau 	struct bgmac_slot_info *slot;
55745c9b3c0SFelix Fietkau 	int i;
55845c9b3c0SFelix Fietkau 
55929ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) {
56045c9b3c0SFelix Fietkau 		slot = &ring->slots[i];
56156faacd0SFelix Fietkau 		if (!slot->dma_addr)
56245c9b3c0SFelix Fietkau 			continue;
56345c9b3c0SFelix Fietkau 
56445c9b3c0SFelix Fietkau 		dma_unmap_single(dma_dev, slot->dma_addr,
56545c9b3c0SFelix Fietkau 				 BGMAC_RX_BUF_SIZE,
56645c9b3c0SFelix Fietkau 				 DMA_FROM_DEVICE);
56745c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(slot->buf));
56856faacd0SFelix Fietkau 		slot->dma_addr = 0;
56945c9b3c0SFelix Fietkau 	}
57045c9b3c0SFelix Fietkau }
57145c9b3c0SFelix Fietkau 
57245c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac,
57329ba877eSFelix Fietkau 				     struct bgmac_dma_ring *ring,
57429ba877eSFelix Fietkau 				     int num_slots)
57545c9b3c0SFelix Fietkau {
576a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
57745c9b3c0SFelix Fietkau 	int size;
57845c9b3c0SFelix Fietkau 
57945c9b3c0SFelix Fietkau 	if (!ring->cpu_base)
58045c9b3c0SFelix Fietkau 	    return;
58145c9b3c0SFelix Fietkau 
582dd4544f0SRafał Miłecki 	/* Free ring of descriptors */
58329ba877eSFelix Fietkau 	size = num_slots * sizeof(struct bgmac_dma_desc);
584dd4544f0SRafał Miłecki 	dma_free_coherent(dma_dev, size, ring->cpu_base,
585dd4544f0SRafał Miłecki 			  ring->dma_base);
586dd4544f0SRafał Miłecki }
587dd4544f0SRafał Miłecki 
58874b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac)
58974b6f291SFelix Fietkau {
59074b6f291SFelix Fietkau 	int i;
59174b6f291SFelix Fietkau 
59274b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
59374b6f291SFelix Fietkau 		bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]);
59474b6f291SFelix Fietkau 
59574b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
59674b6f291SFelix Fietkau 		bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]);
59774b6f291SFelix Fietkau }
59874b6f291SFelix Fietkau 
599dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
600dd4544f0SRafał Miłecki {
601dd4544f0SRafał Miłecki 	int i;
602dd4544f0SRafał Miłecki 
60374b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
60429ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i],
60529ba877eSFelix Fietkau 					 BGMAC_TX_RING_SLOTS);
60674b6f291SFelix Fietkau 
60774b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
60829ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i],
60929ba877eSFelix Fietkau 					 BGMAC_RX_RING_SLOTS);
61045c9b3c0SFelix Fietkau }
611dd4544f0SRafał Miłecki 
612dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
613dd4544f0SRafał Miłecki {
614a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
615dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
616dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
617dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
618dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
619dd4544f0SRafał Miłecki 	int err;
620dd4544f0SRafał Miłecki 	int i;
621dd4544f0SRafał Miłecki 
622dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
623dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
624dd4544f0SRafał Miłecki 
625*a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) {
626f6a95a24SJon Mason 		if (!(bgmac_idm_read(bgmac, BCMA_IOST) & BCMA_IOST_DMA64)) {
627d00a8281SJon Mason 			dev_err(bgmac->dev, "Core does not report 64-bit DMA\n");
628dd4544f0SRafał Miłecki 			return -ENOTSUPP;
629dd4544f0SRafał Miłecki 		}
630*a163bdb0SAbhishek Shah 	}
631dd4544f0SRafał Miłecki 
632dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
633dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
634dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
635dd4544f0SRafał Miłecki 
636dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
63729ba877eSFelix Fietkau 		size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
638dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
639dd4544f0SRafał Miłecki 						     &ring->dma_base,
640dd4544f0SRafał Miłecki 						     GFP_KERNEL);
641dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
642d00a8281SJon Mason 			dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n",
643dd4544f0SRafał Miłecki 				ring->mmio_base);
644dd4544f0SRafał Miłecki 			goto err_dma_free;
645dd4544f0SRafał Miłecki 		}
646dd4544f0SRafał Miłecki 
6479900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6489900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
6499900303eSRafał Miłecki 		if (ring->unaligned)
6509900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6519900303eSRafał Miłecki 		else
6529900303eSRafał Miłecki 			ring->index_base = 0;
6539900303eSRafał Miłecki 
654dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
655dd4544f0SRafał Miłecki 	}
656dd4544f0SRafał Miłecki 
657dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
658dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
659dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
660dd4544f0SRafał Miłecki 
661dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
66229ba877eSFelix Fietkau 		size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
663dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
664dd4544f0SRafał Miłecki 						     &ring->dma_base,
665dd4544f0SRafał Miłecki 						     GFP_KERNEL);
666dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
667d00a8281SJon Mason 			dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n",
668dd4544f0SRafał Miłecki 				ring->mmio_base);
669dd4544f0SRafał Miłecki 			err = -ENOMEM;
670dd4544f0SRafał Miłecki 			goto err_dma_free;
671dd4544f0SRafał Miłecki 		}
672dd4544f0SRafał Miłecki 
6739900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6749900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
6759900303eSRafał Miłecki 		if (ring->unaligned)
6769900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6779900303eSRafał Miłecki 		else
6789900303eSRafał Miłecki 			ring->index_base = 0;
679dd4544f0SRafał Miłecki 	}
680dd4544f0SRafał Miłecki 
681dd4544f0SRafał Miłecki 	return 0;
682dd4544f0SRafał Miłecki 
683dd4544f0SRafał Miłecki err_dma_free:
684dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
685dd4544f0SRafał Miłecki 	return -ENOMEM;
686dd4544f0SRafał Miłecki }
687dd4544f0SRafał Miłecki 
68874b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac)
689dd4544f0SRafał Miłecki {
690dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
69174b6f291SFelix Fietkau 	int i, err;
692dd4544f0SRafał Miłecki 
693dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
694dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
695dd4544f0SRafał Miłecki 
6969900303eSRafał Miłecki 		if (!ring->unaligned)
697dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
698dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
699dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
700dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
701dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7029900303eSRafał Miłecki 		if (ring->unaligned)
7039900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
704dd4544f0SRafał Miłecki 
705dd4544f0SRafał Miłecki 		ring->start = 0;
706dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
707dd4544f0SRafał Miłecki 	}
708dd4544f0SRafał Miłecki 
709dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
71070a737b7SRafał Miłecki 		int j;
71170a737b7SRafał Miłecki 
712dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
713dd4544f0SRafał Miłecki 
7149900303eSRafał Miłecki 		if (!ring->unaligned)
715dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
716dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
717dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
718dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
719dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7209900303eSRafał Miłecki 		if (ring->unaligned)
7219900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
722dd4544f0SRafał Miłecki 
7234668ae1fSFelix Fietkau 		ring->start = 0;
7244668ae1fSFelix Fietkau 		ring->end = 0;
72529ba877eSFelix Fietkau 		for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) {
72674b6f291SFelix Fietkau 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
72774b6f291SFelix Fietkau 			if (err)
72874b6f291SFelix Fietkau 				goto error;
72974b6f291SFelix Fietkau 
730d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
73174b6f291SFelix Fietkau 		}
732dd4544f0SRafał Miłecki 
7334668ae1fSFelix Fietkau 		bgmac_dma_rx_update_index(bgmac, ring);
734dd4544f0SRafał Miłecki 	}
73574b6f291SFelix Fietkau 
73674b6f291SFelix Fietkau 	return 0;
73774b6f291SFelix Fietkau 
73874b6f291SFelix Fietkau error:
73974b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
74074b6f291SFelix Fietkau 	return err;
741dd4544f0SRafał Miłecki }
742dd4544f0SRafał Miłecki 
743dd4544f0SRafał Miłecki 
744dd4544f0SRafał Miłecki /**************************************************
745dd4544f0SRafał Miłecki  * Chip ops
746dd4544f0SRafał Miłecki  **************************************************/
747dd4544f0SRafał Miłecki 
748dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
749dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
750dd4544f0SRafał Miłecki  */
751dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
752dd4544f0SRafał Miłecki 				 bool force)
753dd4544f0SRafał Miłecki {
754dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
755dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
756db791eb2SJon Mason 	u32 cmdcfg_sr;
757dd4544f0SRafał Miłecki 
758db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
759db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
760db791eb2SJon Mason 	else
761db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
762db791eb2SJon Mason 
763db791eb2SJon Mason 	bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr);
764dd4544f0SRafał Miłecki 	udelay(2);
765dd4544f0SRafał Miłecki 
766dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
767dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
768dd4544f0SRafał Miłecki 
769db791eb2SJon Mason 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr);
770dd4544f0SRafał Miłecki 	udelay(2);
771dd4544f0SRafał Miłecki }
772dd4544f0SRafał Miłecki 
7734e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
7744e209001SHauke Mehrtens {
7754e209001SHauke Mehrtens 	u32 tmp;
7764e209001SHauke Mehrtens 
7774e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
7784e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
7794e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
7804e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
7814e209001SHauke Mehrtens }
7824e209001SHauke Mehrtens 
783c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
784c6edfe10SHauke Mehrtens {
785c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
786c6edfe10SHauke Mehrtens 
787c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
788e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
789c6edfe10SHauke Mehrtens 	else
790e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
791c6edfe10SHauke Mehrtens }
792c6edfe10SHauke Mehrtens 
793dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
794dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
795dd4544f0SRafał Miłecki {
796dd4544f0SRafał Miłecki 	int i;
797dd4544f0SRafał Miłecki 
798db791eb2SJon Mason 	if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) {
799dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
800dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
801dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
802dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
803dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
804dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
805dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
806dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
807dd4544f0SRafał Miłecki 	}
808dd4544f0SRafał Miłecki 
809dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
810dd4544f0SRafał Miłecki }
811dd4544f0SRafał Miłecki #endif
812dd4544f0SRafał Miłecki 
813dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
814dd4544f0SRafał Miłecki {
815dd4544f0SRafał Miłecki 	int i;
816dd4544f0SRafał Miłecki 
817db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)
818dd4544f0SRafał Miłecki 		return;
819dd4544f0SRafał Miłecki 
820dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
821dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
822dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
823dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
824dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
825dd4544f0SRafał Miłecki }
826dd4544f0SRafał Miłecki 
827dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
8285824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
829dd4544f0SRafał Miłecki {
830dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
831dd4544f0SRafał Miłecki 	u32 set = 0;
832dd4544f0SRafał Miłecki 
8335824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
8345824d2d1SRafał Miłecki 	case SPEED_10:
835dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
8365824d2d1SRafał Miłecki 		break;
8375824d2d1SRafał Miłecki 	case SPEED_100:
838dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
8395824d2d1SRafał Miłecki 		break;
8405824d2d1SRafał Miłecki 	case SPEED_1000:
841dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
8425824d2d1SRafał Miłecki 		break;
8436df4aff9SHauke Mehrtens 	case SPEED_2500:
8446df4aff9SHauke Mehrtens 		set |= BGMAC_CMDCFG_ES_2500;
8456df4aff9SHauke Mehrtens 		break;
8465824d2d1SRafał Miłecki 	default:
847d00a8281SJon Mason 		dev_err(bgmac->dev, "Unsupported speed: %d\n",
848d00a8281SJon Mason 			bgmac->mac_speed);
8495824d2d1SRafał Miłecki 	}
8505824d2d1SRafał Miłecki 
8515824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
852dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
8535824d2d1SRafał Miłecki 
854dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
855dd4544f0SRafał Miłecki }
856dd4544f0SRafał Miłecki 
857dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
858dd4544f0SRafał Miłecki {
859db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) {
860*a163bdb0SAbhishek Shah 		if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) {
861f6a95a24SJon Mason 			bgmac_idm_write(bgmac, BCMA_IOCTL,
862*a163bdb0SAbhishek Shah 					bgmac_idm_read(bgmac, BCMA_IOCTL) |
863*a163bdb0SAbhishek Shah 					0x40 | BGMAC_BCMA_IOCTL_SW_CLKEN);
864*a163bdb0SAbhishek Shah 		}
8656df4aff9SHauke Mehrtens 		bgmac->mac_speed = SPEED_2500;
8666df4aff9SHauke Mehrtens 		bgmac->mac_duplex = DUPLEX_FULL;
8676df4aff9SHauke Mehrtens 		bgmac_mac_speed(bgmac);
8686df4aff9SHauke Mehrtens 	} else {
869db791eb2SJon Mason 		u8 imode;
870db791eb2SJon Mason 
8716df4aff9SHauke Mehrtens 		imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) &
8726df4aff9SHauke Mehrtens 			BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT;
873dd4544f0SRafał Miłecki 		if (imode == 0 || imode == 1) {
8745824d2d1SRafał Miłecki 			bgmac->mac_speed = SPEED_100;
8755824d2d1SRafał Miłecki 			bgmac->mac_duplex = DUPLEX_FULL;
8765824d2d1SRafał Miłecki 			bgmac_mac_speed(bgmac);
877dd4544f0SRafał Miłecki 		}
878dd4544f0SRafał Miłecki 	}
8796df4aff9SHauke Mehrtens }
880dd4544f0SRafał Miłecki 
881*a163bdb0SAbhishek Shah static void bgmac_chip_reset_idm_config(struct bgmac *bgmac)
882*a163bdb0SAbhishek Shah {
883*a163bdb0SAbhishek Shah 	u32 iost;
884*a163bdb0SAbhishek Shah 
885*a163bdb0SAbhishek Shah 	iost = bgmac_idm_read(bgmac, BCMA_IOST);
886*a163bdb0SAbhishek Shah 	if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED)
887*a163bdb0SAbhishek Shah 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
888*a163bdb0SAbhishek Shah 
889*a163bdb0SAbhishek Shah 	/* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */
890*a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) {
891*a163bdb0SAbhishek Shah 		u32 flags = 0;
892*a163bdb0SAbhishek Shah 
893*a163bdb0SAbhishek Shah 		if (iost & BGMAC_BCMA_IOST_ATTACHED) {
894*a163bdb0SAbhishek Shah 			flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
895*a163bdb0SAbhishek Shah 			if (!bgmac->has_robosw)
896*a163bdb0SAbhishek Shah 				flags |= BGMAC_BCMA_IOCTL_SW_RESET;
897*a163bdb0SAbhishek Shah 		}
898*a163bdb0SAbhishek Shah 		bgmac_clk_enable(bgmac, flags);
899*a163bdb0SAbhishek Shah 	}
900*a163bdb0SAbhishek Shah 
901*a163bdb0SAbhishek Shah 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
902*a163bdb0SAbhishek Shah 		bgmac_idm_write(bgmac, BCMA_IOCTL,
903*a163bdb0SAbhishek Shah 				bgmac_idm_read(bgmac, BCMA_IOCTL) &
904*a163bdb0SAbhishek Shah 				~BGMAC_BCMA_IOCTL_SW_RESET);
905*a163bdb0SAbhishek Shah }
906*a163bdb0SAbhishek Shah 
907dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
908dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
909dd4544f0SRafał Miłecki {
910db791eb2SJon Mason 	u32 cmdcfg_sr;
911dd4544f0SRafał Miłecki 	int i;
912dd4544f0SRafał Miłecki 
913f6a95a24SJon Mason 	if (bgmac_clk_enabled(bgmac)) {
914dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
915dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
916dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
917dd4544f0SRafał Miłecki 		}
918dd4544f0SRafał Miłecki 
919dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
920dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
921dd4544f0SRafał Miłecki 
922dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
923dd4544f0SRafał Miłecki 		udelay(1);
924dd4544f0SRafał Miłecki 
925dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
926dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
927dd4544f0SRafał Miłecki 
928dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
929dd4544f0SRafał Miłecki 	}
930dd4544f0SRafał Miłecki 
931*a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK))
932*a163bdb0SAbhishek Shah 		bgmac_chip_reset_idm_config(bgmac);
933dd4544f0SRafał Miłecki 
9346df4aff9SHauke Mehrtens 	/* Request Misc PLL for corerev > 2 */
935db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) {
9361a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
9371a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
938f6a95a24SJon Mason 		bgmac_wait_value(bgmac, BCMA_CLKCTLST,
9391a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
9401a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
941dd4544f0SRafał Miłecki 				 1000);
942dd4544f0SRafał Miłecki 	}
943dd4544f0SRafał Miłecki 
944db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) {
945dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
946dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
9476a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
9483647268dSHauke Mehrtens 		char buf[4];
949dd4544f0SRafał Miłecki 
9503647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
951dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
952d00a8281SJon Mason 				dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n",
953dd4544f0SRafał Miłecki 					buf);
954dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
955dd4544f0SRafał Miłecki 			et_swtype <<= 4;
956dd4544f0SRafał Miłecki 			sw_type = et_swtype;
957db791eb2SJon Mason 		} else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) {
958e2d8f646SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RMII |
959e2d8f646SRafał Miłecki 				  BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
960db791eb2SJon Mason 		} else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) {
961b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
962b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
963dd4544f0SRafał Miłecki 		}
964f6a95a24SJon Mason 		bgmac_cco_ctl_maskset(bgmac, 1, ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
965dd4544f0SRafał Miłecki 						  BGMAC_CHIPCTL_1_SW_TYPE_MASK),
966dd4544f0SRafał Miłecki 				      sw_type);
9671cb94db3SRafał Miłecki 	} else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE) {
9681cb94db3SRafał Miłecki 		u32 sw_type = BGMAC_CHIPCTL_4_IF_TYPE_MII |
9691cb94db3SRafał Miłecki 			      BGMAC_CHIPCTL_4_SW_TYPE_EPHY;
9701cb94db3SRafał Miłecki 		u8 et_swtype = 0;
9711cb94db3SRafał Miłecki 		char buf[4];
9721cb94db3SRafał Miłecki 
9731cb94db3SRafał Miłecki 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
9741cb94db3SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
9751cb94db3SRafał Miłecki 				dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n",
9761cb94db3SRafał Miłecki 					buf);
9771cb94db3SRafał Miłecki 			sw_type = (et_swtype & 0x0f) << 12;
9781cb94db3SRafał Miłecki 		} else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE_RGMII) {
9791cb94db3SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_4_IF_TYPE_RGMII |
9801cb94db3SRafał Miłecki 				  BGMAC_CHIPCTL_4_SW_TYPE_RGMII;
9811cb94db3SRafał Miłecki 		}
9821cb94db3SRafał Miłecki 		bgmac_cco_ctl_maskset(bgmac, 4, ~(BGMAC_CHIPCTL_4_IF_TYPE_MASK |
9831cb94db3SRafał Miłecki 						  BGMAC_CHIPCTL_4_SW_TYPE_MASK),
9841cb94db3SRafał Miłecki 				      sw_type);
9851cb94db3SRafał Miłecki 	} else if (bgmac->feature_flags & BGMAC_FEAT_CC7_IF_TYPE_RGMII) {
9861cb94db3SRafał Miłecki 		bgmac_cco_ctl_maskset(bgmac, 7, ~BGMAC_CHIPCTL_7_IF_TYPE_MASK,
9871cb94db3SRafał Miłecki 				      BGMAC_CHIPCTL_7_IF_TYPE_RGMII);
988dd4544f0SRafał Miłecki 	}
989dd4544f0SRafał Miłecki 
990dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
991dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
992dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
993dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
994dd4544f0SRafał Miłecki 	 */
995db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
996db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
997db791eb2SJon Mason 	else
998db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
999db791eb2SJon Mason 
1000dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
1001dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
1002dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
1003dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
1004dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
1005dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
1006dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
1007dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
1008dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
1009dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
1010dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
1011dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
1012dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
1013dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
1014dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
1015dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
1016dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
1017db791eb2SJon Mason 			     cmdcfg_sr,
1018dd4544f0SRafał Miłecki 			     false);
1019d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
1020d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
1021dd4544f0SRafał Miłecki 
1022dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
1023db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL)
1024f6a95a24SJon Mason 		bgmac_cmn_maskset32(bgmac, BCMA_GMAC_CMN_PHY_CTL, ~0,
1025dd4544f0SRafał Miłecki 				    BCMA_GMAC_CMN_PC_MTE);
1026dd4544f0SRafał Miłecki 	else
1027dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
1028dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
102955954f3bSJon Mason 	if (bgmac->mii_bus)
103055954f3bSJon Mason 		bgmac->mii_bus->reset(bgmac->mii_bus);
1031dd4544f0SRafał Miłecki 
103249a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
1033dd4544f0SRafał Miłecki }
1034dd4544f0SRafał Miłecki 
1035dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1036dd4544f0SRafał Miłecki {
1037dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1038dd4544f0SRafał Miłecki }
1039dd4544f0SRafał Miłecki 
1040dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1041dd4544f0SRafał Miłecki {
1042dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
10434160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1044dd4544f0SRafał Miłecki }
1045dd4544f0SRafał Miłecki 
1046dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1047dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1048dd4544f0SRafał Miłecki {
1049db791eb2SJon Mason 	u32 cmdcfg_sr;
1050dd4544f0SRafał Miłecki 	u32 cmdcfg;
1051dd4544f0SRafał Miłecki 	u32 mode;
1052db791eb2SJon Mason 
1053db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
1054db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
1055db791eb2SJon Mason 	else
1056db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
1057dd4544f0SRafał Miłecki 
1058dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1059dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
1060db791eb2SJon Mason 			     cmdcfg_sr, true);
1061dd4544f0SRafał Miłecki 	udelay(2);
1062dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1063dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1064dd4544f0SRafał Miłecki 
1065dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1066dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1067cdb26d33SRafał Miłecki 	if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST || mode != 0)
1068dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1069cdb26d33SRafał Miłecki 	if (!(bgmac->feature_flags & BGMAC_FEAT_CLKCTLST) && mode == 2)
1070f6a95a24SJon Mason 		bgmac_cco_ctl_maskset(bgmac, 1, ~0,
1071dd4544f0SRafał Miłecki 				      BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1072dd4544f0SRafał Miłecki 
1073db791eb2SJon Mason 	if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 |
1074db791eb2SJon Mason 				    BGMAC_FEAT_FLW_CTRL2)) {
1075db791eb2SJon Mason 		u32 fl_ctl;
1076db791eb2SJon Mason 
1077db791eb2SJon Mason 		if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1)
1078dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1079db791eb2SJon Mason 		else
1080db791eb2SJon Mason 			fl_ctl = 0x03cb04cb;
1081db791eb2SJon Mason 
1082dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1083dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1084dd4544f0SRafał Miłecki 	}
1085dd4544f0SRafał Miłecki 
1086db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) {
1087db791eb2SJon Mason 		u32 rxq_ctl;
1088db791eb2SJon Mason 		u16 bp_clk;
1089db791eb2SJon Mason 		u8 mdp;
1090db791eb2SJon Mason 
1091dd4544f0SRafał Miłecki 		rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1092dd4544f0SRafał Miłecki 		rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
1093f6a95a24SJon Mason 		bp_clk = bgmac_get_bus_clock(bgmac) / 1000000;
1094dd4544f0SRafał Miłecki 		mdp = (bp_clk * 128 / 1000) - 3;
1095dd4544f0SRafał Miłecki 		rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1096dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1097dd4544f0SRafał Miłecki 	}
10986df4aff9SHauke Mehrtens }
1099dd4544f0SRafał Miłecki 
1100dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
110174b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac)
1102dd4544f0SRafał Miłecki {
1103dd5c5d03SJon Mason 	/* Clear any erroneously pending interrupts */
1104dd5c5d03SJon Mason 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1105dd5c5d03SJon Mason 
1106dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1107dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1108dd4544f0SRafał Miłecki 
1109dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1110dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1111dd4544f0SRafał Miłecki 
1112c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1113dd4544f0SRafał Miłecki 
11144e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1115dd4544f0SRafał Miłecki 
1116dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1117e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1118dd4544f0SRafał Miłecki 	else
1119e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1120dd4544f0SRafał Miłecki 
1121dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1122dd4544f0SRafał Miłecki 
1123dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1124dd4544f0SRafał Miłecki 
1125dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1126dd4544f0SRafał Miłecki }
1127dd4544f0SRafał Miłecki 
1128dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1129dd4544f0SRafał Miłecki {
1130dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1131dd4544f0SRafał Miłecki 
1132dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1133dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1134dd4544f0SRafał Miłecki 
1135dd4544f0SRafał Miłecki 	if (!int_status)
1136dd4544f0SRafał Miłecki 		return IRQ_NONE;
1137dd4544f0SRafał Miłecki 
1138eb64e292SFelix Fietkau 	int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX);
1139eb64e292SFelix Fietkau 	if (int_status)
1140d00a8281SJon Mason 		dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status);
1141dd4544f0SRafał Miłecki 
1142dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1143dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1144dd4544f0SRafał Miłecki 
1145dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1146dd4544f0SRafał Miłecki 
1147dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1148dd4544f0SRafał Miłecki }
1149dd4544f0SRafał Miłecki 
1150dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1151dd4544f0SRafał Miłecki {
1152dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1153dd4544f0SRafał Miłecki 	int handled = 0;
1154dd4544f0SRafał Miłecki 
1155eb64e292SFelix Fietkau 	/* Ack */
1156eb64e292SFelix Fietkau 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1157dd4544f0SRafał Miłecki 
1158eb64e292SFelix Fietkau 	bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]);
1159eb64e292SFelix Fietkau 	handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight);
1160dd4544f0SRafał Miłecki 
1161eb64e292SFelix Fietkau 	/* Poll again if more events arrived in the meantime */
1162eb64e292SFelix Fietkau 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX))
1163e580267dSRafał Miłecki 		return weight;
1164dd4544f0SRafał Miłecki 
116543f159c6SHauke Mehrtens 	if (handled < weight) {
11666ad20165SEric Dumazet 		napi_complete_done(napi, handled);
1167dd4544f0SRafał Miłecki 		bgmac_chip_intrs_on(bgmac);
116843f159c6SHauke Mehrtens 	}
1169dd4544f0SRafał Miłecki 
1170dd4544f0SRafał Miłecki 	return handled;
1171dd4544f0SRafał Miłecki }
1172dd4544f0SRafał Miłecki 
1173dd4544f0SRafał Miłecki /**************************************************
1174dd4544f0SRafał Miłecki  * net_device_ops
1175dd4544f0SRafał Miłecki  **************************************************/
1176dd4544f0SRafał Miłecki 
1177dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1178dd4544f0SRafał Miłecki {
1179dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1180dd4544f0SRafał Miłecki 	int err = 0;
1181dd4544f0SRafał Miłecki 
1182dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
118374b6f291SFelix Fietkau 
118474b6f291SFelix Fietkau 	err = bgmac_dma_init(bgmac);
118574b6f291SFelix Fietkau 	if (err)
118674b6f291SFelix Fietkau 		return err;
118774b6f291SFelix Fietkau 
1188dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
118974b6f291SFelix Fietkau 	bgmac_chip_init(bgmac);
1190dd4544f0SRafał Miłecki 
1191f6a95a24SJon Mason 	err = request_irq(bgmac->irq, bgmac_interrupt, IRQF_SHARED,
1192dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1193dd4544f0SRafał Miłecki 	if (err < 0) {
1194d00a8281SJon Mason 		dev_err(bgmac->dev, "IRQ request error: %d!\n", err);
119574b6f291SFelix Fietkau 		bgmac_dma_cleanup(bgmac);
119674b6f291SFelix Fietkau 		return err;
1197dd4544f0SRafał Miłecki 	}
1198dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1199dd4544f0SRafał Miłecki 
1200b21fcb25SPhilippe Reynes 	phy_start(net_dev->phydev);
12014e34da4dSRafał Miłecki 
1202c3897f2aSFlorian Fainelli 	netif_start_queue(net_dev);
1203c3897f2aSFlorian Fainelli 
120474b6f291SFelix Fietkau 	return 0;
1205dd4544f0SRafał Miłecki }
1206dd4544f0SRafał Miłecki 
1207dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1208dd4544f0SRafał Miłecki {
1209dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1210dd4544f0SRafał Miłecki 
1211dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1212dd4544f0SRafał Miłecki 
1213b21fcb25SPhilippe Reynes 	phy_stop(net_dev->phydev);
12144e34da4dSRafał Miłecki 
1215dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1216dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1217f6a95a24SJon Mason 	free_irq(bgmac->irq, net_dev);
1218dd4544f0SRafał Miłecki 
1219dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
122074b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
1221dd4544f0SRafał Miłecki 
1222dd4544f0SRafał Miłecki 	return 0;
1223dd4544f0SRafał Miłecki }
1224dd4544f0SRafał Miłecki 
1225dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1226dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1227dd4544f0SRafał Miłecki {
1228dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1229dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1230dd4544f0SRafał Miłecki 
1231dd4544f0SRafał Miłecki 	/* No QOS support yet */
1232dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1233dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1234dd4544f0SRafał Miłecki }
1235dd4544f0SRafał Miłecki 
12364e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
12374e209001SHauke Mehrtens {
12384e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
1239fa42245dSHari Vyas 	struct sockaddr *sa = addr;
12404e209001SHauke Mehrtens 	int ret;
12414e209001SHauke Mehrtens 
12424e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
12434e209001SHauke Mehrtens 	if (ret < 0)
12444e209001SHauke Mehrtens 		return ret;
1245fa42245dSHari Vyas 
1246fa42245dSHari Vyas 	ether_addr_copy(net_dev->dev_addr, sa->sa_data);
1247fa42245dSHari Vyas 	bgmac_write_mac_address(bgmac, net_dev->dev_addr);
1248fa42245dSHari Vyas 
12494e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
12504e209001SHauke Mehrtens 	return 0;
12514e209001SHauke Mehrtens }
12524e209001SHauke Mehrtens 
1253dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1254dd4544f0SRafał Miłecki {
1255dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
125669c58852SHauke Mehrtens 		return -EINVAL;
125769c58852SHauke Mehrtens 
1258b21fcb25SPhilippe Reynes 	return phy_mii_ioctl(net_dev->phydev, ifr, cmd);
1259dd4544f0SRafał Miłecki }
1260dd4544f0SRafał Miłecki 
1261dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1262dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1263dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1264dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1265c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
12664e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1267522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1268dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1269dd4544f0SRafał Miłecki };
1270dd4544f0SRafał Miłecki 
1271dd4544f0SRafał Miłecki /**************************************************
1272dd4544f0SRafał Miłecki  * ethtool_ops
1273dd4544f0SRafał Miłecki  **************************************************/
1274dd4544f0SRafał Miłecki 
1275f6613d4fSFlorian Fainelli struct bgmac_stat {
1276f6613d4fSFlorian Fainelli 	u8 size;
1277f6613d4fSFlorian Fainelli 	u32 offset;
1278f6613d4fSFlorian Fainelli 	const char *name;
1279f6613d4fSFlorian Fainelli };
1280f6613d4fSFlorian Fainelli 
1281f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = {
1282f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" },
1283f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_GOOD_PKTS, "tx_good" },
1284f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_OCTETS, "tx_octets" },
1285f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PKTS, "tx_pkts" },
1286f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" },
1287f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" },
1288f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_64, "tx_64" },
1289f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" },
1290f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" },
1291f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" },
1292f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" },
1293f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" },
1294f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" },
1295f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" },
1296f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" },
1297f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" },
1298f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" },
1299f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" },
1300f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" },
1301f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNDERRUNS, "tx_underruns" },
1302f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" },
1303f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" },
1304f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" },
1305f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" },
1306f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LATE_COLS, "tx_late_cols" },
1307f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_DEFERED, "tx_defered" },
1308f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" },
1309f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" },
1310f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNI_PKTS, "tx_unicast" },
1311f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q0_PKTS, "tx_q0" },
1312f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" },
1313f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q1_PKTS, "tx_q1" },
1314f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" },
1315f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q2_PKTS, "tx_q2" },
1316f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" },
1317f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q3_PKTS, "tx_q3" },
1318f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" },
1319f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" },
1320f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_GOOD_PKTS, "rx_good" },
1321f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_OCTETS, "rx_octets" },
1322f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PKTS, "rx_pkts" },
1323f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" },
1324f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" },
1325f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_64, "rx_64" },
1326f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" },
1327f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" },
1328f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" },
1329f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" },
1330f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" },
1331f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" },
1332f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" },
1333f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" },
1334f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" },
1335f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" },
1336f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" },
1337f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" },
1338f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MISSED_PKTS, "rx_missed" },
1339f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" },
1340f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNDERSIZE, "rx_undersize" },
1341f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ERRS, "rx_crc" },
1342f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_ALIGN_ERRS, "rx_align" },
1343f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" },
1344f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" },
1345f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" },
1346f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SACHANGES, "rx_sa_changes" },
1347f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNI_PKTS, "rx_unicast" },
1348f6613d4fSFlorian Fainelli };
1349f6613d4fSFlorian Fainelli 
1350f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN	ARRAY_SIZE(bgmac_get_strings_stats)
1351f6613d4fSFlorian Fainelli 
1352f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set)
1353f6613d4fSFlorian Fainelli {
1354f6613d4fSFlorian Fainelli 	switch (string_set) {
1355f6613d4fSFlorian Fainelli 	case ETH_SS_STATS:
1356f6613d4fSFlorian Fainelli 		return BGMAC_STATS_LEN;
1357f6613d4fSFlorian Fainelli 	}
1358f6613d4fSFlorian Fainelli 
1359f6613d4fSFlorian Fainelli 	return -EOPNOTSUPP;
1360f6613d4fSFlorian Fainelli }
1361f6613d4fSFlorian Fainelli 
1362f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset,
1363f6613d4fSFlorian Fainelli 			      u8 *data)
1364f6613d4fSFlorian Fainelli {
1365f6613d4fSFlorian Fainelli 	int i;
1366f6613d4fSFlorian Fainelli 
1367f6613d4fSFlorian Fainelli 	if (stringset != ETH_SS_STATS)
1368f6613d4fSFlorian Fainelli 		return;
1369f6613d4fSFlorian Fainelli 
1370f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++)
1371f6613d4fSFlorian Fainelli 		strlcpy(data + i * ETH_GSTRING_LEN,
1372f6613d4fSFlorian Fainelli 			bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN);
1373f6613d4fSFlorian Fainelli }
1374f6613d4fSFlorian Fainelli 
1375f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev,
1376f6613d4fSFlorian Fainelli 				    struct ethtool_stats *ss, uint64_t *data)
1377f6613d4fSFlorian Fainelli {
1378f6613d4fSFlorian Fainelli 	struct bgmac *bgmac = netdev_priv(dev);
1379f6613d4fSFlorian Fainelli 	const struct bgmac_stat *s;
1380f6613d4fSFlorian Fainelli 	unsigned int i;
1381f6613d4fSFlorian Fainelli 	u64 val;
1382f6613d4fSFlorian Fainelli 
1383f6613d4fSFlorian Fainelli 	if (!netif_running(dev))
1384f6613d4fSFlorian Fainelli 		return;
1385f6613d4fSFlorian Fainelli 
1386f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++) {
1387f6613d4fSFlorian Fainelli 		s = &bgmac_get_strings_stats[i];
1388f6613d4fSFlorian Fainelli 		val = 0;
1389f6613d4fSFlorian Fainelli 		if (s->size == 8)
1390f6613d4fSFlorian Fainelli 			val = (u64)bgmac_read(bgmac, s->offset + 4) << 32;
1391f6613d4fSFlorian Fainelli 		val |= bgmac_read(bgmac, s->offset);
1392f6613d4fSFlorian Fainelli 		data[i] = val;
1393f6613d4fSFlorian Fainelli 	}
1394f6613d4fSFlorian Fainelli }
1395f6613d4fSFlorian Fainelli 
1396dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1397dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1398dd4544f0SRafał Miłecki {
1399dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1400f6a95a24SJon Mason 	strlcpy(info->bus_info, "AXI", sizeof(info->bus_info));
1401dd4544f0SRafał Miłecki }
1402dd4544f0SRafał Miłecki 
1403dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1404f6613d4fSFlorian Fainelli 	.get_strings		= bgmac_get_strings,
1405f6613d4fSFlorian Fainelli 	.get_sset_count		= bgmac_get_sset_count,
1406f6613d4fSFlorian Fainelli 	.get_ethtool_stats	= bgmac_get_ethtool_stats,
1407dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1408904632a2SPhilippe Reynes 	.get_link_ksettings     = phy_ethtool_get_link_ksettings,
1409904632a2SPhilippe Reynes 	.set_link_ksettings     = phy_ethtool_set_link_ksettings,
1410dd4544f0SRafał Miłecki };
1411dd4544f0SRafał Miłecki 
1412dd4544f0SRafał Miłecki /**************************************************
141311e5e76eSRafał Miłecki  * MII
141411e5e76eSRafał Miłecki  **************************************************/
141511e5e76eSRafał Miłecki 
14161676aba5SJon Mason void bgmac_adjust_link(struct net_device *net_dev)
14175824d2d1SRafał Miłecki {
14185824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1419b21fcb25SPhilippe Reynes 	struct phy_device *phy_dev = net_dev->phydev;
14205824d2d1SRafał Miłecki 	bool update = false;
14215824d2d1SRafał Miłecki 
14225824d2d1SRafał Miłecki 	if (phy_dev->link) {
14235824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
14245824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
14255824d2d1SRafał Miłecki 			update = true;
14265824d2d1SRafał Miłecki 		}
14275824d2d1SRafał Miłecki 
14285824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
14295824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
14305824d2d1SRafał Miłecki 			update = true;
14315824d2d1SRafał Miłecki 		}
14325824d2d1SRafał Miłecki 	}
14335824d2d1SRafał Miłecki 
14345824d2d1SRafał Miłecki 	if (update) {
14355824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
14365824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
14375824d2d1SRafał Miłecki 	}
14385824d2d1SRafał Miłecki }
14391676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_adjust_link);
14405824d2d1SRafał Miłecki 
14411676aba5SJon Mason int bgmac_phy_connect_direct(struct bgmac *bgmac)
1442c25b23b8SRafał Miłecki {
1443c25b23b8SRafał Miłecki 	struct fixed_phy_status fphy_status = {
1444c25b23b8SRafał Miłecki 		.link = 1,
1445c25b23b8SRafał Miłecki 		.speed = SPEED_1000,
1446c25b23b8SRafał Miłecki 		.duplex = DUPLEX_FULL,
1447c25b23b8SRafał Miłecki 	};
1448c25b23b8SRafał Miłecki 	struct phy_device *phy_dev;
1449c25b23b8SRafał Miłecki 	int err;
1450c25b23b8SRafał Miłecki 
14514db78d31SFabio Estevam 	phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL);
1452c25b23b8SRafał Miłecki 	if (!phy_dev || IS_ERR(phy_dev)) {
1453d00a8281SJon Mason 		dev_err(bgmac->dev, "Failed to register fixed PHY device\n");
1454c25b23b8SRafał Miłecki 		return -ENODEV;
1455c25b23b8SRafał Miłecki 	}
1456c25b23b8SRafał Miłecki 
1457c25b23b8SRafał Miłecki 	err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link,
1458c25b23b8SRafał Miłecki 				 PHY_INTERFACE_MODE_MII);
1459c25b23b8SRafał Miłecki 	if (err) {
1460d00a8281SJon Mason 		dev_err(bgmac->dev, "Connecting PHY failed\n");
1461c25b23b8SRafał Miłecki 		return err;
1462c25b23b8SRafał Miłecki 	}
1463c25b23b8SRafał Miłecki 
1464c25b23b8SRafał Miłecki 	return err;
1465c25b23b8SRafał Miłecki }
14661676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_phy_connect_direct);
146711e5e76eSRafał Miłecki 
146834a5102cSRafał Miłecki struct bgmac *bgmac_alloc(struct device *dev)
1469dd4544f0SRafał Miłecki {
1470dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1471dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1472dd4544f0SRafał Miłecki 
1473dd4544f0SRafał Miłecki 	/* Allocation and references */
147434a5102cSRafał Miłecki 	net_dev = devm_alloc_etherdev(dev, sizeof(*bgmac));
1475dd4544f0SRafał Miłecki 	if (!net_dev)
147634a5102cSRafał Miłecki 		return NULL;
1477f6a95a24SJon Mason 
1478dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
14797ad24ea4SWilfried Klaebe 	net_dev->ethtool_ops = &bgmac_ethtool_ops;
148034a5102cSRafał Miłecki 
1481dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
148234a5102cSRafał Miłecki 	bgmac->dev = dev;
1483dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
148434a5102cSRafał Miłecki 
148534a5102cSRafał Miłecki 	return bgmac;
148634a5102cSRafał Miłecki }
148734a5102cSRafał Miłecki EXPORT_SYMBOL_GPL(bgmac_alloc);
148834a5102cSRafał Miłecki 
148934a5102cSRafał Miłecki int bgmac_enet_probe(struct bgmac *bgmac)
149034a5102cSRafał Miłecki {
149134a5102cSRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
149234a5102cSRafał Miłecki 	int err;
149334a5102cSRafał Miłecki 
1494f6a95a24SJon Mason 	net_dev->irq = bgmac->irq;
1495f6a95a24SJon Mason 	SET_NETDEV_DEV(net_dev, bgmac->dev);
1496f3537b34SJoey Zhong 	dev_set_drvdata(bgmac->dev, bgmac);
1497dd4544f0SRafał Miłecki 
14986850f8b5STobias Klauser 	if (!is_valid_ether_addr(net_dev->dev_addr)) {
1499f6a95a24SJon Mason 		dev_err(bgmac->dev, "Invalid MAC addr: %pM\n",
15006850f8b5STobias Klauser 			net_dev->dev_addr);
15016850f8b5STobias Klauser 		eth_hw_addr_random(net_dev);
1502f6a95a24SJon Mason 		dev_warn(bgmac->dev, "Using random MAC: %pM\n",
15036850f8b5STobias Klauser 			 net_dev->dev_addr);
1504f6a95a24SJon Mason 	}
1505dd4544f0SRafał Miłecki 
1506f6a95a24SJon Mason 	/* This (reset &) enable is not preset in specs or reference driver but
1507f6a95a24SJon Mason 	 * Broadcom does it in arch PCI code when enabling fake PCI device.
1508f6a95a24SJon Mason 	 */
1509f6a95a24SJon Mason 	bgmac_clk_enable(bgmac, 0);
1510dd4544f0SRafał Miłecki 
15111cb94db3SRafał Miłecki 	/* This seems to be fixing IRQ by assigning OOB #6 to the core */
1512*a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) {
15131cb94db3SRafał Miłecki 		if (bgmac->feature_flags & BGMAC_FEAT_IRQ_ID_OOB_6)
15141cb94db3SRafał Miłecki 			bgmac_idm_write(bgmac, BCMA_OOB_SEL_OUT_A30, 0x86);
1515*a163bdb0SAbhishek Shah 	}
15161cb94db3SRafał Miłecki 
1517dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1518dd4544f0SRafał Miłecki 
1519dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1520dd4544f0SRafał Miłecki 	if (err) {
1521d00a8281SJon Mason 		dev_err(bgmac->dev, "Unable to alloc memory for DMA\n");
152234a5102cSRafał Miłecki 		goto err_out;
1523dd4544f0SRafał Miłecki 	}
1524dd4544f0SRafał Miłecki 
1525dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1526edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1527dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1528dd4544f0SRafał Miłecki 
15296216642fSHauke Mehrtens 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
15306216642fSHauke Mehrtens 
153155954f3bSJon Mason 	err = bgmac_phy_connect(bgmac);
153211e5e76eSRafał Miłecki 	if (err) {
1533d00a8281SJon Mason 		dev_err(bgmac->dev, "Cannot connect to phy\n");
1534f6a95a24SJon Mason 		goto err_dma_free;
153511e5e76eSRafał Miłecki 	}
153611e5e76eSRafał Miłecki 
15379cde9450SFelix Fietkau 	net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM;
15389cde9450SFelix Fietkau 	net_dev->hw_features = net_dev->features;
15399cde9450SFelix Fietkau 	net_dev->vlan_features = net_dev->features;
15409cde9450SFelix Fietkau 
1541dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1542dd4544f0SRafał Miłecki 	if (err) {
1543d00a8281SJon Mason 		dev_err(bgmac->dev, "Cannot register net device\n");
154455954f3bSJon Mason 		goto err_phy_disconnect;
1545dd4544f0SRafał Miłecki 	}
1546dd4544f0SRafał Miłecki 
1547dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1548dd4544f0SRafał Miłecki 
1549dd4544f0SRafał Miłecki 	return 0;
1550dd4544f0SRafał Miłecki 
155155954f3bSJon Mason err_phy_disconnect:
155255954f3bSJon Mason 	phy_disconnect(net_dev->phydev);
1553dd4544f0SRafał Miłecki err_dma_free:
1554dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
155534a5102cSRafał Miłecki err_out:
1556dd4544f0SRafał Miłecki 
1557dd4544f0SRafał Miłecki 	return err;
1558dd4544f0SRafał Miłecki }
1559f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_probe);
1560dd4544f0SRafał Miłecki 
1561f6a95a24SJon Mason void bgmac_enet_remove(struct bgmac *bgmac)
1562dd4544f0SRafał Miłecki {
1563dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
156455954f3bSJon Mason 	phy_disconnect(bgmac->net_dev->phydev);
15656216642fSHauke Mehrtens 	netif_napi_del(&bgmac->napi);
1566dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1567dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1568dd4544f0SRafał Miłecki }
1569f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_remove);
1570dd4544f0SRafał Miłecki 
1571f3537b34SJoey Zhong int bgmac_enet_suspend(struct bgmac *bgmac)
1572f3537b34SJoey Zhong {
1573f3537b34SJoey Zhong 	if (!netif_running(bgmac->net_dev))
1574f3537b34SJoey Zhong 		return 0;
1575f3537b34SJoey Zhong 
1576f3537b34SJoey Zhong 	phy_stop(bgmac->net_dev->phydev);
1577f3537b34SJoey Zhong 
1578f3537b34SJoey Zhong 	netif_stop_queue(bgmac->net_dev);
1579f3537b34SJoey Zhong 
1580f3537b34SJoey Zhong 	napi_disable(&bgmac->napi);
1581f3537b34SJoey Zhong 
1582f3537b34SJoey Zhong 	netif_tx_lock(bgmac->net_dev);
1583f3537b34SJoey Zhong 	netif_device_detach(bgmac->net_dev);
1584f3537b34SJoey Zhong 	netif_tx_unlock(bgmac->net_dev);
1585f3537b34SJoey Zhong 
1586f3537b34SJoey Zhong 	bgmac_chip_intrs_off(bgmac);
1587f3537b34SJoey Zhong 	bgmac_chip_reset(bgmac);
1588f3537b34SJoey Zhong 	bgmac_dma_cleanup(bgmac);
1589f3537b34SJoey Zhong 
1590f3537b34SJoey Zhong 	return 0;
1591f3537b34SJoey Zhong }
1592f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_suspend);
1593f3537b34SJoey Zhong 
1594f3537b34SJoey Zhong int bgmac_enet_resume(struct bgmac *bgmac)
1595f3537b34SJoey Zhong {
1596f3537b34SJoey Zhong 	int rc;
1597f3537b34SJoey Zhong 
1598f3537b34SJoey Zhong 	if (!netif_running(bgmac->net_dev))
1599f3537b34SJoey Zhong 		return 0;
1600f3537b34SJoey Zhong 
1601f3537b34SJoey Zhong 	rc = bgmac_dma_init(bgmac);
1602f3537b34SJoey Zhong 	if (rc)
1603f3537b34SJoey Zhong 		return rc;
1604f3537b34SJoey Zhong 
1605f3537b34SJoey Zhong 	bgmac_chip_init(bgmac);
1606f3537b34SJoey Zhong 
1607f3537b34SJoey Zhong 	napi_enable(&bgmac->napi);
1608f3537b34SJoey Zhong 
1609f3537b34SJoey Zhong 	netif_tx_lock(bgmac->net_dev);
1610f3537b34SJoey Zhong 	netif_device_attach(bgmac->net_dev);
1611f3537b34SJoey Zhong 	netif_tx_unlock(bgmac->net_dev);
1612f3537b34SJoey Zhong 
1613f3537b34SJoey Zhong 	netif_start_queue(bgmac->net_dev);
1614f3537b34SJoey Zhong 
1615f3537b34SJoey Zhong 	phy_start(bgmac->net_dev->phydev);
1616f3537b34SJoey Zhong 
1617f3537b34SJoey Zhong 	return 0;
1618f3537b34SJoey Zhong }
1619f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_resume);
1620f3537b34SJoey Zhong 
1621dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1622dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1623