1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9dd4544f0SRafał Miłecki #include "bgmac.h" 10dd4544f0SRafał Miłecki 11dd4544f0SRafał Miłecki #include <linux/kernel.h> 12dd4544f0SRafał Miłecki #include <linux/module.h> 13dd4544f0SRafał Miłecki #include <linux/delay.h> 14dd4544f0SRafał Miłecki #include <linux/etherdevice.h> 15dd4544f0SRafał Miłecki #include <linux/mii.h> 1611e5e76eSRafał Miłecki #include <linux/phy.h> 17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h> 18dd4544f0SRafał Miłecki #include <linux/interrupt.h> 19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h> 20edb15d83SRalf Baechle #include <bcm47xx_nvram.h> 21dd4544f0SRafał Miłecki 22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = { 23dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 24dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 25f7219b52SJoe Perches {}, 26dd4544f0SRafał Miłecki }; 27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl); 28dd4544f0SRafał Miłecki 29dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask, 30dd4544f0SRafał Miłecki u32 value, int timeout) 31dd4544f0SRafał Miłecki { 32dd4544f0SRafał Miłecki u32 val; 33dd4544f0SRafał Miłecki int i; 34dd4544f0SRafał Miłecki 35dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 36dd4544f0SRafał Miłecki val = bcma_read32(core, reg); 37dd4544f0SRafał Miłecki if ((val & mask) == value) 38dd4544f0SRafał Miłecki return true; 39dd4544f0SRafał Miłecki udelay(10); 40dd4544f0SRafał Miłecki } 41dd4544f0SRafał Miłecki pr_err("Timeout waiting for reg 0x%X\n", reg); 42dd4544f0SRafał Miłecki return false; 43dd4544f0SRafał Miłecki } 44dd4544f0SRafał Miłecki 45dd4544f0SRafał Miłecki /************************************************** 46dd4544f0SRafał Miłecki * DMA 47dd4544f0SRafał Miłecki **************************************************/ 48dd4544f0SRafał Miłecki 49dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 50dd4544f0SRafał Miłecki { 51dd4544f0SRafał Miłecki u32 val; 52dd4544f0SRafał Miłecki int i; 53dd4544f0SRafał Miłecki 54dd4544f0SRafał Miłecki if (!ring->mmio_base) 55dd4544f0SRafał Miłecki return; 56dd4544f0SRafał Miłecki 57dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 58dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 59dd4544f0SRafał Miłecki * implement whole loop here. 60dd4544f0SRafał Miłecki */ 61dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 62dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 63dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 64dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 65dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 66dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 67dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 68dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 69dd4544f0SRafał Miłecki i = 0; 70dd4544f0SRafał Miłecki break; 71dd4544f0SRafał Miłecki } 72dd4544f0SRafał Miłecki udelay(10); 73dd4544f0SRafał Miłecki } 74dd4544f0SRafał Miłecki if (i) 75dd4544f0SRafał Miłecki bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 76dd4544f0SRafał Miłecki ring->mmio_base, val); 77dd4544f0SRafał Miłecki 78dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 79dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 80dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 81dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 82dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 83dd4544f0SRafał Miłecki 10000)) { 84dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 85dd4544f0SRafał Miłecki ring->mmio_base); 86dd4544f0SRafał Miłecki udelay(300); 87dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 88dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 89dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n", 90dd4544f0SRafał Miłecki ring->mmio_base); 91dd4544f0SRafał Miłecki } 92dd4544f0SRafał Miłecki } 93dd4544f0SRafał Miłecki 94dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 95dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 96dd4544f0SRafał Miłecki { 97dd4544f0SRafał Miłecki u32 ctl; 98dd4544f0SRafał Miłecki 99dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 10056ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 10156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 10256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 10356ceecdeSHauke Mehrtens 10456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 10556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 10656ceecdeSHauke Mehrtens 10756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 10856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 10956ceecdeSHauke Mehrtens 11056ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 11156ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 11256ceecdeSHauke Mehrtens } 113dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 114dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 115dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 116dd4544f0SRafał Miłecki } 117dd4544f0SRafał Miłecki 1189cde9450SFelix Fietkau static void 1199cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1209cde9450SFelix Fietkau int i, int len, u32 ctl0) 1219cde9450SFelix Fietkau { 1229cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1239cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1249cde9450SFelix Fietkau u32 ctl1; 1259cde9450SFelix Fietkau 1269cde9450SFelix Fietkau if (i == ring->num_slots - 1) 1279cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1289cde9450SFelix Fietkau 1299cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1309cde9450SFelix Fietkau 1319cde9450SFelix Fietkau slot = &ring->slots[i]; 1329cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1339cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1349cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1359cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1369cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1379cde9450SFelix Fietkau } 1389cde9450SFelix Fietkau 139dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 140dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 141dd4544f0SRafał Miłecki struct sk_buff *skb) 142dd4544f0SRafał Miłecki { 143dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 144dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 145b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 146b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1479cde9450SFelix Fietkau int nr_frags; 1489cde9450SFelix Fietkau u32 flags; 1499cde9450SFelix Fietkau int i; 150dd4544f0SRafał Miłecki 151dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 152dd4544f0SRafał Miłecki bgmac_err(bgmac, "Too long skb (%d)\n", skb->len); 1539cde9450SFelix Fietkau goto err_drop; 154dd4544f0SRafał Miłecki } 155dd4544f0SRafał Miłecki 1569cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1579cde9450SFelix Fietkau skb_checksum_help(skb); 1589cde9450SFelix Fietkau 1599cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1609cde9450SFelix Fietkau 161b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 162b38c83ddSFelix Fietkau * even when ring->end overflows 163b38c83ddSFelix Fietkau */ 164b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 165dd4544f0SRafał Miłecki bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n"); 166dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 167dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 168dd4544f0SRafał Miłecki } 169dd4544f0SRafał Miłecki 1709cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 171dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1729cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1739cde9450SFelix Fietkau goto err_dma_head; 1749cde9450SFelix Fietkau 1759cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1769cde9450SFelix Fietkau if (!nr_frags) 1779cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1789cde9450SFelix Fietkau 1799cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1809cde9450SFelix Fietkau flags = 0; 1819cde9450SFelix Fietkau 1829cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1839cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1849cde9450SFelix Fietkau int len = skb_frag_size(frag); 1859cde9450SFelix Fietkau 1869cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1879cde9450SFelix Fietkau slot = &ring->slots[index]; 1889cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 1899cde9450SFelix Fietkau len, DMA_TO_DEVICE); 1909cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1919cde9450SFelix Fietkau goto err_dma; 1929cde9450SFelix Fietkau 1939cde9450SFelix Fietkau if (i == nr_frags - 1) 1949cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1959cde9450SFelix Fietkau 1969cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 197dd4544f0SRafał Miłecki } 198dd4544f0SRafał Miłecki 1999cde9450SFelix Fietkau slot->skb = skb; 200b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 20149a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 20249a467b4SHauke Mehrtens 203dd4544f0SRafał Miłecki wmb(); 204dd4544f0SRafał Miłecki 205dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 206dd4544f0SRafał Miłecki * slot it should *not* read. 207dd4544f0SRafał Miłecki */ 208dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 2099900303eSRafał Miłecki ring->index_base + 210b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 211b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 212dd4544f0SRafał Miłecki 213b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 214dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 215dd4544f0SRafał Miłecki 216dd4544f0SRafał Miłecki return NETDEV_TX_OK; 217dd4544f0SRafał Miłecki 2189cde9450SFelix Fietkau err_dma: 2199cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2209cde9450SFelix Fietkau DMA_TO_DEVICE); 2219cde9450SFelix Fietkau 2229cde9450SFelix Fietkau while (i > 0) { 2239cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2249cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2259cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2269cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2279cde9450SFelix Fietkau 2289cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2299cde9450SFelix Fietkau } 2309cde9450SFelix Fietkau 2319cde9450SFelix Fietkau err_dma_head: 2329cde9450SFelix Fietkau bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n", 2339cde9450SFelix Fietkau ring->mmio_base); 2349cde9450SFelix Fietkau 2359cde9450SFelix Fietkau err_drop: 236dd4544f0SRafał Miłecki dev_kfree_skb(skb); 237dd4544f0SRafał Miłecki return NETDEV_TX_OK; 238dd4544f0SRafał Miłecki } 239dd4544f0SRafał Miłecki 240dd4544f0SRafał Miłecki /* Free transmitted packets */ 241dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 242dd4544f0SRafał Miłecki { 243dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 244dd4544f0SRafał Miłecki int empty_slot; 245dd4544f0SRafał Miłecki bool freed = false; 24649a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 247dd4544f0SRafał Miłecki 248dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 249dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 250dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2519900303eSRafał Miłecki empty_slot -= ring->index_base; 2529900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 253dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 254dd4544f0SRafał Miłecki 255b38c83ddSFelix Fietkau while (ring->start != ring->end) { 256b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 257b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 258b38c83ddSFelix Fietkau u32 ctl1; 259b38c83ddSFelix Fietkau int len; 2609cde9450SFelix Fietkau 261b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 262b38c83ddSFelix Fietkau break; 2639cde9450SFelix Fietkau 264b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 265b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 2669cde9450SFelix Fietkau if (ctl1 & BGMAC_DESC_CTL0_SOF) 2679cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2689cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2699cde9450SFelix Fietkau DMA_TO_DEVICE); 2709cde9450SFelix Fietkau else 2719cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2729cde9450SFelix Fietkau DMA_TO_DEVICE); 273dd4544f0SRafał Miłecki 274dd4544f0SRafał Miłecki if (slot->skb) { 27549a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 27649a467b4SHauke Mehrtens pkts_compl++; 27749a467b4SHauke Mehrtens 278dd4544f0SRafał Miłecki /* Free memory! :) */ 279dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 280dd4544f0SRafał Miłecki slot->skb = NULL; 281dd4544f0SRafał Miłecki } 282dd4544f0SRafał Miłecki 2839cde9450SFelix Fietkau slot->dma_addr = 0; 284b38c83ddSFelix Fietkau ring->start++; 285dd4544f0SRafał Miłecki freed = true; 286dd4544f0SRafał Miłecki } 287dd4544f0SRafał Miłecki 2889cde9450SFelix Fietkau if (!pkts_compl) 2899cde9450SFelix Fietkau return; 2909cde9450SFelix Fietkau 29149a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 29249a467b4SHauke Mehrtens 2939cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 294dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 295dd4544f0SRafał Miłecki } 296dd4544f0SRafał Miłecki 297dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 298dd4544f0SRafał Miłecki { 299dd4544f0SRafał Miłecki if (!ring->mmio_base) 300dd4544f0SRafał Miłecki return; 301dd4544f0SRafał Miłecki 302dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 303dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 304dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 305dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 306dd4544f0SRafał Miłecki 10000)) 307dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n", 308dd4544f0SRafał Miłecki ring->mmio_base); 309dd4544f0SRafał Miłecki } 310dd4544f0SRafał Miłecki 311dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 312dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 313dd4544f0SRafał Miłecki { 314dd4544f0SRafał Miłecki u32 ctl; 315dd4544f0SRafał Miłecki 316dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 31756ceecdeSHauke Mehrtens if (bgmac->core->id.rev >= 4) { 31856ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 31956ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 32056ceecdeSHauke Mehrtens 32156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 32256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 32356ceecdeSHauke Mehrtens 32456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 32556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 32656ceecdeSHauke Mehrtens } 327dd4544f0SRafał Miłecki ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 328dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 329dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 330dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 331dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 332dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 333dd4544f0SRafał Miłecki } 334dd4544f0SRafał Miłecki 335dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 336dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 337dd4544f0SRafał Miłecki { 338dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 339b757a62eSNathan Hintz dma_addr_t dma_addr; 340dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 34145c9b3c0SFelix Fietkau void *buf; 342dd4544f0SRafał Miłecki 343dd4544f0SRafał Miłecki /* Alloc skb */ 34445c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 34545c9b3c0SFelix Fietkau if (!buf) 346dd4544f0SRafał Miłecki return -ENOMEM; 347dd4544f0SRafał Miłecki 348dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3494b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 350dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 351dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 352dd4544f0SRafał Miłecki 353dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3544b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3554b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 356b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 357dd4544f0SRafał Miłecki bgmac_err(bgmac, "DMA mapping error\n"); 35845c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 359dd4544f0SRafał Miłecki return -ENOMEM; 360dd4544f0SRafał Miłecki } 361b757a62eSNathan Hintz 362b757a62eSNathan Hintz /* Update the slot */ 36345c9b3c0SFelix Fietkau slot->buf = buf; 364b757a62eSNathan Hintz slot->dma_addr = dma_addr; 365b757a62eSNathan Hintz 366dd4544f0SRafał Miłecki return 0; 367dd4544f0SRafał Miłecki } 368dd4544f0SRafał Miłecki 369d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 370d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 371d549c76bSRafał Miłecki { 372d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 373d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 374d549c76bSRafał Miłecki 375d549c76bSRafał Miłecki if (desc_idx == ring->num_slots - 1) 376d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 377d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 378d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 379d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 380d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 381d549c76bSRafał Miłecki */ 382d549c76bSRafał Miłecki 383d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 384d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 385d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 386d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 387d549c76bSRafał Miłecki } 388d549c76bSRafał Miłecki 38956faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 39056faacd0SFelix Fietkau struct bgmac_slot_info *slot) 39156faacd0SFelix Fietkau { 39256faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 39356faacd0SFelix Fietkau 39456faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 39556faacd0SFelix Fietkau DMA_FROM_DEVICE); 39656faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 39756faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 39856faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 39956faacd0SFelix Fietkau DMA_FROM_DEVICE); 40056faacd0SFelix Fietkau } 40156faacd0SFelix Fietkau 402dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 403dd4544f0SRafał Miłecki int weight) 404dd4544f0SRafał Miłecki { 405dd4544f0SRafał Miłecki u32 end_slot; 406dd4544f0SRafał Miłecki int handled = 0; 407dd4544f0SRafał Miłecki 408dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 409dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4109900303eSRafał Miłecki end_slot -= ring->index_base; 4119900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 412dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 413dd4544f0SRafał Miłecki 414dd4544f0SRafał Miłecki ring->end = end_slot; 415dd4544f0SRafał Miłecki 416dd4544f0SRafał Miłecki while (ring->start != ring->end) { 417dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 418dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4194b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 42045c9b3c0SFelix Fietkau struct sk_buff *skb; 42145c9b3c0SFelix Fietkau void *buf = slot->buf; 42256faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 423dd4544f0SRafał Miłecki u16 len, flags; 424dd4544f0SRafał Miłecki 42556faacd0SFelix Fietkau do { 42656faacd0SFelix Fietkau /* Prepare new skb as replacement */ 42756faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 42856faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 42956faacd0SFelix Fietkau break; 43056faacd0SFelix Fietkau } 43156faacd0SFelix Fietkau 432dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 43356faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 434dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 435dd4544f0SRafał Miłecki 436dd4544f0SRafał Miłecki /* Get info from the header */ 437dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 438dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 439dd4544f0SRafał Miłecki 440dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 441dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 442dd4544f0SRafał Miłecki bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n", 443dd4544f0SRafał Miłecki ring->start); 44456faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 44592b9ccd3SRafał Miłecki break; 44692b9ccd3SRafał Miłecki } 44792b9ccd3SRafał Miłecki 4486a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 4496a6c7084SFelix Fietkau bgmac_err(bgmac, "Found oversized packet at slot %d, DMA issue!\n", 4506a6c7084SFelix Fietkau ring->start); 4516a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4526a6c7084SFelix Fietkau break; 4536a6c7084SFelix Fietkau } 4546a6c7084SFelix Fietkau 45502e71127SHauke Mehrtens /* Omit CRC. */ 45602e71127SHauke Mehrtens len -= ETH_FCS_LEN; 45702e71127SHauke Mehrtens 45845c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 4594b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4604b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4614b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4624b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 46392b9ccd3SRafał Miłecki 46492b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 46592b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 46645c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 46792b9ccd3SRafał Miłecki handled++; 46892b9ccd3SRafał Miłecki } while (0); 46992b9ccd3SRafał Miłecki 47056faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 47156faacd0SFelix Fietkau 472dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 473dd4544f0SRafał Miłecki ring->start = 0; 474dd4544f0SRafał Miłecki 475dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 476dd4544f0SRafał Miłecki break; 477dd4544f0SRafał Miłecki } 478dd4544f0SRafał Miłecki 479dd4544f0SRafał Miłecki return handled; 480dd4544f0SRafał Miłecki } 481dd4544f0SRafał Miłecki 482dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 483dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 484dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 485dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 486dd4544f0SRafał Miłecki { 487dd4544f0SRafał Miłecki switch (ring_type) { 488dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 489dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 490dd4544f0SRafał Miłecki 0xff0); 491dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 492dd4544f0SRafał Miłecki return true; 493dd4544f0SRafał Miłecki break; 494dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 495dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 496dd4544f0SRafał Miłecki 0xff0); 497dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 498dd4544f0SRafał Miłecki return true; 499dd4544f0SRafał Miłecki break; 500dd4544f0SRafał Miłecki } 501dd4544f0SRafał Miłecki return false; 502dd4544f0SRafał Miłecki } 503dd4544f0SRafał Miłecki 50445c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 505dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 506dd4544f0SRafał Miłecki { 507dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 5089cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 509dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 510dd4544f0SRafał Miłecki int i; 511dd4544f0SRafał Miłecki 512dd4544f0SRafał Miłecki for (i = 0; i < ring->num_slots; i++) { 5139cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5149cde9450SFelix Fietkau 515dd4544f0SRafał Miłecki slot = &ring->slots[i]; 516dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5179cde9450SFelix Fietkau 5189cde9450SFelix Fietkau if (!slot->dma_addr) 5199cde9450SFelix Fietkau continue; 5209cde9450SFelix Fietkau 5219cde9450SFelix Fietkau if (slot->skb) 5229cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5239cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5249cde9450SFelix Fietkau else 5259cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5269cde9450SFelix Fietkau len, DMA_TO_DEVICE); 527dd4544f0SRafał Miłecki } 52845c9b3c0SFelix Fietkau } 529dd4544f0SRafał Miłecki 53045c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 53145c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 53245c9b3c0SFelix Fietkau { 53345c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 53445c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 53545c9b3c0SFelix Fietkau int i; 53645c9b3c0SFelix Fietkau 53745c9b3c0SFelix Fietkau for (i = 0; i < ring->num_slots; i++) { 53845c9b3c0SFelix Fietkau slot = &ring->slots[i]; 53956faacd0SFelix Fietkau if (!slot->dma_addr) 54045c9b3c0SFelix Fietkau continue; 54145c9b3c0SFelix Fietkau 54245c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 54345c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 54445c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 54545c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 54656faacd0SFelix Fietkau slot->dma_addr = 0; 54745c9b3c0SFelix Fietkau } 54845c9b3c0SFelix Fietkau } 54945c9b3c0SFelix Fietkau 55045c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 55145c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 55245c9b3c0SFelix Fietkau { 55345c9b3c0SFelix Fietkau struct device *dma_dev = bgmac->core->dma_dev; 55445c9b3c0SFelix Fietkau int size; 55545c9b3c0SFelix Fietkau 55645c9b3c0SFelix Fietkau if (!ring->cpu_base) 55745c9b3c0SFelix Fietkau return; 55845c9b3c0SFelix Fietkau 559dd4544f0SRafał Miłecki /* Free ring of descriptors */ 560dd4544f0SRafał Miłecki size = ring->num_slots * sizeof(struct bgmac_dma_desc); 561dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 562dd4544f0SRafał Miłecki ring->dma_base); 563dd4544f0SRafał Miłecki } 564dd4544f0SRafał Miłecki 565*74b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 566*74b6f291SFelix Fietkau { 567*74b6f291SFelix Fietkau int i; 568*74b6f291SFelix Fietkau 569*74b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 570*74b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 571*74b6f291SFelix Fietkau 572*74b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 573*74b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 574*74b6f291SFelix Fietkau } 575*74b6f291SFelix Fietkau 576dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 577dd4544f0SRafał Miłecki { 578dd4544f0SRafał Miłecki int i; 579dd4544f0SRafał Miłecki 580*74b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 58145c9b3c0SFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i]); 582*74b6f291SFelix Fietkau 583*74b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 58445c9b3c0SFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i]); 58545c9b3c0SFelix Fietkau } 586dd4544f0SRafał Miłecki 587dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 588dd4544f0SRafał Miłecki { 589dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 590dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 591dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 592dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 593dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 594dd4544f0SRafał Miłecki int err; 595dd4544f0SRafał Miłecki int i; 596dd4544f0SRafał Miłecki 597dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 598dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 599dd4544f0SRafał Miłecki 600dd4544f0SRafał Miłecki if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) { 601dd4544f0SRafał Miłecki bgmac_err(bgmac, "Core does not report 64-bit DMA\n"); 602dd4544f0SRafał Miłecki return -ENOTSUPP; 603dd4544f0SRafał Miłecki } 604dd4544f0SRafał Miłecki 605dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 606dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 607dd4544f0SRafał Miłecki ring->num_slots = BGMAC_TX_RING_SLOTS; 608dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 609dd4544f0SRafał Miłecki 610dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 611dd4544f0SRafał Miłecki size = ring->num_slots * sizeof(struct bgmac_dma_desc); 612dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 613dd4544f0SRafał Miłecki &ring->dma_base, 614dd4544f0SRafał Miłecki GFP_KERNEL); 615dd4544f0SRafał Miłecki if (!ring->cpu_base) { 616dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n", 617dd4544f0SRafał Miłecki ring->mmio_base); 618dd4544f0SRafał Miłecki goto err_dma_free; 619dd4544f0SRafał Miłecki } 620dd4544f0SRafał Miłecki 6219900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6229900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6239900303eSRafał Miłecki if (ring->unaligned) 6249900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6259900303eSRafał Miłecki else 6269900303eSRafał Miłecki ring->index_base = 0; 6279900303eSRafał Miłecki 628dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 629dd4544f0SRafał Miłecki } 630dd4544f0SRafał Miłecki 631dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 632dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 633dd4544f0SRafał Miłecki ring->num_slots = BGMAC_RX_RING_SLOTS; 634dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 635dd4544f0SRafał Miłecki 636dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 637dd4544f0SRafał Miłecki size = ring->num_slots * sizeof(struct bgmac_dma_desc); 638dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 639dd4544f0SRafał Miłecki &ring->dma_base, 640dd4544f0SRafał Miłecki GFP_KERNEL); 641dd4544f0SRafał Miłecki if (!ring->cpu_base) { 642dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n", 643dd4544f0SRafał Miłecki ring->mmio_base); 644dd4544f0SRafał Miłecki err = -ENOMEM; 645dd4544f0SRafał Miłecki goto err_dma_free; 646dd4544f0SRafał Miłecki } 647dd4544f0SRafał Miłecki 6489900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6499900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6509900303eSRafał Miłecki if (ring->unaligned) 6519900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6529900303eSRafał Miłecki else 6539900303eSRafał Miłecki ring->index_base = 0; 654dd4544f0SRafał Miłecki } 655dd4544f0SRafał Miłecki 656dd4544f0SRafał Miłecki return 0; 657dd4544f0SRafał Miłecki 658dd4544f0SRafał Miłecki err_dma_free: 659dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 660dd4544f0SRafał Miłecki return -ENOMEM; 661dd4544f0SRafał Miłecki } 662dd4544f0SRafał Miłecki 663*74b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 664dd4544f0SRafał Miłecki { 665dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 666*74b6f291SFelix Fietkau int i, err; 667dd4544f0SRafał Miłecki 668dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 669dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 670dd4544f0SRafał Miłecki 6719900303eSRafał Miłecki if (!ring->unaligned) 672dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 673dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 674dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 675dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 676dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 6779900303eSRafał Miłecki if (ring->unaligned) 6789900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 679dd4544f0SRafał Miłecki 680dd4544f0SRafał Miłecki ring->start = 0; 681dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 682dd4544f0SRafał Miłecki } 683dd4544f0SRafał Miłecki 684dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 68570a737b7SRafał Miłecki int j; 68670a737b7SRafał Miłecki 687dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 688dd4544f0SRafał Miłecki 6899900303eSRafał Miłecki if (!ring->unaligned) 690dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 691dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 692dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 693dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 694dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 6959900303eSRafał Miłecki if (ring->unaligned) 6969900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 697dd4544f0SRafał Miłecki 698*74b6f291SFelix Fietkau for (j = 0; j < ring->num_slots; j++) { 699*74b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 700*74b6f291SFelix Fietkau if (err) 701*74b6f291SFelix Fietkau goto error; 702*74b6f291SFelix Fietkau 703d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 704*74b6f291SFelix Fietkau } 705dd4544f0SRafał Miłecki 706dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 7079900303eSRafał Miłecki ring->index_base + 708dd4544f0SRafał Miłecki ring->num_slots * sizeof(struct bgmac_dma_desc)); 709dd4544f0SRafał Miłecki 710dd4544f0SRafał Miłecki ring->start = 0; 711dd4544f0SRafał Miłecki ring->end = 0; 712dd4544f0SRafał Miłecki } 713*74b6f291SFelix Fietkau 714*74b6f291SFelix Fietkau return 0; 715*74b6f291SFelix Fietkau 716*74b6f291SFelix Fietkau error: 717*74b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 718*74b6f291SFelix Fietkau return err; 719dd4544f0SRafał Miłecki } 720dd4544f0SRafał Miłecki 721dd4544f0SRafał Miłecki /************************************************** 722dd4544f0SRafał Miłecki * PHY ops 723dd4544f0SRafał Miłecki **************************************************/ 724dd4544f0SRafał Miłecki 725217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg) 726dd4544f0SRafał Miłecki { 727dd4544f0SRafał Miłecki struct bcma_device *core; 728dd4544f0SRafał Miłecki u16 phy_access_addr; 729dd4544f0SRafał Miłecki u16 phy_ctl_addr; 730dd4544f0SRafał Miłecki u32 tmp; 731dd4544f0SRafał Miłecki 732dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK); 733dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK); 734dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT); 735dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK); 736dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT); 737dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE); 738dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START); 739dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK); 740dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK); 741dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT); 742dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE); 743dd4544f0SRafał Miłecki 744dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 745dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 746dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 747dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 748dd4544f0SRafał Miłecki } else { 749dd4544f0SRafał Miłecki core = bgmac->core; 750dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 751dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 752dd4544f0SRafał Miłecki } 753dd4544f0SRafał Miłecki 754dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 755dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 756dd4544f0SRafał Miłecki tmp |= phyaddr; 757dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 758dd4544f0SRafał Miłecki 759dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 760dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 761dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 762dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 763dd4544f0SRafał Miłecki 764dd4544f0SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 765dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n", 766dd4544f0SRafał Miłecki phyaddr, reg); 767dd4544f0SRafał Miłecki return 0xffff; 768dd4544f0SRafał Miłecki } 769dd4544f0SRafał Miłecki 770dd4544f0SRafał Miłecki return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK; 771dd4544f0SRafał Miłecki } 772dd4544f0SRafał Miłecki 773dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */ 774217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value) 775dd4544f0SRafał Miłecki { 776dd4544f0SRafał Miłecki struct bcma_device *core; 777dd4544f0SRafał Miłecki u16 phy_access_addr; 778dd4544f0SRafał Miłecki u16 phy_ctl_addr; 779dd4544f0SRafał Miłecki u32 tmp; 780dd4544f0SRafał Miłecki 781dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 782dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 783dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 784dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 785dd4544f0SRafał Miłecki } else { 786dd4544f0SRafał Miłecki core = bgmac->core; 787dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 788dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 789dd4544f0SRafał Miłecki } 790dd4544f0SRafał Miłecki 791dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 792dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 793dd4544f0SRafał Miłecki tmp |= phyaddr; 794dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 795dd4544f0SRafał Miłecki 796dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO); 797dd4544f0SRafał Miłecki if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO) 798dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Error setting MDIO int\n"); 799dd4544f0SRafał Miłecki 800dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 801dd4544f0SRafał Miłecki tmp |= BGMAC_PA_WRITE; 802dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 803dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 804dd4544f0SRafał Miłecki tmp |= value; 805dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 806dd4544f0SRafał Miłecki 807217a55a3SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 808dd4544f0SRafał Miłecki bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n", 809dd4544f0SRafał Miłecki phyaddr, reg); 810217a55a3SRafał Miłecki return -ETIMEDOUT; 811217a55a3SRafał Miłecki } 812217a55a3SRafał Miłecki 813217a55a3SRafał Miłecki return 0; 814dd4544f0SRafał Miłecki } 815dd4544f0SRafał Miłecki 816dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */ 817dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac) 818dd4544f0SRafał Miłecki { 819dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 820dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 821dd4544f0SRafał Miłecki u8 i; 822dd4544f0SRafał Miłecki 823dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5356) { 824dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 825dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x008b); 826dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x15, 0x0100); 827dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 828dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x12, 0x2aaa); 829dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 830dd4544f0SRafał Miłecki } 831dd4544f0SRafał Miłecki } 832dd4544f0SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) || 833dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) || 834dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) { 835dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0); 836dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0); 837dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 838dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 839dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5284); 840dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 841dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x0010); 842dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 843dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5296); 844dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x1073); 845dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9073); 846dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x52b6); 847dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9273); 848dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 849dd4544f0SRafał Miłecki } 850dd4544f0SRafał Miłecki } 851dd4544f0SRafał Miłecki } 852dd4544f0SRafał Miłecki 853dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */ 854dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac) 855dd4544f0SRafał Miłecki { 856dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_NOREGS) 857dd4544f0SRafał Miłecki return; 858dd4544f0SRafał Miłecki 8595322dbf0SRafał Miłecki bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET); 860dd4544f0SRafał Miłecki udelay(100); 8615322dbf0SRafał Miłecki if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET) 862dd4544f0SRafał Miłecki bgmac_err(bgmac, "PHY reset failed\n"); 863dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 864dd4544f0SRafał Miłecki } 865dd4544f0SRafał Miłecki 866dd4544f0SRafał Miłecki /************************************************** 867dd4544f0SRafał Miłecki * Chip ops 868dd4544f0SRafał Miłecki **************************************************/ 869dd4544f0SRafał Miłecki 870dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 871dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 872dd4544f0SRafał Miłecki */ 873dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 874dd4544f0SRafał Miłecki bool force) 875dd4544f0SRafał Miłecki { 876dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 877dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 878dd4544f0SRafał Miłecki 87948e07fbeSHauke Mehrtens bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 880dd4544f0SRafał Miłecki udelay(2); 881dd4544f0SRafał Miłecki 882dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 883dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 884dd4544f0SRafał Miłecki 88548e07fbeSHauke Mehrtens bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev)); 886dd4544f0SRafał Miłecki udelay(2); 887dd4544f0SRafał Miłecki } 888dd4544f0SRafał Miłecki 8894e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 8904e209001SHauke Mehrtens { 8914e209001SHauke Mehrtens u32 tmp; 8924e209001SHauke Mehrtens 8934e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 8944e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 8954e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 8964e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 8974e209001SHauke Mehrtens } 8984e209001SHauke Mehrtens 899c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 900c6edfe10SHauke Mehrtens { 901c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 902c6edfe10SHauke Mehrtens 903c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 904e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 905c6edfe10SHauke Mehrtens else 906e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 907c6edfe10SHauke Mehrtens } 908c6edfe10SHauke Mehrtens 909dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 910dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 911dd4544f0SRafał Miłecki { 912dd4544f0SRafał Miłecki int i; 913dd4544f0SRafał Miłecki 914dd4544f0SRafał Miłecki if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) { 915dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 916dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 917dd4544f0SRafał Miłecki bgmac_read(bgmac, 918dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 919dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 920dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 921dd4544f0SRafał Miłecki bgmac_read(bgmac, 922dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 923dd4544f0SRafał Miłecki } 924dd4544f0SRafał Miłecki 925dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 926dd4544f0SRafał Miłecki } 927dd4544f0SRafał Miłecki #endif 928dd4544f0SRafał Miłecki 929dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 930dd4544f0SRafał Miłecki { 931dd4544f0SRafał Miłecki int i; 932dd4544f0SRafał Miłecki 933dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) 934dd4544f0SRafał Miłecki return; 935dd4544f0SRafał Miłecki 936dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 937dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 938dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 939dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 940dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 941dd4544f0SRafał Miłecki } 942dd4544f0SRafał Miłecki 943dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 9445824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 945dd4544f0SRafał Miłecki { 946dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 947dd4544f0SRafał Miłecki u32 set = 0; 948dd4544f0SRafał Miłecki 9495824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 9505824d2d1SRafał Miłecki case SPEED_10: 951dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 9525824d2d1SRafał Miłecki break; 9535824d2d1SRafał Miłecki case SPEED_100: 954dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 9555824d2d1SRafał Miłecki break; 9565824d2d1SRafał Miłecki case SPEED_1000: 957dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 9585824d2d1SRafał Miłecki break; 9596df4aff9SHauke Mehrtens case SPEED_2500: 9606df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 9616df4aff9SHauke Mehrtens break; 9625824d2d1SRafał Miłecki default: 9635824d2d1SRafał Miłecki bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed); 9645824d2d1SRafał Miłecki } 9655824d2d1SRafał Miłecki 9665824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 967dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 9685824d2d1SRafał Miłecki 969dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 970dd4544f0SRafał Miłecki } 971dd4544f0SRafał Miłecki 972dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 973dd4544f0SRafał Miłecki { 9746df4aff9SHauke Mehrtens struct bcma_device *core = bgmac->core; 9756df4aff9SHauke Mehrtens struct bcma_chipinfo *ci = &core->bus->chipinfo; 9766df4aff9SHauke Mehrtens u8 imode; 9776df4aff9SHauke Mehrtens 9786df4aff9SHauke Mehrtens if (ci->id == BCMA_CHIP_ID_BCM4707 || 9796df4aff9SHauke Mehrtens ci->id == BCMA_CHIP_ID_BCM53018) { 9806df4aff9SHauke Mehrtens bcma_awrite32(core, BCMA_IOCTL, 9816df4aff9SHauke Mehrtens bcma_aread32(core, BCMA_IOCTL) | 0x40 | 9826df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 9836df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 9846df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 9856df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 9866df4aff9SHauke Mehrtens } else { 9876df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 9886df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 989dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 9905824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 9915824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 9925824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 993dd4544f0SRafał Miłecki } 994dd4544f0SRafał Miłecki } 9956df4aff9SHauke Mehrtens } 996dd4544f0SRafał Miłecki 997dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 998dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 999dd4544f0SRafał Miłecki { 1000dd4544f0SRafał Miłecki struct bcma_device *core = bgmac->core; 1001dd4544f0SRafał Miłecki struct bcma_bus *bus = core->bus; 1002dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bus->chipinfo; 10036df4aff9SHauke Mehrtens u32 flags; 1004dd4544f0SRafał Miłecki u32 iost; 1005dd4544f0SRafał Miłecki int i; 1006dd4544f0SRafał Miłecki 1007dd4544f0SRafał Miłecki if (bcma_core_is_enabled(core)) { 1008dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 1009dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 1010dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 1011dd4544f0SRafał Miłecki } 1012dd4544f0SRafał Miłecki 1013dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 1014dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 1015dd4544f0SRafał Miłecki 1016dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1017dd4544f0SRafał Miłecki udelay(1); 1018dd4544f0SRafał Miłecki 1019dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 1020dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 1021dd4544f0SRafał Miłecki 1022dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 1023dd4544f0SRafał Miłecki } 1024dd4544f0SRafał Miłecki 1025dd4544f0SRafał Miłecki iost = bcma_aread32(core, BCMA_IOST); 10261a0ab767SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 1027dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10281a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) 1029dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 1030dd4544f0SRafał Miłecki 10316df4aff9SHauke Mehrtens /* 3GMAC: for BCM4707, only do core reset at bgmac_probe() */ 10326df4aff9SHauke Mehrtens if (ci->id != BCMA_CHIP_ID_BCM4707) { 10336df4aff9SHauke Mehrtens flags = 0; 1034dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 1035dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 1036dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 1037dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 1038dd4544f0SRafał Miłecki } 1039dd4544f0SRafał Miłecki bcma_core_enable(core, flags); 10406df4aff9SHauke Mehrtens } 1041dd4544f0SRafał Miłecki 10426df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 10436df4aff9SHauke Mehrtens if (core->id.rev > 2 && 10446df4aff9SHauke Mehrtens ci->id != BCMA_CHIP_ID_BCM4707 && 10456df4aff9SHauke Mehrtens ci->id != BCMA_CHIP_ID_BCM53018) { 10461a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 10471a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 10481a0ab767SRafał Miłecki bgmac_wait_value(bgmac->core, BCMA_CLKCTLST, 10491a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 10501a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 1051dd4544f0SRafał Miłecki 1000); 1052dd4544f0SRafał Miłecki } 1053dd4544f0SRafał Miłecki 10541a0ab767SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 10551a0ab767SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1056dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) { 1057dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 1058dd4544f0SRafał Miłecki u8 et_swtype = 0; 1059dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 10606a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 10613647268dSHauke Mehrtens char buf[4]; 1062dd4544f0SRafał Miłecki 10633647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 1064dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 1065dd4544f0SRafał Miłecki bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n", 1066dd4544f0SRafał Miłecki buf); 1067dd4544f0SRafał Miłecki et_swtype &= 0x0f; 1068dd4544f0SRafał Miłecki et_swtype <<= 4; 1069dd4544f0SRafał Miłecki sw_type = et_swtype; 10701a0ab767SRafał Miłecki } else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) { 1071dd4544f0SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 10721a0ab767SRafał Miłecki } else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) || 10731a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 10741a0ab767SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) { 1075b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 1076b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 1077dd4544f0SRafał Miłecki } 1078dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 1, 1079dd4544f0SRafał Miłecki ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 1080dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 1081dd4544f0SRafał Miłecki sw_type); 1082dd4544f0SRafał Miłecki } 1083dd4544f0SRafał Miłecki 1084dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 1085dd4544f0SRafał Miłecki bcma_awrite32(core, BCMA_IOCTL, 1086dd4544f0SRafał Miłecki bcma_aread32(core, BCMA_IOCTL) & 1087dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 1088dd4544f0SRafał Miłecki 1089dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 1090dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 1091dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 1092dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 1093dd4544f0SRafał Miłecki */ 1094dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 1095dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 1096dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 1097dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 1098dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 1099dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 1100dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 1101dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1102dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 1103dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 1104dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 1105dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 1106dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1107dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1108dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1109dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1110dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 111148e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(core->id.rev), 1112dd4544f0SRafał Miłecki false); 1113d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1114d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1115dd4544f0SRafał Miłecki 1116dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1117dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT) 1118dd4544f0SRafał Miłecki bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0, 1119dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1120dd4544f0SRafał Miłecki else 1121dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1122dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 1123dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 1124dd4544f0SRafał Miłecki 112549a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1126dd4544f0SRafał Miłecki } 1127dd4544f0SRafał Miłecki 1128dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1129dd4544f0SRafał Miłecki { 1130dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1131dd4544f0SRafał Miłecki } 1132dd4544f0SRafał Miłecki 1133dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1134dd4544f0SRafał Miłecki { 1135dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 11364160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1137dd4544f0SRafał Miłecki } 1138dd4544f0SRafał Miłecki 1139dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1140dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1141dd4544f0SRafał Miłecki { 1142dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 1143dd4544f0SRafał Miłecki u32 cmdcfg; 1144dd4544f0SRafał Miłecki u32 mode; 1145dd4544f0SRafał Miłecki u32 rxq_ctl; 1146dd4544f0SRafał Miłecki u32 fl_ctl; 1147dd4544f0SRafał Miłecki u16 bp_clk; 1148dd4544f0SRafał Miłecki u8 mdp; 1149dd4544f0SRafał Miłecki 1150dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1151dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 115248e07fbeSHauke Mehrtens BGMAC_CMDCFG_SR(bgmac->core->id.rev), true); 1153dd4544f0SRafał Miłecki udelay(2); 1154dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1155dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1156dd4544f0SRafał Miłecki 1157dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1158dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1159dd4544f0SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0) 1160dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1161dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2) 1162dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0, 1163dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1164dd4544f0SRafał Miłecki 1165dd4544f0SRafał Miłecki switch (ci->id) { 1166dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM5357: 1167dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4749: 1168dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM53572: 1169dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4716: 1170dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM47162: 1171dd4544f0SRafał Miłecki fl_ctl = 0x03cb04cb; 1172dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 1173dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1174dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) 1175dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1176dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1177dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1178dd4544f0SRafał Miłecki break; 1179dd4544f0SRafał Miłecki } 1180dd4544f0SRafał Miłecki 11816df4aff9SHauke Mehrtens if (ci->id != BCMA_CHIP_ID_BCM4707 && 11826df4aff9SHauke Mehrtens ci->id != BCMA_CHIP_ID_BCM53018) { 1183dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1184dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 11856df4aff9SHauke Mehrtens bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 11866df4aff9SHauke Mehrtens 1000000; 1187dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1188dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1189dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1190dd4544f0SRafał Miłecki } 11916df4aff9SHauke Mehrtens } 1192dd4544f0SRafał Miłecki 1193dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 1194*74b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1195dd4544f0SRafał Miłecki { 1196dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1197dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1198dd4544f0SRafał Miłecki 1199dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1200dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1201dd4544f0SRafał Miłecki 1202c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1203dd4544f0SRafał Miłecki 12044e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1205dd4544f0SRafał Miłecki 1206dd4544f0SRafał Miłecki if (bgmac->loopback) 1207e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1208dd4544f0SRafał Miłecki else 1209e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1210dd4544f0SRafał Miłecki 1211dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1212dd4544f0SRafał Miłecki 1213dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1214dd4544f0SRafał Miłecki 1215dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1216dd4544f0SRafał Miłecki } 1217dd4544f0SRafał Miłecki 1218dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1219dd4544f0SRafał Miłecki { 1220dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1221dd4544f0SRafał Miłecki 1222dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1223dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1224dd4544f0SRafał Miłecki 1225dd4544f0SRafał Miłecki if (!int_status) 1226dd4544f0SRafał Miłecki return IRQ_NONE; 1227dd4544f0SRafał Miłecki 1228eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1229eb64e292SFelix Fietkau if (int_status) 1230eb64e292SFelix Fietkau bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", int_status); 1231dd4544f0SRafał Miłecki 1232dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1233dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1234dd4544f0SRafał Miłecki 1235dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1236dd4544f0SRafał Miłecki 1237dd4544f0SRafał Miłecki return IRQ_HANDLED; 1238dd4544f0SRafał Miłecki } 1239dd4544f0SRafał Miłecki 1240dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1241dd4544f0SRafał Miłecki { 1242dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1243dd4544f0SRafał Miłecki int handled = 0; 1244dd4544f0SRafał Miłecki 1245eb64e292SFelix Fietkau /* Ack */ 1246eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1247dd4544f0SRafał Miłecki 1248eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1249eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1250dd4544f0SRafał Miłecki 1251eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1252eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1253eb64e292SFelix Fietkau return handled; 1254dd4544f0SRafał Miłecki 125543f159c6SHauke Mehrtens if (handled < weight) { 1256dd4544f0SRafał Miłecki napi_complete(napi); 1257dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 125843f159c6SHauke Mehrtens } 1259dd4544f0SRafał Miłecki 1260dd4544f0SRafał Miłecki return handled; 1261dd4544f0SRafał Miłecki } 1262dd4544f0SRafał Miłecki 1263dd4544f0SRafał Miłecki /************************************************** 1264dd4544f0SRafał Miłecki * net_device_ops 1265dd4544f0SRafał Miłecki **************************************************/ 1266dd4544f0SRafał Miłecki 1267dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1268dd4544f0SRafał Miłecki { 1269dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1270dd4544f0SRafał Miłecki int err = 0; 1271dd4544f0SRafał Miłecki 1272dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1273*74b6f291SFelix Fietkau 1274*74b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 1275*74b6f291SFelix Fietkau if (err) 1276*74b6f291SFelix Fietkau return err; 1277*74b6f291SFelix Fietkau 1278dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 1279*74b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1280dd4544f0SRafał Miłecki 1281dd4544f0SRafał Miłecki err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED, 1282dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1283dd4544f0SRafał Miłecki if (err < 0) { 1284dd4544f0SRafał Miłecki bgmac_err(bgmac, "IRQ request error: %d!\n", err); 1285*74b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1286*74b6f291SFelix Fietkau return err; 1287dd4544f0SRafał Miłecki } 1288dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1289dd4544f0SRafał Miłecki 12904e34da4dSRafał Miłecki phy_start(bgmac->phy_dev); 12914e34da4dSRafał Miłecki 1292dd4544f0SRafał Miłecki netif_carrier_on(net_dev); 1293*74b6f291SFelix Fietkau return 0; 1294dd4544f0SRafał Miłecki } 1295dd4544f0SRafał Miłecki 1296dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1297dd4544f0SRafał Miłecki { 1298dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1299dd4544f0SRafał Miłecki 1300dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1301dd4544f0SRafał Miłecki 13024e34da4dSRafał Miłecki phy_stop(bgmac->phy_dev); 13034e34da4dSRafał Miłecki 1304dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1305dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1306dd4544f0SRafał Miłecki free_irq(bgmac->core->irq, net_dev); 1307dd4544f0SRafał Miłecki 1308dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1309*74b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1310dd4544f0SRafał Miłecki 1311dd4544f0SRafał Miłecki return 0; 1312dd4544f0SRafał Miłecki } 1313dd4544f0SRafał Miłecki 1314dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1315dd4544f0SRafał Miłecki struct net_device *net_dev) 1316dd4544f0SRafał Miłecki { 1317dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1318dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1319dd4544f0SRafał Miłecki 1320dd4544f0SRafał Miłecki /* No QOS support yet */ 1321dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1322dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1323dd4544f0SRafał Miłecki } 1324dd4544f0SRafał Miłecki 13254e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 13264e209001SHauke Mehrtens { 13274e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 13284e209001SHauke Mehrtens int ret; 13294e209001SHauke Mehrtens 13304e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 13314e209001SHauke Mehrtens if (ret < 0) 13324e209001SHauke Mehrtens return ret; 13334e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, (u8 *)addr); 13344e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 13354e209001SHauke Mehrtens return 0; 13364e209001SHauke Mehrtens } 13374e209001SHauke Mehrtens 1338dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1339dd4544f0SRafał Miłecki { 1340dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1341dd4544f0SRafał Miłecki 1342dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 134369c58852SHauke Mehrtens return -EINVAL; 134469c58852SHauke Mehrtens 134569c58852SHauke Mehrtens return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd); 1346dd4544f0SRafał Miłecki } 1347dd4544f0SRafał Miłecki 1348dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1349dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1350dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1351dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1352c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 13534e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1354522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1355dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1356dd4544f0SRafał Miłecki }; 1357dd4544f0SRafał Miłecki 1358dd4544f0SRafał Miłecki /************************************************** 1359dd4544f0SRafał Miłecki * ethtool_ops 1360dd4544f0SRafał Miłecki **************************************************/ 1361dd4544f0SRafał Miłecki 1362dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev, 1363dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1364dd4544f0SRafał Miłecki { 1365dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1366dd4544f0SRafał Miłecki 13675824d2d1SRafał Miłecki return phy_ethtool_gset(bgmac->phy_dev, cmd); 1368dd4544f0SRafał Miłecki } 1369dd4544f0SRafał Miłecki 1370dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev, 1371dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1372dd4544f0SRafał Miłecki { 1373dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1374dd4544f0SRafał Miłecki 13755824d2d1SRafał Miłecki return phy_ethtool_sset(bgmac->phy_dev, cmd); 1376dd4544f0SRafał Miłecki } 1377dd4544f0SRafał Miłecki 1378dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1379dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1380dd4544f0SRafał Miłecki { 1381dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1382dd4544f0SRafał Miłecki strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info)); 1383dd4544f0SRafał Miłecki } 1384dd4544f0SRafał Miłecki 1385dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1386dd4544f0SRafał Miłecki .get_settings = bgmac_get_settings, 13875824d2d1SRafał Miłecki .set_settings = bgmac_set_settings, 1388dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1389dd4544f0SRafał Miłecki }; 1390dd4544f0SRafał Miłecki 1391dd4544f0SRafał Miłecki /************************************************** 139211e5e76eSRafał Miłecki * MII 139311e5e76eSRafał Miłecki **************************************************/ 139411e5e76eSRafał Miłecki 139511e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum) 139611e5e76eSRafał Miłecki { 139711e5e76eSRafał Miłecki return bgmac_phy_read(bus->priv, mii_id, regnum); 139811e5e76eSRafał Miłecki } 139911e5e76eSRafał Miłecki 140011e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum, 140111e5e76eSRafał Miłecki u16 value) 140211e5e76eSRafał Miłecki { 140311e5e76eSRafał Miłecki return bgmac_phy_write(bus->priv, mii_id, regnum, value); 140411e5e76eSRafał Miłecki } 140511e5e76eSRafał Miłecki 14065824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev) 14075824d2d1SRafał Miłecki { 14085824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 14095824d2d1SRafał Miłecki struct phy_device *phy_dev = bgmac->phy_dev; 14105824d2d1SRafał Miłecki bool update = false; 14115824d2d1SRafał Miłecki 14125824d2d1SRafał Miłecki if (phy_dev->link) { 14135824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 14145824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14155824d2d1SRafał Miłecki update = true; 14165824d2d1SRafał Miłecki } 14175824d2d1SRafał Miłecki 14185824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14195824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14205824d2d1SRafał Miłecki update = true; 14215824d2d1SRafał Miłecki } 14225824d2d1SRafał Miłecki } 14235824d2d1SRafał Miłecki 14245824d2d1SRafał Miłecki if (update) { 14255824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14265824d2d1SRafał Miłecki phy_print_status(phy_dev); 14275824d2d1SRafał Miłecki } 14285824d2d1SRafał Miłecki } 14295824d2d1SRafał Miłecki 1430c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac) 1431c25b23b8SRafał Miłecki { 1432c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1433c25b23b8SRafał Miłecki .link = 1, 1434c25b23b8SRafał Miłecki .speed = SPEED_1000, 1435c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1436c25b23b8SRafał Miłecki }; 1437c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1438c25b23b8SRafał Miłecki int err; 1439c25b23b8SRafał Miłecki 1440c25b23b8SRafał Miłecki phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, NULL); 1441c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1442c25b23b8SRafał Miłecki bgmac_err(bgmac, "Failed to register fixed PHY device\n"); 1443c25b23b8SRafał Miłecki return -ENODEV; 1444c25b23b8SRafał Miłecki } 1445c25b23b8SRafał Miłecki 1446c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1447c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1448c25b23b8SRafał Miłecki if (err) { 1449c25b23b8SRafał Miłecki bgmac_err(bgmac, "Connecting PHY failed\n"); 1450c25b23b8SRafał Miłecki return err; 1451c25b23b8SRafał Miłecki } 1452c25b23b8SRafał Miłecki 1453c25b23b8SRafał Miłecki bgmac->phy_dev = phy_dev; 1454c25b23b8SRafał Miłecki 1455c25b23b8SRafał Miłecki return err; 1456c25b23b8SRafał Miłecki } 1457c25b23b8SRafał Miłecki 145811e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac) 145911e5e76eSRafał Miłecki { 1460c25b23b8SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 146111e5e76eSRafał Miłecki struct mii_bus *mii_bus; 14625824d2d1SRafał Miłecki struct phy_device *phy_dev; 14635824d2d1SRafał Miłecki char bus_id[MII_BUS_ID_SIZE + 3]; 146411e5e76eSRafał Miłecki int i, err = 0; 146511e5e76eSRafał Miłecki 1466c25b23b8SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM4707 || 1467c25b23b8SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53018) 1468c25b23b8SRafał Miłecki return bgmac_fixed_phy_register(bgmac); 1469c25b23b8SRafał Miłecki 147011e5e76eSRafał Miłecki mii_bus = mdiobus_alloc(); 147111e5e76eSRafał Miłecki if (!mii_bus) 147211e5e76eSRafał Miłecki return -ENOMEM; 147311e5e76eSRafał Miłecki 147411e5e76eSRafał Miłecki mii_bus->name = "bgmac mii bus"; 147511e5e76eSRafał Miłecki sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num, 147611e5e76eSRafał Miłecki bgmac->core->core_unit); 147711e5e76eSRafał Miłecki mii_bus->priv = bgmac; 147811e5e76eSRafał Miłecki mii_bus->read = bgmac_mii_read; 147911e5e76eSRafał Miłecki mii_bus->write = bgmac_mii_write; 148011e5e76eSRafał Miłecki mii_bus->parent = &bgmac->core->dev; 148111e5e76eSRafał Miłecki mii_bus->phy_mask = ~(1 << bgmac->phyaddr); 148211e5e76eSRafał Miłecki 148311e5e76eSRafał Miłecki mii_bus->irq = kmalloc_array(PHY_MAX_ADDR, sizeof(int), GFP_KERNEL); 148411e5e76eSRafał Miłecki if (!mii_bus->irq) { 148511e5e76eSRafał Miłecki err = -ENOMEM; 148611e5e76eSRafał Miłecki goto err_free_bus; 148711e5e76eSRafał Miłecki } 148811e5e76eSRafał Miłecki for (i = 0; i < PHY_MAX_ADDR; i++) 148911e5e76eSRafał Miłecki mii_bus->irq[i] = PHY_POLL; 149011e5e76eSRafał Miłecki 149111e5e76eSRafał Miłecki err = mdiobus_register(mii_bus); 149211e5e76eSRafał Miłecki if (err) { 149311e5e76eSRafał Miłecki bgmac_err(bgmac, "Registration of mii bus failed\n"); 149411e5e76eSRafał Miłecki goto err_free_irq; 149511e5e76eSRafał Miłecki } 149611e5e76eSRafał Miłecki 149711e5e76eSRafał Miłecki bgmac->mii_bus = mii_bus; 149811e5e76eSRafał Miłecki 14995824d2d1SRafał Miłecki /* Connect to the PHY */ 15005824d2d1SRafał Miłecki snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id, 15015824d2d1SRafał Miłecki bgmac->phyaddr); 15025824d2d1SRafał Miłecki phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link, 15035824d2d1SRafał Miłecki PHY_INTERFACE_MODE_MII); 15045824d2d1SRafał Miłecki if (IS_ERR(phy_dev)) { 15055824d2d1SRafał Miłecki bgmac_err(bgmac, "PHY connecton failed\n"); 15065824d2d1SRafał Miłecki err = PTR_ERR(phy_dev); 15075824d2d1SRafał Miłecki goto err_unregister_bus; 15085824d2d1SRafał Miłecki } 15095824d2d1SRafał Miłecki bgmac->phy_dev = phy_dev; 15105824d2d1SRafał Miłecki 151111e5e76eSRafał Miłecki return err; 151211e5e76eSRafał Miłecki 15135824d2d1SRafał Miłecki err_unregister_bus: 15145824d2d1SRafał Miłecki mdiobus_unregister(mii_bus); 151511e5e76eSRafał Miłecki err_free_irq: 151611e5e76eSRafał Miłecki kfree(mii_bus->irq); 151711e5e76eSRafał Miłecki err_free_bus: 151811e5e76eSRafał Miłecki mdiobus_free(mii_bus); 151911e5e76eSRafał Miłecki return err; 152011e5e76eSRafał Miłecki } 152111e5e76eSRafał Miłecki 152211e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac) 152311e5e76eSRafał Miłecki { 152411e5e76eSRafał Miłecki struct mii_bus *mii_bus = bgmac->mii_bus; 152511e5e76eSRafał Miłecki 152611e5e76eSRafał Miłecki mdiobus_unregister(mii_bus); 152711e5e76eSRafał Miłecki kfree(mii_bus->irq); 152811e5e76eSRafał Miłecki mdiobus_free(mii_bus); 152911e5e76eSRafał Miłecki } 153011e5e76eSRafał Miłecki 153111e5e76eSRafał Miłecki /************************************************** 1532dd4544f0SRafał Miłecki * BCMA bus ops 1533dd4544f0SRafał Miłecki **************************************************/ 1534dd4544f0SRafał Miłecki 1535dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */ 1536dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core) 1537dd4544f0SRafał Miłecki { 153821697336SRafał Miłecki struct bcma_chipinfo *ci = &core->bus->chipinfo; 1539dd4544f0SRafał Miłecki struct net_device *net_dev; 1540dd4544f0SRafał Miłecki struct bgmac *bgmac; 1541dd4544f0SRafał Miłecki struct ssb_sprom *sprom = &core->bus->sprom; 1542dd4544f0SRafał Miłecki u8 *mac = core->core_unit ? sprom->et1mac : sprom->et0mac; 1543dd4544f0SRafał Miłecki int err; 1544dd4544f0SRafał Miłecki 1545dd4544f0SRafał Miłecki /* We don't support 2nd, 3rd, ... units, SPROM has to be adjusted */ 1546dd4544f0SRafał Miłecki if (core->core_unit > 1) { 1547dd4544f0SRafał Miłecki pr_err("Unsupported core_unit %d\n", core->core_unit); 1548dd4544f0SRafał Miłecki return -ENOTSUPP; 1549dd4544f0SRafał Miłecki } 1550dd4544f0SRafał Miłecki 1551d166f218SRafał Miłecki if (!is_valid_ether_addr(mac)) { 1552d166f218SRafał Miłecki dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac); 1553d166f218SRafał Miłecki eth_random_addr(mac); 1554d166f218SRafał Miłecki dev_warn(&core->dev, "Using random MAC: %pM\n", mac); 1555d166f218SRafał Miłecki } 1556d166f218SRafał Miłecki 1557dd4544f0SRafał Miłecki /* Allocation and references */ 1558dd4544f0SRafał Miłecki net_dev = alloc_etherdev(sizeof(*bgmac)); 1559dd4544f0SRafał Miłecki if (!net_dev) 1560dd4544f0SRafał Miłecki return -ENOMEM; 1561dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 1562dd4544f0SRafał Miłecki net_dev->irq = core->irq; 15637ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 1564dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 1565dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 1566dd4544f0SRafał Miłecki bgmac->core = core; 1567dd4544f0SRafał Miłecki bcma_set_drvdata(core, bgmac); 1568dd4544f0SRafał Miłecki 1569dd4544f0SRafał Miłecki /* Defaults */ 1570dd4544f0SRafał Miłecki memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN); 1571dd4544f0SRafał Miłecki 1572dd4544f0SRafał Miłecki /* On BCM4706 we need common core to access PHY */ 1573dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT && 1574dd4544f0SRafał Miłecki !core->bus->drv_gmac_cmn.core) { 1575dd4544f0SRafał Miłecki bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n"); 1576dd4544f0SRafał Miłecki err = -ENODEV; 1577dd4544f0SRafał Miłecki goto err_netdev_free; 1578dd4544f0SRafał Miłecki } 1579dd4544f0SRafał Miłecki bgmac->cmn = core->bus->drv_gmac_cmn.core; 1580dd4544f0SRafał Miłecki 1581dd4544f0SRafał Miłecki bgmac->phyaddr = core->core_unit ? sprom->et1phyaddr : 1582dd4544f0SRafał Miłecki sprom->et0phyaddr; 1583dd4544f0SRafał Miłecki bgmac->phyaddr &= BGMAC_PHY_MASK; 1584dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_MASK) { 1585dd4544f0SRafał Miłecki bgmac_err(bgmac, "No PHY found\n"); 1586dd4544f0SRafał Miłecki err = -ENODEV; 1587dd4544f0SRafał Miłecki goto err_netdev_free; 1588dd4544f0SRafał Miłecki } 1589dd4544f0SRafał Miłecki bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr, 1590dd4544f0SRafał Miłecki bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : ""); 1591dd4544f0SRafał Miłecki 1592dd4544f0SRafał Miłecki if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) { 1593dd4544f0SRafał Miłecki bgmac_err(bgmac, "PCI setup not implemented\n"); 1594dd4544f0SRafał Miłecki err = -ENOTSUPP; 1595dd4544f0SRafał Miłecki goto err_netdev_free; 1596dd4544f0SRafał Miłecki } 1597dd4544f0SRafał Miłecki 1598dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1599dd4544f0SRafał Miłecki 1600622a521fSHauke Mehrtens /* For Northstar, we have to take all GMAC core out of reset */ 160121697336SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM4707 || 160221697336SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53018) { 1603622a521fSHauke Mehrtens struct bcma_device *ns_core; 1604622a521fSHauke Mehrtens int ns_gmac; 1605622a521fSHauke Mehrtens 1606622a521fSHauke Mehrtens /* Northstar has 4 GMAC cores */ 1607622a521fSHauke Mehrtens for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) { 16080e595934SHauke Mehrtens /* As Northstar requirement, we have to reset all GMACs 1609622a521fSHauke Mehrtens * before accessing one. bgmac_chip_reset() call 1610622a521fSHauke Mehrtens * bcma_core_enable() for this core. Then the other 16110e595934SHauke Mehrtens * three GMACs didn't reset. We do it here. 1612622a521fSHauke Mehrtens */ 1613622a521fSHauke Mehrtens ns_core = bcma_find_core_unit(core->bus, 1614622a521fSHauke Mehrtens BCMA_CORE_MAC_GBIT, 1615622a521fSHauke Mehrtens ns_gmac); 1616622a521fSHauke Mehrtens if (ns_core && !bcma_core_is_enabled(ns_core)) 1617622a521fSHauke Mehrtens bcma_core_enable(ns_core, 0); 1618622a521fSHauke Mehrtens } 1619622a521fSHauke Mehrtens } 1620622a521fSHauke Mehrtens 1621dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1622dd4544f0SRafał Miłecki if (err) { 1623dd4544f0SRafał Miłecki bgmac_err(bgmac, "Unable to alloc memory for DMA\n"); 1624dd4544f0SRafał Miłecki goto err_netdev_free; 1625dd4544f0SRafał Miłecki } 1626dd4544f0SRafał Miłecki 1627dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1628edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1629dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1630dd4544f0SRafał Miłecki 1631dd4544f0SRafał Miłecki /* TODO: reset the external phy. Specs are needed */ 1632dd4544f0SRafał Miłecki bgmac_phy_reset(bgmac); 1633dd4544f0SRafał Miłecki 1634dd4544f0SRafał Miłecki bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo & 1635dd4544f0SRafał Miłecki BGMAC_BFL_ENETROBO); 1636dd4544f0SRafał Miłecki if (bgmac->has_robosw) 1637dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for Roboswitch not implemented\n"); 1638dd4544f0SRafał Miłecki 1639dd4544f0SRafał Miłecki if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM) 1640dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n"); 1641dd4544f0SRafał Miłecki 16426216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 16436216642fSHauke Mehrtens 164411e5e76eSRafał Miłecki err = bgmac_mii_register(bgmac); 164511e5e76eSRafał Miłecki if (err) { 164611e5e76eSRafał Miłecki bgmac_err(bgmac, "Cannot register MDIO\n"); 164711e5e76eSRafał Miłecki goto err_dma_free; 164811e5e76eSRafał Miłecki } 164911e5e76eSRafał Miłecki 16509cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 16519cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 16529cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 16539cde9450SFelix Fietkau 1654dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1655dd4544f0SRafał Miłecki if (err) { 1656dd4544f0SRafał Miłecki bgmac_err(bgmac, "Cannot register net device\n"); 165711e5e76eSRafał Miłecki goto err_mii_unregister; 1658dd4544f0SRafał Miłecki } 1659dd4544f0SRafał Miłecki 1660dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1661dd4544f0SRafał Miłecki 1662dd4544f0SRafał Miłecki return 0; 1663dd4544f0SRafał Miłecki 166411e5e76eSRafał Miłecki err_mii_unregister: 166511e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 1666dd4544f0SRafał Miłecki err_dma_free: 1667dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1668dd4544f0SRafał Miłecki 1669dd4544f0SRafał Miłecki err_netdev_free: 1670dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1671dd4544f0SRafał Miłecki free_netdev(net_dev); 1672dd4544f0SRafał Miłecki 1673dd4544f0SRafał Miłecki return err; 1674dd4544f0SRafał Miłecki } 1675dd4544f0SRafał Miłecki 1676dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core) 1677dd4544f0SRafał Miłecki { 1678dd4544f0SRafał Miłecki struct bgmac *bgmac = bcma_get_drvdata(core); 1679dd4544f0SRafał Miłecki 1680dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 168111e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 16826216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1683dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1684dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1685dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1686dd4544f0SRafał Miłecki } 1687dd4544f0SRafał Miłecki 1688dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = { 1689dd4544f0SRafał Miłecki .name = KBUILD_MODNAME, 1690dd4544f0SRafał Miłecki .id_table = bgmac_bcma_tbl, 1691dd4544f0SRafał Miłecki .probe = bgmac_probe, 1692dd4544f0SRafał Miłecki .remove = bgmac_remove, 1693dd4544f0SRafał Miłecki }; 1694dd4544f0SRafał Miłecki 1695dd4544f0SRafał Miłecki static int __init bgmac_init(void) 1696dd4544f0SRafał Miłecki { 1697dd4544f0SRafał Miłecki int err; 1698dd4544f0SRafał Miłecki 1699dd4544f0SRafał Miłecki err = bcma_driver_register(&bgmac_bcma_driver); 1700dd4544f0SRafał Miłecki if (err) 1701dd4544f0SRafał Miłecki return err; 1702dd4544f0SRafał Miłecki pr_info("Broadcom 47xx GBit MAC driver loaded\n"); 1703dd4544f0SRafał Miłecki 1704dd4544f0SRafał Miłecki return 0; 1705dd4544f0SRafał Miłecki } 1706dd4544f0SRafał Miłecki 1707dd4544f0SRafał Miłecki static void __exit bgmac_exit(void) 1708dd4544f0SRafał Miłecki { 1709dd4544f0SRafał Miłecki bcma_driver_unregister(&bgmac_bcma_driver); 1710dd4544f0SRafał Miłecki } 1711dd4544f0SRafał Miłecki 1712dd4544f0SRafał Miłecki module_init(bgmac_init) 1713dd4544f0SRafał Miłecki module_exit(bgmac_exit) 1714dd4544f0SRafał Miłecki 1715dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1716dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1717