xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision 622a521fa46b37d3a01f2b2d59df9299dbdba16f)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9dd4544f0SRafał Miłecki #include "bgmac.h"
10dd4544f0SRafał Miłecki 
11dd4544f0SRafał Miłecki #include <linux/kernel.h>
12dd4544f0SRafał Miłecki #include <linux/module.h>
13dd4544f0SRafał Miłecki #include <linux/delay.h>
14dd4544f0SRafał Miłecki #include <linux/etherdevice.h>
15dd4544f0SRafał Miłecki #include <linux/mii.h>
1611e5e76eSRafał Miłecki #include <linux/phy.h>
17dd4544f0SRafał Miłecki #include <linux/interrupt.h>
18dd4544f0SRafał Miłecki #include <linux/dma-mapping.h>
19edb15d83SRalf Baechle #include <bcm47xx_nvram.h>
20dd4544f0SRafał Miłecki 
21dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = {
22dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
23dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
24dd4544f0SRafał Miłecki 	BCMA_CORETABLE_END
25dd4544f0SRafał Miłecki };
26dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl);
27dd4544f0SRafał Miłecki 
28dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask,
29dd4544f0SRafał Miłecki 			     u32 value, int timeout)
30dd4544f0SRafał Miłecki {
31dd4544f0SRafał Miłecki 	u32 val;
32dd4544f0SRafał Miłecki 	int i;
33dd4544f0SRafał Miłecki 
34dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
35dd4544f0SRafał Miłecki 		val = bcma_read32(core, reg);
36dd4544f0SRafał Miłecki 		if ((val & mask) == value)
37dd4544f0SRafał Miłecki 			return true;
38dd4544f0SRafał Miłecki 		udelay(10);
39dd4544f0SRafał Miłecki 	}
40dd4544f0SRafał Miłecki 	pr_err("Timeout waiting for reg 0x%X\n", reg);
41dd4544f0SRafał Miłecki 	return false;
42dd4544f0SRafał Miłecki }
43dd4544f0SRafał Miłecki 
44dd4544f0SRafał Miłecki /**************************************************
45dd4544f0SRafał Miłecki  * DMA
46dd4544f0SRafał Miłecki  **************************************************/
47dd4544f0SRafał Miłecki 
48dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
49dd4544f0SRafał Miłecki {
50dd4544f0SRafał Miłecki 	u32 val;
51dd4544f0SRafał Miłecki 	int i;
52dd4544f0SRafał Miłecki 
53dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
54dd4544f0SRafał Miłecki 		return;
55dd4544f0SRafał Miłecki 
56dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
57dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
58dd4544f0SRafał Miłecki 	 * implement whole loop here.
59dd4544f0SRafał Miłecki 	 */
60dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
61dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
62dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
63dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
64dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
65dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
66dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
67dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
68dd4544f0SRafał Miłecki 			i = 0;
69dd4544f0SRafał Miłecki 			break;
70dd4544f0SRafał Miłecki 		}
71dd4544f0SRafał Miłecki 		udelay(10);
72dd4544f0SRafał Miłecki 	}
73dd4544f0SRafał Miłecki 	if (i)
74dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
75dd4544f0SRafał Miłecki 			  ring->mmio_base, val);
76dd4544f0SRafał Miłecki 
77dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
78dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
79dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
80dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
81dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
82dd4544f0SRafał Miłecki 			      10000)) {
83dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
84dd4544f0SRafał Miłecki 			   ring->mmio_base);
85dd4544f0SRafał Miłecki 		udelay(300);
86dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
87dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
88dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n",
89dd4544f0SRafał Miłecki 				  ring->mmio_base);
90dd4544f0SRafał Miłecki 	}
91dd4544f0SRafał Miłecki }
92dd4544f0SRafał Miłecki 
93dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
94dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
95dd4544f0SRafał Miłecki {
96dd4544f0SRafał Miłecki 	u32 ctl;
97dd4544f0SRafał Miłecki 
98dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
9956ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
10056ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
10156ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
10256ceecdeSHauke Mehrtens 
10356ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
10456ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
10556ceecdeSHauke Mehrtens 
10656ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
10756ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
10856ceecdeSHauke Mehrtens 
10956ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
11056ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
11156ceecdeSHauke Mehrtens 	}
112dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
113dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
114dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
115dd4544f0SRafał Miłecki }
116dd4544f0SRafał Miłecki 
117dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
118dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
119dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
120dd4544f0SRafał Miłecki {
121dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
122dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
123dd4544f0SRafał Miłecki 	struct bgmac_dma_desc *dma_desc;
124dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
125dd4544f0SRafał Miłecki 	u32 ctl0, ctl1;
126dd4544f0SRafał Miłecki 	int free_slots;
127dd4544f0SRafał Miłecki 
128dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
129dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Too long skb (%d)\n", skb->len);
130dd4544f0SRafał Miłecki 		goto err_stop_drop;
131dd4544f0SRafał Miłecki 	}
132dd4544f0SRafał Miłecki 
133dd4544f0SRafał Miłecki 	if (ring->start <= ring->end)
134dd4544f0SRafał Miłecki 		free_slots = ring->start - ring->end + BGMAC_TX_RING_SLOTS;
135dd4544f0SRafał Miłecki 	else
136dd4544f0SRafał Miłecki 		free_slots = ring->start - ring->end;
137dd4544f0SRafał Miłecki 	if (free_slots == 1) {
138dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n");
139dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
140dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
141dd4544f0SRafał Miłecki 	}
142dd4544f0SRafał Miłecki 
143dd4544f0SRafał Miłecki 	slot = &ring->slots[ring->end];
144dd4544f0SRafał Miłecki 	slot->skb = skb;
145dd4544f0SRafał Miłecki 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb->len,
146dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
147dd4544f0SRafał Miłecki 	if (dma_mapping_error(dma_dev, slot->dma_addr)) {
148dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n",
149dd4544f0SRafał Miłecki 			  ring->mmio_base);
150dd4544f0SRafał Miłecki 		goto err_stop_drop;
151dd4544f0SRafał Miłecki 	}
152dd4544f0SRafał Miłecki 
153dd4544f0SRafał Miłecki 	ctl0 = BGMAC_DESC_CTL0_IOC | BGMAC_DESC_CTL0_SOF | BGMAC_DESC_CTL0_EOF;
154dd4544f0SRafał Miłecki 	if (ring->end == ring->num_slots - 1)
155dd4544f0SRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
156dd4544f0SRafał Miłecki 	ctl1 = skb->len & BGMAC_DESC_CTL1_LEN;
157dd4544f0SRafał Miłecki 
158dd4544f0SRafał Miłecki 	dma_desc = ring->cpu_base;
159dd4544f0SRafał Miłecki 	dma_desc += ring->end;
160dd4544f0SRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
161dd4544f0SRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
162dd4544f0SRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
163dd4544f0SRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
164dd4544f0SRafał Miłecki 
16549a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
16649a467b4SHauke Mehrtens 
167dd4544f0SRafał Miłecki 	wmb();
168dd4544f0SRafał Miłecki 
169dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
170dd4544f0SRafał Miłecki 	 * slot it should *not* read.
171dd4544f0SRafał Miłecki 	 */
172dd4544f0SRafał Miłecki 	if (++ring->end >= BGMAC_TX_RING_SLOTS)
173dd4544f0SRafał Miłecki 		ring->end = 0;
174dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
1759900303eSRafał Miłecki 		    ring->index_base +
176dd4544f0SRafał Miłecki 		    ring->end * sizeof(struct bgmac_dma_desc));
177dd4544f0SRafał Miłecki 
178dd4544f0SRafał Miłecki 	/* Always keep one slot free to allow detecting bugged calls. */
179dd4544f0SRafał Miłecki 	if (--free_slots == 1)
180dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
181dd4544f0SRafał Miłecki 
182dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
183dd4544f0SRafał Miłecki 
184dd4544f0SRafał Miłecki err_stop_drop:
185dd4544f0SRafał Miłecki 	netif_stop_queue(net_dev);
186dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
187dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
188dd4544f0SRafał Miłecki }
189dd4544f0SRafał Miłecki 
190dd4544f0SRafał Miłecki /* Free transmitted packets */
191dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
192dd4544f0SRafał Miłecki {
193dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
194dd4544f0SRafał Miłecki 	int empty_slot;
195dd4544f0SRafał Miłecki 	bool freed = false;
19649a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
197dd4544f0SRafał Miłecki 
198dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
199dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
200dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2019900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2029900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
203dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
204dd4544f0SRafał Miłecki 
205dd4544f0SRafał Miłecki 	while (ring->start != empty_slot) {
206dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
207dd4544f0SRafał Miłecki 
208dd4544f0SRafał Miłecki 		if (slot->skb) {
209dd4544f0SRafał Miłecki 			/* Unmap no longer used buffer */
210dd4544f0SRafał Miłecki 			dma_unmap_single(dma_dev, slot->dma_addr,
211dd4544f0SRafał Miłecki 					 slot->skb->len, DMA_TO_DEVICE);
212dd4544f0SRafał Miłecki 			slot->dma_addr = 0;
213dd4544f0SRafał Miłecki 
21449a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
21549a467b4SHauke Mehrtens 			pkts_compl++;
21649a467b4SHauke Mehrtens 
217dd4544f0SRafał Miłecki 			/* Free memory! :) */
218dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
219dd4544f0SRafał Miłecki 			slot->skb = NULL;
220dd4544f0SRafał Miłecki 		} else {
221dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Hardware reported transmission for empty TX ring slot %d! End of ring: %d\n",
222dd4544f0SRafał Miłecki 				  ring->start, ring->end);
223dd4544f0SRafał Miłecki 		}
224dd4544f0SRafał Miłecki 
225dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_TX_RING_SLOTS)
226dd4544f0SRafał Miłecki 			ring->start = 0;
227dd4544f0SRafał Miłecki 		freed = true;
228dd4544f0SRafał Miłecki 	}
229dd4544f0SRafał Miłecki 
23049a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
23149a467b4SHauke Mehrtens 
232dd4544f0SRafał Miłecki 	if (freed && netif_queue_stopped(bgmac->net_dev))
233dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
234dd4544f0SRafał Miłecki }
235dd4544f0SRafał Miłecki 
236dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
237dd4544f0SRafał Miłecki {
238dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
239dd4544f0SRafał Miłecki 		return;
240dd4544f0SRafał Miłecki 
241dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
242dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
243dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
244dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
245dd4544f0SRafał Miłecki 			      10000))
246dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n",
247dd4544f0SRafał Miłecki 			  ring->mmio_base);
248dd4544f0SRafał Miłecki }
249dd4544f0SRafał Miłecki 
250dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
251dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
252dd4544f0SRafał Miłecki {
253dd4544f0SRafał Miłecki 	u32 ctl;
254dd4544f0SRafał Miłecki 
255dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
25656ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
25756ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
25856ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
25956ceecdeSHauke Mehrtens 
26056ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
26156ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
26256ceecdeSHauke Mehrtens 
26356ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
26456ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
26556ceecdeSHauke Mehrtens 	}
266dd4544f0SRafał Miłecki 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
267dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
268dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
269dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
270dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
271dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
272dd4544f0SRafał Miłecki }
273dd4544f0SRafał Miłecki 
274dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
275dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
276dd4544f0SRafał Miłecki {
277dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
278b757a62eSNathan Hintz 	struct sk_buff *skb;
279b757a62eSNathan Hintz 	dma_addr_t dma_addr;
280dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
281dd4544f0SRafał Miłecki 
282dd4544f0SRafał Miłecki 	/* Alloc skb */
283b757a62eSNathan Hintz 	skb = netdev_alloc_skb(bgmac->net_dev, BGMAC_RX_BUF_SIZE);
284b757a62eSNathan Hintz 	if (!skb)
285dd4544f0SRafał Miłecki 		return -ENOMEM;
286dd4544f0SRafał Miłecki 
287dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
288b757a62eSNathan Hintz 	rx = (struct bgmac_rx_header *)skb->data;
289dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
290dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
291dd4544f0SRafał Miłecki 
292dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
293b757a62eSNathan Hintz 	dma_addr = dma_map_single(dma_dev, skb->data,
294dd4544f0SRafał Miłecki 				  BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
295b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
296dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "DMA mapping error\n");
297b757a62eSNathan Hintz 		dev_kfree_skb(skb);
298dd4544f0SRafał Miłecki 		return -ENOMEM;
299dd4544f0SRafał Miłecki 	}
300b757a62eSNathan Hintz 
301b757a62eSNathan Hintz 	/* Update the slot */
302b757a62eSNathan Hintz 	slot->skb = skb;
303b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
304b757a62eSNathan Hintz 
305dd4544f0SRafał Miłecki 	if (slot->dma_addr & 0xC0000000)
306dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n");
307dd4544f0SRafał Miłecki 
308dd4544f0SRafał Miłecki 	return 0;
309dd4544f0SRafał Miłecki }
310dd4544f0SRafał Miłecki 
311d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
312d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
313d549c76bSRafał Miłecki {
314d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
315d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
316d549c76bSRafał Miłecki 
317d549c76bSRafał Miłecki 	if (desc_idx == ring->num_slots - 1)
318d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
319d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
320d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
321d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
322d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
323d549c76bSRafał Miłecki 	 */
324d549c76bSRafał Miłecki 
325d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
326d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
327d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
328d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
329d549c76bSRafał Miłecki }
330d549c76bSRafał Miłecki 
331dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
332dd4544f0SRafał Miłecki 			     int weight)
333dd4544f0SRafał Miłecki {
334dd4544f0SRafał Miłecki 	u32 end_slot;
335dd4544f0SRafał Miłecki 	int handled = 0;
336dd4544f0SRafał Miłecki 
337dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
338dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
3399900303eSRafał Miłecki 	end_slot -= ring->index_base;
3409900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
341dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
342dd4544f0SRafał Miłecki 
343dd4544f0SRafał Miłecki 	ring->end = end_slot;
344dd4544f0SRafał Miłecki 
345dd4544f0SRafał Miłecki 	while (ring->start != ring->end) {
346dd4544f0SRafał Miłecki 		struct device *dma_dev = bgmac->core->dma_dev;
347dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
348dd4544f0SRafał Miłecki 		struct sk_buff *skb = slot->skb;
349dd4544f0SRafał Miłecki 		struct bgmac_rx_header *rx;
350dd4544f0SRafał Miłecki 		u16 len, flags;
351dd4544f0SRafał Miłecki 
352dd4544f0SRafał Miłecki 		/* Unmap buffer to make it accessible to the CPU */
353dd4544f0SRafał Miłecki 		dma_sync_single_for_cpu(dma_dev, slot->dma_addr,
354dd4544f0SRafał Miłecki 					BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
355dd4544f0SRafał Miłecki 
356dd4544f0SRafał Miłecki 		/* Get info from the header */
357dd4544f0SRafał Miłecki 		rx = (struct bgmac_rx_header *)skb->data;
358dd4544f0SRafał Miłecki 		len = le16_to_cpu(rx->len);
359dd4544f0SRafał Miłecki 		flags = le16_to_cpu(rx->flags);
360dd4544f0SRafał Miłecki 
36192b9ccd3SRafał Miłecki 		do {
36292b9ccd3SRafał Miłecki 			dma_addr_t old_dma_addr = slot->dma_addr;
36392b9ccd3SRafał Miłecki 			int err;
36492b9ccd3SRafał Miłecki 
365dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
366dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
367dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n",
368dd4544f0SRafał Miłecki 					  ring->start);
36992b9ccd3SRafał Miłecki 				dma_sync_single_for_device(dma_dev,
37092b9ccd3SRafał Miłecki 							   slot->dma_addr,
37192b9ccd3SRafał Miłecki 							   BGMAC_RX_BUF_SIZE,
37292b9ccd3SRafał Miłecki 							   DMA_FROM_DEVICE);
37392b9ccd3SRafał Miłecki 				break;
37492b9ccd3SRafał Miłecki 			}
37592b9ccd3SRafał Miłecki 
37602e71127SHauke Mehrtens 			/* Omit CRC. */
37702e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
37802e71127SHauke Mehrtens 
37992b9ccd3SRafał Miłecki 			/* Prepare new skb as replacement */
38092b9ccd3SRafał Miłecki 			err = bgmac_dma_rx_skb_for_slot(bgmac, slot);
38192b9ccd3SRafał Miłecki 			if (err) {
382dd4544f0SRafał Miłecki 				/* Poison the old skb */
383dd4544f0SRafał Miłecki 				rx->len = cpu_to_le16(0xdead);
384dd4544f0SRafał Miłecki 				rx->flags = cpu_to_le16(0xbeef);
385dd4544f0SRafał Miłecki 
38692b9ccd3SRafał Miłecki 				dma_sync_single_for_device(dma_dev,
38792b9ccd3SRafał Miłecki 							   slot->dma_addr,
38892b9ccd3SRafał Miłecki 							   BGMAC_RX_BUF_SIZE,
38992b9ccd3SRafał Miłecki 							   DMA_FROM_DEVICE);
39092b9ccd3SRafał Miłecki 				break;
39192b9ccd3SRafał Miłecki 			}
39292b9ccd3SRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
39392b9ccd3SRafał Miłecki 
39492b9ccd3SRafał Miłecki 			/* Unmap old skb, we'll pass it to the netfif */
39592b9ccd3SRafał Miłecki 			dma_unmap_single(dma_dev, old_dma_addr,
396dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
397dd4544f0SRafał Miłecki 
39892b9ccd3SRafał Miłecki 			skb_put(skb, BGMAC_RX_FRAME_OFFSET + len);
39992b9ccd3SRafał Miłecki 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET);
40092b9ccd3SRafał Miłecki 
40192b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
40292b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
40392b9ccd3SRafał Miłecki 			netif_receive_skb(skb);
40492b9ccd3SRafał Miłecki 			handled++;
40592b9ccd3SRafał Miłecki 		} while (0);
40692b9ccd3SRafał Miłecki 
407dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
408dd4544f0SRafał Miłecki 			ring->start = 0;
409dd4544f0SRafał Miłecki 
410dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
411dd4544f0SRafał Miłecki 			break;
412dd4544f0SRafał Miłecki 	}
413dd4544f0SRafał Miłecki 
414dd4544f0SRafał Miłecki 	return handled;
415dd4544f0SRafał Miłecki }
416dd4544f0SRafał Miłecki 
417dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
418dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
419dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
420dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
421dd4544f0SRafał Miłecki {
422dd4544f0SRafał Miłecki 	switch (ring_type) {
423dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
424dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
425dd4544f0SRafał Miłecki 			    0xff0);
426dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
427dd4544f0SRafał Miłecki 			return true;
428dd4544f0SRafał Miłecki 		break;
429dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
430dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
431dd4544f0SRafał Miłecki 			    0xff0);
432dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
433dd4544f0SRafał Miłecki 			return true;
434dd4544f0SRafał Miłecki 		break;
435dd4544f0SRafał Miłecki 	}
436dd4544f0SRafał Miłecki 	return false;
437dd4544f0SRafał Miłecki }
438dd4544f0SRafał Miłecki 
439dd4544f0SRafał Miłecki static void bgmac_dma_ring_free(struct bgmac *bgmac,
440dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
441dd4544f0SRafał Miłecki {
442dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
443dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
444dd4544f0SRafał Miłecki 	int size;
445dd4544f0SRafał Miłecki 	int i;
446dd4544f0SRafał Miłecki 
447dd4544f0SRafał Miłecki 	for (i = 0; i < ring->num_slots; i++) {
448dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
449dd4544f0SRafał Miłecki 		if (slot->skb) {
450dd4544f0SRafał Miłecki 			if (slot->dma_addr)
451dd4544f0SRafał Miłecki 				dma_unmap_single(dma_dev, slot->dma_addr,
452dd4544f0SRafał Miłecki 						 slot->skb->len, DMA_TO_DEVICE);
453dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
454dd4544f0SRafał Miłecki 		}
455dd4544f0SRafał Miłecki 	}
456dd4544f0SRafał Miłecki 
457dd4544f0SRafał Miłecki 	if (ring->cpu_base) {
458dd4544f0SRafał Miłecki 		/* Free ring of descriptors */
459dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
460dd4544f0SRafał Miłecki 		dma_free_coherent(dma_dev, size, ring->cpu_base,
461dd4544f0SRafał Miłecki 				  ring->dma_base);
462dd4544f0SRafał Miłecki 	}
463dd4544f0SRafał Miłecki }
464dd4544f0SRafał Miłecki 
465dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
466dd4544f0SRafał Miłecki {
467dd4544f0SRafał Miłecki 	int i;
468dd4544f0SRafał Miłecki 
469dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
470dd4544f0SRafał Miłecki 		bgmac_dma_ring_free(bgmac, &bgmac->tx_ring[i]);
471dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
472dd4544f0SRafał Miłecki 		bgmac_dma_ring_free(bgmac, &bgmac->rx_ring[i]);
473dd4544f0SRafał Miłecki }
474dd4544f0SRafał Miłecki 
475dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
476dd4544f0SRafał Miłecki {
477dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
478dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
479dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
480dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
481dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
482dd4544f0SRafał Miłecki 	int err;
483dd4544f0SRafał Miłecki 	int i;
484dd4544f0SRafał Miłecki 
485dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
486dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
487dd4544f0SRafał Miłecki 
488dd4544f0SRafał Miłecki 	if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) {
489dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Core does not report 64-bit DMA\n");
490dd4544f0SRafał Miłecki 		return -ENOTSUPP;
491dd4544f0SRafał Miłecki 	}
492dd4544f0SRafał Miłecki 
493dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
494dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
495dd4544f0SRafał Miłecki 		ring->num_slots = BGMAC_TX_RING_SLOTS;
496dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
497dd4544f0SRafał Miłecki 
498dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
499dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
500dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
501dd4544f0SRafał Miłecki 						     &ring->dma_base,
502dd4544f0SRafał Miłecki 						     GFP_KERNEL);
503dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
504dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n",
505dd4544f0SRafał Miłecki 				  ring->mmio_base);
506dd4544f0SRafał Miłecki 			goto err_dma_free;
507dd4544f0SRafał Miłecki 		}
508dd4544f0SRafał Miłecki 		if (ring->dma_base & 0xC0000000)
509dd4544f0SRafał Miłecki 			bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n");
510dd4544f0SRafał Miłecki 
5119900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
5129900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
5139900303eSRafał Miłecki 		if (ring->unaligned)
5149900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
5159900303eSRafał Miłecki 		else
5169900303eSRafał Miłecki 			ring->index_base = 0;
5179900303eSRafał Miłecki 
518dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
519dd4544f0SRafał Miłecki 	}
520dd4544f0SRafał Miłecki 
521dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
52270a737b7SRafał Miłecki 		int j;
52370a737b7SRafał Miłecki 
524dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
525dd4544f0SRafał Miłecki 		ring->num_slots = BGMAC_RX_RING_SLOTS;
526dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
527dd4544f0SRafał Miłecki 
528dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
529dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
530dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
531dd4544f0SRafał Miłecki 						     &ring->dma_base,
532dd4544f0SRafał Miłecki 						     GFP_KERNEL);
533dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
534dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n",
535dd4544f0SRafał Miłecki 				  ring->mmio_base);
536dd4544f0SRafał Miłecki 			err = -ENOMEM;
537dd4544f0SRafał Miłecki 			goto err_dma_free;
538dd4544f0SRafał Miłecki 		}
539dd4544f0SRafał Miłecki 		if (ring->dma_base & 0xC0000000)
540dd4544f0SRafał Miłecki 			bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n");
541dd4544f0SRafał Miłecki 
5429900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
5439900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
5449900303eSRafał Miłecki 		if (ring->unaligned)
5459900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
5469900303eSRafał Miłecki 		else
5479900303eSRafał Miłecki 			ring->index_base = 0;
5489900303eSRafał Miłecki 
549dd4544f0SRafał Miłecki 		/* Alloc RX slots */
55070a737b7SRafał Miłecki 		for (j = 0; j < ring->num_slots; j++) {
55170a737b7SRafał Miłecki 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
552dd4544f0SRafał Miłecki 			if (err) {
553dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Can't allocate skb for slot in RX ring\n");
554dd4544f0SRafał Miłecki 				goto err_dma_free;
555dd4544f0SRafał Miłecki 			}
556dd4544f0SRafał Miłecki 		}
557dd4544f0SRafał Miłecki 	}
558dd4544f0SRafał Miłecki 
559dd4544f0SRafał Miłecki 	return 0;
560dd4544f0SRafał Miłecki 
561dd4544f0SRafał Miłecki err_dma_free:
562dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
563dd4544f0SRafał Miłecki 	return -ENOMEM;
564dd4544f0SRafał Miłecki }
565dd4544f0SRafał Miłecki 
566dd4544f0SRafał Miłecki static void bgmac_dma_init(struct bgmac *bgmac)
567dd4544f0SRafał Miłecki {
568dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
569dd4544f0SRafał Miłecki 	int i;
570dd4544f0SRafał Miłecki 
571dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
572dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
573dd4544f0SRafał Miłecki 
5749900303eSRafał Miłecki 		if (!ring->unaligned)
575dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
576dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
577dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
578dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
579dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
5809900303eSRafał Miłecki 		if (ring->unaligned)
5819900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
582dd4544f0SRafał Miłecki 
583dd4544f0SRafał Miłecki 		ring->start = 0;
584dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
585dd4544f0SRafał Miłecki 	}
586dd4544f0SRafał Miłecki 
587dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
58870a737b7SRafał Miłecki 		int j;
58970a737b7SRafał Miłecki 
590dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
591dd4544f0SRafał Miłecki 
5929900303eSRafał Miłecki 		if (!ring->unaligned)
593dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
594dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
595dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
596dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
597dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
5989900303eSRafał Miłecki 		if (ring->unaligned)
5999900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
600dd4544f0SRafał Miłecki 
601d549c76bSRafał Miłecki 		for (j = 0; j < ring->num_slots; j++)
602d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
603dd4544f0SRafał Miłecki 
604dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
6059900303eSRafał Miłecki 			    ring->index_base +
606dd4544f0SRafał Miłecki 			    ring->num_slots * sizeof(struct bgmac_dma_desc));
607dd4544f0SRafał Miłecki 
608dd4544f0SRafał Miłecki 		ring->start = 0;
609dd4544f0SRafał Miłecki 		ring->end = 0;
610dd4544f0SRafał Miłecki 	}
611dd4544f0SRafał Miłecki }
612dd4544f0SRafał Miłecki 
613dd4544f0SRafał Miłecki /**************************************************
614dd4544f0SRafał Miłecki  * PHY ops
615dd4544f0SRafał Miłecki  **************************************************/
616dd4544f0SRafał Miłecki 
617217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg)
618dd4544f0SRafał Miłecki {
619dd4544f0SRafał Miłecki 	struct bcma_device *core;
620dd4544f0SRafał Miłecki 	u16 phy_access_addr;
621dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
622dd4544f0SRafał Miłecki 	u32 tmp;
623dd4544f0SRafał Miłecki 
624dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK);
625dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK);
626dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT);
627dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK);
628dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT);
629dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE);
630dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START);
631dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK);
632dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK);
633dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT);
634dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE);
635dd4544f0SRafał Miłecki 
636dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
637dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
638dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
639dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
640dd4544f0SRafał Miłecki 	} else {
641dd4544f0SRafał Miłecki 		core = bgmac->core;
642dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
643dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
644dd4544f0SRafał Miłecki 	}
645dd4544f0SRafał Miłecki 
646dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
647dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
648dd4544f0SRafał Miłecki 	tmp |= phyaddr;
649dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
650dd4544f0SRafał Miłecki 
651dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
652dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
653dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
654dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
655dd4544f0SRafał Miłecki 
656dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
657dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n",
658dd4544f0SRafał Miłecki 			  phyaddr, reg);
659dd4544f0SRafał Miłecki 		return 0xffff;
660dd4544f0SRafał Miłecki 	}
661dd4544f0SRafał Miłecki 
662dd4544f0SRafał Miłecki 	return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK;
663dd4544f0SRafał Miłecki }
664dd4544f0SRafał Miłecki 
665dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */
666217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value)
667dd4544f0SRafał Miłecki {
668dd4544f0SRafał Miłecki 	struct bcma_device *core;
669dd4544f0SRafał Miłecki 	u16 phy_access_addr;
670dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
671dd4544f0SRafał Miłecki 	u32 tmp;
672dd4544f0SRafał Miłecki 
673dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
674dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
675dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
676dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
677dd4544f0SRafał Miłecki 	} else {
678dd4544f0SRafał Miłecki 		core = bgmac->core;
679dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
680dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
681dd4544f0SRafał Miłecki 	}
682dd4544f0SRafał Miłecki 
683dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
684dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
685dd4544f0SRafał Miłecki 	tmp |= phyaddr;
686dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
687dd4544f0SRafał Miłecki 
688dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO);
689dd4544f0SRafał Miłecki 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO)
690dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Error setting MDIO int\n");
691dd4544f0SRafał Miłecki 
692dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
693dd4544f0SRafał Miłecki 	tmp |= BGMAC_PA_WRITE;
694dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
695dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
696dd4544f0SRafał Miłecki 	tmp |= value;
697dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
698dd4544f0SRafał Miłecki 
699217a55a3SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
700dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n",
701dd4544f0SRafał Miłecki 			  phyaddr, reg);
702217a55a3SRafał Miłecki 		return -ETIMEDOUT;
703217a55a3SRafał Miłecki 	}
704217a55a3SRafał Miłecki 
705217a55a3SRafał Miłecki 	return 0;
706dd4544f0SRafał Miłecki }
707dd4544f0SRafał Miłecki 
708dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */
709dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac)
710dd4544f0SRafał Miłecki {
711dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
712dd4544f0SRafał Miłecki 	struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
713dd4544f0SRafał Miłecki 	u8 i;
714dd4544f0SRafał Miłecki 
715dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5356) {
716dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
717dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x008b);
718dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x15, 0x0100);
719dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
720dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x12, 0x2aaa);
721dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
722dd4544f0SRafał Miłecki 		}
723dd4544f0SRafał Miłecki 	}
724dd4544f0SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) ||
725dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) ||
726dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) {
727dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0);
728dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0);
729dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
730dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
731dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5284);
732dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
733dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x0010);
734dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
735dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5296);
736dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x1073);
737dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9073);
738dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x52b6);
739dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9273);
740dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
741dd4544f0SRafał Miłecki 		}
742dd4544f0SRafał Miłecki 	}
743dd4544f0SRafał Miłecki }
744dd4544f0SRafał Miłecki 
745dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */
746dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac)
747dd4544f0SRafał Miłecki {
748dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
749dd4544f0SRafał Miłecki 		return;
750dd4544f0SRafał Miłecki 
7515322dbf0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET);
752dd4544f0SRafał Miłecki 	udelay(100);
7535322dbf0SRafał Miłecki 	if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET)
754dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PHY reset failed\n");
755dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
756dd4544f0SRafał Miłecki }
757dd4544f0SRafał Miłecki 
758dd4544f0SRafał Miłecki /**************************************************
759dd4544f0SRafał Miłecki  * Chip ops
760dd4544f0SRafał Miłecki  **************************************************/
761dd4544f0SRafał Miłecki 
762dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
763dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
764dd4544f0SRafał Miłecki  */
765dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
766dd4544f0SRafał Miłecki 				 bool force)
767dd4544f0SRafał Miłecki {
768dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
769dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
770dd4544f0SRafał Miłecki 
77148e07fbeSHauke Mehrtens 	bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev));
772dd4544f0SRafał Miłecki 	udelay(2);
773dd4544f0SRafał Miłecki 
774dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
775dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
776dd4544f0SRafał Miłecki 
77748e07fbeSHauke Mehrtens 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev));
778dd4544f0SRafał Miłecki 	udelay(2);
779dd4544f0SRafał Miłecki }
780dd4544f0SRafał Miłecki 
7814e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
7824e209001SHauke Mehrtens {
7834e209001SHauke Mehrtens 	u32 tmp;
7844e209001SHauke Mehrtens 
7854e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
7864e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
7874e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
7884e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
7894e209001SHauke Mehrtens }
7904e209001SHauke Mehrtens 
791c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
792c6edfe10SHauke Mehrtens {
793c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
794c6edfe10SHauke Mehrtens 
795c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
796e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
797c6edfe10SHauke Mehrtens 	else
798e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
799c6edfe10SHauke Mehrtens }
800c6edfe10SHauke Mehrtens 
801dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
802dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
803dd4544f0SRafał Miłecki {
804dd4544f0SRafał Miłecki 	int i;
805dd4544f0SRafał Miłecki 
806dd4544f0SRafał Miłecki 	if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) {
807dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
808dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
809dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
810dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
811dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
812dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
813dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
814dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
815dd4544f0SRafał Miłecki 	}
816dd4544f0SRafał Miłecki 
817dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
818dd4544f0SRafał Miłecki }
819dd4544f0SRafał Miłecki #endif
820dd4544f0SRafał Miłecki 
821dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
822dd4544f0SRafał Miłecki {
823dd4544f0SRafał Miłecki 	int i;
824dd4544f0SRafał Miłecki 
825dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT)
826dd4544f0SRafał Miłecki 		return;
827dd4544f0SRafał Miłecki 
828dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
829dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
830dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
831dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
832dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
833dd4544f0SRafał Miłecki }
834dd4544f0SRafał Miłecki 
835dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
8365824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
837dd4544f0SRafał Miłecki {
838dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
839dd4544f0SRafał Miłecki 	u32 set = 0;
840dd4544f0SRafał Miłecki 
8415824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
8425824d2d1SRafał Miłecki 	case SPEED_10:
843dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
8445824d2d1SRafał Miłecki 		break;
8455824d2d1SRafał Miłecki 	case SPEED_100:
846dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
8475824d2d1SRafał Miłecki 		break;
8485824d2d1SRafał Miłecki 	case SPEED_1000:
849dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
8505824d2d1SRafał Miłecki 		break;
8515824d2d1SRafał Miłecki 	default:
8525824d2d1SRafał Miłecki 		bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed);
8535824d2d1SRafał Miłecki 	}
8545824d2d1SRafał Miłecki 
8555824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
856dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
8575824d2d1SRafał Miłecki 
858dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
859dd4544f0SRafał Miłecki }
860dd4544f0SRafał Miłecki 
861dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
862dd4544f0SRafał Miłecki {
863dd4544f0SRafał Miłecki 	u8 imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
864dd4544f0SRafał Miłecki 			BGMAC_DS_MM_SHIFT;
865dd4544f0SRafał Miłecki 	if (imode == 0 || imode == 1) {
8665824d2d1SRafał Miłecki 		bgmac->mac_speed = SPEED_100;
8675824d2d1SRafał Miłecki 		bgmac->mac_duplex = DUPLEX_FULL;
8685824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
869dd4544f0SRafał Miłecki 	}
870dd4544f0SRafał Miłecki }
871dd4544f0SRafał Miłecki 
872dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
873dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
874dd4544f0SRafał Miłecki {
875dd4544f0SRafał Miłecki 	struct bcma_device *core = bgmac->core;
876dd4544f0SRafał Miłecki 	struct bcma_bus *bus = core->bus;
877dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bus->chipinfo;
878dd4544f0SRafał Miłecki 	u32 flags = 0;
879dd4544f0SRafał Miłecki 	u32 iost;
880dd4544f0SRafał Miłecki 	int i;
881dd4544f0SRafał Miłecki 
882dd4544f0SRafał Miłecki 	if (bcma_core_is_enabled(core)) {
883dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
884dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
885dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
886dd4544f0SRafał Miłecki 		}
887dd4544f0SRafał Miłecki 
888dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
889dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
890dd4544f0SRafał Miłecki 
891dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
892dd4544f0SRafał Miłecki 		udelay(1);
893dd4544f0SRafał Miłecki 
894dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
895dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
896dd4544f0SRafał Miłecki 
897dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
898dd4544f0SRafał Miłecki 	}
899dd4544f0SRafał Miłecki 
900dd4544f0SRafał Miłecki 	iost = bcma_aread32(core, BCMA_IOST);
9011a0ab767SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
902dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
9031a0ab767SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188))
904dd4544f0SRafał Miłecki 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
905dd4544f0SRafał Miłecki 
906dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED) {
907dd4544f0SRafał Miłecki 		flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
908dd4544f0SRafał Miłecki 		if (!bgmac->has_robosw)
909dd4544f0SRafał Miłecki 			flags |= BGMAC_BCMA_IOCTL_SW_RESET;
910dd4544f0SRafał Miłecki 	}
911dd4544f0SRafał Miłecki 
912dd4544f0SRafał Miłecki 	bcma_core_enable(core, flags);
913dd4544f0SRafał Miłecki 
914dd4544f0SRafał Miłecki 	if (core->id.rev > 2) {
9151a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
9161a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
9171a0ab767SRafał Miłecki 		bgmac_wait_value(bgmac->core, BCMA_CLKCTLST,
9181a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
9191a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
920dd4544f0SRafał Miłecki 				 1000);
921dd4544f0SRafał Miłecki 	}
922dd4544f0SRafał Miłecki 
9231a0ab767SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5357 ||
9241a0ab767SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM4749 ||
925dd4544f0SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53572) {
926dd4544f0SRafał Miłecki 		struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
927dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
928dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
9296a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
9303647268dSHauke Mehrtens 		char buf[4];
931dd4544f0SRafał Miłecki 
9323647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
933dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
934dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n",
935dd4544f0SRafał Miłecki 					  buf);
936dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
937dd4544f0SRafał Miłecki 			et_swtype <<= 4;
938dd4544f0SRafał Miłecki 			sw_type = et_swtype;
9391a0ab767SRafał Miłecki 		} else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) {
940dd4544f0SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
9411a0ab767SRafał Miłecki 		} else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
9421a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
9431a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) {
944b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
945b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
946dd4544f0SRafał Miłecki 		}
947dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 1,
948dd4544f0SRafał Miłecki 					    ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
949dd4544f0SRafał Miłecki 					      BGMAC_CHIPCTL_1_SW_TYPE_MASK),
950dd4544f0SRafał Miłecki 					    sw_type);
951dd4544f0SRafał Miłecki 	}
952dd4544f0SRafał Miłecki 
953dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
954dd4544f0SRafał Miłecki 		bcma_awrite32(core, BCMA_IOCTL,
955dd4544f0SRafał Miłecki 			      bcma_aread32(core, BCMA_IOCTL) &
956dd4544f0SRafał Miłecki 			      ~BGMAC_BCMA_IOCTL_SW_RESET);
957dd4544f0SRafał Miłecki 
958dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
959dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
960dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
961dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
962dd4544f0SRafał Miłecki 	 */
963dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
964dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
965dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
966dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
967dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
968dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
969dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
970dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
971dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
972dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
973dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
974dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
975dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
976dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
977dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
978dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
979dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
98048e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(core->id.rev),
981dd4544f0SRafał Miłecki 			     false);
982d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
983d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
984dd4544f0SRafał Miłecki 
985dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
986dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT)
987dd4544f0SRafał Miłecki 		bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0,
988dd4544f0SRafał Miłecki 			       BCMA_GMAC_CMN_PC_MTE);
989dd4544f0SRafał Miłecki 	else
990dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
991dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
992dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
993dd4544f0SRafał Miłecki 
99449a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
99549a467b4SHauke Mehrtens 
996dd4544f0SRafał Miłecki 	bgmac->int_status = 0;
997dd4544f0SRafał Miłecki }
998dd4544f0SRafał Miłecki 
999dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1000dd4544f0SRafał Miłecki {
1001dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1002dd4544f0SRafał Miłecki }
1003dd4544f0SRafał Miłecki 
1004dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1005dd4544f0SRafał Miłecki {
1006dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
10074160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1008dd4544f0SRafał Miłecki }
1009dd4544f0SRafał Miłecki 
1010dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1011dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1012dd4544f0SRafał Miłecki {
1013dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
1014dd4544f0SRafał Miłecki 	u32 cmdcfg;
1015dd4544f0SRafał Miłecki 	u32 mode;
1016dd4544f0SRafał Miłecki 	u32 rxq_ctl;
1017dd4544f0SRafał Miłecki 	u32 fl_ctl;
1018dd4544f0SRafał Miłecki 	u16 bp_clk;
1019dd4544f0SRafał Miłecki 	u8 mdp;
1020dd4544f0SRafał Miłecki 
1021dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1022dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
102348e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(bgmac->core->id.rev), true);
1024dd4544f0SRafał Miłecki 	udelay(2);
1025dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1026dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1027dd4544f0SRafał Miłecki 
1028dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1029dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1030dd4544f0SRafał Miłecki 	if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0)
1031dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1032dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2)
1033dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0,
1034dd4544f0SRafał Miłecki 					    BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1035dd4544f0SRafał Miłecki 
1036dd4544f0SRafał Miłecki 	switch (ci->id) {
1037dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM5357:
1038dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4749:
1039dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM53572:
1040dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4716:
1041dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM47162:
1042dd4544f0SRafał Miłecki 		fl_ctl = 0x03cb04cb;
1043dd4544f0SRafał Miłecki 		if (ci->id == BCMA_CHIP_ID_BCM5357 ||
1044dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM4749 ||
1045dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM53572)
1046dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1047dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1048dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1049dd4544f0SRafał Miłecki 		break;
1050dd4544f0SRafał Miłecki 	}
1051dd4544f0SRafał Miłecki 
1052dd4544f0SRafał Miłecki 	rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1053dd4544f0SRafał Miłecki 	rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
1054dd4544f0SRafał Miłecki 	bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 1000000;
1055dd4544f0SRafał Miłecki 	mdp = (bp_clk * 128 / 1000) - 3;
1056dd4544f0SRafał Miłecki 	rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1057dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1058dd4544f0SRafał Miłecki }
1059dd4544f0SRafał Miłecki 
1060dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
1061dd4544f0SRafał Miłecki static void bgmac_chip_init(struct bgmac *bgmac, bool full_init)
1062dd4544f0SRafał Miłecki {
1063dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1064dd4544f0SRafał Miłecki 	int i;
1065dd4544f0SRafał Miłecki 
1066dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1067dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1068dd4544f0SRafał Miłecki 
1069dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1070dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1071dd4544f0SRafał Miłecki 
1072c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1073dd4544f0SRafał Miłecki 
10744e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1075dd4544f0SRafał Miłecki 
1076dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1077e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1078dd4544f0SRafał Miłecki 	else
1079e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1080dd4544f0SRafał Miłecki 
1081dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1082dd4544f0SRafał Miłecki 
1083dd4544f0SRafał Miłecki 	if (full_init) {
1084dd4544f0SRafał Miłecki 		bgmac_dma_init(bgmac);
1085dd4544f0SRafał Miłecki 		if (1) /* FIXME: is there any case we don't want IRQs? */
1086dd4544f0SRafał Miłecki 			bgmac_chip_intrs_on(bgmac);
1087dd4544f0SRafał Miłecki 	} else {
1088dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
1089dd4544f0SRafał Miłecki 			ring = &bgmac->rx_ring[i];
1090dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
1091dd4544f0SRafał Miłecki 		}
1092dd4544f0SRafał Miłecki 	}
1093dd4544f0SRafał Miłecki 
1094dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1095dd4544f0SRafał Miłecki }
1096dd4544f0SRafał Miłecki 
1097dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1098dd4544f0SRafał Miłecki {
1099dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1100dd4544f0SRafał Miłecki 
1101dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1102dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1103dd4544f0SRafał Miłecki 
1104dd4544f0SRafał Miłecki 	if (!int_status)
1105dd4544f0SRafał Miłecki 		return IRQ_NONE;
1106dd4544f0SRafał Miłecki 
1107dd4544f0SRafał Miłecki 	/* Ack */
1108dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, int_status);
1109dd4544f0SRafał Miłecki 
1110dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1111dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1112dd4544f0SRafał Miłecki 
1113dd4544f0SRafał Miłecki 	bgmac->int_status = int_status;
1114dd4544f0SRafał Miłecki 
1115dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1116dd4544f0SRafał Miłecki 
1117dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1118dd4544f0SRafał Miłecki }
1119dd4544f0SRafał Miłecki 
1120dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1121dd4544f0SRafał Miłecki {
1122dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1123dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1124dd4544f0SRafał Miłecki 	int handled = 0;
1125dd4544f0SRafał Miłecki 
1126dd4544f0SRafał Miłecki 	if (bgmac->int_status & BGMAC_IS_TX0) {
1127dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[0];
1128dd4544f0SRafał Miłecki 		bgmac_dma_tx_free(bgmac, ring);
1129dd4544f0SRafał Miłecki 		bgmac->int_status &= ~BGMAC_IS_TX0;
1130dd4544f0SRafał Miłecki 	}
1131dd4544f0SRafał Miłecki 
1132dd4544f0SRafał Miłecki 	if (bgmac->int_status & BGMAC_IS_RX) {
1133dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[0];
1134dd4544f0SRafał Miłecki 		handled += bgmac_dma_rx_read(bgmac, ring, weight);
1135dd4544f0SRafał Miłecki 		bgmac->int_status &= ~BGMAC_IS_RX;
1136dd4544f0SRafał Miłecki 	}
1137dd4544f0SRafał Miłecki 
1138dd4544f0SRafał Miłecki 	if (bgmac->int_status) {
1139dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", bgmac->int_status);
1140dd4544f0SRafał Miłecki 		bgmac->int_status = 0;
1141dd4544f0SRafał Miłecki 	}
1142dd4544f0SRafał Miłecki 
1143dd4544f0SRafał Miłecki 	if (handled < weight)
1144dd4544f0SRafał Miłecki 		napi_complete(napi);
1145dd4544f0SRafał Miłecki 
1146dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1147dd4544f0SRafał Miłecki 
1148dd4544f0SRafał Miłecki 	return handled;
1149dd4544f0SRafał Miłecki }
1150dd4544f0SRafał Miłecki 
1151dd4544f0SRafał Miłecki /**************************************************
1152dd4544f0SRafał Miłecki  * net_device_ops
1153dd4544f0SRafał Miłecki  **************************************************/
1154dd4544f0SRafał Miłecki 
1155dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1156dd4544f0SRafał Miłecki {
1157dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1158dd4544f0SRafał Miłecki 	int err = 0;
1159dd4544f0SRafał Miłecki 
1160dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1161dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
1162dd4544f0SRafał Miłecki 	bgmac_chip_init(bgmac, true);
1163dd4544f0SRafał Miłecki 
1164dd4544f0SRafał Miłecki 	err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED,
1165dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1166dd4544f0SRafał Miłecki 	if (err < 0) {
1167dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "IRQ request error: %d!\n", err);
1168dd4544f0SRafał Miłecki 		goto err_out;
1169dd4544f0SRafał Miłecki 	}
1170dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1171dd4544f0SRafał Miłecki 
11724e34da4dSRafał Miłecki 	phy_start(bgmac->phy_dev);
11734e34da4dSRafał Miłecki 
1174dd4544f0SRafał Miłecki 	netif_carrier_on(net_dev);
1175dd4544f0SRafał Miłecki 
1176dd4544f0SRafał Miłecki err_out:
1177dd4544f0SRafał Miłecki 	return err;
1178dd4544f0SRafał Miłecki }
1179dd4544f0SRafał Miłecki 
1180dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1181dd4544f0SRafał Miłecki {
1182dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1183dd4544f0SRafał Miłecki 
1184dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1185dd4544f0SRafał Miłecki 
11864e34da4dSRafał Miłecki 	phy_stop(bgmac->phy_dev);
11874e34da4dSRafał Miłecki 
1188dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1189dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1190dd4544f0SRafał Miłecki 	free_irq(bgmac->core->irq, net_dev);
1191dd4544f0SRafał Miłecki 
1192dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1193dd4544f0SRafał Miłecki 
1194dd4544f0SRafał Miłecki 	return 0;
1195dd4544f0SRafał Miłecki }
1196dd4544f0SRafał Miłecki 
1197dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1198dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1199dd4544f0SRafał Miłecki {
1200dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1201dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1202dd4544f0SRafał Miłecki 
1203dd4544f0SRafał Miłecki 	/* No QOS support yet */
1204dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1205dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1206dd4544f0SRafał Miłecki }
1207dd4544f0SRafał Miłecki 
12084e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
12094e209001SHauke Mehrtens {
12104e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
12114e209001SHauke Mehrtens 	int ret;
12124e209001SHauke Mehrtens 
12134e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
12144e209001SHauke Mehrtens 	if (ret < 0)
12154e209001SHauke Mehrtens 		return ret;
12164e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, (u8 *)addr);
12174e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
12184e209001SHauke Mehrtens 	return 0;
12194e209001SHauke Mehrtens }
12204e209001SHauke Mehrtens 
1221dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1222dd4544f0SRafał Miłecki {
1223dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1224dd4544f0SRafał Miłecki 
1225dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
122669c58852SHauke Mehrtens 		return -EINVAL;
122769c58852SHauke Mehrtens 
122869c58852SHauke Mehrtens 	return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd);
1229dd4544f0SRafał Miłecki }
1230dd4544f0SRafał Miłecki 
1231dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1232dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1233dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1234dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1235c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
12364e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1237522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1238dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1239dd4544f0SRafał Miłecki };
1240dd4544f0SRafał Miłecki 
1241dd4544f0SRafał Miłecki /**************************************************
1242dd4544f0SRafał Miłecki  * ethtool_ops
1243dd4544f0SRafał Miłecki  **************************************************/
1244dd4544f0SRafał Miłecki 
1245dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev,
1246dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1247dd4544f0SRafał Miłecki {
1248dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1249dd4544f0SRafał Miłecki 
12505824d2d1SRafał Miłecki 	return phy_ethtool_gset(bgmac->phy_dev, cmd);
1251dd4544f0SRafał Miłecki }
1252dd4544f0SRafał Miłecki 
1253dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev,
1254dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1255dd4544f0SRafał Miłecki {
1256dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1257dd4544f0SRafał Miłecki 
12585824d2d1SRafał Miłecki 	return phy_ethtool_sset(bgmac->phy_dev, cmd);
1259dd4544f0SRafał Miłecki }
1260dd4544f0SRafał Miłecki 
1261dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1262dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1263dd4544f0SRafał Miłecki {
1264dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1265dd4544f0SRafał Miłecki 	strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info));
1266dd4544f0SRafał Miłecki }
1267dd4544f0SRafał Miłecki 
1268dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1269dd4544f0SRafał Miłecki 	.get_settings		= bgmac_get_settings,
12705824d2d1SRafał Miłecki 	.set_settings		= bgmac_set_settings,
1271dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1272dd4544f0SRafał Miłecki };
1273dd4544f0SRafał Miłecki 
1274dd4544f0SRafał Miłecki /**************************************************
127511e5e76eSRafał Miłecki  * MII
127611e5e76eSRafał Miłecki  **************************************************/
127711e5e76eSRafał Miłecki 
127811e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum)
127911e5e76eSRafał Miłecki {
128011e5e76eSRafał Miłecki 	return bgmac_phy_read(bus->priv, mii_id, regnum);
128111e5e76eSRafał Miłecki }
128211e5e76eSRafał Miłecki 
128311e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum,
128411e5e76eSRafał Miłecki 			   u16 value)
128511e5e76eSRafał Miłecki {
128611e5e76eSRafał Miłecki 	return bgmac_phy_write(bus->priv, mii_id, regnum, value);
128711e5e76eSRafał Miłecki }
128811e5e76eSRafał Miłecki 
12895824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev)
12905824d2d1SRafał Miłecki {
12915824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
12925824d2d1SRafał Miłecki 	struct phy_device *phy_dev = bgmac->phy_dev;
12935824d2d1SRafał Miłecki 	bool update = false;
12945824d2d1SRafał Miłecki 
12955824d2d1SRafał Miłecki 	if (phy_dev->link) {
12965824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
12975824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
12985824d2d1SRafał Miłecki 			update = true;
12995824d2d1SRafał Miłecki 		}
13005824d2d1SRafał Miłecki 
13015824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
13025824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
13035824d2d1SRafał Miłecki 			update = true;
13045824d2d1SRafał Miłecki 		}
13055824d2d1SRafał Miłecki 	}
13065824d2d1SRafał Miłecki 
13075824d2d1SRafał Miłecki 	if (update) {
13085824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
13095824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
13105824d2d1SRafał Miłecki 	}
13115824d2d1SRafał Miłecki }
13125824d2d1SRafał Miłecki 
131311e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac)
131411e5e76eSRafał Miłecki {
131511e5e76eSRafał Miłecki 	struct mii_bus *mii_bus;
13165824d2d1SRafał Miłecki 	struct phy_device *phy_dev;
13175824d2d1SRafał Miłecki 	char bus_id[MII_BUS_ID_SIZE + 3];
131811e5e76eSRafał Miłecki 	int i, err = 0;
131911e5e76eSRafał Miłecki 
132011e5e76eSRafał Miłecki 	mii_bus = mdiobus_alloc();
132111e5e76eSRafał Miłecki 	if (!mii_bus)
132211e5e76eSRafał Miłecki 		return -ENOMEM;
132311e5e76eSRafał Miłecki 
132411e5e76eSRafał Miłecki 	mii_bus->name = "bgmac mii bus";
132511e5e76eSRafał Miłecki 	sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num,
132611e5e76eSRafał Miłecki 		bgmac->core->core_unit);
132711e5e76eSRafał Miłecki 	mii_bus->priv = bgmac;
132811e5e76eSRafał Miłecki 	mii_bus->read = bgmac_mii_read;
132911e5e76eSRafał Miłecki 	mii_bus->write = bgmac_mii_write;
133011e5e76eSRafał Miłecki 	mii_bus->parent = &bgmac->core->dev;
133111e5e76eSRafał Miłecki 	mii_bus->phy_mask = ~(1 << bgmac->phyaddr);
133211e5e76eSRafał Miłecki 
133311e5e76eSRafał Miłecki 	mii_bus->irq = kmalloc_array(PHY_MAX_ADDR, sizeof(int), GFP_KERNEL);
133411e5e76eSRafał Miłecki 	if (!mii_bus->irq) {
133511e5e76eSRafał Miłecki 		err = -ENOMEM;
133611e5e76eSRafał Miłecki 		goto err_free_bus;
133711e5e76eSRafał Miłecki 	}
133811e5e76eSRafał Miłecki 	for (i = 0; i < PHY_MAX_ADDR; i++)
133911e5e76eSRafał Miłecki 		mii_bus->irq[i] = PHY_POLL;
134011e5e76eSRafał Miłecki 
134111e5e76eSRafał Miłecki 	err = mdiobus_register(mii_bus);
134211e5e76eSRafał Miłecki 	if (err) {
134311e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Registration of mii bus failed\n");
134411e5e76eSRafał Miłecki 		goto err_free_irq;
134511e5e76eSRafał Miłecki 	}
134611e5e76eSRafał Miłecki 
134711e5e76eSRafał Miłecki 	bgmac->mii_bus = mii_bus;
134811e5e76eSRafał Miłecki 
13495824d2d1SRafał Miłecki 	/* Connect to the PHY */
13505824d2d1SRafał Miłecki 	snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id,
13515824d2d1SRafał Miłecki 		 bgmac->phyaddr);
13525824d2d1SRafał Miłecki 	phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link,
13535824d2d1SRafał Miłecki 			      PHY_INTERFACE_MODE_MII);
13545824d2d1SRafał Miłecki 	if (IS_ERR(phy_dev)) {
13555824d2d1SRafał Miłecki 		bgmac_err(bgmac, "PHY connecton failed\n");
13565824d2d1SRafał Miłecki 		err = PTR_ERR(phy_dev);
13575824d2d1SRafał Miłecki 		goto err_unregister_bus;
13585824d2d1SRafał Miłecki 	}
13595824d2d1SRafał Miłecki 	bgmac->phy_dev = phy_dev;
13605824d2d1SRafał Miłecki 
136111e5e76eSRafał Miłecki 	return err;
136211e5e76eSRafał Miłecki 
13635824d2d1SRafał Miłecki err_unregister_bus:
13645824d2d1SRafał Miłecki 	mdiobus_unregister(mii_bus);
136511e5e76eSRafał Miłecki err_free_irq:
136611e5e76eSRafał Miłecki 	kfree(mii_bus->irq);
136711e5e76eSRafał Miłecki err_free_bus:
136811e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
136911e5e76eSRafał Miłecki 	return err;
137011e5e76eSRafał Miłecki }
137111e5e76eSRafał Miłecki 
137211e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac)
137311e5e76eSRafał Miłecki {
137411e5e76eSRafał Miłecki 	struct mii_bus *mii_bus = bgmac->mii_bus;
137511e5e76eSRafał Miłecki 
137611e5e76eSRafał Miłecki 	mdiobus_unregister(mii_bus);
137711e5e76eSRafał Miłecki 	kfree(mii_bus->irq);
137811e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
137911e5e76eSRafał Miłecki }
138011e5e76eSRafał Miłecki 
138111e5e76eSRafał Miłecki /**************************************************
1382dd4544f0SRafał Miłecki  * BCMA bus ops
1383dd4544f0SRafał Miłecki  **************************************************/
1384dd4544f0SRafał Miłecki 
1385dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */
1386dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core)
1387dd4544f0SRafał Miłecki {
1388dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1389dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1390dd4544f0SRafał Miłecki 	struct ssb_sprom *sprom = &core->bus->sprom;
1391dd4544f0SRafał Miłecki 	u8 *mac = core->core_unit ? sprom->et1mac : sprom->et0mac;
1392dd4544f0SRafał Miłecki 	int err;
1393dd4544f0SRafał Miłecki 
1394dd4544f0SRafał Miłecki 	/* We don't support 2nd, 3rd, ... units, SPROM has to be adjusted */
1395dd4544f0SRafał Miłecki 	if (core->core_unit > 1) {
1396dd4544f0SRafał Miłecki 		pr_err("Unsupported core_unit %d\n", core->core_unit);
1397dd4544f0SRafał Miłecki 		return -ENOTSUPP;
1398dd4544f0SRafał Miłecki 	}
1399dd4544f0SRafał Miłecki 
1400d166f218SRafał Miłecki 	if (!is_valid_ether_addr(mac)) {
1401d166f218SRafał Miłecki 		dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac);
1402d166f218SRafał Miłecki 		eth_random_addr(mac);
1403d166f218SRafał Miłecki 		dev_warn(&core->dev, "Using random MAC: %pM\n", mac);
1404d166f218SRafał Miłecki 	}
1405d166f218SRafał Miłecki 
1406dd4544f0SRafał Miłecki 	/* Allocation and references */
1407dd4544f0SRafał Miłecki 	net_dev = alloc_etherdev(sizeof(*bgmac));
1408dd4544f0SRafał Miłecki 	if (!net_dev)
1409dd4544f0SRafał Miłecki 		return -ENOMEM;
1410dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
1411dd4544f0SRafał Miłecki 	net_dev->irq = core->irq;
1412dd4544f0SRafał Miłecki 	SET_ETHTOOL_OPS(net_dev, &bgmac_ethtool_ops);
1413dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
1414dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
1415dd4544f0SRafał Miłecki 	bgmac->core = core;
1416dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, bgmac);
1417dd4544f0SRafał Miłecki 
1418dd4544f0SRafał Miłecki 	/* Defaults */
1419dd4544f0SRafał Miłecki 	memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN);
1420dd4544f0SRafał Miłecki 
1421dd4544f0SRafał Miłecki 	/* On BCM4706 we need common core to access PHY */
1422dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT &&
1423dd4544f0SRafał Miłecki 	    !core->bus->drv_gmac_cmn.core) {
1424dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n");
1425dd4544f0SRafał Miłecki 		err = -ENODEV;
1426dd4544f0SRafał Miłecki 		goto err_netdev_free;
1427dd4544f0SRafał Miłecki 	}
1428dd4544f0SRafał Miłecki 	bgmac->cmn = core->bus->drv_gmac_cmn.core;
1429dd4544f0SRafał Miłecki 
1430dd4544f0SRafał Miłecki 	bgmac->phyaddr = core->core_unit ? sprom->et1phyaddr :
1431dd4544f0SRafał Miłecki 			 sprom->et0phyaddr;
1432dd4544f0SRafał Miłecki 	bgmac->phyaddr &= BGMAC_PHY_MASK;
1433dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_MASK) {
1434dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "No PHY found\n");
1435dd4544f0SRafał Miłecki 		err = -ENODEV;
1436dd4544f0SRafał Miłecki 		goto err_netdev_free;
1437dd4544f0SRafał Miłecki 	}
1438dd4544f0SRafał Miłecki 	bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr,
1439dd4544f0SRafał Miłecki 		   bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : "");
1440dd4544f0SRafał Miłecki 
1441dd4544f0SRafał Miłecki 	if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) {
1442dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PCI setup not implemented\n");
1443dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1444dd4544f0SRafał Miłecki 		goto err_netdev_free;
1445dd4544f0SRafał Miłecki 	}
1446dd4544f0SRafał Miłecki 
1447dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1448dd4544f0SRafał Miłecki 
1449*622a521fSHauke Mehrtens 	/* For Northstar, we have to take all GMAC core out of reset */
1450*622a521fSHauke Mehrtens 	if (core->id.id == BCMA_CHIP_ID_BCM4707 ||
1451*622a521fSHauke Mehrtens 	    core->id.id == BCMA_CHIP_ID_BCM53018) {
1452*622a521fSHauke Mehrtens 		struct bcma_device *ns_core;
1453*622a521fSHauke Mehrtens 		int ns_gmac;
1454*622a521fSHauke Mehrtens 
1455*622a521fSHauke Mehrtens 		/* Northstar has 4 GMAC cores */
1456*622a521fSHauke Mehrtens 		for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) {
1457*622a521fSHauke Mehrtens 			/* As northstar requirement, we have to reset all GAMCs
1458*622a521fSHauke Mehrtens 			 * before accessing one. bgmac_chip_reset() call
1459*622a521fSHauke Mehrtens 			 * bcma_core_enable() for this core. Then the other
1460*622a521fSHauke Mehrtens 			 * three GAMCs didn't reset.  We do it here.
1461*622a521fSHauke Mehrtens 			 */
1462*622a521fSHauke Mehrtens 			ns_core = bcma_find_core_unit(core->bus,
1463*622a521fSHauke Mehrtens 						      BCMA_CORE_MAC_GBIT,
1464*622a521fSHauke Mehrtens 						      ns_gmac);
1465*622a521fSHauke Mehrtens 			if (ns_core && !bcma_core_is_enabled(ns_core))
1466*622a521fSHauke Mehrtens 				bcma_core_enable(ns_core, 0);
1467*622a521fSHauke Mehrtens 		}
1468*622a521fSHauke Mehrtens 	}
1469*622a521fSHauke Mehrtens 
1470dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1471dd4544f0SRafał Miłecki 	if (err) {
1472dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unable to alloc memory for DMA\n");
1473dd4544f0SRafał Miłecki 		goto err_netdev_free;
1474dd4544f0SRafał Miłecki 	}
1475dd4544f0SRafał Miłecki 
1476dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1477edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1478dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1479dd4544f0SRafał Miłecki 
1480dd4544f0SRafał Miłecki 	/* TODO: reset the external phy. Specs are needed */
1481dd4544f0SRafał Miłecki 	bgmac_phy_reset(bgmac);
1482dd4544f0SRafał Miłecki 
1483dd4544f0SRafał Miłecki 	bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo &
1484dd4544f0SRafał Miłecki 			       BGMAC_BFL_ENETROBO);
1485dd4544f0SRafał Miłecki 	if (bgmac->has_robosw)
1486dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for Roboswitch not implemented\n");
1487dd4544f0SRafał Miłecki 
1488dd4544f0SRafał Miłecki 	if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM)
1489dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n");
1490dd4544f0SRafał Miłecki 
149111e5e76eSRafał Miłecki 	err = bgmac_mii_register(bgmac);
149211e5e76eSRafał Miłecki 	if (err) {
149311e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Cannot register MDIO\n");
149411e5e76eSRafał Miłecki 		err = -ENOTSUPP;
149511e5e76eSRafał Miłecki 		goto err_dma_free;
149611e5e76eSRafał Miłecki 	}
149711e5e76eSRafał Miłecki 
1498dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1499dd4544f0SRafał Miłecki 	if (err) {
1500dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Cannot register net device\n");
1501dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
150211e5e76eSRafał Miłecki 		goto err_mii_unregister;
1503dd4544f0SRafał Miłecki 	}
1504dd4544f0SRafał Miłecki 
1505dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1506dd4544f0SRafał Miłecki 
1507dd4544f0SRafał Miłecki 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
1508dd4544f0SRafał Miłecki 
1509dd4544f0SRafał Miłecki 	return 0;
1510dd4544f0SRafał Miłecki 
151111e5e76eSRafał Miłecki err_mii_unregister:
151211e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
1513dd4544f0SRafał Miłecki err_dma_free:
1514dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1515dd4544f0SRafał Miłecki 
1516dd4544f0SRafał Miłecki err_netdev_free:
1517dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1518dd4544f0SRafał Miłecki 	free_netdev(net_dev);
1519dd4544f0SRafał Miłecki 
1520dd4544f0SRafał Miłecki 	return err;
1521dd4544f0SRafał Miłecki }
1522dd4544f0SRafał Miłecki 
1523dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core)
1524dd4544f0SRafał Miłecki {
1525dd4544f0SRafał Miłecki 	struct bgmac *bgmac = bcma_get_drvdata(core);
1526dd4544f0SRafał Miłecki 
1527dd4544f0SRafał Miłecki 	netif_napi_del(&bgmac->napi);
1528dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
152911e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
1530dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1531dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1532dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1533dd4544f0SRafał Miłecki }
1534dd4544f0SRafał Miłecki 
1535dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = {
1536dd4544f0SRafał Miłecki 	.name		= KBUILD_MODNAME,
1537dd4544f0SRafał Miłecki 	.id_table	= bgmac_bcma_tbl,
1538dd4544f0SRafał Miłecki 	.probe		= bgmac_probe,
1539dd4544f0SRafał Miłecki 	.remove		= bgmac_remove,
1540dd4544f0SRafał Miłecki };
1541dd4544f0SRafał Miłecki 
1542dd4544f0SRafał Miłecki static int __init bgmac_init(void)
1543dd4544f0SRafał Miłecki {
1544dd4544f0SRafał Miłecki 	int err;
1545dd4544f0SRafał Miłecki 
1546dd4544f0SRafał Miłecki 	err = bcma_driver_register(&bgmac_bcma_driver);
1547dd4544f0SRafał Miłecki 	if (err)
1548dd4544f0SRafał Miłecki 		return err;
1549dd4544f0SRafał Miłecki 	pr_info("Broadcom 47xx GBit MAC driver loaded\n");
1550dd4544f0SRafał Miłecki 
1551dd4544f0SRafał Miłecki 	return 0;
1552dd4544f0SRafał Miłecki }
1553dd4544f0SRafał Miłecki 
1554dd4544f0SRafał Miłecki static void __exit bgmac_exit(void)
1555dd4544f0SRafał Miłecki {
1556dd4544f0SRafał Miłecki 	bcma_driver_unregister(&bgmac_bcma_driver);
1557dd4544f0SRafał Miłecki }
1558dd4544f0SRafał Miłecki 
1559dd4544f0SRafał Miłecki module_init(bgmac_init)
1560dd4544f0SRafał Miłecki module_exit(bgmac_exit)
1561dd4544f0SRafał Miłecki 
1562dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1563dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1564