xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision 60d6e6f0b9e422dd01aeda39257ee0428e5e2a3f)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9f6a95a24SJon Mason 
10f6a95a24SJon Mason #define pr_fmt(fmt)		KBUILD_MODNAME ": " fmt
11f6a95a24SJon Mason 
12f6a95a24SJon Mason #include <linux/bcma/bcma.h>
13f6a95a24SJon Mason #include <linux/etherdevice.h>
14282ccf6eSFlorian Westphal #include <linux/interrupt.h>
15f6a95a24SJon Mason #include <linux/bcm47xx_nvram.h>
1613bf7760SRussell King #include <linux/phy.h>
1713bf7760SRussell King #include <linux/phy_fixed.h>
184d215ae7SFlorian Fainelli #include <net/dsa.h>
19dd4544f0SRafał Miłecki #include "bgmac.h"
20dd4544f0SRafał Miłecki 
21f6a95a24SJon Mason static bool bgmac_wait_value(struct bgmac *bgmac, u16 reg, u32 mask,
22dd4544f0SRafał Miłecki 			     u32 value, int timeout)
23dd4544f0SRafał Miłecki {
24dd4544f0SRafał Miłecki 	u32 val;
25dd4544f0SRafał Miłecki 	int i;
26dd4544f0SRafał Miłecki 
27dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
28f6a95a24SJon Mason 		val = bgmac_read(bgmac, reg);
29dd4544f0SRafał Miłecki 		if ((val & mask) == value)
30dd4544f0SRafał Miłecki 			return true;
31dd4544f0SRafał Miłecki 		udelay(10);
32dd4544f0SRafał Miłecki 	}
33f6a95a24SJon Mason 	dev_err(bgmac->dev, "Timeout waiting for reg 0x%X\n", reg);
34dd4544f0SRafał Miłecki 	return false;
35dd4544f0SRafał Miłecki }
36dd4544f0SRafał Miłecki 
37dd4544f0SRafał Miłecki /**************************************************
38dd4544f0SRafał Miłecki  * DMA
39dd4544f0SRafał Miłecki  **************************************************/
40dd4544f0SRafał Miłecki 
41dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
42dd4544f0SRafał Miłecki {
43dd4544f0SRafał Miłecki 	u32 val;
44dd4544f0SRafał Miłecki 	int i;
45dd4544f0SRafał Miłecki 
46dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
47dd4544f0SRafał Miłecki 		return;
48dd4544f0SRafał Miłecki 
49dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
50dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
51dd4544f0SRafał Miłecki 	 * implement whole loop here.
52dd4544f0SRafał Miłecki 	 */
53dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
54dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
55dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
56dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
57dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
58dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
59dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
60dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
61dd4544f0SRafał Miłecki 			i = 0;
62dd4544f0SRafał Miłecki 			break;
63dd4544f0SRafał Miłecki 		}
64dd4544f0SRafał Miłecki 		udelay(10);
65dd4544f0SRafał Miłecki 	}
66dd4544f0SRafał Miłecki 	if (i)
67d00a8281SJon Mason 		dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
68dd4544f0SRafał Miłecki 			ring->mmio_base, val);
69dd4544f0SRafał Miłecki 
70dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
71dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
72f6a95a24SJon Mason 	if (!bgmac_wait_value(bgmac,
73dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
74dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
75dd4544f0SRafał Miłecki 			      10000)) {
76d00a8281SJon Mason 		dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
77dd4544f0SRafał Miłecki 			 ring->mmio_base);
78dd4544f0SRafał Miłecki 		udelay(300);
79dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
80dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
81d00a8281SJon Mason 			dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n",
82dd4544f0SRafał Miłecki 				ring->mmio_base);
83dd4544f0SRafał Miłecki 	}
84dd4544f0SRafał Miłecki }
85dd4544f0SRafał Miłecki 
86dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
87dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
88dd4544f0SRafał Miłecki {
89dd4544f0SRafał Miłecki 	u32 ctl;
90dd4544f0SRafał Miłecki 
91dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
92db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) {
9356ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
9456ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
9556ceecdeSHauke Mehrtens 
9656ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
9756ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
9856ceecdeSHauke Mehrtens 
9956ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
10056ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
10156ceecdeSHauke Mehrtens 
10256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
10356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
10456ceecdeSHauke Mehrtens 	}
105dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
106dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
107dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
108dd4544f0SRafał Miłecki }
109dd4544f0SRafał Miłecki 
1109cde9450SFelix Fietkau static void
1119cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
1129cde9450SFelix Fietkau 		     int i, int len, u32 ctl0)
1139cde9450SFelix Fietkau {
1149cde9450SFelix Fietkau 	struct bgmac_slot_info *slot;
1159cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc;
1169cde9450SFelix Fietkau 	u32 ctl1;
1179cde9450SFelix Fietkau 
11829ba877eSFelix Fietkau 	if (i == BGMAC_TX_RING_SLOTS - 1)
1199cde9450SFelix Fietkau 		ctl0 |= BGMAC_DESC_CTL0_EOT;
1209cde9450SFelix Fietkau 
1219cde9450SFelix Fietkau 	ctl1 = len & BGMAC_DESC_CTL1_LEN;
1229cde9450SFelix Fietkau 
1239cde9450SFelix Fietkau 	slot = &ring->slots[i];
1249cde9450SFelix Fietkau 	dma_desc = &ring->cpu_base[i];
1259cde9450SFelix Fietkau 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
1269cde9450SFelix Fietkau 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
1279cde9450SFelix Fietkau 	dma_desc->ctl0 = cpu_to_le32(ctl0);
1289cde9450SFelix Fietkau 	dma_desc->ctl1 = cpu_to_le32(ctl1);
1299cde9450SFelix Fietkau }
1309cde9450SFelix Fietkau 
131dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
132dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
133dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
134dd4544f0SRafał Miłecki {
135a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
136dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
137b38c83ddSFelix Fietkau 	int index = ring->end % BGMAC_TX_RING_SLOTS;
138b38c83ddSFelix Fietkau 	struct bgmac_slot_info *slot = &ring->slots[index];
1399cde9450SFelix Fietkau 	int nr_frags;
1409cde9450SFelix Fietkau 	u32 flags;
1419cde9450SFelix Fietkau 	int i;
142dd4544f0SRafał Miłecki 
143dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
144d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len);
1459cde9450SFelix Fietkau 		goto err_drop;
146dd4544f0SRafał Miłecki 	}
147dd4544f0SRafał Miłecki 
1489cde9450SFelix Fietkau 	if (skb->ip_summed == CHECKSUM_PARTIAL)
1499cde9450SFelix Fietkau 		skb_checksum_help(skb);
1509cde9450SFelix Fietkau 
1519cde9450SFelix Fietkau 	nr_frags = skb_shinfo(skb)->nr_frags;
1529cde9450SFelix Fietkau 
153b38c83ddSFelix Fietkau 	/* ring->end - ring->start will return the number of valid slots,
154b38c83ddSFelix Fietkau 	 * even when ring->end overflows
155b38c83ddSFelix Fietkau 	 */
156b38c83ddSFelix Fietkau 	if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) {
157d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n");
158dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
159dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
160dd4544f0SRafał Miłecki 	}
161dd4544f0SRafał Miłecki 
1629cde9450SFelix Fietkau 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb),
163dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
1649cde9450SFelix Fietkau 	if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1659cde9450SFelix Fietkau 		goto err_dma_head;
1669cde9450SFelix Fietkau 
1679cde9450SFelix Fietkau 	flags = BGMAC_DESC_CTL0_SOF;
1689cde9450SFelix Fietkau 	if (!nr_frags)
1699cde9450SFelix Fietkau 		flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1709cde9450SFelix Fietkau 
1719cde9450SFelix Fietkau 	bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags);
1729cde9450SFelix Fietkau 	flags = 0;
1739cde9450SFelix Fietkau 
1749cde9450SFelix Fietkau 	for (i = 0; i < nr_frags; i++) {
1759cde9450SFelix Fietkau 		struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i];
1769cde9450SFelix Fietkau 		int len = skb_frag_size(frag);
1779cde9450SFelix Fietkau 
1789cde9450SFelix Fietkau 		index = (index + 1) % BGMAC_TX_RING_SLOTS;
1799cde9450SFelix Fietkau 		slot = &ring->slots[index];
1809cde9450SFelix Fietkau 		slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0,
1819cde9450SFelix Fietkau 						  len, DMA_TO_DEVICE);
1829cde9450SFelix Fietkau 		if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1839cde9450SFelix Fietkau 			goto err_dma;
1849cde9450SFelix Fietkau 
1859cde9450SFelix Fietkau 		if (i == nr_frags - 1)
1869cde9450SFelix Fietkau 			flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1879cde9450SFelix Fietkau 
1889cde9450SFelix Fietkau 		bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags);
189dd4544f0SRafał Miłecki 	}
190dd4544f0SRafał Miłecki 
1919cde9450SFelix Fietkau 	slot->skb = skb;
192b38c83ddSFelix Fietkau 	ring->end += nr_frags + 1;
19349a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
19449a467b4SHauke Mehrtens 
195dd4544f0SRafał Miłecki 	wmb();
196dd4544f0SRafał Miłecki 
197dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
198dd4544f0SRafał Miłecki 	 * slot it should *not* read.
199dd4544f0SRafał Miłecki 	 */
200dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
2019900303eSRafał Miłecki 		    ring->index_base +
202b38c83ddSFelix Fietkau 		    (ring->end % BGMAC_TX_RING_SLOTS) *
203b38c83ddSFelix Fietkau 		    sizeof(struct bgmac_dma_desc));
204dd4544f0SRafał Miłecki 
205b38c83ddSFelix Fietkau 	if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8)
206dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
207dd4544f0SRafał Miłecki 
208dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
209dd4544f0SRafał Miłecki 
2109cde9450SFelix Fietkau err_dma:
2119cde9450SFelix Fietkau 	dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb),
2129cde9450SFelix Fietkau 			 DMA_TO_DEVICE);
2139cde9450SFelix Fietkau 
214e86663c4SFlorian Fainelli 	while (i-- > 0) {
2159cde9450SFelix Fietkau 		int index = (ring->end + i) % BGMAC_TX_RING_SLOTS;
2169cde9450SFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[index];
2179cde9450SFelix Fietkau 		u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1);
2189cde9450SFelix Fietkau 		int len = ctl1 & BGMAC_DESC_CTL1_LEN;
2199cde9450SFelix Fietkau 
2209cde9450SFelix Fietkau 		dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE);
2219cde9450SFelix Fietkau 	}
2229cde9450SFelix Fietkau 
2239cde9450SFelix Fietkau err_dma_head:
224d00a8281SJon Mason 	netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n",
2259cde9450SFelix Fietkau 		   ring->mmio_base);
2269cde9450SFelix Fietkau 
2279cde9450SFelix Fietkau err_drop:
228dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
2296d490f62SFlorian Fainelli 	net_dev->stats.tx_dropped++;
2306d490f62SFlorian Fainelli 	net_dev->stats.tx_errors++;
231dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
232dd4544f0SRafał Miłecki }
233dd4544f0SRafał Miłecki 
234dd4544f0SRafał Miłecki /* Free transmitted packets */
235dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
236dd4544f0SRafał Miłecki {
237a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
238dd4544f0SRafał Miłecki 	int empty_slot;
239dd4544f0SRafał Miłecki 	bool freed = false;
24049a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
241dd4544f0SRafał Miłecki 
242dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
243dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
244dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2459900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2469900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
247dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
248dd4544f0SRafał Miłecki 
249b38c83ddSFelix Fietkau 	while (ring->start != ring->end) {
250b38c83ddSFelix Fietkau 		int slot_idx = ring->start % BGMAC_TX_RING_SLOTS;
251b38c83ddSFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[slot_idx];
252d2b13233SFlorian Fainelli 		u32 ctl0, ctl1;
253b38c83ddSFelix Fietkau 		int len;
2549cde9450SFelix Fietkau 
255b38c83ddSFelix Fietkau 		if (slot_idx == empty_slot)
256b38c83ddSFelix Fietkau 			break;
2579cde9450SFelix Fietkau 
258d2b13233SFlorian Fainelli 		ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0);
259b38c83ddSFelix Fietkau 		ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1);
260b38c83ddSFelix Fietkau 		len = ctl1 & BGMAC_DESC_CTL1_LEN;
261d2b13233SFlorian Fainelli 		if (ctl0 & BGMAC_DESC_CTL0_SOF)
2629cde9450SFelix Fietkau 			/* Unmap no longer used buffer */
2639cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr, len,
2649cde9450SFelix Fietkau 					 DMA_TO_DEVICE);
2659cde9450SFelix Fietkau 		else
2669cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr, len,
2679cde9450SFelix Fietkau 				       DMA_TO_DEVICE);
268dd4544f0SRafał Miłecki 
269dd4544f0SRafał Miłecki 		if (slot->skb) {
2706d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_bytes += slot->skb->len;
2716d490f62SFlorian Fainelli 			bgmac->net_dev->stats.tx_packets++;
27249a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
27349a467b4SHauke Mehrtens 			pkts_compl++;
27449a467b4SHauke Mehrtens 
275dd4544f0SRafał Miłecki 			/* Free memory! :) */
276dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
277dd4544f0SRafał Miłecki 			slot->skb = NULL;
278dd4544f0SRafał Miłecki 		}
279dd4544f0SRafał Miłecki 
2809cde9450SFelix Fietkau 		slot->dma_addr = 0;
281b38c83ddSFelix Fietkau 		ring->start++;
282dd4544f0SRafał Miłecki 		freed = true;
283dd4544f0SRafał Miłecki 	}
284dd4544f0SRafał Miłecki 
2859cde9450SFelix Fietkau 	if (!pkts_compl)
2869cde9450SFelix Fietkau 		return;
2879cde9450SFelix Fietkau 
28849a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
28949a467b4SHauke Mehrtens 
2909cde9450SFelix Fietkau 	if (netif_queue_stopped(bgmac->net_dev))
291dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
292dd4544f0SRafał Miłecki }
293dd4544f0SRafał Miłecki 
294dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
295dd4544f0SRafał Miłecki {
296dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
297dd4544f0SRafał Miłecki 		return;
298dd4544f0SRafał Miłecki 
299dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
300f6a95a24SJon Mason 	if (!bgmac_wait_value(bgmac,
301dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
302dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
303dd4544f0SRafał Miłecki 			      10000))
304d00a8281SJon Mason 		dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n",
305dd4544f0SRafał Miłecki 			ring->mmio_base);
306dd4544f0SRafał Miłecki }
307dd4544f0SRafał Miłecki 
308dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
309dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
310dd4544f0SRafał Miłecki {
311dd4544f0SRafał Miłecki 	u32 ctl;
312dd4544f0SRafał Miłecki 
313dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
314fcdefccaSAndy Gospodarek 
315fcdefccaSAndy Gospodarek 	/* preserve ONLY bits 16-17 from current hardware value */
316fcdefccaSAndy Gospodarek 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
317fcdefccaSAndy Gospodarek 
318db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) {
31956ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
32056ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
32156ceecdeSHauke Mehrtens 
32256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
32356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
32456ceecdeSHauke Mehrtens 
32556ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
32656ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
32756ceecdeSHauke Mehrtens 	}
328dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
329dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
330dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
331dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
332dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
333dd4544f0SRafał Miłecki }
334dd4544f0SRafał Miłecki 
335dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
336dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
337dd4544f0SRafał Miłecki {
338a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
339b757a62eSNathan Hintz 	dma_addr_t dma_addr;
340dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
34145c9b3c0SFelix Fietkau 	void *buf;
342dd4544f0SRafał Miłecki 
343dd4544f0SRafał Miłecki 	/* Alloc skb */
34445c9b3c0SFelix Fietkau 	buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE);
34545c9b3c0SFelix Fietkau 	if (!buf)
346dd4544f0SRafał Miłecki 		return -ENOMEM;
347dd4544f0SRafał Miłecki 
348dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
3494b62dce4SFelix Fietkau 	rx = buf + BGMAC_RX_BUF_OFFSET;
350dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
351dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
352dd4544f0SRafał Miłecki 
353dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
3544b62dce4SFelix Fietkau 	dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET,
3554b62dce4SFelix Fietkau 				  BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
356b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
357d00a8281SJon Mason 		netdev_err(bgmac->net_dev, "DMA mapping error\n");
35845c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(buf));
359dd4544f0SRafał Miłecki 		return -ENOMEM;
360dd4544f0SRafał Miłecki 	}
361b757a62eSNathan Hintz 
362b757a62eSNathan Hintz 	/* Update the slot */
36345c9b3c0SFelix Fietkau 	slot->buf = buf;
364b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
365b757a62eSNathan Hintz 
366dd4544f0SRafał Miłecki 	return 0;
367dd4544f0SRafał Miłecki }
368dd4544f0SRafał Miłecki 
3694668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac,
3704668ae1fSFelix Fietkau 				      struct bgmac_dma_ring *ring)
3714668ae1fSFelix Fietkau {
3724668ae1fSFelix Fietkau 	dma_wmb();
3734668ae1fSFelix Fietkau 
3744668ae1fSFelix Fietkau 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
3754668ae1fSFelix Fietkau 		    ring->index_base +
3764668ae1fSFelix Fietkau 		    ring->end * sizeof(struct bgmac_dma_desc));
3774668ae1fSFelix Fietkau }
3784668ae1fSFelix Fietkau 
379d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
380d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
381d549c76bSRafał Miłecki {
382d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
383d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
384d549c76bSRafał Miłecki 
38529ba877eSFelix Fietkau 	if (desc_idx == BGMAC_RX_RING_SLOTS - 1)
386d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
387d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
388d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
389d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
390d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
391d549c76bSRafał Miłecki 	 */
392d549c76bSRafał Miłecki 
393d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
394d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
395d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
396d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
3974668ae1fSFelix Fietkau 
3984668ae1fSFelix Fietkau 	ring->end = desc_idx;
399d549c76bSRafał Miłecki }
400d549c76bSRafał Miłecki 
40156faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev,
40256faacd0SFelix Fietkau 				    struct bgmac_slot_info *slot)
40356faacd0SFelix Fietkau {
40456faacd0SFelix Fietkau 	struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
40556faacd0SFelix Fietkau 
40656faacd0SFelix Fietkau 	dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
40756faacd0SFelix Fietkau 				DMA_FROM_DEVICE);
40856faacd0SFelix Fietkau 	rx->len = cpu_to_le16(0xdead);
40956faacd0SFelix Fietkau 	rx->flags = cpu_to_le16(0xbeef);
41056faacd0SFelix Fietkau 	dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
41156faacd0SFelix Fietkau 				   DMA_FROM_DEVICE);
41256faacd0SFelix Fietkau }
41356faacd0SFelix Fietkau 
414dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
415dd4544f0SRafał Miłecki 			     int weight)
416dd4544f0SRafał Miłecki {
417dd4544f0SRafał Miłecki 	u32 end_slot;
418dd4544f0SRafał Miłecki 	int handled = 0;
419dd4544f0SRafał Miłecki 
420dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
421dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
4229900303eSRafał Miłecki 	end_slot -= ring->index_base;
4239900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
424dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
425dd4544f0SRafał Miłecki 
4264668ae1fSFelix Fietkau 	while (ring->start != end_slot) {
427a0b68486SJon Mason 		struct device *dma_dev = bgmac->dma_dev;
428dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
4294b62dce4SFelix Fietkau 		struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
43045c9b3c0SFelix Fietkau 		struct sk_buff *skb;
43145c9b3c0SFelix Fietkau 		void *buf = slot->buf;
43256faacd0SFelix Fietkau 		dma_addr_t dma_addr = slot->dma_addr;
433dd4544f0SRafał Miłecki 		u16 len, flags;
434dd4544f0SRafał Miłecki 
43556faacd0SFelix Fietkau 		do {
43656faacd0SFelix Fietkau 			/* Prepare new skb as replacement */
43756faacd0SFelix Fietkau 			if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) {
43856faacd0SFelix Fietkau 				bgmac_dma_rx_poison_buf(dma_dev, slot);
43956faacd0SFelix Fietkau 				break;
44056faacd0SFelix Fietkau 			}
44156faacd0SFelix Fietkau 
442dd4544f0SRafał Miłecki 			/* Unmap buffer to make it accessible to the CPU */
44356faacd0SFelix Fietkau 			dma_unmap_single(dma_dev, dma_addr,
444dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
445dd4544f0SRafał Miłecki 
446dd4544f0SRafał Miłecki 			/* Get info from the header */
447dd4544f0SRafał Miłecki 			len = le16_to_cpu(rx->len);
448dd4544f0SRafał Miłecki 			flags = le16_to_cpu(rx->flags);
449dd4544f0SRafał Miłecki 
450dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
451dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
452d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n",
453dd4544f0SRafał Miłecki 					   ring->start);
45456faacd0SFelix Fietkau 				put_page(virt_to_head_page(buf));
4556d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
45692b9ccd3SRafał Miłecki 				break;
45792b9ccd3SRafał Miłecki 			}
45892b9ccd3SRafał Miłecki 
4596a6c7084SFelix Fietkau 			if (len > BGMAC_RX_ALLOC_SIZE) {
460d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n",
4616a6c7084SFelix Fietkau 					   ring->start);
4626a6c7084SFelix Fietkau 				put_page(virt_to_head_page(buf));
4636d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_length_errors++;
4646d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
4656a6c7084SFelix Fietkau 				break;
4666a6c7084SFelix Fietkau 			}
4676a6c7084SFelix Fietkau 
46802e71127SHauke Mehrtens 			/* Omit CRC. */
46902e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
47002e71127SHauke Mehrtens 
47145c9b3c0SFelix Fietkau 			skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE);
472750afbf8SDavid S. Miller 			if (unlikely(!skb)) {
473d00a8281SJon Mason 				netdev_err(bgmac->net_dev, "build_skb failed\n");
474f1640c3dSwangweidong 				put_page(virt_to_head_page(buf));
4756d490f62SFlorian Fainelli 				bgmac->net_dev->stats.rx_errors++;
476f1640c3dSwangweidong 				break;
477f1640c3dSwangweidong 			}
4784b62dce4SFelix Fietkau 			skb_put(skb, BGMAC_RX_FRAME_OFFSET +
4794b62dce4SFelix Fietkau 				BGMAC_RX_BUF_OFFSET + len);
4804b62dce4SFelix Fietkau 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET +
4814b62dce4SFelix Fietkau 				 BGMAC_RX_BUF_OFFSET);
48292b9ccd3SRafał Miłecki 
48392b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
48492b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
4856d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_bytes += len;
4866d490f62SFlorian Fainelli 			bgmac->net_dev->stats.rx_packets++;
48745c9b3c0SFelix Fietkau 			napi_gro_receive(&bgmac->napi, skb);
48892b9ccd3SRafał Miłecki 			handled++;
48992b9ccd3SRafał Miłecki 		} while (0);
49092b9ccd3SRafał Miłecki 
49156faacd0SFelix Fietkau 		bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
49256faacd0SFelix Fietkau 
493dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
494dd4544f0SRafał Miłecki 			ring->start = 0;
495dd4544f0SRafał Miłecki 
496dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
497dd4544f0SRafał Miłecki 			break;
498dd4544f0SRafał Miłecki 	}
499dd4544f0SRafał Miłecki 
5004668ae1fSFelix Fietkau 	bgmac_dma_rx_update_index(bgmac, ring);
5014668ae1fSFelix Fietkau 
502dd4544f0SRafał Miłecki 	return handled;
503dd4544f0SRafał Miłecki }
504dd4544f0SRafał Miłecki 
505dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
506dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
507dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
508dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
509dd4544f0SRafał Miłecki {
510dd4544f0SRafał Miłecki 	switch (ring_type) {
511dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
512dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
513dd4544f0SRafał Miłecki 			    0xff0);
514dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
515dd4544f0SRafał Miłecki 			return true;
516dd4544f0SRafał Miłecki 		break;
517dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
518dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
519dd4544f0SRafał Miłecki 			    0xff0);
520dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
521dd4544f0SRafał Miłecki 			return true;
522dd4544f0SRafał Miłecki 		break;
523dd4544f0SRafał Miłecki 	}
524dd4544f0SRafał Miłecki 	return false;
525dd4544f0SRafał Miłecki }
526dd4544f0SRafał Miłecki 
52745c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac,
528dd4544f0SRafał Miłecki 				   struct bgmac_dma_ring *ring)
529dd4544f0SRafał Miłecki {
530a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
5319cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc = ring->cpu_base;
532dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
533dd4544f0SRafał Miłecki 	int i;
534dd4544f0SRafał Miłecki 
53529ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) {
536*60d6e6f0SFlorian Fainelli 		u32 ctl1 = le32_to_cpu(dma_desc[i].ctl1);
537*60d6e6f0SFlorian Fainelli 		unsigned int len = ctl1 & BGMAC_DESC_CTL1_LEN;
5389cde9450SFelix Fietkau 
539dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
540dd4544f0SRafał Miłecki 		dev_kfree_skb(slot->skb);
5419cde9450SFelix Fietkau 
5429cde9450SFelix Fietkau 		if (!slot->dma_addr)
5439cde9450SFelix Fietkau 			continue;
5449cde9450SFelix Fietkau 
5459cde9450SFelix Fietkau 		if (slot->skb)
5469cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr,
5479cde9450SFelix Fietkau 					 len, DMA_TO_DEVICE);
5489cde9450SFelix Fietkau 		else
5499cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr,
5509cde9450SFelix Fietkau 				       len, DMA_TO_DEVICE);
551dd4544f0SRafał Miłecki 	}
55245c9b3c0SFelix Fietkau }
553dd4544f0SRafał Miłecki 
55445c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac,
55545c9b3c0SFelix Fietkau 				   struct bgmac_dma_ring *ring)
55645c9b3c0SFelix Fietkau {
557a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
55845c9b3c0SFelix Fietkau 	struct bgmac_slot_info *slot;
55945c9b3c0SFelix Fietkau 	int i;
56045c9b3c0SFelix Fietkau 
56129ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) {
56245c9b3c0SFelix Fietkau 		slot = &ring->slots[i];
56356faacd0SFelix Fietkau 		if (!slot->dma_addr)
56445c9b3c0SFelix Fietkau 			continue;
56545c9b3c0SFelix Fietkau 
56645c9b3c0SFelix Fietkau 		dma_unmap_single(dma_dev, slot->dma_addr,
56745c9b3c0SFelix Fietkau 				 BGMAC_RX_BUF_SIZE,
56845c9b3c0SFelix Fietkau 				 DMA_FROM_DEVICE);
56945c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(slot->buf));
57056faacd0SFelix Fietkau 		slot->dma_addr = 0;
57145c9b3c0SFelix Fietkau 	}
57245c9b3c0SFelix Fietkau }
57345c9b3c0SFelix Fietkau 
57445c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac,
57529ba877eSFelix Fietkau 				     struct bgmac_dma_ring *ring,
57629ba877eSFelix Fietkau 				     int num_slots)
57745c9b3c0SFelix Fietkau {
578a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
57945c9b3c0SFelix Fietkau 	int size;
58045c9b3c0SFelix Fietkau 
58145c9b3c0SFelix Fietkau 	if (!ring->cpu_base)
58245c9b3c0SFelix Fietkau 	    return;
58345c9b3c0SFelix Fietkau 
584dd4544f0SRafał Miłecki 	/* Free ring of descriptors */
58529ba877eSFelix Fietkau 	size = num_slots * sizeof(struct bgmac_dma_desc);
586dd4544f0SRafał Miłecki 	dma_free_coherent(dma_dev, size, ring->cpu_base,
587dd4544f0SRafał Miłecki 			  ring->dma_base);
588dd4544f0SRafał Miłecki }
589dd4544f0SRafał Miłecki 
59074b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac)
59174b6f291SFelix Fietkau {
59274b6f291SFelix Fietkau 	int i;
59374b6f291SFelix Fietkau 
59474b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
59574b6f291SFelix Fietkau 		bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]);
59674b6f291SFelix Fietkau 
59774b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
59874b6f291SFelix Fietkau 		bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]);
59974b6f291SFelix Fietkau }
60074b6f291SFelix Fietkau 
601dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
602dd4544f0SRafał Miłecki {
603dd4544f0SRafał Miłecki 	int i;
604dd4544f0SRafał Miłecki 
60574b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
60629ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i],
60729ba877eSFelix Fietkau 					 BGMAC_TX_RING_SLOTS);
60874b6f291SFelix Fietkau 
60974b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
61029ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i],
61129ba877eSFelix Fietkau 					 BGMAC_RX_RING_SLOTS);
61245c9b3c0SFelix Fietkau }
613dd4544f0SRafał Miłecki 
614dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
615dd4544f0SRafał Miłecki {
616a0b68486SJon Mason 	struct device *dma_dev = bgmac->dma_dev;
617dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
618dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
619dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
620dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
621dd4544f0SRafał Miłecki 	int err;
622dd4544f0SRafał Miłecki 	int i;
623dd4544f0SRafał Miłecki 
624dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
625dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
626dd4544f0SRafał Miłecki 
627a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) {
628f6a95a24SJon Mason 		if (!(bgmac_idm_read(bgmac, BCMA_IOST) & BCMA_IOST_DMA64)) {
629d00a8281SJon Mason 			dev_err(bgmac->dev, "Core does not report 64-bit DMA\n");
630dd4544f0SRafał Miłecki 			return -ENOTSUPP;
631dd4544f0SRafał Miłecki 		}
632a163bdb0SAbhishek Shah 	}
633dd4544f0SRafał Miłecki 
634dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
635dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
636dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
637dd4544f0SRafał Miłecki 
638dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
63929ba877eSFelix Fietkau 		size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
640dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
641dd4544f0SRafał Miłecki 						     &ring->dma_base,
642dd4544f0SRafał Miłecki 						     GFP_KERNEL);
643dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
644d00a8281SJon Mason 			dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n",
645dd4544f0SRafał Miłecki 				ring->mmio_base);
646dd4544f0SRafał Miłecki 			goto err_dma_free;
647dd4544f0SRafał Miłecki 		}
648dd4544f0SRafał Miłecki 
6499900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6509900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
6519900303eSRafał Miłecki 		if (ring->unaligned)
6529900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6539900303eSRafał Miłecki 		else
6549900303eSRafał Miłecki 			ring->index_base = 0;
6559900303eSRafał Miłecki 
656dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
657dd4544f0SRafał Miłecki 	}
658dd4544f0SRafał Miłecki 
659dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
660dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
661dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
662dd4544f0SRafał Miłecki 
663dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
66429ba877eSFelix Fietkau 		size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
665dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
666dd4544f0SRafał Miłecki 						     &ring->dma_base,
667dd4544f0SRafał Miłecki 						     GFP_KERNEL);
668dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
669d00a8281SJon Mason 			dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n",
670dd4544f0SRafał Miłecki 				ring->mmio_base);
671dd4544f0SRafał Miłecki 			err = -ENOMEM;
672dd4544f0SRafał Miłecki 			goto err_dma_free;
673dd4544f0SRafał Miłecki 		}
674dd4544f0SRafał Miłecki 
6759900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6769900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
6779900303eSRafał Miłecki 		if (ring->unaligned)
6789900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6799900303eSRafał Miłecki 		else
6809900303eSRafał Miłecki 			ring->index_base = 0;
681dd4544f0SRafał Miłecki 	}
682dd4544f0SRafał Miłecki 
683dd4544f0SRafał Miłecki 	return 0;
684dd4544f0SRafał Miłecki 
685dd4544f0SRafał Miłecki err_dma_free:
686dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
687dd4544f0SRafał Miłecki 	return -ENOMEM;
688dd4544f0SRafał Miłecki }
689dd4544f0SRafał Miłecki 
69074b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac)
691dd4544f0SRafał Miłecki {
692dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
69374b6f291SFelix Fietkau 	int i, err;
694dd4544f0SRafał Miłecki 
695dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
696dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
697dd4544f0SRafał Miłecki 
6989900303eSRafał Miłecki 		if (!ring->unaligned)
699dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
700dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
701dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
702dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
703dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7049900303eSRafał Miłecki 		if (ring->unaligned)
7059900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
706dd4544f0SRafał Miłecki 
707dd4544f0SRafał Miłecki 		ring->start = 0;
708dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
709dd4544f0SRafał Miłecki 	}
710dd4544f0SRafał Miłecki 
711dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
71270a737b7SRafał Miłecki 		int j;
71370a737b7SRafał Miłecki 
714dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
715dd4544f0SRafał Miłecki 
7169900303eSRafał Miłecki 		if (!ring->unaligned)
717dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
718dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
719dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
720dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
721dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7229900303eSRafał Miłecki 		if (ring->unaligned)
7239900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
724dd4544f0SRafał Miłecki 
7254668ae1fSFelix Fietkau 		ring->start = 0;
7264668ae1fSFelix Fietkau 		ring->end = 0;
72729ba877eSFelix Fietkau 		for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) {
72874b6f291SFelix Fietkau 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
72974b6f291SFelix Fietkau 			if (err)
73074b6f291SFelix Fietkau 				goto error;
73174b6f291SFelix Fietkau 
732d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
73374b6f291SFelix Fietkau 		}
734dd4544f0SRafał Miłecki 
7354668ae1fSFelix Fietkau 		bgmac_dma_rx_update_index(bgmac, ring);
736dd4544f0SRafał Miłecki 	}
73774b6f291SFelix Fietkau 
73874b6f291SFelix Fietkau 	return 0;
73974b6f291SFelix Fietkau 
74074b6f291SFelix Fietkau error:
74174b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
74274b6f291SFelix Fietkau 	return err;
743dd4544f0SRafał Miłecki }
744dd4544f0SRafał Miłecki 
745dd4544f0SRafał Miłecki 
746dd4544f0SRafał Miłecki /**************************************************
747dd4544f0SRafał Miłecki  * Chip ops
748dd4544f0SRafał Miłecki  **************************************************/
749dd4544f0SRafał Miłecki 
750dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
751dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
752dd4544f0SRafał Miłecki  */
753dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
754dd4544f0SRafał Miłecki 				 bool force)
755dd4544f0SRafał Miłecki {
756dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
757dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
758db791eb2SJon Mason 	u32 cmdcfg_sr;
759dd4544f0SRafał Miłecki 
760db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
761db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
762db791eb2SJon Mason 	else
763db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
764db791eb2SJon Mason 
765db791eb2SJon Mason 	bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr);
766dd4544f0SRafał Miłecki 	udelay(2);
767dd4544f0SRafał Miłecki 
768dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
769dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
770dd4544f0SRafał Miłecki 
771db791eb2SJon Mason 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr);
772dd4544f0SRafał Miłecki 	udelay(2);
773dd4544f0SRafał Miłecki }
774dd4544f0SRafał Miłecki 
7754e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
7764e209001SHauke Mehrtens {
7774e209001SHauke Mehrtens 	u32 tmp;
7784e209001SHauke Mehrtens 
7794e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
7804e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
7814e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
7824e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
7834e209001SHauke Mehrtens }
7844e209001SHauke Mehrtens 
785c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
786c6edfe10SHauke Mehrtens {
787c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
788c6edfe10SHauke Mehrtens 
789c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
790e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
791c6edfe10SHauke Mehrtens 	else
792e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
793c6edfe10SHauke Mehrtens }
794c6edfe10SHauke Mehrtens 
795dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
796dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
797dd4544f0SRafał Miłecki {
798dd4544f0SRafał Miłecki 	int i;
799dd4544f0SRafał Miłecki 
800db791eb2SJon Mason 	if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) {
801dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
802dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
803dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
804dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
805dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
806dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
807dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
808dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
809dd4544f0SRafał Miłecki 	}
810dd4544f0SRafał Miłecki 
811dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
812dd4544f0SRafał Miłecki }
813dd4544f0SRafał Miłecki #endif
814dd4544f0SRafał Miłecki 
815dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
816dd4544f0SRafał Miłecki {
817dd4544f0SRafał Miłecki 	int i;
818dd4544f0SRafał Miłecki 
819db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)
820dd4544f0SRafał Miłecki 		return;
821dd4544f0SRafał Miłecki 
822dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
823dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
824dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
825dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
826dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
827dd4544f0SRafał Miłecki }
828dd4544f0SRafał Miłecki 
829dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
8305824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
831dd4544f0SRafał Miłecki {
832dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
833dd4544f0SRafał Miłecki 	u32 set = 0;
834dd4544f0SRafał Miłecki 
8355824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
8365824d2d1SRafał Miłecki 	case SPEED_10:
837dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
8385824d2d1SRafał Miłecki 		break;
8395824d2d1SRafał Miłecki 	case SPEED_100:
840dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
8415824d2d1SRafał Miłecki 		break;
8425824d2d1SRafał Miłecki 	case SPEED_1000:
843dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
8445824d2d1SRafał Miłecki 		break;
8456df4aff9SHauke Mehrtens 	case SPEED_2500:
8466df4aff9SHauke Mehrtens 		set |= BGMAC_CMDCFG_ES_2500;
8476df4aff9SHauke Mehrtens 		break;
8485824d2d1SRafał Miłecki 	default:
849d00a8281SJon Mason 		dev_err(bgmac->dev, "Unsupported speed: %d\n",
850d00a8281SJon Mason 			bgmac->mac_speed);
8515824d2d1SRafał Miłecki 	}
8525824d2d1SRafał Miłecki 
8535824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
854dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
8555824d2d1SRafał Miłecki 
856dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
857dd4544f0SRafał Miłecki }
858dd4544f0SRafał Miłecki 
859dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
860dd4544f0SRafał Miłecki {
861db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) {
862a163bdb0SAbhishek Shah 		if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) {
863f6a95a24SJon Mason 			bgmac_idm_write(bgmac, BCMA_IOCTL,
864a163bdb0SAbhishek Shah 					bgmac_idm_read(bgmac, BCMA_IOCTL) |
865a163bdb0SAbhishek Shah 					0x40 | BGMAC_BCMA_IOCTL_SW_CLKEN);
866a163bdb0SAbhishek Shah 		}
8676df4aff9SHauke Mehrtens 		bgmac->mac_speed = SPEED_2500;
8686df4aff9SHauke Mehrtens 		bgmac->mac_duplex = DUPLEX_FULL;
8696df4aff9SHauke Mehrtens 		bgmac_mac_speed(bgmac);
8706df4aff9SHauke Mehrtens 	} else {
871db791eb2SJon Mason 		u8 imode;
872db791eb2SJon Mason 
8736df4aff9SHauke Mehrtens 		imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) &
8746df4aff9SHauke Mehrtens 			BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT;
875dd4544f0SRafał Miłecki 		if (imode == 0 || imode == 1) {
8765824d2d1SRafał Miłecki 			bgmac->mac_speed = SPEED_100;
8775824d2d1SRafał Miłecki 			bgmac->mac_duplex = DUPLEX_FULL;
8785824d2d1SRafał Miłecki 			bgmac_mac_speed(bgmac);
879dd4544f0SRafał Miłecki 		}
880dd4544f0SRafał Miłecki 	}
8816df4aff9SHauke Mehrtens }
882dd4544f0SRafał Miłecki 
883a163bdb0SAbhishek Shah static void bgmac_chip_reset_idm_config(struct bgmac *bgmac)
884a163bdb0SAbhishek Shah {
885a163bdb0SAbhishek Shah 	u32 iost;
886a163bdb0SAbhishek Shah 
887a163bdb0SAbhishek Shah 	iost = bgmac_idm_read(bgmac, BCMA_IOST);
888a163bdb0SAbhishek Shah 	if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED)
889a163bdb0SAbhishek Shah 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
890a163bdb0SAbhishek Shah 
891a163bdb0SAbhishek Shah 	/* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */
892a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) {
893a163bdb0SAbhishek Shah 		u32 flags = 0;
894a163bdb0SAbhishek Shah 
895a163bdb0SAbhishek Shah 		if (iost & BGMAC_BCMA_IOST_ATTACHED) {
896a163bdb0SAbhishek Shah 			flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
897a163bdb0SAbhishek Shah 			if (!bgmac->has_robosw)
898a163bdb0SAbhishek Shah 				flags |= BGMAC_BCMA_IOCTL_SW_RESET;
899a163bdb0SAbhishek Shah 		}
900a163bdb0SAbhishek Shah 		bgmac_clk_enable(bgmac, flags);
901a163bdb0SAbhishek Shah 	}
902a163bdb0SAbhishek Shah 
903a163bdb0SAbhishek Shah 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
904a163bdb0SAbhishek Shah 		bgmac_idm_write(bgmac, BCMA_IOCTL,
905a163bdb0SAbhishek Shah 				bgmac_idm_read(bgmac, BCMA_IOCTL) &
906a163bdb0SAbhishek Shah 				~BGMAC_BCMA_IOCTL_SW_RESET);
907a163bdb0SAbhishek Shah }
908a163bdb0SAbhishek Shah 
909dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
910dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
911dd4544f0SRafał Miłecki {
912db791eb2SJon Mason 	u32 cmdcfg_sr;
913dd4544f0SRafał Miłecki 	int i;
914dd4544f0SRafał Miłecki 
915f6a95a24SJon Mason 	if (bgmac_clk_enabled(bgmac)) {
916dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
917dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
918dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
919dd4544f0SRafał Miłecki 		}
920dd4544f0SRafał Miłecki 
921dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
922dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
923dd4544f0SRafał Miłecki 
924dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
925dd4544f0SRafał Miłecki 		udelay(1);
926dd4544f0SRafał Miłecki 
927dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
928dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
929dd4544f0SRafał Miłecki 
930dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
931dd4544f0SRafał Miłecki 	}
932dd4544f0SRafał Miłecki 
933a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK))
934a163bdb0SAbhishek Shah 		bgmac_chip_reset_idm_config(bgmac);
935dd4544f0SRafał Miłecki 
9366df4aff9SHauke Mehrtens 	/* Request Misc PLL for corerev > 2 */
937db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) {
9381a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
9391a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
940f6a95a24SJon Mason 		bgmac_wait_value(bgmac, BCMA_CLKCTLST,
9411a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
9421a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
943dd4544f0SRafał Miłecki 				 1000);
944dd4544f0SRafał Miłecki 	}
945dd4544f0SRafał Miłecki 
946db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) {
947dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
948dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
9496a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
9503647268dSHauke Mehrtens 		char buf[4];
951dd4544f0SRafał Miłecki 
9523647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
953dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
954d00a8281SJon Mason 				dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n",
955dd4544f0SRafał Miłecki 					buf);
956dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
957dd4544f0SRafał Miłecki 			et_swtype <<= 4;
958dd4544f0SRafał Miłecki 			sw_type = et_swtype;
959db791eb2SJon Mason 		} else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) {
960e2d8f646SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RMII |
961e2d8f646SRafał Miłecki 				  BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
962db791eb2SJon Mason 		} else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) {
963b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
964b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
965dd4544f0SRafał Miłecki 		}
966f6a95a24SJon Mason 		bgmac_cco_ctl_maskset(bgmac, 1, ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
967dd4544f0SRafał Miłecki 						  BGMAC_CHIPCTL_1_SW_TYPE_MASK),
968dd4544f0SRafał Miłecki 				      sw_type);
9691cb94db3SRafał Miłecki 	} else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE) {
9701cb94db3SRafał Miłecki 		u32 sw_type = BGMAC_CHIPCTL_4_IF_TYPE_MII |
9711cb94db3SRafał Miłecki 			      BGMAC_CHIPCTL_4_SW_TYPE_EPHY;
9721cb94db3SRafał Miłecki 		u8 et_swtype = 0;
9731cb94db3SRafał Miłecki 		char buf[4];
9741cb94db3SRafał Miłecki 
9751cb94db3SRafał Miłecki 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
9761cb94db3SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
9771cb94db3SRafał Miłecki 				dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n",
9781cb94db3SRafał Miłecki 					buf);
9791cb94db3SRafał Miłecki 			sw_type = (et_swtype & 0x0f) << 12;
9801cb94db3SRafał Miłecki 		} else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE_RGMII) {
9811cb94db3SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_4_IF_TYPE_RGMII |
9821cb94db3SRafał Miłecki 				  BGMAC_CHIPCTL_4_SW_TYPE_RGMII;
9831cb94db3SRafał Miłecki 		}
9841cb94db3SRafał Miłecki 		bgmac_cco_ctl_maskset(bgmac, 4, ~(BGMAC_CHIPCTL_4_IF_TYPE_MASK |
9851cb94db3SRafał Miłecki 						  BGMAC_CHIPCTL_4_SW_TYPE_MASK),
9861cb94db3SRafał Miłecki 				      sw_type);
9871cb94db3SRafał Miłecki 	} else if (bgmac->feature_flags & BGMAC_FEAT_CC7_IF_TYPE_RGMII) {
9881cb94db3SRafał Miłecki 		bgmac_cco_ctl_maskset(bgmac, 7, ~BGMAC_CHIPCTL_7_IF_TYPE_MASK,
9891cb94db3SRafał Miłecki 				      BGMAC_CHIPCTL_7_IF_TYPE_RGMII);
990dd4544f0SRafał Miłecki 	}
991dd4544f0SRafał Miłecki 
992dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
993dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
994dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
995dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
996dd4544f0SRafał Miłecki 	 */
997db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
998db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
999db791eb2SJon Mason 	else
1000db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
1001db791eb2SJon Mason 
1002dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
1003dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
1004dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
1005dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
1006dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
1007dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
1008dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
1009dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
1010dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
1011dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
1012dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
1013dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
1014dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
1015dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
1016dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
1017dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
1018dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
1019db791eb2SJon Mason 			     cmdcfg_sr,
1020dd4544f0SRafał Miłecki 			     false);
1021d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
1022d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
1023dd4544f0SRafał Miłecki 
1024dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
1025db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL)
1026f6a95a24SJon Mason 		bgmac_cmn_maskset32(bgmac, BCMA_GMAC_CMN_PHY_CTL, ~0,
1027dd4544f0SRafał Miłecki 				    BCMA_GMAC_CMN_PC_MTE);
1028dd4544f0SRafał Miłecki 	else
1029dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
1030dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
103155954f3bSJon Mason 	if (bgmac->mii_bus)
103255954f3bSJon Mason 		bgmac->mii_bus->reset(bgmac->mii_bus);
1033dd4544f0SRafał Miłecki 
103449a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
1035dd4544f0SRafał Miłecki }
1036dd4544f0SRafał Miłecki 
1037dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1038dd4544f0SRafał Miłecki {
1039dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1040dd4544f0SRafał Miłecki }
1041dd4544f0SRafał Miłecki 
1042dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1043dd4544f0SRafał Miłecki {
1044dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
10454160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1046dd4544f0SRafał Miłecki }
1047dd4544f0SRafał Miłecki 
1048dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1049dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1050dd4544f0SRafał Miłecki {
1051db791eb2SJon Mason 	u32 cmdcfg_sr;
1052dd4544f0SRafał Miłecki 	u32 cmdcfg;
1053dd4544f0SRafał Miłecki 	u32 mode;
1054db791eb2SJon Mason 
1055db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4)
1056db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV4;
1057db791eb2SJon Mason 	else
1058db791eb2SJon Mason 		cmdcfg_sr = BGMAC_CMDCFG_SR_REV0;
1059dd4544f0SRafał Miłecki 
1060dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1061dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
1062db791eb2SJon Mason 			     cmdcfg_sr, true);
1063dd4544f0SRafał Miłecki 	udelay(2);
1064dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1065dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1066dd4544f0SRafał Miłecki 
1067dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1068dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1069cdb26d33SRafał Miłecki 	if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST || mode != 0)
1070dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1071cdb26d33SRafał Miłecki 	if (!(bgmac->feature_flags & BGMAC_FEAT_CLKCTLST) && mode == 2)
1072f6a95a24SJon Mason 		bgmac_cco_ctl_maskset(bgmac, 1, ~0,
1073dd4544f0SRafał Miłecki 				      BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1074dd4544f0SRafał Miłecki 
1075db791eb2SJon Mason 	if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 |
1076db791eb2SJon Mason 				    BGMAC_FEAT_FLW_CTRL2)) {
1077db791eb2SJon Mason 		u32 fl_ctl;
1078db791eb2SJon Mason 
1079db791eb2SJon Mason 		if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1)
1080dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1081db791eb2SJon Mason 		else
1082db791eb2SJon Mason 			fl_ctl = 0x03cb04cb;
1083db791eb2SJon Mason 
1084dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1085dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1086dd4544f0SRafał Miłecki 	}
1087dd4544f0SRafał Miłecki 
1088db791eb2SJon Mason 	if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) {
1089db791eb2SJon Mason 		u32 rxq_ctl;
1090db791eb2SJon Mason 		u16 bp_clk;
1091db791eb2SJon Mason 		u8 mdp;
1092db791eb2SJon Mason 
1093dd4544f0SRafał Miłecki 		rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1094dd4544f0SRafał Miłecki 		rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
1095f6a95a24SJon Mason 		bp_clk = bgmac_get_bus_clock(bgmac) / 1000000;
1096dd4544f0SRafał Miłecki 		mdp = (bp_clk * 128 / 1000) - 3;
1097dd4544f0SRafał Miłecki 		rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1098dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1099dd4544f0SRafał Miłecki 	}
11006df4aff9SHauke Mehrtens }
1101dd4544f0SRafał Miłecki 
1102dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
110374b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac)
1104dd4544f0SRafał Miłecki {
1105dd5c5d03SJon Mason 	/* Clear any erroneously pending interrupts */
1106dd5c5d03SJon Mason 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1107dd5c5d03SJon Mason 
1108dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1109dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1110dd4544f0SRafał Miłecki 
1111dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1112dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1113dd4544f0SRafał Miłecki 
1114c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1115dd4544f0SRafał Miłecki 
11164e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1117dd4544f0SRafał Miłecki 
1118dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1119e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1120dd4544f0SRafał Miłecki 	else
1121e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1122dd4544f0SRafał Miłecki 
1123dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1124dd4544f0SRafał Miłecki 
1125dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1126dd4544f0SRafał Miłecki 
1127dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1128dd4544f0SRafał Miłecki }
1129dd4544f0SRafał Miłecki 
1130dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1131dd4544f0SRafał Miłecki {
1132dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1133dd4544f0SRafał Miłecki 
1134dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1135dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1136dd4544f0SRafał Miłecki 
1137dd4544f0SRafał Miłecki 	if (!int_status)
1138dd4544f0SRafał Miłecki 		return IRQ_NONE;
1139dd4544f0SRafał Miłecki 
1140eb64e292SFelix Fietkau 	int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX);
1141eb64e292SFelix Fietkau 	if (int_status)
1142d00a8281SJon Mason 		dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status);
1143dd4544f0SRafał Miłecki 
1144dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1145dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1146dd4544f0SRafał Miłecki 
1147dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1148dd4544f0SRafał Miłecki 
1149dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1150dd4544f0SRafał Miłecki }
1151dd4544f0SRafał Miłecki 
1152dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1153dd4544f0SRafał Miłecki {
1154dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1155dd4544f0SRafał Miłecki 	int handled = 0;
1156dd4544f0SRafał Miłecki 
1157eb64e292SFelix Fietkau 	/* Ack */
1158eb64e292SFelix Fietkau 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1159dd4544f0SRafał Miłecki 
1160eb64e292SFelix Fietkau 	bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]);
1161eb64e292SFelix Fietkau 	handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight);
1162dd4544f0SRafał Miłecki 
1163eb64e292SFelix Fietkau 	/* Poll again if more events arrived in the meantime */
1164eb64e292SFelix Fietkau 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX))
1165e580267dSRafał Miłecki 		return weight;
1166dd4544f0SRafał Miłecki 
116743f159c6SHauke Mehrtens 	if (handled < weight) {
11686ad20165SEric Dumazet 		napi_complete_done(napi, handled);
1169dd4544f0SRafał Miłecki 		bgmac_chip_intrs_on(bgmac);
117043f159c6SHauke Mehrtens 	}
1171dd4544f0SRafał Miłecki 
1172dd4544f0SRafał Miłecki 	return handled;
1173dd4544f0SRafał Miłecki }
1174dd4544f0SRafał Miłecki 
1175dd4544f0SRafał Miłecki /**************************************************
1176dd4544f0SRafał Miłecki  * net_device_ops
1177dd4544f0SRafał Miłecki  **************************************************/
1178dd4544f0SRafał Miłecki 
1179dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1180dd4544f0SRafał Miłecki {
1181dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1182dd4544f0SRafał Miłecki 	int err = 0;
1183dd4544f0SRafał Miłecki 
1184dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
118574b6f291SFelix Fietkau 
118674b6f291SFelix Fietkau 	err = bgmac_dma_init(bgmac);
118774b6f291SFelix Fietkau 	if (err)
118874b6f291SFelix Fietkau 		return err;
118974b6f291SFelix Fietkau 
1190dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
119174b6f291SFelix Fietkau 	bgmac_chip_init(bgmac);
1192dd4544f0SRafał Miłecki 
1193f6a95a24SJon Mason 	err = request_irq(bgmac->irq, bgmac_interrupt, IRQF_SHARED,
1194d72e7c21SFlorian Fainelli 			  net_dev->name, net_dev);
1195dd4544f0SRafał Miłecki 	if (err < 0) {
1196d00a8281SJon Mason 		dev_err(bgmac->dev, "IRQ request error: %d!\n", err);
119774b6f291SFelix Fietkau 		bgmac_dma_cleanup(bgmac);
119874b6f291SFelix Fietkau 		return err;
1199dd4544f0SRafał Miłecki 	}
1200dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1201dd4544f0SRafał Miłecki 
1202b21fcb25SPhilippe Reynes 	phy_start(net_dev->phydev);
12034e34da4dSRafał Miłecki 
1204c3897f2aSFlorian Fainelli 	netif_start_queue(net_dev);
1205c3897f2aSFlorian Fainelli 
120674b6f291SFelix Fietkau 	return 0;
1207dd4544f0SRafał Miłecki }
1208dd4544f0SRafał Miłecki 
1209dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1210dd4544f0SRafał Miłecki {
1211dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1212dd4544f0SRafał Miłecki 
1213dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1214dd4544f0SRafał Miłecki 
1215b21fcb25SPhilippe Reynes 	phy_stop(net_dev->phydev);
12164e34da4dSRafał Miłecki 
1217dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1218dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1219f6a95a24SJon Mason 	free_irq(bgmac->irq, net_dev);
1220dd4544f0SRafał Miłecki 
1221dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
122274b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
1223dd4544f0SRafał Miłecki 
1224dd4544f0SRafał Miłecki 	return 0;
1225dd4544f0SRafał Miłecki }
1226dd4544f0SRafał Miłecki 
1227dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1228dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1229dd4544f0SRafał Miłecki {
1230dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1231dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1232dd4544f0SRafał Miłecki 
1233dd4544f0SRafał Miłecki 	/* No QOS support yet */
1234dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1235dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1236dd4544f0SRafał Miłecki }
1237dd4544f0SRafał Miłecki 
12384e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
12394e209001SHauke Mehrtens {
12404e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
1241fa42245dSHari Vyas 	struct sockaddr *sa = addr;
12424e209001SHauke Mehrtens 	int ret;
12434e209001SHauke Mehrtens 
12444e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
12454e209001SHauke Mehrtens 	if (ret < 0)
12464e209001SHauke Mehrtens 		return ret;
1247fa42245dSHari Vyas 
1248fa42245dSHari Vyas 	ether_addr_copy(net_dev->dev_addr, sa->sa_data);
1249fa42245dSHari Vyas 	bgmac_write_mac_address(bgmac, net_dev->dev_addr);
1250fa42245dSHari Vyas 
12514e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
12524e209001SHauke Mehrtens 	return 0;
12534e209001SHauke Mehrtens }
12544e209001SHauke Mehrtens 
1255dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1256dd4544f0SRafał Miłecki {
1257dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
125869c58852SHauke Mehrtens 		return -EINVAL;
125969c58852SHauke Mehrtens 
1260b21fcb25SPhilippe Reynes 	return phy_mii_ioctl(net_dev->phydev, ifr, cmd);
1261dd4544f0SRafał Miłecki }
1262dd4544f0SRafał Miłecki 
1263dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1264dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1265dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1266dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1267c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
12684e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1269522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1270dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1271dd4544f0SRafał Miłecki };
1272dd4544f0SRafał Miłecki 
1273dd4544f0SRafał Miłecki /**************************************************
1274dd4544f0SRafał Miłecki  * ethtool_ops
1275dd4544f0SRafał Miłecki  **************************************************/
1276dd4544f0SRafał Miłecki 
1277f6613d4fSFlorian Fainelli struct bgmac_stat {
1278f6613d4fSFlorian Fainelli 	u8 size;
1279f6613d4fSFlorian Fainelli 	u32 offset;
1280f6613d4fSFlorian Fainelli 	const char *name;
1281f6613d4fSFlorian Fainelli };
1282f6613d4fSFlorian Fainelli 
1283f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = {
1284f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" },
1285f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_GOOD_PKTS, "tx_good" },
1286f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_OCTETS, "tx_octets" },
1287f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PKTS, "tx_pkts" },
1288f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" },
1289f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" },
1290f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_64, "tx_64" },
1291f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" },
1292f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" },
1293f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" },
1294f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" },
1295f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" },
1296f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" },
1297f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" },
1298f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" },
1299f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" },
1300f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" },
1301f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" },
1302f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" },
1303f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNDERRUNS, "tx_underruns" },
1304f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" },
1305f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" },
1306f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" },
1307f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" },
1308f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_LATE_COLS, "tx_late_cols" },
1309f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_DEFERED, "tx_defered" },
1310f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" },
1311f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" },
1312f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_UNI_PKTS, "tx_unicast" },
1313f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q0_PKTS, "tx_q0" },
1314f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" },
1315f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q1_PKTS, "tx_q1" },
1316f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" },
1317f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q2_PKTS, "tx_q2" },
1318f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" },
1319f6613d4fSFlorian Fainelli 	{ 4, BGMAC_TX_Q3_PKTS, "tx_q3" },
1320f6613d4fSFlorian Fainelli 	{ 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" },
1321f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" },
1322f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_GOOD_PKTS, "rx_good" },
1323f6613d4fSFlorian Fainelli 	{ 8, BGMAC_RX_OCTETS, "rx_octets" },
1324f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PKTS, "rx_pkts" },
1325f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" },
1326f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" },
1327f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_64, "rx_64" },
1328f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" },
1329f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" },
1330f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" },
1331f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" },
1332f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" },
1333f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" },
1334f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" },
1335f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" },
1336f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" },
1337f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" },
1338f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" },
1339f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" },
1340f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_MISSED_PKTS, "rx_missed" },
1341f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" },
1342f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNDERSIZE, "rx_undersize" },
1343f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_CRC_ERRS, "rx_crc" },
1344f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_ALIGN_ERRS, "rx_align" },
1345f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" },
1346f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" },
1347f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" },
1348f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_SACHANGES, "rx_sa_changes" },
1349f6613d4fSFlorian Fainelli 	{ 4, BGMAC_RX_UNI_PKTS, "rx_unicast" },
1350f6613d4fSFlorian Fainelli };
1351f6613d4fSFlorian Fainelli 
1352f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN	ARRAY_SIZE(bgmac_get_strings_stats)
1353f6613d4fSFlorian Fainelli 
1354f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set)
1355f6613d4fSFlorian Fainelli {
1356f6613d4fSFlorian Fainelli 	switch (string_set) {
1357f6613d4fSFlorian Fainelli 	case ETH_SS_STATS:
1358f6613d4fSFlorian Fainelli 		return BGMAC_STATS_LEN;
1359f6613d4fSFlorian Fainelli 	}
1360f6613d4fSFlorian Fainelli 
1361f6613d4fSFlorian Fainelli 	return -EOPNOTSUPP;
1362f6613d4fSFlorian Fainelli }
1363f6613d4fSFlorian Fainelli 
1364f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset,
1365f6613d4fSFlorian Fainelli 			      u8 *data)
1366f6613d4fSFlorian Fainelli {
1367f6613d4fSFlorian Fainelli 	int i;
1368f6613d4fSFlorian Fainelli 
1369f6613d4fSFlorian Fainelli 	if (stringset != ETH_SS_STATS)
1370f6613d4fSFlorian Fainelli 		return;
1371f6613d4fSFlorian Fainelli 
1372f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++)
1373f6613d4fSFlorian Fainelli 		strlcpy(data + i * ETH_GSTRING_LEN,
1374f6613d4fSFlorian Fainelli 			bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN);
1375f6613d4fSFlorian Fainelli }
1376f6613d4fSFlorian Fainelli 
1377f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev,
1378f6613d4fSFlorian Fainelli 				    struct ethtool_stats *ss, uint64_t *data)
1379f6613d4fSFlorian Fainelli {
1380f6613d4fSFlorian Fainelli 	struct bgmac *bgmac = netdev_priv(dev);
1381f6613d4fSFlorian Fainelli 	const struct bgmac_stat *s;
1382f6613d4fSFlorian Fainelli 	unsigned int i;
1383f6613d4fSFlorian Fainelli 	u64 val;
1384f6613d4fSFlorian Fainelli 
1385f6613d4fSFlorian Fainelli 	if (!netif_running(dev))
1386f6613d4fSFlorian Fainelli 		return;
1387f6613d4fSFlorian Fainelli 
1388f6613d4fSFlorian Fainelli 	for (i = 0; i < BGMAC_STATS_LEN; i++) {
1389f6613d4fSFlorian Fainelli 		s = &bgmac_get_strings_stats[i];
1390f6613d4fSFlorian Fainelli 		val = 0;
1391f6613d4fSFlorian Fainelli 		if (s->size == 8)
1392f6613d4fSFlorian Fainelli 			val = (u64)bgmac_read(bgmac, s->offset + 4) << 32;
1393f6613d4fSFlorian Fainelli 		val |= bgmac_read(bgmac, s->offset);
1394f6613d4fSFlorian Fainelli 		data[i] = val;
1395f6613d4fSFlorian Fainelli 	}
1396f6613d4fSFlorian Fainelli }
1397f6613d4fSFlorian Fainelli 
1398dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1399dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1400dd4544f0SRafał Miłecki {
1401dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1402f6a95a24SJon Mason 	strlcpy(info->bus_info, "AXI", sizeof(info->bus_info));
1403dd4544f0SRafał Miłecki }
1404dd4544f0SRafał Miłecki 
1405dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1406f6613d4fSFlorian Fainelli 	.get_strings		= bgmac_get_strings,
1407f6613d4fSFlorian Fainelli 	.get_sset_count		= bgmac_get_sset_count,
1408f6613d4fSFlorian Fainelli 	.get_ethtool_stats	= bgmac_get_ethtool_stats,
1409dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1410904632a2SPhilippe Reynes 	.get_link_ksettings     = phy_ethtool_get_link_ksettings,
1411904632a2SPhilippe Reynes 	.set_link_ksettings     = phy_ethtool_set_link_ksettings,
1412dd4544f0SRafał Miłecki };
1413dd4544f0SRafał Miłecki 
1414dd4544f0SRafał Miłecki /**************************************************
141511e5e76eSRafał Miłecki  * MII
141611e5e76eSRafał Miłecki  **************************************************/
141711e5e76eSRafał Miłecki 
14181676aba5SJon Mason void bgmac_adjust_link(struct net_device *net_dev)
14195824d2d1SRafał Miłecki {
14205824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1421b21fcb25SPhilippe Reynes 	struct phy_device *phy_dev = net_dev->phydev;
14225824d2d1SRafał Miłecki 	bool update = false;
14235824d2d1SRafał Miłecki 
14245824d2d1SRafał Miłecki 	if (phy_dev->link) {
14255824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
14265824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
14275824d2d1SRafał Miłecki 			update = true;
14285824d2d1SRafał Miłecki 		}
14295824d2d1SRafał Miłecki 
14305824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
14315824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
14325824d2d1SRafał Miłecki 			update = true;
14335824d2d1SRafał Miłecki 		}
14345824d2d1SRafał Miłecki 	}
14355824d2d1SRafał Miłecki 
14365824d2d1SRafał Miłecki 	if (update) {
14375824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
14385824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
14395824d2d1SRafał Miłecki 	}
14405824d2d1SRafał Miłecki }
14411676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_adjust_link);
14425824d2d1SRafał Miłecki 
14431676aba5SJon Mason int bgmac_phy_connect_direct(struct bgmac *bgmac)
1444c25b23b8SRafał Miłecki {
1445c25b23b8SRafał Miłecki 	struct fixed_phy_status fphy_status = {
1446c25b23b8SRafał Miłecki 		.link = 1,
1447c25b23b8SRafał Miłecki 		.speed = SPEED_1000,
1448c25b23b8SRafał Miłecki 		.duplex = DUPLEX_FULL,
1449c25b23b8SRafał Miłecki 	};
1450c25b23b8SRafał Miłecki 	struct phy_device *phy_dev;
1451c25b23b8SRafał Miłecki 	int err;
1452c25b23b8SRafał Miłecki 
14534db78d31SFabio Estevam 	phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL);
1454c25b23b8SRafał Miłecki 	if (!phy_dev || IS_ERR(phy_dev)) {
1455d00a8281SJon Mason 		dev_err(bgmac->dev, "Failed to register fixed PHY device\n");
1456c25b23b8SRafał Miłecki 		return -ENODEV;
1457c25b23b8SRafał Miłecki 	}
1458c25b23b8SRafał Miłecki 
1459c25b23b8SRafał Miłecki 	err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link,
1460c25b23b8SRafał Miłecki 				 PHY_INTERFACE_MODE_MII);
1461c25b23b8SRafał Miłecki 	if (err) {
1462d00a8281SJon Mason 		dev_err(bgmac->dev, "Connecting PHY failed\n");
1463c25b23b8SRafał Miłecki 		return err;
1464c25b23b8SRafał Miłecki 	}
1465c25b23b8SRafał Miłecki 
1466c25b23b8SRafał Miłecki 	return err;
1467c25b23b8SRafał Miłecki }
14681676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_phy_connect_direct);
146911e5e76eSRafał Miłecki 
147034a5102cSRafał Miłecki struct bgmac *bgmac_alloc(struct device *dev)
1471dd4544f0SRafał Miłecki {
1472dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1473dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1474dd4544f0SRafał Miłecki 
1475dd4544f0SRafał Miłecki 	/* Allocation and references */
147634a5102cSRafał Miłecki 	net_dev = devm_alloc_etherdev(dev, sizeof(*bgmac));
1477dd4544f0SRafał Miłecki 	if (!net_dev)
147834a5102cSRafał Miłecki 		return NULL;
1479f6a95a24SJon Mason 
1480dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
14817ad24ea4SWilfried Klaebe 	net_dev->ethtool_ops = &bgmac_ethtool_ops;
148234a5102cSRafał Miłecki 
1483dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
148434a5102cSRafał Miłecki 	bgmac->dev = dev;
1485dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
148634a5102cSRafał Miłecki 
148734a5102cSRafał Miłecki 	return bgmac;
148834a5102cSRafał Miłecki }
148934a5102cSRafał Miłecki EXPORT_SYMBOL_GPL(bgmac_alloc);
149034a5102cSRafał Miłecki 
149134a5102cSRafał Miłecki int bgmac_enet_probe(struct bgmac *bgmac)
149234a5102cSRafał Miłecki {
149334a5102cSRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
149434a5102cSRafał Miłecki 	int err;
149534a5102cSRafał Miłecki 
149634322615SFlorian Fainelli 	bgmac_chip_intrs_off(bgmac);
149734322615SFlorian Fainelli 
1498f6a95a24SJon Mason 	net_dev->irq = bgmac->irq;
1499f6a95a24SJon Mason 	SET_NETDEV_DEV(net_dev, bgmac->dev);
1500f3537b34SJoey Zhong 	dev_set_drvdata(bgmac->dev, bgmac);
1501dd4544f0SRafał Miłecki 
15026850f8b5STobias Klauser 	if (!is_valid_ether_addr(net_dev->dev_addr)) {
1503f6a95a24SJon Mason 		dev_err(bgmac->dev, "Invalid MAC addr: %pM\n",
15046850f8b5STobias Klauser 			net_dev->dev_addr);
15056850f8b5STobias Klauser 		eth_hw_addr_random(net_dev);
1506f6a95a24SJon Mason 		dev_warn(bgmac->dev, "Using random MAC: %pM\n",
15076850f8b5STobias Klauser 			 net_dev->dev_addr);
1508f6a95a24SJon Mason 	}
1509dd4544f0SRafał Miłecki 
1510f6a95a24SJon Mason 	/* This (reset &) enable is not preset in specs or reference driver but
1511f6a95a24SJon Mason 	 * Broadcom does it in arch PCI code when enabling fake PCI device.
1512f6a95a24SJon Mason 	 */
1513f6a95a24SJon Mason 	bgmac_clk_enable(bgmac, 0);
1514dd4544f0SRafał Miłecki 
15151cb94db3SRafał Miłecki 	/* This seems to be fixing IRQ by assigning OOB #6 to the core */
1516a163bdb0SAbhishek Shah 	if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) {
15171cb94db3SRafał Miłecki 		if (bgmac->feature_flags & BGMAC_FEAT_IRQ_ID_OOB_6)
15181cb94db3SRafał Miłecki 			bgmac_idm_write(bgmac, BCMA_OOB_SEL_OUT_A30, 0x86);
1519a163bdb0SAbhishek Shah 	}
15201cb94db3SRafał Miłecki 
1521dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1522dd4544f0SRafał Miłecki 
1523dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1524dd4544f0SRafał Miłecki 	if (err) {
1525d00a8281SJon Mason 		dev_err(bgmac->dev, "Unable to alloc memory for DMA\n");
152634a5102cSRafał Miłecki 		goto err_out;
1527dd4544f0SRafał Miłecki 	}
1528dd4544f0SRafał Miłecki 
1529dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1530edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1531dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1532dd4544f0SRafał Miłecki 
15336216642fSHauke Mehrtens 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
15346216642fSHauke Mehrtens 
153555954f3bSJon Mason 	err = bgmac_phy_connect(bgmac);
153611e5e76eSRafał Miłecki 	if (err) {
1537d00a8281SJon Mason 		dev_err(bgmac->dev, "Cannot connect to phy\n");
1538f6a95a24SJon Mason 		goto err_dma_free;
153911e5e76eSRafał Miłecki 	}
154011e5e76eSRafał Miłecki 
15419cde9450SFelix Fietkau 	net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM;
15429cde9450SFelix Fietkau 	net_dev->hw_features = net_dev->features;
15439cde9450SFelix Fietkau 	net_dev->vlan_features = net_dev->features;
15449cde9450SFelix Fietkau 
1545dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1546dd4544f0SRafał Miłecki 	if (err) {
1547d00a8281SJon Mason 		dev_err(bgmac->dev, "Cannot register net device\n");
154855954f3bSJon Mason 		goto err_phy_disconnect;
1549dd4544f0SRafał Miłecki 	}
1550dd4544f0SRafał Miłecki 
1551dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1552dd4544f0SRafał Miłecki 
1553dd4544f0SRafał Miłecki 	return 0;
1554dd4544f0SRafał Miłecki 
155555954f3bSJon Mason err_phy_disconnect:
155655954f3bSJon Mason 	phy_disconnect(net_dev->phydev);
1557dd4544f0SRafał Miłecki err_dma_free:
1558dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
155934a5102cSRafał Miłecki err_out:
1560dd4544f0SRafał Miłecki 
1561dd4544f0SRafał Miłecki 	return err;
1562dd4544f0SRafał Miłecki }
1563f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_probe);
1564dd4544f0SRafał Miłecki 
1565f6a95a24SJon Mason void bgmac_enet_remove(struct bgmac *bgmac)
1566dd4544f0SRafał Miłecki {
1567dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
156855954f3bSJon Mason 	phy_disconnect(bgmac->net_dev->phydev);
15696216642fSHauke Mehrtens 	netif_napi_del(&bgmac->napi);
1570dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1571dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1572dd4544f0SRafał Miłecki }
1573f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_remove);
1574dd4544f0SRafał Miłecki 
1575f3537b34SJoey Zhong int bgmac_enet_suspend(struct bgmac *bgmac)
1576f3537b34SJoey Zhong {
1577f3537b34SJoey Zhong 	if (!netif_running(bgmac->net_dev))
1578f3537b34SJoey Zhong 		return 0;
1579f3537b34SJoey Zhong 
1580f3537b34SJoey Zhong 	phy_stop(bgmac->net_dev->phydev);
1581f3537b34SJoey Zhong 
1582f3537b34SJoey Zhong 	netif_stop_queue(bgmac->net_dev);
1583f3537b34SJoey Zhong 
1584f3537b34SJoey Zhong 	napi_disable(&bgmac->napi);
1585f3537b34SJoey Zhong 
1586f3537b34SJoey Zhong 	netif_tx_lock(bgmac->net_dev);
1587f3537b34SJoey Zhong 	netif_device_detach(bgmac->net_dev);
1588f3537b34SJoey Zhong 	netif_tx_unlock(bgmac->net_dev);
1589f3537b34SJoey Zhong 
1590f3537b34SJoey Zhong 	bgmac_chip_intrs_off(bgmac);
1591f3537b34SJoey Zhong 	bgmac_chip_reset(bgmac);
1592f3537b34SJoey Zhong 	bgmac_dma_cleanup(bgmac);
1593f3537b34SJoey Zhong 
1594f3537b34SJoey Zhong 	return 0;
1595f3537b34SJoey Zhong }
1596f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_suspend);
1597f3537b34SJoey Zhong 
1598f3537b34SJoey Zhong int bgmac_enet_resume(struct bgmac *bgmac)
1599f3537b34SJoey Zhong {
1600f3537b34SJoey Zhong 	int rc;
1601f3537b34SJoey Zhong 
1602f3537b34SJoey Zhong 	if (!netif_running(bgmac->net_dev))
1603f3537b34SJoey Zhong 		return 0;
1604f3537b34SJoey Zhong 
1605f3537b34SJoey Zhong 	rc = bgmac_dma_init(bgmac);
1606f3537b34SJoey Zhong 	if (rc)
1607f3537b34SJoey Zhong 		return rc;
1608f3537b34SJoey Zhong 
1609f3537b34SJoey Zhong 	bgmac_chip_init(bgmac);
1610f3537b34SJoey Zhong 
1611f3537b34SJoey Zhong 	napi_enable(&bgmac->napi);
1612f3537b34SJoey Zhong 
1613f3537b34SJoey Zhong 	netif_tx_lock(bgmac->net_dev);
1614f3537b34SJoey Zhong 	netif_device_attach(bgmac->net_dev);
1615f3537b34SJoey Zhong 	netif_tx_unlock(bgmac->net_dev);
1616f3537b34SJoey Zhong 
1617f3537b34SJoey Zhong 	netif_start_queue(bgmac->net_dev);
1618f3537b34SJoey Zhong 
1619f3537b34SJoey Zhong 	phy_start(bgmac->net_dev->phydev);
1620f3537b34SJoey Zhong 
1621f3537b34SJoey Zhong 	return 0;
1622f3537b34SJoey Zhong }
1623f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_resume);
1624f3537b34SJoey Zhong 
1625dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1626dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1627