1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9dd4544f0SRafał Miłecki #include "bgmac.h" 10dd4544f0SRafał Miłecki 11dd4544f0SRafał Miłecki #include <linux/kernel.h> 12dd4544f0SRafał Miłecki #include <linux/module.h> 13dd4544f0SRafał Miłecki #include <linux/delay.h> 14dd4544f0SRafał Miłecki #include <linux/etherdevice.h> 15dd4544f0SRafał Miłecki #include <linux/mii.h> 1611e5e76eSRafał Miłecki #include <linux/phy.h> 17dd4544f0SRafał Miłecki #include <linux/interrupt.h> 18dd4544f0SRafał Miłecki #include <linux/dma-mapping.h> 19edb15d83SRalf Baechle #include <bcm47xx_nvram.h> 20dd4544f0SRafał Miłecki 21dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = { 22dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 23dd4544f0SRafał Miłecki BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS), 24dd4544f0SRafał Miłecki BCMA_CORETABLE_END 25dd4544f0SRafał Miłecki }; 26dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl); 27dd4544f0SRafał Miłecki 28dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask, 29dd4544f0SRafał Miłecki u32 value, int timeout) 30dd4544f0SRafał Miłecki { 31dd4544f0SRafał Miłecki u32 val; 32dd4544f0SRafał Miłecki int i; 33dd4544f0SRafał Miłecki 34dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 35dd4544f0SRafał Miłecki val = bcma_read32(core, reg); 36dd4544f0SRafał Miłecki if ((val & mask) == value) 37dd4544f0SRafał Miłecki return true; 38dd4544f0SRafał Miłecki udelay(10); 39dd4544f0SRafał Miłecki } 40dd4544f0SRafał Miłecki pr_err("Timeout waiting for reg 0x%X\n", reg); 41dd4544f0SRafał Miłecki return false; 42dd4544f0SRafał Miłecki } 43dd4544f0SRafał Miłecki 44dd4544f0SRafał Miłecki /************************************************** 45dd4544f0SRafał Miłecki * DMA 46dd4544f0SRafał Miłecki **************************************************/ 47dd4544f0SRafał Miłecki 48dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 49dd4544f0SRafał Miłecki { 50dd4544f0SRafał Miłecki u32 val; 51dd4544f0SRafał Miłecki int i; 52dd4544f0SRafał Miłecki 53dd4544f0SRafał Miłecki if (!ring->mmio_base) 54dd4544f0SRafał Miłecki return; 55dd4544f0SRafał Miłecki 56dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 57dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 58dd4544f0SRafał Miłecki * implement whole loop here. 59dd4544f0SRafał Miłecki */ 60dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 61dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 62dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 63dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 64dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 65dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 66dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 67dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 68dd4544f0SRafał Miłecki i = 0; 69dd4544f0SRafał Miłecki break; 70dd4544f0SRafał Miłecki } 71dd4544f0SRafał Miłecki udelay(10); 72dd4544f0SRafał Miłecki } 73dd4544f0SRafał Miłecki if (i) 74dd4544f0SRafał Miłecki bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 75dd4544f0SRafał Miłecki ring->mmio_base, val); 76dd4544f0SRafał Miłecki 77dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 78dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 79dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 80dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 81dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 82dd4544f0SRafał Miłecki 10000)) { 83dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 84dd4544f0SRafał Miłecki ring->mmio_base); 85dd4544f0SRafał Miłecki udelay(300); 86dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 87dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 88dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n", 89dd4544f0SRafał Miłecki ring->mmio_base); 90dd4544f0SRafał Miłecki } 91dd4544f0SRafał Miłecki } 92dd4544f0SRafał Miłecki 93dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 94dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 95dd4544f0SRafał Miłecki { 96dd4544f0SRafał Miłecki u32 ctl; 97dd4544f0SRafał Miłecki 98dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 99dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 100dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 101dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 102dd4544f0SRafał Miłecki } 103dd4544f0SRafał Miłecki 104dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 105dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 106dd4544f0SRafał Miłecki struct sk_buff *skb) 107dd4544f0SRafał Miłecki { 108dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 109dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 110dd4544f0SRafał Miłecki struct bgmac_dma_desc *dma_desc; 111dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 112dd4544f0SRafał Miłecki u32 ctl0, ctl1; 113dd4544f0SRafał Miłecki int free_slots; 114dd4544f0SRafał Miłecki 115dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 116dd4544f0SRafał Miłecki bgmac_err(bgmac, "Too long skb (%d)\n", skb->len); 117dd4544f0SRafał Miłecki goto err_stop_drop; 118dd4544f0SRafał Miłecki } 119dd4544f0SRafał Miłecki 120dd4544f0SRafał Miłecki if (ring->start <= ring->end) 121dd4544f0SRafał Miłecki free_slots = ring->start - ring->end + BGMAC_TX_RING_SLOTS; 122dd4544f0SRafał Miłecki else 123dd4544f0SRafał Miłecki free_slots = ring->start - ring->end; 124dd4544f0SRafał Miłecki if (free_slots == 1) { 125dd4544f0SRafał Miłecki bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n"); 126dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 127dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 128dd4544f0SRafał Miłecki } 129dd4544f0SRafał Miłecki 130dd4544f0SRafał Miłecki slot = &ring->slots[ring->end]; 131dd4544f0SRafał Miłecki slot->skb = skb; 132dd4544f0SRafał Miłecki slot->dma_addr = dma_map_single(dma_dev, skb->data, skb->len, 133dd4544f0SRafał Miłecki DMA_TO_DEVICE); 134dd4544f0SRafał Miłecki if (dma_mapping_error(dma_dev, slot->dma_addr)) { 135dd4544f0SRafał Miłecki bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n", 136dd4544f0SRafał Miłecki ring->mmio_base); 137dd4544f0SRafał Miłecki goto err_stop_drop; 138dd4544f0SRafał Miłecki } 139dd4544f0SRafał Miłecki 140dd4544f0SRafał Miłecki ctl0 = BGMAC_DESC_CTL0_IOC | BGMAC_DESC_CTL0_SOF | BGMAC_DESC_CTL0_EOF; 141dd4544f0SRafał Miłecki if (ring->end == ring->num_slots - 1) 142dd4544f0SRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 143dd4544f0SRafał Miłecki ctl1 = skb->len & BGMAC_DESC_CTL1_LEN; 144dd4544f0SRafał Miłecki 145dd4544f0SRafał Miłecki dma_desc = ring->cpu_base; 146dd4544f0SRafał Miłecki dma_desc += ring->end; 147dd4544f0SRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 148dd4544f0SRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 149dd4544f0SRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 150dd4544f0SRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 151dd4544f0SRafał Miłecki 15249a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 15349a467b4SHauke Mehrtens 154dd4544f0SRafał Miłecki wmb(); 155dd4544f0SRafał Miłecki 156dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 157dd4544f0SRafał Miłecki * slot it should *not* read. 158dd4544f0SRafał Miłecki */ 159dd4544f0SRafał Miłecki if (++ring->end >= BGMAC_TX_RING_SLOTS) 160dd4544f0SRafał Miłecki ring->end = 0; 161dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 1629900303eSRafał Miłecki ring->index_base + 163dd4544f0SRafał Miłecki ring->end * sizeof(struct bgmac_dma_desc)); 164dd4544f0SRafał Miłecki 165dd4544f0SRafał Miłecki /* Always keep one slot free to allow detecting bugged calls. */ 166dd4544f0SRafał Miłecki if (--free_slots == 1) 167dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 168dd4544f0SRafał Miłecki 169dd4544f0SRafał Miłecki return NETDEV_TX_OK; 170dd4544f0SRafał Miłecki 171dd4544f0SRafał Miłecki err_stop_drop: 172dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 173dd4544f0SRafał Miłecki dev_kfree_skb(skb); 174dd4544f0SRafał Miłecki return NETDEV_TX_OK; 175dd4544f0SRafał Miłecki } 176dd4544f0SRafał Miłecki 177dd4544f0SRafał Miłecki /* Free transmitted packets */ 178dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 179dd4544f0SRafał Miłecki { 180dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 181dd4544f0SRafał Miłecki int empty_slot; 182dd4544f0SRafał Miłecki bool freed = false; 18349a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 184dd4544f0SRafał Miłecki 185dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 186dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 187dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 1889900303eSRafał Miłecki empty_slot -= ring->index_base; 1899900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 190dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 191dd4544f0SRafał Miłecki 192dd4544f0SRafał Miłecki while (ring->start != empty_slot) { 193dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 194dd4544f0SRafał Miłecki 195dd4544f0SRafał Miłecki if (slot->skb) { 196dd4544f0SRafał Miłecki /* Unmap no longer used buffer */ 197dd4544f0SRafał Miłecki dma_unmap_single(dma_dev, slot->dma_addr, 198dd4544f0SRafał Miłecki slot->skb->len, DMA_TO_DEVICE); 199dd4544f0SRafał Miłecki slot->dma_addr = 0; 200dd4544f0SRafał Miłecki 20149a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 20249a467b4SHauke Mehrtens pkts_compl++; 20349a467b4SHauke Mehrtens 204dd4544f0SRafał Miłecki /* Free memory! :) */ 205dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 206dd4544f0SRafał Miłecki slot->skb = NULL; 207dd4544f0SRafał Miłecki } else { 208dd4544f0SRafał Miłecki bgmac_err(bgmac, "Hardware reported transmission for empty TX ring slot %d! End of ring: %d\n", 209dd4544f0SRafał Miłecki ring->start, ring->end); 210dd4544f0SRafał Miłecki } 211dd4544f0SRafał Miłecki 212dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_TX_RING_SLOTS) 213dd4544f0SRafał Miłecki ring->start = 0; 214dd4544f0SRafał Miłecki freed = true; 215dd4544f0SRafał Miłecki } 216dd4544f0SRafał Miłecki 21749a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 21849a467b4SHauke Mehrtens 219dd4544f0SRafał Miłecki if (freed && netif_queue_stopped(bgmac->net_dev)) 220dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 221dd4544f0SRafał Miłecki } 222dd4544f0SRafał Miłecki 223dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 224dd4544f0SRafał Miłecki { 225dd4544f0SRafał Miłecki if (!ring->mmio_base) 226dd4544f0SRafał Miłecki return; 227dd4544f0SRafał Miłecki 228dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 229dd4544f0SRafał Miłecki if (!bgmac_wait_value(bgmac->core, 230dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 231dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 232dd4544f0SRafał Miłecki 10000)) 233dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n", 234dd4544f0SRafał Miłecki ring->mmio_base); 235dd4544f0SRafał Miłecki } 236dd4544f0SRafał Miłecki 237dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 238dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 239dd4544f0SRafał Miłecki { 240dd4544f0SRafał Miłecki u32 ctl; 241dd4544f0SRafał Miłecki 242dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 243dd4544f0SRafał Miłecki ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 244dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 245dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 246dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 247dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 248dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 249dd4544f0SRafał Miłecki } 250dd4544f0SRafał Miłecki 251dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 252dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 253dd4544f0SRafał Miłecki { 254dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 255b757a62eSNathan Hintz struct sk_buff *skb; 256b757a62eSNathan Hintz dma_addr_t dma_addr; 257dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 258dd4544f0SRafał Miłecki 259dd4544f0SRafał Miłecki /* Alloc skb */ 260b757a62eSNathan Hintz skb = netdev_alloc_skb(bgmac->net_dev, BGMAC_RX_BUF_SIZE); 261b757a62eSNathan Hintz if (!skb) 262dd4544f0SRafał Miłecki return -ENOMEM; 263dd4544f0SRafał Miłecki 264dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 265b757a62eSNathan Hintz rx = (struct bgmac_rx_header *)skb->data; 266dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 267dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 268dd4544f0SRafał Miłecki 269dd4544f0SRafał Miłecki /* Map skb for the DMA */ 270b757a62eSNathan Hintz dma_addr = dma_map_single(dma_dev, skb->data, 271dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 272b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 273dd4544f0SRafał Miłecki bgmac_err(bgmac, "DMA mapping error\n"); 274b757a62eSNathan Hintz dev_kfree_skb(skb); 275dd4544f0SRafał Miłecki return -ENOMEM; 276dd4544f0SRafał Miłecki } 277b757a62eSNathan Hintz 278b757a62eSNathan Hintz /* Update the slot */ 279b757a62eSNathan Hintz slot->skb = skb; 280b757a62eSNathan Hintz slot->dma_addr = dma_addr; 281b757a62eSNathan Hintz 282dd4544f0SRafał Miłecki if (slot->dma_addr & 0xC0000000) 283dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n"); 284dd4544f0SRafał Miłecki 285dd4544f0SRafał Miłecki return 0; 286dd4544f0SRafał Miłecki } 287dd4544f0SRafał Miłecki 288d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 289d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 290d549c76bSRafał Miłecki { 291d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 292d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 293d549c76bSRafał Miłecki 294d549c76bSRafał Miłecki if (desc_idx == ring->num_slots - 1) 295d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 296d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 297d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 298d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 299d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 300d549c76bSRafał Miłecki */ 301d549c76bSRafał Miłecki 302d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 303d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 304d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 305d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 306d549c76bSRafał Miłecki } 307d549c76bSRafał Miłecki 308dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 309dd4544f0SRafał Miłecki int weight) 310dd4544f0SRafał Miłecki { 311dd4544f0SRafał Miłecki u32 end_slot; 312dd4544f0SRafał Miłecki int handled = 0; 313dd4544f0SRafał Miłecki 314dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 315dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 3169900303eSRafał Miłecki end_slot -= ring->index_base; 3179900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 318dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 319dd4544f0SRafał Miłecki 320dd4544f0SRafał Miłecki ring->end = end_slot; 321dd4544f0SRafał Miłecki 322dd4544f0SRafał Miłecki while (ring->start != ring->end) { 323dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 324dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 325dd4544f0SRafał Miłecki struct sk_buff *skb = slot->skb; 326dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 327dd4544f0SRafał Miłecki u16 len, flags; 328dd4544f0SRafał Miłecki 329dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 330dd4544f0SRafał Miłecki dma_sync_single_for_cpu(dma_dev, slot->dma_addr, 331dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 332dd4544f0SRafał Miłecki 333dd4544f0SRafał Miłecki /* Get info from the header */ 334dd4544f0SRafał Miłecki rx = (struct bgmac_rx_header *)skb->data; 335dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 336dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 337dd4544f0SRafał Miłecki 33892b9ccd3SRafał Miłecki do { 33992b9ccd3SRafał Miłecki dma_addr_t old_dma_addr = slot->dma_addr; 34092b9ccd3SRafał Miłecki int err; 34192b9ccd3SRafał Miłecki 342dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 343dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 344dd4544f0SRafał Miłecki bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n", 345dd4544f0SRafał Miłecki ring->start); 34692b9ccd3SRafał Miłecki dma_sync_single_for_device(dma_dev, 34792b9ccd3SRafał Miłecki slot->dma_addr, 34892b9ccd3SRafał Miłecki BGMAC_RX_BUF_SIZE, 34992b9ccd3SRafał Miłecki DMA_FROM_DEVICE); 35092b9ccd3SRafał Miłecki break; 35192b9ccd3SRafał Miłecki } 35292b9ccd3SRafał Miłecki 35302e71127SHauke Mehrtens /* Omit CRC. */ 35402e71127SHauke Mehrtens len -= ETH_FCS_LEN; 35502e71127SHauke Mehrtens 35692b9ccd3SRafał Miłecki /* Prepare new skb as replacement */ 35792b9ccd3SRafał Miłecki err = bgmac_dma_rx_skb_for_slot(bgmac, slot); 35892b9ccd3SRafał Miłecki if (err) { 359dd4544f0SRafał Miłecki /* Poison the old skb */ 360dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 361dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 362dd4544f0SRafał Miłecki 36392b9ccd3SRafał Miłecki dma_sync_single_for_device(dma_dev, 36492b9ccd3SRafał Miłecki slot->dma_addr, 36592b9ccd3SRafał Miłecki BGMAC_RX_BUF_SIZE, 36692b9ccd3SRafał Miłecki DMA_FROM_DEVICE); 36792b9ccd3SRafał Miłecki break; 36892b9ccd3SRafał Miłecki } 36992b9ccd3SRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 37092b9ccd3SRafał Miłecki 37192b9ccd3SRafał Miłecki /* Unmap old skb, we'll pass it to the netfif */ 37292b9ccd3SRafał Miłecki dma_unmap_single(dma_dev, old_dma_addr, 373dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 374dd4544f0SRafał Miłecki 37592b9ccd3SRafał Miłecki skb_put(skb, BGMAC_RX_FRAME_OFFSET + len); 37692b9ccd3SRafał Miłecki skb_pull(skb, BGMAC_RX_FRAME_OFFSET); 37792b9ccd3SRafał Miłecki 37892b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 37992b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 38092b9ccd3SRafał Miłecki netif_receive_skb(skb); 38192b9ccd3SRafał Miłecki handled++; 38292b9ccd3SRafał Miłecki } while (0); 38392b9ccd3SRafał Miłecki 384dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 385dd4544f0SRafał Miłecki ring->start = 0; 386dd4544f0SRafał Miłecki 387dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 388dd4544f0SRafał Miłecki break; 389dd4544f0SRafał Miłecki } 390dd4544f0SRafał Miłecki 391dd4544f0SRafał Miłecki return handled; 392dd4544f0SRafał Miłecki } 393dd4544f0SRafał Miłecki 394dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 395dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 396dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 397dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 398dd4544f0SRafał Miłecki { 399dd4544f0SRafał Miłecki switch (ring_type) { 400dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 401dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 402dd4544f0SRafał Miłecki 0xff0); 403dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 404dd4544f0SRafał Miłecki return true; 405dd4544f0SRafał Miłecki break; 406dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 407dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 408dd4544f0SRafał Miłecki 0xff0); 409dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 410dd4544f0SRafał Miłecki return true; 411dd4544f0SRafał Miłecki break; 412dd4544f0SRafał Miłecki } 413dd4544f0SRafał Miłecki return false; 414dd4544f0SRafał Miłecki } 415dd4544f0SRafał Miłecki 416dd4544f0SRafał Miłecki static void bgmac_dma_ring_free(struct bgmac *bgmac, 417dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 418dd4544f0SRafał Miłecki { 419dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 420dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 421dd4544f0SRafał Miłecki int size; 422dd4544f0SRafał Miłecki int i; 423dd4544f0SRafał Miłecki 424dd4544f0SRafał Miłecki for (i = 0; i < ring->num_slots; i++) { 425dd4544f0SRafał Miłecki slot = &ring->slots[i]; 426dd4544f0SRafał Miłecki if (slot->skb) { 427dd4544f0SRafał Miłecki if (slot->dma_addr) 428dd4544f0SRafał Miłecki dma_unmap_single(dma_dev, slot->dma_addr, 429dd4544f0SRafał Miłecki slot->skb->len, DMA_TO_DEVICE); 430dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 431dd4544f0SRafał Miłecki } 432dd4544f0SRafał Miłecki } 433dd4544f0SRafał Miłecki 434dd4544f0SRafał Miłecki if (ring->cpu_base) { 435dd4544f0SRafał Miłecki /* Free ring of descriptors */ 436dd4544f0SRafał Miłecki size = ring->num_slots * sizeof(struct bgmac_dma_desc); 437dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 438dd4544f0SRafał Miłecki ring->dma_base); 439dd4544f0SRafał Miłecki } 440dd4544f0SRafał Miłecki } 441dd4544f0SRafał Miłecki 442dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 443dd4544f0SRafał Miłecki { 444dd4544f0SRafał Miłecki int i; 445dd4544f0SRafał Miłecki 446dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 447dd4544f0SRafał Miłecki bgmac_dma_ring_free(bgmac, &bgmac->tx_ring[i]); 448dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 449dd4544f0SRafał Miłecki bgmac_dma_ring_free(bgmac, &bgmac->rx_ring[i]); 450dd4544f0SRafał Miłecki } 451dd4544f0SRafał Miłecki 452dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 453dd4544f0SRafał Miłecki { 454dd4544f0SRafał Miłecki struct device *dma_dev = bgmac->core->dma_dev; 455dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 456dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 457dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 458dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 459dd4544f0SRafał Miłecki int err; 460dd4544f0SRafał Miłecki int i; 461dd4544f0SRafał Miłecki 462dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 463dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 464dd4544f0SRafał Miłecki 465dd4544f0SRafał Miłecki if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) { 466dd4544f0SRafał Miłecki bgmac_err(bgmac, "Core does not report 64-bit DMA\n"); 467dd4544f0SRafał Miłecki return -ENOTSUPP; 468dd4544f0SRafał Miłecki } 469dd4544f0SRafał Miłecki 470dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 471dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 472dd4544f0SRafał Miłecki ring->num_slots = BGMAC_TX_RING_SLOTS; 473dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 474dd4544f0SRafał Miłecki 475dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 476dd4544f0SRafał Miłecki size = ring->num_slots * sizeof(struct bgmac_dma_desc); 477dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 478dd4544f0SRafał Miłecki &ring->dma_base, 479dd4544f0SRafał Miłecki GFP_KERNEL); 480dd4544f0SRafał Miłecki if (!ring->cpu_base) { 481dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n", 482dd4544f0SRafał Miłecki ring->mmio_base); 483dd4544f0SRafał Miłecki goto err_dma_free; 484dd4544f0SRafał Miłecki } 485dd4544f0SRafał Miłecki if (ring->dma_base & 0xC0000000) 486dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n"); 487dd4544f0SRafał Miłecki 4889900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 4899900303eSRafał Miłecki BGMAC_DMA_RING_TX); 4909900303eSRafał Miłecki if (ring->unaligned) 4919900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 4929900303eSRafał Miłecki else 4939900303eSRafał Miłecki ring->index_base = 0; 4949900303eSRafał Miłecki 495dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 496dd4544f0SRafał Miłecki } 497dd4544f0SRafał Miłecki 498dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 49970a737b7SRafał Miłecki int j; 50070a737b7SRafał Miłecki 501dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 502dd4544f0SRafał Miłecki ring->num_slots = BGMAC_RX_RING_SLOTS; 503dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 504dd4544f0SRafał Miłecki 505dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 506dd4544f0SRafał Miłecki size = ring->num_slots * sizeof(struct bgmac_dma_desc); 507dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 508dd4544f0SRafał Miłecki &ring->dma_base, 509dd4544f0SRafał Miłecki GFP_KERNEL); 510dd4544f0SRafał Miłecki if (!ring->cpu_base) { 511dd4544f0SRafał Miłecki bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n", 512dd4544f0SRafał Miłecki ring->mmio_base); 513dd4544f0SRafał Miłecki err = -ENOMEM; 514dd4544f0SRafał Miłecki goto err_dma_free; 515dd4544f0SRafał Miłecki } 516dd4544f0SRafał Miłecki if (ring->dma_base & 0xC0000000) 517dd4544f0SRafał Miłecki bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n"); 518dd4544f0SRafał Miłecki 5199900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 5209900303eSRafał Miłecki BGMAC_DMA_RING_RX); 5219900303eSRafał Miłecki if (ring->unaligned) 5229900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 5239900303eSRafał Miłecki else 5249900303eSRafał Miłecki ring->index_base = 0; 5259900303eSRafał Miłecki 526dd4544f0SRafał Miłecki /* Alloc RX slots */ 52770a737b7SRafał Miłecki for (j = 0; j < ring->num_slots; j++) { 52870a737b7SRafał Miłecki err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 529dd4544f0SRafał Miłecki if (err) { 530dd4544f0SRafał Miłecki bgmac_err(bgmac, "Can't allocate skb for slot in RX ring\n"); 531dd4544f0SRafał Miłecki goto err_dma_free; 532dd4544f0SRafał Miłecki } 533dd4544f0SRafał Miłecki } 534dd4544f0SRafał Miłecki } 535dd4544f0SRafał Miłecki 536dd4544f0SRafał Miłecki return 0; 537dd4544f0SRafał Miłecki 538dd4544f0SRafał Miłecki err_dma_free: 539dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 540dd4544f0SRafał Miłecki return -ENOMEM; 541dd4544f0SRafał Miłecki } 542dd4544f0SRafał Miłecki 543dd4544f0SRafał Miłecki static void bgmac_dma_init(struct bgmac *bgmac) 544dd4544f0SRafał Miłecki { 545dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 546dd4544f0SRafał Miłecki int i; 547dd4544f0SRafał Miłecki 548dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 549dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 550dd4544f0SRafał Miłecki 5519900303eSRafał Miłecki if (!ring->unaligned) 552dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 553dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 554dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 555dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 556dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 5579900303eSRafał Miłecki if (ring->unaligned) 5589900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 559dd4544f0SRafał Miłecki 560dd4544f0SRafał Miłecki ring->start = 0; 561dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 562dd4544f0SRafał Miłecki } 563dd4544f0SRafał Miłecki 564dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 56570a737b7SRafał Miłecki int j; 56670a737b7SRafał Miłecki 567dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 568dd4544f0SRafał Miłecki 5699900303eSRafał Miłecki if (!ring->unaligned) 570dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 571dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 572dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 573dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 574dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 5759900303eSRafał Miłecki if (ring->unaligned) 5769900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 577dd4544f0SRafał Miłecki 578d549c76bSRafał Miłecki for (j = 0; j < ring->num_slots; j++) 579d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 580dd4544f0SRafał Miłecki 581dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 5829900303eSRafał Miłecki ring->index_base + 583dd4544f0SRafał Miłecki ring->num_slots * sizeof(struct bgmac_dma_desc)); 584dd4544f0SRafał Miłecki 585dd4544f0SRafał Miłecki ring->start = 0; 586dd4544f0SRafał Miłecki ring->end = 0; 587dd4544f0SRafał Miłecki } 588dd4544f0SRafał Miłecki } 589dd4544f0SRafał Miłecki 590dd4544f0SRafał Miłecki /************************************************** 591dd4544f0SRafał Miłecki * PHY ops 592dd4544f0SRafał Miłecki **************************************************/ 593dd4544f0SRafał Miłecki 594217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg) 595dd4544f0SRafał Miłecki { 596dd4544f0SRafał Miłecki struct bcma_device *core; 597dd4544f0SRafał Miłecki u16 phy_access_addr; 598dd4544f0SRafał Miłecki u16 phy_ctl_addr; 599dd4544f0SRafał Miłecki u32 tmp; 600dd4544f0SRafał Miłecki 601dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK); 602dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK); 603dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT); 604dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK); 605dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT); 606dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE); 607dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START); 608dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK); 609dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK); 610dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT); 611dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE); 612dd4544f0SRafał Miłecki 613dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 614dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 615dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 616dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 617dd4544f0SRafał Miłecki } else { 618dd4544f0SRafał Miłecki core = bgmac->core; 619dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 620dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 621dd4544f0SRafał Miłecki } 622dd4544f0SRafał Miłecki 623dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 624dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 625dd4544f0SRafał Miłecki tmp |= phyaddr; 626dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 627dd4544f0SRafał Miłecki 628dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 629dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 630dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 631dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 632dd4544f0SRafał Miłecki 633dd4544f0SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 634dd4544f0SRafał Miłecki bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n", 635dd4544f0SRafał Miłecki phyaddr, reg); 636dd4544f0SRafał Miłecki return 0xffff; 637dd4544f0SRafał Miłecki } 638dd4544f0SRafał Miłecki 639dd4544f0SRafał Miłecki return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK; 640dd4544f0SRafał Miłecki } 641dd4544f0SRafał Miłecki 642dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */ 643217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value) 644dd4544f0SRafał Miłecki { 645dd4544f0SRafał Miłecki struct bcma_device *core; 646dd4544f0SRafał Miłecki u16 phy_access_addr; 647dd4544f0SRafał Miłecki u16 phy_ctl_addr; 648dd4544f0SRafał Miłecki u32 tmp; 649dd4544f0SRafał Miłecki 650dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) { 651dd4544f0SRafał Miłecki core = bgmac->core->bus->drv_gmac_cmn.core; 652dd4544f0SRafał Miłecki phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS; 653dd4544f0SRafał Miłecki phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL; 654dd4544f0SRafał Miłecki } else { 655dd4544f0SRafał Miłecki core = bgmac->core; 656dd4544f0SRafał Miłecki phy_access_addr = BGMAC_PHY_ACCESS; 657dd4544f0SRafał Miłecki phy_ctl_addr = BGMAC_PHY_CNTL; 658dd4544f0SRafał Miłecki } 659dd4544f0SRafał Miłecki 660dd4544f0SRafał Miłecki tmp = bcma_read32(core, phy_ctl_addr); 661dd4544f0SRafał Miłecki tmp &= ~BGMAC_PC_EPA_MASK; 662dd4544f0SRafał Miłecki tmp |= phyaddr; 663dd4544f0SRafał Miłecki bcma_write32(core, phy_ctl_addr, tmp); 664dd4544f0SRafał Miłecki 665dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO); 666dd4544f0SRafał Miłecki if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO) 667dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Error setting MDIO int\n"); 668dd4544f0SRafał Miłecki 669dd4544f0SRafał Miłecki tmp = BGMAC_PA_START; 670dd4544f0SRafał Miłecki tmp |= BGMAC_PA_WRITE; 671dd4544f0SRafał Miłecki tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT; 672dd4544f0SRafał Miłecki tmp |= reg << BGMAC_PA_REG_SHIFT; 673dd4544f0SRafał Miłecki tmp |= value; 674dd4544f0SRafał Miłecki bcma_write32(core, phy_access_addr, tmp); 675dd4544f0SRafał Miłecki 676217a55a3SRafał Miłecki if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) { 677dd4544f0SRafał Miłecki bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n", 678dd4544f0SRafał Miłecki phyaddr, reg); 679217a55a3SRafał Miłecki return -ETIMEDOUT; 680217a55a3SRafał Miłecki } 681217a55a3SRafał Miłecki 682217a55a3SRafał Miłecki return 0; 683dd4544f0SRafał Miłecki } 684dd4544f0SRafał Miłecki 685dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */ 686dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac) 687dd4544f0SRafał Miłecki { 688dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 689dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 690dd4544f0SRafał Miłecki u8 i; 691dd4544f0SRafał Miłecki 692dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5356) { 693dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 694dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x008b); 695dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x15, 0x0100); 696dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 697dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x12, 0x2aaa); 698dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 699dd4544f0SRafał Miłecki } 700dd4544f0SRafał Miłecki } 701dd4544f0SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) || 702dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) || 703dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) { 704dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0); 705dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0); 706dd4544f0SRafał Miłecki for (i = 0; i < 5; i++) { 707dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 708dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5284); 709dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 710dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x0010); 711dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000f); 712dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x5296); 713dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x1073); 714dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9073); 715dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x16, 0x52b6); 716dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x17, 0x9273); 717dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, i, 0x1f, 0x000b); 718dd4544f0SRafał Miłecki } 719dd4544f0SRafał Miłecki } 720dd4544f0SRafał Miłecki } 721dd4544f0SRafał Miłecki 722dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */ 723dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac) 724dd4544f0SRafał Miłecki { 725dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_NOREGS) 726dd4544f0SRafał Miłecki return; 727dd4544f0SRafał Miłecki 728dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL, 729dd4544f0SRafał Miłecki BGMAC_PHY_CTL_RESET); 730dd4544f0SRafał Miłecki udelay(100); 731dd4544f0SRafał Miłecki if (bgmac_phy_read(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL) & 732dd4544f0SRafał Miłecki BGMAC_PHY_CTL_RESET) 733dd4544f0SRafał Miłecki bgmac_err(bgmac, "PHY reset failed\n"); 734dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 735dd4544f0SRafał Miłecki } 736dd4544f0SRafał Miłecki 737dd4544f0SRafał Miłecki /************************************************** 738dd4544f0SRafał Miłecki * Chip ops 739dd4544f0SRafał Miłecki **************************************************/ 740dd4544f0SRafał Miłecki 741dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 742dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 743dd4544f0SRafał Miłecki */ 744dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 745dd4544f0SRafał Miłecki bool force) 746dd4544f0SRafał Miłecki { 747dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 748dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 749dd4544f0SRafał Miłecki 750dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR); 751dd4544f0SRafał Miłecki udelay(2); 752dd4544f0SRafał Miłecki 753dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 754dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 755dd4544f0SRafał Miłecki 756dd4544f0SRafał Miłecki bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR); 757dd4544f0SRafał Miłecki udelay(2); 758dd4544f0SRafał Miłecki } 759dd4544f0SRafał Miłecki 7604e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 7614e209001SHauke Mehrtens { 7624e209001SHauke Mehrtens u32 tmp; 7634e209001SHauke Mehrtens 7644e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 7654e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 7664e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 7674e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 7684e209001SHauke Mehrtens } 7694e209001SHauke Mehrtens 770c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 771c6edfe10SHauke Mehrtens { 772c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 773c6edfe10SHauke Mehrtens 774c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 775e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 776c6edfe10SHauke Mehrtens else 777e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 778c6edfe10SHauke Mehrtens } 779c6edfe10SHauke Mehrtens 780dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 781dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 782dd4544f0SRafał Miłecki { 783dd4544f0SRafał Miłecki int i; 784dd4544f0SRafał Miłecki 785dd4544f0SRafał Miłecki if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) { 786dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 787dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 788dd4544f0SRafał Miłecki bgmac_read(bgmac, 789dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 790dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 791dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 792dd4544f0SRafał Miłecki bgmac_read(bgmac, 793dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 794dd4544f0SRafał Miłecki } 795dd4544f0SRafał Miłecki 796dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 797dd4544f0SRafał Miłecki } 798dd4544f0SRafał Miłecki #endif 799dd4544f0SRafał Miłecki 800dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 801dd4544f0SRafał Miłecki { 802dd4544f0SRafał Miłecki int i; 803dd4544f0SRafał Miłecki 804dd4544f0SRafał Miłecki if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) 805dd4544f0SRafał Miłecki return; 806dd4544f0SRafał Miłecki 807dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 808dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 809dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 810dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 811dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 812dd4544f0SRafał Miłecki } 813dd4544f0SRafał Miłecki 814dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 815*5824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 816dd4544f0SRafał Miłecki { 817dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 818dd4544f0SRafał Miłecki u32 set = 0; 819dd4544f0SRafał Miłecki 820*5824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 821*5824d2d1SRafał Miłecki case SPEED_10: 822dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 823*5824d2d1SRafał Miłecki break; 824*5824d2d1SRafał Miłecki case SPEED_100: 825dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 826*5824d2d1SRafał Miłecki break; 827*5824d2d1SRafał Miłecki case SPEED_1000: 828dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 829*5824d2d1SRafał Miłecki break; 830*5824d2d1SRafał Miłecki default: 831*5824d2d1SRafał Miłecki bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed); 832*5824d2d1SRafał Miłecki } 833*5824d2d1SRafał Miłecki 834*5824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 835dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 836*5824d2d1SRafał Miłecki 837dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 838dd4544f0SRafał Miłecki } 839dd4544f0SRafał Miłecki 840dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 841dd4544f0SRafał Miłecki { 842dd4544f0SRafał Miłecki u8 imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 843dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 844dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 845*5824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 846*5824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 847*5824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 848dd4544f0SRafał Miłecki } 849dd4544f0SRafał Miłecki } 850dd4544f0SRafał Miłecki 851dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 852dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 853dd4544f0SRafał Miłecki { 854dd4544f0SRafał Miłecki struct bcma_device *core = bgmac->core; 855dd4544f0SRafał Miłecki struct bcma_bus *bus = core->bus; 856dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bus->chipinfo; 857dd4544f0SRafał Miłecki u32 flags = 0; 858dd4544f0SRafał Miłecki u32 iost; 859dd4544f0SRafał Miłecki int i; 860dd4544f0SRafał Miłecki 861dd4544f0SRafał Miłecki if (bcma_core_is_enabled(core)) { 862dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 863dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 864dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 865dd4544f0SRafał Miłecki } 866dd4544f0SRafał Miłecki 867dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 868dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 869dd4544f0SRafał Miłecki 870dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 871dd4544f0SRafał Miłecki udelay(1); 872dd4544f0SRafał Miłecki 873dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 874dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 875dd4544f0SRafał Miłecki 876dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 877dd4544f0SRafał Miłecki } 878dd4544f0SRafał Miłecki 879dd4544f0SRafał Miłecki iost = bcma_aread32(core, BCMA_IOST); 880dd4544f0SRafał Miłecki if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == 10) || 881dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) || 882dd4544f0SRafał Miłecki (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == 9)) 883dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 884dd4544f0SRafał Miłecki 885dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 886dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 887dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 888dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 889dd4544f0SRafał Miłecki } 890dd4544f0SRafał Miłecki 891dd4544f0SRafał Miłecki bcma_core_enable(core, flags); 892dd4544f0SRafał Miłecki 893dd4544f0SRafał Miłecki if (core->id.rev > 2) { 894dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 1 << 8); 895dd4544f0SRafał Miłecki bgmac_wait_value(bgmac->core, BCMA_CLKCTLST, 1 << 24, 1 << 24, 896dd4544f0SRafał Miłecki 1000); 897dd4544f0SRafał Miłecki } 898dd4544f0SRafał Miłecki 899dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || ci->id == BCMA_CHIP_ID_BCM4749 || 900dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) { 901dd4544f0SRafał Miłecki struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc; 902dd4544f0SRafał Miłecki u8 et_swtype = 0; 903dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 9046a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 9053647268dSHauke Mehrtens char buf[4]; 906dd4544f0SRafał Miłecki 9073647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 908dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 909dd4544f0SRafał Miłecki bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n", 910dd4544f0SRafał Miłecki buf); 911dd4544f0SRafał Miłecki et_swtype &= 0x0f; 912dd4544f0SRafał Miłecki et_swtype <<= 4; 913dd4544f0SRafał Miłecki sw_type = et_swtype; 914dd4544f0SRafał Miłecki } else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == 9) { 915dd4544f0SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 916b5a4c2f3SHauke Mehrtens } else if ((ci->id != BCMA_CHIP_ID_BCM53572 && ci->pkg == 10) || 917b5a4c2f3SHauke Mehrtens (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == 9)) { 918b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 919b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 920dd4544f0SRafał Miłecki } 921dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(cc, 1, 922dd4544f0SRafał Miłecki ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 923dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 924dd4544f0SRafał Miłecki sw_type); 925dd4544f0SRafał Miłecki } 926dd4544f0SRafał Miłecki 927dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 928dd4544f0SRafał Miłecki bcma_awrite32(core, BCMA_IOCTL, 929dd4544f0SRafał Miłecki bcma_aread32(core, BCMA_IOCTL) & 930dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 931dd4544f0SRafał Miłecki 932dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 933dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 934dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 935dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 936dd4544f0SRafał Miłecki */ 937dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 938dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 939dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 940dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 941dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 942dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 943dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 944dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 945dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 946dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 947dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 948dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 949dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 950dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 951dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 952dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 953dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 954dd4544f0SRafał Miłecki BGMAC_CMDCFG_SR, 955dd4544f0SRafał Miłecki false); 956dd4544f0SRafał Miłecki 957dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 958dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT) 959dd4544f0SRafał Miłecki bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0, 960dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 961dd4544f0SRafał Miłecki else 962dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 963dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 964dd4544f0SRafał Miłecki bgmac_phy_init(bgmac); 965dd4544f0SRafał Miłecki 96649a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 96749a467b4SHauke Mehrtens 968dd4544f0SRafał Miłecki bgmac->int_status = 0; 969dd4544f0SRafał Miłecki } 970dd4544f0SRafał Miłecki 971dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 972dd4544f0SRafał Miłecki { 973dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 974dd4544f0SRafał Miłecki } 975dd4544f0SRafał Miłecki 976dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 977dd4544f0SRafał Miłecki { 978dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 9794160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 980dd4544f0SRafał Miłecki } 981dd4544f0SRafał Miłecki 982dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 983dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 984dd4544f0SRafał Miłecki { 985dd4544f0SRafał Miłecki struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo; 986dd4544f0SRafał Miłecki u32 cmdcfg; 987dd4544f0SRafał Miłecki u32 mode; 988dd4544f0SRafał Miłecki u32 rxq_ctl; 989dd4544f0SRafał Miłecki u32 fl_ctl; 990dd4544f0SRafał Miłecki u16 bp_clk; 991dd4544f0SRafał Miłecki u8 mdp; 992dd4544f0SRafał Miłecki 993dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 994dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 995dd4544f0SRafał Miłecki BGMAC_CMDCFG_SR, true); 996dd4544f0SRafał Miłecki udelay(2); 997dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 998dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 999dd4544f0SRafał Miłecki 1000dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1001dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1002dd4544f0SRafał Miłecki if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0) 1003dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1004dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2) 1005dd4544f0SRafał Miłecki bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0, 1006dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1007dd4544f0SRafał Miłecki 1008dd4544f0SRafał Miłecki switch (ci->id) { 1009dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM5357: 1010dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4749: 1011dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM53572: 1012dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM4716: 1013dd4544f0SRafał Miłecki case BCMA_CHIP_ID_BCM47162: 1014dd4544f0SRafał Miłecki fl_ctl = 0x03cb04cb; 1015dd4544f0SRafał Miłecki if (ci->id == BCMA_CHIP_ID_BCM5357 || 1016dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM4749 || 1017dd4544f0SRafał Miłecki ci->id == BCMA_CHIP_ID_BCM53572) 1018dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1019dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1020dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1021dd4544f0SRafał Miłecki break; 1022dd4544f0SRafał Miłecki } 1023dd4544f0SRafał Miłecki 1024dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1025dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 1026dd4544f0SRafał Miłecki bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 1000000; 1027dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1028dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1029dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1030dd4544f0SRafał Miłecki } 1031dd4544f0SRafał Miłecki 1032dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 1033dd4544f0SRafał Miłecki static void bgmac_chip_init(struct bgmac *bgmac, bool full_init) 1034dd4544f0SRafał Miłecki { 1035dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1036dd4544f0SRafał Miłecki int i; 1037dd4544f0SRafał Miłecki 1038dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1039dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1040dd4544f0SRafał Miłecki 1041dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1042dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1043dd4544f0SRafał Miłecki 1044c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1045dd4544f0SRafał Miłecki 10464e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1047dd4544f0SRafał Miłecki 1048dd4544f0SRafał Miłecki if (bgmac->loopback) 1049e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1050dd4544f0SRafał Miłecki else 1051e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1052dd4544f0SRafał Miłecki 1053dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1054dd4544f0SRafał Miłecki 1055dd4544f0SRafał Miłecki if (full_init) { 1056dd4544f0SRafał Miłecki bgmac_dma_init(bgmac); 1057dd4544f0SRafał Miłecki if (1) /* FIXME: is there any case we don't want IRQs? */ 1058dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1059dd4544f0SRafał Miłecki } else { 1060dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 1061dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 1062dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 1063dd4544f0SRafał Miłecki } 1064dd4544f0SRafał Miłecki } 1065dd4544f0SRafał Miłecki 1066dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1067dd4544f0SRafał Miłecki } 1068dd4544f0SRafał Miłecki 1069dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1070dd4544f0SRafał Miłecki { 1071dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1072dd4544f0SRafał Miłecki 1073dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1074dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1075dd4544f0SRafał Miłecki 1076dd4544f0SRafał Miłecki if (!int_status) 1077dd4544f0SRafał Miłecki return IRQ_NONE; 1078dd4544f0SRafał Miłecki 1079dd4544f0SRafał Miłecki /* Ack */ 1080dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_STATUS, int_status); 1081dd4544f0SRafał Miłecki 1082dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1083dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1084dd4544f0SRafał Miłecki 1085dd4544f0SRafał Miłecki bgmac->int_status = int_status; 1086dd4544f0SRafał Miłecki 1087dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1088dd4544f0SRafał Miłecki 1089dd4544f0SRafał Miłecki return IRQ_HANDLED; 1090dd4544f0SRafał Miłecki } 1091dd4544f0SRafał Miłecki 1092dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1093dd4544f0SRafał Miłecki { 1094dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1095dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1096dd4544f0SRafał Miłecki int handled = 0; 1097dd4544f0SRafał Miłecki 1098dd4544f0SRafał Miłecki if (bgmac->int_status & BGMAC_IS_TX0) { 1099dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1100dd4544f0SRafał Miłecki bgmac_dma_tx_free(bgmac, ring); 1101dd4544f0SRafał Miłecki bgmac->int_status &= ~BGMAC_IS_TX0; 1102dd4544f0SRafał Miłecki } 1103dd4544f0SRafał Miłecki 1104dd4544f0SRafał Miłecki if (bgmac->int_status & BGMAC_IS_RX) { 1105dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[0]; 1106dd4544f0SRafał Miłecki handled += bgmac_dma_rx_read(bgmac, ring, weight); 1107dd4544f0SRafał Miłecki bgmac->int_status &= ~BGMAC_IS_RX; 1108dd4544f0SRafał Miłecki } 1109dd4544f0SRafał Miłecki 1110dd4544f0SRafał Miłecki if (bgmac->int_status) { 1111dd4544f0SRafał Miłecki bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", bgmac->int_status); 1112dd4544f0SRafał Miłecki bgmac->int_status = 0; 1113dd4544f0SRafał Miłecki } 1114dd4544f0SRafał Miłecki 1115dd4544f0SRafał Miłecki if (handled < weight) 1116dd4544f0SRafał Miłecki napi_complete(napi); 1117dd4544f0SRafał Miłecki 1118dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1119dd4544f0SRafał Miłecki 1120dd4544f0SRafał Miłecki return handled; 1121dd4544f0SRafał Miłecki } 1122dd4544f0SRafał Miłecki 1123dd4544f0SRafał Miłecki /************************************************** 1124dd4544f0SRafał Miłecki * net_device_ops 1125dd4544f0SRafał Miłecki **************************************************/ 1126dd4544f0SRafał Miłecki 1127dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1128dd4544f0SRafał Miłecki { 1129dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1130dd4544f0SRafał Miłecki int err = 0; 1131dd4544f0SRafał Miłecki 1132dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1133dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 1134dd4544f0SRafał Miłecki bgmac_chip_init(bgmac, true); 1135dd4544f0SRafał Miłecki 1136dd4544f0SRafał Miłecki err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED, 1137dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1138dd4544f0SRafał Miłecki if (err < 0) { 1139dd4544f0SRafał Miłecki bgmac_err(bgmac, "IRQ request error: %d!\n", err); 1140dd4544f0SRafał Miłecki goto err_out; 1141dd4544f0SRafał Miłecki } 1142dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1143dd4544f0SRafał Miłecki 1144dd4544f0SRafał Miłecki netif_carrier_on(net_dev); 1145dd4544f0SRafał Miłecki 1146dd4544f0SRafał Miłecki err_out: 1147dd4544f0SRafał Miłecki return err; 1148dd4544f0SRafał Miłecki } 1149dd4544f0SRafał Miłecki 1150dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1151dd4544f0SRafał Miłecki { 1152dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1153dd4544f0SRafał Miłecki 1154dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1155dd4544f0SRafał Miłecki 1156dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1157dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1158dd4544f0SRafał Miłecki free_irq(bgmac->core->irq, net_dev); 1159dd4544f0SRafał Miłecki 1160dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1161dd4544f0SRafał Miłecki 1162dd4544f0SRafał Miłecki return 0; 1163dd4544f0SRafał Miłecki } 1164dd4544f0SRafał Miłecki 1165dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1166dd4544f0SRafał Miłecki struct net_device *net_dev) 1167dd4544f0SRafał Miłecki { 1168dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1169dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1170dd4544f0SRafał Miłecki 1171dd4544f0SRafał Miłecki /* No QOS support yet */ 1172dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1173dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1174dd4544f0SRafał Miłecki } 1175dd4544f0SRafał Miłecki 11764e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 11774e209001SHauke Mehrtens { 11784e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 11794e209001SHauke Mehrtens int ret; 11804e209001SHauke Mehrtens 11814e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 11824e209001SHauke Mehrtens if (ret < 0) 11834e209001SHauke Mehrtens return ret; 11844e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, (u8 *)addr); 11854e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 11864e209001SHauke Mehrtens return 0; 11874e209001SHauke Mehrtens } 11884e209001SHauke Mehrtens 1189dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1190dd4544f0SRafał Miłecki { 1191dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1192dd4544f0SRafał Miłecki struct mii_ioctl_data *data = if_mii(ifr); 1193dd4544f0SRafał Miłecki 1194dd4544f0SRafał Miłecki switch (cmd) { 1195dd4544f0SRafał Miłecki case SIOCGMIIPHY: 1196dd4544f0SRafał Miłecki data->phy_id = bgmac->phyaddr; 1197dd4544f0SRafał Miłecki /* fallthru */ 1198dd4544f0SRafał Miłecki case SIOCGMIIREG: 1199dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 1200dd4544f0SRafał Miłecki return -EAGAIN; 1201dd4544f0SRafał Miłecki data->val_out = bgmac_phy_read(bgmac, data->phy_id, 1202dd4544f0SRafał Miłecki data->reg_num & 0x1f); 1203dd4544f0SRafał Miłecki return 0; 1204dd4544f0SRafał Miłecki case SIOCSMIIREG: 1205dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 1206dd4544f0SRafał Miłecki return -EAGAIN; 1207dd4544f0SRafał Miłecki bgmac_phy_write(bgmac, data->phy_id, data->reg_num & 0x1f, 1208dd4544f0SRafał Miłecki data->val_in); 1209dd4544f0SRafał Miłecki return 0; 1210dd4544f0SRafał Miłecki default: 1211dd4544f0SRafał Miłecki return -EOPNOTSUPP; 1212dd4544f0SRafał Miłecki } 1213dd4544f0SRafał Miłecki } 1214dd4544f0SRafał Miłecki 1215dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1216dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1217dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1218dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1219c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 12204e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1221522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1222dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1223dd4544f0SRafał Miłecki }; 1224dd4544f0SRafał Miłecki 1225dd4544f0SRafał Miłecki /************************************************** 1226dd4544f0SRafał Miłecki * ethtool_ops 1227dd4544f0SRafał Miłecki **************************************************/ 1228dd4544f0SRafał Miłecki 1229dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev, 1230dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1231dd4544f0SRafał Miłecki { 1232dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1233dd4544f0SRafał Miłecki 1234*5824d2d1SRafał Miłecki return phy_ethtool_gset(bgmac->phy_dev, cmd); 1235dd4544f0SRafał Miłecki } 1236dd4544f0SRafał Miłecki 1237dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev, 1238dd4544f0SRafał Miłecki struct ethtool_cmd *cmd) 1239dd4544f0SRafał Miłecki { 1240dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1241dd4544f0SRafał Miłecki 1242*5824d2d1SRafał Miłecki return phy_ethtool_sset(bgmac->phy_dev, cmd); 1243dd4544f0SRafał Miłecki } 1244dd4544f0SRafał Miłecki 1245dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1246dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1247dd4544f0SRafał Miłecki { 1248dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1249dd4544f0SRafał Miłecki strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info)); 1250dd4544f0SRafał Miłecki } 1251dd4544f0SRafał Miłecki 1252dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1253dd4544f0SRafał Miłecki .get_settings = bgmac_get_settings, 1254*5824d2d1SRafał Miłecki .set_settings = bgmac_set_settings, 1255dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1256dd4544f0SRafał Miłecki }; 1257dd4544f0SRafał Miłecki 1258dd4544f0SRafał Miłecki /************************************************** 125911e5e76eSRafał Miłecki * MII 126011e5e76eSRafał Miłecki **************************************************/ 126111e5e76eSRafał Miłecki 126211e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum) 126311e5e76eSRafał Miłecki { 126411e5e76eSRafał Miłecki return bgmac_phy_read(bus->priv, mii_id, regnum); 126511e5e76eSRafał Miłecki } 126611e5e76eSRafał Miłecki 126711e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum, 126811e5e76eSRafał Miłecki u16 value) 126911e5e76eSRafał Miłecki { 127011e5e76eSRafał Miłecki return bgmac_phy_write(bus->priv, mii_id, regnum, value); 127111e5e76eSRafał Miłecki } 127211e5e76eSRafał Miłecki 1273*5824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev) 1274*5824d2d1SRafał Miłecki { 1275*5824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1276*5824d2d1SRafał Miłecki struct phy_device *phy_dev = bgmac->phy_dev; 1277*5824d2d1SRafał Miłecki bool update = false; 1278*5824d2d1SRafał Miłecki 1279*5824d2d1SRafał Miłecki if (phy_dev->link) { 1280*5824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 1281*5824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 1282*5824d2d1SRafał Miłecki update = true; 1283*5824d2d1SRafał Miłecki } 1284*5824d2d1SRafał Miłecki 1285*5824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 1286*5824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 1287*5824d2d1SRafał Miłecki update = true; 1288*5824d2d1SRafał Miłecki } 1289*5824d2d1SRafał Miłecki } 1290*5824d2d1SRafał Miłecki 1291*5824d2d1SRafał Miłecki if (update) { 1292*5824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 1293*5824d2d1SRafał Miłecki phy_print_status(phy_dev); 1294*5824d2d1SRafał Miłecki } 1295*5824d2d1SRafał Miłecki } 1296*5824d2d1SRafał Miłecki 129711e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac) 129811e5e76eSRafał Miłecki { 129911e5e76eSRafał Miłecki struct mii_bus *mii_bus; 1300*5824d2d1SRafał Miłecki struct phy_device *phy_dev; 1301*5824d2d1SRafał Miłecki char bus_id[MII_BUS_ID_SIZE + 3]; 130211e5e76eSRafał Miłecki int i, err = 0; 130311e5e76eSRafał Miłecki 130411e5e76eSRafał Miłecki mii_bus = mdiobus_alloc(); 130511e5e76eSRafał Miłecki if (!mii_bus) 130611e5e76eSRafał Miłecki return -ENOMEM; 130711e5e76eSRafał Miłecki 130811e5e76eSRafał Miłecki mii_bus->name = "bgmac mii bus"; 130911e5e76eSRafał Miłecki sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num, 131011e5e76eSRafał Miłecki bgmac->core->core_unit); 131111e5e76eSRafał Miłecki mii_bus->priv = bgmac; 131211e5e76eSRafał Miłecki mii_bus->read = bgmac_mii_read; 131311e5e76eSRafał Miłecki mii_bus->write = bgmac_mii_write; 131411e5e76eSRafał Miłecki mii_bus->parent = &bgmac->core->dev; 131511e5e76eSRafał Miłecki mii_bus->phy_mask = ~(1 << bgmac->phyaddr); 131611e5e76eSRafał Miłecki 131711e5e76eSRafał Miłecki mii_bus->irq = kmalloc_array(PHY_MAX_ADDR, sizeof(int), GFP_KERNEL); 131811e5e76eSRafał Miłecki if (!mii_bus->irq) { 131911e5e76eSRafał Miłecki err = -ENOMEM; 132011e5e76eSRafał Miłecki goto err_free_bus; 132111e5e76eSRafał Miłecki } 132211e5e76eSRafał Miłecki for (i = 0; i < PHY_MAX_ADDR; i++) 132311e5e76eSRafał Miłecki mii_bus->irq[i] = PHY_POLL; 132411e5e76eSRafał Miłecki 132511e5e76eSRafał Miłecki err = mdiobus_register(mii_bus); 132611e5e76eSRafał Miłecki if (err) { 132711e5e76eSRafał Miłecki bgmac_err(bgmac, "Registration of mii bus failed\n"); 132811e5e76eSRafał Miłecki goto err_free_irq; 132911e5e76eSRafał Miłecki } 133011e5e76eSRafał Miłecki 133111e5e76eSRafał Miłecki bgmac->mii_bus = mii_bus; 133211e5e76eSRafał Miłecki 1333*5824d2d1SRafał Miłecki /* Connect to the PHY */ 1334*5824d2d1SRafał Miłecki snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id, 1335*5824d2d1SRafał Miłecki bgmac->phyaddr); 1336*5824d2d1SRafał Miłecki phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link, 1337*5824d2d1SRafał Miłecki PHY_INTERFACE_MODE_MII); 1338*5824d2d1SRafał Miłecki if (IS_ERR(phy_dev)) { 1339*5824d2d1SRafał Miłecki bgmac_err(bgmac, "PHY connecton failed\n"); 1340*5824d2d1SRafał Miłecki err = PTR_ERR(phy_dev); 1341*5824d2d1SRafał Miłecki goto err_unregister_bus; 1342*5824d2d1SRafał Miłecki } 1343*5824d2d1SRafał Miłecki bgmac->phy_dev = phy_dev; 1344*5824d2d1SRafał Miłecki 134511e5e76eSRafał Miłecki return err; 134611e5e76eSRafał Miłecki 1347*5824d2d1SRafał Miłecki err_unregister_bus: 1348*5824d2d1SRafał Miłecki mdiobus_unregister(mii_bus); 134911e5e76eSRafał Miłecki err_free_irq: 135011e5e76eSRafał Miłecki kfree(mii_bus->irq); 135111e5e76eSRafał Miłecki err_free_bus: 135211e5e76eSRafał Miłecki mdiobus_free(mii_bus); 135311e5e76eSRafał Miłecki return err; 135411e5e76eSRafał Miłecki } 135511e5e76eSRafał Miłecki 135611e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac) 135711e5e76eSRafał Miłecki { 135811e5e76eSRafał Miłecki struct mii_bus *mii_bus = bgmac->mii_bus; 135911e5e76eSRafał Miłecki 136011e5e76eSRafał Miłecki mdiobus_unregister(mii_bus); 136111e5e76eSRafał Miłecki kfree(mii_bus->irq); 136211e5e76eSRafał Miłecki mdiobus_free(mii_bus); 136311e5e76eSRafał Miłecki } 136411e5e76eSRafał Miłecki 136511e5e76eSRafał Miłecki /************************************************** 1366dd4544f0SRafał Miłecki * BCMA bus ops 1367dd4544f0SRafał Miłecki **************************************************/ 1368dd4544f0SRafał Miłecki 1369dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */ 1370dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core) 1371dd4544f0SRafał Miłecki { 1372dd4544f0SRafał Miłecki struct net_device *net_dev; 1373dd4544f0SRafał Miłecki struct bgmac *bgmac; 1374dd4544f0SRafał Miłecki struct ssb_sprom *sprom = &core->bus->sprom; 1375dd4544f0SRafał Miłecki u8 *mac = core->core_unit ? sprom->et1mac : sprom->et0mac; 1376dd4544f0SRafał Miłecki int err; 1377dd4544f0SRafał Miłecki 1378dd4544f0SRafał Miłecki /* We don't support 2nd, 3rd, ... units, SPROM has to be adjusted */ 1379dd4544f0SRafał Miłecki if (core->core_unit > 1) { 1380dd4544f0SRafał Miłecki pr_err("Unsupported core_unit %d\n", core->core_unit); 1381dd4544f0SRafał Miłecki return -ENOTSUPP; 1382dd4544f0SRafał Miłecki } 1383dd4544f0SRafał Miłecki 1384d166f218SRafał Miłecki if (!is_valid_ether_addr(mac)) { 1385d166f218SRafał Miłecki dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac); 1386d166f218SRafał Miłecki eth_random_addr(mac); 1387d166f218SRafał Miłecki dev_warn(&core->dev, "Using random MAC: %pM\n", mac); 1388d166f218SRafał Miłecki } 1389d166f218SRafał Miłecki 1390dd4544f0SRafał Miłecki /* Allocation and references */ 1391dd4544f0SRafał Miłecki net_dev = alloc_etherdev(sizeof(*bgmac)); 1392dd4544f0SRafał Miłecki if (!net_dev) 1393dd4544f0SRafał Miłecki return -ENOMEM; 1394dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 1395dd4544f0SRafał Miłecki net_dev->irq = core->irq; 1396dd4544f0SRafał Miłecki SET_ETHTOOL_OPS(net_dev, &bgmac_ethtool_ops); 1397dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 1398dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 1399dd4544f0SRafał Miłecki bgmac->core = core; 1400dd4544f0SRafał Miłecki bcma_set_drvdata(core, bgmac); 1401dd4544f0SRafał Miłecki 1402dd4544f0SRafał Miłecki /* Defaults */ 1403dd4544f0SRafał Miłecki memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN); 1404dd4544f0SRafał Miłecki 1405dd4544f0SRafał Miłecki /* On BCM4706 we need common core to access PHY */ 1406dd4544f0SRafał Miłecki if (core->id.id == BCMA_CORE_4706_MAC_GBIT && 1407dd4544f0SRafał Miłecki !core->bus->drv_gmac_cmn.core) { 1408dd4544f0SRafał Miłecki bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n"); 1409dd4544f0SRafał Miłecki err = -ENODEV; 1410dd4544f0SRafał Miłecki goto err_netdev_free; 1411dd4544f0SRafał Miłecki } 1412dd4544f0SRafał Miłecki bgmac->cmn = core->bus->drv_gmac_cmn.core; 1413dd4544f0SRafał Miłecki 1414dd4544f0SRafał Miłecki bgmac->phyaddr = core->core_unit ? sprom->et1phyaddr : 1415dd4544f0SRafał Miłecki sprom->et0phyaddr; 1416dd4544f0SRafał Miłecki bgmac->phyaddr &= BGMAC_PHY_MASK; 1417dd4544f0SRafał Miłecki if (bgmac->phyaddr == BGMAC_PHY_MASK) { 1418dd4544f0SRafał Miłecki bgmac_err(bgmac, "No PHY found\n"); 1419dd4544f0SRafał Miłecki err = -ENODEV; 1420dd4544f0SRafał Miłecki goto err_netdev_free; 1421dd4544f0SRafał Miłecki } 1422dd4544f0SRafał Miłecki bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr, 1423dd4544f0SRafał Miłecki bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : ""); 1424dd4544f0SRafał Miłecki 1425dd4544f0SRafał Miłecki if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) { 1426dd4544f0SRafał Miłecki bgmac_err(bgmac, "PCI setup not implemented\n"); 1427dd4544f0SRafał Miłecki err = -ENOTSUPP; 1428dd4544f0SRafał Miłecki goto err_netdev_free; 1429dd4544f0SRafał Miłecki } 1430dd4544f0SRafał Miłecki 1431dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1432dd4544f0SRafał Miłecki 1433dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1434dd4544f0SRafał Miłecki if (err) { 1435dd4544f0SRafał Miłecki bgmac_err(bgmac, "Unable to alloc memory for DMA\n"); 1436dd4544f0SRafał Miłecki goto err_netdev_free; 1437dd4544f0SRafał Miłecki } 1438dd4544f0SRafał Miłecki 1439dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1440edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1441dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1442dd4544f0SRafał Miłecki 1443dd4544f0SRafał Miłecki /* TODO: reset the external phy. Specs are needed */ 1444dd4544f0SRafał Miłecki bgmac_phy_reset(bgmac); 1445dd4544f0SRafał Miłecki 1446dd4544f0SRafał Miłecki bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo & 1447dd4544f0SRafał Miłecki BGMAC_BFL_ENETROBO); 1448dd4544f0SRafał Miłecki if (bgmac->has_robosw) 1449dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for Roboswitch not implemented\n"); 1450dd4544f0SRafał Miłecki 1451dd4544f0SRafał Miłecki if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM) 1452dd4544f0SRafał Miłecki bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n"); 1453dd4544f0SRafał Miłecki 145411e5e76eSRafał Miłecki err = bgmac_mii_register(bgmac); 145511e5e76eSRafał Miłecki if (err) { 145611e5e76eSRafał Miłecki bgmac_err(bgmac, "Cannot register MDIO\n"); 145711e5e76eSRafał Miłecki err = -ENOTSUPP; 145811e5e76eSRafał Miłecki goto err_dma_free; 145911e5e76eSRafał Miłecki } 146011e5e76eSRafał Miłecki 1461dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1462dd4544f0SRafał Miłecki if (err) { 1463dd4544f0SRafał Miłecki bgmac_err(bgmac, "Cannot register net device\n"); 1464dd4544f0SRafał Miłecki err = -ENOTSUPP; 146511e5e76eSRafał Miłecki goto err_mii_unregister; 1466dd4544f0SRafał Miłecki } 1467dd4544f0SRafał Miłecki 1468dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1469dd4544f0SRafał Miłecki 1470dd4544f0SRafał Miłecki netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 1471dd4544f0SRafał Miłecki 1472dd4544f0SRafał Miłecki return 0; 1473dd4544f0SRafał Miłecki 147411e5e76eSRafał Miłecki err_mii_unregister: 147511e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 1476dd4544f0SRafał Miłecki err_dma_free: 1477dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1478dd4544f0SRafał Miłecki 1479dd4544f0SRafał Miłecki err_netdev_free: 1480dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1481dd4544f0SRafał Miłecki free_netdev(net_dev); 1482dd4544f0SRafał Miłecki 1483dd4544f0SRafał Miłecki return err; 1484dd4544f0SRafał Miłecki } 1485dd4544f0SRafał Miłecki 1486dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core) 1487dd4544f0SRafał Miłecki { 1488dd4544f0SRafał Miłecki struct bgmac *bgmac = bcma_get_drvdata(core); 1489dd4544f0SRafał Miłecki 1490dd4544f0SRafał Miłecki netif_napi_del(&bgmac->napi); 1491dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 149211e5e76eSRafał Miłecki bgmac_mii_unregister(bgmac); 1493dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1494dd4544f0SRafał Miłecki bcma_set_drvdata(core, NULL); 1495dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1496dd4544f0SRafał Miłecki } 1497dd4544f0SRafał Miłecki 1498dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = { 1499dd4544f0SRafał Miłecki .name = KBUILD_MODNAME, 1500dd4544f0SRafał Miłecki .id_table = bgmac_bcma_tbl, 1501dd4544f0SRafał Miłecki .probe = bgmac_probe, 1502dd4544f0SRafał Miłecki .remove = bgmac_remove, 1503dd4544f0SRafał Miłecki }; 1504dd4544f0SRafał Miłecki 1505dd4544f0SRafał Miłecki static int __init bgmac_init(void) 1506dd4544f0SRafał Miłecki { 1507dd4544f0SRafał Miłecki int err; 1508dd4544f0SRafał Miłecki 1509dd4544f0SRafał Miłecki err = bcma_driver_register(&bgmac_bcma_driver); 1510dd4544f0SRafał Miłecki if (err) 1511dd4544f0SRafał Miłecki return err; 1512dd4544f0SRafał Miłecki pr_info("Broadcom 47xx GBit MAC driver loaded\n"); 1513dd4544f0SRafał Miłecki 1514dd4544f0SRafał Miłecki return 0; 1515dd4544f0SRafał Miłecki } 1516dd4544f0SRafał Miłecki 1517dd4544f0SRafał Miłecki static void __exit bgmac_exit(void) 1518dd4544f0SRafał Miłecki { 1519dd4544f0SRafał Miłecki bcma_driver_unregister(&bgmac_bcma_driver); 1520dd4544f0SRafał Miłecki } 1521dd4544f0SRafał Miłecki 1522dd4544f0SRafał Miłecki module_init(bgmac_init) 1523dd4544f0SRafał Miłecki module_exit(bgmac_exit) 1524dd4544f0SRafał Miłecki 1525dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1526dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1527