1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9f6a95a24SJon Mason 10f6a95a24SJon Mason #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt 11f6a95a24SJon Mason 12f6a95a24SJon Mason #include <linux/bcma/bcma.h> 13f6a95a24SJon Mason #include <linux/etherdevice.h> 14282ccf6eSFlorian Westphal #include <linux/interrupt.h> 15f6a95a24SJon Mason #include <linux/bcm47xx_nvram.h> 1613bf7760SRussell King #include <linux/phy.h> 1713bf7760SRussell King #include <linux/phy_fixed.h> 18*4d215ae7SFlorian Fainelli #include <net/dsa.h> 19dd4544f0SRafał Miłecki #include "bgmac.h" 20dd4544f0SRafał Miłecki 21f6a95a24SJon Mason static bool bgmac_wait_value(struct bgmac *bgmac, u16 reg, u32 mask, 22dd4544f0SRafał Miłecki u32 value, int timeout) 23dd4544f0SRafał Miłecki { 24dd4544f0SRafał Miłecki u32 val; 25dd4544f0SRafał Miłecki int i; 26dd4544f0SRafał Miłecki 27dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 28f6a95a24SJon Mason val = bgmac_read(bgmac, reg); 29dd4544f0SRafał Miłecki if ((val & mask) == value) 30dd4544f0SRafał Miłecki return true; 31dd4544f0SRafał Miłecki udelay(10); 32dd4544f0SRafał Miłecki } 33f6a95a24SJon Mason dev_err(bgmac->dev, "Timeout waiting for reg 0x%X\n", reg); 34dd4544f0SRafał Miłecki return false; 35dd4544f0SRafał Miłecki } 36dd4544f0SRafał Miłecki 37dd4544f0SRafał Miłecki /************************************************** 38dd4544f0SRafał Miłecki * DMA 39dd4544f0SRafał Miłecki **************************************************/ 40dd4544f0SRafał Miłecki 41dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 42dd4544f0SRafał Miłecki { 43dd4544f0SRafał Miłecki u32 val; 44dd4544f0SRafał Miłecki int i; 45dd4544f0SRafał Miłecki 46dd4544f0SRafał Miłecki if (!ring->mmio_base) 47dd4544f0SRafał Miłecki return; 48dd4544f0SRafał Miłecki 49dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 50dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 51dd4544f0SRafał Miłecki * implement whole loop here. 52dd4544f0SRafał Miłecki */ 53dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 54dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 55dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 56dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 57dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 58dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 59dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 60dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 61dd4544f0SRafał Miłecki i = 0; 62dd4544f0SRafał Miłecki break; 63dd4544f0SRafał Miłecki } 64dd4544f0SRafał Miłecki udelay(10); 65dd4544f0SRafał Miłecki } 66dd4544f0SRafał Miłecki if (i) 67d00a8281SJon Mason dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 68dd4544f0SRafał Miłecki ring->mmio_base, val); 69dd4544f0SRafał Miłecki 70dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 71dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 72f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 73dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 74dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 75dd4544f0SRafał Miłecki 10000)) { 76d00a8281SJon Mason dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 77dd4544f0SRafał Miłecki ring->mmio_base); 78dd4544f0SRafał Miłecki udelay(300); 79dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 80dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 81d00a8281SJon Mason dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n", 82dd4544f0SRafał Miłecki ring->mmio_base); 83dd4544f0SRafał Miłecki } 84dd4544f0SRafał Miłecki } 85dd4544f0SRafał Miłecki 86dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 87dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 88dd4544f0SRafał Miłecki { 89dd4544f0SRafał Miłecki u32 ctl; 90dd4544f0SRafał Miłecki 91dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 92db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) { 9356ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 9456ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 9556ceecdeSHauke Mehrtens 9656ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 9756ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 9856ceecdeSHauke Mehrtens 9956ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 10056ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 10156ceecdeSHauke Mehrtens 10256ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 10356ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 10456ceecdeSHauke Mehrtens } 105dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 106dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 107dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 108dd4544f0SRafał Miłecki } 109dd4544f0SRafał Miłecki 1109cde9450SFelix Fietkau static void 1119cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1129cde9450SFelix Fietkau int i, int len, u32 ctl0) 1139cde9450SFelix Fietkau { 1149cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1159cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1169cde9450SFelix Fietkau u32 ctl1; 1179cde9450SFelix Fietkau 11829ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1199cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1209cde9450SFelix Fietkau 1219cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1229cde9450SFelix Fietkau 1239cde9450SFelix Fietkau slot = &ring->slots[i]; 1249cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1259cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1269cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1279cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1289cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1299cde9450SFelix Fietkau } 1309cde9450SFelix Fietkau 131*4d215ae7SFlorian Fainelli #define ENET_BRCM_TAG_LEN 4 132*4d215ae7SFlorian Fainelli 133dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 134dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 135dd4544f0SRafał Miłecki struct sk_buff *skb) 136dd4544f0SRafał Miłecki { 137a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 138dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 139b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 140b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1419cde9450SFelix Fietkau int nr_frags; 1429cde9450SFelix Fietkau u32 flags; 1439cde9450SFelix Fietkau int i; 144dd4544f0SRafał Miłecki 145*4d215ae7SFlorian Fainelli /* The Ethernet switch we are interfaced with needs packets to be at 146*4d215ae7SFlorian Fainelli * least 64 bytes (including FCS) otherwise they will be discarded when 147*4d215ae7SFlorian Fainelli * they enter the switch port logic. When Broadcom tags are enabled, we 148*4d215ae7SFlorian Fainelli * need to make sure that packets are at least 68 bytes 149*4d215ae7SFlorian Fainelli * (including FCS and tag) because the length verification is done after 150*4d215ae7SFlorian Fainelli * the Broadcom tag is stripped off the ingress packet. 151*4d215ae7SFlorian Fainelli */ 152*4d215ae7SFlorian Fainelli if (netdev_uses_dsa(net_dev)) { 153*4d215ae7SFlorian Fainelli if (skb_put_padto(skb, ETH_ZLEN + ENET_BRCM_TAG_LEN)) 154*4d215ae7SFlorian Fainelli goto err_stats; 155*4d215ae7SFlorian Fainelli } 156*4d215ae7SFlorian Fainelli 157dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 158d00a8281SJon Mason netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len); 1599cde9450SFelix Fietkau goto err_drop; 160dd4544f0SRafał Miłecki } 161dd4544f0SRafał Miłecki 1629cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1639cde9450SFelix Fietkau skb_checksum_help(skb); 1649cde9450SFelix Fietkau 1659cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1669cde9450SFelix Fietkau 167b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 168b38c83ddSFelix Fietkau * even when ring->end overflows 169b38c83ddSFelix Fietkau */ 170b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 171d00a8281SJon Mason netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n"); 172dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 173dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 174dd4544f0SRafał Miłecki } 175dd4544f0SRafał Miłecki 1769cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 177dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1789cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1799cde9450SFelix Fietkau goto err_dma_head; 1809cde9450SFelix Fietkau 1819cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1829cde9450SFelix Fietkau if (!nr_frags) 1839cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1849cde9450SFelix Fietkau 1859cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1869cde9450SFelix Fietkau flags = 0; 1879cde9450SFelix Fietkau 1889cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1899cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1909cde9450SFelix Fietkau int len = skb_frag_size(frag); 1919cde9450SFelix Fietkau 1929cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1939cde9450SFelix Fietkau slot = &ring->slots[index]; 1949cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 1959cde9450SFelix Fietkau len, DMA_TO_DEVICE); 1969cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1979cde9450SFelix Fietkau goto err_dma; 1989cde9450SFelix Fietkau 1999cde9450SFelix Fietkau if (i == nr_frags - 1) 2009cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 2019cde9450SFelix Fietkau 2029cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 203dd4544f0SRafał Miłecki } 204dd4544f0SRafał Miłecki 2059cde9450SFelix Fietkau slot->skb = skb; 206b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 20749a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 20849a467b4SHauke Mehrtens 209dd4544f0SRafał Miłecki wmb(); 210dd4544f0SRafał Miłecki 211dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 212dd4544f0SRafał Miłecki * slot it should *not* read. 213dd4544f0SRafał Miłecki */ 214dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 2159900303eSRafał Miłecki ring->index_base + 216b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 217b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 218dd4544f0SRafał Miłecki 219b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 220dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 221dd4544f0SRafał Miłecki 222dd4544f0SRafał Miłecki return NETDEV_TX_OK; 223dd4544f0SRafał Miłecki 2249cde9450SFelix Fietkau err_dma: 2259cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2269cde9450SFelix Fietkau DMA_TO_DEVICE); 2279cde9450SFelix Fietkau 228e86663c4SFlorian Fainelli while (i-- > 0) { 2299cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2309cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2319cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2329cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2339cde9450SFelix Fietkau 2349cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2359cde9450SFelix Fietkau } 2369cde9450SFelix Fietkau 2379cde9450SFelix Fietkau err_dma_head: 238d00a8281SJon Mason netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n", 2399cde9450SFelix Fietkau ring->mmio_base); 2409cde9450SFelix Fietkau 2419cde9450SFelix Fietkau err_drop: 242dd4544f0SRafał Miłecki dev_kfree_skb(skb); 243*4d215ae7SFlorian Fainelli err_stats: 2446d490f62SFlorian Fainelli net_dev->stats.tx_dropped++; 2456d490f62SFlorian Fainelli net_dev->stats.tx_errors++; 246dd4544f0SRafał Miłecki return NETDEV_TX_OK; 247dd4544f0SRafał Miłecki } 248dd4544f0SRafał Miłecki 249dd4544f0SRafał Miłecki /* Free transmitted packets */ 250dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 251dd4544f0SRafał Miłecki { 252a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 253dd4544f0SRafał Miłecki int empty_slot; 254dd4544f0SRafał Miłecki bool freed = false; 25549a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 256dd4544f0SRafał Miłecki 257dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 258dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 259dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2609900303eSRafał Miłecki empty_slot -= ring->index_base; 2619900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 262dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 263dd4544f0SRafał Miłecki 264b38c83ddSFelix Fietkau while (ring->start != ring->end) { 265b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 266b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 267d2b13233SFlorian Fainelli u32 ctl0, ctl1; 268b38c83ddSFelix Fietkau int len; 2699cde9450SFelix Fietkau 270b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 271b38c83ddSFelix Fietkau break; 2729cde9450SFelix Fietkau 273d2b13233SFlorian Fainelli ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0); 274b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 275b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 276d2b13233SFlorian Fainelli if (ctl0 & BGMAC_DESC_CTL0_SOF) 2779cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2789cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2799cde9450SFelix Fietkau DMA_TO_DEVICE); 2809cde9450SFelix Fietkau else 2819cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2829cde9450SFelix Fietkau DMA_TO_DEVICE); 283dd4544f0SRafał Miłecki 284dd4544f0SRafał Miłecki if (slot->skb) { 2856d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_bytes += slot->skb->len; 2866d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_packets++; 28749a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 28849a467b4SHauke Mehrtens pkts_compl++; 28949a467b4SHauke Mehrtens 290dd4544f0SRafał Miłecki /* Free memory! :) */ 291dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 292dd4544f0SRafał Miłecki slot->skb = NULL; 293dd4544f0SRafał Miłecki } 294dd4544f0SRafał Miłecki 2959cde9450SFelix Fietkau slot->dma_addr = 0; 296b38c83ddSFelix Fietkau ring->start++; 297dd4544f0SRafał Miłecki freed = true; 298dd4544f0SRafał Miłecki } 299dd4544f0SRafał Miłecki 3009cde9450SFelix Fietkau if (!pkts_compl) 3019cde9450SFelix Fietkau return; 3029cde9450SFelix Fietkau 30349a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 30449a467b4SHauke Mehrtens 3059cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 306dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 307dd4544f0SRafał Miłecki } 308dd4544f0SRafał Miłecki 309dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 310dd4544f0SRafał Miłecki { 311dd4544f0SRafał Miłecki if (!ring->mmio_base) 312dd4544f0SRafał Miłecki return; 313dd4544f0SRafał Miłecki 314dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 315f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 316dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 317dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 318dd4544f0SRafał Miłecki 10000)) 319d00a8281SJon Mason dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n", 320dd4544f0SRafał Miłecki ring->mmio_base); 321dd4544f0SRafał Miłecki } 322dd4544f0SRafał Miłecki 323dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 324dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 325dd4544f0SRafał Miłecki { 326dd4544f0SRafał Miłecki u32 ctl; 327dd4544f0SRafał Miłecki 328dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 329fcdefccaSAndy Gospodarek 330fcdefccaSAndy Gospodarek /* preserve ONLY bits 16-17 from current hardware value */ 331fcdefccaSAndy Gospodarek ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 332fcdefccaSAndy Gospodarek 333db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) { 33456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 33556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 33656ceecdeSHauke Mehrtens 33756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 33856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 33956ceecdeSHauke Mehrtens 34056ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 34156ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 34256ceecdeSHauke Mehrtens } 343dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 344dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 345dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 346dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 347dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 348dd4544f0SRafał Miłecki } 349dd4544f0SRafał Miłecki 350dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 351dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 352dd4544f0SRafał Miłecki { 353a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 354b757a62eSNathan Hintz dma_addr_t dma_addr; 355dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 35645c9b3c0SFelix Fietkau void *buf; 357dd4544f0SRafał Miłecki 358dd4544f0SRafał Miłecki /* Alloc skb */ 35945c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 36045c9b3c0SFelix Fietkau if (!buf) 361dd4544f0SRafał Miłecki return -ENOMEM; 362dd4544f0SRafał Miłecki 363dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3644b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 365dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 366dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 367dd4544f0SRafał Miłecki 368dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3694b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3704b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 371b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 372d00a8281SJon Mason netdev_err(bgmac->net_dev, "DMA mapping error\n"); 37345c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 374dd4544f0SRafał Miłecki return -ENOMEM; 375dd4544f0SRafał Miłecki } 376b757a62eSNathan Hintz 377b757a62eSNathan Hintz /* Update the slot */ 37845c9b3c0SFelix Fietkau slot->buf = buf; 379b757a62eSNathan Hintz slot->dma_addr = dma_addr; 380b757a62eSNathan Hintz 381dd4544f0SRafał Miłecki return 0; 382dd4544f0SRafał Miłecki } 383dd4544f0SRafał Miłecki 3844668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3854668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3864668ae1fSFelix Fietkau { 3874668ae1fSFelix Fietkau dma_wmb(); 3884668ae1fSFelix Fietkau 3894668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3904668ae1fSFelix Fietkau ring->index_base + 3914668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3924668ae1fSFelix Fietkau } 3934668ae1fSFelix Fietkau 394d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 395d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 396d549c76bSRafał Miłecki { 397d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 398d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 399d549c76bSRafał Miłecki 40029ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 401d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 402d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 403d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 404d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 405d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 406d549c76bSRafał Miłecki */ 407d549c76bSRafał Miłecki 408d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 409d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 410d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 411d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 4124668ae1fSFelix Fietkau 4134668ae1fSFelix Fietkau ring->end = desc_idx; 414d549c76bSRafał Miłecki } 415d549c76bSRafał Miłecki 41656faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 41756faacd0SFelix Fietkau struct bgmac_slot_info *slot) 41856faacd0SFelix Fietkau { 41956faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 42056faacd0SFelix Fietkau 42156faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 42256faacd0SFelix Fietkau DMA_FROM_DEVICE); 42356faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 42456faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 42556faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 42656faacd0SFelix Fietkau DMA_FROM_DEVICE); 42756faacd0SFelix Fietkau } 42856faacd0SFelix Fietkau 429dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 430dd4544f0SRafał Miłecki int weight) 431dd4544f0SRafał Miłecki { 432dd4544f0SRafał Miłecki u32 end_slot; 433dd4544f0SRafał Miłecki int handled = 0; 434dd4544f0SRafał Miłecki 435dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 436dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4379900303eSRafał Miłecki end_slot -= ring->index_base; 4389900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 439dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 440dd4544f0SRafał Miłecki 4414668ae1fSFelix Fietkau while (ring->start != end_slot) { 442a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 443dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4444b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 44545c9b3c0SFelix Fietkau struct sk_buff *skb; 44645c9b3c0SFelix Fietkau void *buf = slot->buf; 44756faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 448dd4544f0SRafał Miłecki u16 len, flags; 449dd4544f0SRafał Miłecki 45056faacd0SFelix Fietkau do { 45156faacd0SFelix Fietkau /* Prepare new skb as replacement */ 45256faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 45356faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 45456faacd0SFelix Fietkau break; 45556faacd0SFelix Fietkau } 45656faacd0SFelix Fietkau 457dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 45856faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 459dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 460dd4544f0SRafał Miłecki 461dd4544f0SRafał Miłecki /* Get info from the header */ 462dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 463dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 464dd4544f0SRafał Miłecki 465dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 466dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 467d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n", 468dd4544f0SRafał Miłecki ring->start); 46956faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 4706d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 47192b9ccd3SRafał Miłecki break; 47292b9ccd3SRafał Miłecki } 47392b9ccd3SRafał Miłecki 4746a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 475d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n", 4766a6c7084SFelix Fietkau ring->start); 4776a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4786d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_length_errors++; 4796d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 4806a6c7084SFelix Fietkau break; 4816a6c7084SFelix Fietkau } 4826a6c7084SFelix Fietkau 48302e71127SHauke Mehrtens /* Omit CRC. */ 48402e71127SHauke Mehrtens len -= ETH_FCS_LEN; 48502e71127SHauke Mehrtens 48645c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 487750afbf8SDavid S. Miller if (unlikely(!skb)) { 488d00a8281SJon Mason netdev_err(bgmac->net_dev, "build_skb failed\n"); 489f1640c3dSwangweidong put_page(virt_to_head_page(buf)); 4906d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 491f1640c3dSwangweidong break; 492f1640c3dSwangweidong } 4934b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4944b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4954b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4964b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 49792b9ccd3SRafał Miłecki 49892b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 49992b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 5006d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_bytes += len; 5016d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_packets++; 50245c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 50392b9ccd3SRafał Miłecki handled++; 50492b9ccd3SRafał Miłecki } while (0); 50592b9ccd3SRafał Miłecki 50656faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 50756faacd0SFelix Fietkau 508dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 509dd4544f0SRafał Miłecki ring->start = 0; 510dd4544f0SRafał Miłecki 511dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 512dd4544f0SRafał Miłecki break; 513dd4544f0SRafał Miłecki } 514dd4544f0SRafał Miłecki 5154668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 5164668ae1fSFelix Fietkau 517dd4544f0SRafał Miłecki return handled; 518dd4544f0SRafał Miłecki } 519dd4544f0SRafał Miłecki 520dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 521dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 522dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 523dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 524dd4544f0SRafał Miłecki { 525dd4544f0SRafał Miłecki switch (ring_type) { 526dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 527dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 528dd4544f0SRafał Miłecki 0xff0); 529dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 530dd4544f0SRafał Miłecki return true; 531dd4544f0SRafał Miłecki break; 532dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 533dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 534dd4544f0SRafał Miłecki 0xff0); 535dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 536dd4544f0SRafał Miłecki return true; 537dd4544f0SRafał Miłecki break; 538dd4544f0SRafał Miłecki } 539dd4544f0SRafał Miłecki return false; 540dd4544f0SRafał Miłecki } 541dd4544f0SRafał Miłecki 54245c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 543dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 544dd4544f0SRafał Miłecki { 545a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 5469cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 547dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 548dd4544f0SRafał Miłecki int i; 549dd4544f0SRafał Miłecki 55029ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5519cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5529cde9450SFelix Fietkau 553dd4544f0SRafał Miłecki slot = &ring->slots[i]; 554dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5559cde9450SFelix Fietkau 5569cde9450SFelix Fietkau if (!slot->dma_addr) 5579cde9450SFelix Fietkau continue; 5589cde9450SFelix Fietkau 5599cde9450SFelix Fietkau if (slot->skb) 5609cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5619cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5629cde9450SFelix Fietkau else 5639cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5649cde9450SFelix Fietkau len, DMA_TO_DEVICE); 565dd4544f0SRafał Miłecki } 56645c9b3c0SFelix Fietkau } 567dd4544f0SRafał Miłecki 56845c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 56945c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 57045c9b3c0SFelix Fietkau { 571a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 57245c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 57345c9b3c0SFelix Fietkau int i; 57445c9b3c0SFelix Fietkau 57529ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 57645c9b3c0SFelix Fietkau slot = &ring->slots[i]; 57756faacd0SFelix Fietkau if (!slot->dma_addr) 57845c9b3c0SFelix Fietkau continue; 57945c9b3c0SFelix Fietkau 58045c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 58145c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 58245c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 58345c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 58456faacd0SFelix Fietkau slot->dma_addr = 0; 58545c9b3c0SFelix Fietkau } 58645c9b3c0SFelix Fietkau } 58745c9b3c0SFelix Fietkau 58845c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 58929ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 59029ba877eSFelix Fietkau int num_slots) 59145c9b3c0SFelix Fietkau { 592a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 59345c9b3c0SFelix Fietkau int size; 59445c9b3c0SFelix Fietkau 59545c9b3c0SFelix Fietkau if (!ring->cpu_base) 59645c9b3c0SFelix Fietkau return; 59745c9b3c0SFelix Fietkau 598dd4544f0SRafał Miłecki /* Free ring of descriptors */ 59929ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 600dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 601dd4544f0SRafał Miłecki ring->dma_base); 602dd4544f0SRafał Miłecki } 603dd4544f0SRafał Miłecki 60474b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 60574b6f291SFelix Fietkau { 60674b6f291SFelix Fietkau int i; 60774b6f291SFelix Fietkau 60874b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 60974b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 61074b6f291SFelix Fietkau 61174b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 61274b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 61374b6f291SFelix Fietkau } 61474b6f291SFelix Fietkau 615dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 616dd4544f0SRafał Miłecki { 617dd4544f0SRafał Miłecki int i; 618dd4544f0SRafał Miłecki 61974b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 62029ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 62129ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 62274b6f291SFelix Fietkau 62374b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 62429ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 62529ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 62645c9b3c0SFelix Fietkau } 627dd4544f0SRafał Miłecki 628dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 629dd4544f0SRafał Miłecki { 630a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 631dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 632dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 633dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 634dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 635dd4544f0SRafał Miłecki int err; 636dd4544f0SRafał Miłecki int i; 637dd4544f0SRafał Miłecki 638dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 639dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 640dd4544f0SRafał Miłecki 641a163bdb0SAbhishek Shah if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) { 642f6a95a24SJon Mason if (!(bgmac_idm_read(bgmac, BCMA_IOST) & BCMA_IOST_DMA64)) { 643d00a8281SJon Mason dev_err(bgmac->dev, "Core does not report 64-bit DMA\n"); 644dd4544f0SRafał Miłecki return -ENOTSUPP; 645dd4544f0SRafał Miłecki } 646a163bdb0SAbhishek Shah } 647dd4544f0SRafał Miłecki 648dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 649dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 650dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 651dd4544f0SRafał Miłecki 652dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 65329ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 654dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 655dd4544f0SRafał Miłecki &ring->dma_base, 656dd4544f0SRafał Miłecki GFP_KERNEL); 657dd4544f0SRafał Miłecki if (!ring->cpu_base) { 658d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n", 659dd4544f0SRafał Miłecki ring->mmio_base); 660dd4544f0SRafał Miłecki goto err_dma_free; 661dd4544f0SRafał Miłecki } 662dd4544f0SRafał Miłecki 6639900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6649900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6659900303eSRafał Miłecki if (ring->unaligned) 6669900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6679900303eSRafał Miłecki else 6689900303eSRafał Miłecki ring->index_base = 0; 6699900303eSRafał Miłecki 670dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 671dd4544f0SRafał Miłecki } 672dd4544f0SRafał Miłecki 673dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 674dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 675dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 676dd4544f0SRafał Miłecki 677dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 67829ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 679dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 680dd4544f0SRafał Miłecki &ring->dma_base, 681dd4544f0SRafał Miłecki GFP_KERNEL); 682dd4544f0SRafał Miłecki if (!ring->cpu_base) { 683d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n", 684dd4544f0SRafał Miłecki ring->mmio_base); 685dd4544f0SRafał Miłecki err = -ENOMEM; 686dd4544f0SRafał Miłecki goto err_dma_free; 687dd4544f0SRafał Miłecki } 688dd4544f0SRafał Miłecki 6899900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6909900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6919900303eSRafał Miłecki if (ring->unaligned) 6929900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6939900303eSRafał Miłecki else 6949900303eSRafał Miłecki ring->index_base = 0; 695dd4544f0SRafał Miłecki } 696dd4544f0SRafał Miłecki 697dd4544f0SRafał Miłecki return 0; 698dd4544f0SRafał Miłecki 699dd4544f0SRafał Miłecki err_dma_free: 700dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 701dd4544f0SRafał Miłecki return -ENOMEM; 702dd4544f0SRafał Miłecki } 703dd4544f0SRafał Miłecki 70474b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 705dd4544f0SRafał Miłecki { 706dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 70774b6f291SFelix Fietkau int i, err; 708dd4544f0SRafał Miłecki 709dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 710dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 711dd4544f0SRafał Miłecki 7129900303eSRafał Miłecki if (!ring->unaligned) 713dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 714dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 715dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 716dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 717dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7189900303eSRafał Miłecki if (ring->unaligned) 7199900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 720dd4544f0SRafał Miłecki 721dd4544f0SRafał Miłecki ring->start = 0; 722dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 723dd4544f0SRafał Miłecki } 724dd4544f0SRafał Miłecki 725dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 72670a737b7SRafał Miłecki int j; 72770a737b7SRafał Miłecki 728dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 729dd4544f0SRafał Miłecki 7309900303eSRafał Miłecki if (!ring->unaligned) 731dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 732dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 733dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 734dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 735dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7369900303eSRafał Miłecki if (ring->unaligned) 7379900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 738dd4544f0SRafał Miłecki 7394668ae1fSFelix Fietkau ring->start = 0; 7404668ae1fSFelix Fietkau ring->end = 0; 74129ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 74274b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 74374b6f291SFelix Fietkau if (err) 74474b6f291SFelix Fietkau goto error; 74574b6f291SFelix Fietkau 746d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 74774b6f291SFelix Fietkau } 748dd4544f0SRafał Miłecki 7494668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 750dd4544f0SRafał Miłecki } 75174b6f291SFelix Fietkau 75274b6f291SFelix Fietkau return 0; 75374b6f291SFelix Fietkau 75474b6f291SFelix Fietkau error: 75574b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 75674b6f291SFelix Fietkau return err; 757dd4544f0SRafał Miłecki } 758dd4544f0SRafał Miłecki 759dd4544f0SRafał Miłecki 760dd4544f0SRafał Miłecki /************************************************** 761dd4544f0SRafał Miłecki * Chip ops 762dd4544f0SRafał Miłecki **************************************************/ 763dd4544f0SRafał Miłecki 764dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 765dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 766dd4544f0SRafał Miłecki */ 767dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 768dd4544f0SRafał Miłecki bool force) 769dd4544f0SRafał Miłecki { 770dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 771dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 772db791eb2SJon Mason u32 cmdcfg_sr; 773dd4544f0SRafał Miłecki 774db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 775db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 776db791eb2SJon Mason else 777db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 778db791eb2SJon Mason 779db791eb2SJon Mason bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr); 780dd4544f0SRafał Miłecki udelay(2); 781dd4544f0SRafał Miłecki 782dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 783dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 784dd4544f0SRafał Miłecki 785db791eb2SJon Mason bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr); 786dd4544f0SRafał Miłecki udelay(2); 787dd4544f0SRafał Miłecki } 788dd4544f0SRafał Miłecki 7894e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 7904e209001SHauke Mehrtens { 7914e209001SHauke Mehrtens u32 tmp; 7924e209001SHauke Mehrtens 7934e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 7944e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 7954e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 7964e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 7974e209001SHauke Mehrtens } 7984e209001SHauke Mehrtens 799c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 800c6edfe10SHauke Mehrtens { 801c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 802c6edfe10SHauke Mehrtens 803c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 804e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 805c6edfe10SHauke Mehrtens else 806e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 807c6edfe10SHauke Mehrtens } 808c6edfe10SHauke Mehrtens 809dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 810dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 811dd4544f0SRafał Miłecki { 812dd4544f0SRafał Miłecki int i; 813dd4544f0SRafał Miłecki 814db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) { 815dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 816dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 817dd4544f0SRafał Miłecki bgmac_read(bgmac, 818dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 819dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 820dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 821dd4544f0SRafał Miłecki bgmac_read(bgmac, 822dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 823dd4544f0SRafał Miłecki } 824dd4544f0SRafał Miłecki 825dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 826dd4544f0SRafał Miłecki } 827dd4544f0SRafał Miłecki #endif 828dd4544f0SRafał Miłecki 829dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 830dd4544f0SRafał Miłecki { 831dd4544f0SRafał Miłecki int i; 832dd4544f0SRafał Miłecki 833db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB) 834dd4544f0SRafał Miłecki return; 835dd4544f0SRafał Miłecki 836dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 837dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 838dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 839dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 840dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 841dd4544f0SRafał Miłecki } 842dd4544f0SRafał Miłecki 843dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 8445824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 845dd4544f0SRafał Miłecki { 846dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 847dd4544f0SRafał Miłecki u32 set = 0; 848dd4544f0SRafał Miłecki 8495824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 8505824d2d1SRafał Miłecki case SPEED_10: 851dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 8525824d2d1SRafał Miłecki break; 8535824d2d1SRafał Miłecki case SPEED_100: 854dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 8555824d2d1SRafał Miłecki break; 8565824d2d1SRafał Miłecki case SPEED_1000: 857dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 8585824d2d1SRafał Miłecki break; 8596df4aff9SHauke Mehrtens case SPEED_2500: 8606df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 8616df4aff9SHauke Mehrtens break; 8625824d2d1SRafał Miłecki default: 863d00a8281SJon Mason dev_err(bgmac->dev, "Unsupported speed: %d\n", 864d00a8281SJon Mason bgmac->mac_speed); 8655824d2d1SRafał Miłecki } 8665824d2d1SRafał Miłecki 8675824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 868dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 8695824d2d1SRafał Miłecki 870dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 871dd4544f0SRafał Miłecki } 872dd4544f0SRafał Miłecki 873dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 874dd4544f0SRafał Miłecki { 875db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) { 876a163bdb0SAbhishek Shah if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) { 877f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 878a163bdb0SAbhishek Shah bgmac_idm_read(bgmac, BCMA_IOCTL) | 879a163bdb0SAbhishek Shah 0x40 | BGMAC_BCMA_IOCTL_SW_CLKEN); 880a163bdb0SAbhishek Shah } 8816df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 8826df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 8836df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 8846df4aff9SHauke Mehrtens } else { 885db791eb2SJon Mason u8 imode; 886db791eb2SJon Mason 8876df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 8886df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 889dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 8905824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 8915824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 8925824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 893dd4544f0SRafał Miłecki } 894dd4544f0SRafał Miłecki } 8956df4aff9SHauke Mehrtens } 896dd4544f0SRafał Miłecki 897a163bdb0SAbhishek Shah static void bgmac_chip_reset_idm_config(struct bgmac *bgmac) 898a163bdb0SAbhishek Shah { 899a163bdb0SAbhishek Shah u32 iost; 900a163bdb0SAbhishek Shah 901a163bdb0SAbhishek Shah iost = bgmac_idm_read(bgmac, BCMA_IOST); 902a163bdb0SAbhishek Shah if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED) 903a163bdb0SAbhishek Shah iost &= ~BGMAC_BCMA_IOST_ATTACHED; 904a163bdb0SAbhishek Shah 905a163bdb0SAbhishek Shah /* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */ 906a163bdb0SAbhishek Shah if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) { 907a163bdb0SAbhishek Shah u32 flags = 0; 908a163bdb0SAbhishek Shah 909a163bdb0SAbhishek Shah if (iost & BGMAC_BCMA_IOST_ATTACHED) { 910a163bdb0SAbhishek Shah flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 911a163bdb0SAbhishek Shah if (!bgmac->has_robosw) 912a163bdb0SAbhishek Shah flags |= BGMAC_BCMA_IOCTL_SW_RESET; 913a163bdb0SAbhishek Shah } 914a163bdb0SAbhishek Shah bgmac_clk_enable(bgmac, flags); 915a163bdb0SAbhishek Shah } 916a163bdb0SAbhishek Shah 917a163bdb0SAbhishek Shah if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 918a163bdb0SAbhishek Shah bgmac_idm_write(bgmac, BCMA_IOCTL, 919a163bdb0SAbhishek Shah bgmac_idm_read(bgmac, BCMA_IOCTL) & 920a163bdb0SAbhishek Shah ~BGMAC_BCMA_IOCTL_SW_RESET); 921a163bdb0SAbhishek Shah } 922a163bdb0SAbhishek Shah 923dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 924dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 925dd4544f0SRafał Miłecki { 926db791eb2SJon Mason u32 cmdcfg_sr; 927dd4544f0SRafał Miłecki int i; 928dd4544f0SRafał Miłecki 929f6a95a24SJon Mason if (bgmac_clk_enabled(bgmac)) { 930dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 931dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 932dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 933dd4544f0SRafał Miłecki } 934dd4544f0SRafał Miłecki 935dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 936dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 937dd4544f0SRafał Miłecki 938dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 939dd4544f0SRafał Miłecki udelay(1); 940dd4544f0SRafał Miłecki 941dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 942dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 943dd4544f0SRafał Miłecki 944dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 945dd4544f0SRafał Miłecki } 946dd4544f0SRafał Miłecki 947a163bdb0SAbhishek Shah if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) 948a163bdb0SAbhishek Shah bgmac_chip_reset_idm_config(bgmac); 949dd4544f0SRafał Miłecki 9506df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 951db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) { 9521a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 9531a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 954f6a95a24SJon Mason bgmac_wait_value(bgmac, BCMA_CLKCTLST, 9551a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 9561a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 957dd4544f0SRafał Miłecki 1000); 958dd4544f0SRafał Miłecki } 959dd4544f0SRafał Miłecki 960db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) { 961dd4544f0SRafał Miłecki u8 et_swtype = 0; 962dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 9636a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 9643647268dSHauke Mehrtens char buf[4]; 965dd4544f0SRafał Miłecki 9663647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 967dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 968d00a8281SJon Mason dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 969dd4544f0SRafał Miłecki buf); 970dd4544f0SRafał Miłecki et_swtype &= 0x0f; 971dd4544f0SRafał Miłecki et_swtype <<= 4; 972dd4544f0SRafał Miłecki sw_type = et_swtype; 973db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) { 974e2d8f646SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RMII | 975e2d8f646SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 976db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) { 977b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 978b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 979dd4544f0SRafał Miłecki } 980f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 981dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 982dd4544f0SRafał Miłecki sw_type); 9831cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE) { 9841cb94db3SRafał Miłecki u32 sw_type = BGMAC_CHIPCTL_4_IF_TYPE_MII | 9851cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_EPHY; 9861cb94db3SRafał Miłecki u8 et_swtype = 0; 9871cb94db3SRafał Miłecki char buf[4]; 9881cb94db3SRafał Miłecki 9891cb94db3SRafał Miłecki if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 9901cb94db3SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 9911cb94db3SRafał Miłecki dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 9921cb94db3SRafał Miłecki buf); 9931cb94db3SRafał Miłecki sw_type = (et_swtype & 0x0f) << 12; 9941cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE_RGMII) { 9951cb94db3SRafał Miłecki sw_type = BGMAC_CHIPCTL_4_IF_TYPE_RGMII | 9961cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_RGMII; 9971cb94db3SRafał Miłecki } 9981cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 4, ~(BGMAC_CHIPCTL_4_IF_TYPE_MASK | 9991cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_MASK), 10001cb94db3SRafał Miłecki sw_type); 10011cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC7_IF_TYPE_RGMII) { 10021cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 7, ~BGMAC_CHIPCTL_7_IF_TYPE_MASK, 10031cb94db3SRafał Miłecki BGMAC_CHIPCTL_7_IF_TYPE_RGMII); 1004dd4544f0SRafał Miłecki } 1005dd4544f0SRafał Miłecki 1006dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 1007dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 1008dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 1009dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 1010dd4544f0SRafał Miłecki */ 1011db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 1012db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 1013db791eb2SJon Mason else 1014db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 1015db791eb2SJon Mason 1016dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 1017dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 1018dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 1019dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 1020dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 1021dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 1022dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 1023dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1024dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 1025dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 1026dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 1027dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 1028dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1029dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1030dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1031dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1032dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1033db791eb2SJon Mason cmdcfg_sr, 1034dd4544f0SRafał Miłecki false); 1035d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1036d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1037dd4544f0SRafał Miłecki 1038dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1039db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL) 1040f6a95a24SJon Mason bgmac_cmn_maskset32(bgmac, BCMA_GMAC_CMN_PHY_CTL, ~0, 1041dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1042dd4544f0SRafał Miłecki else 1043dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1044dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 104555954f3bSJon Mason if (bgmac->mii_bus) 104655954f3bSJon Mason bgmac->mii_bus->reset(bgmac->mii_bus); 1047dd4544f0SRafał Miłecki 104849a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1049dd4544f0SRafał Miłecki } 1050dd4544f0SRafał Miłecki 1051dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1052dd4544f0SRafał Miłecki { 1053dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1054dd4544f0SRafał Miłecki } 1055dd4544f0SRafał Miłecki 1056dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1057dd4544f0SRafał Miłecki { 1058dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 10594160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1060dd4544f0SRafał Miłecki } 1061dd4544f0SRafał Miłecki 1062dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1063dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1064dd4544f0SRafał Miłecki { 1065db791eb2SJon Mason u32 cmdcfg_sr; 1066dd4544f0SRafał Miłecki u32 cmdcfg; 1067dd4544f0SRafał Miłecki u32 mode; 1068db791eb2SJon Mason 1069db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 1070db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 1071db791eb2SJon Mason else 1072db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 1073dd4544f0SRafał Miłecki 1074dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1075dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 1076db791eb2SJon Mason cmdcfg_sr, true); 1077dd4544f0SRafał Miłecki udelay(2); 1078dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1079dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1080dd4544f0SRafał Miłecki 1081dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1082dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1083cdb26d33SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST || mode != 0) 1084dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1085cdb26d33SRafał Miłecki if (!(bgmac->feature_flags & BGMAC_FEAT_CLKCTLST) && mode == 2) 1086f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~0, 1087dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1088dd4544f0SRafał Miłecki 1089db791eb2SJon Mason if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 | 1090db791eb2SJon Mason BGMAC_FEAT_FLW_CTRL2)) { 1091db791eb2SJon Mason u32 fl_ctl; 1092db791eb2SJon Mason 1093db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1) 1094dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1095db791eb2SJon Mason else 1096db791eb2SJon Mason fl_ctl = 0x03cb04cb; 1097db791eb2SJon Mason 1098dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1099dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1100dd4544f0SRafał Miłecki } 1101dd4544f0SRafał Miłecki 1102db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) { 1103db791eb2SJon Mason u32 rxq_ctl; 1104db791eb2SJon Mason u16 bp_clk; 1105db791eb2SJon Mason u8 mdp; 1106db791eb2SJon Mason 1107dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1108dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 1109f6a95a24SJon Mason bp_clk = bgmac_get_bus_clock(bgmac) / 1000000; 1110dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1111dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1112dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1113dd4544f0SRafał Miłecki } 11146df4aff9SHauke Mehrtens } 1115dd4544f0SRafał Miłecki 1116dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 111774b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1118dd4544f0SRafał Miłecki { 1119dd5c5d03SJon Mason /* Clear any erroneously pending interrupts */ 1120dd5c5d03SJon Mason bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1121dd5c5d03SJon Mason 1122dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1123dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1124dd4544f0SRafał Miłecki 1125dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1126dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1127dd4544f0SRafał Miłecki 1128c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1129dd4544f0SRafał Miłecki 11304e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1131dd4544f0SRafał Miłecki 1132dd4544f0SRafał Miłecki if (bgmac->loopback) 1133e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1134dd4544f0SRafał Miłecki else 1135e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1136dd4544f0SRafał Miłecki 1137dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1138dd4544f0SRafał Miłecki 1139dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1140dd4544f0SRafał Miłecki 1141dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1142dd4544f0SRafał Miłecki } 1143dd4544f0SRafał Miłecki 1144dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1145dd4544f0SRafał Miłecki { 1146dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1147dd4544f0SRafał Miłecki 1148dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1149dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1150dd4544f0SRafał Miłecki 1151dd4544f0SRafał Miłecki if (!int_status) 1152dd4544f0SRafał Miłecki return IRQ_NONE; 1153dd4544f0SRafał Miłecki 1154eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1155eb64e292SFelix Fietkau if (int_status) 1156d00a8281SJon Mason dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status); 1157dd4544f0SRafał Miłecki 1158dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1159dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1160dd4544f0SRafał Miłecki 1161dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1162dd4544f0SRafał Miłecki 1163dd4544f0SRafał Miłecki return IRQ_HANDLED; 1164dd4544f0SRafał Miłecki } 1165dd4544f0SRafał Miłecki 1166dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1167dd4544f0SRafał Miłecki { 1168dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1169dd4544f0SRafał Miłecki int handled = 0; 1170dd4544f0SRafał Miłecki 1171eb64e292SFelix Fietkau /* Ack */ 1172eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1173dd4544f0SRafał Miłecki 1174eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1175eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1176dd4544f0SRafał Miłecki 1177eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1178eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1179e580267dSRafał Miłecki return weight; 1180dd4544f0SRafał Miłecki 118143f159c6SHauke Mehrtens if (handled < weight) { 11826ad20165SEric Dumazet napi_complete_done(napi, handled); 1183dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 118443f159c6SHauke Mehrtens } 1185dd4544f0SRafał Miłecki 1186dd4544f0SRafał Miłecki return handled; 1187dd4544f0SRafał Miłecki } 1188dd4544f0SRafał Miłecki 1189dd4544f0SRafał Miłecki /************************************************** 1190dd4544f0SRafał Miłecki * net_device_ops 1191dd4544f0SRafał Miłecki **************************************************/ 1192dd4544f0SRafał Miłecki 1193dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1194dd4544f0SRafał Miłecki { 1195dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1196dd4544f0SRafał Miłecki int err = 0; 1197dd4544f0SRafał Miłecki 1198dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 119974b6f291SFelix Fietkau 120074b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 120174b6f291SFelix Fietkau if (err) 120274b6f291SFelix Fietkau return err; 120374b6f291SFelix Fietkau 1204dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 120574b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1206dd4544f0SRafał Miłecki 1207f6a95a24SJon Mason err = request_irq(bgmac->irq, bgmac_interrupt, IRQF_SHARED, 1208dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1209dd4544f0SRafał Miłecki if (err < 0) { 1210d00a8281SJon Mason dev_err(bgmac->dev, "IRQ request error: %d!\n", err); 121174b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 121274b6f291SFelix Fietkau return err; 1213dd4544f0SRafał Miłecki } 1214dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1215dd4544f0SRafał Miłecki 1216b21fcb25SPhilippe Reynes phy_start(net_dev->phydev); 12174e34da4dSRafał Miłecki 1218c3897f2aSFlorian Fainelli netif_start_queue(net_dev); 1219c3897f2aSFlorian Fainelli 122074b6f291SFelix Fietkau return 0; 1221dd4544f0SRafał Miłecki } 1222dd4544f0SRafał Miłecki 1223dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1224dd4544f0SRafał Miłecki { 1225dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1226dd4544f0SRafał Miłecki 1227dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1228dd4544f0SRafał Miłecki 1229b21fcb25SPhilippe Reynes phy_stop(net_dev->phydev); 12304e34da4dSRafał Miłecki 1231dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1232dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1233f6a95a24SJon Mason free_irq(bgmac->irq, net_dev); 1234dd4544f0SRafał Miłecki 1235dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 123674b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1237dd4544f0SRafał Miłecki 1238dd4544f0SRafał Miłecki return 0; 1239dd4544f0SRafał Miłecki } 1240dd4544f0SRafał Miłecki 1241dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1242dd4544f0SRafał Miłecki struct net_device *net_dev) 1243dd4544f0SRafał Miłecki { 1244dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1245dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1246dd4544f0SRafał Miłecki 1247dd4544f0SRafał Miłecki /* No QOS support yet */ 1248dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1249dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1250dd4544f0SRafał Miłecki } 1251dd4544f0SRafał Miłecki 12524e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 12534e209001SHauke Mehrtens { 12544e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 1255fa42245dSHari Vyas struct sockaddr *sa = addr; 12564e209001SHauke Mehrtens int ret; 12574e209001SHauke Mehrtens 12584e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 12594e209001SHauke Mehrtens if (ret < 0) 12604e209001SHauke Mehrtens return ret; 1261fa42245dSHari Vyas 1262fa42245dSHari Vyas ether_addr_copy(net_dev->dev_addr, sa->sa_data); 1263fa42245dSHari Vyas bgmac_write_mac_address(bgmac, net_dev->dev_addr); 1264fa42245dSHari Vyas 12654e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 12664e209001SHauke Mehrtens return 0; 12674e209001SHauke Mehrtens } 12684e209001SHauke Mehrtens 1269dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1270dd4544f0SRafał Miłecki { 1271dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 127269c58852SHauke Mehrtens return -EINVAL; 127369c58852SHauke Mehrtens 1274b21fcb25SPhilippe Reynes return phy_mii_ioctl(net_dev->phydev, ifr, cmd); 1275dd4544f0SRafał Miłecki } 1276dd4544f0SRafał Miłecki 1277dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1278dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1279dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1280dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1281c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 12824e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1283522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1284dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1285dd4544f0SRafał Miłecki }; 1286dd4544f0SRafał Miłecki 1287dd4544f0SRafał Miłecki /************************************************** 1288dd4544f0SRafał Miłecki * ethtool_ops 1289dd4544f0SRafał Miłecki **************************************************/ 1290dd4544f0SRafał Miłecki 1291f6613d4fSFlorian Fainelli struct bgmac_stat { 1292f6613d4fSFlorian Fainelli u8 size; 1293f6613d4fSFlorian Fainelli u32 offset; 1294f6613d4fSFlorian Fainelli const char *name; 1295f6613d4fSFlorian Fainelli }; 1296f6613d4fSFlorian Fainelli 1297f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = { 1298f6613d4fSFlorian Fainelli { 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" }, 1299f6613d4fSFlorian Fainelli { 4, BGMAC_TX_GOOD_PKTS, "tx_good" }, 1300f6613d4fSFlorian Fainelli { 8, BGMAC_TX_OCTETS, "tx_octets" }, 1301f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PKTS, "tx_pkts" }, 1302f6613d4fSFlorian Fainelli { 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" }, 1303f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" }, 1304f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_64, "tx_64" }, 1305f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" }, 1306f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" }, 1307f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" }, 1308f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" }, 1309f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" }, 1310f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" }, 1311f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" }, 1312f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" }, 1313f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" }, 1314f6613d4fSFlorian Fainelli { 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" }, 1315f6613d4fSFlorian Fainelli { 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" }, 1316f6613d4fSFlorian Fainelli { 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" }, 1317f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNDERRUNS, "tx_underruns" }, 1318f6613d4fSFlorian Fainelli { 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" }, 1319f6613d4fSFlorian Fainelli { 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" }, 1320f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" }, 1321f6613d4fSFlorian Fainelli { 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" }, 1322f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LATE_COLS, "tx_late_cols" }, 1323f6613d4fSFlorian Fainelli { 4, BGMAC_TX_DEFERED, "tx_defered" }, 1324f6613d4fSFlorian Fainelli { 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" }, 1325f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" }, 1326f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNI_PKTS, "tx_unicast" }, 1327f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q0_PKTS, "tx_q0" }, 1328f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" }, 1329f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q1_PKTS, "tx_q1" }, 1330f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" }, 1331f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q2_PKTS, "tx_q2" }, 1332f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" }, 1333f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q3_PKTS, "tx_q3" }, 1334f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" }, 1335f6613d4fSFlorian Fainelli { 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" }, 1336f6613d4fSFlorian Fainelli { 4, BGMAC_RX_GOOD_PKTS, "rx_good" }, 1337f6613d4fSFlorian Fainelli { 8, BGMAC_RX_OCTETS, "rx_octets" }, 1338f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PKTS, "rx_pkts" }, 1339f6613d4fSFlorian Fainelli { 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" }, 1340f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" }, 1341f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_64, "rx_64" }, 1342f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" }, 1343f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" }, 1344f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" }, 1345f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" }, 1346f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" }, 1347f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" }, 1348f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" }, 1349f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" }, 1350f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" }, 1351f6613d4fSFlorian Fainelli { 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" }, 1352f6613d4fSFlorian Fainelli { 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" }, 1353f6613d4fSFlorian Fainelli { 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" }, 1354f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MISSED_PKTS, "rx_missed" }, 1355f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" }, 1356f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNDERSIZE, "rx_undersize" }, 1357f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ERRS, "rx_crc" }, 1358f6613d4fSFlorian Fainelli { 4, BGMAC_RX_ALIGN_ERRS, "rx_align" }, 1359f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" }, 1360f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" }, 1361f6613d4fSFlorian Fainelli { 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" }, 1362f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SACHANGES, "rx_sa_changes" }, 1363f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNI_PKTS, "rx_unicast" }, 1364f6613d4fSFlorian Fainelli }; 1365f6613d4fSFlorian Fainelli 1366f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN ARRAY_SIZE(bgmac_get_strings_stats) 1367f6613d4fSFlorian Fainelli 1368f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set) 1369f6613d4fSFlorian Fainelli { 1370f6613d4fSFlorian Fainelli switch (string_set) { 1371f6613d4fSFlorian Fainelli case ETH_SS_STATS: 1372f6613d4fSFlorian Fainelli return BGMAC_STATS_LEN; 1373f6613d4fSFlorian Fainelli } 1374f6613d4fSFlorian Fainelli 1375f6613d4fSFlorian Fainelli return -EOPNOTSUPP; 1376f6613d4fSFlorian Fainelli } 1377f6613d4fSFlorian Fainelli 1378f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset, 1379f6613d4fSFlorian Fainelli u8 *data) 1380f6613d4fSFlorian Fainelli { 1381f6613d4fSFlorian Fainelli int i; 1382f6613d4fSFlorian Fainelli 1383f6613d4fSFlorian Fainelli if (stringset != ETH_SS_STATS) 1384f6613d4fSFlorian Fainelli return; 1385f6613d4fSFlorian Fainelli 1386f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) 1387f6613d4fSFlorian Fainelli strlcpy(data + i * ETH_GSTRING_LEN, 1388f6613d4fSFlorian Fainelli bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN); 1389f6613d4fSFlorian Fainelli } 1390f6613d4fSFlorian Fainelli 1391f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev, 1392f6613d4fSFlorian Fainelli struct ethtool_stats *ss, uint64_t *data) 1393f6613d4fSFlorian Fainelli { 1394f6613d4fSFlorian Fainelli struct bgmac *bgmac = netdev_priv(dev); 1395f6613d4fSFlorian Fainelli const struct bgmac_stat *s; 1396f6613d4fSFlorian Fainelli unsigned int i; 1397f6613d4fSFlorian Fainelli u64 val; 1398f6613d4fSFlorian Fainelli 1399f6613d4fSFlorian Fainelli if (!netif_running(dev)) 1400f6613d4fSFlorian Fainelli return; 1401f6613d4fSFlorian Fainelli 1402f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) { 1403f6613d4fSFlorian Fainelli s = &bgmac_get_strings_stats[i]; 1404f6613d4fSFlorian Fainelli val = 0; 1405f6613d4fSFlorian Fainelli if (s->size == 8) 1406f6613d4fSFlorian Fainelli val = (u64)bgmac_read(bgmac, s->offset + 4) << 32; 1407f6613d4fSFlorian Fainelli val |= bgmac_read(bgmac, s->offset); 1408f6613d4fSFlorian Fainelli data[i] = val; 1409f6613d4fSFlorian Fainelli } 1410f6613d4fSFlorian Fainelli } 1411f6613d4fSFlorian Fainelli 1412dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1413dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1414dd4544f0SRafał Miłecki { 1415dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1416f6a95a24SJon Mason strlcpy(info->bus_info, "AXI", sizeof(info->bus_info)); 1417dd4544f0SRafał Miłecki } 1418dd4544f0SRafał Miłecki 1419dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1420f6613d4fSFlorian Fainelli .get_strings = bgmac_get_strings, 1421f6613d4fSFlorian Fainelli .get_sset_count = bgmac_get_sset_count, 1422f6613d4fSFlorian Fainelli .get_ethtool_stats = bgmac_get_ethtool_stats, 1423dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1424904632a2SPhilippe Reynes .get_link_ksettings = phy_ethtool_get_link_ksettings, 1425904632a2SPhilippe Reynes .set_link_ksettings = phy_ethtool_set_link_ksettings, 1426dd4544f0SRafał Miłecki }; 1427dd4544f0SRafał Miłecki 1428dd4544f0SRafał Miłecki /************************************************** 142911e5e76eSRafał Miłecki * MII 143011e5e76eSRafał Miłecki **************************************************/ 143111e5e76eSRafał Miłecki 14321676aba5SJon Mason void bgmac_adjust_link(struct net_device *net_dev) 14335824d2d1SRafał Miłecki { 14345824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1435b21fcb25SPhilippe Reynes struct phy_device *phy_dev = net_dev->phydev; 14365824d2d1SRafał Miłecki bool update = false; 14375824d2d1SRafał Miłecki 14385824d2d1SRafał Miłecki if (phy_dev->link) { 14395824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 14405824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14415824d2d1SRafał Miłecki update = true; 14425824d2d1SRafał Miłecki } 14435824d2d1SRafał Miłecki 14445824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14455824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14465824d2d1SRafał Miłecki update = true; 14475824d2d1SRafał Miłecki } 14485824d2d1SRafał Miłecki } 14495824d2d1SRafał Miłecki 14505824d2d1SRafał Miłecki if (update) { 14515824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14525824d2d1SRafał Miłecki phy_print_status(phy_dev); 14535824d2d1SRafał Miłecki } 14545824d2d1SRafał Miłecki } 14551676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_adjust_link); 14565824d2d1SRafał Miłecki 14571676aba5SJon Mason int bgmac_phy_connect_direct(struct bgmac *bgmac) 1458c25b23b8SRafał Miłecki { 1459c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1460c25b23b8SRafał Miłecki .link = 1, 1461c25b23b8SRafał Miłecki .speed = SPEED_1000, 1462c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1463c25b23b8SRafał Miłecki }; 1464c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1465c25b23b8SRafał Miłecki int err; 1466c25b23b8SRafał Miłecki 14674db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1468c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1469d00a8281SJon Mason dev_err(bgmac->dev, "Failed to register fixed PHY device\n"); 1470c25b23b8SRafał Miłecki return -ENODEV; 1471c25b23b8SRafał Miłecki } 1472c25b23b8SRafał Miłecki 1473c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1474c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1475c25b23b8SRafał Miłecki if (err) { 1476d00a8281SJon Mason dev_err(bgmac->dev, "Connecting PHY failed\n"); 1477c25b23b8SRafał Miłecki return err; 1478c25b23b8SRafał Miłecki } 1479c25b23b8SRafał Miłecki 1480c25b23b8SRafał Miłecki return err; 1481c25b23b8SRafał Miłecki } 14821676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_phy_connect_direct); 148311e5e76eSRafał Miłecki 148434a5102cSRafał Miłecki struct bgmac *bgmac_alloc(struct device *dev) 1485dd4544f0SRafał Miłecki { 1486dd4544f0SRafał Miłecki struct net_device *net_dev; 1487dd4544f0SRafał Miłecki struct bgmac *bgmac; 1488dd4544f0SRafał Miłecki 1489dd4544f0SRafał Miłecki /* Allocation and references */ 149034a5102cSRafał Miłecki net_dev = devm_alloc_etherdev(dev, sizeof(*bgmac)); 1491dd4544f0SRafał Miłecki if (!net_dev) 149234a5102cSRafał Miłecki return NULL; 1493f6a95a24SJon Mason 1494dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 14957ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 149634a5102cSRafał Miłecki 1497dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 149834a5102cSRafał Miłecki bgmac->dev = dev; 1499dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 150034a5102cSRafał Miłecki 150134a5102cSRafał Miłecki return bgmac; 150234a5102cSRafał Miłecki } 150334a5102cSRafał Miłecki EXPORT_SYMBOL_GPL(bgmac_alloc); 150434a5102cSRafał Miłecki 150534a5102cSRafał Miłecki int bgmac_enet_probe(struct bgmac *bgmac) 150634a5102cSRafał Miłecki { 150734a5102cSRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 150834a5102cSRafał Miłecki int err; 150934a5102cSRafał Miłecki 1510f6a95a24SJon Mason net_dev->irq = bgmac->irq; 1511f6a95a24SJon Mason SET_NETDEV_DEV(net_dev, bgmac->dev); 1512f3537b34SJoey Zhong dev_set_drvdata(bgmac->dev, bgmac); 1513dd4544f0SRafał Miłecki 15146850f8b5STobias Klauser if (!is_valid_ether_addr(net_dev->dev_addr)) { 1515f6a95a24SJon Mason dev_err(bgmac->dev, "Invalid MAC addr: %pM\n", 15166850f8b5STobias Klauser net_dev->dev_addr); 15176850f8b5STobias Klauser eth_hw_addr_random(net_dev); 1518f6a95a24SJon Mason dev_warn(bgmac->dev, "Using random MAC: %pM\n", 15196850f8b5STobias Klauser net_dev->dev_addr); 1520f6a95a24SJon Mason } 1521dd4544f0SRafał Miłecki 1522f6a95a24SJon Mason /* This (reset &) enable is not preset in specs or reference driver but 1523f6a95a24SJon Mason * Broadcom does it in arch PCI code when enabling fake PCI device. 1524f6a95a24SJon Mason */ 1525f6a95a24SJon Mason bgmac_clk_enable(bgmac, 0); 1526dd4544f0SRafał Miłecki 15271cb94db3SRafał Miłecki /* This seems to be fixing IRQ by assigning OOB #6 to the core */ 1528a163bdb0SAbhishek Shah if (!(bgmac->feature_flags & BGMAC_FEAT_IDM_MASK)) { 15291cb94db3SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_IRQ_ID_OOB_6) 15301cb94db3SRafał Miłecki bgmac_idm_write(bgmac, BCMA_OOB_SEL_OUT_A30, 0x86); 1531a163bdb0SAbhishek Shah } 15321cb94db3SRafał Miłecki 1533dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1534dd4544f0SRafał Miłecki 1535dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1536dd4544f0SRafał Miłecki if (err) { 1537d00a8281SJon Mason dev_err(bgmac->dev, "Unable to alloc memory for DMA\n"); 153834a5102cSRafał Miłecki goto err_out; 1539dd4544f0SRafał Miłecki } 1540dd4544f0SRafał Miłecki 1541dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1542edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1543dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1544dd4544f0SRafał Miłecki 15456216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 15466216642fSHauke Mehrtens 154755954f3bSJon Mason err = bgmac_phy_connect(bgmac); 154811e5e76eSRafał Miłecki if (err) { 1549d00a8281SJon Mason dev_err(bgmac->dev, "Cannot connect to phy\n"); 1550f6a95a24SJon Mason goto err_dma_free; 155111e5e76eSRafał Miłecki } 155211e5e76eSRafał Miłecki 15539cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 15549cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 15559cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 15569cde9450SFelix Fietkau 1557dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1558dd4544f0SRafał Miłecki if (err) { 1559d00a8281SJon Mason dev_err(bgmac->dev, "Cannot register net device\n"); 156055954f3bSJon Mason goto err_phy_disconnect; 1561dd4544f0SRafał Miłecki } 1562dd4544f0SRafał Miłecki 1563dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1564dd4544f0SRafał Miłecki 1565dd4544f0SRafał Miłecki return 0; 1566dd4544f0SRafał Miłecki 156755954f3bSJon Mason err_phy_disconnect: 156855954f3bSJon Mason phy_disconnect(net_dev->phydev); 1569dd4544f0SRafał Miłecki err_dma_free: 1570dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 157134a5102cSRafał Miłecki err_out: 1572dd4544f0SRafał Miłecki 1573dd4544f0SRafał Miłecki return err; 1574dd4544f0SRafał Miłecki } 1575f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_probe); 1576dd4544f0SRafał Miłecki 1577f6a95a24SJon Mason void bgmac_enet_remove(struct bgmac *bgmac) 1578dd4544f0SRafał Miłecki { 1579dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 158055954f3bSJon Mason phy_disconnect(bgmac->net_dev->phydev); 15816216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1582dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1583dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1584dd4544f0SRafał Miłecki } 1585f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_remove); 1586dd4544f0SRafał Miłecki 1587f3537b34SJoey Zhong int bgmac_enet_suspend(struct bgmac *bgmac) 1588f3537b34SJoey Zhong { 1589f3537b34SJoey Zhong if (!netif_running(bgmac->net_dev)) 1590f3537b34SJoey Zhong return 0; 1591f3537b34SJoey Zhong 1592f3537b34SJoey Zhong phy_stop(bgmac->net_dev->phydev); 1593f3537b34SJoey Zhong 1594f3537b34SJoey Zhong netif_stop_queue(bgmac->net_dev); 1595f3537b34SJoey Zhong 1596f3537b34SJoey Zhong napi_disable(&bgmac->napi); 1597f3537b34SJoey Zhong 1598f3537b34SJoey Zhong netif_tx_lock(bgmac->net_dev); 1599f3537b34SJoey Zhong netif_device_detach(bgmac->net_dev); 1600f3537b34SJoey Zhong netif_tx_unlock(bgmac->net_dev); 1601f3537b34SJoey Zhong 1602f3537b34SJoey Zhong bgmac_chip_intrs_off(bgmac); 1603f3537b34SJoey Zhong bgmac_chip_reset(bgmac); 1604f3537b34SJoey Zhong bgmac_dma_cleanup(bgmac); 1605f3537b34SJoey Zhong 1606f3537b34SJoey Zhong return 0; 1607f3537b34SJoey Zhong } 1608f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_suspend); 1609f3537b34SJoey Zhong 1610f3537b34SJoey Zhong int bgmac_enet_resume(struct bgmac *bgmac) 1611f3537b34SJoey Zhong { 1612f3537b34SJoey Zhong int rc; 1613f3537b34SJoey Zhong 1614f3537b34SJoey Zhong if (!netif_running(bgmac->net_dev)) 1615f3537b34SJoey Zhong return 0; 1616f3537b34SJoey Zhong 1617f3537b34SJoey Zhong rc = bgmac_dma_init(bgmac); 1618f3537b34SJoey Zhong if (rc) 1619f3537b34SJoey Zhong return rc; 1620f3537b34SJoey Zhong 1621f3537b34SJoey Zhong bgmac_chip_init(bgmac); 1622f3537b34SJoey Zhong 1623f3537b34SJoey Zhong napi_enable(&bgmac->napi); 1624f3537b34SJoey Zhong 1625f3537b34SJoey Zhong netif_tx_lock(bgmac->net_dev); 1626f3537b34SJoey Zhong netif_device_attach(bgmac->net_dev); 1627f3537b34SJoey Zhong netif_tx_unlock(bgmac->net_dev); 1628f3537b34SJoey Zhong 1629f3537b34SJoey Zhong netif_start_queue(bgmac->net_dev); 1630f3537b34SJoey Zhong 1631f3537b34SJoey Zhong phy_start(bgmac->net_dev->phydev); 1632f3537b34SJoey Zhong 1633f3537b34SJoey Zhong return 0; 1634f3537b34SJoey Zhong } 1635f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_resume); 1636f3537b34SJoey Zhong 1637dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1638dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1639