1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9f6a95a24SJon Mason 10f6a95a24SJon Mason #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt 11f6a95a24SJon Mason 12f6a95a24SJon Mason #include <linux/bcma/bcma.h> 13f6a95a24SJon Mason #include <linux/etherdevice.h> 14f6a95a24SJon Mason #include <linux/bcm47xx_nvram.h> 15dd4544f0SRafał Miłecki #include "bgmac.h" 16dd4544f0SRafał Miłecki 17f6a95a24SJon Mason static bool bgmac_wait_value(struct bgmac *bgmac, u16 reg, u32 mask, 18dd4544f0SRafał Miłecki u32 value, int timeout) 19dd4544f0SRafał Miłecki { 20dd4544f0SRafał Miłecki u32 val; 21dd4544f0SRafał Miłecki int i; 22dd4544f0SRafał Miłecki 23dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 24f6a95a24SJon Mason val = bgmac_read(bgmac, reg); 25dd4544f0SRafał Miłecki if ((val & mask) == value) 26dd4544f0SRafał Miłecki return true; 27dd4544f0SRafał Miłecki udelay(10); 28dd4544f0SRafał Miłecki } 29f6a95a24SJon Mason dev_err(bgmac->dev, "Timeout waiting for reg 0x%X\n", reg); 30dd4544f0SRafał Miłecki return false; 31dd4544f0SRafał Miłecki } 32dd4544f0SRafał Miłecki 33dd4544f0SRafał Miłecki /************************************************** 34dd4544f0SRafał Miłecki * DMA 35dd4544f0SRafał Miłecki **************************************************/ 36dd4544f0SRafał Miłecki 37dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 38dd4544f0SRafał Miłecki { 39dd4544f0SRafał Miłecki u32 val; 40dd4544f0SRafał Miłecki int i; 41dd4544f0SRafał Miłecki 42dd4544f0SRafał Miłecki if (!ring->mmio_base) 43dd4544f0SRafał Miłecki return; 44dd4544f0SRafał Miłecki 45dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 46dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 47dd4544f0SRafał Miłecki * implement whole loop here. 48dd4544f0SRafał Miłecki */ 49dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 50dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 51dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 52dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 53dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 54dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 55dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 56dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 57dd4544f0SRafał Miłecki i = 0; 58dd4544f0SRafał Miłecki break; 59dd4544f0SRafał Miłecki } 60dd4544f0SRafał Miłecki udelay(10); 61dd4544f0SRafał Miłecki } 62dd4544f0SRafał Miłecki if (i) 63d00a8281SJon Mason dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 64dd4544f0SRafał Miłecki ring->mmio_base, val); 65dd4544f0SRafał Miłecki 66dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 67dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 68f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 69dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 70dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 71dd4544f0SRafał Miłecki 10000)) { 72d00a8281SJon Mason dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 73dd4544f0SRafał Miłecki ring->mmio_base); 74dd4544f0SRafał Miłecki udelay(300); 75dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 76dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 77d00a8281SJon Mason dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n", 78dd4544f0SRafał Miłecki ring->mmio_base); 79dd4544f0SRafał Miłecki } 80dd4544f0SRafał Miłecki } 81dd4544f0SRafał Miłecki 82dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 83dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 84dd4544f0SRafał Miłecki { 85dd4544f0SRafał Miłecki u32 ctl; 86dd4544f0SRafał Miłecki 87dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 88db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) { 8956ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 9056ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 9156ceecdeSHauke Mehrtens 9256ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 9356ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 9456ceecdeSHauke Mehrtens 9556ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 9656ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 9756ceecdeSHauke Mehrtens 9856ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 9956ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 10056ceecdeSHauke Mehrtens } 101dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 102dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 103dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 104dd4544f0SRafał Miłecki } 105dd4544f0SRafał Miłecki 1069cde9450SFelix Fietkau static void 1079cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1089cde9450SFelix Fietkau int i, int len, u32 ctl0) 1099cde9450SFelix Fietkau { 1109cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1119cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1129cde9450SFelix Fietkau u32 ctl1; 1139cde9450SFelix Fietkau 11429ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1159cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1169cde9450SFelix Fietkau 1179cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1189cde9450SFelix Fietkau 1199cde9450SFelix Fietkau slot = &ring->slots[i]; 1209cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1219cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1229cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1239cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1249cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1259cde9450SFelix Fietkau } 1269cde9450SFelix Fietkau 127dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 128dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 129dd4544f0SRafał Miłecki struct sk_buff *skb) 130dd4544f0SRafał Miłecki { 131a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 132dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 133b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 134b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1359cde9450SFelix Fietkau int nr_frags; 1369cde9450SFelix Fietkau u32 flags; 1379cde9450SFelix Fietkau int i; 138dd4544f0SRafał Miłecki 139dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 140d00a8281SJon Mason netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len); 1419cde9450SFelix Fietkau goto err_drop; 142dd4544f0SRafał Miłecki } 143dd4544f0SRafał Miłecki 1449cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1459cde9450SFelix Fietkau skb_checksum_help(skb); 1469cde9450SFelix Fietkau 1479cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1489cde9450SFelix Fietkau 149b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 150b38c83ddSFelix Fietkau * even when ring->end overflows 151b38c83ddSFelix Fietkau */ 152b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 153d00a8281SJon Mason netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n"); 154dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 155dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 156dd4544f0SRafał Miłecki } 157dd4544f0SRafał Miłecki 1589cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 159dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1609cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1619cde9450SFelix Fietkau goto err_dma_head; 1629cde9450SFelix Fietkau 1639cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1649cde9450SFelix Fietkau if (!nr_frags) 1659cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1669cde9450SFelix Fietkau 1679cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1689cde9450SFelix Fietkau flags = 0; 1699cde9450SFelix Fietkau 1709cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1719cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1729cde9450SFelix Fietkau int len = skb_frag_size(frag); 1739cde9450SFelix Fietkau 1749cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1759cde9450SFelix Fietkau slot = &ring->slots[index]; 1769cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 1779cde9450SFelix Fietkau len, DMA_TO_DEVICE); 1789cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1799cde9450SFelix Fietkau goto err_dma; 1809cde9450SFelix Fietkau 1819cde9450SFelix Fietkau if (i == nr_frags - 1) 1829cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1839cde9450SFelix Fietkau 1849cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 185dd4544f0SRafał Miłecki } 186dd4544f0SRafał Miłecki 1879cde9450SFelix Fietkau slot->skb = skb; 188b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 18949a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 19049a467b4SHauke Mehrtens 191dd4544f0SRafał Miłecki wmb(); 192dd4544f0SRafał Miłecki 193dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 194dd4544f0SRafał Miłecki * slot it should *not* read. 195dd4544f0SRafał Miłecki */ 196dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 1979900303eSRafał Miłecki ring->index_base + 198b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 199b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 200dd4544f0SRafał Miłecki 201b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 202dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 203dd4544f0SRafał Miłecki 204dd4544f0SRafał Miłecki return NETDEV_TX_OK; 205dd4544f0SRafał Miłecki 2069cde9450SFelix Fietkau err_dma: 2079cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2089cde9450SFelix Fietkau DMA_TO_DEVICE); 2099cde9450SFelix Fietkau 210e86663c4SFlorian Fainelli while (i-- > 0) { 2119cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2129cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2139cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2149cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2159cde9450SFelix Fietkau 2169cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2179cde9450SFelix Fietkau } 2189cde9450SFelix Fietkau 2199cde9450SFelix Fietkau err_dma_head: 220d00a8281SJon Mason netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n", 2219cde9450SFelix Fietkau ring->mmio_base); 2229cde9450SFelix Fietkau 2239cde9450SFelix Fietkau err_drop: 224dd4544f0SRafał Miłecki dev_kfree_skb(skb); 2256d490f62SFlorian Fainelli net_dev->stats.tx_dropped++; 2266d490f62SFlorian Fainelli net_dev->stats.tx_errors++; 227dd4544f0SRafał Miłecki return NETDEV_TX_OK; 228dd4544f0SRafał Miłecki } 229dd4544f0SRafał Miłecki 230dd4544f0SRafał Miłecki /* Free transmitted packets */ 231dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 232dd4544f0SRafał Miłecki { 233a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 234dd4544f0SRafał Miłecki int empty_slot; 235dd4544f0SRafał Miłecki bool freed = false; 23649a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 237dd4544f0SRafał Miłecki 238dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 239dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 240dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2419900303eSRafał Miłecki empty_slot -= ring->index_base; 2429900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 243dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 244dd4544f0SRafał Miłecki 245b38c83ddSFelix Fietkau while (ring->start != ring->end) { 246b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 247b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 248d2b13233SFlorian Fainelli u32 ctl0, ctl1; 249b38c83ddSFelix Fietkau int len; 2509cde9450SFelix Fietkau 251b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 252b38c83ddSFelix Fietkau break; 2539cde9450SFelix Fietkau 254d2b13233SFlorian Fainelli ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0); 255b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 256b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 257d2b13233SFlorian Fainelli if (ctl0 & BGMAC_DESC_CTL0_SOF) 2589cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2599cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2609cde9450SFelix Fietkau DMA_TO_DEVICE); 2619cde9450SFelix Fietkau else 2629cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2639cde9450SFelix Fietkau DMA_TO_DEVICE); 264dd4544f0SRafał Miłecki 265dd4544f0SRafał Miłecki if (slot->skb) { 2666d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_bytes += slot->skb->len; 2676d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_packets++; 26849a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 26949a467b4SHauke Mehrtens pkts_compl++; 27049a467b4SHauke Mehrtens 271dd4544f0SRafał Miłecki /* Free memory! :) */ 272dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 273dd4544f0SRafał Miłecki slot->skb = NULL; 274dd4544f0SRafał Miłecki } 275dd4544f0SRafał Miłecki 2769cde9450SFelix Fietkau slot->dma_addr = 0; 277b38c83ddSFelix Fietkau ring->start++; 278dd4544f0SRafał Miłecki freed = true; 279dd4544f0SRafał Miłecki } 280dd4544f0SRafał Miłecki 2819cde9450SFelix Fietkau if (!pkts_compl) 2829cde9450SFelix Fietkau return; 2839cde9450SFelix Fietkau 28449a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 28549a467b4SHauke Mehrtens 2869cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 287dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 288dd4544f0SRafał Miłecki } 289dd4544f0SRafał Miłecki 290dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 291dd4544f0SRafał Miłecki { 292dd4544f0SRafał Miłecki if (!ring->mmio_base) 293dd4544f0SRafał Miłecki return; 294dd4544f0SRafał Miłecki 295dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 296f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 297dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 298dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 299dd4544f0SRafał Miłecki 10000)) 300d00a8281SJon Mason dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n", 301dd4544f0SRafał Miłecki ring->mmio_base); 302dd4544f0SRafał Miłecki } 303dd4544f0SRafał Miłecki 304dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 305dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 306dd4544f0SRafał Miłecki { 307dd4544f0SRafał Miłecki u32 ctl; 308dd4544f0SRafał Miłecki 309dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 310db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) { 31156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 31256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 31356ceecdeSHauke Mehrtens 31456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 31556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 31656ceecdeSHauke Mehrtens 31756ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 31856ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 31956ceecdeSHauke Mehrtens } 320dd4544f0SRafał Miłecki ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 321dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 322dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 323dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 324dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 325dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 326dd4544f0SRafał Miłecki } 327dd4544f0SRafał Miłecki 328dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 329dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 330dd4544f0SRafał Miłecki { 331a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 332b757a62eSNathan Hintz dma_addr_t dma_addr; 333dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 33445c9b3c0SFelix Fietkau void *buf; 335dd4544f0SRafał Miłecki 336dd4544f0SRafał Miłecki /* Alloc skb */ 33745c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 33845c9b3c0SFelix Fietkau if (!buf) 339dd4544f0SRafał Miłecki return -ENOMEM; 340dd4544f0SRafał Miłecki 341dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3424b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 343dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 344dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 345dd4544f0SRafał Miłecki 346dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3474b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3484b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 349b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 350d00a8281SJon Mason netdev_err(bgmac->net_dev, "DMA mapping error\n"); 35145c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 352dd4544f0SRafał Miłecki return -ENOMEM; 353dd4544f0SRafał Miłecki } 354b757a62eSNathan Hintz 355b757a62eSNathan Hintz /* Update the slot */ 35645c9b3c0SFelix Fietkau slot->buf = buf; 357b757a62eSNathan Hintz slot->dma_addr = dma_addr; 358b757a62eSNathan Hintz 359dd4544f0SRafał Miłecki return 0; 360dd4544f0SRafał Miłecki } 361dd4544f0SRafał Miłecki 3624668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3634668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3644668ae1fSFelix Fietkau { 3654668ae1fSFelix Fietkau dma_wmb(); 3664668ae1fSFelix Fietkau 3674668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3684668ae1fSFelix Fietkau ring->index_base + 3694668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3704668ae1fSFelix Fietkau } 3714668ae1fSFelix Fietkau 372d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 373d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 374d549c76bSRafał Miłecki { 375d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 376d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 377d549c76bSRafał Miłecki 37829ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 379d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 380d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 381d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 382d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 383d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 384d549c76bSRafał Miłecki */ 385d549c76bSRafał Miłecki 386d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 387d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 388d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 389d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 3904668ae1fSFelix Fietkau 3914668ae1fSFelix Fietkau ring->end = desc_idx; 392d549c76bSRafał Miłecki } 393d549c76bSRafał Miłecki 39456faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 39556faacd0SFelix Fietkau struct bgmac_slot_info *slot) 39656faacd0SFelix Fietkau { 39756faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 39856faacd0SFelix Fietkau 39956faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 40056faacd0SFelix Fietkau DMA_FROM_DEVICE); 40156faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 40256faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 40356faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 40456faacd0SFelix Fietkau DMA_FROM_DEVICE); 40556faacd0SFelix Fietkau } 40656faacd0SFelix Fietkau 407dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 408dd4544f0SRafał Miłecki int weight) 409dd4544f0SRafał Miłecki { 410dd4544f0SRafał Miłecki u32 end_slot; 411dd4544f0SRafał Miłecki int handled = 0; 412dd4544f0SRafał Miłecki 413dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 414dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4159900303eSRafał Miłecki end_slot -= ring->index_base; 4169900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 417dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 418dd4544f0SRafał Miłecki 4194668ae1fSFelix Fietkau while (ring->start != end_slot) { 420a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 421dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4224b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 42345c9b3c0SFelix Fietkau struct sk_buff *skb; 42445c9b3c0SFelix Fietkau void *buf = slot->buf; 42556faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 426dd4544f0SRafał Miłecki u16 len, flags; 427dd4544f0SRafał Miłecki 42856faacd0SFelix Fietkau do { 42956faacd0SFelix Fietkau /* Prepare new skb as replacement */ 43056faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 43156faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 43256faacd0SFelix Fietkau break; 43356faacd0SFelix Fietkau } 43456faacd0SFelix Fietkau 435dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 43656faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 437dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 438dd4544f0SRafał Miłecki 439dd4544f0SRafał Miłecki /* Get info from the header */ 440dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 441dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 442dd4544f0SRafał Miłecki 443dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 444dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 445d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n", 446dd4544f0SRafał Miłecki ring->start); 44756faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 4486d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 44992b9ccd3SRafał Miłecki break; 45092b9ccd3SRafał Miłecki } 45192b9ccd3SRafał Miłecki 4526a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 453d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n", 4546a6c7084SFelix Fietkau ring->start); 4556a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4566d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_length_errors++; 4576d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 4586a6c7084SFelix Fietkau break; 4596a6c7084SFelix Fietkau } 4606a6c7084SFelix Fietkau 46102e71127SHauke Mehrtens /* Omit CRC. */ 46202e71127SHauke Mehrtens len -= ETH_FCS_LEN; 46302e71127SHauke Mehrtens 46445c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 465750afbf8SDavid S. Miller if (unlikely(!skb)) { 466d00a8281SJon Mason netdev_err(bgmac->net_dev, "build_skb failed\n"); 467f1640c3dSwangweidong put_page(virt_to_head_page(buf)); 4686d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 469f1640c3dSwangweidong break; 470f1640c3dSwangweidong } 4714b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4724b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4734b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4744b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 47592b9ccd3SRafał Miłecki 47692b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 47792b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 4786d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_bytes += len; 4796d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_packets++; 48045c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 48192b9ccd3SRafał Miłecki handled++; 48292b9ccd3SRafał Miłecki } while (0); 48392b9ccd3SRafał Miłecki 48456faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 48556faacd0SFelix Fietkau 486dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 487dd4544f0SRafał Miłecki ring->start = 0; 488dd4544f0SRafał Miłecki 489dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 490dd4544f0SRafał Miłecki break; 491dd4544f0SRafał Miłecki } 492dd4544f0SRafał Miłecki 4934668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 4944668ae1fSFelix Fietkau 495dd4544f0SRafał Miłecki return handled; 496dd4544f0SRafał Miłecki } 497dd4544f0SRafał Miłecki 498dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 499dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 500dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 501dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 502dd4544f0SRafał Miłecki { 503dd4544f0SRafał Miłecki switch (ring_type) { 504dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 505dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 506dd4544f0SRafał Miłecki 0xff0); 507dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 508dd4544f0SRafał Miłecki return true; 509dd4544f0SRafał Miłecki break; 510dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 511dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 512dd4544f0SRafał Miłecki 0xff0); 513dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 514dd4544f0SRafał Miłecki return true; 515dd4544f0SRafał Miłecki break; 516dd4544f0SRafał Miłecki } 517dd4544f0SRafał Miłecki return false; 518dd4544f0SRafał Miłecki } 519dd4544f0SRafał Miłecki 52045c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 521dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 522dd4544f0SRafał Miłecki { 523a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 5249cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 525dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 526dd4544f0SRafał Miłecki int i; 527dd4544f0SRafał Miłecki 52829ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5299cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5309cde9450SFelix Fietkau 531dd4544f0SRafał Miłecki slot = &ring->slots[i]; 532dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5339cde9450SFelix Fietkau 5349cde9450SFelix Fietkau if (!slot->dma_addr) 5359cde9450SFelix Fietkau continue; 5369cde9450SFelix Fietkau 5379cde9450SFelix Fietkau if (slot->skb) 5389cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5399cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5409cde9450SFelix Fietkau else 5419cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5429cde9450SFelix Fietkau len, DMA_TO_DEVICE); 543dd4544f0SRafał Miłecki } 54445c9b3c0SFelix Fietkau } 545dd4544f0SRafał Miłecki 54645c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 54745c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 54845c9b3c0SFelix Fietkau { 549a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 55045c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 55145c9b3c0SFelix Fietkau int i; 55245c9b3c0SFelix Fietkau 55329ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 55445c9b3c0SFelix Fietkau slot = &ring->slots[i]; 55556faacd0SFelix Fietkau if (!slot->dma_addr) 55645c9b3c0SFelix Fietkau continue; 55745c9b3c0SFelix Fietkau 55845c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 55945c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 56045c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 56145c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 56256faacd0SFelix Fietkau slot->dma_addr = 0; 56345c9b3c0SFelix Fietkau } 56445c9b3c0SFelix Fietkau } 56545c9b3c0SFelix Fietkau 56645c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 56729ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 56829ba877eSFelix Fietkau int num_slots) 56945c9b3c0SFelix Fietkau { 570a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 57145c9b3c0SFelix Fietkau int size; 57245c9b3c0SFelix Fietkau 57345c9b3c0SFelix Fietkau if (!ring->cpu_base) 57445c9b3c0SFelix Fietkau return; 57545c9b3c0SFelix Fietkau 576dd4544f0SRafał Miłecki /* Free ring of descriptors */ 57729ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 578dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 579dd4544f0SRafał Miłecki ring->dma_base); 580dd4544f0SRafał Miłecki } 581dd4544f0SRafał Miłecki 58274b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 58374b6f291SFelix Fietkau { 58474b6f291SFelix Fietkau int i; 58574b6f291SFelix Fietkau 58674b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 58774b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 58874b6f291SFelix Fietkau 58974b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 59074b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 59174b6f291SFelix Fietkau } 59274b6f291SFelix Fietkau 593dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 594dd4544f0SRafał Miłecki { 595dd4544f0SRafał Miłecki int i; 596dd4544f0SRafał Miłecki 59774b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 59829ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 59929ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 60074b6f291SFelix Fietkau 60174b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 60229ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 60329ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 60445c9b3c0SFelix Fietkau } 605dd4544f0SRafał Miłecki 606dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 607dd4544f0SRafał Miłecki { 608a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 609dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 610dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 611dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 612dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 613dd4544f0SRafał Miłecki int err; 614dd4544f0SRafał Miłecki int i; 615dd4544f0SRafał Miłecki 616dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 617dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 618dd4544f0SRafał Miłecki 619f6a95a24SJon Mason if (!(bgmac_idm_read(bgmac, BCMA_IOST) & BCMA_IOST_DMA64)) { 620d00a8281SJon Mason dev_err(bgmac->dev, "Core does not report 64-bit DMA\n"); 621dd4544f0SRafał Miłecki return -ENOTSUPP; 622dd4544f0SRafał Miłecki } 623dd4544f0SRafał Miłecki 624dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 625dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 626dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 627dd4544f0SRafał Miłecki 628dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 62929ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 630dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 631dd4544f0SRafał Miłecki &ring->dma_base, 632dd4544f0SRafał Miłecki GFP_KERNEL); 633dd4544f0SRafał Miłecki if (!ring->cpu_base) { 634d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n", 635dd4544f0SRafał Miłecki ring->mmio_base); 636dd4544f0SRafał Miłecki goto err_dma_free; 637dd4544f0SRafał Miłecki } 638dd4544f0SRafał Miłecki 6399900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6409900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6419900303eSRafał Miłecki if (ring->unaligned) 6429900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6439900303eSRafał Miłecki else 6449900303eSRafał Miłecki ring->index_base = 0; 6459900303eSRafał Miłecki 646dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 647dd4544f0SRafał Miłecki } 648dd4544f0SRafał Miłecki 649dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 650dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 651dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 652dd4544f0SRafał Miłecki 653dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 65429ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 655dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 656dd4544f0SRafał Miłecki &ring->dma_base, 657dd4544f0SRafał Miłecki GFP_KERNEL); 658dd4544f0SRafał Miłecki if (!ring->cpu_base) { 659d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n", 660dd4544f0SRafał Miłecki ring->mmio_base); 661dd4544f0SRafał Miłecki err = -ENOMEM; 662dd4544f0SRafał Miłecki goto err_dma_free; 663dd4544f0SRafał Miłecki } 664dd4544f0SRafał Miłecki 6659900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6669900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6679900303eSRafał Miłecki if (ring->unaligned) 6689900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6699900303eSRafał Miłecki else 6709900303eSRafał Miłecki ring->index_base = 0; 671dd4544f0SRafał Miłecki } 672dd4544f0SRafał Miłecki 673dd4544f0SRafał Miłecki return 0; 674dd4544f0SRafał Miłecki 675dd4544f0SRafał Miłecki err_dma_free: 676dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 677dd4544f0SRafał Miłecki return -ENOMEM; 678dd4544f0SRafał Miłecki } 679dd4544f0SRafał Miłecki 68074b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 681dd4544f0SRafał Miłecki { 682dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 68374b6f291SFelix Fietkau int i, err; 684dd4544f0SRafał Miłecki 685dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 686dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 687dd4544f0SRafał Miłecki 6889900303eSRafał Miłecki if (!ring->unaligned) 689dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 690dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 691dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 692dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 693dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 6949900303eSRafał Miłecki if (ring->unaligned) 6959900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 696dd4544f0SRafał Miłecki 697dd4544f0SRafał Miłecki ring->start = 0; 698dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 699dd4544f0SRafał Miłecki } 700dd4544f0SRafał Miłecki 701dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 70270a737b7SRafał Miłecki int j; 70370a737b7SRafał Miłecki 704dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 705dd4544f0SRafał Miłecki 7069900303eSRafał Miłecki if (!ring->unaligned) 707dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 708dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 709dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 710dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 711dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7129900303eSRafał Miłecki if (ring->unaligned) 7139900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 714dd4544f0SRafał Miłecki 7154668ae1fSFelix Fietkau ring->start = 0; 7164668ae1fSFelix Fietkau ring->end = 0; 71729ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 71874b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 71974b6f291SFelix Fietkau if (err) 72074b6f291SFelix Fietkau goto error; 72174b6f291SFelix Fietkau 722d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 72374b6f291SFelix Fietkau } 724dd4544f0SRafał Miłecki 7254668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 726dd4544f0SRafał Miłecki } 72774b6f291SFelix Fietkau 72874b6f291SFelix Fietkau return 0; 72974b6f291SFelix Fietkau 73074b6f291SFelix Fietkau error: 73174b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 73274b6f291SFelix Fietkau return err; 733dd4544f0SRafał Miłecki } 734dd4544f0SRafał Miłecki 735dd4544f0SRafał Miłecki 736dd4544f0SRafał Miłecki /************************************************** 737dd4544f0SRafał Miłecki * Chip ops 738dd4544f0SRafał Miłecki **************************************************/ 739dd4544f0SRafał Miłecki 740dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 741dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 742dd4544f0SRafał Miłecki */ 743dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 744dd4544f0SRafał Miłecki bool force) 745dd4544f0SRafał Miłecki { 746dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 747dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 748db791eb2SJon Mason u32 cmdcfg_sr; 749dd4544f0SRafał Miłecki 750db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 751db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 752db791eb2SJon Mason else 753db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 754db791eb2SJon Mason 755db791eb2SJon Mason bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr); 756dd4544f0SRafał Miłecki udelay(2); 757dd4544f0SRafał Miłecki 758dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 759dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 760dd4544f0SRafał Miłecki 761db791eb2SJon Mason bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr); 762dd4544f0SRafał Miłecki udelay(2); 763dd4544f0SRafał Miłecki } 764dd4544f0SRafał Miłecki 7654e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 7664e209001SHauke Mehrtens { 7674e209001SHauke Mehrtens u32 tmp; 7684e209001SHauke Mehrtens 7694e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 7704e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 7714e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 7724e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 7734e209001SHauke Mehrtens } 7744e209001SHauke Mehrtens 775c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 776c6edfe10SHauke Mehrtens { 777c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 778c6edfe10SHauke Mehrtens 779c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 780e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 781c6edfe10SHauke Mehrtens else 782e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 783c6edfe10SHauke Mehrtens } 784c6edfe10SHauke Mehrtens 785dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 786dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 787dd4544f0SRafał Miłecki { 788dd4544f0SRafał Miłecki int i; 789dd4544f0SRafał Miłecki 790db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) { 791dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 792dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 793dd4544f0SRafał Miłecki bgmac_read(bgmac, 794dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 795dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 796dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 797dd4544f0SRafał Miłecki bgmac_read(bgmac, 798dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 799dd4544f0SRafał Miłecki } 800dd4544f0SRafał Miłecki 801dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 802dd4544f0SRafał Miłecki } 803dd4544f0SRafał Miłecki #endif 804dd4544f0SRafał Miłecki 805dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 806dd4544f0SRafał Miłecki { 807dd4544f0SRafał Miłecki int i; 808dd4544f0SRafał Miłecki 809db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB) 810dd4544f0SRafał Miłecki return; 811dd4544f0SRafał Miłecki 812dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 813dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 814dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 815dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 816dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 817dd4544f0SRafał Miłecki } 818dd4544f0SRafał Miłecki 819dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 8205824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 821dd4544f0SRafał Miłecki { 822dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 823dd4544f0SRafał Miłecki u32 set = 0; 824dd4544f0SRafał Miłecki 8255824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 8265824d2d1SRafał Miłecki case SPEED_10: 827dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 8285824d2d1SRafał Miłecki break; 8295824d2d1SRafał Miłecki case SPEED_100: 830dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 8315824d2d1SRafał Miłecki break; 8325824d2d1SRafał Miłecki case SPEED_1000: 833dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 8345824d2d1SRafał Miłecki break; 8356df4aff9SHauke Mehrtens case SPEED_2500: 8366df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 8376df4aff9SHauke Mehrtens break; 8385824d2d1SRafał Miłecki default: 839d00a8281SJon Mason dev_err(bgmac->dev, "Unsupported speed: %d\n", 840d00a8281SJon Mason bgmac->mac_speed); 8415824d2d1SRafał Miłecki } 8425824d2d1SRafał Miłecki 8435824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 844dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 8455824d2d1SRafał Miłecki 846dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 847dd4544f0SRafał Miłecki } 848dd4544f0SRafał Miłecki 849dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 850dd4544f0SRafał Miłecki { 851db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) { 852f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 853f6a95a24SJon Mason bgmac_idm_read(bgmac, BCMA_IOCTL) | 0x40 | 8546df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 8556df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 8566df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 8576df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 8586df4aff9SHauke Mehrtens } else { 859db791eb2SJon Mason u8 imode; 860db791eb2SJon Mason 8616df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 8626df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 863dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 8645824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 8655824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 8665824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 867dd4544f0SRafał Miłecki } 868dd4544f0SRafał Miłecki } 8696df4aff9SHauke Mehrtens } 870dd4544f0SRafał Miłecki 871dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 872dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 873dd4544f0SRafał Miłecki { 874db791eb2SJon Mason u32 cmdcfg_sr; 875dd4544f0SRafał Miłecki u32 iost; 876dd4544f0SRafał Miłecki int i; 877dd4544f0SRafał Miłecki 878f6a95a24SJon Mason if (bgmac_clk_enabled(bgmac)) { 879dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 880dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 881dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 882dd4544f0SRafał Miłecki } 883dd4544f0SRafał Miłecki 884dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 885dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 886dd4544f0SRafał Miłecki 887dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 888dd4544f0SRafał Miłecki udelay(1); 889dd4544f0SRafał Miłecki 890dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 891dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 892dd4544f0SRafał Miłecki 893dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 894dd4544f0SRafał Miłecki } 895dd4544f0SRafał Miłecki 896f6a95a24SJon Mason iost = bgmac_idm_read(bgmac, BCMA_IOST); 897db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED) 898dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 899dd4544f0SRafał Miłecki 9009e4e6206SRafał Miłecki /* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */ 901db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) { 902db791eb2SJon Mason u32 flags = 0; 903dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 904dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 905dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 906dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 907dd4544f0SRafał Miłecki } 908f6a95a24SJon Mason bgmac_clk_enable(bgmac, flags); 9096df4aff9SHauke Mehrtens } 910dd4544f0SRafał Miłecki 9116df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 912db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) { 9131a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 9141a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 915f6a95a24SJon Mason bgmac_wait_value(bgmac, BCMA_CLKCTLST, 9161a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 9171a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 918dd4544f0SRafał Miłecki 1000); 919dd4544f0SRafał Miłecki } 920dd4544f0SRafał Miłecki 921db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) { 922dd4544f0SRafał Miłecki u8 et_swtype = 0; 923dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 9246a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 9253647268dSHauke Mehrtens char buf[4]; 926dd4544f0SRafał Miłecki 9273647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 928dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 929d00a8281SJon Mason dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 930dd4544f0SRafał Miłecki buf); 931dd4544f0SRafał Miłecki et_swtype &= 0x0f; 932dd4544f0SRafał Miłecki et_swtype <<= 4; 933dd4544f0SRafał Miłecki sw_type = et_swtype; 934db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) { 935e2d8f646SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RMII | 936e2d8f646SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 937db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) { 938b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 939b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 940dd4544f0SRafał Miłecki } 941f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 942dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 943dd4544f0SRafał Miłecki sw_type); 9441cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE) { 9451cb94db3SRafał Miłecki u32 sw_type = BGMAC_CHIPCTL_4_IF_TYPE_MII | 9461cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_EPHY; 9471cb94db3SRafał Miłecki u8 et_swtype = 0; 9481cb94db3SRafał Miłecki char buf[4]; 9491cb94db3SRafał Miłecki 9501cb94db3SRafał Miłecki if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 9511cb94db3SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 9521cb94db3SRafał Miłecki dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 9531cb94db3SRafał Miłecki buf); 9541cb94db3SRafał Miłecki sw_type = (et_swtype & 0x0f) << 12; 9551cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE_RGMII) { 9561cb94db3SRafał Miłecki sw_type = BGMAC_CHIPCTL_4_IF_TYPE_RGMII | 9571cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_RGMII; 9581cb94db3SRafał Miłecki } 9591cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 4, ~(BGMAC_CHIPCTL_4_IF_TYPE_MASK | 9601cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_MASK), 9611cb94db3SRafał Miłecki sw_type); 9621cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC7_IF_TYPE_RGMII) { 9631cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 7, ~BGMAC_CHIPCTL_7_IF_TYPE_MASK, 9641cb94db3SRafał Miłecki BGMAC_CHIPCTL_7_IF_TYPE_RGMII); 965dd4544f0SRafał Miłecki } 966dd4544f0SRafał Miłecki 967dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 968f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 969f6a95a24SJon Mason bgmac_idm_read(bgmac, BCMA_IOCTL) & 970dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 971dd4544f0SRafał Miłecki 972dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 973dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 974dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 975dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 976dd4544f0SRafał Miłecki */ 977db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 978db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 979db791eb2SJon Mason else 980db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 981db791eb2SJon Mason 982dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 983dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 984dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 985dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 986dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 987dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 988dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 989dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 990dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 991dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 992dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 993dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 994dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 995dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 996dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 997dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 998dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 999db791eb2SJon Mason cmdcfg_sr, 1000dd4544f0SRafał Miłecki false); 1001d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1002d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1003dd4544f0SRafał Miłecki 1004dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1005db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL) 1006f6a95a24SJon Mason bgmac_cmn_maskset32(bgmac, BCMA_GMAC_CMN_PHY_CTL, ~0, 1007dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1008dd4544f0SRafał Miłecki else 1009dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1010dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 101155954f3bSJon Mason if (bgmac->mii_bus) 101255954f3bSJon Mason bgmac->mii_bus->reset(bgmac->mii_bus); 1013dd4544f0SRafał Miłecki 101449a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1015dd4544f0SRafał Miłecki } 1016dd4544f0SRafał Miłecki 1017dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1018dd4544f0SRafał Miłecki { 1019dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1020dd4544f0SRafał Miłecki } 1021dd4544f0SRafał Miłecki 1022dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1023dd4544f0SRafał Miłecki { 1024dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 10254160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1026dd4544f0SRafał Miłecki } 1027dd4544f0SRafał Miłecki 1028dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1029dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1030dd4544f0SRafał Miłecki { 1031db791eb2SJon Mason u32 cmdcfg_sr; 1032dd4544f0SRafał Miłecki u32 cmdcfg; 1033dd4544f0SRafał Miłecki u32 mode; 1034db791eb2SJon Mason 1035db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 1036db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 1037db791eb2SJon Mason else 1038db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 1039dd4544f0SRafał Miłecki 1040dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1041dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 1042db791eb2SJon Mason cmdcfg_sr, true); 1043dd4544f0SRafał Miłecki udelay(2); 1044dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1045dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1046dd4544f0SRafał Miłecki 1047dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1048dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1049*4af1474eSJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_CLKCTLST) || mode != 0) 1050dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1051db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST && mode == 2) 1052f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~0, 1053dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1054dd4544f0SRafał Miłecki 1055db791eb2SJon Mason if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 | 1056db791eb2SJon Mason BGMAC_FEAT_FLW_CTRL2)) { 1057db791eb2SJon Mason u32 fl_ctl; 1058db791eb2SJon Mason 1059db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1) 1060dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1061db791eb2SJon Mason else 1062db791eb2SJon Mason fl_ctl = 0x03cb04cb; 1063db791eb2SJon Mason 1064dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1065dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1066dd4544f0SRafał Miłecki } 1067dd4544f0SRafał Miłecki 1068db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) { 1069db791eb2SJon Mason u32 rxq_ctl; 1070db791eb2SJon Mason u16 bp_clk; 1071db791eb2SJon Mason u8 mdp; 1072db791eb2SJon Mason 1073dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1074dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 1075f6a95a24SJon Mason bp_clk = bgmac_get_bus_clock(bgmac) / 1000000; 1076dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1077dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1078dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1079dd4544f0SRafał Miłecki } 10806df4aff9SHauke Mehrtens } 1081dd4544f0SRafał Miłecki 1082dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 108374b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1084dd4544f0SRafał Miłecki { 1085dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1086dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1087dd4544f0SRafał Miłecki 1088dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1089dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1090dd4544f0SRafał Miłecki 1091c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1092dd4544f0SRafał Miłecki 10934e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1094dd4544f0SRafał Miłecki 1095dd4544f0SRafał Miłecki if (bgmac->loopback) 1096e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1097dd4544f0SRafał Miłecki else 1098e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1099dd4544f0SRafał Miłecki 1100dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1101dd4544f0SRafał Miłecki 1102dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1103dd4544f0SRafał Miłecki 1104dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1105dd4544f0SRafał Miłecki } 1106dd4544f0SRafał Miłecki 1107dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1108dd4544f0SRafał Miłecki { 1109dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1110dd4544f0SRafał Miłecki 1111dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1112dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1113dd4544f0SRafał Miłecki 1114dd4544f0SRafał Miłecki if (!int_status) 1115dd4544f0SRafał Miłecki return IRQ_NONE; 1116dd4544f0SRafał Miłecki 1117eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1118eb64e292SFelix Fietkau if (int_status) 1119d00a8281SJon Mason dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status); 1120dd4544f0SRafał Miłecki 1121dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1122dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1123dd4544f0SRafał Miłecki 1124dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1125dd4544f0SRafał Miłecki 1126dd4544f0SRafał Miłecki return IRQ_HANDLED; 1127dd4544f0SRafał Miłecki } 1128dd4544f0SRafał Miłecki 1129dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1130dd4544f0SRafał Miłecki { 1131dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1132dd4544f0SRafał Miłecki int handled = 0; 1133dd4544f0SRafał Miłecki 1134eb64e292SFelix Fietkau /* Ack */ 1135eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1136dd4544f0SRafał Miłecki 1137eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1138eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1139dd4544f0SRafał Miłecki 1140eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1141eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1142e580267dSRafał Miłecki return weight; 1143dd4544f0SRafał Miłecki 114443f159c6SHauke Mehrtens if (handled < weight) { 1145dd4544f0SRafał Miłecki napi_complete(napi); 1146dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 114743f159c6SHauke Mehrtens } 1148dd4544f0SRafał Miłecki 1149dd4544f0SRafał Miłecki return handled; 1150dd4544f0SRafał Miłecki } 1151dd4544f0SRafał Miłecki 1152dd4544f0SRafał Miłecki /************************************************** 1153dd4544f0SRafał Miłecki * net_device_ops 1154dd4544f0SRafał Miłecki **************************************************/ 1155dd4544f0SRafał Miłecki 1156dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1157dd4544f0SRafał Miłecki { 1158dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1159dd4544f0SRafał Miłecki int err = 0; 1160dd4544f0SRafał Miłecki 1161dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 116274b6f291SFelix Fietkau 116374b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 116474b6f291SFelix Fietkau if (err) 116574b6f291SFelix Fietkau return err; 116674b6f291SFelix Fietkau 1167dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 116874b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1169dd4544f0SRafał Miłecki 1170f6a95a24SJon Mason err = request_irq(bgmac->irq, bgmac_interrupt, IRQF_SHARED, 1171dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1172dd4544f0SRafał Miłecki if (err < 0) { 1173d00a8281SJon Mason dev_err(bgmac->dev, "IRQ request error: %d!\n", err); 117474b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 117574b6f291SFelix Fietkau return err; 1176dd4544f0SRafał Miłecki } 1177dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1178dd4544f0SRafał Miłecki 1179b21fcb25SPhilippe Reynes phy_start(net_dev->phydev); 11804e34da4dSRafał Miłecki 1181c3897f2aSFlorian Fainelli netif_start_queue(net_dev); 1182c3897f2aSFlorian Fainelli 118374b6f291SFelix Fietkau return 0; 1184dd4544f0SRafał Miłecki } 1185dd4544f0SRafał Miłecki 1186dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1187dd4544f0SRafał Miłecki { 1188dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1189dd4544f0SRafał Miłecki 1190dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1191dd4544f0SRafał Miłecki 1192b21fcb25SPhilippe Reynes phy_stop(net_dev->phydev); 11934e34da4dSRafał Miłecki 1194dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1195dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1196f6a95a24SJon Mason free_irq(bgmac->irq, net_dev); 1197dd4544f0SRafał Miłecki 1198dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 119974b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1200dd4544f0SRafał Miłecki 1201dd4544f0SRafał Miłecki return 0; 1202dd4544f0SRafał Miłecki } 1203dd4544f0SRafał Miłecki 1204dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1205dd4544f0SRafał Miłecki struct net_device *net_dev) 1206dd4544f0SRafał Miłecki { 1207dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1208dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1209dd4544f0SRafał Miłecki 1210dd4544f0SRafał Miłecki /* No QOS support yet */ 1211dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1212dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1213dd4544f0SRafał Miłecki } 1214dd4544f0SRafał Miłecki 12154e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 12164e209001SHauke Mehrtens { 12174e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 12184e209001SHauke Mehrtens int ret; 12194e209001SHauke Mehrtens 12204e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 12214e209001SHauke Mehrtens if (ret < 0) 12224e209001SHauke Mehrtens return ret; 12234e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, (u8 *)addr); 12244e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 12254e209001SHauke Mehrtens return 0; 12264e209001SHauke Mehrtens } 12274e209001SHauke Mehrtens 1228dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1229dd4544f0SRafał Miłecki { 1230dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 123169c58852SHauke Mehrtens return -EINVAL; 123269c58852SHauke Mehrtens 1233b21fcb25SPhilippe Reynes return phy_mii_ioctl(net_dev->phydev, ifr, cmd); 1234dd4544f0SRafał Miłecki } 1235dd4544f0SRafał Miłecki 1236dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1237dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1238dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1239dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1240c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 12414e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1242522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1243dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1244dd4544f0SRafał Miłecki }; 1245dd4544f0SRafał Miłecki 1246dd4544f0SRafał Miłecki /************************************************** 1247dd4544f0SRafał Miłecki * ethtool_ops 1248dd4544f0SRafał Miłecki **************************************************/ 1249dd4544f0SRafał Miłecki 1250f6613d4fSFlorian Fainelli struct bgmac_stat { 1251f6613d4fSFlorian Fainelli u8 size; 1252f6613d4fSFlorian Fainelli u32 offset; 1253f6613d4fSFlorian Fainelli const char *name; 1254f6613d4fSFlorian Fainelli }; 1255f6613d4fSFlorian Fainelli 1256f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = { 1257f6613d4fSFlorian Fainelli { 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" }, 1258f6613d4fSFlorian Fainelli { 4, BGMAC_TX_GOOD_PKTS, "tx_good" }, 1259f6613d4fSFlorian Fainelli { 8, BGMAC_TX_OCTETS, "tx_octets" }, 1260f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PKTS, "tx_pkts" }, 1261f6613d4fSFlorian Fainelli { 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" }, 1262f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" }, 1263f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_64, "tx_64" }, 1264f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" }, 1265f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" }, 1266f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" }, 1267f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" }, 1268f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" }, 1269f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" }, 1270f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" }, 1271f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" }, 1272f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" }, 1273f6613d4fSFlorian Fainelli { 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" }, 1274f6613d4fSFlorian Fainelli { 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" }, 1275f6613d4fSFlorian Fainelli { 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" }, 1276f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNDERRUNS, "tx_underruns" }, 1277f6613d4fSFlorian Fainelli { 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" }, 1278f6613d4fSFlorian Fainelli { 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" }, 1279f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" }, 1280f6613d4fSFlorian Fainelli { 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" }, 1281f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LATE_COLS, "tx_late_cols" }, 1282f6613d4fSFlorian Fainelli { 4, BGMAC_TX_DEFERED, "tx_defered" }, 1283f6613d4fSFlorian Fainelli { 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" }, 1284f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" }, 1285f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNI_PKTS, "tx_unicast" }, 1286f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q0_PKTS, "tx_q0" }, 1287f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" }, 1288f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q1_PKTS, "tx_q1" }, 1289f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" }, 1290f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q2_PKTS, "tx_q2" }, 1291f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" }, 1292f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q3_PKTS, "tx_q3" }, 1293f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" }, 1294f6613d4fSFlorian Fainelli { 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" }, 1295f6613d4fSFlorian Fainelli { 4, BGMAC_RX_GOOD_PKTS, "rx_good" }, 1296f6613d4fSFlorian Fainelli { 8, BGMAC_RX_OCTETS, "rx_octets" }, 1297f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PKTS, "rx_pkts" }, 1298f6613d4fSFlorian Fainelli { 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" }, 1299f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" }, 1300f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_64, "rx_64" }, 1301f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" }, 1302f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" }, 1303f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" }, 1304f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" }, 1305f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" }, 1306f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" }, 1307f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" }, 1308f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" }, 1309f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" }, 1310f6613d4fSFlorian Fainelli { 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" }, 1311f6613d4fSFlorian Fainelli { 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" }, 1312f6613d4fSFlorian Fainelli { 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" }, 1313f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MISSED_PKTS, "rx_missed" }, 1314f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" }, 1315f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNDERSIZE, "rx_undersize" }, 1316f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ERRS, "rx_crc" }, 1317f6613d4fSFlorian Fainelli { 4, BGMAC_RX_ALIGN_ERRS, "rx_align" }, 1318f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" }, 1319f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" }, 1320f6613d4fSFlorian Fainelli { 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" }, 1321f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SACHANGES, "rx_sa_changes" }, 1322f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNI_PKTS, "rx_unicast" }, 1323f6613d4fSFlorian Fainelli }; 1324f6613d4fSFlorian Fainelli 1325f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN ARRAY_SIZE(bgmac_get_strings_stats) 1326f6613d4fSFlorian Fainelli 1327f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set) 1328f6613d4fSFlorian Fainelli { 1329f6613d4fSFlorian Fainelli switch (string_set) { 1330f6613d4fSFlorian Fainelli case ETH_SS_STATS: 1331f6613d4fSFlorian Fainelli return BGMAC_STATS_LEN; 1332f6613d4fSFlorian Fainelli } 1333f6613d4fSFlorian Fainelli 1334f6613d4fSFlorian Fainelli return -EOPNOTSUPP; 1335f6613d4fSFlorian Fainelli } 1336f6613d4fSFlorian Fainelli 1337f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset, 1338f6613d4fSFlorian Fainelli u8 *data) 1339f6613d4fSFlorian Fainelli { 1340f6613d4fSFlorian Fainelli int i; 1341f6613d4fSFlorian Fainelli 1342f6613d4fSFlorian Fainelli if (stringset != ETH_SS_STATS) 1343f6613d4fSFlorian Fainelli return; 1344f6613d4fSFlorian Fainelli 1345f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) 1346f6613d4fSFlorian Fainelli strlcpy(data + i * ETH_GSTRING_LEN, 1347f6613d4fSFlorian Fainelli bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN); 1348f6613d4fSFlorian Fainelli } 1349f6613d4fSFlorian Fainelli 1350f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev, 1351f6613d4fSFlorian Fainelli struct ethtool_stats *ss, uint64_t *data) 1352f6613d4fSFlorian Fainelli { 1353f6613d4fSFlorian Fainelli struct bgmac *bgmac = netdev_priv(dev); 1354f6613d4fSFlorian Fainelli const struct bgmac_stat *s; 1355f6613d4fSFlorian Fainelli unsigned int i; 1356f6613d4fSFlorian Fainelli u64 val; 1357f6613d4fSFlorian Fainelli 1358f6613d4fSFlorian Fainelli if (!netif_running(dev)) 1359f6613d4fSFlorian Fainelli return; 1360f6613d4fSFlorian Fainelli 1361f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) { 1362f6613d4fSFlorian Fainelli s = &bgmac_get_strings_stats[i]; 1363f6613d4fSFlorian Fainelli val = 0; 1364f6613d4fSFlorian Fainelli if (s->size == 8) 1365f6613d4fSFlorian Fainelli val = (u64)bgmac_read(bgmac, s->offset + 4) << 32; 1366f6613d4fSFlorian Fainelli val |= bgmac_read(bgmac, s->offset); 1367f6613d4fSFlorian Fainelli data[i] = val; 1368f6613d4fSFlorian Fainelli } 1369f6613d4fSFlorian Fainelli } 1370f6613d4fSFlorian Fainelli 1371dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1372dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1373dd4544f0SRafał Miłecki { 1374dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1375f6a95a24SJon Mason strlcpy(info->bus_info, "AXI", sizeof(info->bus_info)); 1376dd4544f0SRafał Miłecki } 1377dd4544f0SRafał Miłecki 1378dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1379f6613d4fSFlorian Fainelli .get_strings = bgmac_get_strings, 1380f6613d4fSFlorian Fainelli .get_sset_count = bgmac_get_sset_count, 1381f6613d4fSFlorian Fainelli .get_ethtool_stats = bgmac_get_ethtool_stats, 1382dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1383904632a2SPhilippe Reynes .get_link_ksettings = phy_ethtool_get_link_ksettings, 1384904632a2SPhilippe Reynes .set_link_ksettings = phy_ethtool_set_link_ksettings, 1385dd4544f0SRafał Miłecki }; 1386dd4544f0SRafał Miłecki 1387dd4544f0SRafał Miłecki /************************************************** 138811e5e76eSRafał Miłecki * MII 138911e5e76eSRafał Miłecki **************************************************/ 139011e5e76eSRafał Miłecki 13915824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev) 13925824d2d1SRafał Miłecki { 13935824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1394b21fcb25SPhilippe Reynes struct phy_device *phy_dev = net_dev->phydev; 13955824d2d1SRafał Miłecki bool update = false; 13965824d2d1SRafał Miłecki 13975824d2d1SRafał Miłecki if (phy_dev->link) { 13985824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 13995824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14005824d2d1SRafał Miłecki update = true; 14015824d2d1SRafał Miłecki } 14025824d2d1SRafał Miłecki 14035824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14045824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14055824d2d1SRafał Miłecki update = true; 14065824d2d1SRafał Miłecki } 14075824d2d1SRafał Miłecki } 14085824d2d1SRafał Miłecki 14095824d2d1SRafał Miłecki if (update) { 14105824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14115824d2d1SRafał Miłecki phy_print_status(phy_dev); 14125824d2d1SRafał Miłecki } 14135824d2d1SRafał Miłecki } 14145824d2d1SRafał Miłecki 141555954f3bSJon Mason static int bgmac_phy_connect_direct(struct bgmac *bgmac) 1416c25b23b8SRafał Miłecki { 1417c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1418c25b23b8SRafał Miłecki .link = 1, 1419c25b23b8SRafał Miłecki .speed = SPEED_1000, 1420c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1421c25b23b8SRafał Miłecki }; 1422c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1423c25b23b8SRafał Miłecki int err; 1424c25b23b8SRafał Miłecki 14254db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1426c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1427d00a8281SJon Mason dev_err(bgmac->dev, "Failed to register fixed PHY device\n"); 1428c25b23b8SRafał Miłecki return -ENODEV; 1429c25b23b8SRafał Miłecki } 1430c25b23b8SRafał Miłecki 1431c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1432c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1433c25b23b8SRafał Miłecki if (err) { 1434d00a8281SJon Mason dev_err(bgmac->dev, "Connecting PHY failed\n"); 1435c25b23b8SRafał Miłecki return err; 1436c25b23b8SRafał Miłecki } 1437c25b23b8SRafał Miłecki 1438c25b23b8SRafał Miłecki return err; 1439c25b23b8SRafał Miłecki } 1440c25b23b8SRafał Miłecki 144155954f3bSJon Mason static int bgmac_phy_connect(struct bgmac *bgmac) 144211e5e76eSRafał Miłecki { 14435824d2d1SRafał Miłecki struct phy_device *phy_dev; 14445824d2d1SRafał Miłecki char bus_id[MII_BUS_ID_SIZE + 3]; 144511e5e76eSRafał Miłecki 14465824d2d1SRafał Miłecki /* Connect to the PHY */ 144755954f3bSJon Mason snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, bgmac->mii_bus->id, 14485824d2d1SRafał Miłecki bgmac->phyaddr); 14495824d2d1SRafał Miłecki phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link, 14505824d2d1SRafał Miłecki PHY_INTERFACE_MODE_MII); 14515824d2d1SRafał Miłecki if (IS_ERR(phy_dev)) { 1452d00a8281SJon Mason dev_err(bgmac->dev, "PHY connecton failed\n"); 145355954f3bSJon Mason return PTR_ERR(phy_dev); 14545824d2d1SRafał Miłecki } 14555824d2d1SRafał Miłecki 145655954f3bSJon Mason return 0; 145711e5e76eSRafał Miłecki } 145811e5e76eSRafał Miłecki 1459f6a95a24SJon Mason int bgmac_enet_probe(struct bgmac *info) 1460dd4544f0SRafał Miłecki { 1461dd4544f0SRafał Miłecki struct net_device *net_dev; 1462dd4544f0SRafał Miłecki struct bgmac *bgmac; 1463dd4544f0SRafał Miłecki int err; 1464dd4544f0SRafał Miłecki 1465dd4544f0SRafał Miłecki /* Allocation and references */ 1466dd4544f0SRafał Miłecki net_dev = alloc_etherdev(sizeof(*bgmac)); 1467dd4544f0SRafał Miłecki if (!net_dev) 1468dd4544f0SRafał Miłecki return -ENOMEM; 1469f6a95a24SJon Mason 1470dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 14717ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 1472dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 1473f6a95a24SJon Mason memcpy(bgmac, info, sizeof(*bgmac)); 1474dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 1475f6a95a24SJon Mason net_dev->irq = bgmac->irq; 1476f6a95a24SJon Mason SET_NETDEV_DEV(net_dev, bgmac->dev); 1477dd4544f0SRafał Miłecki 1478f6a95a24SJon Mason if (!is_valid_ether_addr(bgmac->mac_addr)) { 1479f6a95a24SJon Mason dev_err(bgmac->dev, "Invalid MAC addr: %pM\n", 1480f6a95a24SJon Mason bgmac->mac_addr); 1481f6a95a24SJon Mason eth_random_addr(bgmac->mac_addr); 1482f6a95a24SJon Mason dev_warn(bgmac->dev, "Using random MAC: %pM\n", 1483f6a95a24SJon Mason bgmac->mac_addr); 1484f6a95a24SJon Mason } 1485f6a95a24SJon Mason ether_addr_copy(net_dev->dev_addr, bgmac->mac_addr); 1486dd4544f0SRafał Miłecki 1487f6a95a24SJon Mason /* This (reset &) enable is not preset in specs or reference driver but 1488f6a95a24SJon Mason * Broadcom does it in arch PCI code when enabling fake PCI device. 1489f6a95a24SJon Mason */ 1490f6a95a24SJon Mason bgmac_clk_enable(bgmac, 0); 1491dd4544f0SRafał Miłecki 14921cb94db3SRafał Miłecki /* This seems to be fixing IRQ by assigning OOB #6 to the core */ 14931cb94db3SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_IRQ_ID_OOB_6) 14941cb94db3SRafał Miłecki bgmac_idm_write(bgmac, BCMA_OOB_SEL_OUT_A30, 0x86); 14951cb94db3SRafał Miłecki 1496dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1497dd4544f0SRafał Miłecki 1498dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1499dd4544f0SRafał Miłecki if (err) { 1500d00a8281SJon Mason dev_err(bgmac->dev, "Unable to alloc memory for DMA\n"); 1501dd4544f0SRafał Miłecki goto err_netdev_free; 1502dd4544f0SRafał Miłecki } 1503dd4544f0SRafał Miłecki 1504dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1505edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1506dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1507dd4544f0SRafał Miłecki 15086216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 15096216642fSHauke Mehrtens 151055954f3bSJon Mason if (!bgmac->mii_bus) 151155954f3bSJon Mason err = bgmac_phy_connect_direct(bgmac); 151255954f3bSJon Mason else 151355954f3bSJon Mason err = bgmac_phy_connect(bgmac); 151411e5e76eSRafał Miłecki if (err) { 1515d00a8281SJon Mason dev_err(bgmac->dev, "Cannot connect to phy\n"); 1516f6a95a24SJon Mason goto err_dma_free; 151711e5e76eSRafał Miłecki } 151811e5e76eSRafał Miłecki 15199cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 15209cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 15219cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 15229cde9450SFelix Fietkau 1523dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1524dd4544f0SRafał Miłecki if (err) { 1525d00a8281SJon Mason dev_err(bgmac->dev, "Cannot register net device\n"); 152655954f3bSJon Mason goto err_phy_disconnect; 1527dd4544f0SRafał Miłecki } 1528dd4544f0SRafał Miłecki 1529dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1530dd4544f0SRafał Miłecki 1531dd4544f0SRafał Miłecki return 0; 1532dd4544f0SRafał Miłecki 153355954f3bSJon Mason err_phy_disconnect: 153455954f3bSJon Mason phy_disconnect(net_dev->phydev); 1535dd4544f0SRafał Miłecki err_dma_free: 1536dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1537dd4544f0SRafał Miłecki err_netdev_free: 1538dd4544f0SRafał Miłecki free_netdev(net_dev); 1539dd4544f0SRafał Miłecki 1540dd4544f0SRafał Miłecki return err; 1541dd4544f0SRafał Miłecki } 1542f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_probe); 1543dd4544f0SRafał Miłecki 1544f6a95a24SJon Mason void bgmac_enet_remove(struct bgmac *bgmac) 1545dd4544f0SRafał Miłecki { 1546dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 154755954f3bSJon Mason phy_disconnect(bgmac->net_dev->phydev); 15486216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1549dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1550dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1551dd4544f0SRafał Miłecki } 1552f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_remove); 1553dd4544f0SRafał Miłecki 1554dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1555dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1556