xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision 45c9b3c09490ef4a4ac19df75b5919849423f3e7)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9dd4544f0SRafał Miłecki #include "bgmac.h"
10dd4544f0SRafał Miłecki 
11dd4544f0SRafał Miłecki #include <linux/kernel.h>
12dd4544f0SRafał Miłecki #include <linux/module.h>
13dd4544f0SRafał Miłecki #include <linux/delay.h>
14dd4544f0SRafał Miłecki #include <linux/etherdevice.h>
15dd4544f0SRafał Miłecki #include <linux/mii.h>
1611e5e76eSRafał Miłecki #include <linux/phy.h>
17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h>
18dd4544f0SRafał Miłecki #include <linux/interrupt.h>
19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h>
20edb15d83SRalf Baechle #include <bcm47xx_nvram.h>
21dd4544f0SRafał Miłecki 
22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = {
23dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
24dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
25f7219b52SJoe Perches 	{},
26dd4544f0SRafał Miłecki };
27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl);
28dd4544f0SRafał Miłecki 
29dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask,
30dd4544f0SRafał Miłecki 			     u32 value, int timeout)
31dd4544f0SRafał Miłecki {
32dd4544f0SRafał Miłecki 	u32 val;
33dd4544f0SRafał Miłecki 	int i;
34dd4544f0SRafał Miłecki 
35dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
36dd4544f0SRafał Miłecki 		val = bcma_read32(core, reg);
37dd4544f0SRafał Miłecki 		if ((val & mask) == value)
38dd4544f0SRafał Miłecki 			return true;
39dd4544f0SRafał Miłecki 		udelay(10);
40dd4544f0SRafał Miłecki 	}
41dd4544f0SRafał Miłecki 	pr_err("Timeout waiting for reg 0x%X\n", reg);
42dd4544f0SRafał Miłecki 	return false;
43dd4544f0SRafał Miłecki }
44dd4544f0SRafał Miłecki 
45dd4544f0SRafał Miłecki /**************************************************
46dd4544f0SRafał Miłecki  * DMA
47dd4544f0SRafał Miłecki  **************************************************/
48dd4544f0SRafał Miłecki 
49dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
50dd4544f0SRafał Miłecki {
51dd4544f0SRafał Miłecki 	u32 val;
52dd4544f0SRafał Miłecki 	int i;
53dd4544f0SRafał Miłecki 
54dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
55dd4544f0SRafał Miłecki 		return;
56dd4544f0SRafał Miłecki 
57dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
58dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
59dd4544f0SRafał Miłecki 	 * implement whole loop here.
60dd4544f0SRafał Miłecki 	 */
61dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
62dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
63dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
64dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
65dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
66dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
67dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
68dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
69dd4544f0SRafał Miłecki 			i = 0;
70dd4544f0SRafał Miłecki 			break;
71dd4544f0SRafał Miłecki 		}
72dd4544f0SRafał Miłecki 		udelay(10);
73dd4544f0SRafał Miłecki 	}
74dd4544f0SRafał Miłecki 	if (i)
75dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
76dd4544f0SRafał Miłecki 			  ring->mmio_base, val);
77dd4544f0SRafał Miłecki 
78dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
79dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
80dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
81dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
82dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
83dd4544f0SRafał Miłecki 			      10000)) {
84dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
85dd4544f0SRafał Miłecki 			   ring->mmio_base);
86dd4544f0SRafał Miłecki 		udelay(300);
87dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
88dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
89dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n",
90dd4544f0SRafał Miłecki 				  ring->mmio_base);
91dd4544f0SRafał Miłecki 	}
92dd4544f0SRafał Miłecki }
93dd4544f0SRafał Miłecki 
94dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
95dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
96dd4544f0SRafał Miłecki {
97dd4544f0SRafał Miłecki 	u32 ctl;
98dd4544f0SRafał Miłecki 
99dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
10056ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
10156ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
10256ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
10356ceecdeSHauke Mehrtens 
10456ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
10556ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
10656ceecdeSHauke Mehrtens 
10756ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
10856ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
10956ceecdeSHauke Mehrtens 
11056ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
11156ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
11256ceecdeSHauke Mehrtens 	}
113dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
114dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
115dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
116dd4544f0SRafał Miłecki }
117dd4544f0SRafał Miłecki 
118dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
119dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
120dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
121dd4544f0SRafał Miłecki {
122dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
123dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
124dd4544f0SRafał Miłecki 	struct bgmac_dma_desc *dma_desc;
125dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
126dd4544f0SRafał Miłecki 	u32 ctl0, ctl1;
127dd4544f0SRafał Miłecki 	int free_slots;
128dd4544f0SRafał Miłecki 
129dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
130dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Too long skb (%d)\n", skb->len);
131dd4544f0SRafał Miłecki 		goto err_stop_drop;
132dd4544f0SRafał Miłecki 	}
133dd4544f0SRafał Miłecki 
134dd4544f0SRafał Miłecki 	if (ring->start <= ring->end)
135dd4544f0SRafał Miłecki 		free_slots = ring->start - ring->end + BGMAC_TX_RING_SLOTS;
136dd4544f0SRafał Miłecki 	else
137dd4544f0SRafał Miłecki 		free_slots = ring->start - ring->end;
138dd4544f0SRafał Miłecki 	if (free_slots == 1) {
139dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n");
140dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
141dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
142dd4544f0SRafał Miłecki 	}
143dd4544f0SRafał Miłecki 
144dd4544f0SRafał Miłecki 	slot = &ring->slots[ring->end];
145dd4544f0SRafał Miłecki 	slot->skb = skb;
146dd4544f0SRafał Miłecki 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb->len,
147dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
148dd4544f0SRafał Miłecki 	if (dma_mapping_error(dma_dev, slot->dma_addr)) {
149dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n",
150dd4544f0SRafał Miłecki 			  ring->mmio_base);
151dd4544f0SRafał Miłecki 		goto err_stop_drop;
152dd4544f0SRafał Miłecki 	}
153dd4544f0SRafał Miłecki 
154dd4544f0SRafał Miłecki 	ctl0 = BGMAC_DESC_CTL0_IOC | BGMAC_DESC_CTL0_SOF | BGMAC_DESC_CTL0_EOF;
155dd4544f0SRafał Miłecki 	if (ring->end == ring->num_slots - 1)
156dd4544f0SRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
157dd4544f0SRafał Miłecki 	ctl1 = skb->len & BGMAC_DESC_CTL1_LEN;
158dd4544f0SRafał Miłecki 
159dd4544f0SRafał Miłecki 	dma_desc = ring->cpu_base;
160dd4544f0SRafał Miłecki 	dma_desc += ring->end;
161dd4544f0SRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
162dd4544f0SRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
163dd4544f0SRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
164dd4544f0SRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
165dd4544f0SRafał Miłecki 
16649a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
16749a467b4SHauke Mehrtens 
168dd4544f0SRafał Miłecki 	wmb();
169dd4544f0SRafał Miłecki 
170dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
171dd4544f0SRafał Miłecki 	 * slot it should *not* read.
172dd4544f0SRafał Miłecki 	 */
173dd4544f0SRafał Miłecki 	if (++ring->end >= BGMAC_TX_RING_SLOTS)
174dd4544f0SRafał Miłecki 		ring->end = 0;
175dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
1769900303eSRafał Miłecki 		    ring->index_base +
177dd4544f0SRafał Miłecki 		    ring->end * sizeof(struct bgmac_dma_desc));
178dd4544f0SRafał Miłecki 
179dd4544f0SRafał Miłecki 	/* Always keep one slot free to allow detecting bugged calls. */
180dd4544f0SRafał Miłecki 	if (--free_slots == 1)
181dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
182dd4544f0SRafał Miłecki 
183dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
184dd4544f0SRafał Miłecki 
185dd4544f0SRafał Miłecki err_stop_drop:
186dd4544f0SRafał Miłecki 	netif_stop_queue(net_dev);
187dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
188dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
189dd4544f0SRafał Miłecki }
190dd4544f0SRafał Miłecki 
191dd4544f0SRafał Miłecki /* Free transmitted packets */
192dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
193dd4544f0SRafał Miłecki {
194dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
195dd4544f0SRafał Miłecki 	int empty_slot;
196dd4544f0SRafał Miłecki 	bool freed = false;
19749a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
198dd4544f0SRafał Miłecki 
199dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
200dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
201dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2029900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2039900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
204dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
205dd4544f0SRafał Miłecki 
206dd4544f0SRafał Miłecki 	while (ring->start != empty_slot) {
207dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
208dd4544f0SRafał Miłecki 
209dd4544f0SRafał Miłecki 		if (slot->skb) {
210dd4544f0SRafał Miłecki 			/* Unmap no longer used buffer */
211dd4544f0SRafał Miłecki 			dma_unmap_single(dma_dev, slot->dma_addr,
212dd4544f0SRafał Miłecki 					 slot->skb->len, DMA_TO_DEVICE);
213dd4544f0SRafał Miłecki 			slot->dma_addr = 0;
214dd4544f0SRafał Miłecki 
21549a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
21649a467b4SHauke Mehrtens 			pkts_compl++;
21749a467b4SHauke Mehrtens 
218dd4544f0SRafał Miłecki 			/* Free memory! :) */
219dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
220dd4544f0SRafał Miłecki 			slot->skb = NULL;
221dd4544f0SRafał Miłecki 		} else {
222dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Hardware reported transmission for empty TX ring slot %d! End of ring: %d\n",
223dd4544f0SRafał Miłecki 				  ring->start, ring->end);
224dd4544f0SRafał Miłecki 		}
225dd4544f0SRafał Miłecki 
226dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_TX_RING_SLOTS)
227dd4544f0SRafał Miłecki 			ring->start = 0;
228dd4544f0SRafał Miłecki 		freed = true;
229dd4544f0SRafał Miłecki 	}
230dd4544f0SRafał Miłecki 
23149a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
23249a467b4SHauke Mehrtens 
233dd4544f0SRafał Miłecki 	if (freed && netif_queue_stopped(bgmac->net_dev))
234dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
235dd4544f0SRafał Miłecki }
236dd4544f0SRafał Miłecki 
237dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
238dd4544f0SRafał Miłecki {
239dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
240dd4544f0SRafał Miłecki 		return;
241dd4544f0SRafał Miłecki 
242dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
243dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
244dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
245dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
246dd4544f0SRafał Miłecki 			      10000))
247dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n",
248dd4544f0SRafał Miłecki 			  ring->mmio_base);
249dd4544f0SRafał Miłecki }
250dd4544f0SRafał Miłecki 
251dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
252dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
253dd4544f0SRafał Miłecki {
254dd4544f0SRafał Miłecki 	u32 ctl;
255dd4544f0SRafał Miłecki 
256dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
25756ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
25856ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
25956ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
26056ceecdeSHauke Mehrtens 
26156ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
26256ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
26356ceecdeSHauke Mehrtens 
26456ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
26556ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
26656ceecdeSHauke Mehrtens 	}
267dd4544f0SRafał Miłecki 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
268dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
269dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
270dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
271dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
272dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
273dd4544f0SRafał Miłecki }
274dd4544f0SRafał Miłecki 
275dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
276dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
277dd4544f0SRafał Miłecki {
278dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
279b757a62eSNathan Hintz 	dma_addr_t dma_addr;
280dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
281*45c9b3c0SFelix Fietkau 	void *buf;
282dd4544f0SRafał Miłecki 
283dd4544f0SRafał Miłecki 	/* Alloc skb */
284*45c9b3c0SFelix Fietkau 	buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE);
285*45c9b3c0SFelix Fietkau 	if (!buf)
286dd4544f0SRafał Miłecki 		return -ENOMEM;
287dd4544f0SRafał Miłecki 
288dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
289*45c9b3c0SFelix Fietkau 	rx = buf;
290dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
291dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
292dd4544f0SRafał Miłecki 
293dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
294*45c9b3c0SFelix Fietkau 	dma_addr = dma_map_single(dma_dev, buf, BGMAC_RX_BUF_SIZE,
295*45c9b3c0SFelix Fietkau 				  DMA_FROM_DEVICE);
296b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
297dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "DMA mapping error\n");
298*45c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(buf));
299dd4544f0SRafał Miłecki 		return -ENOMEM;
300dd4544f0SRafał Miłecki 	}
301b757a62eSNathan Hintz 
302b757a62eSNathan Hintz 	/* Update the slot */
303*45c9b3c0SFelix Fietkau 	slot->buf = buf;
304b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
305b757a62eSNathan Hintz 
306dd4544f0SRafał Miłecki 	return 0;
307dd4544f0SRafał Miłecki }
308dd4544f0SRafał Miłecki 
309d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
310d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
311d549c76bSRafał Miłecki {
312d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
313d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
314d549c76bSRafał Miłecki 
315d549c76bSRafał Miłecki 	if (desc_idx == ring->num_slots - 1)
316d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
317d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
318d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
319d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
320d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
321d549c76bSRafał Miłecki 	 */
322d549c76bSRafał Miłecki 
323d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
324d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
325d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
326d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
327d549c76bSRafał Miłecki }
328d549c76bSRafał Miłecki 
329dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
330dd4544f0SRafał Miłecki 			     int weight)
331dd4544f0SRafał Miłecki {
332dd4544f0SRafał Miłecki 	u32 end_slot;
333dd4544f0SRafał Miłecki 	int handled = 0;
334dd4544f0SRafał Miłecki 
335dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
336dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
3379900303eSRafał Miłecki 	end_slot -= ring->index_base;
3389900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
339dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
340dd4544f0SRafał Miłecki 
341dd4544f0SRafał Miłecki 	ring->end = end_slot;
342dd4544f0SRafał Miłecki 
343dd4544f0SRafał Miłecki 	while (ring->start != ring->end) {
344dd4544f0SRafał Miłecki 		struct device *dma_dev = bgmac->core->dma_dev;
345dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
346*45c9b3c0SFelix Fietkau 		struct bgmac_rx_header *rx = slot->buf;
347*45c9b3c0SFelix Fietkau 		struct sk_buff *skb;
348*45c9b3c0SFelix Fietkau 		void *buf = slot->buf;
349dd4544f0SRafał Miłecki 		u16 len, flags;
350dd4544f0SRafał Miłecki 
351dd4544f0SRafał Miłecki 		/* Unmap buffer to make it accessible to the CPU */
352dd4544f0SRafał Miłecki 		dma_sync_single_for_cpu(dma_dev, slot->dma_addr,
353dd4544f0SRafał Miłecki 					BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
354dd4544f0SRafał Miłecki 
355dd4544f0SRafał Miłecki 		/* Get info from the header */
356dd4544f0SRafał Miłecki 		len = le16_to_cpu(rx->len);
357dd4544f0SRafał Miłecki 		flags = le16_to_cpu(rx->flags);
358dd4544f0SRafał Miłecki 
35992b9ccd3SRafał Miłecki 		do {
36092b9ccd3SRafał Miłecki 			dma_addr_t old_dma_addr = slot->dma_addr;
36192b9ccd3SRafał Miłecki 			int err;
36292b9ccd3SRafał Miłecki 
363dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
364dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
365dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n",
366dd4544f0SRafał Miłecki 					  ring->start);
36792b9ccd3SRafał Miłecki 				dma_sync_single_for_device(dma_dev,
36892b9ccd3SRafał Miłecki 							   slot->dma_addr,
36992b9ccd3SRafał Miłecki 							   BGMAC_RX_BUF_SIZE,
37092b9ccd3SRafał Miłecki 							   DMA_FROM_DEVICE);
37192b9ccd3SRafał Miłecki 				break;
37292b9ccd3SRafał Miłecki 			}
37392b9ccd3SRafał Miłecki 
37402e71127SHauke Mehrtens 			/* Omit CRC. */
37502e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
37602e71127SHauke Mehrtens 
37792b9ccd3SRafał Miłecki 			/* Prepare new skb as replacement */
37892b9ccd3SRafał Miłecki 			err = bgmac_dma_rx_skb_for_slot(bgmac, slot);
37992b9ccd3SRafał Miłecki 			if (err) {
380dd4544f0SRafał Miłecki 				/* Poison the old skb */
381dd4544f0SRafał Miłecki 				rx->len = cpu_to_le16(0xdead);
382dd4544f0SRafał Miłecki 				rx->flags = cpu_to_le16(0xbeef);
383dd4544f0SRafał Miłecki 
38492b9ccd3SRafał Miłecki 				dma_sync_single_for_device(dma_dev,
38592b9ccd3SRafał Miłecki 							   slot->dma_addr,
38692b9ccd3SRafał Miłecki 							   BGMAC_RX_BUF_SIZE,
38792b9ccd3SRafał Miłecki 							   DMA_FROM_DEVICE);
38892b9ccd3SRafał Miłecki 				break;
38992b9ccd3SRafał Miłecki 			}
39092b9ccd3SRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
39192b9ccd3SRafał Miłecki 
39292b9ccd3SRafał Miłecki 			/* Unmap old skb, we'll pass it to the netfif */
39392b9ccd3SRafał Miłecki 			dma_unmap_single(dma_dev, old_dma_addr,
394dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
395dd4544f0SRafał Miłecki 
396*45c9b3c0SFelix Fietkau 			skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE);
39792b9ccd3SRafał Miłecki 			skb_put(skb, BGMAC_RX_FRAME_OFFSET + len);
39892b9ccd3SRafał Miłecki 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET);
39992b9ccd3SRafał Miłecki 
40092b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
40192b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
402*45c9b3c0SFelix Fietkau 			napi_gro_receive(&bgmac->napi, skb);
40392b9ccd3SRafał Miłecki 			handled++;
40492b9ccd3SRafał Miłecki 		} while (0);
40592b9ccd3SRafał Miłecki 
406dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
407dd4544f0SRafał Miłecki 			ring->start = 0;
408dd4544f0SRafał Miłecki 
409dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
410dd4544f0SRafał Miłecki 			break;
411dd4544f0SRafał Miłecki 	}
412dd4544f0SRafał Miłecki 
413dd4544f0SRafał Miłecki 	return handled;
414dd4544f0SRafał Miłecki }
415dd4544f0SRafał Miłecki 
416dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
417dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
418dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
419dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
420dd4544f0SRafał Miłecki {
421dd4544f0SRafał Miłecki 	switch (ring_type) {
422dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
423dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
424dd4544f0SRafał Miłecki 			    0xff0);
425dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
426dd4544f0SRafał Miłecki 			return true;
427dd4544f0SRafał Miłecki 		break;
428dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
429dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
430dd4544f0SRafał Miłecki 			    0xff0);
431dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
432dd4544f0SRafał Miłecki 			return true;
433dd4544f0SRafał Miłecki 		break;
434dd4544f0SRafał Miłecki 	}
435dd4544f0SRafał Miłecki 	return false;
436dd4544f0SRafał Miłecki }
437dd4544f0SRafał Miłecki 
438*45c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac,
439dd4544f0SRafał Miłecki 				   struct bgmac_dma_ring *ring)
440dd4544f0SRafał Miłecki {
441dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
442dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
443dd4544f0SRafał Miłecki 	int i;
444dd4544f0SRafał Miłecki 
445dd4544f0SRafał Miłecki 	for (i = 0; i < ring->num_slots; i++) {
446dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
447dd4544f0SRafał Miłecki 		if (slot->skb) {
448dd4544f0SRafał Miłecki 			if (slot->dma_addr)
449dd4544f0SRafał Miłecki 				dma_unmap_single(dma_dev, slot->dma_addr,
450dd4544f0SRafał Miłecki 						 slot->skb->len, DMA_TO_DEVICE);
451dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
452dd4544f0SRafał Miłecki 		}
453dd4544f0SRafał Miłecki 	}
454*45c9b3c0SFelix Fietkau }
455dd4544f0SRafał Miłecki 
456*45c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac,
457*45c9b3c0SFelix Fietkau 				   struct bgmac_dma_ring *ring)
458*45c9b3c0SFelix Fietkau {
459*45c9b3c0SFelix Fietkau 	struct device *dma_dev = bgmac->core->dma_dev;
460*45c9b3c0SFelix Fietkau 	struct bgmac_slot_info *slot;
461*45c9b3c0SFelix Fietkau 	int i;
462*45c9b3c0SFelix Fietkau 
463*45c9b3c0SFelix Fietkau 	for (i = 0; i < ring->num_slots; i++) {
464*45c9b3c0SFelix Fietkau 		slot = &ring->slots[i];
465*45c9b3c0SFelix Fietkau 		if (!slot->buf)
466*45c9b3c0SFelix Fietkau 			continue;
467*45c9b3c0SFelix Fietkau 
468*45c9b3c0SFelix Fietkau 		if (slot->dma_addr)
469*45c9b3c0SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr,
470*45c9b3c0SFelix Fietkau 					 BGMAC_RX_BUF_SIZE,
471*45c9b3c0SFelix Fietkau 					 DMA_FROM_DEVICE);
472*45c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(slot->buf));
473*45c9b3c0SFelix Fietkau 	}
474*45c9b3c0SFelix Fietkau }
475*45c9b3c0SFelix Fietkau 
476*45c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac,
477*45c9b3c0SFelix Fietkau 				     struct bgmac_dma_ring *ring)
478*45c9b3c0SFelix Fietkau {
479*45c9b3c0SFelix Fietkau 	struct device *dma_dev = bgmac->core->dma_dev;
480*45c9b3c0SFelix Fietkau 	int size;
481*45c9b3c0SFelix Fietkau 
482*45c9b3c0SFelix Fietkau 	if (!ring->cpu_base)
483*45c9b3c0SFelix Fietkau 	    return;
484*45c9b3c0SFelix Fietkau 
485dd4544f0SRafał Miłecki 	/* Free ring of descriptors */
486dd4544f0SRafał Miłecki 	size = ring->num_slots * sizeof(struct bgmac_dma_desc);
487dd4544f0SRafał Miłecki 	dma_free_coherent(dma_dev, size, ring->cpu_base,
488dd4544f0SRafał Miłecki 			  ring->dma_base);
489dd4544f0SRafał Miłecki }
490dd4544f0SRafał Miłecki 
491dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
492dd4544f0SRafał Miłecki {
493dd4544f0SRafał Miłecki 	int i;
494dd4544f0SRafał Miłecki 
495*45c9b3c0SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
496*45c9b3c0SFelix Fietkau 		bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]);
497*45c9b3c0SFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i]);
498*45c9b3c0SFelix Fietkau 	}
499*45c9b3c0SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
500*45c9b3c0SFelix Fietkau 		bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]);
501*45c9b3c0SFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i]);
502*45c9b3c0SFelix Fietkau 	}
503dd4544f0SRafał Miłecki }
504dd4544f0SRafał Miłecki 
505dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
506dd4544f0SRafał Miłecki {
507dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
508dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
509dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
510dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
511dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
512dd4544f0SRafał Miłecki 	int err;
513dd4544f0SRafał Miłecki 	int i;
514dd4544f0SRafał Miłecki 
515dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
516dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
517dd4544f0SRafał Miłecki 
518dd4544f0SRafał Miłecki 	if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) {
519dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Core does not report 64-bit DMA\n");
520dd4544f0SRafał Miłecki 		return -ENOTSUPP;
521dd4544f0SRafał Miłecki 	}
522dd4544f0SRafał Miłecki 
523dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
524dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
525dd4544f0SRafał Miłecki 		ring->num_slots = BGMAC_TX_RING_SLOTS;
526dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
527dd4544f0SRafał Miłecki 
528dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
529dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
530dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
531dd4544f0SRafał Miłecki 						     &ring->dma_base,
532dd4544f0SRafał Miłecki 						     GFP_KERNEL);
533dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
534dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n",
535dd4544f0SRafał Miłecki 				  ring->mmio_base);
536dd4544f0SRafał Miłecki 			goto err_dma_free;
537dd4544f0SRafał Miłecki 		}
538dd4544f0SRafał Miłecki 
5399900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
5409900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
5419900303eSRafał Miłecki 		if (ring->unaligned)
5429900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
5439900303eSRafał Miłecki 		else
5449900303eSRafał Miłecki 			ring->index_base = 0;
5459900303eSRafał Miłecki 
546dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
547dd4544f0SRafał Miłecki 	}
548dd4544f0SRafał Miłecki 
549dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
55070a737b7SRafał Miłecki 		int j;
55170a737b7SRafał Miłecki 
552dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
553dd4544f0SRafał Miłecki 		ring->num_slots = BGMAC_RX_RING_SLOTS;
554dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
555dd4544f0SRafał Miłecki 
556dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
557dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
558dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
559dd4544f0SRafał Miłecki 						     &ring->dma_base,
560dd4544f0SRafał Miłecki 						     GFP_KERNEL);
561dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
562dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n",
563dd4544f0SRafał Miłecki 				  ring->mmio_base);
564dd4544f0SRafał Miłecki 			err = -ENOMEM;
565dd4544f0SRafał Miłecki 			goto err_dma_free;
566dd4544f0SRafał Miłecki 		}
567dd4544f0SRafał Miłecki 
5689900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
5699900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
5709900303eSRafał Miłecki 		if (ring->unaligned)
5719900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
5729900303eSRafał Miłecki 		else
5739900303eSRafał Miłecki 			ring->index_base = 0;
5749900303eSRafał Miłecki 
575dd4544f0SRafał Miłecki 		/* Alloc RX slots */
57670a737b7SRafał Miłecki 		for (j = 0; j < ring->num_slots; j++) {
57770a737b7SRafał Miłecki 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
578dd4544f0SRafał Miłecki 			if (err) {
579dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Can't allocate skb for slot in RX ring\n");
580dd4544f0SRafał Miłecki 				goto err_dma_free;
581dd4544f0SRafał Miłecki 			}
582dd4544f0SRafał Miłecki 		}
583dd4544f0SRafał Miłecki 	}
584dd4544f0SRafał Miłecki 
585dd4544f0SRafał Miłecki 	return 0;
586dd4544f0SRafał Miłecki 
587dd4544f0SRafał Miłecki err_dma_free:
588dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
589dd4544f0SRafał Miłecki 	return -ENOMEM;
590dd4544f0SRafał Miłecki }
591dd4544f0SRafał Miłecki 
592dd4544f0SRafał Miłecki static void bgmac_dma_init(struct bgmac *bgmac)
593dd4544f0SRafał Miłecki {
594dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
595dd4544f0SRafał Miłecki 	int i;
596dd4544f0SRafał Miłecki 
597dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
598dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
599dd4544f0SRafał Miłecki 
6009900303eSRafał Miłecki 		if (!ring->unaligned)
601dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
602dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
603dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
604dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
605dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
6069900303eSRafał Miłecki 		if (ring->unaligned)
6079900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
608dd4544f0SRafał Miłecki 
609dd4544f0SRafał Miłecki 		ring->start = 0;
610dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
611dd4544f0SRafał Miłecki 	}
612dd4544f0SRafał Miłecki 
613dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
61470a737b7SRafał Miłecki 		int j;
61570a737b7SRafał Miłecki 
616dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
617dd4544f0SRafał Miłecki 
6189900303eSRafał Miłecki 		if (!ring->unaligned)
619dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
620dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
621dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
622dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
623dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
6249900303eSRafał Miłecki 		if (ring->unaligned)
6259900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
626dd4544f0SRafał Miłecki 
627d549c76bSRafał Miłecki 		for (j = 0; j < ring->num_slots; j++)
628d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
629dd4544f0SRafał Miłecki 
630dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
6319900303eSRafał Miłecki 			    ring->index_base +
632dd4544f0SRafał Miłecki 			    ring->num_slots * sizeof(struct bgmac_dma_desc));
633dd4544f0SRafał Miłecki 
634dd4544f0SRafał Miłecki 		ring->start = 0;
635dd4544f0SRafał Miłecki 		ring->end = 0;
636dd4544f0SRafał Miłecki 	}
637dd4544f0SRafał Miłecki }
638dd4544f0SRafał Miłecki 
639dd4544f0SRafał Miłecki /**************************************************
640dd4544f0SRafał Miłecki  * PHY ops
641dd4544f0SRafał Miłecki  **************************************************/
642dd4544f0SRafał Miłecki 
643217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg)
644dd4544f0SRafał Miłecki {
645dd4544f0SRafał Miłecki 	struct bcma_device *core;
646dd4544f0SRafał Miłecki 	u16 phy_access_addr;
647dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
648dd4544f0SRafał Miłecki 	u32 tmp;
649dd4544f0SRafał Miłecki 
650dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK);
651dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK);
652dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT);
653dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK);
654dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT);
655dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE);
656dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START);
657dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK);
658dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK);
659dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT);
660dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE);
661dd4544f0SRafał Miłecki 
662dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
663dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
664dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
665dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
666dd4544f0SRafał Miłecki 	} else {
667dd4544f0SRafał Miłecki 		core = bgmac->core;
668dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
669dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
670dd4544f0SRafał Miłecki 	}
671dd4544f0SRafał Miłecki 
672dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
673dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
674dd4544f0SRafał Miłecki 	tmp |= phyaddr;
675dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
676dd4544f0SRafał Miłecki 
677dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
678dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
679dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
680dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
681dd4544f0SRafał Miłecki 
682dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
683dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n",
684dd4544f0SRafał Miłecki 			  phyaddr, reg);
685dd4544f0SRafał Miłecki 		return 0xffff;
686dd4544f0SRafał Miłecki 	}
687dd4544f0SRafał Miłecki 
688dd4544f0SRafał Miłecki 	return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK;
689dd4544f0SRafał Miłecki }
690dd4544f0SRafał Miłecki 
691dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */
692217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value)
693dd4544f0SRafał Miłecki {
694dd4544f0SRafał Miłecki 	struct bcma_device *core;
695dd4544f0SRafał Miłecki 	u16 phy_access_addr;
696dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
697dd4544f0SRafał Miłecki 	u32 tmp;
698dd4544f0SRafał Miłecki 
699dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
700dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
701dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
702dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
703dd4544f0SRafał Miłecki 	} else {
704dd4544f0SRafał Miłecki 		core = bgmac->core;
705dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
706dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
707dd4544f0SRafał Miłecki 	}
708dd4544f0SRafał Miłecki 
709dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
710dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
711dd4544f0SRafał Miłecki 	tmp |= phyaddr;
712dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
713dd4544f0SRafał Miłecki 
714dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO);
715dd4544f0SRafał Miłecki 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO)
716dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Error setting MDIO int\n");
717dd4544f0SRafał Miłecki 
718dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
719dd4544f0SRafał Miłecki 	tmp |= BGMAC_PA_WRITE;
720dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
721dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
722dd4544f0SRafał Miłecki 	tmp |= value;
723dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
724dd4544f0SRafał Miłecki 
725217a55a3SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
726dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n",
727dd4544f0SRafał Miłecki 			  phyaddr, reg);
728217a55a3SRafał Miłecki 		return -ETIMEDOUT;
729217a55a3SRafał Miłecki 	}
730217a55a3SRafał Miłecki 
731217a55a3SRafał Miłecki 	return 0;
732dd4544f0SRafał Miłecki }
733dd4544f0SRafał Miłecki 
734dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */
735dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac)
736dd4544f0SRafał Miłecki {
737dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
738dd4544f0SRafał Miłecki 	struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
739dd4544f0SRafał Miłecki 	u8 i;
740dd4544f0SRafał Miłecki 
741dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5356) {
742dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
743dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x008b);
744dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x15, 0x0100);
745dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
746dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x12, 0x2aaa);
747dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
748dd4544f0SRafał Miłecki 		}
749dd4544f0SRafał Miłecki 	}
750dd4544f0SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) ||
751dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) ||
752dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) {
753dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0);
754dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0);
755dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
756dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
757dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5284);
758dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
759dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x0010);
760dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
761dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5296);
762dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x1073);
763dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9073);
764dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x52b6);
765dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9273);
766dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
767dd4544f0SRafał Miłecki 		}
768dd4544f0SRafał Miłecki 	}
769dd4544f0SRafał Miłecki }
770dd4544f0SRafał Miłecki 
771dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */
772dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac)
773dd4544f0SRafał Miłecki {
774dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
775dd4544f0SRafał Miłecki 		return;
776dd4544f0SRafał Miłecki 
7775322dbf0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET);
778dd4544f0SRafał Miłecki 	udelay(100);
7795322dbf0SRafał Miłecki 	if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET)
780dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PHY reset failed\n");
781dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
782dd4544f0SRafał Miłecki }
783dd4544f0SRafał Miłecki 
784dd4544f0SRafał Miłecki /**************************************************
785dd4544f0SRafał Miłecki  * Chip ops
786dd4544f0SRafał Miłecki  **************************************************/
787dd4544f0SRafał Miłecki 
788dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
789dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
790dd4544f0SRafał Miłecki  */
791dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
792dd4544f0SRafał Miłecki 				 bool force)
793dd4544f0SRafał Miłecki {
794dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
795dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
796dd4544f0SRafał Miłecki 
79748e07fbeSHauke Mehrtens 	bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev));
798dd4544f0SRafał Miłecki 	udelay(2);
799dd4544f0SRafał Miłecki 
800dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
801dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
802dd4544f0SRafał Miłecki 
80348e07fbeSHauke Mehrtens 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev));
804dd4544f0SRafał Miłecki 	udelay(2);
805dd4544f0SRafał Miłecki }
806dd4544f0SRafał Miłecki 
8074e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
8084e209001SHauke Mehrtens {
8094e209001SHauke Mehrtens 	u32 tmp;
8104e209001SHauke Mehrtens 
8114e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
8124e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
8134e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
8144e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
8154e209001SHauke Mehrtens }
8164e209001SHauke Mehrtens 
817c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
818c6edfe10SHauke Mehrtens {
819c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
820c6edfe10SHauke Mehrtens 
821c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
822e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
823c6edfe10SHauke Mehrtens 	else
824e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
825c6edfe10SHauke Mehrtens }
826c6edfe10SHauke Mehrtens 
827dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
828dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
829dd4544f0SRafał Miłecki {
830dd4544f0SRafał Miłecki 	int i;
831dd4544f0SRafał Miłecki 
832dd4544f0SRafał Miłecki 	if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) {
833dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
834dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
835dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
836dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
837dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
838dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
839dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
840dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
841dd4544f0SRafał Miłecki 	}
842dd4544f0SRafał Miłecki 
843dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
844dd4544f0SRafał Miłecki }
845dd4544f0SRafał Miłecki #endif
846dd4544f0SRafał Miłecki 
847dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
848dd4544f0SRafał Miłecki {
849dd4544f0SRafał Miłecki 	int i;
850dd4544f0SRafał Miłecki 
851dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT)
852dd4544f0SRafał Miłecki 		return;
853dd4544f0SRafał Miłecki 
854dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
855dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
856dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
857dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
858dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
859dd4544f0SRafał Miłecki }
860dd4544f0SRafał Miłecki 
861dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
8625824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
863dd4544f0SRafał Miłecki {
864dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
865dd4544f0SRafał Miłecki 	u32 set = 0;
866dd4544f0SRafał Miłecki 
8675824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
8685824d2d1SRafał Miłecki 	case SPEED_10:
869dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
8705824d2d1SRafał Miłecki 		break;
8715824d2d1SRafał Miłecki 	case SPEED_100:
872dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
8735824d2d1SRafał Miłecki 		break;
8745824d2d1SRafał Miłecki 	case SPEED_1000:
875dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
8765824d2d1SRafał Miłecki 		break;
8776df4aff9SHauke Mehrtens 	case SPEED_2500:
8786df4aff9SHauke Mehrtens 		set |= BGMAC_CMDCFG_ES_2500;
8796df4aff9SHauke Mehrtens 		break;
8805824d2d1SRafał Miłecki 	default:
8815824d2d1SRafał Miłecki 		bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed);
8825824d2d1SRafał Miłecki 	}
8835824d2d1SRafał Miłecki 
8845824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
885dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
8865824d2d1SRafał Miłecki 
887dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
888dd4544f0SRafał Miłecki }
889dd4544f0SRafał Miłecki 
890dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
891dd4544f0SRafał Miłecki {
8926df4aff9SHauke Mehrtens 	struct bcma_device *core = bgmac->core;
8936df4aff9SHauke Mehrtens 	struct bcma_chipinfo *ci = &core->bus->chipinfo;
8946df4aff9SHauke Mehrtens 	u8 imode;
8956df4aff9SHauke Mehrtens 
8966df4aff9SHauke Mehrtens 	if (ci->id == BCMA_CHIP_ID_BCM4707 ||
8976df4aff9SHauke Mehrtens 	    ci->id == BCMA_CHIP_ID_BCM53018) {
8986df4aff9SHauke Mehrtens 		bcma_awrite32(core, BCMA_IOCTL,
8996df4aff9SHauke Mehrtens 			      bcma_aread32(core, BCMA_IOCTL) | 0x40 |
9006df4aff9SHauke Mehrtens 			      BGMAC_BCMA_IOCTL_SW_CLKEN);
9016df4aff9SHauke Mehrtens 		bgmac->mac_speed = SPEED_2500;
9026df4aff9SHauke Mehrtens 		bgmac->mac_duplex = DUPLEX_FULL;
9036df4aff9SHauke Mehrtens 		bgmac_mac_speed(bgmac);
9046df4aff9SHauke Mehrtens 	} else {
9056df4aff9SHauke Mehrtens 		imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) &
9066df4aff9SHauke Mehrtens 			BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT;
907dd4544f0SRafał Miłecki 		if (imode == 0 || imode == 1) {
9085824d2d1SRafał Miłecki 			bgmac->mac_speed = SPEED_100;
9095824d2d1SRafał Miłecki 			bgmac->mac_duplex = DUPLEX_FULL;
9105824d2d1SRafał Miłecki 			bgmac_mac_speed(bgmac);
911dd4544f0SRafał Miłecki 		}
912dd4544f0SRafał Miłecki 	}
9136df4aff9SHauke Mehrtens }
914dd4544f0SRafał Miłecki 
915dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
916dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
917dd4544f0SRafał Miłecki {
918dd4544f0SRafał Miłecki 	struct bcma_device *core = bgmac->core;
919dd4544f0SRafał Miłecki 	struct bcma_bus *bus = core->bus;
920dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bus->chipinfo;
9216df4aff9SHauke Mehrtens 	u32 flags;
922dd4544f0SRafał Miłecki 	u32 iost;
923dd4544f0SRafał Miłecki 	int i;
924dd4544f0SRafał Miłecki 
925dd4544f0SRafał Miłecki 	if (bcma_core_is_enabled(core)) {
926dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
927dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
928dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
929dd4544f0SRafał Miłecki 		}
930dd4544f0SRafał Miłecki 
931dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
932dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
933dd4544f0SRafał Miłecki 
934dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
935dd4544f0SRafał Miłecki 		udelay(1);
936dd4544f0SRafał Miłecki 
937dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
938dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
939dd4544f0SRafał Miłecki 
940dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
941dd4544f0SRafał Miłecki 	}
942dd4544f0SRafał Miłecki 
943dd4544f0SRafał Miłecki 	iost = bcma_aread32(core, BCMA_IOST);
9441a0ab767SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
945dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
9461a0ab767SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188))
947dd4544f0SRafał Miłecki 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
948dd4544f0SRafał Miłecki 
9496df4aff9SHauke Mehrtens 	/* 3GMAC: for BCM4707, only do core reset at bgmac_probe() */
9506df4aff9SHauke Mehrtens 	if (ci->id != BCMA_CHIP_ID_BCM4707) {
9516df4aff9SHauke Mehrtens 		flags = 0;
952dd4544f0SRafał Miłecki 		if (iost & BGMAC_BCMA_IOST_ATTACHED) {
953dd4544f0SRafał Miłecki 			flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
954dd4544f0SRafał Miłecki 			if (!bgmac->has_robosw)
955dd4544f0SRafał Miłecki 				flags |= BGMAC_BCMA_IOCTL_SW_RESET;
956dd4544f0SRafał Miłecki 		}
957dd4544f0SRafał Miłecki 		bcma_core_enable(core, flags);
9586df4aff9SHauke Mehrtens 	}
959dd4544f0SRafał Miłecki 
9606df4aff9SHauke Mehrtens 	/* Request Misc PLL for corerev > 2 */
9616df4aff9SHauke Mehrtens 	if (core->id.rev > 2 &&
9626df4aff9SHauke Mehrtens 	    ci->id != BCMA_CHIP_ID_BCM4707 &&
9636df4aff9SHauke Mehrtens 	    ci->id != BCMA_CHIP_ID_BCM53018) {
9641a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
9651a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
9661a0ab767SRafał Miłecki 		bgmac_wait_value(bgmac->core, BCMA_CLKCTLST,
9671a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
9681a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
969dd4544f0SRafał Miłecki 				 1000);
970dd4544f0SRafał Miłecki 	}
971dd4544f0SRafał Miłecki 
9721a0ab767SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5357 ||
9731a0ab767SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM4749 ||
974dd4544f0SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53572) {
975dd4544f0SRafał Miłecki 		struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
976dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
977dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
9786a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
9793647268dSHauke Mehrtens 		char buf[4];
980dd4544f0SRafał Miłecki 
9813647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
982dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
983dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n",
984dd4544f0SRafał Miłecki 					  buf);
985dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
986dd4544f0SRafał Miłecki 			et_swtype <<= 4;
987dd4544f0SRafał Miłecki 			sw_type = et_swtype;
9881a0ab767SRafał Miłecki 		} else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) {
989dd4544f0SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
9901a0ab767SRafał Miłecki 		} else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
9911a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
9921a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) {
993b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
994b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
995dd4544f0SRafał Miłecki 		}
996dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 1,
997dd4544f0SRafał Miłecki 					    ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
998dd4544f0SRafał Miłecki 					      BGMAC_CHIPCTL_1_SW_TYPE_MASK),
999dd4544f0SRafał Miłecki 					    sw_type);
1000dd4544f0SRafał Miłecki 	}
1001dd4544f0SRafał Miłecki 
1002dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
1003dd4544f0SRafał Miłecki 		bcma_awrite32(core, BCMA_IOCTL,
1004dd4544f0SRafał Miłecki 			      bcma_aread32(core, BCMA_IOCTL) &
1005dd4544f0SRafał Miłecki 			      ~BGMAC_BCMA_IOCTL_SW_RESET);
1006dd4544f0SRafał Miłecki 
1007dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
1008dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
1009dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
1010dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
1011dd4544f0SRafał Miłecki 	 */
1012dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
1013dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
1014dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
1015dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
1016dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
1017dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
1018dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
1019dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
1020dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
1021dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
1022dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
1023dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
1024dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
1025dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
1026dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
1027dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
1028dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
102948e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(core->id.rev),
1030dd4544f0SRafał Miłecki 			     false);
1031d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
1032d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
1033dd4544f0SRafał Miłecki 
1034dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
1035dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT)
1036dd4544f0SRafał Miłecki 		bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0,
1037dd4544f0SRafał Miłecki 			       BCMA_GMAC_CMN_PC_MTE);
1038dd4544f0SRafał Miłecki 	else
1039dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
1040dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
1041dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
1042dd4544f0SRafał Miłecki 
104349a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
104449a467b4SHauke Mehrtens 
1045dd4544f0SRafał Miłecki 	bgmac->int_status = 0;
1046dd4544f0SRafał Miłecki }
1047dd4544f0SRafał Miłecki 
1048dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1049dd4544f0SRafał Miłecki {
1050dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1051dd4544f0SRafał Miłecki }
1052dd4544f0SRafał Miłecki 
1053dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1054dd4544f0SRafał Miłecki {
1055dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
10564160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1057dd4544f0SRafał Miłecki }
1058dd4544f0SRafał Miłecki 
1059dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1060dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1061dd4544f0SRafał Miłecki {
1062dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
1063dd4544f0SRafał Miłecki 	u32 cmdcfg;
1064dd4544f0SRafał Miłecki 	u32 mode;
1065dd4544f0SRafał Miłecki 	u32 rxq_ctl;
1066dd4544f0SRafał Miłecki 	u32 fl_ctl;
1067dd4544f0SRafał Miłecki 	u16 bp_clk;
1068dd4544f0SRafał Miłecki 	u8 mdp;
1069dd4544f0SRafał Miłecki 
1070dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1071dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
107248e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(bgmac->core->id.rev), true);
1073dd4544f0SRafał Miłecki 	udelay(2);
1074dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1075dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1076dd4544f0SRafał Miłecki 
1077dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1078dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1079dd4544f0SRafał Miłecki 	if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0)
1080dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1081dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2)
1082dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0,
1083dd4544f0SRafał Miłecki 					    BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1084dd4544f0SRafał Miłecki 
1085dd4544f0SRafał Miłecki 	switch (ci->id) {
1086dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM5357:
1087dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4749:
1088dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM53572:
1089dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4716:
1090dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM47162:
1091dd4544f0SRafał Miłecki 		fl_ctl = 0x03cb04cb;
1092dd4544f0SRafał Miłecki 		if (ci->id == BCMA_CHIP_ID_BCM5357 ||
1093dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM4749 ||
1094dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM53572)
1095dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1096dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1097dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1098dd4544f0SRafał Miłecki 		break;
1099dd4544f0SRafał Miłecki 	}
1100dd4544f0SRafał Miłecki 
11016df4aff9SHauke Mehrtens 	if (ci->id != BCMA_CHIP_ID_BCM4707 &&
11026df4aff9SHauke Mehrtens 	    ci->id != BCMA_CHIP_ID_BCM53018) {
1103dd4544f0SRafał Miłecki 		rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1104dd4544f0SRafał Miłecki 		rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
11056df4aff9SHauke Mehrtens 		bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) /
11066df4aff9SHauke Mehrtens 				1000000;
1107dd4544f0SRafał Miłecki 		mdp = (bp_clk * 128 / 1000) - 3;
1108dd4544f0SRafał Miłecki 		rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1109dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1110dd4544f0SRafał Miłecki 	}
11116df4aff9SHauke Mehrtens }
1112dd4544f0SRafał Miłecki 
1113dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
1114dd4544f0SRafał Miłecki static void bgmac_chip_init(struct bgmac *bgmac, bool full_init)
1115dd4544f0SRafał Miłecki {
1116dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1117dd4544f0SRafał Miłecki 	int i;
1118dd4544f0SRafał Miłecki 
1119dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1120dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1121dd4544f0SRafał Miłecki 
1122dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1123dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1124dd4544f0SRafał Miłecki 
1125c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1126dd4544f0SRafał Miłecki 
11274e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1128dd4544f0SRafał Miłecki 
1129dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1130e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1131dd4544f0SRafał Miłecki 	else
1132e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1133dd4544f0SRafał Miłecki 
1134dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1135dd4544f0SRafał Miłecki 
1136dd4544f0SRafał Miłecki 	if (full_init) {
1137dd4544f0SRafał Miłecki 		bgmac_dma_init(bgmac);
1138dd4544f0SRafał Miłecki 		if (1) /* FIXME: is there any case we don't want IRQs? */
1139dd4544f0SRafał Miłecki 			bgmac_chip_intrs_on(bgmac);
1140dd4544f0SRafał Miłecki 	} else {
1141dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
1142dd4544f0SRafał Miłecki 			ring = &bgmac->rx_ring[i];
1143dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
1144dd4544f0SRafał Miłecki 		}
1145dd4544f0SRafał Miłecki 	}
1146dd4544f0SRafał Miłecki 
1147dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1148dd4544f0SRafał Miłecki }
1149dd4544f0SRafał Miłecki 
1150dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1151dd4544f0SRafał Miłecki {
1152dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1153dd4544f0SRafał Miłecki 
1154dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1155dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1156dd4544f0SRafał Miłecki 
1157dd4544f0SRafał Miłecki 	if (!int_status)
1158dd4544f0SRafał Miłecki 		return IRQ_NONE;
1159dd4544f0SRafał Miłecki 
1160dd4544f0SRafał Miłecki 	/* Ack */
1161dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, int_status);
1162dd4544f0SRafał Miłecki 
1163dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1164dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1165dd4544f0SRafał Miłecki 
1166dd4544f0SRafał Miłecki 	bgmac->int_status = int_status;
1167dd4544f0SRafał Miłecki 
1168dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1169dd4544f0SRafał Miłecki 
1170dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1171dd4544f0SRafał Miłecki }
1172dd4544f0SRafał Miłecki 
1173dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1174dd4544f0SRafał Miłecki {
1175dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1176dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1177dd4544f0SRafał Miłecki 	int handled = 0;
1178dd4544f0SRafał Miłecki 
1179dd4544f0SRafał Miłecki 	if (bgmac->int_status & BGMAC_IS_TX0) {
1180dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[0];
1181dd4544f0SRafał Miłecki 		bgmac_dma_tx_free(bgmac, ring);
1182dd4544f0SRafał Miłecki 		bgmac->int_status &= ~BGMAC_IS_TX0;
1183dd4544f0SRafał Miłecki 	}
1184dd4544f0SRafał Miłecki 
1185dd4544f0SRafał Miłecki 	if (bgmac->int_status & BGMAC_IS_RX) {
1186dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[0];
1187dd4544f0SRafał Miłecki 		handled += bgmac_dma_rx_read(bgmac, ring, weight);
1188dd4544f0SRafał Miłecki 		bgmac->int_status &= ~BGMAC_IS_RX;
1189dd4544f0SRafał Miłecki 	}
1190dd4544f0SRafał Miłecki 
1191dd4544f0SRafał Miłecki 	if (bgmac->int_status) {
1192dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", bgmac->int_status);
1193dd4544f0SRafał Miłecki 		bgmac->int_status = 0;
1194dd4544f0SRafał Miłecki 	}
1195dd4544f0SRafał Miłecki 
119643f159c6SHauke Mehrtens 	if (handled < weight) {
1197dd4544f0SRafał Miłecki 		napi_complete(napi);
1198dd4544f0SRafał Miłecki 		bgmac_chip_intrs_on(bgmac);
119943f159c6SHauke Mehrtens 	}
1200dd4544f0SRafał Miłecki 
1201dd4544f0SRafał Miłecki 	return handled;
1202dd4544f0SRafał Miłecki }
1203dd4544f0SRafał Miłecki 
1204dd4544f0SRafał Miłecki /**************************************************
1205dd4544f0SRafał Miłecki  * net_device_ops
1206dd4544f0SRafał Miłecki  **************************************************/
1207dd4544f0SRafał Miłecki 
1208dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1209dd4544f0SRafał Miłecki {
1210dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1211dd4544f0SRafał Miłecki 	int err = 0;
1212dd4544f0SRafał Miłecki 
1213dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1214dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
1215dd4544f0SRafał Miłecki 	bgmac_chip_init(bgmac, true);
1216dd4544f0SRafał Miłecki 
1217dd4544f0SRafał Miłecki 	err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED,
1218dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1219dd4544f0SRafał Miłecki 	if (err < 0) {
1220dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "IRQ request error: %d!\n", err);
1221dd4544f0SRafał Miłecki 		goto err_out;
1222dd4544f0SRafał Miłecki 	}
1223dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1224dd4544f0SRafał Miłecki 
12254e34da4dSRafał Miłecki 	phy_start(bgmac->phy_dev);
12264e34da4dSRafał Miłecki 
1227dd4544f0SRafał Miłecki 	netif_carrier_on(net_dev);
1228dd4544f0SRafał Miłecki 
1229dd4544f0SRafał Miłecki err_out:
1230dd4544f0SRafał Miłecki 	return err;
1231dd4544f0SRafał Miłecki }
1232dd4544f0SRafał Miłecki 
1233dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1234dd4544f0SRafał Miłecki {
1235dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1236dd4544f0SRafał Miłecki 
1237dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1238dd4544f0SRafał Miłecki 
12394e34da4dSRafał Miłecki 	phy_stop(bgmac->phy_dev);
12404e34da4dSRafał Miłecki 
1241dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1242dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1243dd4544f0SRafał Miłecki 	free_irq(bgmac->core->irq, net_dev);
1244dd4544f0SRafał Miłecki 
1245dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1246dd4544f0SRafał Miłecki 
1247dd4544f0SRafał Miłecki 	return 0;
1248dd4544f0SRafał Miłecki }
1249dd4544f0SRafał Miłecki 
1250dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1251dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1252dd4544f0SRafał Miłecki {
1253dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1254dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1255dd4544f0SRafał Miłecki 
1256dd4544f0SRafał Miłecki 	/* No QOS support yet */
1257dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1258dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1259dd4544f0SRafał Miłecki }
1260dd4544f0SRafał Miłecki 
12614e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
12624e209001SHauke Mehrtens {
12634e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
12644e209001SHauke Mehrtens 	int ret;
12654e209001SHauke Mehrtens 
12664e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
12674e209001SHauke Mehrtens 	if (ret < 0)
12684e209001SHauke Mehrtens 		return ret;
12694e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, (u8 *)addr);
12704e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
12714e209001SHauke Mehrtens 	return 0;
12724e209001SHauke Mehrtens }
12734e209001SHauke Mehrtens 
1274dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1275dd4544f0SRafał Miłecki {
1276dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1277dd4544f0SRafał Miłecki 
1278dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
127969c58852SHauke Mehrtens 		return -EINVAL;
128069c58852SHauke Mehrtens 
128169c58852SHauke Mehrtens 	return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd);
1282dd4544f0SRafał Miłecki }
1283dd4544f0SRafał Miłecki 
1284dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1285dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1286dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1287dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1288c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
12894e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1290522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1291dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1292dd4544f0SRafał Miłecki };
1293dd4544f0SRafał Miłecki 
1294dd4544f0SRafał Miłecki /**************************************************
1295dd4544f0SRafał Miłecki  * ethtool_ops
1296dd4544f0SRafał Miłecki  **************************************************/
1297dd4544f0SRafał Miłecki 
1298dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev,
1299dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1300dd4544f0SRafał Miłecki {
1301dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1302dd4544f0SRafał Miłecki 
13035824d2d1SRafał Miłecki 	return phy_ethtool_gset(bgmac->phy_dev, cmd);
1304dd4544f0SRafał Miłecki }
1305dd4544f0SRafał Miłecki 
1306dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev,
1307dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1308dd4544f0SRafał Miłecki {
1309dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1310dd4544f0SRafał Miłecki 
13115824d2d1SRafał Miłecki 	return phy_ethtool_sset(bgmac->phy_dev, cmd);
1312dd4544f0SRafał Miłecki }
1313dd4544f0SRafał Miłecki 
1314dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1315dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1316dd4544f0SRafał Miłecki {
1317dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1318dd4544f0SRafał Miłecki 	strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info));
1319dd4544f0SRafał Miłecki }
1320dd4544f0SRafał Miłecki 
1321dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1322dd4544f0SRafał Miłecki 	.get_settings		= bgmac_get_settings,
13235824d2d1SRafał Miłecki 	.set_settings		= bgmac_set_settings,
1324dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1325dd4544f0SRafał Miłecki };
1326dd4544f0SRafał Miłecki 
1327dd4544f0SRafał Miłecki /**************************************************
132811e5e76eSRafał Miłecki  * MII
132911e5e76eSRafał Miłecki  **************************************************/
133011e5e76eSRafał Miłecki 
133111e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum)
133211e5e76eSRafał Miłecki {
133311e5e76eSRafał Miłecki 	return bgmac_phy_read(bus->priv, mii_id, regnum);
133411e5e76eSRafał Miłecki }
133511e5e76eSRafał Miłecki 
133611e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum,
133711e5e76eSRafał Miłecki 			   u16 value)
133811e5e76eSRafał Miłecki {
133911e5e76eSRafał Miłecki 	return bgmac_phy_write(bus->priv, mii_id, regnum, value);
134011e5e76eSRafał Miłecki }
134111e5e76eSRafał Miłecki 
13425824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev)
13435824d2d1SRafał Miłecki {
13445824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
13455824d2d1SRafał Miłecki 	struct phy_device *phy_dev = bgmac->phy_dev;
13465824d2d1SRafał Miłecki 	bool update = false;
13475824d2d1SRafał Miłecki 
13485824d2d1SRafał Miłecki 	if (phy_dev->link) {
13495824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
13505824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
13515824d2d1SRafał Miłecki 			update = true;
13525824d2d1SRafał Miłecki 		}
13535824d2d1SRafał Miłecki 
13545824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
13555824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
13565824d2d1SRafał Miłecki 			update = true;
13575824d2d1SRafał Miłecki 		}
13585824d2d1SRafał Miłecki 	}
13595824d2d1SRafał Miłecki 
13605824d2d1SRafał Miłecki 	if (update) {
13615824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
13625824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
13635824d2d1SRafał Miłecki 	}
13645824d2d1SRafał Miłecki }
13655824d2d1SRafał Miłecki 
1366c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac)
1367c25b23b8SRafał Miłecki {
1368c25b23b8SRafał Miłecki 	struct fixed_phy_status fphy_status = {
1369c25b23b8SRafał Miłecki 		.link = 1,
1370c25b23b8SRafał Miłecki 		.speed = SPEED_1000,
1371c25b23b8SRafał Miłecki 		.duplex = DUPLEX_FULL,
1372c25b23b8SRafał Miłecki 	};
1373c25b23b8SRafał Miłecki 	struct phy_device *phy_dev;
1374c25b23b8SRafał Miłecki 	int err;
1375c25b23b8SRafał Miłecki 
1376c25b23b8SRafał Miłecki 	phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, NULL);
1377c25b23b8SRafał Miłecki 	if (!phy_dev || IS_ERR(phy_dev)) {
1378c25b23b8SRafał Miłecki 		bgmac_err(bgmac, "Failed to register fixed PHY device\n");
1379c25b23b8SRafał Miłecki 		return -ENODEV;
1380c25b23b8SRafał Miłecki 	}
1381c25b23b8SRafał Miłecki 
1382c25b23b8SRafał Miłecki 	err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link,
1383c25b23b8SRafał Miłecki 				 PHY_INTERFACE_MODE_MII);
1384c25b23b8SRafał Miłecki 	if (err) {
1385c25b23b8SRafał Miłecki 		bgmac_err(bgmac, "Connecting PHY failed\n");
1386c25b23b8SRafał Miłecki 		return err;
1387c25b23b8SRafał Miłecki 	}
1388c25b23b8SRafał Miłecki 
1389c25b23b8SRafał Miłecki 	bgmac->phy_dev = phy_dev;
1390c25b23b8SRafał Miłecki 
1391c25b23b8SRafał Miłecki 	return err;
1392c25b23b8SRafał Miłecki }
1393c25b23b8SRafał Miłecki 
139411e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac)
139511e5e76eSRafał Miłecki {
1396c25b23b8SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
139711e5e76eSRafał Miłecki 	struct mii_bus *mii_bus;
13985824d2d1SRafał Miłecki 	struct phy_device *phy_dev;
13995824d2d1SRafał Miłecki 	char bus_id[MII_BUS_ID_SIZE + 3];
140011e5e76eSRafał Miłecki 	int i, err = 0;
140111e5e76eSRafał Miłecki 
1402c25b23b8SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM4707 ||
1403c25b23b8SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53018)
1404c25b23b8SRafał Miłecki 		return bgmac_fixed_phy_register(bgmac);
1405c25b23b8SRafał Miłecki 
140611e5e76eSRafał Miłecki 	mii_bus = mdiobus_alloc();
140711e5e76eSRafał Miłecki 	if (!mii_bus)
140811e5e76eSRafał Miłecki 		return -ENOMEM;
140911e5e76eSRafał Miłecki 
141011e5e76eSRafał Miłecki 	mii_bus->name = "bgmac mii bus";
141111e5e76eSRafał Miłecki 	sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num,
141211e5e76eSRafał Miłecki 		bgmac->core->core_unit);
141311e5e76eSRafał Miłecki 	mii_bus->priv = bgmac;
141411e5e76eSRafał Miłecki 	mii_bus->read = bgmac_mii_read;
141511e5e76eSRafał Miłecki 	mii_bus->write = bgmac_mii_write;
141611e5e76eSRafał Miłecki 	mii_bus->parent = &bgmac->core->dev;
141711e5e76eSRafał Miłecki 	mii_bus->phy_mask = ~(1 << bgmac->phyaddr);
141811e5e76eSRafał Miłecki 
141911e5e76eSRafał Miłecki 	mii_bus->irq = kmalloc_array(PHY_MAX_ADDR, sizeof(int), GFP_KERNEL);
142011e5e76eSRafał Miłecki 	if (!mii_bus->irq) {
142111e5e76eSRafał Miłecki 		err = -ENOMEM;
142211e5e76eSRafał Miłecki 		goto err_free_bus;
142311e5e76eSRafał Miłecki 	}
142411e5e76eSRafał Miłecki 	for (i = 0; i < PHY_MAX_ADDR; i++)
142511e5e76eSRafał Miłecki 		mii_bus->irq[i] = PHY_POLL;
142611e5e76eSRafał Miłecki 
142711e5e76eSRafał Miłecki 	err = mdiobus_register(mii_bus);
142811e5e76eSRafał Miłecki 	if (err) {
142911e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Registration of mii bus failed\n");
143011e5e76eSRafał Miłecki 		goto err_free_irq;
143111e5e76eSRafał Miłecki 	}
143211e5e76eSRafał Miłecki 
143311e5e76eSRafał Miłecki 	bgmac->mii_bus = mii_bus;
143411e5e76eSRafał Miłecki 
14355824d2d1SRafał Miłecki 	/* Connect to the PHY */
14365824d2d1SRafał Miłecki 	snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id,
14375824d2d1SRafał Miłecki 		 bgmac->phyaddr);
14385824d2d1SRafał Miłecki 	phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link,
14395824d2d1SRafał Miłecki 			      PHY_INTERFACE_MODE_MII);
14405824d2d1SRafał Miłecki 	if (IS_ERR(phy_dev)) {
14415824d2d1SRafał Miłecki 		bgmac_err(bgmac, "PHY connecton failed\n");
14425824d2d1SRafał Miłecki 		err = PTR_ERR(phy_dev);
14435824d2d1SRafał Miłecki 		goto err_unregister_bus;
14445824d2d1SRafał Miłecki 	}
14455824d2d1SRafał Miłecki 	bgmac->phy_dev = phy_dev;
14465824d2d1SRafał Miłecki 
144711e5e76eSRafał Miłecki 	return err;
144811e5e76eSRafał Miłecki 
14495824d2d1SRafał Miłecki err_unregister_bus:
14505824d2d1SRafał Miłecki 	mdiobus_unregister(mii_bus);
145111e5e76eSRafał Miłecki err_free_irq:
145211e5e76eSRafał Miłecki 	kfree(mii_bus->irq);
145311e5e76eSRafał Miłecki err_free_bus:
145411e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
145511e5e76eSRafał Miłecki 	return err;
145611e5e76eSRafał Miłecki }
145711e5e76eSRafał Miłecki 
145811e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac)
145911e5e76eSRafał Miłecki {
146011e5e76eSRafał Miłecki 	struct mii_bus *mii_bus = bgmac->mii_bus;
146111e5e76eSRafał Miłecki 
146211e5e76eSRafał Miłecki 	mdiobus_unregister(mii_bus);
146311e5e76eSRafał Miłecki 	kfree(mii_bus->irq);
146411e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
146511e5e76eSRafał Miłecki }
146611e5e76eSRafał Miłecki 
146711e5e76eSRafał Miłecki /**************************************************
1468dd4544f0SRafał Miłecki  * BCMA bus ops
1469dd4544f0SRafał Miłecki  **************************************************/
1470dd4544f0SRafał Miłecki 
1471dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */
1472dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core)
1473dd4544f0SRafał Miłecki {
147421697336SRafał Miłecki 	struct bcma_chipinfo *ci = &core->bus->chipinfo;
1475dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1476dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1477dd4544f0SRafał Miłecki 	struct ssb_sprom *sprom = &core->bus->sprom;
1478dd4544f0SRafał Miłecki 	u8 *mac = core->core_unit ? sprom->et1mac : sprom->et0mac;
1479dd4544f0SRafał Miłecki 	int err;
1480dd4544f0SRafał Miłecki 
1481dd4544f0SRafał Miłecki 	/* We don't support 2nd, 3rd, ... units, SPROM has to be adjusted */
1482dd4544f0SRafał Miłecki 	if (core->core_unit > 1) {
1483dd4544f0SRafał Miłecki 		pr_err("Unsupported core_unit %d\n", core->core_unit);
1484dd4544f0SRafał Miłecki 		return -ENOTSUPP;
1485dd4544f0SRafał Miłecki 	}
1486dd4544f0SRafał Miłecki 
1487d166f218SRafał Miłecki 	if (!is_valid_ether_addr(mac)) {
1488d166f218SRafał Miłecki 		dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac);
1489d166f218SRafał Miłecki 		eth_random_addr(mac);
1490d166f218SRafał Miłecki 		dev_warn(&core->dev, "Using random MAC: %pM\n", mac);
1491d166f218SRafał Miłecki 	}
1492d166f218SRafał Miłecki 
1493dd4544f0SRafał Miłecki 	/* Allocation and references */
1494dd4544f0SRafał Miłecki 	net_dev = alloc_etherdev(sizeof(*bgmac));
1495dd4544f0SRafał Miłecki 	if (!net_dev)
1496dd4544f0SRafał Miłecki 		return -ENOMEM;
1497dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
1498dd4544f0SRafał Miłecki 	net_dev->irq = core->irq;
14997ad24ea4SWilfried Klaebe 	net_dev->ethtool_ops = &bgmac_ethtool_ops;
1500dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
1501dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
1502dd4544f0SRafał Miłecki 	bgmac->core = core;
1503dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, bgmac);
1504dd4544f0SRafał Miłecki 
1505dd4544f0SRafał Miłecki 	/* Defaults */
1506dd4544f0SRafał Miłecki 	memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN);
1507dd4544f0SRafał Miłecki 
1508dd4544f0SRafał Miłecki 	/* On BCM4706 we need common core to access PHY */
1509dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT &&
1510dd4544f0SRafał Miłecki 	    !core->bus->drv_gmac_cmn.core) {
1511dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n");
1512dd4544f0SRafał Miłecki 		err = -ENODEV;
1513dd4544f0SRafał Miłecki 		goto err_netdev_free;
1514dd4544f0SRafał Miłecki 	}
1515dd4544f0SRafał Miłecki 	bgmac->cmn = core->bus->drv_gmac_cmn.core;
1516dd4544f0SRafał Miłecki 
1517dd4544f0SRafał Miłecki 	bgmac->phyaddr = core->core_unit ? sprom->et1phyaddr :
1518dd4544f0SRafał Miłecki 			 sprom->et0phyaddr;
1519dd4544f0SRafał Miłecki 	bgmac->phyaddr &= BGMAC_PHY_MASK;
1520dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_MASK) {
1521dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "No PHY found\n");
1522dd4544f0SRafał Miłecki 		err = -ENODEV;
1523dd4544f0SRafał Miłecki 		goto err_netdev_free;
1524dd4544f0SRafał Miłecki 	}
1525dd4544f0SRafał Miłecki 	bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr,
1526dd4544f0SRafał Miłecki 		   bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : "");
1527dd4544f0SRafał Miłecki 
1528dd4544f0SRafał Miłecki 	if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) {
1529dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PCI setup not implemented\n");
1530dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1531dd4544f0SRafał Miłecki 		goto err_netdev_free;
1532dd4544f0SRafał Miłecki 	}
1533dd4544f0SRafał Miłecki 
1534dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1535dd4544f0SRafał Miłecki 
1536622a521fSHauke Mehrtens 	/* For Northstar, we have to take all GMAC core out of reset */
153721697336SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM4707 ||
153821697336SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53018) {
1539622a521fSHauke Mehrtens 		struct bcma_device *ns_core;
1540622a521fSHauke Mehrtens 		int ns_gmac;
1541622a521fSHauke Mehrtens 
1542622a521fSHauke Mehrtens 		/* Northstar has 4 GMAC cores */
1543622a521fSHauke Mehrtens 		for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) {
15440e595934SHauke Mehrtens 			/* As Northstar requirement, we have to reset all GMACs
1545622a521fSHauke Mehrtens 			 * before accessing one. bgmac_chip_reset() call
1546622a521fSHauke Mehrtens 			 * bcma_core_enable() for this core. Then the other
15470e595934SHauke Mehrtens 			 * three GMACs didn't reset.  We do it here.
1548622a521fSHauke Mehrtens 			 */
1549622a521fSHauke Mehrtens 			ns_core = bcma_find_core_unit(core->bus,
1550622a521fSHauke Mehrtens 						      BCMA_CORE_MAC_GBIT,
1551622a521fSHauke Mehrtens 						      ns_gmac);
1552622a521fSHauke Mehrtens 			if (ns_core && !bcma_core_is_enabled(ns_core))
1553622a521fSHauke Mehrtens 				bcma_core_enable(ns_core, 0);
1554622a521fSHauke Mehrtens 		}
1555622a521fSHauke Mehrtens 	}
1556622a521fSHauke Mehrtens 
1557dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1558dd4544f0SRafał Miłecki 	if (err) {
1559dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unable to alloc memory for DMA\n");
1560dd4544f0SRafał Miłecki 		goto err_netdev_free;
1561dd4544f0SRafał Miłecki 	}
1562dd4544f0SRafał Miłecki 
1563dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1564edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1565dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1566dd4544f0SRafał Miłecki 
1567dd4544f0SRafał Miłecki 	/* TODO: reset the external phy. Specs are needed */
1568dd4544f0SRafał Miłecki 	bgmac_phy_reset(bgmac);
1569dd4544f0SRafał Miłecki 
1570dd4544f0SRafał Miłecki 	bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo &
1571dd4544f0SRafał Miłecki 			       BGMAC_BFL_ENETROBO);
1572dd4544f0SRafał Miłecki 	if (bgmac->has_robosw)
1573dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for Roboswitch not implemented\n");
1574dd4544f0SRafał Miłecki 
1575dd4544f0SRafał Miłecki 	if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM)
1576dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n");
1577dd4544f0SRafał Miłecki 
15786216642fSHauke Mehrtens 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
15796216642fSHauke Mehrtens 
158011e5e76eSRafał Miłecki 	err = bgmac_mii_register(bgmac);
158111e5e76eSRafał Miłecki 	if (err) {
158211e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Cannot register MDIO\n");
158311e5e76eSRafał Miłecki 		goto err_dma_free;
158411e5e76eSRafał Miłecki 	}
158511e5e76eSRafał Miłecki 
1586dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1587dd4544f0SRafał Miłecki 	if (err) {
1588dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Cannot register net device\n");
158911e5e76eSRafał Miłecki 		goto err_mii_unregister;
1590dd4544f0SRafał Miłecki 	}
1591dd4544f0SRafał Miłecki 
1592dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1593dd4544f0SRafał Miłecki 
1594dd4544f0SRafał Miłecki 	return 0;
1595dd4544f0SRafał Miłecki 
159611e5e76eSRafał Miłecki err_mii_unregister:
159711e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
1598dd4544f0SRafał Miłecki err_dma_free:
1599dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1600dd4544f0SRafał Miłecki 
1601dd4544f0SRafał Miłecki err_netdev_free:
1602dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1603dd4544f0SRafał Miłecki 	free_netdev(net_dev);
1604dd4544f0SRafał Miłecki 
1605dd4544f0SRafał Miłecki 	return err;
1606dd4544f0SRafał Miłecki }
1607dd4544f0SRafał Miłecki 
1608dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core)
1609dd4544f0SRafał Miłecki {
1610dd4544f0SRafał Miłecki 	struct bgmac *bgmac = bcma_get_drvdata(core);
1611dd4544f0SRafał Miłecki 
1612dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
161311e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
16146216642fSHauke Mehrtens 	netif_napi_del(&bgmac->napi);
1615dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1616dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1617dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1618dd4544f0SRafał Miłecki }
1619dd4544f0SRafał Miłecki 
1620dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = {
1621dd4544f0SRafał Miłecki 	.name		= KBUILD_MODNAME,
1622dd4544f0SRafał Miłecki 	.id_table	= bgmac_bcma_tbl,
1623dd4544f0SRafał Miłecki 	.probe		= bgmac_probe,
1624dd4544f0SRafał Miłecki 	.remove		= bgmac_remove,
1625dd4544f0SRafał Miłecki };
1626dd4544f0SRafał Miłecki 
1627dd4544f0SRafał Miłecki static int __init bgmac_init(void)
1628dd4544f0SRafał Miłecki {
1629dd4544f0SRafał Miłecki 	int err;
1630dd4544f0SRafał Miłecki 
1631dd4544f0SRafał Miłecki 	err = bcma_driver_register(&bgmac_bcma_driver);
1632dd4544f0SRafał Miłecki 	if (err)
1633dd4544f0SRafał Miłecki 		return err;
1634dd4544f0SRafał Miłecki 	pr_info("Broadcom 47xx GBit MAC driver loaded\n");
1635dd4544f0SRafał Miłecki 
1636dd4544f0SRafał Miłecki 	return 0;
1637dd4544f0SRafał Miłecki }
1638dd4544f0SRafał Miłecki 
1639dd4544f0SRafał Miłecki static void __exit bgmac_exit(void)
1640dd4544f0SRafał Miłecki {
1641dd4544f0SRafał Miłecki 	bcma_driver_unregister(&bgmac_bcma_driver);
1642dd4544f0SRafał Miłecki }
1643dd4544f0SRafał Miłecki 
1644dd4544f0SRafał Miłecki module_init(bgmac_init)
1645dd4544f0SRafał Miłecki module_exit(bgmac_exit)
1646dd4544f0SRafał Miłecki 
1647dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1648dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1649