xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision 387b75f8b31437792e8334390fdf5cf060d1e3da)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9dd4544f0SRafał Miłecki #include "bgmac.h"
10dd4544f0SRafał Miłecki 
11dd4544f0SRafał Miłecki #include <linux/kernel.h>
12dd4544f0SRafał Miłecki #include <linux/module.h>
13dd4544f0SRafał Miłecki #include <linux/delay.h>
14dd4544f0SRafał Miłecki #include <linux/etherdevice.h>
15dd4544f0SRafał Miłecki #include <linux/mii.h>
1611e5e76eSRafał Miłecki #include <linux/phy.h>
17c25b23b8SRafał Miłecki #include <linux/phy_fixed.h>
18dd4544f0SRafał Miłecki #include <linux/interrupt.h>
19dd4544f0SRafał Miłecki #include <linux/dma-mapping.h>
20138173d4SRafał Miłecki #include <linux/bcm47xx_nvram.h>
21dd4544f0SRafał Miłecki 
22dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = {
23dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
24dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
25f7219b52SJoe Perches 	{},
26dd4544f0SRafał Miłecki };
27dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl);
28dd4544f0SRafał Miłecki 
29*387b75f8SRafał Miłecki static inline bool bgmac_is_bcm4707_family(struct bgmac *bgmac)
30*387b75f8SRafał Miłecki {
31*387b75f8SRafał Miłecki 	switch (bgmac->core->bus->chipinfo.id) {
32*387b75f8SRafał Miłecki 	case BCMA_CHIP_ID_BCM4707:
33*387b75f8SRafał Miłecki 	case BCMA_CHIP_ID_BCM53018:
34*387b75f8SRafał Miłecki 		return true;
35*387b75f8SRafał Miłecki 	default:
36*387b75f8SRafał Miłecki 		return false;
37*387b75f8SRafał Miłecki 	}
38*387b75f8SRafał Miłecki }
39*387b75f8SRafał Miłecki 
40dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask,
41dd4544f0SRafał Miłecki 			     u32 value, int timeout)
42dd4544f0SRafał Miłecki {
43dd4544f0SRafał Miłecki 	u32 val;
44dd4544f0SRafał Miłecki 	int i;
45dd4544f0SRafał Miłecki 
46dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
47dd4544f0SRafał Miłecki 		val = bcma_read32(core, reg);
48dd4544f0SRafał Miłecki 		if ((val & mask) == value)
49dd4544f0SRafał Miłecki 			return true;
50dd4544f0SRafał Miłecki 		udelay(10);
51dd4544f0SRafał Miłecki 	}
52dd4544f0SRafał Miłecki 	pr_err("Timeout waiting for reg 0x%X\n", reg);
53dd4544f0SRafał Miłecki 	return false;
54dd4544f0SRafał Miłecki }
55dd4544f0SRafał Miłecki 
56dd4544f0SRafał Miłecki /**************************************************
57dd4544f0SRafał Miłecki  * DMA
58dd4544f0SRafał Miłecki  **************************************************/
59dd4544f0SRafał Miłecki 
60dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
61dd4544f0SRafał Miłecki {
62dd4544f0SRafał Miłecki 	u32 val;
63dd4544f0SRafał Miłecki 	int i;
64dd4544f0SRafał Miłecki 
65dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
66dd4544f0SRafał Miłecki 		return;
67dd4544f0SRafał Miłecki 
68dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
69dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
70dd4544f0SRafał Miłecki 	 * implement whole loop here.
71dd4544f0SRafał Miłecki 	 */
72dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
73dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
74dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
75dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
76dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
77dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
78dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
79dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
80dd4544f0SRafał Miłecki 			i = 0;
81dd4544f0SRafał Miłecki 			break;
82dd4544f0SRafał Miłecki 		}
83dd4544f0SRafał Miłecki 		udelay(10);
84dd4544f0SRafał Miłecki 	}
85dd4544f0SRafał Miłecki 	if (i)
86dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
87dd4544f0SRafał Miłecki 			  ring->mmio_base, val);
88dd4544f0SRafał Miłecki 
89dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
90dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
91dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
92dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
93dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
94dd4544f0SRafał Miłecki 			      10000)) {
95dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
96dd4544f0SRafał Miłecki 			   ring->mmio_base);
97dd4544f0SRafał Miłecki 		udelay(300);
98dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
99dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
100dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n",
101dd4544f0SRafał Miłecki 				  ring->mmio_base);
102dd4544f0SRafał Miłecki 	}
103dd4544f0SRafał Miłecki }
104dd4544f0SRafał Miłecki 
105dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
106dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
107dd4544f0SRafał Miłecki {
108dd4544f0SRafał Miłecki 	u32 ctl;
109dd4544f0SRafał Miłecki 
110dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
11156ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
11256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_BL_MASK;
11356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT;
11456ceecdeSHauke Mehrtens 
11556ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_MR_MASK;
11656ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT;
11756ceecdeSHauke Mehrtens 
11856ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PC_MASK;
11956ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT;
12056ceecdeSHauke Mehrtens 
12156ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_TX_PT_MASK;
12256ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT;
12356ceecdeSHauke Mehrtens 	}
124dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
125dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
126dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
127dd4544f0SRafał Miłecki }
128dd4544f0SRafał Miłecki 
1299cde9450SFelix Fietkau static void
1309cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
1319cde9450SFelix Fietkau 		     int i, int len, u32 ctl0)
1329cde9450SFelix Fietkau {
1339cde9450SFelix Fietkau 	struct bgmac_slot_info *slot;
1349cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc;
1359cde9450SFelix Fietkau 	u32 ctl1;
1369cde9450SFelix Fietkau 
13729ba877eSFelix Fietkau 	if (i == BGMAC_TX_RING_SLOTS - 1)
1389cde9450SFelix Fietkau 		ctl0 |= BGMAC_DESC_CTL0_EOT;
1399cde9450SFelix Fietkau 
1409cde9450SFelix Fietkau 	ctl1 = len & BGMAC_DESC_CTL1_LEN;
1419cde9450SFelix Fietkau 
1429cde9450SFelix Fietkau 	slot = &ring->slots[i];
1439cde9450SFelix Fietkau 	dma_desc = &ring->cpu_base[i];
1449cde9450SFelix Fietkau 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
1459cde9450SFelix Fietkau 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
1469cde9450SFelix Fietkau 	dma_desc->ctl0 = cpu_to_le32(ctl0);
1479cde9450SFelix Fietkau 	dma_desc->ctl1 = cpu_to_le32(ctl1);
1489cde9450SFelix Fietkau }
1499cde9450SFelix Fietkau 
150dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
151dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
152dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
153dd4544f0SRafał Miłecki {
154dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
155dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
156b38c83ddSFelix Fietkau 	int index = ring->end % BGMAC_TX_RING_SLOTS;
157b38c83ddSFelix Fietkau 	struct bgmac_slot_info *slot = &ring->slots[index];
1589cde9450SFelix Fietkau 	int nr_frags;
1599cde9450SFelix Fietkau 	u32 flags;
1609cde9450SFelix Fietkau 	int i;
161dd4544f0SRafał Miłecki 
162dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
163dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Too long skb (%d)\n", skb->len);
1649cde9450SFelix Fietkau 		goto err_drop;
165dd4544f0SRafał Miłecki 	}
166dd4544f0SRafał Miłecki 
1679cde9450SFelix Fietkau 	if (skb->ip_summed == CHECKSUM_PARTIAL)
1689cde9450SFelix Fietkau 		skb_checksum_help(skb);
1699cde9450SFelix Fietkau 
1709cde9450SFelix Fietkau 	nr_frags = skb_shinfo(skb)->nr_frags;
1719cde9450SFelix Fietkau 
172b38c83ddSFelix Fietkau 	/* ring->end - ring->start will return the number of valid slots,
173b38c83ddSFelix Fietkau 	 * even when ring->end overflows
174b38c83ddSFelix Fietkau 	 */
175b38c83ddSFelix Fietkau 	if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) {
176dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n");
177dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
178dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
179dd4544f0SRafał Miłecki 	}
180dd4544f0SRafał Miłecki 
1819cde9450SFelix Fietkau 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb),
182dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
1839cde9450SFelix Fietkau 	if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
1849cde9450SFelix Fietkau 		goto err_dma_head;
1859cde9450SFelix Fietkau 
1869cde9450SFelix Fietkau 	flags = BGMAC_DESC_CTL0_SOF;
1879cde9450SFelix Fietkau 	if (!nr_frags)
1889cde9450SFelix Fietkau 		flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
1899cde9450SFelix Fietkau 
1909cde9450SFelix Fietkau 	bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags);
1919cde9450SFelix Fietkau 	flags = 0;
1929cde9450SFelix Fietkau 
1939cde9450SFelix Fietkau 	for (i = 0; i < nr_frags; i++) {
1949cde9450SFelix Fietkau 		struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i];
1959cde9450SFelix Fietkau 		int len = skb_frag_size(frag);
1969cde9450SFelix Fietkau 
1979cde9450SFelix Fietkau 		index = (index + 1) % BGMAC_TX_RING_SLOTS;
1989cde9450SFelix Fietkau 		slot = &ring->slots[index];
1999cde9450SFelix Fietkau 		slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0,
2009cde9450SFelix Fietkau 						  len, DMA_TO_DEVICE);
2019cde9450SFelix Fietkau 		if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr)))
2029cde9450SFelix Fietkau 			goto err_dma;
2039cde9450SFelix Fietkau 
2049cde9450SFelix Fietkau 		if (i == nr_frags - 1)
2059cde9450SFelix Fietkau 			flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC;
2069cde9450SFelix Fietkau 
2079cde9450SFelix Fietkau 		bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags);
208dd4544f0SRafał Miłecki 	}
209dd4544f0SRafał Miłecki 
2109cde9450SFelix Fietkau 	slot->skb = skb;
211b38c83ddSFelix Fietkau 	ring->end += nr_frags + 1;
21249a467b4SHauke Mehrtens 	netdev_sent_queue(net_dev, skb->len);
21349a467b4SHauke Mehrtens 
214dd4544f0SRafał Miłecki 	wmb();
215dd4544f0SRafał Miłecki 
216dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
217dd4544f0SRafał Miłecki 	 * slot it should *not* read.
218dd4544f0SRafał Miłecki 	 */
219dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
2209900303eSRafał Miłecki 		    ring->index_base +
221b38c83ddSFelix Fietkau 		    (ring->end % BGMAC_TX_RING_SLOTS) *
222b38c83ddSFelix Fietkau 		    sizeof(struct bgmac_dma_desc));
223dd4544f0SRafał Miłecki 
224b38c83ddSFelix Fietkau 	if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8)
225dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
226dd4544f0SRafał Miłecki 
227dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
228dd4544f0SRafał Miłecki 
2299cde9450SFelix Fietkau err_dma:
2309cde9450SFelix Fietkau 	dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb),
2319cde9450SFelix Fietkau 			 DMA_TO_DEVICE);
2329cde9450SFelix Fietkau 
2339cde9450SFelix Fietkau 	while (i > 0) {
2349cde9450SFelix Fietkau 		int index = (ring->end + i) % BGMAC_TX_RING_SLOTS;
2359cde9450SFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[index];
2369cde9450SFelix Fietkau 		u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1);
2379cde9450SFelix Fietkau 		int len = ctl1 & BGMAC_DESC_CTL1_LEN;
2389cde9450SFelix Fietkau 
2399cde9450SFelix Fietkau 		dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE);
2409cde9450SFelix Fietkau 	}
2419cde9450SFelix Fietkau 
2429cde9450SFelix Fietkau err_dma_head:
2439cde9450SFelix Fietkau 	bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n",
2449cde9450SFelix Fietkau 		  ring->mmio_base);
2459cde9450SFelix Fietkau 
2469cde9450SFelix Fietkau err_drop:
247dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
248dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
249dd4544f0SRafał Miłecki }
250dd4544f0SRafał Miłecki 
251dd4544f0SRafał Miłecki /* Free transmitted packets */
252dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
253dd4544f0SRafał Miłecki {
254dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
255dd4544f0SRafał Miłecki 	int empty_slot;
256dd4544f0SRafał Miłecki 	bool freed = false;
25749a467b4SHauke Mehrtens 	unsigned bytes_compl = 0, pkts_compl = 0;
258dd4544f0SRafał Miłecki 
259dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
260dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
261dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
2629900303eSRafał Miłecki 	empty_slot -= ring->index_base;
2639900303eSRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
264dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
265dd4544f0SRafał Miłecki 
266b38c83ddSFelix Fietkau 	while (ring->start != ring->end) {
267b38c83ddSFelix Fietkau 		int slot_idx = ring->start % BGMAC_TX_RING_SLOTS;
268b38c83ddSFelix Fietkau 		struct bgmac_slot_info *slot = &ring->slots[slot_idx];
269b38c83ddSFelix Fietkau 		u32 ctl1;
270b38c83ddSFelix Fietkau 		int len;
2719cde9450SFelix Fietkau 
272b38c83ddSFelix Fietkau 		if (slot_idx == empty_slot)
273b38c83ddSFelix Fietkau 			break;
2749cde9450SFelix Fietkau 
275b38c83ddSFelix Fietkau 		ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1);
276b38c83ddSFelix Fietkau 		len = ctl1 & BGMAC_DESC_CTL1_LEN;
2779cde9450SFelix Fietkau 		if (ctl1 & BGMAC_DESC_CTL0_SOF)
2789cde9450SFelix Fietkau 			/* Unmap no longer used buffer */
2799cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr, len,
2809cde9450SFelix Fietkau 					 DMA_TO_DEVICE);
2819cde9450SFelix Fietkau 		else
2829cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr, len,
2839cde9450SFelix Fietkau 				       DMA_TO_DEVICE);
284dd4544f0SRafał Miłecki 
285dd4544f0SRafał Miłecki 		if (slot->skb) {
28649a467b4SHauke Mehrtens 			bytes_compl += slot->skb->len;
28749a467b4SHauke Mehrtens 			pkts_compl++;
28849a467b4SHauke Mehrtens 
289dd4544f0SRafał Miłecki 			/* Free memory! :) */
290dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
291dd4544f0SRafał Miłecki 			slot->skb = NULL;
292dd4544f0SRafał Miłecki 		}
293dd4544f0SRafał Miłecki 
2949cde9450SFelix Fietkau 		slot->dma_addr = 0;
295b38c83ddSFelix Fietkau 		ring->start++;
296dd4544f0SRafał Miłecki 		freed = true;
297dd4544f0SRafał Miłecki 	}
298dd4544f0SRafał Miłecki 
2999cde9450SFelix Fietkau 	if (!pkts_compl)
3009cde9450SFelix Fietkau 		return;
3019cde9450SFelix Fietkau 
30249a467b4SHauke Mehrtens 	netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl);
30349a467b4SHauke Mehrtens 
3049cde9450SFelix Fietkau 	if (netif_queue_stopped(bgmac->net_dev))
305dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
306dd4544f0SRafał Miłecki }
307dd4544f0SRafał Miłecki 
308dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
309dd4544f0SRafał Miłecki {
310dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
311dd4544f0SRafał Miłecki 		return;
312dd4544f0SRafał Miłecki 
313dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
314dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
315dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
316dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
317dd4544f0SRafał Miłecki 			      10000))
318dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n",
319dd4544f0SRafał Miłecki 			  ring->mmio_base);
320dd4544f0SRafał Miłecki }
321dd4544f0SRafał Miłecki 
322dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
323dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
324dd4544f0SRafał Miłecki {
325dd4544f0SRafał Miłecki 	u32 ctl;
326dd4544f0SRafał Miłecki 
327dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
32856ceecdeSHauke Mehrtens 	if (bgmac->core->id.rev >= 4) {
32956ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_BL_MASK;
33056ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT;
33156ceecdeSHauke Mehrtens 
33256ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PC_MASK;
33356ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT;
33456ceecdeSHauke Mehrtens 
33556ceecdeSHauke Mehrtens 		ctl &= ~BGMAC_DMA_RX_PT_MASK;
33656ceecdeSHauke Mehrtens 		ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT;
33756ceecdeSHauke Mehrtens 	}
338dd4544f0SRafał Miłecki 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
339dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
340dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
341dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
342dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
343dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
344dd4544f0SRafał Miłecki }
345dd4544f0SRafał Miłecki 
346dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
347dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
348dd4544f0SRafał Miłecki {
349dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
350b757a62eSNathan Hintz 	dma_addr_t dma_addr;
351dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
35245c9b3c0SFelix Fietkau 	void *buf;
353dd4544f0SRafał Miłecki 
354dd4544f0SRafał Miłecki 	/* Alloc skb */
35545c9b3c0SFelix Fietkau 	buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE);
35645c9b3c0SFelix Fietkau 	if (!buf)
357dd4544f0SRafał Miłecki 		return -ENOMEM;
358dd4544f0SRafał Miłecki 
359dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
3604b62dce4SFelix Fietkau 	rx = buf + BGMAC_RX_BUF_OFFSET;
361dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
362dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
363dd4544f0SRafał Miłecki 
364dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
3654b62dce4SFelix Fietkau 	dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET,
3664b62dce4SFelix Fietkau 				  BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
367b757a62eSNathan Hintz 	if (dma_mapping_error(dma_dev, dma_addr)) {
368dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "DMA mapping error\n");
36945c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(buf));
370dd4544f0SRafał Miłecki 		return -ENOMEM;
371dd4544f0SRafał Miłecki 	}
372b757a62eSNathan Hintz 
373b757a62eSNathan Hintz 	/* Update the slot */
37445c9b3c0SFelix Fietkau 	slot->buf = buf;
375b757a62eSNathan Hintz 	slot->dma_addr = dma_addr;
376b757a62eSNathan Hintz 
377dd4544f0SRafał Miłecki 	return 0;
378dd4544f0SRafał Miłecki }
379dd4544f0SRafał Miłecki 
3804668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac,
3814668ae1fSFelix Fietkau 				      struct bgmac_dma_ring *ring)
3824668ae1fSFelix Fietkau {
3834668ae1fSFelix Fietkau 	dma_wmb();
3844668ae1fSFelix Fietkau 
3854668ae1fSFelix Fietkau 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
3864668ae1fSFelix Fietkau 		    ring->index_base +
3874668ae1fSFelix Fietkau 		    ring->end * sizeof(struct bgmac_dma_desc));
3884668ae1fSFelix Fietkau }
3894668ae1fSFelix Fietkau 
390d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac,
391d549c76bSRafał Miłecki 				    struct bgmac_dma_ring *ring, int desc_idx)
392d549c76bSRafał Miłecki {
393d549c76bSRafał Miłecki 	struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx;
394d549c76bSRafał Miłecki 	u32 ctl0 = 0, ctl1 = 0;
395d549c76bSRafał Miłecki 
39629ba877eSFelix Fietkau 	if (desc_idx == BGMAC_RX_RING_SLOTS - 1)
397d549c76bSRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
398d549c76bSRafał Miłecki 	ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
399d549c76bSRafał Miłecki 	/* Is there any BGMAC device that requires extension? */
400d549c76bSRafał Miłecki 	/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
401d549c76bSRafał Miłecki 	 * B43_DMA64_DCTL1_ADDREXT_MASK;
402d549c76bSRafał Miłecki 	 */
403d549c76bSRafał Miłecki 
404d549c76bSRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr));
405d549c76bSRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr));
406d549c76bSRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
407d549c76bSRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
4084668ae1fSFelix Fietkau 
4094668ae1fSFelix Fietkau 	ring->end = desc_idx;
410d549c76bSRafał Miłecki }
411d549c76bSRafał Miłecki 
41256faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev,
41356faacd0SFelix Fietkau 				    struct bgmac_slot_info *slot)
41456faacd0SFelix Fietkau {
41556faacd0SFelix Fietkau 	struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
41656faacd0SFelix Fietkau 
41756faacd0SFelix Fietkau 	dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
41856faacd0SFelix Fietkau 				DMA_FROM_DEVICE);
41956faacd0SFelix Fietkau 	rx->len = cpu_to_le16(0xdead);
42056faacd0SFelix Fietkau 	rx->flags = cpu_to_le16(0xbeef);
42156faacd0SFelix Fietkau 	dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE,
42256faacd0SFelix Fietkau 				   DMA_FROM_DEVICE);
42356faacd0SFelix Fietkau }
42456faacd0SFelix Fietkau 
425dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
426dd4544f0SRafał Miłecki 			     int weight)
427dd4544f0SRafał Miłecki {
428dd4544f0SRafał Miłecki 	u32 end_slot;
429dd4544f0SRafał Miłecki 	int handled = 0;
430dd4544f0SRafał Miłecki 
431dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
432dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
4339900303eSRafał Miłecki 	end_slot -= ring->index_base;
4349900303eSRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
435dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
436dd4544f0SRafał Miłecki 
4374668ae1fSFelix Fietkau 	while (ring->start != end_slot) {
438dd4544f0SRafał Miłecki 		struct device *dma_dev = bgmac->core->dma_dev;
439dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
4404b62dce4SFelix Fietkau 		struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET;
44145c9b3c0SFelix Fietkau 		struct sk_buff *skb;
44245c9b3c0SFelix Fietkau 		void *buf = slot->buf;
44356faacd0SFelix Fietkau 		dma_addr_t dma_addr = slot->dma_addr;
444dd4544f0SRafał Miłecki 		u16 len, flags;
445dd4544f0SRafał Miłecki 
44656faacd0SFelix Fietkau 		do {
44756faacd0SFelix Fietkau 			/* Prepare new skb as replacement */
44856faacd0SFelix Fietkau 			if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) {
44956faacd0SFelix Fietkau 				bgmac_dma_rx_poison_buf(dma_dev, slot);
45056faacd0SFelix Fietkau 				break;
45156faacd0SFelix Fietkau 			}
45256faacd0SFelix Fietkau 
453dd4544f0SRafał Miłecki 			/* Unmap buffer to make it accessible to the CPU */
45456faacd0SFelix Fietkau 			dma_unmap_single(dma_dev, dma_addr,
455dd4544f0SRafał Miłecki 					 BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
456dd4544f0SRafał Miłecki 
457dd4544f0SRafał Miłecki 			/* Get info from the header */
458dd4544f0SRafał Miłecki 			len = le16_to_cpu(rx->len);
459dd4544f0SRafał Miłecki 			flags = le16_to_cpu(rx->flags);
460dd4544f0SRafał Miłecki 
461dd4544f0SRafał Miłecki 			/* Check for poison and drop or pass the packet */
462dd4544f0SRafał Miłecki 			if (len == 0xdead && flags == 0xbeef) {
463dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n",
464dd4544f0SRafał Miłecki 					  ring->start);
46556faacd0SFelix Fietkau 				put_page(virt_to_head_page(buf));
46692b9ccd3SRafał Miłecki 				break;
46792b9ccd3SRafał Miłecki 			}
46892b9ccd3SRafał Miłecki 
4696a6c7084SFelix Fietkau 			if (len > BGMAC_RX_ALLOC_SIZE) {
4706a6c7084SFelix Fietkau 				bgmac_err(bgmac, "Found oversized packet at slot %d, DMA issue!\n",
4716a6c7084SFelix Fietkau 					  ring->start);
4726a6c7084SFelix Fietkau 				put_page(virt_to_head_page(buf));
4736a6c7084SFelix Fietkau 				break;
4746a6c7084SFelix Fietkau 			}
4756a6c7084SFelix Fietkau 
47602e71127SHauke Mehrtens 			/* Omit CRC. */
47702e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
47802e71127SHauke Mehrtens 
47945c9b3c0SFelix Fietkau 			skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE);
480750afbf8SDavid S. Miller 			if (unlikely(!skb)) {
481f1640c3dSwangweidong 				bgmac_err(bgmac, "build_skb failed\n");
482f1640c3dSwangweidong 				put_page(virt_to_head_page(buf));
483f1640c3dSwangweidong 				break;
484f1640c3dSwangweidong 			}
4854b62dce4SFelix Fietkau 			skb_put(skb, BGMAC_RX_FRAME_OFFSET +
4864b62dce4SFelix Fietkau 				BGMAC_RX_BUF_OFFSET + len);
4874b62dce4SFelix Fietkau 			skb_pull(skb, BGMAC_RX_FRAME_OFFSET +
4884b62dce4SFelix Fietkau 				 BGMAC_RX_BUF_OFFSET);
48992b9ccd3SRafał Miłecki 
49092b9ccd3SRafał Miłecki 			skb_checksum_none_assert(skb);
49192b9ccd3SRafał Miłecki 			skb->protocol = eth_type_trans(skb, bgmac->net_dev);
49245c9b3c0SFelix Fietkau 			napi_gro_receive(&bgmac->napi, skb);
49392b9ccd3SRafał Miłecki 			handled++;
49492b9ccd3SRafał Miłecki 		} while (0);
49592b9ccd3SRafał Miłecki 
49656faacd0SFelix Fietkau 		bgmac_dma_rx_setup_desc(bgmac, ring, ring->start);
49756faacd0SFelix Fietkau 
498dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
499dd4544f0SRafał Miłecki 			ring->start = 0;
500dd4544f0SRafał Miłecki 
501dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
502dd4544f0SRafał Miłecki 			break;
503dd4544f0SRafał Miłecki 	}
504dd4544f0SRafał Miłecki 
5054668ae1fSFelix Fietkau 	bgmac_dma_rx_update_index(bgmac, ring);
5064668ae1fSFelix Fietkau 
507dd4544f0SRafał Miłecki 	return handled;
508dd4544f0SRafał Miłecki }
509dd4544f0SRafał Miłecki 
510dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
511dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
512dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
513dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
514dd4544f0SRafał Miłecki {
515dd4544f0SRafał Miłecki 	switch (ring_type) {
516dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
517dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
518dd4544f0SRafał Miłecki 			    0xff0);
519dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
520dd4544f0SRafał Miłecki 			return true;
521dd4544f0SRafał Miłecki 		break;
522dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
523dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
524dd4544f0SRafał Miłecki 			    0xff0);
525dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
526dd4544f0SRafał Miłecki 			return true;
527dd4544f0SRafał Miłecki 		break;
528dd4544f0SRafał Miłecki 	}
529dd4544f0SRafał Miłecki 	return false;
530dd4544f0SRafał Miłecki }
531dd4544f0SRafał Miłecki 
53245c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac,
533dd4544f0SRafał Miłecki 				   struct bgmac_dma_ring *ring)
534dd4544f0SRafał Miłecki {
535dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
5369cde9450SFelix Fietkau 	struct bgmac_dma_desc *dma_desc = ring->cpu_base;
537dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
538dd4544f0SRafał Miłecki 	int i;
539dd4544f0SRafał Miłecki 
54029ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) {
5419cde9450SFelix Fietkau 		int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN;
5429cde9450SFelix Fietkau 
543dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
544dd4544f0SRafał Miłecki 		dev_kfree_skb(slot->skb);
5459cde9450SFelix Fietkau 
5469cde9450SFelix Fietkau 		if (!slot->dma_addr)
5479cde9450SFelix Fietkau 			continue;
5489cde9450SFelix Fietkau 
5499cde9450SFelix Fietkau 		if (slot->skb)
5509cde9450SFelix Fietkau 			dma_unmap_single(dma_dev, slot->dma_addr,
5519cde9450SFelix Fietkau 					 len, DMA_TO_DEVICE);
5529cde9450SFelix Fietkau 		else
5539cde9450SFelix Fietkau 			dma_unmap_page(dma_dev, slot->dma_addr,
5549cde9450SFelix Fietkau 				       len, DMA_TO_DEVICE);
555dd4544f0SRafał Miłecki 	}
55645c9b3c0SFelix Fietkau }
557dd4544f0SRafał Miłecki 
55845c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac,
55945c9b3c0SFelix Fietkau 				   struct bgmac_dma_ring *ring)
56045c9b3c0SFelix Fietkau {
56145c9b3c0SFelix Fietkau 	struct device *dma_dev = bgmac->core->dma_dev;
56245c9b3c0SFelix Fietkau 	struct bgmac_slot_info *slot;
56345c9b3c0SFelix Fietkau 	int i;
56445c9b3c0SFelix Fietkau 
56529ba877eSFelix Fietkau 	for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) {
56645c9b3c0SFelix Fietkau 		slot = &ring->slots[i];
56756faacd0SFelix Fietkau 		if (!slot->dma_addr)
56845c9b3c0SFelix Fietkau 			continue;
56945c9b3c0SFelix Fietkau 
57045c9b3c0SFelix Fietkau 		dma_unmap_single(dma_dev, slot->dma_addr,
57145c9b3c0SFelix Fietkau 				 BGMAC_RX_BUF_SIZE,
57245c9b3c0SFelix Fietkau 				 DMA_FROM_DEVICE);
57345c9b3c0SFelix Fietkau 		put_page(virt_to_head_page(slot->buf));
57456faacd0SFelix Fietkau 		slot->dma_addr = 0;
57545c9b3c0SFelix Fietkau 	}
57645c9b3c0SFelix Fietkau }
57745c9b3c0SFelix Fietkau 
57845c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac,
57929ba877eSFelix Fietkau 				     struct bgmac_dma_ring *ring,
58029ba877eSFelix Fietkau 				     int num_slots)
58145c9b3c0SFelix Fietkau {
58245c9b3c0SFelix Fietkau 	struct device *dma_dev = bgmac->core->dma_dev;
58345c9b3c0SFelix Fietkau 	int size;
58445c9b3c0SFelix Fietkau 
58545c9b3c0SFelix Fietkau 	if (!ring->cpu_base)
58645c9b3c0SFelix Fietkau 	    return;
58745c9b3c0SFelix Fietkau 
588dd4544f0SRafał Miłecki 	/* Free ring of descriptors */
58929ba877eSFelix Fietkau 	size = num_slots * sizeof(struct bgmac_dma_desc);
590dd4544f0SRafał Miłecki 	dma_free_coherent(dma_dev, size, ring->cpu_base,
591dd4544f0SRafał Miłecki 			  ring->dma_base);
592dd4544f0SRafał Miłecki }
593dd4544f0SRafał Miłecki 
59474b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac)
59574b6f291SFelix Fietkau {
59674b6f291SFelix Fietkau 	int i;
59774b6f291SFelix Fietkau 
59874b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
59974b6f291SFelix Fietkau 		bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]);
60074b6f291SFelix Fietkau 
60174b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
60274b6f291SFelix Fietkau 		bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]);
60374b6f291SFelix Fietkau }
60474b6f291SFelix Fietkau 
605dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
606dd4544f0SRafał Miłecki {
607dd4544f0SRafał Miłecki 	int i;
608dd4544f0SRafał Miłecki 
60974b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
61029ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i],
61129ba877eSFelix Fietkau 					 BGMAC_TX_RING_SLOTS);
61274b6f291SFelix Fietkau 
61374b6f291SFelix Fietkau 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
61429ba877eSFelix Fietkau 		bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i],
61529ba877eSFelix Fietkau 					 BGMAC_RX_RING_SLOTS);
61645c9b3c0SFelix Fietkau }
617dd4544f0SRafał Miłecki 
618dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
619dd4544f0SRafał Miłecki {
620dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
621dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
622dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
623dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
624dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
625dd4544f0SRafał Miłecki 	int err;
626dd4544f0SRafał Miłecki 	int i;
627dd4544f0SRafał Miłecki 
628dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
629dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
630dd4544f0SRafał Miłecki 
631dd4544f0SRafał Miłecki 	if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) {
632dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Core does not report 64-bit DMA\n");
633dd4544f0SRafał Miłecki 		return -ENOTSUPP;
634dd4544f0SRafał Miłecki 	}
635dd4544f0SRafał Miłecki 
636dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
637dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
638dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
639dd4544f0SRafał Miłecki 
640dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
64129ba877eSFelix Fietkau 		size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
642dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
643dd4544f0SRafał Miłecki 						     &ring->dma_base,
644dd4544f0SRafał Miłecki 						     GFP_KERNEL);
645dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
646dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n",
647dd4544f0SRafał Miłecki 				  ring->mmio_base);
648dd4544f0SRafał Miłecki 			goto err_dma_free;
649dd4544f0SRafał Miłecki 		}
650dd4544f0SRafał Miłecki 
6519900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6529900303eSRafał Miłecki 						      BGMAC_DMA_RING_TX);
6539900303eSRafał Miłecki 		if (ring->unaligned)
6549900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6559900303eSRafał Miłecki 		else
6569900303eSRafał Miłecki 			ring->index_base = 0;
6579900303eSRafał Miłecki 
658dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
659dd4544f0SRafał Miłecki 	}
660dd4544f0SRafał Miłecki 
661dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
662dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
663dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
664dd4544f0SRafał Miłecki 
665dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
66629ba877eSFelix Fietkau 		size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc);
667dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
668dd4544f0SRafał Miłecki 						     &ring->dma_base,
669dd4544f0SRafał Miłecki 						     GFP_KERNEL);
670dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
671dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n",
672dd4544f0SRafał Miłecki 				  ring->mmio_base);
673dd4544f0SRafał Miłecki 			err = -ENOMEM;
674dd4544f0SRafał Miłecki 			goto err_dma_free;
675dd4544f0SRafał Miłecki 		}
676dd4544f0SRafał Miłecki 
6779900303eSRafał Miłecki 		ring->unaligned = bgmac_dma_unaligned(bgmac, ring,
6789900303eSRafał Miłecki 						      BGMAC_DMA_RING_RX);
6799900303eSRafał Miłecki 		if (ring->unaligned)
6809900303eSRafał Miłecki 			ring->index_base = lower_32_bits(ring->dma_base);
6819900303eSRafał Miłecki 		else
6829900303eSRafał Miłecki 			ring->index_base = 0;
683dd4544f0SRafał Miłecki 	}
684dd4544f0SRafał Miłecki 
685dd4544f0SRafał Miłecki 	return 0;
686dd4544f0SRafał Miłecki 
687dd4544f0SRafał Miłecki err_dma_free:
688dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
689dd4544f0SRafał Miłecki 	return -ENOMEM;
690dd4544f0SRafał Miłecki }
691dd4544f0SRafał Miłecki 
69274b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac)
693dd4544f0SRafał Miłecki {
694dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
69574b6f291SFelix Fietkau 	int i, err;
696dd4544f0SRafał Miłecki 
697dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
698dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
699dd4544f0SRafał Miłecki 
7009900303eSRafał Miłecki 		if (!ring->unaligned)
701dd4544f0SRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
702dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
703dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
704dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
705dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7069900303eSRafał Miłecki 		if (ring->unaligned)
7079900303eSRafał Miłecki 			bgmac_dma_tx_enable(bgmac, ring);
708dd4544f0SRafał Miłecki 
709dd4544f0SRafał Miłecki 		ring->start = 0;
710dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
711dd4544f0SRafał Miłecki 	}
712dd4544f0SRafał Miłecki 
713dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
71470a737b7SRafał Miłecki 		int j;
71570a737b7SRafał Miłecki 
716dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
717dd4544f0SRafał Miłecki 
7189900303eSRafał Miłecki 		if (!ring->unaligned)
719dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
720dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
721dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
722dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
723dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
7249900303eSRafał Miłecki 		if (ring->unaligned)
7259900303eSRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
726dd4544f0SRafał Miłecki 
7274668ae1fSFelix Fietkau 		ring->start = 0;
7284668ae1fSFelix Fietkau 		ring->end = 0;
72929ba877eSFelix Fietkau 		for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) {
73074b6f291SFelix Fietkau 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
73174b6f291SFelix Fietkau 			if (err)
73274b6f291SFelix Fietkau 				goto error;
73374b6f291SFelix Fietkau 
734d549c76bSRafał Miłecki 			bgmac_dma_rx_setup_desc(bgmac, ring, j);
73574b6f291SFelix Fietkau 		}
736dd4544f0SRafał Miłecki 
7374668ae1fSFelix Fietkau 		bgmac_dma_rx_update_index(bgmac, ring);
738dd4544f0SRafał Miłecki 	}
73974b6f291SFelix Fietkau 
74074b6f291SFelix Fietkau 	return 0;
74174b6f291SFelix Fietkau 
74274b6f291SFelix Fietkau error:
74374b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
74474b6f291SFelix Fietkau 	return err;
745dd4544f0SRafał Miłecki }
746dd4544f0SRafał Miłecki 
747dd4544f0SRafał Miłecki /**************************************************
748dd4544f0SRafał Miłecki  * PHY ops
749dd4544f0SRafał Miłecki  **************************************************/
750dd4544f0SRafał Miłecki 
751217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg)
752dd4544f0SRafał Miłecki {
753dd4544f0SRafał Miłecki 	struct bcma_device *core;
754dd4544f0SRafał Miłecki 	u16 phy_access_addr;
755dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
756dd4544f0SRafał Miłecki 	u32 tmp;
757dd4544f0SRafał Miłecki 
758dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK);
759dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK);
760dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT);
761dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK);
762dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT);
763dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE);
764dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START);
765dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK);
766dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK);
767dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT);
768dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE);
769dd4544f0SRafał Miłecki 
770dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
771dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
772dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
773dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
774dd4544f0SRafał Miłecki 	} else {
775dd4544f0SRafał Miłecki 		core = bgmac->core;
776dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
777dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
778dd4544f0SRafał Miłecki 	}
779dd4544f0SRafał Miłecki 
780dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
781dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
782dd4544f0SRafał Miłecki 	tmp |= phyaddr;
783dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
784dd4544f0SRafał Miłecki 
785dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
786dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
787dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
788dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
789dd4544f0SRafał Miłecki 
790dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
791dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n",
792dd4544f0SRafał Miłecki 			  phyaddr, reg);
793dd4544f0SRafał Miłecki 		return 0xffff;
794dd4544f0SRafał Miłecki 	}
795dd4544f0SRafał Miłecki 
796dd4544f0SRafał Miłecki 	return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK;
797dd4544f0SRafał Miłecki }
798dd4544f0SRafał Miłecki 
799dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */
800217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value)
801dd4544f0SRafał Miłecki {
802dd4544f0SRafał Miłecki 	struct bcma_device *core;
803dd4544f0SRafał Miłecki 	u16 phy_access_addr;
804dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
805dd4544f0SRafał Miłecki 	u32 tmp;
806dd4544f0SRafał Miłecki 
807dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
808dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
809dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
810dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
811dd4544f0SRafał Miłecki 	} else {
812dd4544f0SRafał Miłecki 		core = bgmac->core;
813dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
814dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
815dd4544f0SRafał Miłecki 	}
816dd4544f0SRafał Miłecki 
817dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
818dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
819dd4544f0SRafał Miłecki 	tmp |= phyaddr;
820dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
821dd4544f0SRafał Miłecki 
822dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO);
823dd4544f0SRafał Miłecki 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO)
824dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Error setting MDIO int\n");
825dd4544f0SRafał Miłecki 
826dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
827dd4544f0SRafał Miłecki 	tmp |= BGMAC_PA_WRITE;
828dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
829dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
830dd4544f0SRafał Miłecki 	tmp |= value;
831dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
832dd4544f0SRafał Miłecki 
833217a55a3SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
834dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n",
835dd4544f0SRafał Miłecki 			  phyaddr, reg);
836217a55a3SRafał Miłecki 		return -ETIMEDOUT;
837217a55a3SRafał Miłecki 	}
838217a55a3SRafał Miłecki 
839217a55a3SRafał Miłecki 	return 0;
840dd4544f0SRafał Miłecki }
841dd4544f0SRafał Miłecki 
842dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */
843dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac)
844dd4544f0SRafał Miłecki {
845dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
846dd4544f0SRafał Miłecki 	struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
847dd4544f0SRafał Miłecki 	u8 i;
848dd4544f0SRafał Miłecki 
849dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5356) {
850dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
851dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x008b);
852dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x15, 0x0100);
853dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
854dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x12, 0x2aaa);
855dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
856dd4544f0SRafał Miłecki 		}
857dd4544f0SRafał Miłecki 	}
858dd4544f0SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) ||
859dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) ||
860dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) {
861dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0);
862dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0);
863dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
864dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
865dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5284);
866dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
867dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x0010);
868dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
869dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5296);
870dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x1073);
871dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9073);
872dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x52b6);
873dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9273);
874dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
875dd4544f0SRafał Miłecki 		}
876dd4544f0SRafał Miłecki 	}
877dd4544f0SRafał Miłecki }
878dd4544f0SRafał Miłecki 
879dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */
880dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac)
881dd4544f0SRafał Miłecki {
882dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
883dd4544f0SRafał Miłecki 		return;
884dd4544f0SRafał Miłecki 
8855322dbf0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, MII_BMCR, BMCR_RESET);
886dd4544f0SRafał Miłecki 	udelay(100);
8875322dbf0SRafał Miłecki 	if (bgmac_phy_read(bgmac, bgmac->phyaddr, MII_BMCR) & BMCR_RESET)
888dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PHY reset failed\n");
889dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
890dd4544f0SRafał Miłecki }
891dd4544f0SRafał Miłecki 
892dd4544f0SRafał Miłecki /**************************************************
893dd4544f0SRafał Miłecki  * Chip ops
894dd4544f0SRafał Miłecki  **************************************************/
895dd4544f0SRafał Miłecki 
896dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
897dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
898dd4544f0SRafał Miłecki  */
899dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
900dd4544f0SRafał Miłecki 				 bool force)
901dd4544f0SRafał Miłecki {
902dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
903dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
904dd4544f0SRafał Miłecki 
90548e07fbeSHauke Mehrtens 	bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR(bgmac->core->id.rev));
906dd4544f0SRafał Miłecki 	udelay(2);
907dd4544f0SRafał Miłecki 
908dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
909dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
910dd4544f0SRafał Miłecki 
91148e07fbeSHauke Mehrtens 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR(bgmac->core->id.rev));
912dd4544f0SRafał Miłecki 	udelay(2);
913dd4544f0SRafał Miłecki }
914dd4544f0SRafał Miłecki 
9154e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
9164e209001SHauke Mehrtens {
9174e209001SHauke Mehrtens 	u32 tmp;
9184e209001SHauke Mehrtens 
9194e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
9204e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
9214e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
9224e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
9234e209001SHauke Mehrtens }
9244e209001SHauke Mehrtens 
925c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
926c6edfe10SHauke Mehrtens {
927c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
928c6edfe10SHauke Mehrtens 
929c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
930e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
931c6edfe10SHauke Mehrtens 	else
932e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
933c6edfe10SHauke Mehrtens }
934c6edfe10SHauke Mehrtens 
935dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
936dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
937dd4544f0SRafał Miłecki {
938dd4544f0SRafał Miłecki 	int i;
939dd4544f0SRafał Miłecki 
940dd4544f0SRafał Miłecki 	if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) {
941dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
942dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
943dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
944dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
945dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
946dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
947dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
948dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
949dd4544f0SRafał Miłecki 	}
950dd4544f0SRafał Miłecki 
951dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
952dd4544f0SRafał Miłecki }
953dd4544f0SRafał Miłecki #endif
954dd4544f0SRafał Miłecki 
955dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
956dd4544f0SRafał Miłecki {
957dd4544f0SRafał Miłecki 	int i;
958dd4544f0SRafał Miłecki 
959dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT)
960dd4544f0SRafał Miłecki 		return;
961dd4544f0SRafał Miłecki 
962dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
963dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
964dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
965dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
966dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
967dd4544f0SRafał Miłecki }
968dd4544f0SRafał Miłecki 
969dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
9705824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac)
971dd4544f0SRafał Miłecki {
972dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
973dd4544f0SRafał Miłecki 	u32 set = 0;
974dd4544f0SRafał Miłecki 
9755824d2d1SRafał Miłecki 	switch (bgmac->mac_speed) {
9765824d2d1SRafał Miłecki 	case SPEED_10:
977dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
9785824d2d1SRafał Miłecki 		break;
9795824d2d1SRafał Miłecki 	case SPEED_100:
980dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
9815824d2d1SRafał Miłecki 		break;
9825824d2d1SRafał Miłecki 	case SPEED_1000:
983dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
9845824d2d1SRafał Miłecki 		break;
9856df4aff9SHauke Mehrtens 	case SPEED_2500:
9866df4aff9SHauke Mehrtens 		set |= BGMAC_CMDCFG_ES_2500;
9876df4aff9SHauke Mehrtens 		break;
9885824d2d1SRafał Miłecki 	default:
9895824d2d1SRafał Miłecki 		bgmac_err(bgmac, "Unsupported speed: %d\n", bgmac->mac_speed);
9905824d2d1SRafał Miłecki 	}
9915824d2d1SRafał Miłecki 
9925824d2d1SRafał Miłecki 	if (bgmac->mac_duplex == DUPLEX_HALF)
993dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
9945824d2d1SRafał Miłecki 
995dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
996dd4544f0SRafał Miłecki }
997dd4544f0SRafał Miłecki 
998dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
999dd4544f0SRafał Miłecki {
10006df4aff9SHauke Mehrtens 	struct bcma_device *core = bgmac->core;
10016df4aff9SHauke Mehrtens 	u8 imode;
10026df4aff9SHauke Mehrtens 
1003*387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac)) {
10046df4aff9SHauke Mehrtens 		bcma_awrite32(core, BCMA_IOCTL,
10056df4aff9SHauke Mehrtens 			      bcma_aread32(core, BCMA_IOCTL) | 0x40 |
10066df4aff9SHauke Mehrtens 			      BGMAC_BCMA_IOCTL_SW_CLKEN);
10076df4aff9SHauke Mehrtens 		bgmac->mac_speed = SPEED_2500;
10086df4aff9SHauke Mehrtens 		bgmac->mac_duplex = DUPLEX_FULL;
10096df4aff9SHauke Mehrtens 		bgmac_mac_speed(bgmac);
10106df4aff9SHauke Mehrtens 	} else {
10116df4aff9SHauke Mehrtens 		imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) &
10126df4aff9SHauke Mehrtens 			BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT;
1013dd4544f0SRafał Miłecki 		if (imode == 0 || imode == 1) {
10145824d2d1SRafał Miłecki 			bgmac->mac_speed = SPEED_100;
10155824d2d1SRafał Miłecki 			bgmac->mac_duplex = DUPLEX_FULL;
10165824d2d1SRafał Miłecki 			bgmac_mac_speed(bgmac);
1017dd4544f0SRafał Miłecki 		}
1018dd4544f0SRafał Miłecki 	}
10196df4aff9SHauke Mehrtens }
1020dd4544f0SRafał Miłecki 
1021dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
1022dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
1023dd4544f0SRafał Miłecki {
1024dd4544f0SRafał Miłecki 	struct bcma_device *core = bgmac->core;
1025dd4544f0SRafał Miłecki 	struct bcma_bus *bus = core->bus;
1026dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bus->chipinfo;
10276df4aff9SHauke Mehrtens 	u32 flags;
1028dd4544f0SRafał Miłecki 	u32 iost;
1029dd4544f0SRafał Miłecki 	int i;
1030dd4544f0SRafał Miłecki 
1031dd4544f0SRafał Miłecki 	if (bcma_core_is_enabled(core)) {
1032dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
1033dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
1034dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
1035dd4544f0SRafał Miłecki 		}
1036dd4544f0SRafał Miłecki 
1037dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
1038dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
1039dd4544f0SRafał Miłecki 
1040dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1041dd4544f0SRafał Miłecki 		udelay(1);
1042dd4544f0SRafał Miłecki 
1043dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
1044dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
1045dd4544f0SRafał Miłecki 
1046dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
1047dd4544f0SRafał Miłecki 	}
1048dd4544f0SRafał Miłecki 
1049dd4544f0SRafał Miłecki 	iost = bcma_aread32(core, BCMA_IOST);
10501a0ab767SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
1051dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
10521a0ab767SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188))
1053dd4544f0SRafał Miłecki 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
1054dd4544f0SRafał Miłecki 
10556df4aff9SHauke Mehrtens 	/* 3GMAC: for BCM4707, only do core reset at bgmac_probe() */
10566df4aff9SHauke Mehrtens 	if (ci->id != BCMA_CHIP_ID_BCM4707) {
10576df4aff9SHauke Mehrtens 		flags = 0;
1058dd4544f0SRafał Miłecki 		if (iost & BGMAC_BCMA_IOST_ATTACHED) {
1059dd4544f0SRafał Miłecki 			flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
1060dd4544f0SRafał Miłecki 			if (!bgmac->has_robosw)
1061dd4544f0SRafał Miłecki 				flags |= BGMAC_BCMA_IOCTL_SW_RESET;
1062dd4544f0SRafał Miłecki 		}
1063dd4544f0SRafał Miłecki 		bcma_core_enable(core, flags);
10646df4aff9SHauke Mehrtens 	}
1065dd4544f0SRafał Miłecki 
10666df4aff9SHauke Mehrtens 	/* Request Misc PLL for corerev > 2 */
1067*387b75f8SRafał Miłecki 	if (core->id.rev > 2 && !bgmac_is_bcm4707_family(bgmac)) {
10681a0ab767SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST,
10691a0ab767SRafał Miłecki 			  BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ);
10701a0ab767SRafał Miłecki 		bgmac_wait_value(bgmac->core, BCMA_CLKCTLST,
10711a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
10721a0ab767SRafał Miłecki 				 BGMAC_BCMA_CLKCTLST_MISC_PLL_ST,
1073dd4544f0SRafał Miłecki 				 1000);
1074dd4544f0SRafał Miłecki 	}
1075dd4544f0SRafał Miłecki 
10761a0ab767SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5357 ||
10771a0ab767SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM4749 ||
1078dd4544f0SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53572) {
1079dd4544f0SRafał Miłecki 		struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
1080dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
1081dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
10826a391e7bSRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_MII;
10833647268dSHauke Mehrtens 		char buf[4];
1084dd4544f0SRafał Miłecki 
10853647268dSHauke Mehrtens 		if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) {
1086dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
1087dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n",
1088dd4544f0SRafał Miłecki 					  buf);
1089dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
1090dd4544f0SRafał Miłecki 			et_swtype <<= 4;
1091dd4544f0SRafał Miłecki 			sw_type = et_swtype;
10921a0ab767SRafał Miłecki 		} else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM5358) {
1093dd4544f0SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
10941a0ab767SRafał Miłecki 		} else if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == BCMA_PKG_ID_BCM47186) ||
10951a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
10961a0ab767SRafał Miłecki 			   (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == BCMA_PKG_ID_BCM47188)) {
1097b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
1098b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
1099dd4544f0SRafał Miłecki 		}
1100dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 1,
1101dd4544f0SRafał Miłecki 					    ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
1102dd4544f0SRafał Miłecki 					      BGMAC_CHIPCTL_1_SW_TYPE_MASK),
1103dd4544f0SRafał Miłecki 					    sw_type);
1104dd4544f0SRafał Miłecki 	}
1105dd4544f0SRafał Miłecki 
1106dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
1107dd4544f0SRafał Miłecki 		bcma_awrite32(core, BCMA_IOCTL,
1108dd4544f0SRafał Miłecki 			      bcma_aread32(core, BCMA_IOCTL) &
1109dd4544f0SRafał Miłecki 			      ~BGMAC_BCMA_IOCTL_SW_RESET);
1110dd4544f0SRafał Miłecki 
1111dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
1112dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
1113dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
1114dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
1115dd4544f0SRafał Miłecki 	 */
1116dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
1117dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
1118dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
1119dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
1120dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
1121dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
1122dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
1123dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
1124dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
1125dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
1126dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
1127dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
1128dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
1129dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
1130dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
1131dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
1132dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
113348e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(core->id.rev),
1134dd4544f0SRafał Miłecki 			     false);
1135d469962fSRafał Miłecki 	bgmac->mac_speed = SPEED_UNKNOWN;
1136d469962fSRafał Miłecki 	bgmac->mac_duplex = DUPLEX_UNKNOWN;
1137dd4544f0SRafał Miłecki 
1138dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
1139dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT)
1140dd4544f0SRafał Miłecki 		bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0,
1141dd4544f0SRafał Miłecki 			       BCMA_GMAC_CMN_PC_MTE);
1142dd4544f0SRafał Miłecki 	else
1143dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
1144dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
1145dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
1146dd4544f0SRafał Miłecki 
114749a467b4SHauke Mehrtens 	netdev_reset_queue(bgmac->net_dev);
1148dd4544f0SRafał Miłecki }
1149dd4544f0SRafał Miłecki 
1150dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
1151dd4544f0SRafał Miłecki {
1152dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
1153dd4544f0SRafał Miłecki }
1154dd4544f0SRafał Miłecki 
1155dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
1156dd4544f0SRafał Miłecki {
1157dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
11584160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
1159dd4544f0SRafał Miłecki }
1160dd4544f0SRafał Miłecki 
1161dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
1162dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
1163dd4544f0SRafał Miłecki {
1164dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
1165dd4544f0SRafał Miłecki 	u32 cmdcfg;
1166dd4544f0SRafał Miłecki 	u32 mode;
1167dd4544f0SRafał Miłecki 	u32 rxq_ctl;
1168dd4544f0SRafał Miłecki 	u32 fl_ctl;
1169dd4544f0SRafał Miłecki 	u16 bp_clk;
1170dd4544f0SRafał Miłecki 	u8 mdp;
1171dd4544f0SRafał Miłecki 
1172dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1173dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
117448e07fbeSHauke Mehrtens 			     BGMAC_CMDCFG_SR(bgmac->core->id.rev), true);
1175dd4544f0SRafał Miłecki 	udelay(2);
1176dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1177dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1178dd4544f0SRafał Miłecki 
1179dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1180dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1181dd4544f0SRafał Miłecki 	if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0)
1182dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1183dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2)
1184dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0,
1185dd4544f0SRafał Miłecki 					    BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1186dd4544f0SRafał Miłecki 
1187dd4544f0SRafał Miłecki 	switch (ci->id) {
1188dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM5357:
1189dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4749:
1190dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM53572:
1191dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4716:
1192dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM47162:
1193dd4544f0SRafał Miłecki 		fl_ctl = 0x03cb04cb;
1194dd4544f0SRafał Miłecki 		if (ci->id == BCMA_CHIP_ID_BCM5357 ||
1195dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM4749 ||
1196dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM53572)
1197dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1198dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1199dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1200dd4544f0SRafał Miłecki 		break;
1201dd4544f0SRafał Miłecki 	}
1202dd4544f0SRafał Miłecki 
1203*387b75f8SRafał Miłecki 	if (!bgmac_is_bcm4707_family(bgmac)) {
1204dd4544f0SRafał Miłecki 		rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1205dd4544f0SRafał Miłecki 		rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
12066df4aff9SHauke Mehrtens 		bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) /
12076df4aff9SHauke Mehrtens 				1000000;
1208dd4544f0SRafał Miłecki 		mdp = (bp_clk * 128 / 1000) - 3;
1209dd4544f0SRafał Miłecki 		rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1210dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1211dd4544f0SRafał Miłecki 	}
12126df4aff9SHauke Mehrtens }
1213dd4544f0SRafał Miłecki 
1214dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
121574b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac)
1216dd4544f0SRafał Miłecki {
1217dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1218dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1219dd4544f0SRafał Miłecki 
1220dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1221dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1222dd4544f0SRafał Miłecki 
1223c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1224dd4544f0SRafał Miłecki 
12254e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1226dd4544f0SRafał Miłecki 
1227dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1228e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1229dd4544f0SRafał Miłecki 	else
1230e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1231dd4544f0SRafał Miłecki 
1232dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1233dd4544f0SRafał Miłecki 
1234dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1235dd4544f0SRafał Miłecki 
1236dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1237dd4544f0SRafał Miłecki }
1238dd4544f0SRafał Miłecki 
1239dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1240dd4544f0SRafał Miłecki {
1241dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1242dd4544f0SRafał Miłecki 
1243dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1244dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1245dd4544f0SRafał Miłecki 
1246dd4544f0SRafał Miłecki 	if (!int_status)
1247dd4544f0SRafał Miłecki 		return IRQ_NONE;
1248dd4544f0SRafał Miłecki 
1249eb64e292SFelix Fietkau 	int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX);
1250eb64e292SFelix Fietkau 	if (int_status)
1251eb64e292SFelix Fietkau 		bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", int_status);
1252dd4544f0SRafał Miłecki 
1253dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1254dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1255dd4544f0SRafał Miłecki 
1256dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1257dd4544f0SRafał Miłecki 
1258dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1259dd4544f0SRafał Miłecki }
1260dd4544f0SRafał Miłecki 
1261dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1262dd4544f0SRafał Miłecki {
1263dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1264dd4544f0SRafał Miłecki 	int handled = 0;
1265dd4544f0SRafał Miłecki 
1266eb64e292SFelix Fietkau 	/* Ack */
1267eb64e292SFelix Fietkau 	bgmac_write(bgmac, BGMAC_INT_STATUS, ~0);
1268dd4544f0SRafał Miłecki 
1269eb64e292SFelix Fietkau 	bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]);
1270eb64e292SFelix Fietkau 	handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight);
1271dd4544f0SRafał Miłecki 
1272eb64e292SFelix Fietkau 	/* Poll again if more events arrived in the meantime */
1273eb64e292SFelix Fietkau 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX))
1274e580267dSRafał Miłecki 		return weight;
1275dd4544f0SRafał Miłecki 
127643f159c6SHauke Mehrtens 	if (handled < weight) {
1277dd4544f0SRafał Miłecki 		napi_complete(napi);
1278dd4544f0SRafał Miłecki 		bgmac_chip_intrs_on(bgmac);
127943f159c6SHauke Mehrtens 	}
1280dd4544f0SRafał Miłecki 
1281dd4544f0SRafał Miłecki 	return handled;
1282dd4544f0SRafał Miłecki }
1283dd4544f0SRafał Miłecki 
1284dd4544f0SRafał Miłecki /**************************************************
1285dd4544f0SRafał Miłecki  * net_device_ops
1286dd4544f0SRafał Miłecki  **************************************************/
1287dd4544f0SRafał Miłecki 
1288dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1289dd4544f0SRafał Miłecki {
1290dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1291dd4544f0SRafał Miłecki 	int err = 0;
1292dd4544f0SRafał Miłecki 
1293dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
129474b6f291SFelix Fietkau 
129574b6f291SFelix Fietkau 	err = bgmac_dma_init(bgmac);
129674b6f291SFelix Fietkau 	if (err)
129774b6f291SFelix Fietkau 		return err;
129874b6f291SFelix Fietkau 
1299dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
130074b6f291SFelix Fietkau 	bgmac_chip_init(bgmac);
1301dd4544f0SRafał Miłecki 
1302dd4544f0SRafał Miłecki 	err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED,
1303dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1304dd4544f0SRafał Miłecki 	if (err < 0) {
1305dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "IRQ request error: %d!\n", err);
130674b6f291SFelix Fietkau 		bgmac_dma_cleanup(bgmac);
130774b6f291SFelix Fietkau 		return err;
1308dd4544f0SRafał Miłecki 	}
1309dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1310dd4544f0SRafał Miłecki 
13114e34da4dSRafał Miłecki 	phy_start(bgmac->phy_dev);
13124e34da4dSRafał Miłecki 
1313dd4544f0SRafał Miłecki 	netif_carrier_on(net_dev);
131474b6f291SFelix Fietkau 	return 0;
1315dd4544f0SRafał Miłecki }
1316dd4544f0SRafał Miłecki 
1317dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1318dd4544f0SRafał Miłecki {
1319dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1320dd4544f0SRafał Miłecki 
1321dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1322dd4544f0SRafał Miłecki 
13234e34da4dSRafał Miłecki 	phy_stop(bgmac->phy_dev);
13244e34da4dSRafał Miłecki 
1325dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1326dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1327dd4544f0SRafał Miłecki 	free_irq(bgmac->core->irq, net_dev);
1328dd4544f0SRafał Miłecki 
1329dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
133074b6f291SFelix Fietkau 	bgmac_dma_cleanup(bgmac);
1331dd4544f0SRafał Miłecki 
1332dd4544f0SRafał Miłecki 	return 0;
1333dd4544f0SRafał Miłecki }
1334dd4544f0SRafał Miłecki 
1335dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1336dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1337dd4544f0SRafał Miłecki {
1338dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1339dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1340dd4544f0SRafał Miłecki 
1341dd4544f0SRafał Miłecki 	/* No QOS support yet */
1342dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1343dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1344dd4544f0SRafał Miłecki }
1345dd4544f0SRafał Miłecki 
13464e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
13474e209001SHauke Mehrtens {
13484e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
13494e209001SHauke Mehrtens 	int ret;
13504e209001SHauke Mehrtens 
13514e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
13524e209001SHauke Mehrtens 	if (ret < 0)
13534e209001SHauke Mehrtens 		return ret;
13544e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, (u8 *)addr);
13554e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
13564e209001SHauke Mehrtens 	return 0;
13574e209001SHauke Mehrtens }
13584e209001SHauke Mehrtens 
1359dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1360dd4544f0SRafał Miłecki {
1361dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1362dd4544f0SRafał Miłecki 
1363dd4544f0SRafał Miłecki 	if (!netif_running(net_dev))
136469c58852SHauke Mehrtens 		return -EINVAL;
136569c58852SHauke Mehrtens 
136669c58852SHauke Mehrtens 	return phy_mii_ioctl(bgmac->phy_dev, ifr, cmd);
1367dd4544f0SRafał Miłecki }
1368dd4544f0SRafał Miłecki 
1369dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1370dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1371dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1372dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1373c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
13744e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1375522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1376dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1377dd4544f0SRafał Miłecki };
1378dd4544f0SRafał Miłecki 
1379dd4544f0SRafał Miłecki /**************************************************
1380dd4544f0SRafał Miłecki  * ethtool_ops
1381dd4544f0SRafał Miłecki  **************************************************/
1382dd4544f0SRafał Miłecki 
1383dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev,
1384dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1385dd4544f0SRafał Miłecki {
1386dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1387dd4544f0SRafał Miłecki 
13885824d2d1SRafał Miłecki 	return phy_ethtool_gset(bgmac->phy_dev, cmd);
1389dd4544f0SRafał Miłecki }
1390dd4544f0SRafał Miłecki 
1391dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev,
1392dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1393dd4544f0SRafał Miłecki {
1394dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1395dd4544f0SRafał Miłecki 
13965824d2d1SRafał Miłecki 	return phy_ethtool_sset(bgmac->phy_dev, cmd);
1397dd4544f0SRafał Miłecki }
1398dd4544f0SRafał Miłecki 
1399dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1400dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1401dd4544f0SRafał Miłecki {
1402dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1403dd4544f0SRafał Miłecki 	strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info));
1404dd4544f0SRafał Miłecki }
1405dd4544f0SRafał Miłecki 
1406dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1407dd4544f0SRafał Miłecki 	.get_settings		= bgmac_get_settings,
14085824d2d1SRafał Miłecki 	.set_settings		= bgmac_set_settings,
1409dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1410dd4544f0SRafał Miłecki };
1411dd4544f0SRafał Miłecki 
1412dd4544f0SRafał Miłecki /**************************************************
141311e5e76eSRafał Miłecki  * MII
141411e5e76eSRafał Miłecki  **************************************************/
141511e5e76eSRafał Miłecki 
141611e5e76eSRafał Miłecki static int bgmac_mii_read(struct mii_bus *bus, int mii_id, int regnum)
141711e5e76eSRafał Miłecki {
141811e5e76eSRafał Miłecki 	return bgmac_phy_read(bus->priv, mii_id, regnum);
141911e5e76eSRafał Miłecki }
142011e5e76eSRafał Miłecki 
142111e5e76eSRafał Miłecki static int bgmac_mii_write(struct mii_bus *bus, int mii_id, int regnum,
142211e5e76eSRafał Miłecki 			   u16 value)
142311e5e76eSRafał Miłecki {
142411e5e76eSRafał Miłecki 	return bgmac_phy_write(bus->priv, mii_id, regnum, value);
142511e5e76eSRafał Miłecki }
142611e5e76eSRafał Miłecki 
14275824d2d1SRafał Miłecki static void bgmac_adjust_link(struct net_device *net_dev)
14285824d2d1SRafał Miłecki {
14295824d2d1SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
14305824d2d1SRafał Miłecki 	struct phy_device *phy_dev = bgmac->phy_dev;
14315824d2d1SRafał Miłecki 	bool update = false;
14325824d2d1SRafał Miłecki 
14335824d2d1SRafał Miłecki 	if (phy_dev->link) {
14345824d2d1SRafał Miłecki 		if (phy_dev->speed != bgmac->mac_speed) {
14355824d2d1SRafał Miłecki 			bgmac->mac_speed = phy_dev->speed;
14365824d2d1SRafał Miłecki 			update = true;
14375824d2d1SRafał Miłecki 		}
14385824d2d1SRafał Miłecki 
14395824d2d1SRafał Miłecki 		if (phy_dev->duplex != bgmac->mac_duplex) {
14405824d2d1SRafał Miłecki 			bgmac->mac_duplex = phy_dev->duplex;
14415824d2d1SRafał Miłecki 			update = true;
14425824d2d1SRafał Miłecki 		}
14435824d2d1SRafał Miłecki 	}
14445824d2d1SRafał Miłecki 
14455824d2d1SRafał Miłecki 	if (update) {
14465824d2d1SRafał Miłecki 		bgmac_mac_speed(bgmac);
14475824d2d1SRafał Miłecki 		phy_print_status(phy_dev);
14485824d2d1SRafał Miłecki 	}
14495824d2d1SRafał Miłecki }
14505824d2d1SRafał Miłecki 
1451c25b23b8SRafał Miłecki static int bgmac_fixed_phy_register(struct bgmac *bgmac)
1452c25b23b8SRafał Miłecki {
1453c25b23b8SRafał Miłecki 	struct fixed_phy_status fphy_status = {
1454c25b23b8SRafał Miłecki 		.link = 1,
1455c25b23b8SRafał Miłecki 		.speed = SPEED_1000,
1456c25b23b8SRafał Miłecki 		.duplex = DUPLEX_FULL,
1457c25b23b8SRafał Miłecki 	};
1458c25b23b8SRafał Miłecki 	struct phy_device *phy_dev;
1459c25b23b8SRafał Miłecki 	int err;
1460c25b23b8SRafał Miłecki 
14614db78d31SFabio Estevam 	phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL);
1462c25b23b8SRafał Miłecki 	if (!phy_dev || IS_ERR(phy_dev)) {
1463c25b23b8SRafał Miłecki 		bgmac_err(bgmac, "Failed to register fixed PHY device\n");
1464c25b23b8SRafał Miłecki 		return -ENODEV;
1465c25b23b8SRafał Miłecki 	}
1466c25b23b8SRafał Miłecki 
1467c25b23b8SRafał Miłecki 	err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link,
1468c25b23b8SRafał Miłecki 				 PHY_INTERFACE_MODE_MII);
1469c25b23b8SRafał Miłecki 	if (err) {
1470c25b23b8SRafał Miłecki 		bgmac_err(bgmac, "Connecting PHY failed\n");
1471c25b23b8SRafał Miłecki 		return err;
1472c25b23b8SRafał Miłecki 	}
1473c25b23b8SRafał Miłecki 
1474c25b23b8SRafał Miłecki 	bgmac->phy_dev = phy_dev;
1475c25b23b8SRafał Miłecki 
1476c25b23b8SRafał Miłecki 	return err;
1477c25b23b8SRafał Miłecki }
1478c25b23b8SRafał Miłecki 
147911e5e76eSRafał Miłecki static int bgmac_mii_register(struct bgmac *bgmac)
148011e5e76eSRafał Miłecki {
148111e5e76eSRafał Miłecki 	struct mii_bus *mii_bus;
14825824d2d1SRafał Miłecki 	struct phy_device *phy_dev;
14835824d2d1SRafał Miłecki 	char bus_id[MII_BUS_ID_SIZE + 3];
1484e7f4dc35SAndrew Lunn 	int err = 0;
148511e5e76eSRafał Miłecki 
1486*387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac))
1487c25b23b8SRafał Miłecki 		return bgmac_fixed_phy_register(bgmac);
1488c25b23b8SRafał Miłecki 
148911e5e76eSRafał Miłecki 	mii_bus = mdiobus_alloc();
149011e5e76eSRafał Miłecki 	if (!mii_bus)
149111e5e76eSRafał Miłecki 		return -ENOMEM;
149211e5e76eSRafał Miłecki 
149311e5e76eSRafał Miłecki 	mii_bus->name = "bgmac mii bus";
149411e5e76eSRafał Miłecki 	sprintf(mii_bus->id, "%s-%d-%d", "bgmac", bgmac->core->bus->num,
149511e5e76eSRafał Miłecki 		bgmac->core->core_unit);
149611e5e76eSRafał Miłecki 	mii_bus->priv = bgmac;
149711e5e76eSRafał Miłecki 	mii_bus->read = bgmac_mii_read;
149811e5e76eSRafał Miłecki 	mii_bus->write = bgmac_mii_write;
149911e5e76eSRafał Miłecki 	mii_bus->parent = &bgmac->core->dev;
150011e5e76eSRafał Miłecki 	mii_bus->phy_mask = ~(1 << bgmac->phyaddr);
150111e5e76eSRafał Miłecki 
150211e5e76eSRafał Miłecki 	err = mdiobus_register(mii_bus);
150311e5e76eSRafał Miłecki 	if (err) {
150411e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Registration of mii bus failed\n");
1505e7f4dc35SAndrew Lunn 		goto err_free_bus;
150611e5e76eSRafał Miłecki 	}
150711e5e76eSRafał Miłecki 
150811e5e76eSRafał Miłecki 	bgmac->mii_bus = mii_bus;
150911e5e76eSRafał Miłecki 
15105824d2d1SRafał Miłecki 	/* Connect to the PHY */
15115824d2d1SRafał Miłecki 	snprintf(bus_id, sizeof(bus_id), PHY_ID_FMT, mii_bus->id,
15125824d2d1SRafał Miłecki 		 bgmac->phyaddr);
15135824d2d1SRafał Miłecki 	phy_dev = phy_connect(bgmac->net_dev, bus_id, &bgmac_adjust_link,
15145824d2d1SRafał Miłecki 			      PHY_INTERFACE_MODE_MII);
15155824d2d1SRafał Miłecki 	if (IS_ERR(phy_dev)) {
15165824d2d1SRafał Miłecki 		bgmac_err(bgmac, "PHY connecton failed\n");
15175824d2d1SRafał Miłecki 		err = PTR_ERR(phy_dev);
15185824d2d1SRafał Miłecki 		goto err_unregister_bus;
15195824d2d1SRafał Miłecki 	}
15205824d2d1SRafał Miłecki 	bgmac->phy_dev = phy_dev;
15215824d2d1SRafał Miłecki 
152211e5e76eSRafał Miłecki 	return err;
152311e5e76eSRafał Miłecki 
15245824d2d1SRafał Miłecki err_unregister_bus:
15255824d2d1SRafał Miłecki 	mdiobus_unregister(mii_bus);
152611e5e76eSRafał Miłecki err_free_bus:
152711e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
152811e5e76eSRafał Miłecki 	return err;
152911e5e76eSRafał Miłecki }
153011e5e76eSRafał Miłecki 
153111e5e76eSRafał Miłecki static void bgmac_mii_unregister(struct bgmac *bgmac)
153211e5e76eSRafał Miłecki {
153311e5e76eSRafał Miłecki 	struct mii_bus *mii_bus = bgmac->mii_bus;
153411e5e76eSRafał Miłecki 
153511e5e76eSRafał Miłecki 	mdiobus_unregister(mii_bus);
153611e5e76eSRafał Miłecki 	mdiobus_free(mii_bus);
153711e5e76eSRafał Miłecki }
153811e5e76eSRafał Miłecki 
153911e5e76eSRafał Miłecki /**************************************************
1540dd4544f0SRafał Miłecki  * BCMA bus ops
1541dd4544f0SRafał Miłecki  **************************************************/
1542dd4544f0SRafał Miłecki 
1543dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */
1544dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core)
1545dd4544f0SRafał Miłecki {
1546dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1547dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1548dd4544f0SRafał Miłecki 	struct ssb_sprom *sprom = &core->bus->sprom;
1549538e4563SRafał Miłecki 	u8 *mac;
1550dd4544f0SRafał Miłecki 	int err;
1551dd4544f0SRafał Miłecki 
1552538e4563SRafał Miłecki 	switch (core->core_unit) {
1553538e4563SRafał Miłecki 	case 0:
1554538e4563SRafał Miłecki 		mac = sprom->et0mac;
1555538e4563SRafał Miłecki 		break;
1556538e4563SRafał Miłecki 	case 1:
1557538e4563SRafał Miłecki 		mac = sprom->et1mac;
1558538e4563SRafał Miłecki 		break;
1559538e4563SRafał Miłecki 	case 2:
1560538e4563SRafał Miłecki 		mac = sprom->et2mac;
1561538e4563SRafał Miłecki 		break;
1562538e4563SRafał Miłecki 	default:
1563dd4544f0SRafał Miłecki 		pr_err("Unsupported core_unit %d\n", core->core_unit);
1564dd4544f0SRafał Miłecki 		return -ENOTSUPP;
1565dd4544f0SRafał Miłecki 	}
1566dd4544f0SRafał Miłecki 
1567d166f218SRafał Miłecki 	if (!is_valid_ether_addr(mac)) {
1568d166f218SRafał Miłecki 		dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac);
1569d166f218SRafał Miłecki 		eth_random_addr(mac);
1570d166f218SRafał Miłecki 		dev_warn(&core->dev, "Using random MAC: %pM\n", mac);
1571d166f218SRafał Miłecki 	}
1572d166f218SRafał Miłecki 
1573dd4544f0SRafał Miłecki 	/* Allocation and references */
1574dd4544f0SRafał Miłecki 	net_dev = alloc_etherdev(sizeof(*bgmac));
1575dd4544f0SRafał Miłecki 	if (!net_dev)
1576dd4544f0SRafał Miłecki 		return -ENOMEM;
1577dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
1578dd4544f0SRafał Miłecki 	net_dev->irq = core->irq;
15797ad24ea4SWilfried Klaebe 	net_dev->ethtool_ops = &bgmac_ethtool_ops;
1580dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
1581dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
1582dd4544f0SRafał Miłecki 	bgmac->core = core;
1583dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, bgmac);
1584dd4544f0SRafał Miłecki 
1585dd4544f0SRafał Miłecki 	/* Defaults */
1586dd4544f0SRafał Miłecki 	memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN);
1587dd4544f0SRafał Miłecki 
1588dd4544f0SRafał Miłecki 	/* On BCM4706 we need common core to access PHY */
1589dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT &&
1590dd4544f0SRafał Miłecki 	    !core->bus->drv_gmac_cmn.core) {
1591dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n");
1592dd4544f0SRafał Miłecki 		err = -ENODEV;
1593dd4544f0SRafał Miłecki 		goto err_netdev_free;
1594dd4544f0SRafał Miłecki 	}
1595dd4544f0SRafał Miłecki 	bgmac->cmn = core->bus->drv_gmac_cmn.core;
1596dd4544f0SRafał Miłecki 
1597538e4563SRafał Miłecki 	switch (core->core_unit) {
1598538e4563SRafał Miłecki 	case 0:
1599538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et0phyaddr;
1600538e4563SRafał Miłecki 		break;
1601538e4563SRafał Miłecki 	case 1:
1602538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et1phyaddr;
1603538e4563SRafał Miłecki 		break;
1604538e4563SRafał Miłecki 	case 2:
1605538e4563SRafał Miłecki 		bgmac->phyaddr = sprom->et2phyaddr;
1606538e4563SRafał Miłecki 		break;
1607538e4563SRafał Miłecki 	}
1608dd4544f0SRafał Miłecki 	bgmac->phyaddr &= BGMAC_PHY_MASK;
1609dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_MASK) {
1610dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "No PHY found\n");
1611dd4544f0SRafał Miłecki 		err = -ENODEV;
1612dd4544f0SRafał Miłecki 		goto err_netdev_free;
1613dd4544f0SRafał Miłecki 	}
1614dd4544f0SRafał Miłecki 	bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr,
1615dd4544f0SRafał Miłecki 		   bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : "");
1616dd4544f0SRafał Miłecki 
1617dd4544f0SRafał Miłecki 	if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) {
1618dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PCI setup not implemented\n");
1619dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1620dd4544f0SRafał Miłecki 		goto err_netdev_free;
1621dd4544f0SRafał Miłecki 	}
1622dd4544f0SRafał Miłecki 
1623dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1624dd4544f0SRafał Miłecki 
1625622a521fSHauke Mehrtens 	/* For Northstar, we have to take all GMAC core out of reset */
1626*387b75f8SRafał Miłecki 	if (bgmac_is_bcm4707_family(bgmac)) {
1627622a521fSHauke Mehrtens 		struct bcma_device *ns_core;
1628622a521fSHauke Mehrtens 		int ns_gmac;
1629622a521fSHauke Mehrtens 
1630622a521fSHauke Mehrtens 		/* Northstar has 4 GMAC cores */
1631622a521fSHauke Mehrtens 		for (ns_gmac = 0; ns_gmac < 4; ns_gmac++) {
16320e595934SHauke Mehrtens 			/* As Northstar requirement, we have to reset all GMACs
1633622a521fSHauke Mehrtens 			 * before accessing one. bgmac_chip_reset() call
1634622a521fSHauke Mehrtens 			 * bcma_core_enable() for this core. Then the other
16350e595934SHauke Mehrtens 			 * three GMACs didn't reset.  We do it here.
1636622a521fSHauke Mehrtens 			 */
1637622a521fSHauke Mehrtens 			ns_core = bcma_find_core_unit(core->bus,
1638622a521fSHauke Mehrtens 						      BCMA_CORE_MAC_GBIT,
1639622a521fSHauke Mehrtens 						      ns_gmac);
1640622a521fSHauke Mehrtens 			if (ns_core && !bcma_core_is_enabled(ns_core))
1641622a521fSHauke Mehrtens 				bcma_core_enable(ns_core, 0);
1642622a521fSHauke Mehrtens 		}
1643622a521fSHauke Mehrtens 	}
1644622a521fSHauke Mehrtens 
1645dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1646dd4544f0SRafał Miłecki 	if (err) {
1647dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unable to alloc memory for DMA\n");
1648dd4544f0SRafał Miłecki 		goto err_netdev_free;
1649dd4544f0SRafał Miłecki 	}
1650dd4544f0SRafał Miłecki 
1651dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1652edb15d83SRalf Baechle 	if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0)
1653dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1654dd4544f0SRafał Miłecki 
1655dd4544f0SRafał Miłecki 	/* TODO: reset the external phy. Specs are needed */
1656dd4544f0SRafał Miłecki 	bgmac_phy_reset(bgmac);
1657dd4544f0SRafał Miłecki 
1658dd4544f0SRafał Miłecki 	bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo &
1659dd4544f0SRafał Miłecki 			       BGMAC_BFL_ENETROBO);
1660dd4544f0SRafał Miłecki 	if (bgmac->has_robosw)
1661dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for Roboswitch not implemented\n");
1662dd4544f0SRafał Miłecki 
1663dd4544f0SRafał Miłecki 	if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM)
1664dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n");
1665dd4544f0SRafał Miłecki 
16666216642fSHauke Mehrtens 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
16676216642fSHauke Mehrtens 
166811e5e76eSRafał Miłecki 	err = bgmac_mii_register(bgmac);
166911e5e76eSRafał Miłecki 	if (err) {
167011e5e76eSRafał Miłecki 		bgmac_err(bgmac, "Cannot register MDIO\n");
167111e5e76eSRafał Miłecki 		goto err_dma_free;
167211e5e76eSRafał Miłecki 	}
167311e5e76eSRafał Miłecki 
16749cde9450SFelix Fietkau 	net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM;
16759cde9450SFelix Fietkau 	net_dev->hw_features = net_dev->features;
16769cde9450SFelix Fietkau 	net_dev->vlan_features = net_dev->features;
16779cde9450SFelix Fietkau 
1678dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1679dd4544f0SRafał Miłecki 	if (err) {
1680dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Cannot register net device\n");
168111e5e76eSRafał Miłecki 		goto err_mii_unregister;
1682dd4544f0SRafał Miłecki 	}
1683dd4544f0SRafał Miłecki 
1684dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1685dd4544f0SRafał Miłecki 
1686dd4544f0SRafał Miłecki 	return 0;
1687dd4544f0SRafał Miłecki 
168811e5e76eSRafał Miłecki err_mii_unregister:
168911e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
1690dd4544f0SRafał Miłecki err_dma_free:
1691dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1692dd4544f0SRafał Miłecki 
1693dd4544f0SRafał Miłecki err_netdev_free:
1694dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1695dd4544f0SRafał Miłecki 	free_netdev(net_dev);
1696dd4544f0SRafał Miłecki 
1697dd4544f0SRafał Miłecki 	return err;
1698dd4544f0SRafał Miłecki }
1699dd4544f0SRafał Miłecki 
1700dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core)
1701dd4544f0SRafał Miłecki {
1702dd4544f0SRafał Miłecki 	struct bgmac *bgmac = bcma_get_drvdata(core);
1703dd4544f0SRafał Miłecki 
1704dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
170511e5e76eSRafał Miłecki 	bgmac_mii_unregister(bgmac);
17066216642fSHauke Mehrtens 	netif_napi_del(&bgmac->napi);
1707dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1708dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1709dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1710dd4544f0SRafał Miłecki }
1711dd4544f0SRafał Miłecki 
1712dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = {
1713dd4544f0SRafał Miłecki 	.name		= KBUILD_MODNAME,
1714dd4544f0SRafał Miłecki 	.id_table	= bgmac_bcma_tbl,
1715dd4544f0SRafał Miłecki 	.probe		= bgmac_probe,
1716dd4544f0SRafał Miłecki 	.remove		= bgmac_remove,
1717dd4544f0SRafał Miłecki };
1718dd4544f0SRafał Miłecki 
1719dd4544f0SRafał Miłecki static int __init bgmac_init(void)
1720dd4544f0SRafał Miłecki {
1721dd4544f0SRafał Miłecki 	int err;
1722dd4544f0SRafał Miłecki 
1723dd4544f0SRafał Miłecki 	err = bcma_driver_register(&bgmac_bcma_driver);
1724dd4544f0SRafał Miłecki 	if (err)
1725dd4544f0SRafał Miłecki 		return err;
1726dd4544f0SRafał Miłecki 	pr_info("Broadcom 47xx GBit MAC driver loaded\n");
1727dd4544f0SRafał Miłecki 
1728dd4544f0SRafał Miłecki 	return 0;
1729dd4544f0SRafał Miłecki }
1730dd4544f0SRafał Miłecki 
1731dd4544f0SRafał Miłecki static void __exit bgmac_exit(void)
1732dd4544f0SRafał Miłecki {
1733dd4544f0SRafał Miłecki 	bcma_driver_unregister(&bgmac_bcma_driver);
1734dd4544f0SRafał Miłecki }
1735dd4544f0SRafał Miłecki 
1736dd4544f0SRafał Miłecki module_init(bgmac_init)
1737dd4544f0SRafał Miłecki module_exit(bgmac_exit)
1738dd4544f0SRafał Miłecki 
1739dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1740dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1741