1dd4544f0SRafał Miłecki /* 2dd4544f0SRafał Miłecki * Driver for (BCM4706)? GBit MAC core on BCMA bus. 3dd4544f0SRafał Miłecki * 4dd4544f0SRafał Miłecki * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com> 5dd4544f0SRafał Miłecki * 6dd4544f0SRafał Miłecki * Licensed under the GNU/GPL. See COPYING for details. 7dd4544f0SRafał Miłecki */ 8dd4544f0SRafał Miłecki 9f6a95a24SJon Mason 10f6a95a24SJon Mason #define pr_fmt(fmt) KBUILD_MODNAME ": " fmt 11f6a95a24SJon Mason 12f6a95a24SJon Mason #include <linux/bcma/bcma.h> 13f6a95a24SJon Mason #include <linux/etherdevice.h> 14*282ccf6eSFlorian Westphal #include <linux/interrupt.h> 15f6a95a24SJon Mason #include <linux/bcm47xx_nvram.h> 1613bf7760SRussell King #include <linux/phy.h> 1713bf7760SRussell King #include <linux/phy_fixed.h> 18dd4544f0SRafał Miłecki #include "bgmac.h" 19dd4544f0SRafał Miłecki 20f6a95a24SJon Mason static bool bgmac_wait_value(struct bgmac *bgmac, u16 reg, u32 mask, 21dd4544f0SRafał Miłecki u32 value, int timeout) 22dd4544f0SRafał Miłecki { 23dd4544f0SRafał Miłecki u32 val; 24dd4544f0SRafał Miłecki int i; 25dd4544f0SRafał Miłecki 26dd4544f0SRafał Miłecki for (i = 0; i < timeout / 10; i++) { 27f6a95a24SJon Mason val = bgmac_read(bgmac, reg); 28dd4544f0SRafał Miłecki if ((val & mask) == value) 29dd4544f0SRafał Miłecki return true; 30dd4544f0SRafał Miłecki udelay(10); 31dd4544f0SRafał Miłecki } 32f6a95a24SJon Mason dev_err(bgmac->dev, "Timeout waiting for reg 0x%X\n", reg); 33dd4544f0SRafał Miłecki return false; 34dd4544f0SRafał Miłecki } 35dd4544f0SRafał Miłecki 36dd4544f0SRafał Miłecki /************************************************** 37dd4544f0SRafał Miłecki * DMA 38dd4544f0SRafał Miłecki **************************************************/ 39dd4544f0SRafał Miłecki 40dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 41dd4544f0SRafał Miłecki { 42dd4544f0SRafał Miłecki u32 val; 43dd4544f0SRafał Miłecki int i; 44dd4544f0SRafał Miłecki 45dd4544f0SRafał Miłecki if (!ring->mmio_base) 46dd4544f0SRafał Miłecki return; 47dd4544f0SRafał Miłecki 48dd4544f0SRafał Miłecki /* Suspend DMA TX ring first. 49dd4544f0SRafał Miłecki * bgmac_wait_value doesn't support waiting for any of few values, so 50dd4544f0SRafał Miłecki * implement whole loop here. 51dd4544f0SRafał Miłecki */ 52dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 53dd4544f0SRafał Miłecki BGMAC_DMA_TX_SUSPEND); 54dd4544f0SRafał Miłecki for (i = 0; i < 10000 / 10; i++) { 55dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 56dd4544f0SRafał Miłecki val &= BGMAC_DMA_TX_STAT; 57dd4544f0SRafał Miłecki if (val == BGMAC_DMA_TX_STAT_DISABLED || 58dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_IDLEWAIT || 59dd4544f0SRafał Miłecki val == BGMAC_DMA_TX_STAT_STOPPED) { 60dd4544f0SRafał Miłecki i = 0; 61dd4544f0SRafał Miłecki break; 62dd4544f0SRafał Miłecki } 63dd4544f0SRafał Miłecki udelay(10); 64dd4544f0SRafał Miłecki } 65dd4544f0SRafał Miłecki if (i) 66d00a8281SJon Mason dev_err(bgmac->dev, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n", 67dd4544f0SRafał Miłecki ring->mmio_base, val); 68dd4544f0SRafał Miłecki 69dd4544f0SRafał Miłecki /* Remove SUSPEND bit */ 70dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0); 71f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 72dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_TX_STATUS, 73dd4544f0SRafał Miłecki BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED, 74dd4544f0SRafał Miłecki 10000)) { 75d00a8281SJon Mason dev_warn(bgmac->dev, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n", 76dd4544f0SRafał Miłecki ring->mmio_base); 77dd4544f0SRafał Miłecki udelay(300); 78dd4544f0SRafał Miłecki val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 79dd4544f0SRafał Miłecki if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED) 80d00a8281SJon Mason dev_err(bgmac->dev, "Reset of DMA TX ring 0x%X failed\n", 81dd4544f0SRafał Miłecki ring->mmio_base); 82dd4544f0SRafał Miłecki } 83dd4544f0SRafał Miłecki } 84dd4544f0SRafał Miłecki 85dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac, 86dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 87dd4544f0SRafał Miłecki { 88dd4544f0SRafał Miłecki u32 ctl; 89dd4544f0SRafał Miłecki 90dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL); 91db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_TX_MASK_SETUP) { 9256ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_BL_MASK; 9356ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_BL_128 << BGMAC_DMA_TX_BL_SHIFT; 9456ceecdeSHauke Mehrtens 9556ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_MR_MASK; 9656ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_MR_2 << BGMAC_DMA_TX_MR_SHIFT; 9756ceecdeSHauke Mehrtens 9856ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PC_MASK; 9956ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PC_16 << BGMAC_DMA_TX_PC_SHIFT; 10056ceecdeSHauke Mehrtens 10156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_TX_PT_MASK; 10256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_TX_PT_8 << BGMAC_DMA_TX_PT_SHIFT; 10356ceecdeSHauke Mehrtens } 104dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_ENABLE; 105dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_TX_PARITY_DISABLE; 106dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl); 107dd4544f0SRafał Miłecki } 108dd4544f0SRafał Miłecki 1099cde9450SFelix Fietkau static void 1109cde9450SFelix Fietkau bgmac_dma_tx_add_buf(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 1119cde9450SFelix Fietkau int i, int len, u32 ctl0) 1129cde9450SFelix Fietkau { 1139cde9450SFelix Fietkau struct bgmac_slot_info *slot; 1149cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc; 1159cde9450SFelix Fietkau u32 ctl1; 1169cde9450SFelix Fietkau 11729ba877eSFelix Fietkau if (i == BGMAC_TX_RING_SLOTS - 1) 1189cde9450SFelix Fietkau ctl0 |= BGMAC_DESC_CTL0_EOT; 1199cde9450SFelix Fietkau 1209cde9450SFelix Fietkau ctl1 = len & BGMAC_DESC_CTL1_LEN; 1219cde9450SFelix Fietkau 1229cde9450SFelix Fietkau slot = &ring->slots[i]; 1239cde9450SFelix Fietkau dma_desc = &ring->cpu_base[i]; 1249cde9450SFelix Fietkau dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr)); 1259cde9450SFelix Fietkau dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr)); 1269cde9450SFelix Fietkau dma_desc->ctl0 = cpu_to_le32(ctl0); 1279cde9450SFelix Fietkau dma_desc->ctl1 = cpu_to_le32(ctl1); 1289cde9450SFelix Fietkau } 1299cde9450SFelix Fietkau 130dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac, 131dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 132dd4544f0SRafał Miłecki struct sk_buff *skb) 133dd4544f0SRafał Miłecki { 134a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 135dd4544f0SRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 136b38c83ddSFelix Fietkau int index = ring->end % BGMAC_TX_RING_SLOTS; 137b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 1389cde9450SFelix Fietkau int nr_frags; 1399cde9450SFelix Fietkau u32 flags; 1409cde9450SFelix Fietkau int i; 141dd4544f0SRafał Miłecki 142dd4544f0SRafał Miłecki if (skb->len > BGMAC_DESC_CTL1_LEN) { 143d00a8281SJon Mason netdev_err(bgmac->net_dev, "Too long skb (%d)\n", skb->len); 1449cde9450SFelix Fietkau goto err_drop; 145dd4544f0SRafał Miłecki } 146dd4544f0SRafał Miłecki 1479cde9450SFelix Fietkau if (skb->ip_summed == CHECKSUM_PARTIAL) 1489cde9450SFelix Fietkau skb_checksum_help(skb); 1499cde9450SFelix Fietkau 1509cde9450SFelix Fietkau nr_frags = skb_shinfo(skb)->nr_frags; 1519cde9450SFelix Fietkau 152b38c83ddSFelix Fietkau /* ring->end - ring->start will return the number of valid slots, 153b38c83ddSFelix Fietkau * even when ring->end overflows 154b38c83ddSFelix Fietkau */ 155b38c83ddSFelix Fietkau if (ring->end - ring->start + nr_frags + 1 >= BGMAC_TX_RING_SLOTS) { 156d00a8281SJon Mason netdev_err(bgmac->net_dev, "TX ring is full, queue should be stopped!\n"); 157dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 158dd4544f0SRafał Miłecki return NETDEV_TX_BUSY; 159dd4544f0SRafał Miłecki } 160dd4544f0SRafał Miłecki 1619cde9450SFelix Fietkau slot->dma_addr = dma_map_single(dma_dev, skb->data, skb_headlen(skb), 162dd4544f0SRafał Miłecki DMA_TO_DEVICE); 1639cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1649cde9450SFelix Fietkau goto err_dma_head; 1659cde9450SFelix Fietkau 1669cde9450SFelix Fietkau flags = BGMAC_DESC_CTL0_SOF; 1679cde9450SFelix Fietkau if (!nr_frags) 1689cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1699cde9450SFelix Fietkau 1709cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, skb_headlen(skb), flags); 1719cde9450SFelix Fietkau flags = 0; 1729cde9450SFelix Fietkau 1739cde9450SFelix Fietkau for (i = 0; i < nr_frags; i++) { 1749cde9450SFelix Fietkau struct skb_frag_struct *frag = &skb_shinfo(skb)->frags[i]; 1759cde9450SFelix Fietkau int len = skb_frag_size(frag); 1769cde9450SFelix Fietkau 1779cde9450SFelix Fietkau index = (index + 1) % BGMAC_TX_RING_SLOTS; 1789cde9450SFelix Fietkau slot = &ring->slots[index]; 1799cde9450SFelix Fietkau slot->dma_addr = skb_frag_dma_map(dma_dev, frag, 0, 1809cde9450SFelix Fietkau len, DMA_TO_DEVICE); 1819cde9450SFelix Fietkau if (unlikely(dma_mapping_error(dma_dev, slot->dma_addr))) 1829cde9450SFelix Fietkau goto err_dma; 1839cde9450SFelix Fietkau 1849cde9450SFelix Fietkau if (i == nr_frags - 1) 1859cde9450SFelix Fietkau flags |= BGMAC_DESC_CTL0_EOF | BGMAC_DESC_CTL0_IOC; 1869cde9450SFelix Fietkau 1879cde9450SFelix Fietkau bgmac_dma_tx_add_buf(bgmac, ring, index, len, flags); 188dd4544f0SRafał Miłecki } 189dd4544f0SRafał Miłecki 1909cde9450SFelix Fietkau slot->skb = skb; 191b38c83ddSFelix Fietkau ring->end += nr_frags + 1; 19249a467b4SHauke Mehrtens netdev_sent_queue(net_dev, skb->len); 19349a467b4SHauke Mehrtens 194dd4544f0SRafał Miłecki wmb(); 195dd4544f0SRafał Miłecki 196dd4544f0SRafał Miłecki /* Increase ring->end to point empty slot. We tell hardware the first 197dd4544f0SRafał Miłecki * slot it should *not* read. 198dd4544f0SRafał Miłecki */ 199dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX, 2009900303eSRafał Miłecki ring->index_base + 201b38c83ddSFelix Fietkau (ring->end % BGMAC_TX_RING_SLOTS) * 202b38c83ddSFelix Fietkau sizeof(struct bgmac_dma_desc)); 203dd4544f0SRafał Miłecki 204b38c83ddSFelix Fietkau if (ring->end - ring->start >= BGMAC_TX_RING_SLOTS - 8) 205dd4544f0SRafał Miłecki netif_stop_queue(net_dev); 206dd4544f0SRafał Miłecki 207dd4544f0SRafał Miłecki return NETDEV_TX_OK; 208dd4544f0SRafał Miłecki 2099cde9450SFelix Fietkau err_dma: 2109cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, skb_headlen(skb), 2119cde9450SFelix Fietkau DMA_TO_DEVICE); 2129cde9450SFelix Fietkau 213e86663c4SFlorian Fainelli while (i-- > 0) { 2149cde9450SFelix Fietkau int index = (ring->end + i) % BGMAC_TX_RING_SLOTS; 2159cde9450SFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[index]; 2169cde9450SFelix Fietkau u32 ctl1 = le32_to_cpu(ring->cpu_base[index].ctl1); 2179cde9450SFelix Fietkau int len = ctl1 & BGMAC_DESC_CTL1_LEN; 2189cde9450SFelix Fietkau 2199cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, DMA_TO_DEVICE); 2209cde9450SFelix Fietkau } 2219cde9450SFelix Fietkau 2229cde9450SFelix Fietkau err_dma_head: 223d00a8281SJon Mason netdev_err(bgmac->net_dev, "Mapping error of skb on ring 0x%X\n", 2249cde9450SFelix Fietkau ring->mmio_base); 2259cde9450SFelix Fietkau 2269cde9450SFelix Fietkau err_drop: 227dd4544f0SRafał Miłecki dev_kfree_skb(skb); 2286d490f62SFlorian Fainelli net_dev->stats.tx_dropped++; 2296d490f62SFlorian Fainelli net_dev->stats.tx_errors++; 230dd4544f0SRafał Miłecki return NETDEV_TX_OK; 231dd4544f0SRafał Miłecki } 232dd4544f0SRafał Miłecki 233dd4544f0SRafał Miłecki /* Free transmitted packets */ 234dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 235dd4544f0SRafał Miłecki { 236a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 237dd4544f0SRafał Miłecki int empty_slot; 238dd4544f0SRafał Miłecki bool freed = false; 23949a467b4SHauke Mehrtens unsigned bytes_compl = 0, pkts_compl = 0; 240dd4544f0SRafał Miłecki 241dd4544f0SRafał Miłecki /* The last slot that hardware didn't consume yet */ 242dd4544f0SRafał Miłecki empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS); 243dd4544f0SRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 2449900303eSRafał Miłecki empty_slot -= ring->index_base; 2459900303eSRafał Miłecki empty_slot &= BGMAC_DMA_TX_STATDPTR; 246dd4544f0SRafał Miłecki empty_slot /= sizeof(struct bgmac_dma_desc); 247dd4544f0SRafał Miłecki 248b38c83ddSFelix Fietkau while (ring->start != ring->end) { 249b38c83ddSFelix Fietkau int slot_idx = ring->start % BGMAC_TX_RING_SLOTS; 250b38c83ddSFelix Fietkau struct bgmac_slot_info *slot = &ring->slots[slot_idx]; 251d2b13233SFlorian Fainelli u32 ctl0, ctl1; 252b38c83ddSFelix Fietkau int len; 2539cde9450SFelix Fietkau 254b38c83ddSFelix Fietkau if (slot_idx == empty_slot) 255b38c83ddSFelix Fietkau break; 2569cde9450SFelix Fietkau 257d2b13233SFlorian Fainelli ctl0 = le32_to_cpu(ring->cpu_base[slot_idx].ctl0); 258b38c83ddSFelix Fietkau ctl1 = le32_to_cpu(ring->cpu_base[slot_idx].ctl1); 259b38c83ddSFelix Fietkau len = ctl1 & BGMAC_DESC_CTL1_LEN; 260d2b13233SFlorian Fainelli if (ctl0 & BGMAC_DESC_CTL0_SOF) 2619cde9450SFelix Fietkau /* Unmap no longer used buffer */ 2629cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, len, 2639cde9450SFelix Fietkau DMA_TO_DEVICE); 2649cde9450SFelix Fietkau else 2659cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, len, 2669cde9450SFelix Fietkau DMA_TO_DEVICE); 267dd4544f0SRafał Miłecki 268dd4544f0SRafał Miłecki if (slot->skb) { 2696d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_bytes += slot->skb->len; 2706d490f62SFlorian Fainelli bgmac->net_dev->stats.tx_packets++; 27149a467b4SHauke Mehrtens bytes_compl += slot->skb->len; 27249a467b4SHauke Mehrtens pkts_compl++; 27349a467b4SHauke Mehrtens 274dd4544f0SRafał Miłecki /* Free memory! :) */ 275dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 276dd4544f0SRafał Miłecki slot->skb = NULL; 277dd4544f0SRafał Miłecki } 278dd4544f0SRafał Miłecki 2799cde9450SFelix Fietkau slot->dma_addr = 0; 280b38c83ddSFelix Fietkau ring->start++; 281dd4544f0SRafał Miłecki freed = true; 282dd4544f0SRafał Miłecki } 283dd4544f0SRafał Miłecki 2849cde9450SFelix Fietkau if (!pkts_compl) 2859cde9450SFelix Fietkau return; 2869cde9450SFelix Fietkau 28749a467b4SHauke Mehrtens netdev_completed_queue(bgmac->net_dev, pkts_compl, bytes_compl); 28849a467b4SHauke Mehrtens 2899cde9450SFelix Fietkau if (netif_queue_stopped(bgmac->net_dev)) 290dd4544f0SRafał Miłecki netif_wake_queue(bgmac->net_dev); 291dd4544f0SRafał Miłecki } 292dd4544f0SRafał Miłecki 293dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring) 294dd4544f0SRafał Miłecki { 295dd4544f0SRafał Miłecki if (!ring->mmio_base) 296dd4544f0SRafał Miłecki return; 297dd4544f0SRafał Miłecki 298dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0); 299f6a95a24SJon Mason if (!bgmac_wait_value(bgmac, 300dd4544f0SRafał Miłecki ring->mmio_base + BGMAC_DMA_RX_STATUS, 301dd4544f0SRafał Miłecki BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED, 302dd4544f0SRafał Miłecki 10000)) 303d00a8281SJon Mason dev_err(bgmac->dev, "Reset of ring 0x%X RX failed\n", 304dd4544f0SRafał Miłecki ring->mmio_base); 305dd4544f0SRafał Miłecki } 306dd4544f0SRafał Miłecki 307dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac, 308dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 309dd4544f0SRafał Miłecki { 310dd4544f0SRafał Miłecki u32 ctl; 311dd4544f0SRafał Miłecki 312dd4544f0SRafał Miłecki ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL); 313fcdefccaSAndy Gospodarek 314fcdefccaSAndy Gospodarek /* preserve ONLY bits 16-17 from current hardware value */ 315fcdefccaSAndy Gospodarek ctl &= BGMAC_DMA_RX_ADDREXT_MASK; 316fcdefccaSAndy Gospodarek 317db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_RX_MASK_SETUP) { 31856ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_BL_MASK; 31956ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_BL_128 << BGMAC_DMA_RX_BL_SHIFT; 32056ceecdeSHauke Mehrtens 32156ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PC_MASK; 32256ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PC_8 << BGMAC_DMA_RX_PC_SHIFT; 32356ceecdeSHauke Mehrtens 32456ceecdeSHauke Mehrtens ctl &= ~BGMAC_DMA_RX_PT_MASK; 32556ceecdeSHauke Mehrtens ctl |= BGMAC_DMA_RX_PT_1 << BGMAC_DMA_RX_PT_SHIFT; 32656ceecdeSHauke Mehrtens } 327dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_ENABLE; 328dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_PARITY_DISABLE; 329dd4544f0SRafał Miłecki ctl |= BGMAC_DMA_RX_OVERFLOW_CONT; 330dd4544f0SRafał Miłecki ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT; 331dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl); 332dd4544f0SRafał Miłecki } 333dd4544f0SRafał Miłecki 334dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac, 335dd4544f0SRafał Miłecki struct bgmac_slot_info *slot) 336dd4544f0SRafał Miłecki { 337a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 338b757a62eSNathan Hintz dma_addr_t dma_addr; 339dd4544f0SRafał Miłecki struct bgmac_rx_header *rx; 34045c9b3c0SFelix Fietkau void *buf; 341dd4544f0SRafał Miłecki 342dd4544f0SRafał Miłecki /* Alloc skb */ 34345c9b3c0SFelix Fietkau buf = netdev_alloc_frag(BGMAC_RX_ALLOC_SIZE); 34445c9b3c0SFelix Fietkau if (!buf) 345dd4544f0SRafał Miłecki return -ENOMEM; 346dd4544f0SRafał Miłecki 347dd4544f0SRafał Miłecki /* Poison - if everything goes fine, hardware will overwrite it */ 3484b62dce4SFelix Fietkau rx = buf + BGMAC_RX_BUF_OFFSET; 349dd4544f0SRafał Miłecki rx->len = cpu_to_le16(0xdead); 350dd4544f0SRafał Miłecki rx->flags = cpu_to_le16(0xbeef); 351dd4544f0SRafał Miłecki 352dd4544f0SRafał Miłecki /* Map skb for the DMA */ 3534b62dce4SFelix Fietkau dma_addr = dma_map_single(dma_dev, buf + BGMAC_RX_BUF_OFFSET, 3544b62dce4SFelix Fietkau BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 355b757a62eSNathan Hintz if (dma_mapping_error(dma_dev, dma_addr)) { 356d00a8281SJon Mason netdev_err(bgmac->net_dev, "DMA mapping error\n"); 35745c9b3c0SFelix Fietkau put_page(virt_to_head_page(buf)); 358dd4544f0SRafał Miłecki return -ENOMEM; 359dd4544f0SRafał Miłecki } 360b757a62eSNathan Hintz 361b757a62eSNathan Hintz /* Update the slot */ 36245c9b3c0SFelix Fietkau slot->buf = buf; 363b757a62eSNathan Hintz slot->dma_addr = dma_addr; 364b757a62eSNathan Hintz 365dd4544f0SRafał Miłecki return 0; 366dd4544f0SRafał Miłecki } 367dd4544f0SRafał Miłecki 3684668ae1fSFelix Fietkau static void bgmac_dma_rx_update_index(struct bgmac *bgmac, 3694668ae1fSFelix Fietkau struct bgmac_dma_ring *ring) 3704668ae1fSFelix Fietkau { 3714668ae1fSFelix Fietkau dma_wmb(); 3724668ae1fSFelix Fietkau 3734668ae1fSFelix Fietkau bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX, 3744668ae1fSFelix Fietkau ring->index_base + 3754668ae1fSFelix Fietkau ring->end * sizeof(struct bgmac_dma_desc)); 3764668ae1fSFelix Fietkau } 3774668ae1fSFelix Fietkau 378d549c76bSRafał Miłecki static void bgmac_dma_rx_setup_desc(struct bgmac *bgmac, 379d549c76bSRafał Miłecki struct bgmac_dma_ring *ring, int desc_idx) 380d549c76bSRafał Miłecki { 381d549c76bSRafał Miłecki struct bgmac_dma_desc *dma_desc = ring->cpu_base + desc_idx; 382d549c76bSRafał Miłecki u32 ctl0 = 0, ctl1 = 0; 383d549c76bSRafał Miłecki 38429ba877eSFelix Fietkau if (desc_idx == BGMAC_RX_RING_SLOTS - 1) 385d549c76bSRafał Miłecki ctl0 |= BGMAC_DESC_CTL0_EOT; 386d549c76bSRafał Miłecki ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN; 387d549c76bSRafał Miłecki /* Is there any BGMAC device that requires extension? */ 388d549c76bSRafał Miłecki /* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) & 389d549c76bSRafał Miłecki * B43_DMA64_DCTL1_ADDREXT_MASK; 390d549c76bSRafał Miłecki */ 391d549c76bSRafał Miłecki 392d549c76bSRafał Miłecki dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[desc_idx].dma_addr)); 393d549c76bSRafał Miłecki dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[desc_idx].dma_addr)); 394d549c76bSRafał Miłecki dma_desc->ctl0 = cpu_to_le32(ctl0); 395d549c76bSRafał Miłecki dma_desc->ctl1 = cpu_to_le32(ctl1); 3964668ae1fSFelix Fietkau 3974668ae1fSFelix Fietkau ring->end = desc_idx; 398d549c76bSRafał Miłecki } 399d549c76bSRafał Miłecki 40056faacd0SFelix Fietkau static void bgmac_dma_rx_poison_buf(struct device *dma_dev, 40156faacd0SFelix Fietkau struct bgmac_slot_info *slot) 40256faacd0SFelix Fietkau { 40356faacd0SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 40456faacd0SFelix Fietkau 40556faacd0SFelix Fietkau dma_sync_single_for_cpu(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 40656faacd0SFelix Fietkau DMA_FROM_DEVICE); 40756faacd0SFelix Fietkau rx->len = cpu_to_le16(0xdead); 40856faacd0SFelix Fietkau rx->flags = cpu_to_le16(0xbeef); 40956faacd0SFelix Fietkau dma_sync_single_for_device(dma_dev, slot->dma_addr, BGMAC_RX_BUF_SIZE, 41056faacd0SFelix Fietkau DMA_FROM_DEVICE); 41156faacd0SFelix Fietkau } 41256faacd0SFelix Fietkau 413dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring, 414dd4544f0SRafał Miłecki int weight) 415dd4544f0SRafał Miłecki { 416dd4544f0SRafał Miłecki u32 end_slot; 417dd4544f0SRafał Miłecki int handled = 0; 418dd4544f0SRafał Miłecki 419dd4544f0SRafał Miłecki end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS); 420dd4544f0SRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 4219900303eSRafał Miłecki end_slot -= ring->index_base; 4229900303eSRafał Miłecki end_slot &= BGMAC_DMA_RX_STATDPTR; 423dd4544f0SRafał Miłecki end_slot /= sizeof(struct bgmac_dma_desc); 424dd4544f0SRafał Miłecki 4254668ae1fSFelix Fietkau while (ring->start != end_slot) { 426a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 427dd4544f0SRafał Miłecki struct bgmac_slot_info *slot = &ring->slots[ring->start]; 4284b62dce4SFelix Fietkau struct bgmac_rx_header *rx = slot->buf + BGMAC_RX_BUF_OFFSET; 42945c9b3c0SFelix Fietkau struct sk_buff *skb; 43045c9b3c0SFelix Fietkau void *buf = slot->buf; 43156faacd0SFelix Fietkau dma_addr_t dma_addr = slot->dma_addr; 432dd4544f0SRafał Miłecki u16 len, flags; 433dd4544f0SRafał Miłecki 43456faacd0SFelix Fietkau do { 43556faacd0SFelix Fietkau /* Prepare new skb as replacement */ 43656faacd0SFelix Fietkau if (bgmac_dma_rx_skb_for_slot(bgmac, slot)) { 43756faacd0SFelix Fietkau bgmac_dma_rx_poison_buf(dma_dev, slot); 43856faacd0SFelix Fietkau break; 43956faacd0SFelix Fietkau } 44056faacd0SFelix Fietkau 441dd4544f0SRafał Miłecki /* Unmap buffer to make it accessible to the CPU */ 44256faacd0SFelix Fietkau dma_unmap_single(dma_dev, dma_addr, 443dd4544f0SRafał Miłecki BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE); 444dd4544f0SRafał Miłecki 445dd4544f0SRafał Miłecki /* Get info from the header */ 446dd4544f0SRafał Miłecki len = le16_to_cpu(rx->len); 447dd4544f0SRafał Miłecki flags = le16_to_cpu(rx->flags); 448dd4544f0SRafał Miłecki 449dd4544f0SRafał Miłecki /* Check for poison and drop or pass the packet */ 450dd4544f0SRafał Miłecki if (len == 0xdead && flags == 0xbeef) { 451d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found poisoned packet at slot %d, DMA issue!\n", 452dd4544f0SRafał Miłecki ring->start); 45356faacd0SFelix Fietkau put_page(virt_to_head_page(buf)); 4546d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 45592b9ccd3SRafał Miłecki break; 45692b9ccd3SRafał Miłecki } 45792b9ccd3SRafał Miłecki 4586a6c7084SFelix Fietkau if (len > BGMAC_RX_ALLOC_SIZE) { 459d00a8281SJon Mason netdev_err(bgmac->net_dev, "Found oversized packet at slot %d, DMA issue!\n", 4606a6c7084SFelix Fietkau ring->start); 4616a6c7084SFelix Fietkau put_page(virt_to_head_page(buf)); 4626d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_length_errors++; 4636d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 4646a6c7084SFelix Fietkau break; 4656a6c7084SFelix Fietkau } 4666a6c7084SFelix Fietkau 46702e71127SHauke Mehrtens /* Omit CRC. */ 46802e71127SHauke Mehrtens len -= ETH_FCS_LEN; 46902e71127SHauke Mehrtens 47045c9b3c0SFelix Fietkau skb = build_skb(buf, BGMAC_RX_ALLOC_SIZE); 471750afbf8SDavid S. Miller if (unlikely(!skb)) { 472d00a8281SJon Mason netdev_err(bgmac->net_dev, "build_skb failed\n"); 473f1640c3dSwangweidong put_page(virt_to_head_page(buf)); 4746d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_errors++; 475f1640c3dSwangweidong break; 476f1640c3dSwangweidong } 4774b62dce4SFelix Fietkau skb_put(skb, BGMAC_RX_FRAME_OFFSET + 4784b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET + len); 4794b62dce4SFelix Fietkau skb_pull(skb, BGMAC_RX_FRAME_OFFSET + 4804b62dce4SFelix Fietkau BGMAC_RX_BUF_OFFSET); 48192b9ccd3SRafał Miłecki 48292b9ccd3SRafał Miłecki skb_checksum_none_assert(skb); 48392b9ccd3SRafał Miłecki skb->protocol = eth_type_trans(skb, bgmac->net_dev); 4846d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_bytes += len; 4856d490f62SFlorian Fainelli bgmac->net_dev->stats.rx_packets++; 48645c9b3c0SFelix Fietkau napi_gro_receive(&bgmac->napi, skb); 48792b9ccd3SRafał Miłecki handled++; 48892b9ccd3SRafał Miłecki } while (0); 48992b9ccd3SRafał Miłecki 49056faacd0SFelix Fietkau bgmac_dma_rx_setup_desc(bgmac, ring, ring->start); 49156faacd0SFelix Fietkau 492dd4544f0SRafał Miłecki if (++ring->start >= BGMAC_RX_RING_SLOTS) 493dd4544f0SRafał Miłecki ring->start = 0; 494dd4544f0SRafał Miłecki 495dd4544f0SRafał Miłecki if (handled >= weight) /* Should never be greater */ 496dd4544f0SRafał Miłecki break; 497dd4544f0SRafał Miłecki } 498dd4544f0SRafał Miłecki 4994668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 5004668ae1fSFelix Fietkau 501dd4544f0SRafał Miłecki return handled; 502dd4544f0SRafał Miłecki } 503dd4544f0SRafał Miłecki 504dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */ 505dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac, 506dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring, 507dd4544f0SRafał Miłecki enum bgmac_dma_ring_type ring_type) 508dd4544f0SRafał Miłecki { 509dd4544f0SRafał Miłecki switch (ring_type) { 510dd4544f0SRafał Miłecki case BGMAC_DMA_RING_TX: 511dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 512dd4544f0SRafał Miłecki 0xff0); 513dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO)) 514dd4544f0SRafał Miłecki return true; 515dd4544f0SRafał Miłecki break; 516dd4544f0SRafał Miłecki case BGMAC_DMA_RING_RX: 517dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 518dd4544f0SRafał Miłecki 0xff0); 519dd4544f0SRafał Miłecki if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO)) 520dd4544f0SRafał Miłecki return true; 521dd4544f0SRafał Miłecki break; 522dd4544f0SRafał Miłecki } 523dd4544f0SRafał Miłecki return false; 524dd4544f0SRafał Miłecki } 525dd4544f0SRafał Miłecki 52645c9b3c0SFelix Fietkau static void bgmac_dma_tx_ring_free(struct bgmac *bgmac, 527dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring) 528dd4544f0SRafał Miłecki { 529a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 5309cde9450SFelix Fietkau struct bgmac_dma_desc *dma_desc = ring->cpu_base; 531dd4544f0SRafał Miłecki struct bgmac_slot_info *slot; 532dd4544f0SRafał Miłecki int i; 533dd4544f0SRafał Miłecki 53429ba877eSFelix Fietkau for (i = 0; i < BGMAC_TX_RING_SLOTS; i++) { 5359cde9450SFelix Fietkau int len = dma_desc[i].ctl1 & BGMAC_DESC_CTL1_LEN; 5369cde9450SFelix Fietkau 537dd4544f0SRafał Miłecki slot = &ring->slots[i]; 538dd4544f0SRafał Miłecki dev_kfree_skb(slot->skb); 5399cde9450SFelix Fietkau 5409cde9450SFelix Fietkau if (!slot->dma_addr) 5419cde9450SFelix Fietkau continue; 5429cde9450SFelix Fietkau 5439cde9450SFelix Fietkau if (slot->skb) 5449cde9450SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 5459cde9450SFelix Fietkau len, DMA_TO_DEVICE); 5469cde9450SFelix Fietkau else 5479cde9450SFelix Fietkau dma_unmap_page(dma_dev, slot->dma_addr, 5489cde9450SFelix Fietkau len, DMA_TO_DEVICE); 549dd4544f0SRafał Miłecki } 55045c9b3c0SFelix Fietkau } 551dd4544f0SRafał Miłecki 55245c9b3c0SFelix Fietkau static void bgmac_dma_rx_ring_free(struct bgmac *bgmac, 55345c9b3c0SFelix Fietkau struct bgmac_dma_ring *ring) 55445c9b3c0SFelix Fietkau { 555a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 55645c9b3c0SFelix Fietkau struct bgmac_slot_info *slot; 55745c9b3c0SFelix Fietkau int i; 55845c9b3c0SFelix Fietkau 55929ba877eSFelix Fietkau for (i = 0; i < BGMAC_RX_RING_SLOTS; i++) { 56045c9b3c0SFelix Fietkau slot = &ring->slots[i]; 56156faacd0SFelix Fietkau if (!slot->dma_addr) 56245c9b3c0SFelix Fietkau continue; 56345c9b3c0SFelix Fietkau 56445c9b3c0SFelix Fietkau dma_unmap_single(dma_dev, slot->dma_addr, 56545c9b3c0SFelix Fietkau BGMAC_RX_BUF_SIZE, 56645c9b3c0SFelix Fietkau DMA_FROM_DEVICE); 56745c9b3c0SFelix Fietkau put_page(virt_to_head_page(slot->buf)); 56856faacd0SFelix Fietkau slot->dma_addr = 0; 56945c9b3c0SFelix Fietkau } 57045c9b3c0SFelix Fietkau } 57145c9b3c0SFelix Fietkau 57245c9b3c0SFelix Fietkau static void bgmac_dma_ring_desc_free(struct bgmac *bgmac, 57329ba877eSFelix Fietkau struct bgmac_dma_ring *ring, 57429ba877eSFelix Fietkau int num_slots) 57545c9b3c0SFelix Fietkau { 576a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 57745c9b3c0SFelix Fietkau int size; 57845c9b3c0SFelix Fietkau 57945c9b3c0SFelix Fietkau if (!ring->cpu_base) 58045c9b3c0SFelix Fietkau return; 58145c9b3c0SFelix Fietkau 582dd4544f0SRafał Miłecki /* Free ring of descriptors */ 58329ba877eSFelix Fietkau size = num_slots * sizeof(struct bgmac_dma_desc); 584dd4544f0SRafał Miłecki dma_free_coherent(dma_dev, size, ring->cpu_base, 585dd4544f0SRafał Miłecki ring->dma_base); 586dd4544f0SRafał Miłecki } 587dd4544f0SRafał Miłecki 58874b6f291SFelix Fietkau static void bgmac_dma_cleanup(struct bgmac *bgmac) 58974b6f291SFelix Fietkau { 59074b6f291SFelix Fietkau int i; 59174b6f291SFelix Fietkau 59274b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 59374b6f291SFelix Fietkau bgmac_dma_tx_ring_free(bgmac, &bgmac->tx_ring[i]); 59474b6f291SFelix Fietkau 59574b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 59674b6f291SFelix Fietkau bgmac_dma_rx_ring_free(bgmac, &bgmac->rx_ring[i]); 59774b6f291SFelix Fietkau } 59874b6f291SFelix Fietkau 599dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac) 600dd4544f0SRafał Miłecki { 601dd4544f0SRafał Miłecki int i; 602dd4544f0SRafał Miłecki 60374b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 60429ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->tx_ring[i], 60529ba877eSFelix Fietkau BGMAC_TX_RING_SLOTS); 60674b6f291SFelix Fietkau 60774b6f291SFelix Fietkau for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 60829ba877eSFelix Fietkau bgmac_dma_ring_desc_free(bgmac, &bgmac->rx_ring[i], 60929ba877eSFelix Fietkau BGMAC_RX_RING_SLOTS); 61045c9b3c0SFelix Fietkau } 611dd4544f0SRafał Miłecki 612dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac) 613dd4544f0SRafał Miłecki { 614a0b68486SJon Mason struct device *dma_dev = bgmac->dma_dev; 615dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 616dd4544f0SRafał Miłecki static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1, 617dd4544f0SRafał Miłecki BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, }; 618dd4544f0SRafał Miłecki int size; /* ring size: different for Tx and Rx */ 619dd4544f0SRafał Miłecki int err; 620dd4544f0SRafał Miłecki int i; 621dd4544f0SRafał Miłecki 622dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base)); 623dd4544f0SRafał Miłecki BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base)); 624dd4544f0SRafał Miłecki 625f6a95a24SJon Mason if (!(bgmac_idm_read(bgmac, BCMA_IOST) & BCMA_IOST_DMA64)) { 626d00a8281SJon Mason dev_err(bgmac->dev, "Core does not report 64-bit DMA\n"); 627dd4544f0SRafał Miłecki return -ENOTSUPP; 628dd4544f0SRafał Miłecki } 629dd4544f0SRafał Miłecki 630dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 631dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 632dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 633dd4544f0SRafał Miłecki 634dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 63529ba877eSFelix Fietkau size = BGMAC_TX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 636dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 637dd4544f0SRafał Miłecki &ring->dma_base, 638dd4544f0SRafał Miłecki GFP_KERNEL); 639dd4544f0SRafał Miłecki if (!ring->cpu_base) { 640d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of TX ring 0x%X failed\n", 641dd4544f0SRafał Miłecki ring->mmio_base); 642dd4544f0SRafał Miłecki goto err_dma_free; 643dd4544f0SRafał Miłecki } 644dd4544f0SRafał Miłecki 6459900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6469900303eSRafał Miłecki BGMAC_DMA_RING_TX); 6479900303eSRafał Miłecki if (ring->unaligned) 6489900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6499900303eSRafał Miłecki else 6509900303eSRafał Miłecki ring->index_base = 0; 6519900303eSRafał Miłecki 652dd4544f0SRafał Miłecki /* No need to alloc TX slots yet */ 653dd4544f0SRafał Miłecki } 654dd4544f0SRafał Miłecki 655dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 656dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 657dd4544f0SRafał Miłecki ring->mmio_base = ring_base[i]; 658dd4544f0SRafał Miłecki 659dd4544f0SRafał Miłecki /* Alloc ring of descriptors */ 66029ba877eSFelix Fietkau size = BGMAC_RX_RING_SLOTS * sizeof(struct bgmac_dma_desc); 661dd4544f0SRafał Miłecki ring->cpu_base = dma_zalloc_coherent(dma_dev, size, 662dd4544f0SRafał Miłecki &ring->dma_base, 663dd4544f0SRafał Miłecki GFP_KERNEL); 664dd4544f0SRafał Miłecki if (!ring->cpu_base) { 665d00a8281SJon Mason dev_err(bgmac->dev, "Allocation of RX ring 0x%X failed\n", 666dd4544f0SRafał Miłecki ring->mmio_base); 667dd4544f0SRafał Miłecki err = -ENOMEM; 668dd4544f0SRafał Miłecki goto err_dma_free; 669dd4544f0SRafał Miłecki } 670dd4544f0SRafał Miłecki 6719900303eSRafał Miłecki ring->unaligned = bgmac_dma_unaligned(bgmac, ring, 6729900303eSRafał Miłecki BGMAC_DMA_RING_RX); 6739900303eSRafał Miłecki if (ring->unaligned) 6749900303eSRafał Miłecki ring->index_base = lower_32_bits(ring->dma_base); 6759900303eSRafał Miłecki else 6769900303eSRafał Miłecki ring->index_base = 0; 677dd4544f0SRafał Miłecki } 678dd4544f0SRafał Miłecki 679dd4544f0SRafał Miłecki return 0; 680dd4544f0SRafał Miłecki 681dd4544f0SRafał Miłecki err_dma_free: 682dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 683dd4544f0SRafał Miłecki return -ENOMEM; 684dd4544f0SRafał Miłecki } 685dd4544f0SRafał Miłecki 68674b6f291SFelix Fietkau static int bgmac_dma_init(struct bgmac *bgmac) 687dd4544f0SRafał Miłecki { 688dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 68974b6f291SFelix Fietkau int i, err; 690dd4544f0SRafał Miłecki 691dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) { 692dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[i]; 693dd4544f0SRafał Miłecki 6949900303eSRafał Miłecki if (!ring->unaligned) 695dd4544f0SRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 696dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO, 697dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 698dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI, 699dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7009900303eSRafał Miłecki if (ring->unaligned) 7019900303eSRafał Miłecki bgmac_dma_tx_enable(bgmac, ring); 702dd4544f0SRafał Miłecki 703dd4544f0SRafał Miłecki ring->start = 0; 704dd4544f0SRafał Miłecki ring->end = 0; /* Points the slot that should *not* be read */ 705dd4544f0SRafał Miłecki } 706dd4544f0SRafał Miłecki 707dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) { 70870a737b7SRafał Miłecki int j; 70970a737b7SRafał Miłecki 710dd4544f0SRafał Miłecki ring = &bgmac->rx_ring[i]; 711dd4544f0SRafał Miłecki 7129900303eSRafał Miłecki if (!ring->unaligned) 713dd4544f0SRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 714dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO, 715dd4544f0SRafał Miłecki lower_32_bits(ring->dma_base)); 716dd4544f0SRafał Miłecki bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI, 717dd4544f0SRafał Miłecki upper_32_bits(ring->dma_base)); 7189900303eSRafał Miłecki if (ring->unaligned) 7199900303eSRafał Miłecki bgmac_dma_rx_enable(bgmac, ring); 720dd4544f0SRafał Miłecki 7214668ae1fSFelix Fietkau ring->start = 0; 7224668ae1fSFelix Fietkau ring->end = 0; 72329ba877eSFelix Fietkau for (j = 0; j < BGMAC_RX_RING_SLOTS; j++) { 72474b6f291SFelix Fietkau err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]); 72574b6f291SFelix Fietkau if (err) 72674b6f291SFelix Fietkau goto error; 72774b6f291SFelix Fietkau 728d549c76bSRafał Miłecki bgmac_dma_rx_setup_desc(bgmac, ring, j); 72974b6f291SFelix Fietkau } 730dd4544f0SRafał Miłecki 7314668ae1fSFelix Fietkau bgmac_dma_rx_update_index(bgmac, ring); 732dd4544f0SRafał Miłecki } 73374b6f291SFelix Fietkau 73474b6f291SFelix Fietkau return 0; 73574b6f291SFelix Fietkau 73674b6f291SFelix Fietkau error: 73774b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 73874b6f291SFelix Fietkau return err; 739dd4544f0SRafał Miłecki } 740dd4544f0SRafał Miłecki 741dd4544f0SRafał Miłecki 742dd4544f0SRafał Miłecki /************************************************** 743dd4544f0SRafał Miłecki * Chip ops 744dd4544f0SRafał Miłecki **************************************************/ 745dd4544f0SRafał Miłecki 746dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is 747dd4544f0SRafał Miłecki * nothing to change? Try if after stabilizng driver. 748dd4544f0SRafał Miłecki */ 749dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set, 750dd4544f0SRafał Miłecki bool force) 751dd4544f0SRafał Miłecki { 752dd4544f0SRafał Miłecki u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 753dd4544f0SRafał Miłecki u32 new_val = (cmdcfg & mask) | set; 754db791eb2SJon Mason u32 cmdcfg_sr; 755dd4544f0SRafał Miłecki 756db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 757db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 758db791eb2SJon Mason else 759db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 760db791eb2SJon Mason 761db791eb2SJon Mason bgmac_set(bgmac, BGMAC_CMDCFG, cmdcfg_sr); 762dd4544f0SRafał Miłecki udelay(2); 763dd4544f0SRafał Miłecki 764dd4544f0SRafał Miłecki if (new_val != cmdcfg || force) 765dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, new_val); 766dd4544f0SRafał Miłecki 767db791eb2SJon Mason bgmac_mask(bgmac, BGMAC_CMDCFG, ~cmdcfg_sr); 768dd4544f0SRafał Miłecki udelay(2); 769dd4544f0SRafał Miłecki } 770dd4544f0SRafał Miłecki 7714e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr) 7724e209001SHauke Mehrtens { 7734e209001SHauke Mehrtens u32 tmp; 7744e209001SHauke Mehrtens 7754e209001SHauke Mehrtens tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3]; 7764e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp); 7774e209001SHauke Mehrtens tmp = (addr[4] << 8) | addr[5]; 7784e209001SHauke Mehrtens bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp); 7794e209001SHauke Mehrtens } 7804e209001SHauke Mehrtens 781c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev) 782c6edfe10SHauke Mehrtens { 783c6edfe10SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 784c6edfe10SHauke Mehrtens 785c6edfe10SHauke Mehrtens if (net_dev->flags & IFF_PROMISC) 786e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true); 787c6edfe10SHauke Mehrtens else 788e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true); 789c6edfe10SHauke Mehrtens } 790c6edfe10SHauke Mehrtens 791dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */ 792dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac) 793dd4544f0SRafał Miłecki { 794dd4544f0SRafał Miłecki int i; 795dd4544f0SRafał Miłecki 796db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB)) { 797dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 798dd4544f0SRafał Miłecki bgmac->mib_tx_regs[i] = 799dd4544f0SRafał Miłecki bgmac_read(bgmac, 800dd4544f0SRafał Miłecki BGMAC_TX_GOOD_OCTETS + (i * 4)); 801dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 802dd4544f0SRafał Miłecki bgmac->mib_rx_regs[i] = 803dd4544f0SRafał Miłecki bgmac_read(bgmac, 804dd4544f0SRafał Miłecki BGMAC_RX_GOOD_OCTETS + (i * 4)); 805dd4544f0SRafał Miłecki } 806dd4544f0SRafał Miłecki 807dd4544f0SRafał Miłecki /* TODO: what else? how to handle BCM4706? Specs are needed */ 808dd4544f0SRafał Miłecki } 809dd4544f0SRafał Miłecki #endif 810dd4544f0SRafał Miłecki 811dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac) 812dd4544f0SRafał Miłecki { 813dd4544f0SRafał Miłecki int i; 814dd4544f0SRafał Miłecki 815db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_NO_CLR_MIB) 816dd4544f0SRafał Miłecki return; 817dd4544f0SRafał Miłecki 818dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR); 819dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++) 820dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4)); 821dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++) 822dd4544f0SRafał Miłecki bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4)); 823dd4544f0SRafał Miłecki } 824dd4544f0SRafał Miłecki 825dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */ 8265824d2d1SRafał Miłecki static void bgmac_mac_speed(struct bgmac *bgmac) 827dd4544f0SRafał Miłecki { 828dd4544f0SRafał Miłecki u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD); 829dd4544f0SRafał Miłecki u32 set = 0; 830dd4544f0SRafał Miłecki 8315824d2d1SRafał Miłecki switch (bgmac->mac_speed) { 8325824d2d1SRafał Miłecki case SPEED_10: 833dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_10; 8345824d2d1SRafał Miłecki break; 8355824d2d1SRafał Miłecki case SPEED_100: 836dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_100; 8375824d2d1SRafał Miłecki break; 8385824d2d1SRafał Miłecki case SPEED_1000: 839dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_ES_1000; 8405824d2d1SRafał Miłecki break; 8416df4aff9SHauke Mehrtens case SPEED_2500: 8426df4aff9SHauke Mehrtens set |= BGMAC_CMDCFG_ES_2500; 8436df4aff9SHauke Mehrtens break; 8445824d2d1SRafał Miłecki default: 845d00a8281SJon Mason dev_err(bgmac->dev, "Unsupported speed: %d\n", 846d00a8281SJon Mason bgmac->mac_speed); 8475824d2d1SRafał Miłecki } 8485824d2d1SRafał Miłecki 8495824d2d1SRafał Miłecki if (bgmac->mac_duplex == DUPLEX_HALF) 850dd4544f0SRafał Miłecki set |= BGMAC_CMDCFG_HD; 8515824d2d1SRafał Miłecki 852dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, mask, set, true); 853dd4544f0SRafał Miłecki } 854dd4544f0SRafał Miłecki 855dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac) 856dd4544f0SRafał Miłecki { 857db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FORCE_SPEED_2500) { 858f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 859f6a95a24SJon Mason bgmac_idm_read(bgmac, BCMA_IOCTL) | 0x40 | 8606df4aff9SHauke Mehrtens BGMAC_BCMA_IOCTL_SW_CLKEN); 8616df4aff9SHauke Mehrtens bgmac->mac_speed = SPEED_2500; 8626df4aff9SHauke Mehrtens bgmac->mac_duplex = DUPLEX_FULL; 8636df4aff9SHauke Mehrtens bgmac_mac_speed(bgmac); 8646df4aff9SHauke Mehrtens } else { 865db791eb2SJon Mason u8 imode; 866db791eb2SJon Mason 8676df4aff9SHauke Mehrtens imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & 8686df4aff9SHauke Mehrtens BGMAC_DS_MM_MASK) >> BGMAC_DS_MM_SHIFT; 869dd4544f0SRafał Miłecki if (imode == 0 || imode == 1) { 8705824d2d1SRafał Miłecki bgmac->mac_speed = SPEED_100; 8715824d2d1SRafał Miłecki bgmac->mac_duplex = DUPLEX_FULL; 8725824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 873dd4544f0SRafał Miłecki } 874dd4544f0SRafał Miłecki } 8756df4aff9SHauke Mehrtens } 876dd4544f0SRafał Miłecki 877dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */ 878dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac) 879dd4544f0SRafał Miłecki { 880db791eb2SJon Mason u32 cmdcfg_sr; 881dd4544f0SRafał Miłecki u32 iost; 882dd4544f0SRafał Miłecki int i; 883dd4544f0SRafał Miłecki 884f6a95a24SJon Mason if (bgmac_clk_enabled(bgmac)) { 885dd4544f0SRafał Miłecki if (!bgmac->stats_grabbed) { 886dd4544f0SRafał Miłecki /* bgmac_chip_stats_update(bgmac); */ 887dd4544f0SRafał Miłecki bgmac->stats_grabbed = true; 888dd4544f0SRafał Miłecki } 889dd4544f0SRafał Miłecki 890dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) 891dd4544f0SRafał Miłecki bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]); 892dd4544f0SRafał Miłecki 893dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 894dd4544f0SRafał Miłecki udelay(1); 895dd4544f0SRafał Miłecki 896dd4544f0SRafał Miłecki for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) 897dd4544f0SRafał Miłecki bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]); 898dd4544f0SRafał Miłecki 899dd4544f0SRafał Miłecki /* TODO: Clear software multicast filter list */ 900dd4544f0SRafał Miłecki } 901dd4544f0SRafał Miłecki 902f6a95a24SJon Mason iost = bgmac_idm_read(bgmac, BCMA_IOST); 903db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_IOST_ATTACHED) 904dd4544f0SRafał Miłecki iost &= ~BGMAC_BCMA_IOST_ATTACHED; 905dd4544f0SRafał Miłecki 9069e4e6206SRafał Miłecki /* 3GMAC: for BCM4707 & BCM47094, only do core reset at bgmac_probe() */ 907db791eb2SJon Mason if (!(bgmac->feature_flags & BGMAC_FEAT_NO_RESET)) { 908db791eb2SJon Mason u32 flags = 0; 909dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED) { 910dd4544f0SRafał Miłecki flags = BGMAC_BCMA_IOCTL_SW_CLKEN; 911dd4544f0SRafał Miłecki if (!bgmac->has_robosw) 912dd4544f0SRafał Miłecki flags |= BGMAC_BCMA_IOCTL_SW_RESET; 913dd4544f0SRafał Miłecki } 914f6a95a24SJon Mason bgmac_clk_enable(bgmac, flags); 9156df4aff9SHauke Mehrtens } 916dd4544f0SRafał Miłecki 9176df4aff9SHauke Mehrtens /* Request Misc PLL for corerev > 2 */ 918db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_MISC_PLL_REQ) { 9191a0ab767SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, 9201a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_REQ); 921f6a95a24SJon Mason bgmac_wait_value(bgmac, BCMA_CLKCTLST, 9221a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 9231a0ab767SRafał Miłecki BGMAC_BCMA_CLKCTLST_MISC_PLL_ST, 924dd4544f0SRafał Miłecki 1000); 925dd4544f0SRafał Miłecki } 926dd4544f0SRafał Miłecki 927db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_PHY) { 928dd4544f0SRafał Miłecki u8 et_swtype = 0; 929dd4544f0SRafał Miłecki u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY | 9306a391e7bSRafał Miłecki BGMAC_CHIPCTL_1_IF_TYPE_MII; 9313647268dSHauke Mehrtens char buf[4]; 932dd4544f0SRafał Miłecki 9333647268dSHauke Mehrtens if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 934dd4544f0SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 935d00a8281SJon Mason dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 936dd4544f0SRafał Miłecki buf); 937dd4544f0SRafał Miłecki et_swtype &= 0x0f; 938dd4544f0SRafał Miłecki et_swtype <<= 4; 939dd4544f0SRafał Miłecki sw_type = et_swtype; 940db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_EPHYRMII) { 941e2d8f646SRafał Miłecki sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RMII | 942e2d8f646SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII; 943db791eb2SJon Mason } else if (bgmac->feature_flags & BGMAC_FEAT_SW_TYPE_RGMII) { 944b5a4c2f3SHauke Mehrtens sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII | 945b5a4c2f3SHauke Mehrtens BGMAC_CHIPCTL_1_SW_TYPE_RGMII; 946dd4544f0SRafał Miłecki } 947f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK | 948dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_SW_TYPE_MASK), 949dd4544f0SRafał Miłecki sw_type); 9501cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE) { 9511cb94db3SRafał Miłecki u32 sw_type = BGMAC_CHIPCTL_4_IF_TYPE_MII | 9521cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_EPHY; 9531cb94db3SRafał Miłecki u8 et_swtype = 0; 9541cb94db3SRafał Miłecki char buf[4]; 9551cb94db3SRafał Miłecki 9561cb94db3SRafał Miłecki if (bcm47xx_nvram_getenv("et_swtype", buf, sizeof(buf)) > 0) { 9571cb94db3SRafał Miłecki if (kstrtou8(buf, 0, &et_swtype)) 9581cb94db3SRafał Miłecki dev_err(bgmac->dev, "Failed to parse et_swtype (%s)\n", 9591cb94db3SRafał Miłecki buf); 9601cb94db3SRafał Miłecki sw_type = (et_swtype & 0x0f) << 12; 9611cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC4_IF_SW_TYPE_RGMII) { 9621cb94db3SRafał Miłecki sw_type = BGMAC_CHIPCTL_4_IF_TYPE_RGMII | 9631cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_RGMII; 9641cb94db3SRafał Miłecki } 9651cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 4, ~(BGMAC_CHIPCTL_4_IF_TYPE_MASK | 9661cb94db3SRafał Miłecki BGMAC_CHIPCTL_4_SW_TYPE_MASK), 9671cb94db3SRafał Miłecki sw_type); 9681cb94db3SRafał Miłecki } else if (bgmac->feature_flags & BGMAC_FEAT_CC7_IF_TYPE_RGMII) { 9691cb94db3SRafał Miłecki bgmac_cco_ctl_maskset(bgmac, 7, ~BGMAC_CHIPCTL_7_IF_TYPE_MASK, 9701cb94db3SRafał Miłecki BGMAC_CHIPCTL_7_IF_TYPE_RGMII); 971dd4544f0SRafał Miłecki } 972dd4544f0SRafał Miłecki 973dd4544f0SRafał Miłecki if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw) 974f6a95a24SJon Mason bgmac_idm_write(bgmac, BCMA_IOCTL, 975f6a95a24SJon Mason bgmac_idm_read(bgmac, BCMA_IOCTL) & 976dd4544f0SRafał Miłecki ~BGMAC_BCMA_IOCTL_SW_RESET); 977dd4544f0SRafał Miłecki 978dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset 979dd4544f0SRafał Miłecki * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine 980dd4544f0SRafał Miłecki * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to 981dd4544f0SRafał Miłecki * be keps until taking MAC out of the reset. 982dd4544f0SRafał Miłecki */ 983db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 984db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 985db791eb2SJon Mason else 986db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 987db791eb2SJon Mason 988dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, 989dd4544f0SRafał Miłecki ~(BGMAC_CMDCFG_TE | 990dd4544f0SRafał Miłecki BGMAC_CMDCFG_RE | 991dd4544f0SRafał Miłecki BGMAC_CMDCFG_RPI | 992dd4544f0SRafał Miłecki BGMAC_CMDCFG_TAI | 993dd4544f0SRafał Miłecki BGMAC_CMDCFG_HD | 994dd4544f0SRafał Miłecki BGMAC_CMDCFG_ML | 995dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 996dd4544f0SRafał Miłecki BGMAC_CMDCFG_RL | 997dd4544f0SRafał Miłecki BGMAC_CMDCFG_RED | 998dd4544f0SRafał Miłecki BGMAC_CMDCFG_PE | 999dd4544f0SRafał Miłecki BGMAC_CMDCFG_TPI | 1000dd4544f0SRafał Miłecki BGMAC_CMDCFG_PAD_EN | 1001dd4544f0SRafał Miłecki BGMAC_CMDCFG_PF), 1002dd4544f0SRafał Miłecki BGMAC_CMDCFG_PROM | 1003dd4544f0SRafał Miłecki BGMAC_CMDCFG_NLC | 1004dd4544f0SRafał Miłecki BGMAC_CMDCFG_CFE | 1005db791eb2SJon Mason cmdcfg_sr, 1006dd4544f0SRafał Miłecki false); 1007d469962fSRafał Miłecki bgmac->mac_speed = SPEED_UNKNOWN; 1008d469962fSRafał Miłecki bgmac->mac_duplex = DUPLEX_UNKNOWN; 1009dd4544f0SRafał Miłecki 1010dd4544f0SRafał Miłecki bgmac_clear_mib(bgmac); 1011db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMN_PHY_CTL) 1012f6a95a24SJon Mason bgmac_cmn_maskset32(bgmac, BCMA_GMAC_CMN_PHY_CTL, ~0, 1013dd4544f0SRafał Miłecki BCMA_GMAC_CMN_PC_MTE); 1014dd4544f0SRafał Miłecki else 1015dd4544f0SRafał Miłecki bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE); 1016dd4544f0SRafał Miłecki bgmac_miiconfig(bgmac); 101755954f3bSJon Mason if (bgmac->mii_bus) 101855954f3bSJon Mason bgmac->mii_bus->reset(bgmac->mii_bus); 1019dd4544f0SRafał Miłecki 102049a467b4SHauke Mehrtens netdev_reset_queue(bgmac->net_dev); 1021dd4544f0SRafał Miłecki } 1022dd4544f0SRafał Miłecki 1023dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac) 1024dd4544f0SRafał Miłecki { 1025dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask); 1026dd4544f0SRafał Miłecki } 1027dd4544f0SRafał Miłecki 1028dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac) 1029dd4544f0SRafał Miłecki { 1030dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_MASK, 0); 10314160815fSNathan Hintz bgmac_read(bgmac, BGMAC_INT_MASK); 1032dd4544f0SRafał Miłecki } 1033dd4544f0SRafał Miłecki 1034dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */ 1035dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac) 1036dd4544f0SRafał Miłecki { 1037db791eb2SJon Mason u32 cmdcfg_sr; 1038dd4544f0SRafał Miłecki u32 cmdcfg; 1039dd4544f0SRafał Miłecki u32 mode; 1040db791eb2SJon Mason 1041db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_CMDCFG_SR_REV4) 1042db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV4; 1043db791eb2SJon Mason else 1044db791eb2SJon Mason cmdcfg_sr = BGMAC_CMDCFG_SR_REV0; 1045dd4544f0SRafał Miłecki 1046dd4544f0SRafał Miłecki cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG); 1047dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE), 1048db791eb2SJon Mason cmdcfg_sr, true); 1049dd4544f0SRafał Miłecki udelay(2); 1050dd4544f0SRafał Miłecki cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE; 1051dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg); 1052dd4544f0SRafał Miłecki 1053dd4544f0SRafał Miłecki mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >> 1054dd4544f0SRafał Miłecki BGMAC_DS_MM_SHIFT; 1055cdb26d33SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_CLKCTLST || mode != 0) 1056dd4544f0SRafał Miłecki bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT); 1057cdb26d33SRafał Miłecki if (!(bgmac->feature_flags & BGMAC_FEAT_CLKCTLST) && mode == 2) 1058f6a95a24SJon Mason bgmac_cco_ctl_maskset(bgmac, 1, ~0, 1059dd4544f0SRafał Miłecki BGMAC_CHIPCTL_1_RXC_DLL_BYPASS); 1060dd4544f0SRafał Miłecki 1061db791eb2SJon Mason if (bgmac->feature_flags & (BGMAC_FEAT_FLW_CTRL1 | 1062db791eb2SJon Mason BGMAC_FEAT_FLW_CTRL2)) { 1063db791eb2SJon Mason u32 fl_ctl; 1064db791eb2SJon Mason 1065db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_FLW_CTRL1) 1066dd4544f0SRafał Miłecki fl_ctl = 0x2300e1; 1067db791eb2SJon Mason else 1068db791eb2SJon Mason fl_ctl = 0x03cb04cb; 1069db791eb2SJon Mason 1070dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl); 1071dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff); 1072dd4544f0SRafał Miłecki } 1073dd4544f0SRafał Miłecki 1074db791eb2SJon Mason if (bgmac->feature_flags & BGMAC_FEAT_SET_RXQ_CLK) { 1075db791eb2SJon Mason u32 rxq_ctl; 1076db791eb2SJon Mason u16 bp_clk; 1077db791eb2SJon Mason u8 mdp; 1078db791eb2SJon Mason 1079dd4544f0SRafał Miłecki rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL); 1080dd4544f0SRafał Miłecki rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK; 1081f6a95a24SJon Mason bp_clk = bgmac_get_bus_clock(bgmac) / 1000000; 1082dd4544f0SRafał Miłecki mdp = (bp_clk * 128 / 1000) - 3; 1083dd4544f0SRafał Miłecki rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT); 1084dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl); 1085dd4544f0SRafał Miłecki } 10866df4aff9SHauke Mehrtens } 1087dd4544f0SRafał Miłecki 1088dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */ 108974b6f291SFelix Fietkau static void bgmac_chip_init(struct bgmac *bgmac) 1090dd4544f0SRafał Miłecki { 1091dd5c5d03SJon Mason /* Clear any erroneously pending interrupts */ 1092dd5c5d03SJon Mason bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1093dd5c5d03SJon Mason 1094dd4544f0SRafał Miłecki /* 1 interrupt per received frame */ 1095dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT); 1096dd4544f0SRafał Miłecki 1097dd4544f0SRafał Miłecki /* Enable 802.3x tx flow control (honor received PAUSE frames) */ 1098dd4544f0SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true); 1099dd4544f0SRafał Miłecki 1100c6edfe10SHauke Mehrtens bgmac_set_rx_mode(bgmac->net_dev); 1101dd4544f0SRafał Miłecki 11024e209001SHauke Mehrtens bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr); 1103dd4544f0SRafał Miłecki 1104dd4544f0SRafał Miłecki if (bgmac->loopback) 1105e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false); 1106dd4544f0SRafał Miłecki else 1107e9ba1039SRafał Miłecki bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false); 1108dd4544f0SRafał Miłecki 1109dd4544f0SRafał Miłecki bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN); 1110dd4544f0SRafał Miłecki 1111dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 1112dd4544f0SRafał Miłecki 1113dd4544f0SRafał Miłecki bgmac_enable(bgmac); 1114dd4544f0SRafał Miłecki } 1115dd4544f0SRafał Miłecki 1116dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id) 1117dd4544f0SRafał Miłecki { 1118dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(dev_id); 1119dd4544f0SRafał Miłecki 1120dd4544f0SRafał Miłecki u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS); 1121dd4544f0SRafał Miłecki int_status &= bgmac->int_mask; 1122dd4544f0SRafał Miłecki 1123dd4544f0SRafał Miłecki if (!int_status) 1124dd4544f0SRafał Miłecki return IRQ_NONE; 1125dd4544f0SRafał Miłecki 1126eb64e292SFelix Fietkau int_status &= ~(BGMAC_IS_TX0 | BGMAC_IS_RX); 1127eb64e292SFelix Fietkau if (int_status) 1128d00a8281SJon Mason dev_err(bgmac->dev, "Unknown IRQs: 0x%08X\n", int_status); 1129dd4544f0SRafał Miłecki 1130dd4544f0SRafał Miłecki /* Disable new interrupts until handling existing ones */ 1131dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1132dd4544f0SRafał Miłecki 1133dd4544f0SRafał Miłecki napi_schedule(&bgmac->napi); 1134dd4544f0SRafał Miłecki 1135dd4544f0SRafał Miłecki return IRQ_HANDLED; 1136dd4544f0SRafał Miłecki } 1137dd4544f0SRafał Miłecki 1138dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight) 1139dd4544f0SRafał Miłecki { 1140dd4544f0SRafał Miłecki struct bgmac *bgmac = container_of(napi, struct bgmac, napi); 1141dd4544f0SRafał Miłecki int handled = 0; 1142dd4544f0SRafał Miłecki 1143eb64e292SFelix Fietkau /* Ack */ 1144eb64e292SFelix Fietkau bgmac_write(bgmac, BGMAC_INT_STATUS, ~0); 1145dd4544f0SRafał Miłecki 1146eb64e292SFelix Fietkau bgmac_dma_tx_free(bgmac, &bgmac->tx_ring[0]); 1147eb64e292SFelix Fietkau handled += bgmac_dma_rx_read(bgmac, &bgmac->rx_ring[0], weight); 1148dd4544f0SRafał Miłecki 1149eb64e292SFelix Fietkau /* Poll again if more events arrived in the meantime */ 1150eb64e292SFelix Fietkau if (bgmac_read(bgmac, BGMAC_INT_STATUS) & (BGMAC_IS_TX0 | BGMAC_IS_RX)) 1151e580267dSRafał Miłecki return weight; 1152dd4544f0SRafał Miłecki 115343f159c6SHauke Mehrtens if (handled < weight) { 11546ad20165SEric Dumazet napi_complete_done(napi, handled); 1155dd4544f0SRafał Miłecki bgmac_chip_intrs_on(bgmac); 115643f159c6SHauke Mehrtens } 1157dd4544f0SRafał Miłecki 1158dd4544f0SRafał Miłecki return handled; 1159dd4544f0SRafał Miłecki } 1160dd4544f0SRafał Miłecki 1161dd4544f0SRafał Miłecki /************************************************** 1162dd4544f0SRafał Miłecki * net_device_ops 1163dd4544f0SRafał Miłecki **************************************************/ 1164dd4544f0SRafał Miłecki 1165dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev) 1166dd4544f0SRafał Miłecki { 1167dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1168dd4544f0SRafał Miłecki int err = 0; 1169dd4544f0SRafał Miłecki 1170dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 117174b6f291SFelix Fietkau 117274b6f291SFelix Fietkau err = bgmac_dma_init(bgmac); 117374b6f291SFelix Fietkau if (err) 117474b6f291SFelix Fietkau return err; 117574b6f291SFelix Fietkau 1176dd4544f0SRafał Miłecki /* Specs say about reclaiming rings here, but we do that in DMA init */ 117774b6f291SFelix Fietkau bgmac_chip_init(bgmac); 1178dd4544f0SRafał Miłecki 1179f6a95a24SJon Mason err = request_irq(bgmac->irq, bgmac_interrupt, IRQF_SHARED, 1180dd4544f0SRafał Miłecki KBUILD_MODNAME, net_dev); 1181dd4544f0SRafał Miłecki if (err < 0) { 1182d00a8281SJon Mason dev_err(bgmac->dev, "IRQ request error: %d!\n", err); 118374b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 118474b6f291SFelix Fietkau return err; 1185dd4544f0SRafał Miłecki } 1186dd4544f0SRafał Miłecki napi_enable(&bgmac->napi); 1187dd4544f0SRafał Miłecki 1188b21fcb25SPhilippe Reynes phy_start(net_dev->phydev); 11894e34da4dSRafał Miłecki 1190c3897f2aSFlorian Fainelli netif_start_queue(net_dev); 1191c3897f2aSFlorian Fainelli 119274b6f291SFelix Fietkau return 0; 1193dd4544f0SRafał Miłecki } 1194dd4544f0SRafał Miłecki 1195dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev) 1196dd4544f0SRafał Miłecki { 1197dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1198dd4544f0SRafał Miłecki 1199dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1200dd4544f0SRafał Miłecki 1201b21fcb25SPhilippe Reynes phy_stop(net_dev->phydev); 12024e34da4dSRafał Miłecki 1203dd4544f0SRafał Miłecki napi_disable(&bgmac->napi); 1204dd4544f0SRafał Miłecki bgmac_chip_intrs_off(bgmac); 1205f6a95a24SJon Mason free_irq(bgmac->irq, net_dev); 1206dd4544f0SRafał Miłecki 1207dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 120874b6f291SFelix Fietkau bgmac_dma_cleanup(bgmac); 1209dd4544f0SRafał Miłecki 1210dd4544f0SRafał Miłecki return 0; 1211dd4544f0SRafał Miłecki } 1212dd4544f0SRafał Miłecki 1213dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb, 1214dd4544f0SRafał Miłecki struct net_device *net_dev) 1215dd4544f0SRafał Miłecki { 1216dd4544f0SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1217dd4544f0SRafał Miłecki struct bgmac_dma_ring *ring; 1218dd4544f0SRafał Miłecki 1219dd4544f0SRafał Miłecki /* No QOS support yet */ 1220dd4544f0SRafał Miłecki ring = &bgmac->tx_ring[0]; 1221dd4544f0SRafał Miłecki return bgmac_dma_tx_add(bgmac, ring, skb); 1222dd4544f0SRafał Miłecki } 1223dd4544f0SRafał Miłecki 12244e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr) 12254e209001SHauke Mehrtens { 12264e209001SHauke Mehrtens struct bgmac *bgmac = netdev_priv(net_dev); 1227fa42245dSHari Vyas struct sockaddr *sa = addr; 12284e209001SHauke Mehrtens int ret; 12294e209001SHauke Mehrtens 12304e209001SHauke Mehrtens ret = eth_prepare_mac_addr_change(net_dev, addr); 12314e209001SHauke Mehrtens if (ret < 0) 12324e209001SHauke Mehrtens return ret; 1233fa42245dSHari Vyas 1234fa42245dSHari Vyas ether_addr_copy(net_dev->dev_addr, sa->sa_data); 1235fa42245dSHari Vyas bgmac_write_mac_address(bgmac, net_dev->dev_addr); 1236fa42245dSHari Vyas 12374e209001SHauke Mehrtens eth_commit_mac_addr_change(net_dev, addr); 12384e209001SHauke Mehrtens return 0; 12394e209001SHauke Mehrtens } 12404e209001SHauke Mehrtens 1241dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd) 1242dd4544f0SRafał Miłecki { 1243dd4544f0SRafał Miłecki if (!netif_running(net_dev)) 124469c58852SHauke Mehrtens return -EINVAL; 124569c58852SHauke Mehrtens 1246b21fcb25SPhilippe Reynes return phy_mii_ioctl(net_dev->phydev, ifr, cmd); 1247dd4544f0SRafał Miłecki } 1248dd4544f0SRafał Miłecki 1249dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = { 1250dd4544f0SRafał Miłecki .ndo_open = bgmac_open, 1251dd4544f0SRafał Miłecki .ndo_stop = bgmac_stop, 1252dd4544f0SRafał Miłecki .ndo_start_xmit = bgmac_start_xmit, 1253c6edfe10SHauke Mehrtens .ndo_set_rx_mode = bgmac_set_rx_mode, 12544e209001SHauke Mehrtens .ndo_set_mac_address = bgmac_set_mac_address, 1255522c5907SHauke Mehrtens .ndo_validate_addr = eth_validate_addr, 1256dd4544f0SRafał Miłecki .ndo_do_ioctl = bgmac_ioctl, 1257dd4544f0SRafał Miłecki }; 1258dd4544f0SRafał Miłecki 1259dd4544f0SRafał Miłecki /************************************************** 1260dd4544f0SRafał Miłecki * ethtool_ops 1261dd4544f0SRafał Miłecki **************************************************/ 1262dd4544f0SRafał Miłecki 1263f6613d4fSFlorian Fainelli struct bgmac_stat { 1264f6613d4fSFlorian Fainelli u8 size; 1265f6613d4fSFlorian Fainelli u32 offset; 1266f6613d4fSFlorian Fainelli const char *name; 1267f6613d4fSFlorian Fainelli }; 1268f6613d4fSFlorian Fainelli 1269f6613d4fSFlorian Fainelli static struct bgmac_stat bgmac_get_strings_stats[] = { 1270f6613d4fSFlorian Fainelli { 8, BGMAC_TX_GOOD_OCTETS, "tx_good_octets" }, 1271f6613d4fSFlorian Fainelli { 4, BGMAC_TX_GOOD_PKTS, "tx_good" }, 1272f6613d4fSFlorian Fainelli { 8, BGMAC_TX_OCTETS, "tx_octets" }, 1273f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PKTS, "tx_pkts" }, 1274f6613d4fSFlorian Fainelli { 4, BGMAC_TX_BROADCAST_PKTS, "tx_broadcast" }, 1275f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTICAST_PKTS, "tx_multicast" }, 1276f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_64, "tx_64" }, 1277f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_65_TO_127, "tx_65_127" }, 1278f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_128_TO_255, "tx_128_255" }, 1279f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_256_TO_511, "tx_256_511" }, 1280f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_512_TO_1023, "tx_512_1023" }, 1281f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1024_TO_1522, "tx_1024_1522" }, 1282f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_1523_TO_2047, "tx_1523_2047" }, 1283f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_2048_TO_4095, "tx_2048_4095" }, 1284f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_4096_TO_8191, "tx_4096_8191" }, 1285f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LEN_8192_TO_MAX, "tx_8192_max" }, 1286f6613d4fSFlorian Fainelli { 4, BGMAC_TX_JABBER_PKTS, "tx_jabber" }, 1287f6613d4fSFlorian Fainelli { 4, BGMAC_TX_OVERSIZE_PKTS, "tx_oversize" }, 1288f6613d4fSFlorian Fainelli { 4, BGMAC_TX_FRAGMENT_PKTS, "tx_fragment" }, 1289f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNDERRUNS, "tx_underruns" }, 1290f6613d4fSFlorian Fainelli { 4, BGMAC_TX_TOTAL_COLS, "tx_total_cols" }, 1291f6613d4fSFlorian Fainelli { 4, BGMAC_TX_SINGLE_COLS, "tx_single_cols" }, 1292f6613d4fSFlorian Fainelli { 4, BGMAC_TX_MULTIPLE_COLS, "tx_multiple_cols" }, 1293f6613d4fSFlorian Fainelli { 4, BGMAC_TX_EXCESSIVE_COLS, "tx_excessive_cols" }, 1294f6613d4fSFlorian Fainelli { 4, BGMAC_TX_LATE_COLS, "tx_late_cols" }, 1295f6613d4fSFlorian Fainelli { 4, BGMAC_TX_DEFERED, "tx_defered" }, 1296f6613d4fSFlorian Fainelli { 4, BGMAC_TX_CARRIER_LOST, "tx_carrier_lost" }, 1297f6613d4fSFlorian Fainelli { 4, BGMAC_TX_PAUSE_PKTS, "tx_pause" }, 1298f6613d4fSFlorian Fainelli { 4, BGMAC_TX_UNI_PKTS, "tx_unicast" }, 1299f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q0_PKTS, "tx_q0" }, 1300f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q0_OCTETS, "tx_q0_octets" }, 1301f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q1_PKTS, "tx_q1" }, 1302f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q1_OCTETS, "tx_q1_octets" }, 1303f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q2_PKTS, "tx_q2" }, 1304f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q2_OCTETS, "tx_q2_octets" }, 1305f6613d4fSFlorian Fainelli { 4, BGMAC_TX_Q3_PKTS, "tx_q3" }, 1306f6613d4fSFlorian Fainelli { 8, BGMAC_TX_Q3_OCTETS, "tx_q3_octets" }, 1307f6613d4fSFlorian Fainelli { 8, BGMAC_RX_GOOD_OCTETS, "rx_good_octets" }, 1308f6613d4fSFlorian Fainelli { 4, BGMAC_RX_GOOD_PKTS, "rx_good" }, 1309f6613d4fSFlorian Fainelli { 8, BGMAC_RX_OCTETS, "rx_octets" }, 1310f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PKTS, "rx_pkts" }, 1311f6613d4fSFlorian Fainelli { 4, BGMAC_RX_BROADCAST_PKTS, "rx_broadcast" }, 1312f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MULTICAST_PKTS, "rx_multicast" }, 1313f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_64, "rx_64" }, 1314f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_65_TO_127, "rx_65_127" }, 1315f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_128_TO_255, "rx_128_255" }, 1316f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_256_TO_511, "rx_256_511" }, 1317f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_512_TO_1023, "rx_512_1023" }, 1318f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1024_TO_1522, "rx_1024_1522" }, 1319f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_1523_TO_2047, "rx_1523_2047" }, 1320f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_2048_TO_4095, "rx_2048_4095" }, 1321f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_4096_TO_8191, "rx_4096_8191" }, 1322f6613d4fSFlorian Fainelli { 4, BGMAC_RX_LEN_8192_TO_MAX, "rx_8192_max" }, 1323f6613d4fSFlorian Fainelli { 4, BGMAC_RX_JABBER_PKTS, "rx_jabber" }, 1324f6613d4fSFlorian Fainelli { 4, BGMAC_RX_OVERSIZE_PKTS, "rx_oversize" }, 1325f6613d4fSFlorian Fainelli { 4, BGMAC_RX_FRAGMENT_PKTS, "rx_fragment" }, 1326f6613d4fSFlorian Fainelli { 4, BGMAC_RX_MISSED_PKTS, "rx_missed" }, 1327f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ALIGN_ERRS, "rx_crc_align" }, 1328f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNDERSIZE, "rx_undersize" }, 1329f6613d4fSFlorian Fainelli { 4, BGMAC_RX_CRC_ERRS, "rx_crc" }, 1330f6613d4fSFlorian Fainelli { 4, BGMAC_RX_ALIGN_ERRS, "rx_align" }, 1331f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SYMBOL_ERRS, "rx_symbol" }, 1332f6613d4fSFlorian Fainelli { 4, BGMAC_RX_PAUSE_PKTS, "rx_pause" }, 1333f6613d4fSFlorian Fainelli { 4, BGMAC_RX_NONPAUSE_PKTS, "rx_nonpause" }, 1334f6613d4fSFlorian Fainelli { 4, BGMAC_RX_SACHANGES, "rx_sa_changes" }, 1335f6613d4fSFlorian Fainelli { 4, BGMAC_RX_UNI_PKTS, "rx_unicast" }, 1336f6613d4fSFlorian Fainelli }; 1337f6613d4fSFlorian Fainelli 1338f6613d4fSFlorian Fainelli #define BGMAC_STATS_LEN ARRAY_SIZE(bgmac_get_strings_stats) 1339f6613d4fSFlorian Fainelli 1340f6613d4fSFlorian Fainelli static int bgmac_get_sset_count(struct net_device *dev, int string_set) 1341f6613d4fSFlorian Fainelli { 1342f6613d4fSFlorian Fainelli switch (string_set) { 1343f6613d4fSFlorian Fainelli case ETH_SS_STATS: 1344f6613d4fSFlorian Fainelli return BGMAC_STATS_LEN; 1345f6613d4fSFlorian Fainelli } 1346f6613d4fSFlorian Fainelli 1347f6613d4fSFlorian Fainelli return -EOPNOTSUPP; 1348f6613d4fSFlorian Fainelli } 1349f6613d4fSFlorian Fainelli 1350f6613d4fSFlorian Fainelli static void bgmac_get_strings(struct net_device *dev, u32 stringset, 1351f6613d4fSFlorian Fainelli u8 *data) 1352f6613d4fSFlorian Fainelli { 1353f6613d4fSFlorian Fainelli int i; 1354f6613d4fSFlorian Fainelli 1355f6613d4fSFlorian Fainelli if (stringset != ETH_SS_STATS) 1356f6613d4fSFlorian Fainelli return; 1357f6613d4fSFlorian Fainelli 1358f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) 1359f6613d4fSFlorian Fainelli strlcpy(data + i * ETH_GSTRING_LEN, 1360f6613d4fSFlorian Fainelli bgmac_get_strings_stats[i].name, ETH_GSTRING_LEN); 1361f6613d4fSFlorian Fainelli } 1362f6613d4fSFlorian Fainelli 1363f6613d4fSFlorian Fainelli static void bgmac_get_ethtool_stats(struct net_device *dev, 1364f6613d4fSFlorian Fainelli struct ethtool_stats *ss, uint64_t *data) 1365f6613d4fSFlorian Fainelli { 1366f6613d4fSFlorian Fainelli struct bgmac *bgmac = netdev_priv(dev); 1367f6613d4fSFlorian Fainelli const struct bgmac_stat *s; 1368f6613d4fSFlorian Fainelli unsigned int i; 1369f6613d4fSFlorian Fainelli u64 val; 1370f6613d4fSFlorian Fainelli 1371f6613d4fSFlorian Fainelli if (!netif_running(dev)) 1372f6613d4fSFlorian Fainelli return; 1373f6613d4fSFlorian Fainelli 1374f6613d4fSFlorian Fainelli for (i = 0; i < BGMAC_STATS_LEN; i++) { 1375f6613d4fSFlorian Fainelli s = &bgmac_get_strings_stats[i]; 1376f6613d4fSFlorian Fainelli val = 0; 1377f6613d4fSFlorian Fainelli if (s->size == 8) 1378f6613d4fSFlorian Fainelli val = (u64)bgmac_read(bgmac, s->offset + 4) << 32; 1379f6613d4fSFlorian Fainelli val |= bgmac_read(bgmac, s->offset); 1380f6613d4fSFlorian Fainelli data[i] = val; 1381f6613d4fSFlorian Fainelli } 1382f6613d4fSFlorian Fainelli } 1383f6613d4fSFlorian Fainelli 1384dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev, 1385dd4544f0SRafał Miłecki struct ethtool_drvinfo *info) 1386dd4544f0SRafał Miłecki { 1387dd4544f0SRafał Miłecki strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver)); 1388f6a95a24SJon Mason strlcpy(info->bus_info, "AXI", sizeof(info->bus_info)); 1389dd4544f0SRafał Miłecki } 1390dd4544f0SRafał Miłecki 1391dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = { 1392f6613d4fSFlorian Fainelli .get_strings = bgmac_get_strings, 1393f6613d4fSFlorian Fainelli .get_sset_count = bgmac_get_sset_count, 1394f6613d4fSFlorian Fainelli .get_ethtool_stats = bgmac_get_ethtool_stats, 1395dd4544f0SRafał Miłecki .get_drvinfo = bgmac_get_drvinfo, 1396904632a2SPhilippe Reynes .get_link_ksettings = phy_ethtool_get_link_ksettings, 1397904632a2SPhilippe Reynes .set_link_ksettings = phy_ethtool_set_link_ksettings, 1398dd4544f0SRafał Miłecki }; 1399dd4544f0SRafał Miłecki 1400dd4544f0SRafał Miłecki /************************************************** 140111e5e76eSRafał Miłecki * MII 140211e5e76eSRafał Miłecki **************************************************/ 140311e5e76eSRafał Miłecki 14041676aba5SJon Mason void bgmac_adjust_link(struct net_device *net_dev) 14055824d2d1SRafał Miłecki { 14065824d2d1SRafał Miłecki struct bgmac *bgmac = netdev_priv(net_dev); 1407b21fcb25SPhilippe Reynes struct phy_device *phy_dev = net_dev->phydev; 14085824d2d1SRafał Miłecki bool update = false; 14095824d2d1SRafał Miłecki 14105824d2d1SRafał Miłecki if (phy_dev->link) { 14115824d2d1SRafał Miłecki if (phy_dev->speed != bgmac->mac_speed) { 14125824d2d1SRafał Miłecki bgmac->mac_speed = phy_dev->speed; 14135824d2d1SRafał Miłecki update = true; 14145824d2d1SRafał Miłecki } 14155824d2d1SRafał Miłecki 14165824d2d1SRafał Miłecki if (phy_dev->duplex != bgmac->mac_duplex) { 14175824d2d1SRafał Miłecki bgmac->mac_duplex = phy_dev->duplex; 14185824d2d1SRafał Miłecki update = true; 14195824d2d1SRafał Miłecki } 14205824d2d1SRafał Miłecki } 14215824d2d1SRafał Miłecki 14225824d2d1SRafał Miłecki if (update) { 14235824d2d1SRafał Miłecki bgmac_mac_speed(bgmac); 14245824d2d1SRafał Miłecki phy_print_status(phy_dev); 14255824d2d1SRafał Miłecki } 14265824d2d1SRafał Miłecki } 14271676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_adjust_link); 14285824d2d1SRafał Miłecki 14291676aba5SJon Mason int bgmac_phy_connect_direct(struct bgmac *bgmac) 1430c25b23b8SRafał Miłecki { 1431c25b23b8SRafał Miłecki struct fixed_phy_status fphy_status = { 1432c25b23b8SRafał Miłecki .link = 1, 1433c25b23b8SRafał Miłecki .speed = SPEED_1000, 1434c25b23b8SRafał Miłecki .duplex = DUPLEX_FULL, 1435c25b23b8SRafał Miłecki }; 1436c25b23b8SRafał Miłecki struct phy_device *phy_dev; 1437c25b23b8SRafał Miłecki int err; 1438c25b23b8SRafał Miłecki 14394db78d31SFabio Estevam phy_dev = fixed_phy_register(PHY_POLL, &fphy_status, -1, NULL); 1440c25b23b8SRafał Miłecki if (!phy_dev || IS_ERR(phy_dev)) { 1441d00a8281SJon Mason dev_err(bgmac->dev, "Failed to register fixed PHY device\n"); 1442c25b23b8SRafał Miłecki return -ENODEV; 1443c25b23b8SRafał Miłecki } 1444c25b23b8SRafał Miłecki 1445c25b23b8SRafał Miłecki err = phy_connect_direct(bgmac->net_dev, phy_dev, bgmac_adjust_link, 1446c25b23b8SRafał Miłecki PHY_INTERFACE_MODE_MII); 1447c25b23b8SRafał Miłecki if (err) { 1448d00a8281SJon Mason dev_err(bgmac->dev, "Connecting PHY failed\n"); 1449c25b23b8SRafał Miłecki return err; 1450c25b23b8SRafał Miłecki } 1451c25b23b8SRafał Miłecki 1452c25b23b8SRafał Miłecki return err; 1453c25b23b8SRafał Miłecki } 14541676aba5SJon Mason EXPORT_SYMBOL_GPL(bgmac_phy_connect_direct); 145511e5e76eSRafał Miłecki 145634a5102cSRafał Miłecki struct bgmac *bgmac_alloc(struct device *dev) 1457dd4544f0SRafał Miłecki { 1458dd4544f0SRafał Miłecki struct net_device *net_dev; 1459dd4544f0SRafał Miłecki struct bgmac *bgmac; 1460dd4544f0SRafał Miłecki 1461dd4544f0SRafał Miłecki /* Allocation and references */ 146234a5102cSRafał Miłecki net_dev = devm_alloc_etherdev(dev, sizeof(*bgmac)); 1463dd4544f0SRafał Miłecki if (!net_dev) 146434a5102cSRafał Miłecki return NULL; 1465f6a95a24SJon Mason 1466dd4544f0SRafał Miłecki net_dev->netdev_ops = &bgmac_netdev_ops; 14677ad24ea4SWilfried Klaebe net_dev->ethtool_ops = &bgmac_ethtool_ops; 146834a5102cSRafał Miłecki 1469dd4544f0SRafał Miłecki bgmac = netdev_priv(net_dev); 147034a5102cSRafał Miłecki bgmac->dev = dev; 1471dd4544f0SRafał Miłecki bgmac->net_dev = net_dev; 147234a5102cSRafał Miłecki 147334a5102cSRafał Miłecki return bgmac; 147434a5102cSRafał Miłecki } 147534a5102cSRafał Miłecki EXPORT_SYMBOL_GPL(bgmac_alloc); 147634a5102cSRafał Miłecki 147734a5102cSRafał Miłecki int bgmac_enet_probe(struct bgmac *bgmac) 147834a5102cSRafał Miłecki { 147934a5102cSRafał Miłecki struct net_device *net_dev = bgmac->net_dev; 148034a5102cSRafał Miłecki int err; 148134a5102cSRafał Miłecki 1482f6a95a24SJon Mason net_dev->irq = bgmac->irq; 1483f6a95a24SJon Mason SET_NETDEV_DEV(net_dev, bgmac->dev); 1484f3537b34SJoey Zhong dev_set_drvdata(bgmac->dev, bgmac); 1485dd4544f0SRafał Miłecki 14866850f8b5STobias Klauser if (!is_valid_ether_addr(net_dev->dev_addr)) { 1487f6a95a24SJon Mason dev_err(bgmac->dev, "Invalid MAC addr: %pM\n", 14886850f8b5STobias Klauser net_dev->dev_addr); 14896850f8b5STobias Klauser eth_hw_addr_random(net_dev); 1490f6a95a24SJon Mason dev_warn(bgmac->dev, "Using random MAC: %pM\n", 14916850f8b5STobias Klauser net_dev->dev_addr); 1492f6a95a24SJon Mason } 1493dd4544f0SRafał Miłecki 1494f6a95a24SJon Mason /* This (reset &) enable is not preset in specs or reference driver but 1495f6a95a24SJon Mason * Broadcom does it in arch PCI code when enabling fake PCI device. 1496f6a95a24SJon Mason */ 1497f6a95a24SJon Mason bgmac_clk_enable(bgmac, 0); 1498dd4544f0SRafał Miłecki 14991cb94db3SRafał Miłecki /* This seems to be fixing IRQ by assigning OOB #6 to the core */ 15001cb94db3SRafał Miłecki if (bgmac->feature_flags & BGMAC_FEAT_IRQ_ID_OOB_6) 15011cb94db3SRafał Miłecki bgmac_idm_write(bgmac, BCMA_OOB_SEL_OUT_A30, 0x86); 15021cb94db3SRafał Miłecki 1503dd4544f0SRafał Miłecki bgmac_chip_reset(bgmac); 1504dd4544f0SRafał Miłecki 1505dd4544f0SRafał Miłecki err = bgmac_dma_alloc(bgmac); 1506dd4544f0SRafał Miłecki if (err) { 1507d00a8281SJon Mason dev_err(bgmac->dev, "Unable to alloc memory for DMA\n"); 150834a5102cSRafał Miłecki goto err_out; 1509dd4544f0SRafał Miłecki } 1510dd4544f0SRafał Miłecki 1511dd4544f0SRafał Miłecki bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK; 1512edb15d83SRalf Baechle if (bcm47xx_nvram_getenv("et0_no_txint", NULL, 0) == 0) 1513dd4544f0SRafał Miłecki bgmac->int_mask &= ~BGMAC_IS_TX_MASK; 1514dd4544f0SRafał Miłecki 15156216642fSHauke Mehrtens netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT); 15166216642fSHauke Mehrtens 151755954f3bSJon Mason err = bgmac_phy_connect(bgmac); 151811e5e76eSRafał Miłecki if (err) { 1519d00a8281SJon Mason dev_err(bgmac->dev, "Cannot connect to phy\n"); 1520f6a95a24SJon Mason goto err_dma_free; 152111e5e76eSRafał Miłecki } 152211e5e76eSRafał Miłecki 15239cde9450SFelix Fietkau net_dev->features = NETIF_F_SG | NETIF_F_IP_CSUM | NETIF_F_IPV6_CSUM; 15249cde9450SFelix Fietkau net_dev->hw_features = net_dev->features; 15259cde9450SFelix Fietkau net_dev->vlan_features = net_dev->features; 15269cde9450SFelix Fietkau 1527dd4544f0SRafał Miłecki err = register_netdev(bgmac->net_dev); 1528dd4544f0SRafał Miłecki if (err) { 1529d00a8281SJon Mason dev_err(bgmac->dev, "Cannot register net device\n"); 153055954f3bSJon Mason goto err_phy_disconnect; 1531dd4544f0SRafał Miłecki } 1532dd4544f0SRafał Miłecki 1533dd4544f0SRafał Miłecki netif_carrier_off(net_dev); 1534dd4544f0SRafał Miłecki 1535dd4544f0SRafał Miłecki return 0; 1536dd4544f0SRafał Miłecki 153755954f3bSJon Mason err_phy_disconnect: 153855954f3bSJon Mason phy_disconnect(net_dev->phydev); 1539dd4544f0SRafał Miłecki err_dma_free: 1540dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 154134a5102cSRafał Miłecki err_out: 1542dd4544f0SRafał Miłecki 1543dd4544f0SRafał Miłecki return err; 1544dd4544f0SRafał Miłecki } 1545f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_probe); 1546dd4544f0SRafał Miłecki 1547f6a95a24SJon Mason void bgmac_enet_remove(struct bgmac *bgmac) 1548dd4544f0SRafał Miłecki { 1549dd4544f0SRafał Miłecki unregister_netdev(bgmac->net_dev); 155055954f3bSJon Mason phy_disconnect(bgmac->net_dev->phydev); 15516216642fSHauke Mehrtens netif_napi_del(&bgmac->napi); 1552dd4544f0SRafał Miłecki bgmac_dma_free(bgmac); 1553dd4544f0SRafał Miłecki free_netdev(bgmac->net_dev); 1554dd4544f0SRafał Miłecki } 1555f6a95a24SJon Mason EXPORT_SYMBOL_GPL(bgmac_enet_remove); 1556dd4544f0SRafał Miłecki 1557f3537b34SJoey Zhong int bgmac_enet_suspend(struct bgmac *bgmac) 1558f3537b34SJoey Zhong { 1559f3537b34SJoey Zhong if (!netif_running(bgmac->net_dev)) 1560f3537b34SJoey Zhong return 0; 1561f3537b34SJoey Zhong 1562f3537b34SJoey Zhong phy_stop(bgmac->net_dev->phydev); 1563f3537b34SJoey Zhong 1564f3537b34SJoey Zhong netif_stop_queue(bgmac->net_dev); 1565f3537b34SJoey Zhong 1566f3537b34SJoey Zhong napi_disable(&bgmac->napi); 1567f3537b34SJoey Zhong 1568f3537b34SJoey Zhong netif_tx_lock(bgmac->net_dev); 1569f3537b34SJoey Zhong netif_device_detach(bgmac->net_dev); 1570f3537b34SJoey Zhong netif_tx_unlock(bgmac->net_dev); 1571f3537b34SJoey Zhong 1572f3537b34SJoey Zhong bgmac_chip_intrs_off(bgmac); 1573f3537b34SJoey Zhong bgmac_chip_reset(bgmac); 1574f3537b34SJoey Zhong bgmac_dma_cleanup(bgmac); 1575f3537b34SJoey Zhong 1576f3537b34SJoey Zhong return 0; 1577f3537b34SJoey Zhong } 1578f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_suspend); 1579f3537b34SJoey Zhong 1580f3537b34SJoey Zhong int bgmac_enet_resume(struct bgmac *bgmac) 1581f3537b34SJoey Zhong { 1582f3537b34SJoey Zhong int rc; 1583f3537b34SJoey Zhong 1584f3537b34SJoey Zhong if (!netif_running(bgmac->net_dev)) 1585f3537b34SJoey Zhong return 0; 1586f3537b34SJoey Zhong 1587f3537b34SJoey Zhong rc = bgmac_dma_init(bgmac); 1588f3537b34SJoey Zhong if (rc) 1589f3537b34SJoey Zhong return rc; 1590f3537b34SJoey Zhong 1591f3537b34SJoey Zhong bgmac_chip_init(bgmac); 1592f3537b34SJoey Zhong 1593f3537b34SJoey Zhong napi_enable(&bgmac->napi); 1594f3537b34SJoey Zhong 1595f3537b34SJoey Zhong netif_tx_lock(bgmac->net_dev); 1596f3537b34SJoey Zhong netif_device_attach(bgmac->net_dev); 1597f3537b34SJoey Zhong netif_tx_unlock(bgmac->net_dev); 1598f3537b34SJoey Zhong 1599f3537b34SJoey Zhong netif_start_queue(bgmac->net_dev); 1600f3537b34SJoey Zhong 1601f3537b34SJoey Zhong phy_start(bgmac->net_dev->phydev); 1602f3537b34SJoey Zhong 1603f3537b34SJoey Zhong return 0; 1604f3537b34SJoey Zhong } 1605f3537b34SJoey Zhong EXPORT_SYMBOL_GPL(bgmac_enet_resume); 1606f3537b34SJoey Zhong 1607dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki"); 1608dd4544f0SRafał Miłecki MODULE_LICENSE("GPL"); 1609