xref: /openbmc/linux/drivers/net/ethernet/broadcom/bgmac.c (revision 02e711276d444343656c25b91b42996c62726712)
1dd4544f0SRafał Miłecki /*
2dd4544f0SRafał Miłecki  * Driver for (BCM4706)? GBit MAC core on BCMA bus.
3dd4544f0SRafał Miłecki  *
4dd4544f0SRafał Miłecki  * Copyright (C) 2012 Rafał Miłecki <zajec5@gmail.com>
5dd4544f0SRafał Miłecki  *
6dd4544f0SRafał Miłecki  * Licensed under the GNU/GPL. See COPYING for details.
7dd4544f0SRafał Miłecki  */
8dd4544f0SRafał Miłecki 
9dd4544f0SRafał Miłecki #include "bgmac.h"
10dd4544f0SRafał Miłecki 
11dd4544f0SRafał Miłecki #include <linux/kernel.h>
12dd4544f0SRafał Miłecki #include <linux/module.h>
13dd4544f0SRafał Miłecki #include <linux/delay.h>
14dd4544f0SRafał Miłecki #include <linux/etherdevice.h>
15dd4544f0SRafał Miłecki #include <linux/mii.h>
16dd4544f0SRafał Miłecki #include <linux/interrupt.h>
17dd4544f0SRafał Miłecki #include <linux/dma-mapping.h>
18dd4544f0SRafał Miłecki #include <asm/mach-bcm47xx/nvram.h>
19dd4544f0SRafał Miłecki 
20dd4544f0SRafał Miłecki static const struct bcma_device_id bgmac_bcma_tbl[] = {
21dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_4706_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
22dd4544f0SRafał Miłecki 	BCMA_CORE(BCMA_MANUF_BCM, BCMA_CORE_MAC_GBIT, BCMA_ANY_REV, BCMA_ANY_CLASS),
23dd4544f0SRafał Miłecki 	BCMA_CORETABLE_END
24dd4544f0SRafał Miłecki };
25dd4544f0SRafał Miłecki MODULE_DEVICE_TABLE(bcma, bgmac_bcma_tbl);
26dd4544f0SRafał Miłecki 
27dd4544f0SRafał Miłecki static bool bgmac_wait_value(struct bcma_device *core, u16 reg, u32 mask,
28dd4544f0SRafał Miłecki 			     u32 value, int timeout)
29dd4544f0SRafał Miłecki {
30dd4544f0SRafał Miłecki 	u32 val;
31dd4544f0SRafał Miłecki 	int i;
32dd4544f0SRafał Miłecki 
33dd4544f0SRafał Miłecki 	for (i = 0; i < timeout / 10; i++) {
34dd4544f0SRafał Miłecki 		val = bcma_read32(core, reg);
35dd4544f0SRafał Miłecki 		if ((val & mask) == value)
36dd4544f0SRafał Miłecki 			return true;
37dd4544f0SRafał Miłecki 		udelay(10);
38dd4544f0SRafał Miłecki 	}
39dd4544f0SRafał Miłecki 	pr_err("Timeout waiting for reg 0x%X\n", reg);
40dd4544f0SRafał Miłecki 	return false;
41dd4544f0SRafał Miłecki }
42dd4544f0SRafał Miłecki 
43dd4544f0SRafał Miłecki /**************************************************
44dd4544f0SRafał Miłecki  * DMA
45dd4544f0SRafał Miłecki  **************************************************/
46dd4544f0SRafał Miłecki 
47dd4544f0SRafał Miłecki static void bgmac_dma_tx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
48dd4544f0SRafał Miłecki {
49dd4544f0SRafał Miłecki 	u32 val;
50dd4544f0SRafał Miłecki 	int i;
51dd4544f0SRafał Miłecki 
52dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
53dd4544f0SRafał Miłecki 		return;
54dd4544f0SRafał Miłecki 
55dd4544f0SRafał Miłecki 	/* Suspend DMA TX ring first.
56dd4544f0SRafał Miłecki 	 * bgmac_wait_value doesn't support waiting for any of few values, so
57dd4544f0SRafał Miłecki 	 * implement whole loop here.
58dd4544f0SRafał Miłecki 	 */
59dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL,
60dd4544f0SRafał Miłecki 		    BGMAC_DMA_TX_SUSPEND);
61dd4544f0SRafał Miłecki 	for (i = 0; i < 10000 / 10; i++) {
62dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
63dd4544f0SRafał Miłecki 		val &= BGMAC_DMA_TX_STAT;
64dd4544f0SRafał Miłecki 		if (val == BGMAC_DMA_TX_STAT_DISABLED ||
65dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_IDLEWAIT ||
66dd4544f0SRafał Miłecki 		    val == BGMAC_DMA_TX_STAT_STOPPED) {
67dd4544f0SRafał Miłecki 			i = 0;
68dd4544f0SRafał Miłecki 			break;
69dd4544f0SRafał Miłecki 		}
70dd4544f0SRafał Miłecki 		udelay(10);
71dd4544f0SRafał Miłecki 	}
72dd4544f0SRafał Miłecki 	if (i)
73dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Timeout suspending DMA TX ring 0x%X (BGMAC_DMA_TX_STAT: 0x%08X)\n",
74dd4544f0SRafał Miłecki 			  ring->mmio_base, val);
75dd4544f0SRafał Miłecki 
76dd4544f0SRafał Miłecki 	/* Remove SUSPEND bit */
77dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, 0);
78dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
79dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_TX_STATUS,
80dd4544f0SRafał Miłecki 			      BGMAC_DMA_TX_STAT, BGMAC_DMA_TX_STAT_DISABLED,
81dd4544f0SRafał Miłecki 			      10000)) {
82dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA TX ring 0x%X wasn't disabled on time, waiting additional 300us\n",
83dd4544f0SRafał Miłecki 			   ring->mmio_base);
84dd4544f0SRafał Miłecki 		udelay(300);
85dd4544f0SRafał Miłecki 		val = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
86dd4544f0SRafał Miłecki 		if ((val & BGMAC_DMA_TX_STAT) != BGMAC_DMA_TX_STAT_DISABLED)
87dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Reset of DMA TX ring 0x%X failed\n",
88dd4544f0SRafał Miłecki 				  ring->mmio_base);
89dd4544f0SRafał Miłecki 	}
90dd4544f0SRafał Miłecki }
91dd4544f0SRafał Miłecki 
92dd4544f0SRafał Miłecki static void bgmac_dma_tx_enable(struct bgmac *bgmac,
93dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
94dd4544f0SRafał Miłecki {
95dd4544f0SRafał Miłecki 	u32 ctl;
96dd4544f0SRafał Miłecki 
97dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL);
98dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_ENABLE;
99dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_TX_PARITY_DISABLE;
100dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_CTL, ctl);
101dd4544f0SRafał Miłecki }
102dd4544f0SRafał Miłecki 
103dd4544f0SRafał Miłecki static netdev_tx_t bgmac_dma_tx_add(struct bgmac *bgmac,
104dd4544f0SRafał Miłecki 				    struct bgmac_dma_ring *ring,
105dd4544f0SRafał Miłecki 				    struct sk_buff *skb)
106dd4544f0SRafał Miłecki {
107dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
108dd4544f0SRafał Miłecki 	struct net_device *net_dev = bgmac->net_dev;
109dd4544f0SRafał Miłecki 	struct bgmac_dma_desc *dma_desc;
110dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
111dd4544f0SRafał Miłecki 	u32 ctl0, ctl1;
112dd4544f0SRafał Miłecki 	int free_slots;
113dd4544f0SRafał Miłecki 
114dd4544f0SRafał Miłecki 	if (skb->len > BGMAC_DESC_CTL1_LEN) {
115dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Too long skb (%d)\n", skb->len);
116dd4544f0SRafał Miłecki 		goto err_stop_drop;
117dd4544f0SRafał Miłecki 	}
118dd4544f0SRafał Miłecki 
119dd4544f0SRafał Miłecki 	if (ring->start <= ring->end)
120dd4544f0SRafał Miłecki 		free_slots = ring->start - ring->end + BGMAC_TX_RING_SLOTS;
121dd4544f0SRafał Miłecki 	else
122dd4544f0SRafał Miłecki 		free_slots = ring->start - ring->end;
123dd4544f0SRafał Miłecki 	if (free_slots == 1) {
124dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "TX ring is full, queue should be stopped!\n");
125dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
126dd4544f0SRafał Miłecki 		return NETDEV_TX_BUSY;
127dd4544f0SRafał Miłecki 	}
128dd4544f0SRafał Miłecki 
129dd4544f0SRafał Miłecki 	slot = &ring->slots[ring->end];
130dd4544f0SRafał Miłecki 	slot->skb = skb;
131dd4544f0SRafał Miłecki 	slot->dma_addr = dma_map_single(dma_dev, skb->data, skb->len,
132dd4544f0SRafał Miłecki 					DMA_TO_DEVICE);
133dd4544f0SRafał Miłecki 	if (dma_mapping_error(dma_dev, slot->dma_addr)) {
134dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Mapping error of skb on ring 0x%X\n",
135dd4544f0SRafał Miłecki 			  ring->mmio_base);
136dd4544f0SRafał Miłecki 		goto err_stop_drop;
137dd4544f0SRafał Miłecki 	}
138dd4544f0SRafał Miłecki 
139dd4544f0SRafał Miłecki 	ctl0 = BGMAC_DESC_CTL0_IOC | BGMAC_DESC_CTL0_SOF | BGMAC_DESC_CTL0_EOF;
140dd4544f0SRafał Miłecki 	if (ring->end == ring->num_slots - 1)
141dd4544f0SRafał Miłecki 		ctl0 |= BGMAC_DESC_CTL0_EOT;
142dd4544f0SRafał Miłecki 	ctl1 = skb->len & BGMAC_DESC_CTL1_LEN;
143dd4544f0SRafał Miłecki 
144dd4544f0SRafał Miłecki 	dma_desc = ring->cpu_base;
145dd4544f0SRafał Miłecki 	dma_desc += ring->end;
146dd4544f0SRafał Miłecki 	dma_desc->addr_low = cpu_to_le32(lower_32_bits(slot->dma_addr));
147dd4544f0SRafał Miłecki 	dma_desc->addr_high = cpu_to_le32(upper_32_bits(slot->dma_addr));
148dd4544f0SRafał Miłecki 	dma_desc->ctl0 = cpu_to_le32(ctl0);
149dd4544f0SRafał Miłecki 	dma_desc->ctl1 = cpu_to_le32(ctl1);
150dd4544f0SRafał Miłecki 
151dd4544f0SRafał Miłecki 	wmb();
152dd4544f0SRafał Miłecki 
153dd4544f0SRafał Miłecki 	/* Increase ring->end to point empty slot. We tell hardware the first
154dd4544f0SRafał Miłecki 	 * slot it should *not* read.
155dd4544f0SRafał Miłecki 	 */
156dd4544f0SRafał Miłecki 	if (++ring->end >= BGMAC_TX_RING_SLOTS)
157dd4544f0SRafał Miłecki 		ring->end = 0;
158dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_INDEX,
159dd4544f0SRafał Miłecki 		    ring->end * sizeof(struct bgmac_dma_desc));
160dd4544f0SRafał Miłecki 
161dd4544f0SRafał Miłecki 	/* Always keep one slot free to allow detecting bugged calls. */
162dd4544f0SRafał Miłecki 	if (--free_slots == 1)
163dd4544f0SRafał Miłecki 		netif_stop_queue(net_dev);
164dd4544f0SRafał Miłecki 
165dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
166dd4544f0SRafał Miłecki 
167dd4544f0SRafał Miłecki err_stop_drop:
168dd4544f0SRafał Miłecki 	netif_stop_queue(net_dev);
169dd4544f0SRafał Miłecki 	dev_kfree_skb(skb);
170dd4544f0SRafał Miłecki 	return NETDEV_TX_OK;
171dd4544f0SRafał Miłecki }
172dd4544f0SRafał Miłecki 
173dd4544f0SRafał Miłecki /* Free transmitted packets */
174dd4544f0SRafał Miłecki static void bgmac_dma_tx_free(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
175dd4544f0SRafał Miłecki {
176dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
177dd4544f0SRafał Miłecki 	int empty_slot;
178dd4544f0SRafał Miłecki 	bool freed = false;
179dd4544f0SRafał Miłecki 
180dd4544f0SRafał Miłecki 	/* The last slot that hardware didn't consume yet */
181dd4544f0SRafał Miłecki 	empty_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_STATUS);
182dd4544f0SRafał Miłecki 	empty_slot &= BGMAC_DMA_TX_STATDPTR;
183dd4544f0SRafał Miłecki 	empty_slot /= sizeof(struct bgmac_dma_desc);
184dd4544f0SRafał Miłecki 
185dd4544f0SRafał Miłecki 	while (ring->start != empty_slot) {
186dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
187dd4544f0SRafał Miłecki 
188dd4544f0SRafał Miłecki 		if (slot->skb) {
189dd4544f0SRafał Miłecki 			/* Unmap no longer used buffer */
190dd4544f0SRafał Miłecki 			dma_unmap_single(dma_dev, slot->dma_addr,
191dd4544f0SRafał Miłecki 					 slot->skb->len, DMA_TO_DEVICE);
192dd4544f0SRafał Miłecki 			slot->dma_addr = 0;
193dd4544f0SRafał Miłecki 
194dd4544f0SRafał Miłecki 			/* Free memory! :) */
195dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
196dd4544f0SRafał Miłecki 			slot->skb = NULL;
197dd4544f0SRafał Miłecki 		} else {
198dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Hardware reported transmission for empty TX ring slot %d! End of ring: %d\n",
199dd4544f0SRafał Miłecki 				  ring->start, ring->end);
200dd4544f0SRafał Miłecki 		}
201dd4544f0SRafał Miłecki 
202dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_TX_RING_SLOTS)
203dd4544f0SRafał Miłecki 			ring->start = 0;
204dd4544f0SRafał Miłecki 		freed = true;
205dd4544f0SRafał Miłecki 	}
206dd4544f0SRafał Miłecki 
207dd4544f0SRafał Miłecki 	if (freed && netif_queue_stopped(bgmac->net_dev))
208dd4544f0SRafał Miłecki 		netif_wake_queue(bgmac->net_dev);
209dd4544f0SRafał Miłecki }
210dd4544f0SRafał Miłecki 
211dd4544f0SRafał Miłecki static void bgmac_dma_rx_reset(struct bgmac *bgmac, struct bgmac_dma_ring *ring)
212dd4544f0SRafał Miłecki {
213dd4544f0SRafał Miłecki 	if (!ring->mmio_base)
214dd4544f0SRafał Miłecki 		return;
215dd4544f0SRafał Miłecki 
216dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, 0);
217dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(bgmac->core,
218dd4544f0SRafał Miłecki 			      ring->mmio_base + BGMAC_DMA_RX_STATUS,
219dd4544f0SRafał Miłecki 			      BGMAC_DMA_RX_STAT, BGMAC_DMA_RX_STAT_DISABLED,
220dd4544f0SRafał Miłecki 			      10000))
221dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reset of ring 0x%X RX failed\n",
222dd4544f0SRafał Miłecki 			  ring->mmio_base);
223dd4544f0SRafał Miłecki }
224dd4544f0SRafał Miłecki 
225dd4544f0SRafał Miłecki static void bgmac_dma_rx_enable(struct bgmac *bgmac,
226dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
227dd4544f0SRafał Miłecki {
228dd4544f0SRafał Miłecki 	u32 ctl;
229dd4544f0SRafał Miłecki 
230dd4544f0SRafał Miłecki 	ctl = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL);
231dd4544f0SRafał Miłecki 	ctl &= BGMAC_DMA_RX_ADDREXT_MASK;
232dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_ENABLE;
233dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_PARITY_DISABLE;
234dd4544f0SRafał Miłecki 	ctl |= BGMAC_DMA_RX_OVERFLOW_CONT;
235dd4544f0SRafał Miłecki 	ctl |= BGMAC_RX_FRAME_OFFSET << BGMAC_DMA_RX_FRAME_OFFSET_SHIFT;
236dd4544f0SRafał Miłecki 	bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_CTL, ctl);
237dd4544f0SRafał Miłecki }
238dd4544f0SRafał Miłecki 
239dd4544f0SRafał Miłecki static int bgmac_dma_rx_skb_for_slot(struct bgmac *bgmac,
240dd4544f0SRafał Miłecki 				     struct bgmac_slot_info *slot)
241dd4544f0SRafał Miłecki {
242dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
243dd4544f0SRafał Miłecki 	struct bgmac_rx_header *rx;
244dd4544f0SRafał Miłecki 
245dd4544f0SRafał Miłecki 	/* Alloc skb */
246dd4544f0SRafał Miłecki 	slot->skb = netdev_alloc_skb(bgmac->net_dev, BGMAC_RX_BUF_SIZE);
247dd4544f0SRafał Miłecki 	if (!slot->skb) {
248dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Allocation of skb failed!\n");
249dd4544f0SRafał Miłecki 		return -ENOMEM;
250dd4544f0SRafał Miłecki 	}
251dd4544f0SRafał Miłecki 
252dd4544f0SRafał Miłecki 	/* Poison - if everything goes fine, hardware will overwrite it */
253dd4544f0SRafał Miłecki 	rx = (struct bgmac_rx_header *)slot->skb->data;
254dd4544f0SRafał Miłecki 	rx->len = cpu_to_le16(0xdead);
255dd4544f0SRafał Miłecki 	rx->flags = cpu_to_le16(0xbeef);
256dd4544f0SRafał Miłecki 
257dd4544f0SRafał Miłecki 	/* Map skb for the DMA */
258dd4544f0SRafał Miłecki 	slot->dma_addr = dma_map_single(dma_dev, slot->skb->data,
259dd4544f0SRafał Miłecki 					BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
260dd4544f0SRafał Miłecki 	if (dma_mapping_error(dma_dev, slot->dma_addr)) {
261dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "DMA mapping error\n");
262dd4544f0SRafał Miłecki 		return -ENOMEM;
263dd4544f0SRafał Miłecki 	}
264dd4544f0SRafał Miłecki 	if (slot->dma_addr & 0xC0000000)
265dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n");
266dd4544f0SRafał Miłecki 
267dd4544f0SRafał Miłecki 	return 0;
268dd4544f0SRafał Miłecki }
269dd4544f0SRafał Miłecki 
270dd4544f0SRafał Miłecki static int bgmac_dma_rx_read(struct bgmac *bgmac, struct bgmac_dma_ring *ring,
271dd4544f0SRafał Miłecki 			     int weight)
272dd4544f0SRafał Miłecki {
273dd4544f0SRafał Miłecki 	u32 end_slot;
274dd4544f0SRafał Miłecki 	int handled = 0;
275dd4544f0SRafał Miłecki 
276dd4544f0SRafał Miłecki 	end_slot = bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_STATUS);
277dd4544f0SRafał Miłecki 	end_slot &= BGMAC_DMA_RX_STATDPTR;
278dd4544f0SRafał Miłecki 	end_slot /= sizeof(struct bgmac_dma_desc);
279dd4544f0SRafał Miłecki 
280dd4544f0SRafał Miłecki 	ring->end = end_slot;
281dd4544f0SRafał Miłecki 
282dd4544f0SRafał Miłecki 	while (ring->start != ring->end) {
283dd4544f0SRafał Miłecki 		struct device *dma_dev = bgmac->core->dma_dev;
284dd4544f0SRafał Miłecki 		struct bgmac_slot_info *slot = &ring->slots[ring->start];
285dd4544f0SRafał Miłecki 		struct sk_buff *skb = slot->skb;
286dd4544f0SRafał Miłecki 		struct sk_buff *new_skb;
287dd4544f0SRafał Miłecki 		struct bgmac_rx_header *rx;
288dd4544f0SRafał Miłecki 		u16 len, flags;
289dd4544f0SRafał Miłecki 
290dd4544f0SRafał Miłecki 		/* Unmap buffer to make it accessible to the CPU */
291dd4544f0SRafał Miłecki 		dma_sync_single_for_cpu(dma_dev, slot->dma_addr,
292dd4544f0SRafał Miłecki 					BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
293dd4544f0SRafał Miłecki 
294dd4544f0SRafał Miłecki 		/* Get info from the header */
295dd4544f0SRafał Miłecki 		rx = (struct bgmac_rx_header *)skb->data;
296dd4544f0SRafał Miłecki 		len = le16_to_cpu(rx->len);
297dd4544f0SRafał Miłecki 		flags = le16_to_cpu(rx->flags);
298dd4544f0SRafał Miłecki 
299dd4544f0SRafał Miłecki 		/* Check for poison and drop or pass the packet */
300dd4544f0SRafał Miłecki 		if (len == 0xdead && flags == 0xbeef) {
301dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Found poisoned packet at slot %d, DMA issue!\n",
302dd4544f0SRafał Miłecki 				  ring->start);
303dd4544f0SRafał Miłecki 		} else {
304*02e71127SHauke Mehrtens 			/* Omit CRC. */
305*02e71127SHauke Mehrtens 			len -= ETH_FCS_LEN;
306*02e71127SHauke Mehrtens 
307885d2994SHauke Mehrtens 			new_skb = netdev_alloc_skb_ip_align(bgmac->net_dev, len);
308dd4544f0SRafał Miłecki 			if (new_skb) {
309dd4544f0SRafał Miłecki 				skb_put(new_skb, len);
310dd4544f0SRafał Miłecki 				skb_copy_from_linear_data_offset(skb, BGMAC_RX_FRAME_OFFSET,
311dd4544f0SRafał Miłecki 								 new_skb->data,
312dd4544f0SRafał Miłecki 								 len);
313*02e71127SHauke Mehrtens 				skb_checksum_none_assert(skb);
314dd4544f0SRafał Miłecki 				new_skb->protocol =
315dd4544f0SRafał Miłecki 					eth_type_trans(new_skb, bgmac->net_dev);
316dd4544f0SRafał Miłecki 				netif_receive_skb(new_skb);
317dd4544f0SRafał Miłecki 				handled++;
318dd4544f0SRafał Miłecki 			} else {
319dd4544f0SRafał Miłecki 				bgmac->net_dev->stats.rx_dropped++;
320dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Allocation of skb for copying packet failed!\n");
321dd4544f0SRafał Miłecki 			}
322dd4544f0SRafał Miłecki 
323dd4544f0SRafał Miłecki 			/* Poison the old skb */
324dd4544f0SRafał Miłecki 			rx->len = cpu_to_le16(0xdead);
325dd4544f0SRafał Miłecki 			rx->flags = cpu_to_le16(0xbeef);
326dd4544f0SRafał Miłecki 		}
327dd4544f0SRafał Miłecki 
328dd4544f0SRafał Miłecki 		/* Make it back accessible to the hardware */
329dd4544f0SRafał Miłecki 		dma_sync_single_for_device(dma_dev, slot->dma_addr,
330dd4544f0SRafał Miłecki 					   BGMAC_RX_BUF_SIZE, DMA_FROM_DEVICE);
331dd4544f0SRafał Miłecki 
332dd4544f0SRafał Miłecki 		if (++ring->start >= BGMAC_RX_RING_SLOTS)
333dd4544f0SRafał Miłecki 			ring->start = 0;
334dd4544f0SRafał Miłecki 
335dd4544f0SRafał Miłecki 		if (handled >= weight) /* Should never be greater */
336dd4544f0SRafał Miłecki 			break;
337dd4544f0SRafał Miłecki 	}
338dd4544f0SRafał Miłecki 
339dd4544f0SRafał Miłecki 	return handled;
340dd4544f0SRafał Miłecki }
341dd4544f0SRafał Miłecki 
342dd4544f0SRafał Miłecki /* Does ring support unaligned addressing? */
343dd4544f0SRafał Miłecki static bool bgmac_dma_unaligned(struct bgmac *bgmac,
344dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring,
345dd4544f0SRafał Miłecki 				enum bgmac_dma_ring_type ring_type)
346dd4544f0SRafał Miłecki {
347dd4544f0SRafał Miłecki 	switch (ring_type) {
348dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_TX:
349dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
350dd4544f0SRafał Miłecki 			    0xff0);
351dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO))
352dd4544f0SRafał Miłecki 			return true;
353dd4544f0SRafał Miłecki 		break;
354dd4544f0SRafał Miłecki 	case BGMAC_DMA_RING_RX:
355dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
356dd4544f0SRafał Miłecki 			    0xff0);
357dd4544f0SRafał Miłecki 		if (bgmac_read(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO))
358dd4544f0SRafał Miłecki 			return true;
359dd4544f0SRafał Miłecki 		break;
360dd4544f0SRafał Miłecki 	}
361dd4544f0SRafał Miłecki 	return false;
362dd4544f0SRafał Miłecki }
363dd4544f0SRafał Miłecki 
364dd4544f0SRafał Miłecki static void bgmac_dma_ring_free(struct bgmac *bgmac,
365dd4544f0SRafał Miłecki 				struct bgmac_dma_ring *ring)
366dd4544f0SRafał Miłecki {
367dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
368dd4544f0SRafał Miłecki 	struct bgmac_slot_info *slot;
369dd4544f0SRafał Miłecki 	int size;
370dd4544f0SRafał Miłecki 	int i;
371dd4544f0SRafał Miłecki 
372dd4544f0SRafał Miłecki 	for (i = 0; i < ring->num_slots; i++) {
373dd4544f0SRafał Miłecki 		slot = &ring->slots[i];
374dd4544f0SRafał Miłecki 		if (slot->skb) {
375dd4544f0SRafał Miłecki 			if (slot->dma_addr)
376dd4544f0SRafał Miłecki 				dma_unmap_single(dma_dev, slot->dma_addr,
377dd4544f0SRafał Miłecki 						 slot->skb->len, DMA_TO_DEVICE);
378dd4544f0SRafał Miłecki 			dev_kfree_skb(slot->skb);
379dd4544f0SRafał Miłecki 		}
380dd4544f0SRafał Miłecki 	}
381dd4544f0SRafał Miłecki 
382dd4544f0SRafał Miłecki 	if (ring->cpu_base) {
383dd4544f0SRafał Miłecki 		/* Free ring of descriptors */
384dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
385dd4544f0SRafał Miłecki 		dma_free_coherent(dma_dev, size, ring->cpu_base,
386dd4544f0SRafał Miłecki 				  ring->dma_base);
387dd4544f0SRafał Miłecki 	}
388dd4544f0SRafał Miłecki }
389dd4544f0SRafał Miłecki 
390dd4544f0SRafał Miłecki static void bgmac_dma_free(struct bgmac *bgmac)
391dd4544f0SRafał Miłecki {
392dd4544f0SRafał Miłecki 	int i;
393dd4544f0SRafał Miłecki 
394dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
395dd4544f0SRafał Miłecki 		bgmac_dma_ring_free(bgmac, &bgmac->tx_ring[i]);
396dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
397dd4544f0SRafał Miłecki 		bgmac_dma_ring_free(bgmac, &bgmac->rx_ring[i]);
398dd4544f0SRafał Miłecki }
399dd4544f0SRafał Miłecki 
400dd4544f0SRafał Miłecki static int bgmac_dma_alloc(struct bgmac *bgmac)
401dd4544f0SRafał Miłecki {
402dd4544f0SRafał Miłecki 	struct device *dma_dev = bgmac->core->dma_dev;
403dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
404dd4544f0SRafał Miłecki 	static const u16 ring_base[] = { BGMAC_DMA_BASE0, BGMAC_DMA_BASE1,
405dd4544f0SRafał Miłecki 					 BGMAC_DMA_BASE2, BGMAC_DMA_BASE3, };
406dd4544f0SRafał Miłecki 	int size; /* ring size: different for Tx and Rx */
407dd4544f0SRafał Miłecki 	int err;
408dd4544f0SRafał Miłecki 	int i;
409dd4544f0SRafał Miłecki 
410dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_TX_RINGS > ARRAY_SIZE(ring_base));
411dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_MAX_RX_RINGS > ARRAY_SIZE(ring_base));
412dd4544f0SRafał Miłecki 
413dd4544f0SRafał Miłecki 	if (!(bcma_aread32(bgmac->core, BCMA_IOST) & BCMA_IOST_DMA64)) {
414dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Core does not report 64-bit DMA\n");
415dd4544f0SRafał Miłecki 		return -ENOTSUPP;
416dd4544f0SRafał Miłecki 	}
417dd4544f0SRafał Miłecki 
418dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
419dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
420dd4544f0SRafał Miłecki 		ring->num_slots = BGMAC_TX_RING_SLOTS;
421dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
422dd4544f0SRafał Miłecki 		if (bgmac_dma_unaligned(bgmac, ring, BGMAC_DMA_RING_TX))
423dd4544f0SRafał Miłecki 			bgmac_warn(bgmac, "TX on ring 0x%X supports unaligned addressing but this feature is not implemented\n",
424dd4544f0SRafał Miłecki 				   ring->mmio_base);
425dd4544f0SRafał Miłecki 
426dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
427dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
428dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
429dd4544f0SRafał Miłecki 						     &ring->dma_base,
430dd4544f0SRafał Miłecki 						     GFP_KERNEL);
431dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
432dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of TX ring 0x%X failed\n",
433dd4544f0SRafał Miłecki 				  ring->mmio_base);
434dd4544f0SRafał Miłecki 			goto err_dma_free;
435dd4544f0SRafał Miłecki 		}
436dd4544f0SRafał Miłecki 		if (ring->dma_base & 0xC0000000)
437dd4544f0SRafał Miłecki 			bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n");
438dd4544f0SRafał Miłecki 
439dd4544f0SRafał Miłecki 		/* No need to alloc TX slots yet */
440dd4544f0SRafał Miłecki 	}
441dd4544f0SRafał Miłecki 
442dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
44370a737b7SRafał Miłecki 		int j;
44470a737b7SRafał Miłecki 
445dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
446dd4544f0SRafał Miłecki 		ring->num_slots = BGMAC_RX_RING_SLOTS;
447dd4544f0SRafał Miłecki 		ring->mmio_base = ring_base[i];
448dd4544f0SRafał Miłecki 		if (bgmac_dma_unaligned(bgmac, ring, BGMAC_DMA_RING_RX))
449dd4544f0SRafał Miłecki 			bgmac_warn(bgmac, "RX on ring 0x%X supports unaligned addressing but this feature is not implemented\n",
450dd4544f0SRafał Miłecki 				   ring->mmio_base);
451dd4544f0SRafał Miłecki 
452dd4544f0SRafał Miłecki 		/* Alloc ring of descriptors */
453dd4544f0SRafał Miłecki 		size = ring->num_slots * sizeof(struct bgmac_dma_desc);
454dd4544f0SRafał Miłecki 		ring->cpu_base = dma_zalloc_coherent(dma_dev, size,
455dd4544f0SRafał Miłecki 						     &ring->dma_base,
456dd4544f0SRafał Miłecki 						     GFP_KERNEL);
457dd4544f0SRafał Miłecki 		if (!ring->cpu_base) {
458dd4544f0SRafał Miłecki 			bgmac_err(bgmac, "Allocation of RX ring 0x%X failed\n",
459dd4544f0SRafał Miłecki 				  ring->mmio_base);
460dd4544f0SRafał Miłecki 			err = -ENOMEM;
461dd4544f0SRafał Miłecki 			goto err_dma_free;
462dd4544f0SRafał Miłecki 		}
463dd4544f0SRafał Miłecki 		if (ring->dma_base & 0xC0000000)
464dd4544f0SRafał Miłecki 			bgmac_warn(bgmac, "DMA address using 0xC0000000 bit(s), it may need translation trick\n");
465dd4544f0SRafał Miłecki 
466dd4544f0SRafał Miłecki 		/* Alloc RX slots */
46770a737b7SRafał Miłecki 		for (j = 0; j < ring->num_slots; j++) {
46870a737b7SRafał Miłecki 			err = bgmac_dma_rx_skb_for_slot(bgmac, &ring->slots[j]);
469dd4544f0SRafał Miłecki 			if (err) {
470dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Can't allocate skb for slot in RX ring\n");
471dd4544f0SRafał Miłecki 				goto err_dma_free;
472dd4544f0SRafał Miłecki 			}
473dd4544f0SRafał Miłecki 		}
474dd4544f0SRafał Miłecki 	}
475dd4544f0SRafał Miłecki 
476dd4544f0SRafał Miłecki 	return 0;
477dd4544f0SRafał Miłecki 
478dd4544f0SRafał Miłecki err_dma_free:
479dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
480dd4544f0SRafał Miłecki 	return -ENOMEM;
481dd4544f0SRafał Miłecki }
482dd4544f0SRafał Miłecki 
483dd4544f0SRafał Miłecki static void bgmac_dma_init(struct bgmac *bgmac)
484dd4544f0SRafał Miłecki {
485dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
486dd4544f0SRafał Miłecki 	struct bgmac_dma_desc *dma_desc;
487dd4544f0SRafał Miłecki 	u32 ctl0, ctl1;
488dd4544f0SRafał Miłecki 	int i;
489dd4544f0SRafał Miłecki 
490dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_TX_RINGS; i++) {
491dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[i];
492dd4544f0SRafał Miłecki 
493dd4544f0SRafał Miłecki 		/* We don't implement unaligned addressing, so enable first */
494dd4544f0SRafał Miłecki 		bgmac_dma_tx_enable(bgmac, ring);
495dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGLO,
496dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
497dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_TX_RINGHI,
498dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
499dd4544f0SRafał Miłecki 
500dd4544f0SRafał Miłecki 		ring->start = 0;
501dd4544f0SRafał Miłecki 		ring->end = 0;	/* Points the slot that should *not* be read */
502dd4544f0SRafał Miłecki 	}
503dd4544f0SRafał Miłecki 
504dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
50570a737b7SRafał Miłecki 		int j;
50670a737b7SRafał Miłecki 
507dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[i];
508dd4544f0SRafał Miłecki 
509dd4544f0SRafał Miłecki 		/* We don't implement unaligned addressing, so enable first */
510dd4544f0SRafał Miłecki 		bgmac_dma_rx_enable(bgmac, ring);
511dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGLO,
512dd4544f0SRafał Miłecki 			    lower_32_bits(ring->dma_base));
513dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_RINGHI,
514dd4544f0SRafał Miłecki 			    upper_32_bits(ring->dma_base));
515dd4544f0SRafał Miłecki 
51670a737b7SRafał Miłecki 		for (j = 0, dma_desc = ring->cpu_base; j < ring->num_slots;
51770a737b7SRafał Miłecki 		     j++, dma_desc++) {
518dd4544f0SRafał Miłecki 			ctl0 = ctl1 = 0;
519dd4544f0SRafał Miłecki 
52070a737b7SRafał Miłecki 			if (j == ring->num_slots - 1)
521dd4544f0SRafał Miłecki 				ctl0 |= BGMAC_DESC_CTL0_EOT;
522dd4544f0SRafał Miłecki 			ctl1 |= BGMAC_RX_BUF_SIZE & BGMAC_DESC_CTL1_LEN;
523dd4544f0SRafał Miłecki 			/* Is there any BGMAC device that requires extension? */
524dd4544f0SRafał Miłecki 			/* ctl1 |= (addrext << B43_DMA64_DCTL1_ADDREXT_SHIFT) &
525dd4544f0SRafał Miłecki 			 * B43_DMA64_DCTL1_ADDREXT_MASK;
526dd4544f0SRafał Miłecki 			 */
527dd4544f0SRafał Miłecki 
52870a737b7SRafał Miłecki 			dma_desc->addr_low = cpu_to_le32(lower_32_bits(ring->slots[j].dma_addr));
52970a737b7SRafał Miłecki 			dma_desc->addr_high = cpu_to_le32(upper_32_bits(ring->slots[j].dma_addr));
530dd4544f0SRafał Miłecki 			dma_desc->ctl0 = cpu_to_le32(ctl0);
531dd4544f0SRafał Miłecki 			dma_desc->ctl1 = cpu_to_le32(ctl1);
532dd4544f0SRafał Miłecki 		}
533dd4544f0SRafał Miłecki 
534dd4544f0SRafał Miłecki 		bgmac_write(bgmac, ring->mmio_base + BGMAC_DMA_RX_INDEX,
535dd4544f0SRafał Miłecki 			    ring->num_slots * sizeof(struct bgmac_dma_desc));
536dd4544f0SRafał Miłecki 
537dd4544f0SRafał Miłecki 		ring->start = 0;
538dd4544f0SRafał Miłecki 		ring->end = 0;
539dd4544f0SRafał Miłecki 	}
540dd4544f0SRafał Miłecki }
541dd4544f0SRafał Miłecki 
542dd4544f0SRafał Miłecki /**************************************************
543dd4544f0SRafał Miłecki  * PHY ops
544dd4544f0SRafał Miłecki  **************************************************/
545dd4544f0SRafał Miłecki 
546217a55a3SRafał Miłecki static u16 bgmac_phy_read(struct bgmac *bgmac, u8 phyaddr, u8 reg)
547dd4544f0SRafał Miłecki {
548dd4544f0SRafał Miłecki 	struct bcma_device *core;
549dd4544f0SRafał Miłecki 	u16 phy_access_addr;
550dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
551dd4544f0SRafał Miłecki 	u32 tmp;
552dd4544f0SRafał Miłecki 
553dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_DATA_MASK != BCMA_GMAC_CMN_PA_DATA_MASK);
554dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_MASK != BCMA_GMAC_CMN_PA_ADDR_MASK);
555dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_ADDR_SHIFT != BCMA_GMAC_CMN_PA_ADDR_SHIFT);
556dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_MASK != BCMA_GMAC_CMN_PA_REG_MASK);
557dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_REG_SHIFT != BCMA_GMAC_CMN_PA_REG_SHIFT);
558dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_WRITE != BCMA_GMAC_CMN_PA_WRITE);
559dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PA_START != BCMA_GMAC_CMN_PA_START);
560dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_EPA_MASK != BCMA_GMAC_CMN_PC_EPA_MASK);
561dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_MASK != BCMA_GMAC_CMN_PC_MCT_MASK);
562dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MCT_SHIFT != BCMA_GMAC_CMN_PC_MCT_SHIFT);
563dd4544f0SRafał Miłecki 	BUILD_BUG_ON(BGMAC_PC_MTE != BCMA_GMAC_CMN_PC_MTE);
564dd4544f0SRafał Miłecki 
565dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
566dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
567dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
568dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
569dd4544f0SRafał Miłecki 	} else {
570dd4544f0SRafał Miłecki 		core = bgmac->core;
571dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
572dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
573dd4544f0SRafał Miłecki 	}
574dd4544f0SRafał Miłecki 
575dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
576dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
577dd4544f0SRafał Miłecki 	tmp |= phyaddr;
578dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
579dd4544f0SRafał Miłecki 
580dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
581dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
582dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
583dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
584dd4544f0SRafał Miłecki 
585dd4544f0SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
586dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Reading PHY %d register 0x%X failed\n",
587dd4544f0SRafał Miłecki 			  phyaddr, reg);
588dd4544f0SRafał Miłecki 		return 0xffff;
589dd4544f0SRafał Miłecki 	}
590dd4544f0SRafał Miłecki 
591dd4544f0SRafał Miłecki 	return bcma_read32(core, phy_access_addr) & BGMAC_PA_DATA_MASK;
592dd4544f0SRafał Miłecki }
593dd4544f0SRafał Miłecki 
594dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphywr */
595217a55a3SRafał Miłecki static int bgmac_phy_write(struct bgmac *bgmac, u8 phyaddr, u8 reg, u16 value)
596dd4544f0SRafał Miłecki {
597dd4544f0SRafał Miłecki 	struct bcma_device *core;
598dd4544f0SRafał Miłecki 	u16 phy_access_addr;
599dd4544f0SRafał Miłecki 	u16 phy_ctl_addr;
600dd4544f0SRafał Miłecki 	u32 tmp;
601dd4544f0SRafał Miłecki 
602dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT) {
603dd4544f0SRafał Miłecki 		core = bgmac->core->bus->drv_gmac_cmn.core;
604dd4544f0SRafał Miłecki 		phy_access_addr = BCMA_GMAC_CMN_PHY_ACCESS;
605dd4544f0SRafał Miłecki 		phy_ctl_addr = BCMA_GMAC_CMN_PHY_CTL;
606dd4544f0SRafał Miłecki 	} else {
607dd4544f0SRafał Miłecki 		core = bgmac->core;
608dd4544f0SRafał Miłecki 		phy_access_addr = BGMAC_PHY_ACCESS;
609dd4544f0SRafał Miłecki 		phy_ctl_addr = BGMAC_PHY_CNTL;
610dd4544f0SRafał Miłecki 	}
611dd4544f0SRafał Miłecki 
612dd4544f0SRafał Miłecki 	tmp = bcma_read32(core, phy_ctl_addr);
613dd4544f0SRafał Miłecki 	tmp &= ~BGMAC_PC_EPA_MASK;
614dd4544f0SRafał Miłecki 	tmp |= phyaddr;
615dd4544f0SRafał Miłecki 	bcma_write32(core, phy_ctl_addr, tmp);
616dd4544f0SRafał Miłecki 
617dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, BGMAC_IS_MDIO);
618dd4544f0SRafał Miłecki 	if (bgmac_read(bgmac, BGMAC_INT_STATUS) & BGMAC_IS_MDIO)
619dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Error setting MDIO int\n");
620dd4544f0SRafał Miłecki 
621dd4544f0SRafał Miłecki 	tmp = BGMAC_PA_START;
622dd4544f0SRafał Miłecki 	tmp |= BGMAC_PA_WRITE;
623dd4544f0SRafał Miłecki 	tmp |= phyaddr << BGMAC_PA_ADDR_SHIFT;
624dd4544f0SRafał Miłecki 	tmp |= reg << BGMAC_PA_REG_SHIFT;
625dd4544f0SRafał Miłecki 	tmp |= value;
626dd4544f0SRafał Miłecki 	bcma_write32(core, phy_access_addr, tmp);
627dd4544f0SRafał Miłecki 
628217a55a3SRafał Miłecki 	if (!bgmac_wait_value(core, phy_access_addr, BGMAC_PA_START, 0, 1000)) {
629dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Writing to PHY %d register 0x%X failed\n",
630dd4544f0SRafał Miłecki 			  phyaddr, reg);
631217a55a3SRafał Miłecki 		return -ETIMEDOUT;
632217a55a3SRafał Miłecki 	}
633217a55a3SRafał Miłecki 
634217a55a3SRafał Miłecki 	return 0;
635dd4544f0SRafał Miłecki }
636dd4544f0SRafał Miłecki 
637dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyforce */
638dd4544f0SRafał Miłecki static void bgmac_phy_force(struct bgmac *bgmac)
639dd4544f0SRafał Miłecki {
640dd4544f0SRafał Miłecki 	u16 ctl;
641dd4544f0SRafał Miłecki 	u16 mask = ~(BGMAC_PHY_CTL_SPEED | BGMAC_PHY_CTL_SPEED_MSB |
642dd4544f0SRafał Miłecki 		     BGMAC_PHY_CTL_ANENAB | BGMAC_PHY_CTL_DUPLEX);
643dd4544f0SRafał Miłecki 
644dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
645dd4544f0SRafał Miłecki 		return;
646dd4544f0SRafał Miłecki 
647dd4544f0SRafał Miłecki 	if (bgmac->autoneg)
648dd4544f0SRafał Miłecki 		return;
649dd4544f0SRafał Miłecki 
650dd4544f0SRafał Miłecki 	ctl = bgmac_phy_read(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL);
651dd4544f0SRafał Miłecki 	ctl &= mask;
652dd4544f0SRafał Miłecki 	if (bgmac->full_duplex)
653dd4544f0SRafał Miłecki 		ctl |= BGMAC_PHY_CTL_DUPLEX;
654dd4544f0SRafał Miłecki 	if (bgmac->speed == BGMAC_SPEED_100)
655dd4544f0SRafał Miłecki 		ctl |= BGMAC_PHY_CTL_SPEED_100;
656dd4544f0SRafał Miłecki 	else if (bgmac->speed == BGMAC_SPEED_1000)
657dd4544f0SRafał Miłecki 		ctl |= BGMAC_PHY_CTL_SPEED_1000;
658dd4544f0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL, ctl);
659dd4544f0SRafał Miłecki }
660dd4544f0SRafał Miłecki 
661dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyadvertise */
662dd4544f0SRafał Miłecki static void bgmac_phy_advertise(struct bgmac *bgmac)
663dd4544f0SRafał Miłecki {
664dd4544f0SRafał Miłecki 	u16 adv;
665dd4544f0SRafał Miłecki 
666dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
667dd4544f0SRafał Miłecki 		return;
668dd4544f0SRafał Miłecki 
669dd4544f0SRafał Miłecki 	if (!bgmac->autoneg)
670dd4544f0SRafał Miłecki 		return;
671dd4544f0SRafał Miłecki 
672dd4544f0SRafał Miłecki 	/* Adv selected 10/100 speeds */
673dd4544f0SRafał Miłecki 	adv = bgmac_phy_read(bgmac, bgmac->phyaddr, BGMAC_PHY_ADV);
674dd4544f0SRafał Miłecki 	adv &= ~(BGMAC_PHY_ADV_10HALF | BGMAC_PHY_ADV_10FULL |
675dd4544f0SRafał Miłecki 		 BGMAC_PHY_ADV_100HALF | BGMAC_PHY_ADV_100FULL);
676dd4544f0SRafał Miłecki 	if (!bgmac->full_duplex && bgmac->speed & BGMAC_SPEED_10)
677dd4544f0SRafał Miłecki 		adv |= BGMAC_PHY_ADV_10HALF;
678dd4544f0SRafał Miłecki 	if (!bgmac->full_duplex && bgmac->speed & BGMAC_SPEED_100)
679dd4544f0SRafał Miłecki 		adv |= BGMAC_PHY_ADV_100HALF;
680dd4544f0SRafał Miłecki 	if (bgmac->full_duplex && bgmac->speed & BGMAC_SPEED_10)
681dd4544f0SRafał Miłecki 		adv |= BGMAC_PHY_ADV_10FULL;
682dd4544f0SRafał Miłecki 	if (bgmac->full_duplex && bgmac->speed & BGMAC_SPEED_100)
683dd4544f0SRafał Miłecki 		adv |= BGMAC_PHY_ADV_100FULL;
684dd4544f0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, BGMAC_PHY_ADV, adv);
685dd4544f0SRafał Miłecki 
686dd4544f0SRafał Miłecki 	/* Adv selected 1000 speeds */
687dd4544f0SRafał Miłecki 	adv = bgmac_phy_read(bgmac, bgmac->phyaddr, BGMAC_PHY_ADV2);
688dd4544f0SRafał Miłecki 	adv &= ~(BGMAC_PHY_ADV2_1000HALF | BGMAC_PHY_ADV2_1000FULL);
689dd4544f0SRafał Miłecki 	if (!bgmac->full_duplex && bgmac->speed & BGMAC_SPEED_1000)
690dd4544f0SRafał Miłecki 		adv |= BGMAC_PHY_ADV2_1000HALF;
691dd4544f0SRafał Miłecki 	if (bgmac->full_duplex && bgmac->speed & BGMAC_SPEED_1000)
692dd4544f0SRafał Miłecki 		adv |= BGMAC_PHY_ADV2_1000FULL;
693dd4544f0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, BGMAC_PHY_ADV2, adv);
694dd4544f0SRafał Miłecki 
695dd4544f0SRafał Miłecki 	/* Restart */
696dd4544f0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL,
697dd4544f0SRafał Miłecki 			bgmac_phy_read(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL) |
698dd4544f0SRafał Miłecki 			BGMAC_PHY_CTL_RESTART);
699dd4544f0SRafał Miłecki }
700dd4544f0SRafał Miłecki 
701dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyinit */
702dd4544f0SRafał Miłecki static void bgmac_phy_init(struct bgmac *bgmac)
703dd4544f0SRafał Miłecki {
704dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
705dd4544f0SRafał Miłecki 	struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
706dd4544f0SRafał Miłecki 	u8 i;
707dd4544f0SRafał Miłecki 
708dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5356) {
709dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
710dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x008b);
711dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x15, 0x0100);
712dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
713dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x12, 0x2aaa);
714dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
715dd4544f0SRafał Miłecki 		}
716dd4544f0SRafał Miłecki 	}
717dd4544f0SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg != 10) ||
718dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg != 10) ||
719dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg != 9)) {
720dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 2, ~0xc0000000, 0);
721dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 4, ~0x80000000, 0);
722dd4544f0SRafał Miłecki 		for (i = 0; i < 5; i++) {
723dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
724dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5284);
725dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
726dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x0010);
727dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000f);
728dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x5296);
729dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x1073);
730dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9073);
731dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x16, 0x52b6);
732dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x17, 0x9273);
733dd4544f0SRafał Miłecki 			bgmac_phy_write(bgmac, i, 0x1f, 0x000b);
734dd4544f0SRafał Miłecki 		}
735dd4544f0SRafał Miłecki 	}
736dd4544f0SRafał Miłecki }
737dd4544f0SRafał Miłecki 
738dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipphyreset */
739dd4544f0SRafał Miłecki static void bgmac_phy_reset(struct bgmac *bgmac)
740dd4544f0SRafał Miłecki {
741dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_NOREGS)
742dd4544f0SRafał Miłecki 		return;
743dd4544f0SRafał Miłecki 
744dd4544f0SRafał Miłecki 	bgmac_phy_write(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL,
745dd4544f0SRafał Miłecki 			BGMAC_PHY_CTL_RESET);
746dd4544f0SRafał Miłecki 	udelay(100);
747dd4544f0SRafał Miłecki 	if (bgmac_phy_read(bgmac, bgmac->phyaddr, BGMAC_PHY_CTL) &
748dd4544f0SRafał Miłecki 	    BGMAC_PHY_CTL_RESET)
749dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PHY reset failed\n");
750dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
751dd4544f0SRafał Miłecki }
752dd4544f0SRafał Miłecki 
753dd4544f0SRafał Miłecki /**************************************************
754dd4544f0SRafał Miłecki  * Chip ops
755dd4544f0SRafał Miłecki  **************************************************/
756dd4544f0SRafał Miłecki 
757dd4544f0SRafał Miłecki /* TODO: can we just drop @force? Can we don't reset MAC at all if there is
758dd4544f0SRafał Miłecki  * nothing to change? Try if after stabilizng driver.
759dd4544f0SRafał Miłecki  */
760dd4544f0SRafał Miłecki static void bgmac_cmdcfg_maskset(struct bgmac *bgmac, u32 mask, u32 set,
761dd4544f0SRafał Miłecki 				 bool force)
762dd4544f0SRafał Miłecki {
763dd4544f0SRafał Miłecki 	u32 cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
764dd4544f0SRafał Miłecki 	u32 new_val = (cmdcfg & mask) | set;
765dd4544f0SRafał Miłecki 
766dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_CMDCFG, BGMAC_CMDCFG_SR);
767dd4544f0SRafał Miłecki 	udelay(2);
768dd4544f0SRafał Miłecki 
769dd4544f0SRafał Miłecki 	if (new_val != cmdcfg || force)
770dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_CMDCFG, new_val);
771dd4544f0SRafał Miłecki 
772dd4544f0SRafał Miłecki 	bgmac_mask(bgmac, BGMAC_CMDCFG, ~BGMAC_CMDCFG_SR);
773dd4544f0SRafał Miłecki 	udelay(2);
774dd4544f0SRafał Miłecki }
775dd4544f0SRafał Miłecki 
7764e209001SHauke Mehrtens static void bgmac_write_mac_address(struct bgmac *bgmac, u8 *addr)
7774e209001SHauke Mehrtens {
7784e209001SHauke Mehrtens 	u32 tmp;
7794e209001SHauke Mehrtens 
7804e209001SHauke Mehrtens 	tmp = (addr[0] << 24) | (addr[1] << 16) | (addr[2] << 8) | addr[3];
7814e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_HIGH, tmp);
7824e209001SHauke Mehrtens 	tmp = (addr[4] << 8) | addr[5];
7834e209001SHauke Mehrtens 	bgmac_write(bgmac, BGMAC_MACADDR_LOW, tmp);
7844e209001SHauke Mehrtens }
7854e209001SHauke Mehrtens 
786c6edfe10SHauke Mehrtens static void bgmac_set_rx_mode(struct net_device *net_dev)
787c6edfe10SHauke Mehrtens {
788c6edfe10SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
789c6edfe10SHauke Mehrtens 
790c6edfe10SHauke Mehrtens 	if (net_dev->flags & IFF_PROMISC)
791e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_PROM, true);
792c6edfe10SHauke Mehrtens 	else
793e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_PROM, 0, true);
794c6edfe10SHauke Mehrtens }
795c6edfe10SHauke Mehrtens 
796dd4544f0SRafał Miłecki #if 0 /* We don't use that regs yet */
797dd4544f0SRafał Miłecki static void bgmac_chip_stats_update(struct bgmac *bgmac)
798dd4544f0SRafał Miłecki {
799dd4544f0SRafał Miłecki 	int i;
800dd4544f0SRafał Miłecki 
801dd4544f0SRafał Miłecki 	if (bgmac->core->id.id != BCMA_CORE_4706_MAC_GBIT) {
802dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
803dd4544f0SRafał Miłecki 			bgmac->mib_tx_regs[i] =
804dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
805dd4544f0SRafał Miłecki 					   BGMAC_TX_GOOD_OCTETS + (i * 4));
806dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
807dd4544f0SRafał Miłecki 			bgmac->mib_rx_regs[i] =
808dd4544f0SRafał Miłecki 				bgmac_read(bgmac,
809dd4544f0SRafał Miłecki 					   BGMAC_RX_GOOD_OCTETS + (i * 4));
810dd4544f0SRafał Miłecki 	}
811dd4544f0SRafał Miłecki 
812dd4544f0SRafał Miłecki 	/* TODO: what else? how to handle BCM4706? Specs are needed */
813dd4544f0SRafał Miłecki }
814dd4544f0SRafał Miłecki #endif
815dd4544f0SRafał Miłecki 
816dd4544f0SRafał Miłecki static void bgmac_clear_mib(struct bgmac *bgmac)
817dd4544f0SRafał Miłecki {
818dd4544f0SRafał Miłecki 	int i;
819dd4544f0SRafał Miłecki 
820dd4544f0SRafał Miłecki 	if (bgmac->core->id.id == BCMA_CORE_4706_MAC_GBIT)
821dd4544f0SRafał Miłecki 		return;
822dd4544f0SRafał Miłecki 
823dd4544f0SRafał Miłecki 	bgmac_set(bgmac, BGMAC_DEV_CTL, BGMAC_DC_MROR);
824dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_TX_REGS; i++)
825dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_TX_GOOD_OCTETS + (i * 4));
826dd4544f0SRafał Miłecki 	for (i = 0; i < BGMAC_NUM_MIB_RX_REGS; i++)
827dd4544f0SRafał Miłecki 		bgmac_read(bgmac, BGMAC_RX_GOOD_OCTETS + (i * 4));
828dd4544f0SRafał Miłecki }
829dd4544f0SRafał Miłecki 
830dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_speed */
831dd4544f0SRafał Miłecki static void bgmac_speed(struct bgmac *bgmac, int speed)
832dd4544f0SRafał Miłecki {
833dd4544f0SRafał Miłecki 	u32 mask = ~(BGMAC_CMDCFG_ES_MASK | BGMAC_CMDCFG_HD);
834dd4544f0SRafał Miłecki 	u32 set = 0;
835dd4544f0SRafał Miłecki 
836dd4544f0SRafał Miłecki 	if (speed & BGMAC_SPEED_10)
837dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_10;
838dd4544f0SRafał Miłecki 	if (speed & BGMAC_SPEED_100)
839dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_100;
840dd4544f0SRafał Miłecki 	if (speed & BGMAC_SPEED_1000)
841dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_ES_1000;
842dd4544f0SRafał Miłecki 	if (!bgmac->full_duplex)
843dd4544f0SRafał Miłecki 		set |= BGMAC_CMDCFG_HD;
844dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, mask, set, true);
845dd4544f0SRafał Miłecki }
846dd4544f0SRafał Miłecki 
847dd4544f0SRafał Miłecki static void bgmac_miiconfig(struct bgmac *bgmac)
848dd4544f0SRafał Miłecki {
849dd4544f0SRafał Miłecki 	u8 imode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
850dd4544f0SRafał Miłecki 			BGMAC_DS_MM_SHIFT;
851dd4544f0SRafał Miłecki 	if (imode == 0 || imode == 1) {
852dd4544f0SRafał Miłecki 		if (bgmac->autoneg)
853dd4544f0SRafał Miłecki 			bgmac_speed(bgmac, BGMAC_SPEED_100);
854dd4544f0SRafał Miłecki 		else
855dd4544f0SRafał Miłecki 			bgmac_speed(bgmac, bgmac->speed);
856dd4544f0SRafał Miłecki 	}
857dd4544f0SRafał Miłecki }
858dd4544f0SRafał Miłecki 
859dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipreset */
860dd4544f0SRafał Miłecki static void bgmac_chip_reset(struct bgmac *bgmac)
861dd4544f0SRafał Miłecki {
862dd4544f0SRafał Miłecki 	struct bcma_device *core = bgmac->core;
863dd4544f0SRafał Miłecki 	struct bcma_bus *bus = core->bus;
864dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bus->chipinfo;
865dd4544f0SRafał Miłecki 	u32 flags = 0;
866dd4544f0SRafał Miłecki 	u32 iost;
867dd4544f0SRafał Miłecki 	int i;
868dd4544f0SRafał Miłecki 
869dd4544f0SRafał Miłecki 	if (bcma_core_is_enabled(core)) {
870dd4544f0SRafał Miłecki 		if (!bgmac->stats_grabbed) {
871dd4544f0SRafał Miłecki 			/* bgmac_chip_stats_update(bgmac); */
872dd4544f0SRafał Miłecki 			bgmac->stats_grabbed = true;
873dd4544f0SRafał Miłecki 		}
874dd4544f0SRafał Miłecki 
875dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_TX_RINGS; i++)
876dd4544f0SRafał Miłecki 			bgmac_dma_tx_reset(bgmac, &bgmac->tx_ring[i]);
877dd4544f0SRafał Miłecki 
878dd4544f0SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
879dd4544f0SRafał Miłecki 		udelay(1);
880dd4544f0SRafał Miłecki 
881dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++)
882dd4544f0SRafał Miłecki 			bgmac_dma_rx_reset(bgmac, &bgmac->rx_ring[i]);
883dd4544f0SRafał Miłecki 
884dd4544f0SRafał Miłecki 		/* TODO: Clear software multicast filter list */
885dd4544f0SRafał Miłecki 	}
886dd4544f0SRafał Miłecki 
887dd4544f0SRafał Miłecki 	iost = bcma_aread32(core, BCMA_IOST);
888dd4544f0SRafał Miłecki 	if ((ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == 10) ||
889dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM4749 && ci->pkg == 10) ||
890dd4544f0SRafał Miłecki 	    (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == 9))
891dd4544f0SRafał Miłecki 		iost &= ~BGMAC_BCMA_IOST_ATTACHED;
892dd4544f0SRafał Miłecki 
893dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED) {
894dd4544f0SRafał Miłecki 		flags = BGMAC_BCMA_IOCTL_SW_CLKEN;
895dd4544f0SRafał Miłecki 		if (!bgmac->has_robosw)
896dd4544f0SRafał Miłecki 			flags |= BGMAC_BCMA_IOCTL_SW_RESET;
897dd4544f0SRafał Miłecki 	}
898dd4544f0SRafał Miłecki 
899dd4544f0SRafał Miłecki 	bcma_core_enable(core, flags);
900dd4544f0SRafał Miłecki 
901dd4544f0SRafał Miłecki 	if (core->id.rev > 2) {
902dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, 1 << 8);
903dd4544f0SRafał Miłecki 		bgmac_wait_value(bgmac->core, BCMA_CLKCTLST, 1 << 24, 1 << 24,
904dd4544f0SRafał Miłecki 				 1000);
905dd4544f0SRafał Miłecki 	}
906dd4544f0SRafał Miłecki 
907dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM5357 || ci->id == BCMA_CHIP_ID_BCM4749 ||
908dd4544f0SRafał Miłecki 	    ci->id == BCMA_CHIP_ID_BCM53572) {
909dd4544f0SRafał Miłecki 		struct bcma_drv_cc *cc = &bgmac->core->bus->drv_cc;
910dd4544f0SRafał Miłecki 		u8 et_swtype = 0;
911dd4544f0SRafał Miłecki 		u8 sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHY |
912dd4544f0SRafał Miłecki 			     BGMAC_CHIPCTL_1_IF_TYPE_RMII;
913dd4544f0SRafał Miłecki 		char buf[2];
914dd4544f0SRafał Miłecki 
915dd4544f0SRafał Miłecki 		if (nvram_getenv("et_swtype", buf, 1) > 0) {
916dd4544f0SRafał Miłecki 			if (kstrtou8(buf, 0, &et_swtype))
917dd4544f0SRafał Miłecki 				bgmac_err(bgmac, "Failed to parse et_swtype (%s)\n",
918dd4544f0SRafał Miłecki 					  buf);
919dd4544f0SRafał Miłecki 			et_swtype &= 0x0f;
920dd4544f0SRafał Miłecki 			et_swtype <<= 4;
921dd4544f0SRafał Miłecki 			sw_type = et_swtype;
922dd4544f0SRafał Miłecki 		} else if (ci->id == BCMA_CHIP_ID_BCM5357 && ci->pkg == 9) {
923dd4544f0SRafał Miłecki 			sw_type = BGMAC_CHIPCTL_1_SW_TYPE_EPHYRMII;
924b5a4c2f3SHauke Mehrtens 		} else if ((ci->id != BCMA_CHIP_ID_BCM53572 && ci->pkg == 10) ||
925b5a4c2f3SHauke Mehrtens 			   (ci->id == BCMA_CHIP_ID_BCM53572 && ci->pkg == 9)) {
926b5a4c2f3SHauke Mehrtens 			sw_type = BGMAC_CHIPCTL_1_IF_TYPE_RGMII |
927b5a4c2f3SHauke Mehrtens 				  BGMAC_CHIPCTL_1_SW_TYPE_RGMII;
928dd4544f0SRafał Miłecki 		}
929dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(cc, 1,
930dd4544f0SRafał Miłecki 					    ~(BGMAC_CHIPCTL_1_IF_TYPE_MASK |
931dd4544f0SRafał Miłecki 					      BGMAC_CHIPCTL_1_SW_TYPE_MASK),
932dd4544f0SRafał Miłecki 					    sw_type);
933dd4544f0SRafał Miłecki 	}
934dd4544f0SRafał Miłecki 
935dd4544f0SRafał Miłecki 	if (iost & BGMAC_BCMA_IOST_ATTACHED && !bgmac->has_robosw)
936dd4544f0SRafał Miłecki 		bcma_awrite32(core, BCMA_IOCTL,
937dd4544f0SRafał Miłecki 			      bcma_aread32(core, BCMA_IOCTL) &
938dd4544f0SRafał Miłecki 			      ~BGMAC_BCMA_IOCTL_SW_RESET);
939dd4544f0SRafał Miłecki 
940dd4544f0SRafał Miłecki 	/* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_reset
941dd4544f0SRafał Miłecki 	 * Specs don't say about using BGMAC_CMDCFG_SR, but in this routine
942dd4544f0SRafał Miłecki 	 * BGMAC_CMDCFG is read _after_ putting chip in a reset. So it has to
943dd4544f0SRafał Miłecki 	 * be keps until taking MAC out of the reset.
944dd4544f0SRafał Miłecki 	 */
945dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac,
946dd4544f0SRafał Miłecki 			     ~(BGMAC_CMDCFG_TE |
947dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RE |
948dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RPI |
949dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TAI |
950dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_HD |
951dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_ML |
952dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_CFE |
953dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RL |
954dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_RED |
955dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PE |
956dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_TPI |
957dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PAD_EN |
958dd4544f0SRafał Miłecki 			       BGMAC_CMDCFG_PF),
959dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_PROM |
960dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_NLC |
961dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_CFE |
962dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_SR,
963dd4544f0SRafał Miłecki 			     false);
964dd4544f0SRafał Miłecki 
965dd4544f0SRafał Miłecki 	bgmac_clear_mib(bgmac);
966dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT)
967dd4544f0SRafał Miłecki 		bcma_maskset32(bgmac->cmn, BCMA_GMAC_CMN_PHY_CTL, ~0,
968dd4544f0SRafał Miłecki 			       BCMA_GMAC_CMN_PC_MTE);
969dd4544f0SRafał Miłecki 	else
970dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BGMAC_PHY_CNTL, BGMAC_PC_MTE);
971dd4544f0SRafał Miłecki 	bgmac_miiconfig(bgmac);
972dd4544f0SRafał Miłecki 	bgmac_phy_init(bgmac);
973dd4544f0SRafał Miłecki 
974dd4544f0SRafał Miłecki 	bgmac->int_status = 0;
975dd4544f0SRafał Miłecki }
976dd4544f0SRafał Miłecki 
977dd4544f0SRafał Miłecki static void bgmac_chip_intrs_on(struct bgmac *bgmac)
978dd4544f0SRafał Miłecki {
979dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, bgmac->int_mask);
980dd4544f0SRafał Miłecki }
981dd4544f0SRafał Miłecki 
982dd4544f0SRafał Miłecki static void bgmac_chip_intrs_off(struct bgmac *bgmac)
983dd4544f0SRafał Miłecki {
984dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_MASK, 0);
9854160815fSNathan Hintz 	bgmac_read(bgmac, BGMAC_INT_MASK);
986dd4544f0SRafał Miłecki }
987dd4544f0SRafał Miłecki 
988dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/gmac_enable */
989dd4544f0SRafał Miłecki static void bgmac_enable(struct bgmac *bgmac)
990dd4544f0SRafał Miłecki {
991dd4544f0SRafał Miłecki 	struct bcma_chipinfo *ci = &bgmac->core->bus->chipinfo;
992dd4544f0SRafał Miłecki 	u32 cmdcfg;
993dd4544f0SRafał Miłecki 	u32 mode;
994dd4544f0SRafał Miłecki 	u32 rxq_ctl;
995dd4544f0SRafał Miłecki 	u32 fl_ctl;
996dd4544f0SRafał Miłecki 	u16 bp_clk;
997dd4544f0SRafał Miłecki 	u8 mdp;
998dd4544f0SRafał Miłecki 
999dd4544f0SRafał Miłecki 	cmdcfg = bgmac_read(bgmac, BGMAC_CMDCFG);
1000dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~(BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE),
1001dd4544f0SRafał Miłecki 			     BGMAC_CMDCFG_SR, true);
1002dd4544f0SRafał Miłecki 	udelay(2);
1003dd4544f0SRafał Miłecki 	cmdcfg |= BGMAC_CMDCFG_TE | BGMAC_CMDCFG_RE;
1004dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_CMDCFG, cmdcfg);
1005dd4544f0SRafał Miłecki 
1006dd4544f0SRafał Miłecki 	mode = (bgmac_read(bgmac, BGMAC_DEV_STATUS) & BGMAC_DS_MM_MASK) >>
1007dd4544f0SRafał Miłecki 		BGMAC_DS_MM_SHIFT;
1008dd4544f0SRafał Miłecki 	if (ci->id != BCMA_CHIP_ID_BCM47162 || mode != 0)
1009dd4544f0SRafał Miłecki 		bgmac_set(bgmac, BCMA_CLKCTLST, BCMA_CLKCTLST_FORCEHT);
1010dd4544f0SRafał Miłecki 	if (ci->id == BCMA_CHIP_ID_BCM47162 && mode == 2)
1011dd4544f0SRafał Miłecki 		bcma_chipco_chipctl_maskset(&bgmac->core->bus->drv_cc, 1, ~0,
1012dd4544f0SRafał Miłecki 					    BGMAC_CHIPCTL_1_RXC_DLL_BYPASS);
1013dd4544f0SRafał Miłecki 
1014dd4544f0SRafał Miłecki 	switch (ci->id) {
1015dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM5357:
1016dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4749:
1017dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM53572:
1018dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM4716:
1019dd4544f0SRafał Miłecki 	case BCMA_CHIP_ID_BCM47162:
1020dd4544f0SRafał Miłecki 		fl_ctl = 0x03cb04cb;
1021dd4544f0SRafał Miłecki 		if (ci->id == BCMA_CHIP_ID_BCM5357 ||
1022dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM4749 ||
1023dd4544f0SRafał Miłecki 		    ci->id == BCMA_CHIP_ID_BCM53572)
1024dd4544f0SRafał Miłecki 			fl_ctl = 0x2300e1;
1025dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_FLOW_CTL_THRESH, fl_ctl);
1026dd4544f0SRafał Miłecki 		bgmac_write(bgmac, BGMAC_PAUSE_CTL, 0x27fff);
1027dd4544f0SRafał Miłecki 		break;
1028dd4544f0SRafał Miłecki 	}
1029dd4544f0SRafał Miłecki 
1030dd4544f0SRafał Miłecki 	rxq_ctl = bgmac_read(bgmac, BGMAC_RXQ_CTL);
1031dd4544f0SRafał Miłecki 	rxq_ctl &= ~BGMAC_RXQ_CTL_MDP_MASK;
1032dd4544f0SRafał Miłecki 	bp_clk = bcma_pmu_get_bus_clock(&bgmac->core->bus->drv_cc) / 1000000;
1033dd4544f0SRafał Miłecki 	mdp = (bp_clk * 128 / 1000) - 3;
1034dd4544f0SRafał Miłecki 	rxq_ctl |= (mdp << BGMAC_RXQ_CTL_MDP_SHIFT);
1035dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXQ_CTL, rxq_ctl);
1036dd4544f0SRafał Miłecki }
1037dd4544f0SRafał Miłecki 
1038dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipinit */
1039dd4544f0SRafał Miłecki static void bgmac_chip_init(struct bgmac *bgmac, bool full_init)
1040dd4544f0SRafał Miłecki {
1041dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1042dd4544f0SRafał Miłecki 	int i;
1043dd4544f0SRafał Miłecki 
1044dd4544f0SRafał Miłecki 	/* 1 interrupt per received frame */
1045dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_RECV_LAZY, 1 << BGMAC_IRL_FC_SHIFT);
1046dd4544f0SRafał Miłecki 
1047dd4544f0SRafał Miłecki 	/* Enable 802.3x tx flow control (honor received PAUSE frames) */
1048dd4544f0SRafał Miłecki 	bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_RPI, 0, true);
1049dd4544f0SRafał Miłecki 
1050c6edfe10SHauke Mehrtens 	bgmac_set_rx_mode(bgmac->net_dev);
1051dd4544f0SRafał Miłecki 
10524e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, bgmac->net_dev->dev_addr);
1053dd4544f0SRafał Miłecki 
1054dd4544f0SRafał Miłecki 	if (bgmac->loopback)
1055e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~0, BGMAC_CMDCFG_ML, false);
1056dd4544f0SRafał Miłecki 	else
1057e9ba1039SRafał Miłecki 		bgmac_cmdcfg_maskset(bgmac, ~BGMAC_CMDCFG_ML, 0, false);
1058dd4544f0SRafał Miłecki 
1059dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_RXMAX_LENGTH, 32 + ETHER_MAX_LEN);
1060dd4544f0SRafał Miłecki 
1061dd4544f0SRafał Miłecki 	if (!bgmac->autoneg) {
1062dd4544f0SRafał Miłecki 		bgmac_speed(bgmac, bgmac->speed);
1063dd4544f0SRafał Miłecki 		bgmac_phy_force(bgmac);
1064dd4544f0SRafał Miłecki 	} else if (bgmac->speed) { /* if there is anything to adv */
1065dd4544f0SRafał Miłecki 		bgmac_phy_advertise(bgmac);
1066dd4544f0SRafał Miłecki 	}
1067dd4544f0SRafał Miłecki 
1068dd4544f0SRafał Miłecki 	if (full_init) {
1069dd4544f0SRafał Miłecki 		bgmac_dma_init(bgmac);
1070dd4544f0SRafał Miłecki 		if (1) /* FIXME: is there any case we don't want IRQs? */
1071dd4544f0SRafał Miłecki 			bgmac_chip_intrs_on(bgmac);
1072dd4544f0SRafał Miłecki 	} else {
1073dd4544f0SRafał Miłecki 		for (i = 0; i < BGMAC_MAX_RX_RINGS; i++) {
1074dd4544f0SRafał Miłecki 			ring = &bgmac->rx_ring[i];
1075dd4544f0SRafał Miłecki 			bgmac_dma_rx_enable(bgmac, ring);
1076dd4544f0SRafał Miłecki 		}
1077dd4544f0SRafał Miłecki 	}
1078dd4544f0SRafał Miłecki 
1079dd4544f0SRafał Miłecki 	bgmac_enable(bgmac);
1080dd4544f0SRafał Miłecki }
1081dd4544f0SRafał Miłecki 
1082dd4544f0SRafał Miłecki static irqreturn_t bgmac_interrupt(int irq, void *dev_id)
1083dd4544f0SRafał Miłecki {
1084dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(dev_id);
1085dd4544f0SRafał Miłecki 
1086dd4544f0SRafał Miłecki 	u32 int_status = bgmac_read(bgmac, BGMAC_INT_STATUS);
1087dd4544f0SRafał Miłecki 	int_status &= bgmac->int_mask;
1088dd4544f0SRafał Miłecki 
1089dd4544f0SRafał Miłecki 	if (!int_status)
1090dd4544f0SRafał Miłecki 		return IRQ_NONE;
1091dd4544f0SRafał Miłecki 
1092dd4544f0SRafał Miłecki 	/* Ack */
1093dd4544f0SRafał Miłecki 	bgmac_write(bgmac, BGMAC_INT_STATUS, int_status);
1094dd4544f0SRafał Miłecki 
1095dd4544f0SRafał Miłecki 	/* Disable new interrupts until handling existing ones */
1096dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1097dd4544f0SRafał Miłecki 
1098dd4544f0SRafał Miłecki 	bgmac->int_status = int_status;
1099dd4544f0SRafał Miłecki 
1100dd4544f0SRafał Miłecki 	napi_schedule(&bgmac->napi);
1101dd4544f0SRafał Miłecki 
1102dd4544f0SRafał Miłecki 	return IRQ_HANDLED;
1103dd4544f0SRafał Miłecki }
1104dd4544f0SRafał Miłecki 
1105dd4544f0SRafał Miłecki static int bgmac_poll(struct napi_struct *napi, int weight)
1106dd4544f0SRafał Miłecki {
1107dd4544f0SRafał Miłecki 	struct bgmac *bgmac = container_of(napi, struct bgmac, napi);
1108dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1109dd4544f0SRafał Miłecki 	int handled = 0;
1110dd4544f0SRafał Miłecki 
1111dd4544f0SRafał Miłecki 	if (bgmac->int_status & BGMAC_IS_TX0) {
1112dd4544f0SRafał Miłecki 		ring = &bgmac->tx_ring[0];
1113dd4544f0SRafał Miłecki 		bgmac_dma_tx_free(bgmac, ring);
1114dd4544f0SRafał Miłecki 		bgmac->int_status &= ~BGMAC_IS_TX0;
1115dd4544f0SRafał Miłecki 	}
1116dd4544f0SRafał Miłecki 
1117dd4544f0SRafał Miłecki 	if (bgmac->int_status & BGMAC_IS_RX) {
1118dd4544f0SRafał Miłecki 		ring = &bgmac->rx_ring[0];
1119dd4544f0SRafał Miłecki 		handled += bgmac_dma_rx_read(bgmac, ring, weight);
1120dd4544f0SRafał Miłecki 		bgmac->int_status &= ~BGMAC_IS_RX;
1121dd4544f0SRafał Miłecki 	}
1122dd4544f0SRafał Miłecki 
1123dd4544f0SRafał Miłecki 	if (bgmac->int_status) {
1124dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unknown IRQs: 0x%08X\n", bgmac->int_status);
1125dd4544f0SRafał Miłecki 		bgmac->int_status = 0;
1126dd4544f0SRafał Miłecki 	}
1127dd4544f0SRafał Miłecki 
1128dd4544f0SRafał Miłecki 	if (handled < weight)
1129dd4544f0SRafał Miłecki 		napi_complete(napi);
1130dd4544f0SRafał Miłecki 
1131dd4544f0SRafał Miłecki 	bgmac_chip_intrs_on(bgmac);
1132dd4544f0SRafał Miłecki 
1133dd4544f0SRafał Miłecki 	return handled;
1134dd4544f0SRafał Miłecki }
1135dd4544f0SRafał Miłecki 
1136dd4544f0SRafał Miłecki /**************************************************
1137dd4544f0SRafał Miłecki  * net_device_ops
1138dd4544f0SRafał Miłecki  **************************************************/
1139dd4544f0SRafał Miłecki 
1140dd4544f0SRafał Miłecki static int bgmac_open(struct net_device *net_dev)
1141dd4544f0SRafał Miłecki {
1142dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1143dd4544f0SRafał Miłecki 	int err = 0;
1144dd4544f0SRafał Miłecki 
1145dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1146dd4544f0SRafał Miłecki 	/* Specs say about reclaiming rings here, but we do that in DMA init */
1147dd4544f0SRafał Miłecki 	bgmac_chip_init(bgmac, true);
1148dd4544f0SRafał Miłecki 
1149dd4544f0SRafał Miłecki 	err = request_irq(bgmac->core->irq, bgmac_interrupt, IRQF_SHARED,
1150dd4544f0SRafał Miłecki 			  KBUILD_MODNAME, net_dev);
1151dd4544f0SRafał Miłecki 	if (err < 0) {
1152dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "IRQ request error: %d!\n", err);
1153dd4544f0SRafał Miłecki 		goto err_out;
1154dd4544f0SRafał Miłecki 	}
1155dd4544f0SRafał Miłecki 	napi_enable(&bgmac->napi);
1156dd4544f0SRafał Miłecki 
1157dd4544f0SRafał Miłecki 	netif_carrier_on(net_dev);
1158dd4544f0SRafał Miłecki 
1159dd4544f0SRafał Miłecki err_out:
1160dd4544f0SRafał Miłecki 	return err;
1161dd4544f0SRafał Miłecki }
1162dd4544f0SRafał Miłecki 
1163dd4544f0SRafał Miłecki static int bgmac_stop(struct net_device *net_dev)
1164dd4544f0SRafał Miłecki {
1165dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1166dd4544f0SRafał Miłecki 
1167dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1168dd4544f0SRafał Miłecki 
1169dd4544f0SRafał Miłecki 	napi_disable(&bgmac->napi);
1170dd4544f0SRafał Miłecki 	bgmac_chip_intrs_off(bgmac);
1171dd4544f0SRafał Miłecki 	free_irq(bgmac->core->irq, net_dev);
1172dd4544f0SRafał Miłecki 
1173dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1174dd4544f0SRafał Miłecki 
1175dd4544f0SRafał Miłecki 	return 0;
1176dd4544f0SRafał Miłecki }
1177dd4544f0SRafał Miłecki 
1178dd4544f0SRafał Miłecki static netdev_tx_t bgmac_start_xmit(struct sk_buff *skb,
1179dd4544f0SRafał Miłecki 				    struct net_device *net_dev)
1180dd4544f0SRafał Miłecki {
1181dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1182dd4544f0SRafał Miłecki 	struct bgmac_dma_ring *ring;
1183dd4544f0SRafał Miłecki 
1184dd4544f0SRafał Miłecki 	/* No QOS support yet */
1185dd4544f0SRafał Miłecki 	ring = &bgmac->tx_ring[0];
1186dd4544f0SRafał Miłecki 	return bgmac_dma_tx_add(bgmac, ring, skb);
1187dd4544f0SRafał Miłecki }
1188dd4544f0SRafał Miłecki 
11894e209001SHauke Mehrtens static int bgmac_set_mac_address(struct net_device *net_dev, void *addr)
11904e209001SHauke Mehrtens {
11914e209001SHauke Mehrtens 	struct bgmac *bgmac = netdev_priv(net_dev);
11924e209001SHauke Mehrtens 	int ret;
11934e209001SHauke Mehrtens 
11944e209001SHauke Mehrtens 	ret = eth_prepare_mac_addr_change(net_dev, addr);
11954e209001SHauke Mehrtens 	if (ret < 0)
11964e209001SHauke Mehrtens 		return ret;
11974e209001SHauke Mehrtens 	bgmac_write_mac_address(bgmac, (u8 *)addr);
11984e209001SHauke Mehrtens 	eth_commit_mac_addr_change(net_dev, addr);
11994e209001SHauke Mehrtens 	return 0;
12004e209001SHauke Mehrtens }
12014e209001SHauke Mehrtens 
1202dd4544f0SRafał Miłecki static int bgmac_ioctl(struct net_device *net_dev, struct ifreq *ifr, int cmd)
1203dd4544f0SRafał Miłecki {
1204dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1205dd4544f0SRafał Miłecki 	struct mii_ioctl_data *data = if_mii(ifr);
1206dd4544f0SRafał Miłecki 
1207dd4544f0SRafał Miłecki 	switch (cmd) {
1208dd4544f0SRafał Miłecki 	case SIOCGMIIPHY:
1209dd4544f0SRafał Miłecki 		data->phy_id = bgmac->phyaddr;
1210dd4544f0SRafał Miłecki 		/* fallthru */
1211dd4544f0SRafał Miłecki 	case SIOCGMIIREG:
1212dd4544f0SRafał Miłecki 		if (!netif_running(net_dev))
1213dd4544f0SRafał Miłecki 			return -EAGAIN;
1214dd4544f0SRafał Miłecki 		data->val_out = bgmac_phy_read(bgmac, data->phy_id,
1215dd4544f0SRafał Miłecki 					       data->reg_num & 0x1f);
1216dd4544f0SRafał Miłecki 		return 0;
1217dd4544f0SRafał Miłecki 	case SIOCSMIIREG:
1218dd4544f0SRafał Miłecki 		if (!netif_running(net_dev))
1219dd4544f0SRafał Miłecki 			return -EAGAIN;
1220dd4544f0SRafał Miłecki 		bgmac_phy_write(bgmac, data->phy_id, data->reg_num & 0x1f,
1221dd4544f0SRafał Miłecki 				data->val_in);
1222dd4544f0SRafał Miłecki 		return 0;
1223dd4544f0SRafał Miłecki 	default:
1224dd4544f0SRafał Miłecki 		return -EOPNOTSUPP;
1225dd4544f0SRafał Miłecki 	}
1226dd4544f0SRafał Miłecki }
1227dd4544f0SRafał Miłecki 
1228dd4544f0SRafał Miłecki static const struct net_device_ops bgmac_netdev_ops = {
1229dd4544f0SRafał Miłecki 	.ndo_open		= bgmac_open,
1230dd4544f0SRafał Miłecki 	.ndo_stop		= bgmac_stop,
1231dd4544f0SRafał Miłecki 	.ndo_start_xmit		= bgmac_start_xmit,
1232c6edfe10SHauke Mehrtens 	.ndo_set_rx_mode	= bgmac_set_rx_mode,
12334e209001SHauke Mehrtens 	.ndo_set_mac_address	= bgmac_set_mac_address,
1234522c5907SHauke Mehrtens 	.ndo_validate_addr	= eth_validate_addr,
1235dd4544f0SRafał Miłecki 	.ndo_do_ioctl           = bgmac_ioctl,
1236dd4544f0SRafał Miłecki };
1237dd4544f0SRafał Miłecki 
1238dd4544f0SRafał Miłecki /**************************************************
1239dd4544f0SRafał Miłecki  * ethtool_ops
1240dd4544f0SRafał Miłecki  **************************************************/
1241dd4544f0SRafał Miłecki 
1242dd4544f0SRafał Miłecki static int bgmac_get_settings(struct net_device *net_dev,
1243dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1244dd4544f0SRafał Miłecki {
1245dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1246dd4544f0SRafał Miłecki 
1247dd4544f0SRafał Miłecki 	cmd->supported = SUPPORTED_10baseT_Half |
1248dd4544f0SRafał Miłecki 			 SUPPORTED_10baseT_Full |
1249dd4544f0SRafał Miłecki 			 SUPPORTED_100baseT_Half |
1250dd4544f0SRafał Miłecki 			 SUPPORTED_100baseT_Full |
1251dd4544f0SRafał Miłecki 			 SUPPORTED_1000baseT_Half |
1252dd4544f0SRafał Miłecki 			 SUPPORTED_1000baseT_Full |
1253dd4544f0SRafał Miłecki 			 SUPPORTED_Autoneg;
1254dd4544f0SRafał Miłecki 
1255dd4544f0SRafał Miłecki 	if (bgmac->autoneg) {
1256dd4544f0SRafał Miłecki 		WARN_ON(cmd->advertising);
1257dd4544f0SRafał Miłecki 		if (bgmac->full_duplex) {
1258dd4544f0SRafał Miłecki 			if (bgmac->speed & BGMAC_SPEED_10)
1259dd4544f0SRafał Miłecki 				cmd->advertising |= ADVERTISED_10baseT_Full;
1260dd4544f0SRafał Miłecki 			if (bgmac->speed & BGMAC_SPEED_100)
1261dd4544f0SRafał Miłecki 				cmd->advertising |= ADVERTISED_100baseT_Full;
1262dd4544f0SRafał Miłecki 			if (bgmac->speed & BGMAC_SPEED_1000)
1263dd4544f0SRafał Miłecki 				cmd->advertising |= ADVERTISED_1000baseT_Full;
1264dd4544f0SRafał Miłecki 		} else {
1265dd4544f0SRafał Miłecki 			if (bgmac->speed & BGMAC_SPEED_10)
1266dd4544f0SRafał Miłecki 				cmd->advertising |= ADVERTISED_10baseT_Half;
1267dd4544f0SRafał Miłecki 			if (bgmac->speed & BGMAC_SPEED_100)
1268dd4544f0SRafał Miłecki 				cmd->advertising |= ADVERTISED_100baseT_Half;
1269dd4544f0SRafał Miłecki 			if (bgmac->speed & BGMAC_SPEED_1000)
1270dd4544f0SRafał Miłecki 				cmd->advertising |= ADVERTISED_1000baseT_Half;
1271dd4544f0SRafał Miłecki 		}
1272dd4544f0SRafał Miłecki 	} else {
1273dd4544f0SRafał Miłecki 		switch (bgmac->speed) {
1274dd4544f0SRafał Miłecki 		case BGMAC_SPEED_10:
1275dd4544f0SRafał Miłecki 			ethtool_cmd_speed_set(cmd, SPEED_10);
1276dd4544f0SRafał Miłecki 			break;
1277dd4544f0SRafał Miłecki 		case BGMAC_SPEED_100:
1278dd4544f0SRafał Miłecki 			ethtool_cmd_speed_set(cmd, SPEED_100);
1279dd4544f0SRafał Miłecki 			break;
1280dd4544f0SRafał Miłecki 		case BGMAC_SPEED_1000:
1281dd4544f0SRafał Miłecki 			ethtool_cmd_speed_set(cmd, SPEED_1000);
1282dd4544f0SRafał Miłecki 			break;
1283dd4544f0SRafał Miłecki 		}
1284dd4544f0SRafał Miłecki 	}
1285dd4544f0SRafał Miłecki 
1286dd4544f0SRafał Miłecki 	cmd->duplex = bgmac->full_duplex ? DUPLEX_FULL : DUPLEX_HALF;
1287dd4544f0SRafał Miłecki 
1288dd4544f0SRafał Miłecki 	cmd->autoneg = bgmac->autoneg;
1289dd4544f0SRafał Miłecki 
1290dd4544f0SRafał Miłecki 	return 0;
1291dd4544f0SRafał Miłecki }
1292dd4544f0SRafał Miłecki 
1293dd4544f0SRafał Miłecki #if 0
1294dd4544f0SRafał Miłecki static int bgmac_set_settings(struct net_device *net_dev,
1295dd4544f0SRafał Miłecki 			      struct ethtool_cmd *cmd)
1296dd4544f0SRafał Miłecki {
1297dd4544f0SRafał Miłecki 	struct bgmac *bgmac = netdev_priv(net_dev);
1298dd4544f0SRafał Miłecki 
1299dd4544f0SRafał Miłecki 	return -1;
1300dd4544f0SRafał Miłecki }
1301dd4544f0SRafał Miłecki #endif
1302dd4544f0SRafał Miłecki 
1303dd4544f0SRafał Miłecki static void bgmac_get_drvinfo(struct net_device *net_dev,
1304dd4544f0SRafał Miłecki 			      struct ethtool_drvinfo *info)
1305dd4544f0SRafał Miłecki {
1306dd4544f0SRafał Miłecki 	strlcpy(info->driver, KBUILD_MODNAME, sizeof(info->driver));
1307dd4544f0SRafał Miłecki 	strlcpy(info->bus_info, "BCMA", sizeof(info->bus_info));
1308dd4544f0SRafał Miłecki }
1309dd4544f0SRafał Miłecki 
1310dd4544f0SRafał Miłecki static const struct ethtool_ops bgmac_ethtool_ops = {
1311dd4544f0SRafał Miłecki 	.get_settings		= bgmac_get_settings,
1312dd4544f0SRafał Miłecki 	.get_drvinfo		= bgmac_get_drvinfo,
1313dd4544f0SRafał Miłecki };
1314dd4544f0SRafał Miłecki 
1315dd4544f0SRafał Miłecki /**************************************************
1316dd4544f0SRafał Miłecki  * BCMA bus ops
1317dd4544f0SRafał Miłecki  **************************************************/
1318dd4544f0SRafał Miłecki 
1319dd4544f0SRafał Miłecki /* http://bcm-v4.sipsolutions.net/mac-gbit/gmac/chipattach */
1320dd4544f0SRafał Miłecki static int bgmac_probe(struct bcma_device *core)
1321dd4544f0SRafał Miłecki {
1322dd4544f0SRafał Miłecki 	struct net_device *net_dev;
1323dd4544f0SRafał Miłecki 	struct bgmac *bgmac;
1324dd4544f0SRafał Miłecki 	struct ssb_sprom *sprom = &core->bus->sprom;
1325dd4544f0SRafał Miłecki 	u8 *mac = core->core_unit ? sprom->et1mac : sprom->et0mac;
1326dd4544f0SRafał Miłecki 	int err;
1327dd4544f0SRafał Miłecki 
1328dd4544f0SRafał Miłecki 	/* We don't support 2nd, 3rd, ... units, SPROM has to be adjusted */
1329dd4544f0SRafał Miłecki 	if (core->core_unit > 1) {
1330dd4544f0SRafał Miłecki 		pr_err("Unsupported core_unit %d\n", core->core_unit);
1331dd4544f0SRafał Miłecki 		return -ENOTSUPP;
1332dd4544f0SRafał Miłecki 	}
1333dd4544f0SRafał Miłecki 
1334d166f218SRafał Miłecki 	if (!is_valid_ether_addr(mac)) {
1335d166f218SRafał Miłecki 		dev_err(&core->dev, "Invalid MAC addr: %pM\n", mac);
1336d166f218SRafał Miłecki 		eth_random_addr(mac);
1337d166f218SRafał Miłecki 		dev_warn(&core->dev, "Using random MAC: %pM\n", mac);
1338d166f218SRafał Miłecki 	}
1339d166f218SRafał Miłecki 
1340dd4544f0SRafał Miłecki 	/* Allocation and references */
1341dd4544f0SRafał Miłecki 	net_dev = alloc_etherdev(sizeof(*bgmac));
1342dd4544f0SRafał Miłecki 	if (!net_dev)
1343dd4544f0SRafał Miłecki 		return -ENOMEM;
1344dd4544f0SRafał Miłecki 	net_dev->netdev_ops = &bgmac_netdev_ops;
1345dd4544f0SRafał Miłecki 	net_dev->irq = core->irq;
1346dd4544f0SRafał Miłecki 	SET_ETHTOOL_OPS(net_dev, &bgmac_ethtool_ops);
1347dd4544f0SRafał Miłecki 	bgmac = netdev_priv(net_dev);
1348dd4544f0SRafał Miłecki 	bgmac->net_dev = net_dev;
1349dd4544f0SRafał Miłecki 	bgmac->core = core;
1350dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, bgmac);
1351dd4544f0SRafał Miłecki 
1352dd4544f0SRafał Miłecki 	/* Defaults */
1353dd4544f0SRafał Miłecki 	bgmac->autoneg = true;
1354dd4544f0SRafał Miłecki 	bgmac->full_duplex = true;
1355dd4544f0SRafał Miłecki 	bgmac->speed = BGMAC_SPEED_10 | BGMAC_SPEED_100 | BGMAC_SPEED_1000;
1356dd4544f0SRafał Miłecki 	memcpy(bgmac->net_dev->dev_addr, mac, ETH_ALEN);
1357dd4544f0SRafał Miłecki 
1358dd4544f0SRafał Miłecki 	/* On BCM4706 we need common core to access PHY */
1359dd4544f0SRafał Miłecki 	if (core->id.id == BCMA_CORE_4706_MAC_GBIT &&
1360dd4544f0SRafał Miłecki 	    !core->bus->drv_gmac_cmn.core) {
1361dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "GMAC CMN core not found (required for BCM4706)\n");
1362dd4544f0SRafał Miłecki 		err = -ENODEV;
1363dd4544f0SRafał Miłecki 		goto err_netdev_free;
1364dd4544f0SRafał Miłecki 	}
1365dd4544f0SRafał Miłecki 	bgmac->cmn = core->bus->drv_gmac_cmn.core;
1366dd4544f0SRafał Miłecki 
1367dd4544f0SRafał Miłecki 	bgmac->phyaddr = core->core_unit ? sprom->et1phyaddr :
1368dd4544f0SRafał Miłecki 			 sprom->et0phyaddr;
1369dd4544f0SRafał Miłecki 	bgmac->phyaddr &= BGMAC_PHY_MASK;
1370dd4544f0SRafał Miłecki 	if (bgmac->phyaddr == BGMAC_PHY_MASK) {
1371dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "No PHY found\n");
1372dd4544f0SRafał Miłecki 		err = -ENODEV;
1373dd4544f0SRafał Miłecki 		goto err_netdev_free;
1374dd4544f0SRafał Miłecki 	}
1375dd4544f0SRafał Miłecki 	bgmac_info(bgmac, "Found PHY addr: %d%s\n", bgmac->phyaddr,
1376dd4544f0SRafał Miłecki 		   bgmac->phyaddr == BGMAC_PHY_NOREGS ? " (NOREGS)" : "");
1377dd4544f0SRafał Miłecki 
1378dd4544f0SRafał Miłecki 	if (core->bus->hosttype == BCMA_HOSTTYPE_PCI) {
1379dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "PCI setup not implemented\n");
1380dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1381dd4544f0SRafał Miłecki 		goto err_netdev_free;
1382dd4544f0SRafał Miłecki 	}
1383dd4544f0SRafał Miłecki 
1384dd4544f0SRafał Miłecki 	bgmac_chip_reset(bgmac);
1385dd4544f0SRafał Miłecki 
1386dd4544f0SRafał Miłecki 	err = bgmac_dma_alloc(bgmac);
1387dd4544f0SRafał Miłecki 	if (err) {
1388dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Unable to alloc memory for DMA\n");
1389dd4544f0SRafał Miłecki 		goto err_netdev_free;
1390dd4544f0SRafał Miłecki 	}
1391dd4544f0SRafał Miłecki 
1392dd4544f0SRafał Miłecki 	bgmac->int_mask = BGMAC_IS_ERRMASK | BGMAC_IS_RX | BGMAC_IS_TX_MASK;
1393dd4544f0SRafał Miłecki 	if (nvram_getenv("et0_no_txint", NULL, 0) == 0)
1394dd4544f0SRafał Miłecki 		bgmac->int_mask &= ~BGMAC_IS_TX_MASK;
1395dd4544f0SRafał Miłecki 
1396dd4544f0SRafał Miłecki 	/* TODO: reset the external phy. Specs are needed */
1397dd4544f0SRafał Miłecki 	bgmac_phy_reset(bgmac);
1398dd4544f0SRafał Miłecki 
1399dd4544f0SRafał Miłecki 	bgmac->has_robosw = !!(core->bus->sprom.boardflags_lo &
1400dd4544f0SRafał Miłecki 			       BGMAC_BFL_ENETROBO);
1401dd4544f0SRafał Miłecki 	if (bgmac->has_robosw)
1402dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for Roboswitch not implemented\n");
1403dd4544f0SRafał Miłecki 
1404dd4544f0SRafał Miłecki 	if (core->bus->sprom.boardflags_lo & BGMAC_BFL_ENETADM)
1405dd4544f0SRafał Miłecki 		bgmac_warn(bgmac, "Support for ADMtek ethernet switch not implemented\n");
1406dd4544f0SRafał Miłecki 
1407dd4544f0SRafał Miłecki 	err = register_netdev(bgmac->net_dev);
1408dd4544f0SRafał Miłecki 	if (err) {
1409dd4544f0SRafał Miłecki 		bgmac_err(bgmac, "Cannot register net device\n");
1410dd4544f0SRafał Miłecki 		err = -ENOTSUPP;
1411dd4544f0SRafał Miłecki 		goto err_dma_free;
1412dd4544f0SRafał Miłecki 	}
1413dd4544f0SRafał Miłecki 
1414dd4544f0SRafał Miłecki 	netif_carrier_off(net_dev);
1415dd4544f0SRafał Miłecki 
1416dd4544f0SRafał Miłecki 	netif_napi_add(net_dev, &bgmac->napi, bgmac_poll, BGMAC_WEIGHT);
1417dd4544f0SRafał Miłecki 
1418dd4544f0SRafał Miłecki 	return 0;
1419dd4544f0SRafał Miłecki 
1420dd4544f0SRafał Miłecki err_dma_free:
1421dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1422dd4544f0SRafał Miłecki 
1423dd4544f0SRafał Miłecki err_netdev_free:
1424dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1425dd4544f0SRafał Miłecki 	free_netdev(net_dev);
1426dd4544f0SRafał Miłecki 
1427dd4544f0SRafał Miłecki 	return err;
1428dd4544f0SRafał Miłecki }
1429dd4544f0SRafał Miłecki 
1430dd4544f0SRafał Miłecki static void bgmac_remove(struct bcma_device *core)
1431dd4544f0SRafał Miłecki {
1432dd4544f0SRafał Miłecki 	struct bgmac *bgmac = bcma_get_drvdata(core);
1433dd4544f0SRafał Miłecki 
1434dd4544f0SRafał Miłecki 	netif_napi_del(&bgmac->napi);
1435dd4544f0SRafał Miłecki 	unregister_netdev(bgmac->net_dev);
1436dd4544f0SRafał Miłecki 	bgmac_dma_free(bgmac);
1437dd4544f0SRafał Miłecki 	bcma_set_drvdata(core, NULL);
1438dd4544f0SRafał Miłecki 	free_netdev(bgmac->net_dev);
1439dd4544f0SRafał Miłecki }
1440dd4544f0SRafał Miłecki 
1441dd4544f0SRafał Miłecki static struct bcma_driver bgmac_bcma_driver = {
1442dd4544f0SRafał Miłecki 	.name		= KBUILD_MODNAME,
1443dd4544f0SRafał Miłecki 	.id_table	= bgmac_bcma_tbl,
1444dd4544f0SRafał Miłecki 	.probe		= bgmac_probe,
1445dd4544f0SRafał Miłecki 	.remove		= bgmac_remove,
1446dd4544f0SRafał Miłecki };
1447dd4544f0SRafał Miłecki 
1448dd4544f0SRafał Miłecki static int __init bgmac_init(void)
1449dd4544f0SRafał Miłecki {
1450dd4544f0SRafał Miłecki 	int err;
1451dd4544f0SRafał Miłecki 
1452dd4544f0SRafał Miłecki 	err = bcma_driver_register(&bgmac_bcma_driver);
1453dd4544f0SRafał Miłecki 	if (err)
1454dd4544f0SRafał Miłecki 		return err;
1455dd4544f0SRafał Miłecki 	pr_info("Broadcom 47xx GBit MAC driver loaded\n");
1456dd4544f0SRafał Miłecki 
1457dd4544f0SRafał Miłecki 	return 0;
1458dd4544f0SRafał Miłecki }
1459dd4544f0SRafał Miłecki 
1460dd4544f0SRafał Miłecki static void __exit bgmac_exit(void)
1461dd4544f0SRafał Miłecki {
1462dd4544f0SRafał Miłecki 	bcma_driver_unregister(&bgmac_bcma_driver);
1463dd4544f0SRafał Miłecki }
1464dd4544f0SRafał Miłecki 
1465dd4544f0SRafał Miłecki module_init(bgmac_init)
1466dd4544f0SRafał Miłecki module_exit(bgmac_exit)
1467dd4544f0SRafał Miłecki 
1468dd4544f0SRafał Miłecki MODULE_AUTHOR("Rafał Miłecki");
1469dd4544f0SRafał Miłecki MODULE_LICENSE("GPL");
1470