19d61d138SRafał Miłecki // SPDX-License-Identifier: GPL-2.0-only
29d61d138SRafał Miłecki /*
39d61d138SRafał Miłecki * Copyright (C) 2021 Rafał Miłecki <rafal@milecki.pl>
49d61d138SRafał Miłecki */
59d61d138SRafał Miłecki
69d61d138SRafał Miłecki #include <linux/delay.h>
79d61d138SRafał Miłecki #include <linux/etherdevice.h>
814b3b46aSRafał Miłecki #include <linux/if_vlan.h>
99d61d138SRafał Miłecki #include <linux/interrupt.h>
109d61d138SRafał Miłecki #include <linux/module.h>
119d61d138SRafał Miłecki #include <linux/of.h>
123559c1eaSRafał Miłecki #include <linux/of_net.h>
139d61d138SRafał Miłecki #include <linux/platform_device.h>
149d61d138SRafał Miłecki #include <linux/slab.h>
159d61d138SRafał Miłecki #include <linux/string.h>
169d61d138SRafał Miłecki
179d61d138SRafał Miłecki #include "bcm4908_enet.h"
189d61d138SRafał Miłecki #include "unimac.h"
199d61d138SRafał Miłecki
209d61d138SRafał Miłecki #define ENET_DMA_CH_RX_CFG ENET_DMA_CH0_CFG
219d61d138SRafał Miłecki #define ENET_DMA_CH_TX_CFG ENET_DMA_CH1_CFG
229d61d138SRafał Miłecki #define ENET_DMA_CH_RX_STATE_RAM ENET_DMA_CH0_STATE_RAM
239d61d138SRafał Miłecki #define ENET_DMA_CH_TX_STATE_RAM ENET_DMA_CH1_STATE_RAM
249d61d138SRafał Miłecki
259d61d138SRafał Miłecki #define ENET_TX_BDS_NUM 200
269d61d138SRafał Miłecki #define ENET_RX_BDS_NUM 200
279d61d138SRafał Miłecki #define ENET_RX_BDS_NUM_MAX 8192
289d61d138SRafał Miłecki
299d61d138SRafał Miłecki #define ENET_DMA_INT_DEFAULTS (ENET_DMA_CH_CFG_INT_DONE | \
309d61d138SRafał Miłecki ENET_DMA_CH_CFG_INT_NO_DESC | \
319d61d138SRafał Miłecki ENET_DMA_CH_CFG_INT_BUFF_DONE)
329d61d138SRafał Miłecki #define ENET_DMA_MAX_BURST_LEN 8 /* in 64 bit words */
339d61d138SRafał Miłecki
3414b3b46aSRafał Miłecki #define ENET_MTU_MAX ETH_DATA_LEN /* Is it possible to support 2044? */
3514b3b46aSRafał Miłecki #define BRCM_MAX_TAG_LEN 6
3614b3b46aSRafał Miłecki #define ENET_MAX_ETH_OVERHEAD (ETH_HLEN + BRCM_MAX_TAG_LEN + VLAN_HLEN + \
3714b3b46aSRafał Miłecki ETH_FCS_LEN + 4) /* 32 */
389d61d138SRafał Miłecki
393a1cc23aSRafał Miłecki #define ENET_RX_SKB_BUF_SIZE (NET_SKB_PAD + NET_IP_ALIGN + \
403a1cc23aSRafał Miłecki ETH_HLEN + BRCM_MAX_TAG_LEN + VLAN_HLEN + \
413a1cc23aSRafał Miłecki ENET_MTU_MAX + ETH_FCS_LEN + 4)
423a1cc23aSRafał Miłecki #define ENET_RX_SKB_BUF_ALLOC_SIZE (SKB_DATA_ALIGN(ENET_RX_SKB_BUF_SIZE) + \
433a1cc23aSRafał Miłecki SKB_DATA_ALIGN(sizeof(struct skb_shared_info)))
443a1cc23aSRafał Miłecki #define ENET_RX_BUF_DMA_OFFSET (NET_SKB_PAD + NET_IP_ALIGN)
453a1cc23aSRafał Miłecki #define ENET_RX_BUF_DMA_SIZE (ENET_RX_SKB_BUF_SIZE - ENET_RX_BUF_DMA_OFFSET)
463a1cc23aSRafał Miłecki
479d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_bd {
489d61d138SRafał Miłecki __le32 ctl;
499d61d138SRafał Miłecki __le32 addr;
509d61d138SRafał Miłecki } __packed;
519d61d138SRafał Miłecki
529d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_slot {
533a1cc23aSRafał Miłecki union {
543a1cc23aSRafał Miłecki void *buf; /* RX */
553a1cc23aSRafał Miłecki struct sk_buff *skb; /* TX */
563a1cc23aSRafał Miłecki };
579d61d138SRafał Miłecki unsigned int len;
589d61d138SRafał Miłecki dma_addr_t dma_addr;
599d61d138SRafał Miłecki };
609d61d138SRafał Miłecki
619d61d138SRafał Miłecki struct bcm4908_enet_dma_ring {
629d61d138SRafał Miłecki int is_tx;
639d61d138SRafał Miłecki int read_idx;
649d61d138SRafał Miłecki int write_idx;
659d61d138SRafał Miłecki int length;
669d61d138SRafał Miłecki u16 cfg_block;
679d61d138SRafał Miłecki u16 st_ram_block;
6812bb508bSRafał Miłecki struct napi_struct napi;
699d61d138SRafał Miłecki
709d61d138SRafał Miłecki union {
719d61d138SRafał Miłecki void *cpu_addr;
729d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_bd *buf_desc;
739d61d138SRafał Miłecki };
749d61d138SRafał Miłecki dma_addr_t dma_addr;
759d61d138SRafał Miłecki
769d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_slot *slots;
779d61d138SRafał Miłecki };
789d61d138SRafał Miłecki
799d61d138SRafał Miłecki struct bcm4908_enet {
809d61d138SRafał Miłecki struct device *dev;
819d61d138SRafał Miłecki struct net_device *netdev;
829d61d138SRafał Miłecki void __iomem *base;
8312bb508bSRafał Miłecki int irq_tx;
849d61d138SRafał Miłecki
859d61d138SRafał Miłecki struct bcm4908_enet_dma_ring tx_ring;
869d61d138SRafał Miłecki struct bcm4908_enet_dma_ring rx_ring;
879d61d138SRafał Miłecki };
889d61d138SRafał Miłecki
899d61d138SRafał Miłecki /***
909d61d138SRafał Miłecki * R/W ops
919d61d138SRafał Miłecki */
929d61d138SRafał Miłecki
enet_read(struct bcm4908_enet * enet,u16 offset)937b778ae4SRafał Miłecki static u32 enet_read(struct bcm4908_enet *enet, u16 offset)
949d61d138SRafał Miłecki {
959d61d138SRafał Miłecki return readl(enet->base + offset);
969d61d138SRafał Miłecki }
979d61d138SRafał Miłecki
enet_write(struct bcm4908_enet * enet,u16 offset,u32 value)987b778ae4SRafał Miłecki static void enet_write(struct bcm4908_enet *enet, u16 offset, u32 value)
999d61d138SRafał Miłecki {
1009d61d138SRafał Miłecki writel(value, enet->base + offset);
1019d61d138SRafał Miłecki }
1029d61d138SRafał Miłecki
enet_maskset(struct bcm4908_enet * enet,u16 offset,u32 mask,u32 set)1037b778ae4SRafał Miłecki static void enet_maskset(struct bcm4908_enet *enet, u16 offset, u32 mask, u32 set)
1049d61d138SRafał Miłecki {
1059d61d138SRafał Miłecki u32 val;
1069d61d138SRafał Miłecki
1079d61d138SRafał Miłecki WARN_ON(set & ~mask);
1089d61d138SRafał Miłecki
1099d61d138SRafał Miłecki val = enet_read(enet, offset);
1109d61d138SRafał Miłecki val = (val & ~mask) | (set & mask);
1119d61d138SRafał Miłecki enet_write(enet, offset, val);
1129d61d138SRafał Miłecki }
1139d61d138SRafał Miłecki
enet_set(struct bcm4908_enet * enet,u16 offset,u32 set)1147b778ae4SRafał Miłecki static void enet_set(struct bcm4908_enet *enet, u16 offset, u32 set)
1159d61d138SRafał Miłecki {
1169d61d138SRafał Miłecki enet_maskset(enet, offset, set, set);
1179d61d138SRafał Miłecki }
1189d61d138SRafał Miłecki
enet_umac_read(struct bcm4908_enet * enet,u16 offset)1197b778ae4SRafał Miłecki static u32 enet_umac_read(struct bcm4908_enet *enet, u16 offset)
1209d61d138SRafał Miłecki {
1219d61d138SRafał Miłecki return enet_read(enet, ENET_UNIMAC + offset);
1229d61d138SRafał Miłecki }
1239d61d138SRafał Miłecki
enet_umac_write(struct bcm4908_enet * enet,u16 offset,u32 value)1247b778ae4SRafał Miłecki static void enet_umac_write(struct bcm4908_enet *enet, u16 offset, u32 value)
1259d61d138SRafał Miłecki {
1269d61d138SRafał Miłecki enet_write(enet, ENET_UNIMAC + offset, value);
1279d61d138SRafał Miłecki }
1289d61d138SRafał Miłecki
enet_umac_set(struct bcm4908_enet * enet,u16 offset,u32 set)1297b778ae4SRafał Miłecki static void enet_umac_set(struct bcm4908_enet *enet, u16 offset, u32 set)
1309d61d138SRafał Miłecki {
1319d61d138SRafał Miłecki enet_set(enet, ENET_UNIMAC + offset, set);
1329d61d138SRafał Miłecki }
1339d61d138SRafał Miłecki
1349d61d138SRafał Miłecki /***
1359d61d138SRafał Miłecki * Helpers
1369d61d138SRafał Miłecki */
1379d61d138SRafał Miłecki
bcm4908_enet_set_mtu(struct bcm4908_enet * enet,int mtu)13814b3b46aSRafał Miłecki static void bcm4908_enet_set_mtu(struct bcm4908_enet *enet, int mtu)
13914b3b46aSRafał Miłecki {
14014b3b46aSRafał Miłecki enet_umac_write(enet, UMAC_MAX_FRAME_LEN, mtu + ENET_MAX_ETH_OVERHEAD);
14114b3b46aSRafał Miłecki }
14214b3b46aSRafał Miłecki
1439d61d138SRafał Miłecki /***
14412bb508bSRafał Miłecki * DMA ring ops
14512bb508bSRafał Miłecki */
14612bb508bSRafał Miłecki
bcm4908_enet_dma_ring_intrs_on(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)14712bb508bSRafał Miłecki static void bcm4908_enet_dma_ring_intrs_on(struct bcm4908_enet *enet,
14812bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *ring)
14912bb508bSRafał Miłecki {
15012bb508bSRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG_INT_MASK, ENET_DMA_INT_DEFAULTS);
15112bb508bSRafał Miłecki }
15212bb508bSRafał Miłecki
bcm4908_enet_dma_ring_intrs_off(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)15312bb508bSRafał Miłecki static void bcm4908_enet_dma_ring_intrs_off(struct bcm4908_enet *enet,
15412bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *ring)
15512bb508bSRafał Miłecki {
15612bb508bSRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG_INT_MASK, 0);
15712bb508bSRafał Miłecki }
15812bb508bSRafał Miłecki
bcm4908_enet_dma_ring_intrs_ack(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)15912bb508bSRafał Miłecki static void bcm4908_enet_dma_ring_intrs_ack(struct bcm4908_enet *enet,
16012bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *ring)
16112bb508bSRafał Miłecki {
16212bb508bSRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG_INT_STAT, ENET_DMA_INT_DEFAULTS);
16312bb508bSRafał Miłecki }
16412bb508bSRafał Miłecki
16512bb508bSRafał Miłecki /***
1669d61d138SRafał Miłecki * DMA
1679d61d138SRafał Miłecki */
1689d61d138SRafał Miłecki
bcm4908_dma_alloc_buf_descs(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)1699d61d138SRafał Miłecki static int bcm4908_dma_alloc_buf_descs(struct bcm4908_enet *enet,
1709d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring)
1719d61d138SRafał Miłecki {
1729d61d138SRafał Miłecki int size = ring->length * sizeof(struct bcm4908_enet_dma_ring_bd);
1739d61d138SRafał Miłecki struct device *dev = enet->dev;
1749d61d138SRafał Miłecki
1759d61d138SRafał Miłecki ring->cpu_addr = dma_alloc_coherent(dev, size, &ring->dma_addr, GFP_KERNEL);
1769d61d138SRafał Miłecki if (!ring->cpu_addr)
1779d61d138SRafał Miłecki return -ENOMEM;
1789d61d138SRafał Miłecki
1799d61d138SRafał Miłecki if (((uintptr_t)ring->cpu_addr) & (0x40 - 1)) {
1809d61d138SRafał Miłecki dev_err(dev, "Invalid DMA ring alignment\n");
1819d61d138SRafał Miłecki goto err_free_buf_descs;
1829d61d138SRafał Miłecki }
1839d61d138SRafał Miłecki
1842b8a0f15SGustavo A. R. Silva ring->slots = kcalloc(ring->length, sizeof(*ring->slots), GFP_KERNEL);
1859d61d138SRafał Miłecki if (!ring->slots)
1869d61d138SRafał Miłecki goto err_free_buf_descs;
1879d61d138SRafał Miłecki
1889d61d138SRafał Miłecki return 0;
1899d61d138SRafał Miłecki
1909d61d138SRafał Miłecki err_free_buf_descs:
1919d61d138SRafał Miłecki dma_free_coherent(dev, size, ring->cpu_addr, ring->dma_addr);
192b25b343dSLv Yunlong ring->cpu_addr = NULL;
1939d61d138SRafał Miłecki return -ENOMEM;
1949d61d138SRafał Miłecki }
1959d61d138SRafał Miłecki
bcm4908_enet_dma_free(struct bcm4908_enet * enet)1969d61d138SRafał Miłecki static void bcm4908_enet_dma_free(struct bcm4908_enet *enet)
1979d61d138SRafał Miłecki {
1989d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *tx_ring = &enet->tx_ring;
1999d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = &enet->rx_ring;
2009d61d138SRafał Miłecki struct device *dev = enet->dev;
2019d61d138SRafał Miłecki int size;
2029d61d138SRafał Miłecki
2039d61d138SRafał Miłecki size = rx_ring->length * sizeof(struct bcm4908_enet_dma_ring_bd);
2049d61d138SRafał Miłecki if (rx_ring->cpu_addr)
2059d61d138SRafał Miłecki dma_free_coherent(dev, size, rx_ring->cpu_addr, rx_ring->dma_addr);
2069d61d138SRafał Miłecki kfree(rx_ring->slots);
2079d61d138SRafał Miłecki
2089d61d138SRafał Miłecki size = tx_ring->length * sizeof(struct bcm4908_enet_dma_ring_bd);
2099d61d138SRafał Miłecki if (tx_ring->cpu_addr)
2109d61d138SRafał Miłecki dma_free_coherent(dev, size, tx_ring->cpu_addr, tx_ring->dma_addr);
2119d61d138SRafał Miłecki kfree(tx_ring->slots);
2129d61d138SRafał Miłecki }
2139d61d138SRafał Miłecki
bcm4908_enet_dma_alloc(struct bcm4908_enet * enet)2149d61d138SRafał Miłecki static int bcm4908_enet_dma_alloc(struct bcm4908_enet *enet)
2159d61d138SRafał Miłecki {
2169d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *tx_ring = &enet->tx_ring;
2179d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = &enet->rx_ring;
2189d61d138SRafał Miłecki struct device *dev = enet->dev;
2199d61d138SRafał Miłecki int err;
2209d61d138SRafał Miłecki
2219d61d138SRafał Miłecki tx_ring->length = ENET_TX_BDS_NUM;
2229d61d138SRafał Miłecki tx_ring->is_tx = 1;
2239d61d138SRafał Miłecki tx_ring->cfg_block = ENET_DMA_CH_TX_CFG;
2249d61d138SRafał Miłecki tx_ring->st_ram_block = ENET_DMA_CH_TX_STATE_RAM;
2259d61d138SRafał Miłecki err = bcm4908_dma_alloc_buf_descs(enet, tx_ring);
2269d61d138SRafał Miłecki if (err) {
2279d61d138SRafał Miłecki dev_err(dev, "Failed to alloc TX buf descriptors: %d\n", err);
2289d61d138SRafał Miłecki return err;
2299d61d138SRafał Miłecki }
2309d61d138SRafał Miłecki
2319d61d138SRafał Miłecki rx_ring->length = ENET_RX_BDS_NUM;
2329d61d138SRafał Miłecki rx_ring->is_tx = 0;
2339d61d138SRafał Miłecki rx_ring->cfg_block = ENET_DMA_CH_RX_CFG;
2349d61d138SRafał Miłecki rx_ring->st_ram_block = ENET_DMA_CH_RX_STATE_RAM;
2359d61d138SRafał Miłecki err = bcm4908_dma_alloc_buf_descs(enet, rx_ring);
2369d61d138SRafał Miłecki if (err) {
2379d61d138SRafał Miłecki dev_err(dev, "Failed to alloc RX buf descriptors: %d\n", err);
2389d61d138SRafał Miłecki bcm4908_enet_dma_free(enet);
2399d61d138SRafał Miłecki return err;
2409d61d138SRafał Miłecki }
2419d61d138SRafał Miłecki
2429d61d138SRafał Miłecki return 0;
2439d61d138SRafał Miłecki }
2449d61d138SRafał Miłecki
bcm4908_enet_dma_reset(struct bcm4908_enet * enet)2459d61d138SRafał Miłecki static void bcm4908_enet_dma_reset(struct bcm4908_enet *enet)
2469d61d138SRafał Miłecki {
2479d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *rings[] = { &enet->rx_ring, &enet->tx_ring };
2489d61d138SRafał Miłecki int i;
2499d61d138SRafał Miłecki
2509d61d138SRafał Miłecki /* Disable the DMA controller and channel */
2519d61d138SRafał Miłecki for (i = 0; i < ARRAY_SIZE(rings); i++)
2529d61d138SRafał Miłecki enet_write(enet, rings[i]->cfg_block + ENET_DMA_CH_CFG, 0);
2539d61d138SRafał Miłecki enet_maskset(enet, ENET_DMA_CONTROLLER_CFG, ENET_DMA_CTRL_CFG_MASTER_EN, 0);
2549d61d138SRafał Miłecki
2559d61d138SRafał Miłecki /* Reset channels state */
2569d61d138SRafał Miłecki for (i = 0; i < ARRAY_SIZE(rings); i++) {
2579d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring = rings[i];
2589d61d138SRafał Miłecki
2599d61d138SRafał Miłecki enet_write(enet, ring->st_ram_block + ENET_DMA_CH_STATE_RAM_BASE_DESC_PTR, 0);
2609d61d138SRafał Miłecki enet_write(enet, ring->st_ram_block + ENET_DMA_CH_STATE_RAM_STATE_DATA, 0);
2619d61d138SRafał Miłecki enet_write(enet, ring->st_ram_block + ENET_DMA_CH_STATE_RAM_DESC_LEN_STATUS, 0);
2629d61d138SRafał Miłecki enet_write(enet, ring->st_ram_block + ENET_DMA_CH_STATE_RAM_DESC_BASE_BUFPTR, 0);
2639d61d138SRafał Miłecki }
2649d61d138SRafał Miłecki }
2659d61d138SRafał Miłecki
bcm4908_enet_dma_alloc_rx_buf(struct bcm4908_enet * enet,unsigned int idx)2669d61d138SRafał Miłecki static int bcm4908_enet_dma_alloc_rx_buf(struct bcm4908_enet *enet, unsigned int idx)
2679d61d138SRafał Miłecki {
2689d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_bd *buf_desc = &enet->rx_ring.buf_desc[idx];
2699d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_slot *slot = &enet->rx_ring.slots[idx];
2709d61d138SRafał Miłecki struct device *dev = enet->dev;
2719d61d138SRafał Miłecki u32 tmp;
2729d61d138SRafał Miłecki int err;
2739d61d138SRafał Miłecki
2743a1cc23aSRafał Miłecki slot->buf = napi_alloc_frag(ENET_RX_SKB_BUF_ALLOC_SIZE);
2753a1cc23aSRafał Miłecki if (!slot->buf)
2769d61d138SRafał Miłecki return -ENOMEM;
2779d61d138SRafał Miłecki
2783a1cc23aSRafał Miłecki slot->dma_addr = dma_map_single(dev, slot->buf + ENET_RX_BUF_DMA_OFFSET,
2793a1cc23aSRafał Miłecki ENET_RX_BUF_DMA_SIZE, DMA_FROM_DEVICE);
2809d61d138SRafał Miłecki err = dma_mapping_error(dev, slot->dma_addr);
2819d61d138SRafał Miłecki if (err) {
2829d61d138SRafał Miłecki dev_err(dev, "Failed to map DMA buffer: %d\n", err);
2833a1cc23aSRafał Miłecki skb_free_frag(slot->buf);
2843a1cc23aSRafał Miłecki slot->buf = NULL;
2859d61d138SRafał Miłecki return err;
2869d61d138SRafał Miłecki }
2879d61d138SRafał Miłecki
2883a1cc23aSRafał Miłecki tmp = ENET_RX_BUF_DMA_SIZE << DMA_CTL_LEN_DESC_BUFLENGTH_SHIFT;
2899d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_OWN;
2909d61d138SRafał Miłecki if (idx == enet->rx_ring.length - 1)
2919d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_WRAP;
2929d61d138SRafał Miłecki buf_desc->ctl = cpu_to_le32(tmp);
2939d61d138SRafał Miłecki buf_desc->addr = cpu_to_le32(slot->dma_addr);
2949d61d138SRafał Miłecki
2959d61d138SRafał Miłecki return 0;
2969d61d138SRafał Miłecki }
2979d61d138SRafał Miłecki
bcm4908_enet_dma_ring_init(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)2989d61d138SRafał Miłecki static void bcm4908_enet_dma_ring_init(struct bcm4908_enet *enet,
2999d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring)
3009d61d138SRafał Miłecki {
3019d61d138SRafał Miłecki int reset_channel = 0; /* We support only 1 main channel (with TX and RX) */
3029d61d138SRafał Miłecki int reset_subch = ring->is_tx ? 1 : 0;
3039d61d138SRafał Miłecki
3049d61d138SRafał Miłecki /* Reset the DMA channel */
3059d61d138SRafał Miłecki enet_write(enet, ENET_DMA_CTRL_CHANNEL_RESET, BIT(reset_channel * 2 + reset_subch));
3069d61d138SRafał Miłecki enet_write(enet, ENET_DMA_CTRL_CHANNEL_RESET, 0);
3079d61d138SRafał Miłecki
3089d61d138SRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG, 0);
3099d61d138SRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG_MAX_BURST, ENET_DMA_MAX_BURST_LEN);
3109d61d138SRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG_INT_MASK, 0);
3119d61d138SRafał Miłecki
3129d61d138SRafał Miłecki enet_write(enet, ring->st_ram_block + ENET_DMA_CH_STATE_RAM_BASE_DESC_PTR,
3139d61d138SRafał Miłecki (uint32_t)ring->dma_addr);
314ddeacc4fSRafał Miłecki
315ddeacc4fSRafał Miłecki ring->read_idx = 0;
316ddeacc4fSRafał Miłecki ring->write_idx = 0;
3179d61d138SRafał Miłecki }
3189d61d138SRafał Miłecki
bcm4908_enet_dma_uninit(struct bcm4908_enet * enet)3199d61d138SRafał Miłecki static void bcm4908_enet_dma_uninit(struct bcm4908_enet *enet)
3209d61d138SRafał Miłecki {
3219d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = &enet->rx_ring;
3229d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_slot *slot;
3239d61d138SRafał Miłecki struct device *dev = enet->dev;
3249d61d138SRafał Miłecki int i;
3259d61d138SRafał Miłecki
3269d61d138SRafał Miłecki for (i = rx_ring->length - 1; i >= 0; i--) {
3279d61d138SRafał Miłecki slot = &rx_ring->slots[i];
3283a1cc23aSRafał Miłecki if (!slot->buf)
3299d61d138SRafał Miłecki continue;
3309d61d138SRafał Miłecki dma_unmap_single(dev, slot->dma_addr, slot->len, DMA_FROM_DEVICE);
3313a1cc23aSRafał Miłecki skb_free_frag(slot->buf);
3323a1cc23aSRafał Miłecki slot->buf = NULL;
3339d61d138SRafał Miłecki }
3349d61d138SRafał Miłecki }
3359d61d138SRafał Miłecki
bcm4908_enet_dma_init(struct bcm4908_enet * enet)3369d61d138SRafał Miłecki static int bcm4908_enet_dma_init(struct bcm4908_enet *enet)
3379d61d138SRafał Miłecki {
3389d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = &enet->rx_ring;
3399d61d138SRafał Miłecki struct device *dev = enet->dev;
3409d61d138SRafał Miłecki int err;
3419d61d138SRafał Miłecki int i;
3429d61d138SRafał Miłecki
3439d61d138SRafał Miłecki for (i = 0; i < rx_ring->length; i++) {
3449d61d138SRafał Miłecki err = bcm4908_enet_dma_alloc_rx_buf(enet, i);
3459d61d138SRafał Miłecki if (err) {
3469d61d138SRafał Miłecki dev_err(dev, "Failed to alloc RX buffer: %d\n", err);
3479d61d138SRafał Miłecki bcm4908_enet_dma_uninit(enet);
3489d61d138SRafał Miłecki return err;
3499d61d138SRafał Miłecki }
3509d61d138SRafał Miłecki }
3519d61d138SRafał Miłecki
3529d61d138SRafał Miłecki bcm4908_enet_dma_ring_init(enet, &enet->tx_ring);
3539d61d138SRafał Miłecki bcm4908_enet_dma_ring_init(enet, &enet->rx_ring);
3549d61d138SRafał Miłecki
3559d61d138SRafał Miłecki return 0;
3569d61d138SRafał Miłecki }
3579d61d138SRafał Miłecki
bcm4908_enet_dma_tx_ring_enable(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)358e3948811SRafał Miłecki static void bcm4908_enet_dma_tx_ring_enable(struct bcm4908_enet *enet,
3599d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring)
3609d61d138SRafał Miłecki {
3619d61d138SRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG, ENET_DMA_CH_CFG_ENABLE);
3629d61d138SRafał Miłecki }
3639d61d138SRafał Miłecki
bcm4908_enet_dma_tx_ring_disable(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)3649d61d138SRafał Miłecki static void bcm4908_enet_dma_tx_ring_disable(struct bcm4908_enet *enet,
3659d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring)
3669d61d138SRafał Miłecki {
3679d61d138SRafał Miłecki enet_write(enet, ring->cfg_block + ENET_DMA_CH_CFG, 0);
3689d61d138SRafał Miłecki }
3699d61d138SRafał Miłecki
bcm4908_enet_dma_rx_ring_enable(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)3709d61d138SRafał Miłecki static void bcm4908_enet_dma_rx_ring_enable(struct bcm4908_enet *enet,
3719d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring)
3729d61d138SRafał Miłecki {
3739d61d138SRafał Miłecki enet_set(enet, ring->cfg_block + ENET_DMA_CH_CFG, ENET_DMA_CH_CFG_ENABLE);
3749d61d138SRafał Miłecki }
3759d61d138SRafał Miłecki
bcm4908_enet_dma_rx_ring_disable(struct bcm4908_enet * enet,struct bcm4908_enet_dma_ring * ring)3769d61d138SRafał Miłecki static void bcm4908_enet_dma_rx_ring_disable(struct bcm4908_enet *enet,
3779d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring)
3789d61d138SRafał Miłecki {
3799d61d138SRafał Miłecki unsigned long deadline;
3809d61d138SRafał Miłecki u32 tmp;
3819d61d138SRafał Miłecki
3829d61d138SRafał Miłecki enet_maskset(enet, ring->cfg_block + ENET_DMA_CH_CFG, ENET_DMA_CH_CFG_ENABLE, 0);
3839d61d138SRafał Miłecki
3849d61d138SRafał Miłecki deadline = jiffies + usecs_to_jiffies(2000);
3859d61d138SRafał Miłecki do {
3869d61d138SRafał Miłecki tmp = enet_read(enet, ring->cfg_block + ENET_DMA_CH_CFG);
3879d61d138SRafał Miłecki if (!(tmp & ENET_DMA_CH_CFG_ENABLE))
3889d61d138SRafał Miłecki return;
3899d61d138SRafał Miłecki enet_maskset(enet, ring->cfg_block + ENET_DMA_CH_CFG, ENET_DMA_CH_CFG_ENABLE, 0);
3909d61d138SRafał Miłecki usleep_range(10, 30);
3919d61d138SRafał Miłecki } while (!time_after_eq(jiffies, deadline));
3929d61d138SRafał Miłecki
3939d61d138SRafał Miłecki dev_warn(enet->dev, "Timeout waiting for DMA TX stop\n");
3949d61d138SRafał Miłecki }
3959d61d138SRafał Miłecki
3969d61d138SRafał Miłecki /***
3979d61d138SRafał Miłecki * Ethernet driver
3989d61d138SRafał Miłecki */
3999d61d138SRafał Miłecki
bcm4908_enet_gmac_init(struct bcm4908_enet * enet)4009d61d138SRafał Miłecki static void bcm4908_enet_gmac_init(struct bcm4908_enet *enet)
4019d61d138SRafał Miłecki {
4029d61d138SRafał Miłecki u32 cmd;
4039d61d138SRafał Miłecki
40414b3b46aSRafał Miłecki bcm4908_enet_set_mtu(enet, enet->netdev->mtu);
40514b3b46aSRafał Miłecki
4069d61d138SRafał Miłecki cmd = enet_umac_read(enet, UMAC_CMD);
4079d61d138SRafał Miłecki enet_umac_write(enet, UMAC_CMD, cmd | CMD_SW_RESET);
4089d61d138SRafał Miłecki enet_umac_write(enet, UMAC_CMD, cmd & ~CMD_SW_RESET);
4099d61d138SRafał Miłecki
4109d61d138SRafał Miłecki enet_set(enet, ENET_FLUSH, ENET_FLUSH_RXFIFO_FLUSH | ENET_FLUSH_TXFIFO_FLUSH);
4119d61d138SRafał Miłecki enet_maskset(enet, ENET_FLUSH, ENET_FLUSH_RXFIFO_FLUSH | ENET_FLUSH_TXFIFO_FLUSH, 0);
4129d61d138SRafał Miłecki
4139d61d138SRafał Miłecki enet_set(enet, ENET_MIB_CTRL, ENET_MIB_CTRL_CLR_MIB);
4149d61d138SRafał Miłecki enet_maskset(enet, ENET_MIB_CTRL, ENET_MIB_CTRL_CLR_MIB, 0);
4159d61d138SRafał Miłecki
4169d61d138SRafał Miłecki cmd = enet_umac_read(enet, UMAC_CMD);
4179d61d138SRafał Miłecki cmd &= ~(CMD_SPEED_MASK << CMD_SPEED_SHIFT);
4189d61d138SRafał Miłecki cmd &= ~CMD_TX_EN;
4199d61d138SRafał Miłecki cmd &= ~CMD_RX_EN;
4209d61d138SRafał Miłecki cmd |= CMD_SPEED_1000 << CMD_SPEED_SHIFT;
4219d61d138SRafał Miłecki enet_umac_write(enet, UMAC_CMD, cmd);
4229d61d138SRafał Miłecki
4239d61d138SRafał Miłecki enet_maskset(enet, ENET_GMAC_STATUS,
4249d61d138SRafał Miłecki ENET_GMAC_STATUS_ETH_SPEED_MASK |
4259d61d138SRafał Miłecki ENET_GMAC_STATUS_HD |
4269d61d138SRafał Miłecki ENET_GMAC_STATUS_AUTO_CFG_EN |
4279d61d138SRafał Miłecki ENET_GMAC_STATUS_LINK_UP,
4289d61d138SRafał Miłecki ENET_GMAC_STATUS_ETH_SPEED_1000 |
4299d61d138SRafał Miłecki ENET_GMAC_STATUS_AUTO_CFG_EN |
4309d61d138SRafał Miłecki ENET_GMAC_STATUS_LINK_UP);
4319d61d138SRafał Miłecki }
4329d61d138SRafał Miłecki
bcm4908_enet_irq_handler(int irq,void * dev_id)4339d61d138SRafał Miłecki static irqreturn_t bcm4908_enet_irq_handler(int irq, void *dev_id)
4349d61d138SRafał Miłecki {
4359d61d138SRafał Miłecki struct bcm4908_enet *enet = dev_id;
43612bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *ring;
4379d61d138SRafał Miłecki
43812bb508bSRafał Miłecki ring = (irq == enet->irq_tx) ? &enet->tx_ring : &enet->rx_ring;
4399d61d138SRafał Miłecki
44012bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_off(enet, ring);
44112bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_ack(enet, ring);
44212bb508bSRafał Miłecki
44312bb508bSRafał Miłecki napi_schedule(&ring->napi);
4449d61d138SRafał Miłecki
4459d61d138SRafał Miłecki return IRQ_HANDLED;
4469d61d138SRafał Miłecki }
4479d61d138SRafał Miłecki
bcm4908_enet_open(struct net_device * netdev)4489d61d138SRafał Miłecki static int bcm4908_enet_open(struct net_device *netdev)
4499d61d138SRafał Miłecki {
4509d61d138SRafał Miłecki struct bcm4908_enet *enet = netdev_priv(netdev);
45112bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *tx_ring = &enet->tx_ring;
45212bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = &enet->rx_ring;
4539d61d138SRafał Miłecki struct device *dev = enet->dev;
4549d61d138SRafał Miłecki int err;
4559d61d138SRafał Miłecki
4569d61d138SRafał Miłecki err = request_irq(netdev->irq, bcm4908_enet_irq_handler, 0, "enet", enet);
4579d61d138SRafał Miłecki if (err) {
4589d61d138SRafał Miłecki dev_err(dev, "Failed to request IRQ %d: %d\n", netdev->irq, err);
4599d61d138SRafał Miłecki return err;
4609d61d138SRafał Miłecki }
4619d61d138SRafał Miłecki
46212bb508bSRafał Miłecki if (enet->irq_tx > 0) {
46312bb508bSRafał Miłecki err = request_irq(enet->irq_tx, bcm4908_enet_irq_handler, 0,
46412bb508bSRafał Miłecki "tx", enet);
46512bb508bSRafał Miłecki if (err) {
46612bb508bSRafał Miłecki dev_err(dev, "Failed to request IRQ %d: %d\n",
46712bb508bSRafał Miłecki enet->irq_tx, err);
46812bb508bSRafał Miłecki free_irq(netdev->irq, enet);
46912bb508bSRafał Miłecki return err;
47012bb508bSRafał Miłecki }
47112bb508bSRafał Miłecki }
47212bb508bSRafał Miłecki
4739d61d138SRafał Miłecki bcm4908_enet_gmac_init(enet);
4749d61d138SRafał Miłecki bcm4908_enet_dma_reset(enet);
4759d61d138SRafał Miłecki bcm4908_enet_dma_init(enet);
4769d61d138SRafał Miłecki
4779d61d138SRafał Miłecki enet_umac_set(enet, UMAC_CMD, CMD_TX_EN | CMD_RX_EN);
4789d61d138SRafał Miłecki
4799d61d138SRafał Miłecki enet_set(enet, ENET_DMA_CONTROLLER_CFG, ENET_DMA_CTRL_CFG_MASTER_EN);
4809d61d138SRafał Miłecki enet_maskset(enet, ENET_DMA_CONTROLLER_CFG, ENET_DMA_CTRL_CFG_FLOWC_CH1_EN, 0);
4819d61d138SRafał Miłecki
48212bb508bSRafał Miłecki if (enet->irq_tx > 0) {
48312bb508bSRafał Miłecki napi_enable(&tx_ring->napi);
48412bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_ack(enet, tx_ring);
48512bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_on(enet, tx_ring);
48612bb508bSRafał Miłecki }
48712bb508bSRafał Miłecki
48812bb508bSRafał Miłecki bcm4908_enet_dma_rx_ring_enable(enet, rx_ring);
48912bb508bSRafał Miłecki napi_enable(&rx_ring->napi);
4909d61d138SRafał Miłecki netif_carrier_on(netdev);
4919d61d138SRafał Miłecki netif_start_queue(netdev);
49212bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_ack(enet, rx_ring);
49312bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_on(enet, rx_ring);
4949d61d138SRafał Miłecki
4959d61d138SRafał Miłecki return 0;
4969d61d138SRafał Miłecki }
4979d61d138SRafał Miłecki
bcm4908_enet_stop(struct net_device * netdev)4989d61d138SRafał Miłecki static int bcm4908_enet_stop(struct net_device *netdev)
4999d61d138SRafał Miłecki {
5009d61d138SRafał Miłecki struct bcm4908_enet *enet = netdev_priv(netdev);
50112bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *tx_ring = &enet->tx_ring;
50212bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = &enet->rx_ring;
5039d61d138SRafał Miłecki
5049d61d138SRafał Miłecki netif_stop_queue(netdev);
5059d61d138SRafał Miłecki netif_carrier_off(netdev);
50612bb508bSRafał Miłecki napi_disable(&rx_ring->napi);
50712bb508bSRafał Miłecki napi_disable(&tx_ring->napi);
508*471ef777SRafał Miłecki netdev_reset_queue(netdev);
5099d61d138SRafał Miłecki
5109d61d138SRafał Miłecki bcm4908_enet_dma_rx_ring_disable(enet, &enet->rx_ring);
5119d61d138SRafał Miłecki bcm4908_enet_dma_tx_ring_disable(enet, &enet->tx_ring);
5129d61d138SRafał Miłecki
5139d61d138SRafał Miłecki bcm4908_enet_dma_uninit(enet);
5149d61d138SRafał Miłecki
51512bb508bSRafał Miłecki free_irq(enet->irq_tx, enet);
5169d61d138SRafał Miłecki free_irq(enet->netdev->irq, enet);
5179d61d138SRafał Miłecki
5189d61d138SRafał Miłecki return 0;
5199d61d138SRafał Miłecki }
5209d61d138SRafał Miłecki
bcm4908_enet_start_xmit(struct sk_buff * skb,struct net_device * netdev)52112f7bd25SGUO Zihua static netdev_tx_t bcm4908_enet_start_xmit(struct sk_buff *skb, struct net_device *netdev)
5229d61d138SRafał Miłecki {
5239d61d138SRafał Miłecki struct bcm4908_enet *enet = netdev_priv(netdev);
5249d61d138SRafał Miłecki struct bcm4908_enet_dma_ring *ring = &enet->tx_ring;
5259d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_slot *slot;
5269d61d138SRafał Miłecki struct device *dev = enet->dev;
5279d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_bd *buf_desc;
5289d61d138SRafał Miłecki int free_buf_descs;
5299d61d138SRafał Miłecki u32 tmp;
5309d61d138SRafał Miłecki
5319d61d138SRafał Miłecki /* Free transmitted skbs */
53212bb508bSRafał Miłecki if (enet->irq_tx < 0 &&
53312bb508bSRafał Miłecki !(le32_to_cpu(ring->buf_desc[ring->read_idx].ctl) & DMA_CTL_STATUS_OWN))
53412bb508bSRafał Miłecki napi_schedule(&enet->tx_ring.napi);
5359d61d138SRafał Miłecki
5369d61d138SRafał Miłecki /* Don't use the last empty buf descriptor */
5379d61d138SRafał Miłecki if (ring->read_idx <= ring->write_idx)
5389d61d138SRafał Miłecki free_buf_descs = ring->read_idx - ring->write_idx + ring->length;
5399d61d138SRafał Miłecki else
5409d61d138SRafał Miłecki free_buf_descs = ring->read_idx - ring->write_idx;
54112bb508bSRafał Miłecki if (free_buf_descs < 2) {
54212bb508bSRafał Miłecki netif_stop_queue(netdev);
5439d61d138SRafał Miłecki return NETDEV_TX_BUSY;
54412bb508bSRafał Miłecki }
5459d61d138SRafał Miłecki
5469d61d138SRafał Miłecki /* Hardware removes OWN bit after sending data */
5479d61d138SRafał Miłecki buf_desc = &ring->buf_desc[ring->write_idx];
5489d61d138SRafał Miłecki if (unlikely(le32_to_cpu(buf_desc->ctl) & DMA_CTL_STATUS_OWN)) {
5499d61d138SRafał Miłecki netif_stop_queue(netdev);
5509d61d138SRafał Miłecki return NETDEV_TX_BUSY;
5519d61d138SRafał Miłecki }
5529d61d138SRafał Miłecki
5539d61d138SRafał Miłecki slot = &ring->slots[ring->write_idx];
5549d61d138SRafał Miłecki slot->skb = skb;
5559d61d138SRafał Miłecki slot->len = skb->len;
5569d61d138SRafał Miłecki slot->dma_addr = dma_map_single(dev, skb->data, skb->len, DMA_TO_DEVICE);
5579d61d138SRafał Miłecki if (unlikely(dma_mapping_error(dev, slot->dma_addr)))
5589d61d138SRafał Miłecki return NETDEV_TX_BUSY;
5599d61d138SRafał Miłecki
5609d61d138SRafał Miłecki tmp = skb->len << DMA_CTL_LEN_DESC_BUFLENGTH_SHIFT;
5619d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_OWN;
5629d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_SOP;
5639d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_EOP;
5649d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_APPEND_CRC;
5659d61d138SRafał Miłecki if (ring->write_idx + 1 == ring->length - 1)
5669d61d138SRafał Miłecki tmp |= DMA_CTL_STATUS_WRAP;
5679d61d138SRafał Miłecki
568*471ef777SRafał Miłecki netdev_sent_queue(enet->netdev, skb->len);
569*471ef777SRafał Miłecki
5709d61d138SRafał Miłecki buf_desc->addr = cpu_to_le32((uint32_t)slot->dma_addr);
5719d61d138SRafał Miłecki buf_desc->ctl = cpu_to_le32(tmp);
5729d61d138SRafał Miłecki
573e3948811SRafał Miłecki bcm4908_enet_dma_tx_ring_enable(enet, &enet->tx_ring);
5749d61d138SRafał Miłecki
5759d61d138SRafał Miłecki if (++ring->write_idx == ring->length - 1)
5769d61d138SRafał Miłecki ring->write_idx = 0;
5779d61d138SRafał Miłecki
5789d61d138SRafał Miłecki return NETDEV_TX_OK;
5799d61d138SRafał Miłecki }
5809d61d138SRafał Miłecki
bcm4908_enet_poll_rx(struct napi_struct * napi,int weight)58112bb508bSRafał Miłecki static int bcm4908_enet_poll_rx(struct napi_struct *napi, int weight)
5829d61d138SRafał Miłecki {
58312bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *rx_ring = container_of(napi, struct bcm4908_enet_dma_ring, napi);
58412bb508bSRafał Miłecki struct bcm4908_enet *enet = container_of(rx_ring, struct bcm4908_enet, rx_ring);
5859d61d138SRafał Miłecki struct device *dev = enet->dev;
5869d61d138SRafał Miłecki int handled = 0;
5879d61d138SRafał Miłecki
5889d61d138SRafał Miłecki while (handled < weight) {
5899d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_bd *buf_desc;
5909d61d138SRafał Miłecki struct bcm4908_enet_dma_ring_slot slot;
5913a1cc23aSRafał Miłecki struct sk_buff *skb;
5929d61d138SRafał Miłecki u32 ctl;
5939d61d138SRafał Miłecki int len;
5949d61d138SRafał Miłecki int err;
5959d61d138SRafał Miłecki
5969d61d138SRafał Miłecki buf_desc = &enet->rx_ring.buf_desc[enet->rx_ring.read_idx];
5979d61d138SRafał Miłecki ctl = le32_to_cpu(buf_desc->ctl);
5989d61d138SRafał Miłecki if (ctl & DMA_CTL_STATUS_OWN)
5999d61d138SRafał Miłecki break;
6009d61d138SRafał Miłecki
6019d61d138SRafał Miłecki slot = enet->rx_ring.slots[enet->rx_ring.read_idx];
6029d61d138SRafał Miłecki
6039d61d138SRafał Miłecki /* Provide new buffer before unpinning the old one */
6049d61d138SRafał Miłecki err = bcm4908_enet_dma_alloc_rx_buf(enet, enet->rx_ring.read_idx);
6059d61d138SRafał Miłecki if (err)
6069d61d138SRafał Miłecki break;
6079d61d138SRafał Miłecki
6089d61d138SRafał Miłecki if (++enet->rx_ring.read_idx == enet->rx_ring.length)
6099d61d138SRafał Miłecki enet->rx_ring.read_idx = 0;
6109d61d138SRafał Miłecki
6119d61d138SRafał Miłecki len = (ctl & DMA_CTL_LEN_DESC_BUFLENGTH) >> DMA_CTL_LEN_DESC_BUFLENGTH_SHIFT;
6129d61d138SRafał Miłecki
61314b3b46aSRafał Miłecki if (len < ETH_ZLEN ||
6149d61d138SRafał Miłecki (ctl & (DMA_CTL_STATUS_SOP | DMA_CTL_STATUS_EOP)) != (DMA_CTL_STATUS_SOP | DMA_CTL_STATUS_EOP)) {
6153a1cc23aSRafał Miłecki skb_free_frag(slot.buf);
6169d61d138SRafał Miłecki enet->netdev->stats.rx_dropped++;
6179d61d138SRafał Miłecki break;
6189d61d138SRafał Miłecki }
6199d61d138SRafał Miłecki
6203a1cc23aSRafał Miłecki dma_unmap_single(dev, slot.dma_addr, ENET_RX_BUF_DMA_SIZE, DMA_FROM_DEVICE);
6219d61d138SRafał Miłecki
6223a1cc23aSRafał Miłecki skb = build_skb(slot.buf, ENET_RX_SKB_BUF_ALLOC_SIZE);
6233a1cc23aSRafał Miłecki if (unlikely(!skb)) {
6243a1cc23aSRafał Miłecki skb_free_frag(slot.buf);
6253a1cc23aSRafał Miłecki enet->netdev->stats.rx_dropped++;
6263a1cc23aSRafał Miłecki break;
6273a1cc23aSRafał Miłecki }
6283a1cc23aSRafał Miłecki skb_reserve(skb, ENET_RX_BUF_DMA_OFFSET);
6293a1cc23aSRafał Miłecki skb_put(skb, len - ETH_FCS_LEN);
6303a1cc23aSRafał Miłecki skb->protocol = eth_type_trans(skb, enet->netdev);
6313a1cc23aSRafał Miłecki
6323a1cc23aSRafał Miłecki netif_receive_skb(skb);
6339d61d138SRafał Miłecki
6349d61d138SRafał Miłecki enet->netdev->stats.rx_packets++;
6359d61d138SRafał Miłecki enet->netdev->stats.rx_bytes += len;
6364d9274ceSRafał Miłecki
6374d9274ceSRafał Miłecki handled++;
6389d61d138SRafał Miłecki }
6399d61d138SRafał Miłecki
6409d61d138SRafał Miłecki if (handled < weight) {
6419d61d138SRafał Miłecki napi_complete_done(napi, handled);
64212bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_on(enet, rx_ring);
6439d61d138SRafał Miłecki }
6449d61d138SRafał Miłecki
645d313d16bSRafał Miłecki /* Hardware could disable ring if it run out of descriptors */
646d313d16bSRafał Miłecki bcm4908_enet_dma_rx_ring_enable(enet, &enet->rx_ring);
647d313d16bSRafał Miłecki
6489d61d138SRafał Miłecki return handled;
6499d61d138SRafał Miłecki }
6509d61d138SRafał Miłecki
bcm4908_enet_poll_tx(struct napi_struct * napi,int weight)65112bb508bSRafał Miłecki static int bcm4908_enet_poll_tx(struct napi_struct *napi, int weight)
65212bb508bSRafał Miłecki {
65312bb508bSRafał Miłecki struct bcm4908_enet_dma_ring *tx_ring = container_of(napi, struct bcm4908_enet_dma_ring, napi);
65412bb508bSRafał Miłecki struct bcm4908_enet *enet = container_of(tx_ring, struct bcm4908_enet, tx_ring);
65512bb508bSRafał Miłecki struct bcm4908_enet_dma_ring_bd *buf_desc;
65612bb508bSRafał Miłecki struct bcm4908_enet_dma_ring_slot *slot;
65712bb508bSRafał Miłecki struct device *dev = enet->dev;
658ef3556eeSRafał Miłecki unsigned int bytes = 0;
65912bb508bSRafał Miłecki int handled = 0;
66012bb508bSRafał Miłecki
66112bb508bSRafał Miłecki while (handled < weight && tx_ring->read_idx != tx_ring->write_idx) {
66212bb508bSRafał Miłecki buf_desc = &tx_ring->buf_desc[tx_ring->read_idx];
66312bb508bSRafał Miłecki if (le32_to_cpu(buf_desc->ctl) & DMA_CTL_STATUS_OWN)
66412bb508bSRafał Miłecki break;
66512bb508bSRafał Miłecki slot = &tx_ring->slots[tx_ring->read_idx];
66612bb508bSRafał Miłecki
66712bb508bSRafał Miłecki dma_unmap_single(dev, slot->dma_addr, slot->len, DMA_TO_DEVICE);
66812bb508bSRafał Miłecki dev_kfree_skb(slot->skb);
66912bb508bSRafał Miłecki
67012bb508bSRafał Miłecki handled++;
671ef3556eeSRafał Miłecki bytes += slot->len;
672ef3556eeSRafał Miłecki
673ef3556eeSRafał Miłecki if (++tx_ring->read_idx == tx_ring->length)
674ef3556eeSRafał Miłecki tx_ring->read_idx = 0;
67512bb508bSRafał Miłecki }
67612bb508bSRafał Miłecki
677*471ef777SRafał Miłecki netdev_completed_queue(enet->netdev, handled, bytes);
678ef3556eeSRafał Miłecki enet->netdev->stats.tx_packets += handled;
679ef3556eeSRafał Miłecki enet->netdev->stats.tx_bytes += bytes;
680ef3556eeSRafał Miłecki
68112bb508bSRafał Miłecki if (handled < weight) {
68212bb508bSRafał Miłecki napi_complete_done(napi, handled);
68312bb508bSRafał Miłecki bcm4908_enet_dma_ring_intrs_on(enet, tx_ring);
68412bb508bSRafał Miłecki }
68512bb508bSRafał Miłecki
68612bb508bSRafał Miłecki if (netif_queue_stopped(enet->netdev))
68712bb508bSRafał Miłecki netif_wake_queue(enet->netdev);
68812bb508bSRafał Miłecki
68912bb508bSRafał Miłecki return handled;
69012bb508bSRafał Miłecki }
69112bb508bSRafał Miłecki
bcm4908_enet_change_mtu(struct net_device * netdev,int new_mtu)69214b3b46aSRafał Miłecki static int bcm4908_enet_change_mtu(struct net_device *netdev, int new_mtu)
69314b3b46aSRafał Miłecki {
69414b3b46aSRafał Miłecki struct bcm4908_enet *enet = netdev_priv(netdev);
69514b3b46aSRafał Miłecki
69614b3b46aSRafał Miłecki bcm4908_enet_set_mtu(enet, new_mtu);
69714b3b46aSRafał Miłecki
69814b3b46aSRafał Miłecki return 0;
69914b3b46aSRafał Miłecki }
70014b3b46aSRafał Miłecki
701e3948811SRafał Miłecki static const struct net_device_ops bcm4908_enet_netdev_ops = {
7029d61d138SRafał Miłecki .ndo_open = bcm4908_enet_open,
7039d61d138SRafał Miłecki .ndo_stop = bcm4908_enet_stop,
7049d61d138SRafał Miłecki .ndo_start_xmit = bcm4908_enet_start_xmit,
7059d61d138SRafał Miłecki .ndo_set_mac_address = eth_mac_addr,
70614b3b46aSRafał Miłecki .ndo_change_mtu = bcm4908_enet_change_mtu,
7079d61d138SRafał Miłecki };
7089d61d138SRafał Miłecki
bcm4908_enet_probe(struct platform_device * pdev)7099d61d138SRafał Miłecki static int bcm4908_enet_probe(struct platform_device *pdev)
7109d61d138SRafał Miłecki {
7119d61d138SRafał Miłecki struct device *dev = &pdev->dev;
7129d61d138SRafał Miłecki struct net_device *netdev;
7139d61d138SRafał Miłecki struct bcm4908_enet *enet;
7149d61d138SRafał Miłecki int err;
7159d61d138SRafał Miłecki
7169d61d138SRafał Miłecki netdev = devm_alloc_etherdev(dev, sizeof(*enet));
7179d61d138SRafał Miłecki if (!netdev)
7189d61d138SRafał Miłecki return -ENOMEM;
7199d61d138SRafał Miłecki
7209d61d138SRafał Miłecki enet = netdev_priv(netdev);
7219d61d138SRafał Miłecki enet->dev = dev;
7229d61d138SRafał Miłecki enet->netdev = netdev;
7239d61d138SRafał Miłecki
7249d61d138SRafał Miłecki enet->base = devm_platform_ioremap_resource(pdev, 0);
7259d61d138SRafał Miłecki if (IS_ERR(enet->base)) {
7269d61d138SRafał Miłecki dev_err(dev, "Failed to map registers: %ld\n", PTR_ERR(enet->base));
7279d61d138SRafał Miłecki return PTR_ERR(enet->base);
7289d61d138SRafał Miłecki }
7299d61d138SRafał Miłecki
7309d61d138SRafał Miłecki netdev->irq = platform_get_irq_byname(pdev, "rx");
7319d61d138SRafał Miłecki if (netdev->irq < 0)
7329d61d138SRafał Miłecki return netdev->irq;
7339d61d138SRafał Miłecki
73412bb508bSRafał Miłecki enet->irq_tx = platform_get_irq_byname(pdev, "tx");
73512bb508bSRafał Miłecki
736128f6ec9SJiasheng Jiang err = dma_set_coherent_mask(dev, DMA_BIT_MASK(32));
737128f6ec9SJiasheng Jiang if (err)
738128f6ec9SJiasheng Jiang return err;
7399d61d138SRafał Miłecki
7409d61d138SRafał Miłecki err = bcm4908_enet_dma_alloc(enet);
7419d61d138SRafał Miłecki if (err)
7429d61d138SRafał Miłecki return err;
7439d61d138SRafał Miłecki
7449d61d138SRafał Miłecki SET_NETDEV_DEV(netdev, &pdev->dev);
7459ca01b25SJakub Kicinski err = of_get_ethdev_address(dev->of_node, netdev);
746e93a766dSRafał Miłecki if (err == -EPROBE_DEFER)
747e93a766dSRafał Miłecki goto err_dma_free;
74883216e39SMichael Walle if (err)
7499d61d138SRafał Miłecki eth_hw_addr_random(netdev);
750e3948811SRafał Miłecki netdev->netdev_ops = &bcm4908_enet_netdev_ops;
7519d61d138SRafał Miłecki netdev->min_mtu = ETH_ZLEN;
75214b3b46aSRafał Miłecki netdev->mtu = ETH_DATA_LEN;
7539d61d138SRafał Miłecki netdev->max_mtu = ENET_MTU_MAX;
75416d083e2SJakub Kicinski netif_napi_add_tx(netdev, &enet->tx_ring.napi, bcm4908_enet_poll_tx);
755b48b89f9SJakub Kicinski netif_napi_add(netdev, &enet->rx_ring.napi, bcm4908_enet_poll_rx);
7569d61d138SRafał Miłecki
7579d61d138SRafał Miłecki err = register_netdev(netdev);
758e93a766dSRafał Miłecki if (err)
759e93a766dSRafał Miłecki goto err_dma_free;
7609d61d138SRafał Miłecki
7619d61d138SRafał Miłecki platform_set_drvdata(pdev, enet);
7629d61d138SRafał Miłecki
7639d61d138SRafał Miłecki return 0;
764e93a766dSRafał Miłecki
765e93a766dSRafał Miłecki err_dma_free:
766e93a766dSRafał Miłecki bcm4908_enet_dma_free(enet);
767e93a766dSRafał Miłecki
768e93a766dSRafał Miłecki return err;
7699d61d138SRafał Miłecki }
7709d61d138SRafał Miłecki
bcm4908_enet_remove(struct platform_device * pdev)7719d61d138SRafał Miłecki static int bcm4908_enet_remove(struct platform_device *pdev)
7729d61d138SRafał Miłecki {
7739d61d138SRafał Miłecki struct bcm4908_enet *enet = platform_get_drvdata(pdev);
7749d61d138SRafał Miłecki
7759d61d138SRafał Miłecki unregister_netdev(enet->netdev);
77612bb508bSRafał Miłecki netif_napi_del(&enet->rx_ring.napi);
77712bb508bSRafał Miłecki netif_napi_del(&enet->tx_ring.napi);
7789d61d138SRafał Miłecki bcm4908_enet_dma_free(enet);
7799d61d138SRafał Miłecki
7809d61d138SRafał Miłecki return 0;
7819d61d138SRafał Miłecki }
7829d61d138SRafał Miłecki
7839d61d138SRafał Miłecki static const struct of_device_id bcm4908_enet_of_match[] = {
7849d61d138SRafał Miłecki { .compatible = "brcm,bcm4908-enet"},
7859d61d138SRafał Miłecki {},
7869d61d138SRafał Miłecki };
7879d61d138SRafał Miłecki
7889d61d138SRafał Miłecki static struct platform_driver bcm4908_enet_driver = {
7899d61d138SRafał Miłecki .driver = {
7909d61d138SRafał Miłecki .name = "bcm4908_enet",
7919d61d138SRafał Miłecki .of_match_table = bcm4908_enet_of_match,
7929d61d138SRafał Miłecki },
7939d61d138SRafał Miłecki .probe = bcm4908_enet_probe,
7949d61d138SRafał Miłecki .remove = bcm4908_enet_remove,
7959d61d138SRafał Miłecki };
7969d61d138SRafał Miłecki module_platform_driver(bcm4908_enet_driver);
7979d61d138SRafał Miłecki
7989d61d138SRafał Miłecki MODULE_LICENSE("GPL v2");
7999d61d138SRafał Miłecki MODULE_DEVICE_TABLE(of, bcm4908_enet_of_match);
800