xref: /openbmc/linux/drivers/mtd/nand/onenand/onenand_omap2.c (revision c900529f3d9161bfde5cca0754f83b4d3c3e0220)
1d85339d9SMiquel Raynal // SPDX-License-Identifier: GPL-2.0-only
2d85339d9SMiquel Raynal /*
3d85339d9SMiquel Raynal  *  OneNAND driver for OMAP2 / OMAP3
4d85339d9SMiquel Raynal  *
5d85339d9SMiquel Raynal  *  Copyright © 2005-2006 Nokia Corporation
6d85339d9SMiquel Raynal  *
7d85339d9SMiquel Raynal  *  Author: Jarkko Lavinen <jarkko.lavinen@nokia.com> and Juha Yrjölä
8d85339d9SMiquel Raynal  *  IRQ and DMA support written by Timo Teras
9d85339d9SMiquel Raynal  */
10d85339d9SMiquel Raynal 
11d85339d9SMiquel Raynal #include <linux/device.h>
12d85339d9SMiquel Raynal #include <linux/module.h>
13d85339d9SMiquel Raynal #include <linux/mtd/mtd.h>
14d85339d9SMiquel Raynal #include <linux/mtd/onenand.h>
15d85339d9SMiquel Raynal #include <linux/mtd/partitions.h>
16*c2fc6b69SRob Herring #include <linux/of.h>
17d85339d9SMiquel Raynal #include <linux/omap-gpmc.h>
18d85339d9SMiquel Raynal #include <linux/platform_device.h>
19d85339d9SMiquel Raynal #include <linux/interrupt.h>
20d85339d9SMiquel Raynal #include <linux/delay.h>
21d85339d9SMiquel Raynal #include <linux/dma-mapping.h>
22d85339d9SMiquel Raynal #include <linux/dmaengine.h>
23d85339d9SMiquel Raynal #include <linux/io.h>
24d85339d9SMiquel Raynal #include <linux/slab.h>
25d85339d9SMiquel Raynal #include <linux/gpio/consumer.h>
26d85339d9SMiquel Raynal 
27d85339d9SMiquel Raynal #include <asm/mach/flash.h>
28d85339d9SMiquel Raynal 
29d85339d9SMiquel Raynal #define DRIVER_NAME "omap2-onenand"
30d85339d9SMiquel Raynal 
31d85339d9SMiquel Raynal #define ONENAND_BUFRAM_SIZE	(1024 * 5)
32d85339d9SMiquel Raynal 
33d85339d9SMiquel Raynal struct omap2_onenand {
34d85339d9SMiquel Raynal 	struct platform_device *pdev;
35d85339d9SMiquel Raynal 	int gpmc_cs;
36d85339d9SMiquel Raynal 	unsigned long phys_base;
37d85339d9SMiquel Raynal 	struct gpio_desc *int_gpiod;
38d85339d9SMiquel Raynal 	struct mtd_info mtd;
39d85339d9SMiquel Raynal 	struct onenand_chip onenand;
40d85339d9SMiquel Raynal 	struct completion irq_done;
41d85339d9SMiquel Raynal 	struct completion dma_done;
42d85339d9SMiquel Raynal 	struct dma_chan *dma_chan;
43d85339d9SMiquel Raynal };
44d85339d9SMiquel Raynal 
omap2_onenand_dma_complete_func(void * completion)45d85339d9SMiquel Raynal static void omap2_onenand_dma_complete_func(void *completion)
46d85339d9SMiquel Raynal {
47d85339d9SMiquel Raynal 	complete(completion);
48d85339d9SMiquel Raynal }
49d85339d9SMiquel Raynal 
omap2_onenand_interrupt(int irq,void * dev_id)50d85339d9SMiquel Raynal static irqreturn_t omap2_onenand_interrupt(int irq, void *dev_id)
51d85339d9SMiquel Raynal {
52d85339d9SMiquel Raynal 	struct omap2_onenand *c = dev_id;
53d85339d9SMiquel Raynal 
54d85339d9SMiquel Raynal 	complete(&c->irq_done);
55d85339d9SMiquel Raynal 
56d85339d9SMiquel Raynal 	return IRQ_HANDLED;
57d85339d9SMiquel Raynal }
58d85339d9SMiquel Raynal 
read_reg(struct omap2_onenand * c,int reg)59d85339d9SMiquel Raynal static inline unsigned short read_reg(struct omap2_onenand *c, int reg)
60d85339d9SMiquel Raynal {
61d85339d9SMiquel Raynal 	return readw(c->onenand.base + reg);
62d85339d9SMiquel Raynal }
63d85339d9SMiquel Raynal 
write_reg(struct omap2_onenand * c,unsigned short value,int reg)64d85339d9SMiquel Raynal static inline void write_reg(struct omap2_onenand *c, unsigned short value,
65d85339d9SMiquel Raynal 			     int reg)
66d85339d9SMiquel Raynal {
67d85339d9SMiquel Raynal 	writew(value, c->onenand.base + reg);
68d85339d9SMiquel Raynal }
69d85339d9SMiquel Raynal 
omap2_onenand_set_cfg(struct omap2_onenand * c,bool sr,bool sw,int latency,int burst_len)70d85339d9SMiquel Raynal static int omap2_onenand_set_cfg(struct omap2_onenand *c,
71d85339d9SMiquel Raynal 				 bool sr, bool sw,
72d85339d9SMiquel Raynal 				 int latency, int burst_len)
73d85339d9SMiquel Raynal {
74d85339d9SMiquel Raynal 	unsigned short reg = ONENAND_SYS_CFG1_RDY | ONENAND_SYS_CFG1_INT;
75d85339d9SMiquel Raynal 
76d85339d9SMiquel Raynal 	reg |= latency << ONENAND_SYS_CFG1_BRL_SHIFT;
77d85339d9SMiquel Raynal 
78d85339d9SMiquel Raynal 	switch (burst_len) {
79d85339d9SMiquel Raynal 	case 0:		/* continuous */
80d85339d9SMiquel Raynal 		break;
81d85339d9SMiquel Raynal 	case 4:
82d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_BL_4;
83d85339d9SMiquel Raynal 		break;
84d85339d9SMiquel Raynal 	case 8:
85d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_BL_8;
86d85339d9SMiquel Raynal 		break;
87d85339d9SMiquel Raynal 	case 16:
88d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_BL_16;
89d85339d9SMiquel Raynal 		break;
90d85339d9SMiquel Raynal 	case 32:
91d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_BL_32;
92d85339d9SMiquel Raynal 		break;
93d85339d9SMiquel Raynal 	default:
94d85339d9SMiquel Raynal 		return -EINVAL;
95d85339d9SMiquel Raynal 	}
96d85339d9SMiquel Raynal 
97d85339d9SMiquel Raynal 	if (latency > 5)
98d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_HF;
99d85339d9SMiquel Raynal 	if (latency > 7)
100d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_VHF;
101d85339d9SMiquel Raynal 	if (sr)
102d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_SYNC_READ;
103d85339d9SMiquel Raynal 	if (sw)
104d85339d9SMiquel Raynal 		reg |= ONENAND_SYS_CFG1_SYNC_WRITE;
105d85339d9SMiquel Raynal 
106d85339d9SMiquel Raynal 	write_reg(c, reg, ONENAND_REG_SYS_CFG1);
107d85339d9SMiquel Raynal 
108d85339d9SMiquel Raynal 	return 0;
109d85339d9SMiquel Raynal }
110d85339d9SMiquel Raynal 
omap2_onenand_get_freq(int ver)111d85339d9SMiquel Raynal static int omap2_onenand_get_freq(int ver)
112d85339d9SMiquel Raynal {
113d85339d9SMiquel Raynal 	switch ((ver >> 4) & 0xf) {
114d85339d9SMiquel Raynal 	case 0:
115d85339d9SMiquel Raynal 		return 40;
116d85339d9SMiquel Raynal 	case 1:
117d85339d9SMiquel Raynal 		return 54;
118d85339d9SMiquel Raynal 	case 2:
119d85339d9SMiquel Raynal 		return 66;
120d85339d9SMiquel Raynal 	case 3:
121d85339d9SMiquel Raynal 		return 83;
122d85339d9SMiquel Raynal 	case 4:
123d85339d9SMiquel Raynal 		return 104;
124d85339d9SMiquel Raynal 	}
125d85339d9SMiquel Raynal 
126d85339d9SMiquel Raynal 	return -EINVAL;
127d85339d9SMiquel Raynal }
128d85339d9SMiquel Raynal 
wait_err(char * msg,int state,unsigned int ctrl,unsigned int intr)129d85339d9SMiquel Raynal static void wait_err(char *msg, int state, unsigned int ctrl, unsigned int intr)
130d85339d9SMiquel Raynal {
131d85339d9SMiquel Raynal 	printk(KERN_ERR "onenand_wait: %s! state %d ctrl 0x%04x intr 0x%04x\n",
132d85339d9SMiquel Raynal 	       msg, state, ctrl, intr);
133d85339d9SMiquel Raynal }
134d85339d9SMiquel Raynal 
wait_warn(char * msg,int state,unsigned int ctrl,unsigned int intr)135d85339d9SMiquel Raynal static void wait_warn(char *msg, int state, unsigned int ctrl,
136d85339d9SMiquel Raynal 		      unsigned int intr)
137d85339d9SMiquel Raynal {
138d85339d9SMiquel Raynal 	printk(KERN_WARNING "onenand_wait: %s! state %d ctrl 0x%04x "
139d85339d9SMiquel Raynal 	       "intr 0x%04x\n", msg, state, ctrl, intr);
140d85339d9SMiquel Raynal }
141d85339d9SMiquel Raynal 
omap2_onenand_wait(struct mtd_info * mtd,int state)142d85339d9SMiquel Raynal static int omap2_onenand_wait(struct mtd_info *mtd, int state)
143d85339d9SMiquel Raynal {
144d85339d9SMiquel Raynal 	struct omap2_onenand *c = container_of(mtd, struct omap2_onenand, mtd);
145d85339d9SMiquel Raynal 	struct onenand_chip *this = mtd->priv;
146d85339d9SMiquel Raynal 	unsigned int intr = 0;
147d85339d9SMiquel Raynal 	unsigned int ctrl, ctrl_mask;
148d85339d9SMiquel Raynal 	unsigned long timeout;
149d85339d9SMiquel Raynal 	u32 syscfg;
150d85339d9SMiquel Raynal 
151d85339d9SMiquel Raynal 	if (state == FL_RESETTING || state == FL_PREPARING_ERASE ||
152d85339d9SMiquel Raynal 	    state == FL_VERIFYING_ERASE) {
153d85339d9SMiquel Raynal 		int i = 21;
154d85339d9SMiquel Raynal 		unsigned int intr_flags = ONENAND_INT_MASTER;
155d85339d9SMiquel Raynal 
156d85339d9SMiquel Raynal 		switch (state) {
157d85339d9SMiquel Raynal 		case FL_RESETTING:
158d85339d9SMiquel Raynal 			intr_flags |= ONENAND_INT_RESET;
159d85339d9SMiquel Raynal 			break;
160d85339d9SMiquel Raynal 		case FL_PREPARING_ERASE:
161d85339d9SMiquel Raynal 			intr_flags |= ONENAND_INT_ERASE;
162d85339d9SMiquel Raynal 			break;
163d85339d9SMiquel Raynal 		case FL_VERIFYING_ERASE:
164d85339d9SMiquel Raynal 			i = 101;
165d85339d9SMiquel Raynal 			break;
166d85339d9SMiquel Raynal 		}
167d85339d9SMiquel Raynal 
168d85339d9SMiquel Raynal 		while (--i) {
169d85339d9SMiquel Raynal 			udelay(1);
170d85339d9SMiquel Raynal 			intr = read_reg(c, ONENAND_REG_INTERRUPT);
171d85339d9SMiquel Raynal 			if (intr & ONENAND_INT_MASTER)
172d85339d9SMiquel Raynal 				break;
173d85339d9SMiquel Raynal 		}
174d85339d9SMiquel Raynal 		ctrl = read_reg(c, ONENAND_REG_CTRL_STATUS);
175d85339d9SMiquel Raynal 		if (ctrl & ONENAND_CTRL_ERROR) {
176d85339d9SMiquel Raynal 			wait_err("controller error", state, ctrl, intr);
177d85339d9SMiquel Raynal 			return -EIO;
178d85339d9SMiquel Raynal 		}
179d85339d9SMiquel Raynal 		if ((intr & intr_flags) == intr_flags)
180d85339d9SMiquel Raynal 			return 0;
181d85339d9SMiquel Raynal 		/* Continue in wait for interrupt branch */
182d85339d9SMiquel Raynal 	}
183d85339d9SMiquel Raynal 
184d85339d9SMiquel Raynal 	if (state != FL_READING) {
185d85339d9SMiquel Raynal 		int result;
186d85339d9SMiquel Raynal 
187d85339d9SMiquel Raynal 		/* Turn interrupts on */
188d85339d9SMiquel Raynal 		syscfg = read_reg(c, ONENAND_REG_SYS_CFG1);
189d85339d9SMiquel Raynal 		if (!(syscfg & ONENAND_SYS_CFG1_IOBE)) {
190d85339d9SMiquel Raynal 			syscfg |= ONENAND_SYS_CFG1_IOBE;
191d85339d9SMiquel Raynal 			write_reg(c, syscfg, ONENAND_REG_SYS_CFG1);
192d85339d9SMiquel Raynal 			/* Add a delay to let GPIO settle */
193d85339d9SMiquel Raynal 			syscfg = read_reg(c, ONENAND_REG_SYS_CFG1);
194d85339d9SMiquel Raynal 		}
195d85339d9SMiquel Raynal 
196d85339d9SMiquel Raynal 		reinit_completion(&c->irq_done);
197d85339d9SMiquel Raynal 		result = gpiod_get_value(c->int_gpiod);
198d85339d9SMiquel Raynal 		if (result < 0) {
199d85339d9SMiquel Raynal 			ctrl = read_reg(c, ONENAND_REG_CTRL_STATUS);
200d85339d9SMiquel Raynal 			intr = read_reg(c, ONENAND_REG_INTERRUPT);
201d85339d9SMiquel Raynal 			wait_err("gpio error", state, ctrl, intr);
202d85339d9SMiquel Raynal 			return result;
203d85339d9SMiquel Raynal 		} else if (result == 0) {
204d85339d9SMiquel Raynal 			int retry_cnt = 0;
205d85339d9SMiquel Raynal retry:
206d85339d9SMiquel Raynal 			if (!wait_for_completion_io_timeout(&c->irq_done,
207d85339d9SMiquel Raynal 						msecs_to_jiffies(20))) {
208d85339d9SMiquel Raynal 				/* Timeout after 20ms */
209d85339d9SMiquel Raynal 				ctrl = read_reg(c, ONENAND_REG_CTRL_STATUS);
210d85339d9SMiquel Raynal 				if (ctrl & ONENAND_CTRL_ONGO &&
211d85339d9SMiquel Raynal 				    !this->ongoing) {
212d85339d9SMiquel Raynal 					/*
213d85339d9SMiquel Raynal 					 * The operation seems to be still going
214d85339d9SMiquel Raynal 					 * so give it some more time.
215d85339d9SMiquel Raynal 					 */
216d85339d9SMiquel Raynal 					retry_cnt += 1;
217d85339d9SMiquel Raynal 					if (retry_cnt < 3)
218d85339d9SMiquel Raynal 						goto retry;
219d85339d9SMiquel Raynal 					intr = read_reg(c,
220d85339d9SMiquel Raynal 							ONENAND_REG_INTERRUPT);
221d85339d9SMiquel Raynal 					wait_err("timeout", state, ctrl, intr);
222d85339d9SMiquel Raynal 					return -EIO;
223d85339d9SMiquel Raynal 				}
224d85339d9SMiquel Raynal 				intr = read_reg(c, ONENAND_REG_INTERRUPT);
225d85339d9SMiquel Raynal 				if ((intr & ONENAND_INT_MASTER) == 0)
226d85339d9SMiquel Raynal 					wait_warn("timeout", state, ctrl, intr);
227d85339d9SMiquel Raynal 			}
228d85339d9SMiquel Raynal 		}
229d85339d9SMiquel Raynal 	} else {
230d85339d9SMiquel Raynal 		int retry_cnt = 0;
231d85339d9SMiquel Raynal 
232d85339d9SMiquel Raynal 		/* Turn interrupts off */
233d85339d9SMiquel Raynal 		syscfg = read_reg(c, ONENAND_REG_SYS_CFG1);
234d85339d9SMiquel Raynal 		syscfg &= ~ONENAND_SYS_CFG1_IOBE;
235d85339d9SMiquel Raynal 		write_reg(c, syscfg, ONENAND_REG_SYS_CFG1);
236d85339d9SMiquel Raynal 
237d85339d9SMiquel Raynal 		timeout = jiffies + msecs_to_jiffies(20);
238d85339d9SMiquel Raynal 		while (1) {
239d85339d9SMiquel Raynal 			if (time_before(jiffies, timeout)) {
240d85339d9SMiquel Raynal 				intr = read_reg(c, ONENAND_REG_INTERRUPT);
241d85339d9SMiquel Raynal 				if (intr & ONENAND_INT_MASTER)
242d85339d9SMiquel Raynal 					break;
243d85339d9SMiquel Raynal 			} else {
244d85339d9SMiquel Raynal 				/* Timeout after 20ms */
245d85339d9SMiquel Raynal 				ctrl = read_reg(c, ONENAND_REG_CTRL_STATUS);
246d85339d9SMiquel Raynal 				if (ctrl & ONENAND_CTRL_ONGO) {
247d85339d9SMiquel Raynal 					/*
248d85339d9SMiquel Raynal 					 * The operation seems to be still going
249d85339d9SMiquel Raynal 					 * so give it some more time.
250d85339d9SMiquel Raynal 					 */
251d85339d9SMiquel Raynal 					retry_cnt += 1;
252d85339d9SMiquel Raynal 					if (retry_cnt < 3) {
253d85339d9SMiquel Raynal 						timeout = jiffies +
254d85339d9SMiquel Raynal 							  msecs_to_jiffies(20);
255d85339d9SMiquel Raynal 						continue;
256d85339d9SMiquel Raynal 					}
257d85339d9SMiquel Raynal 				}
258d85339d9SMiquel Raynal 				break;
259d85339d9SMiquel Raynal 			}
260d85339d9SMiquel Raynal 		}
261d85339d9SMiquel Raynal 	}
262d85339d9SMiquel Raynal 
263d85339d9SMiquel Raynal 	intr = read_reg(c, ONENAND_REG_INTERRUPT);
264d85339d9SMiquel Raynal 	ctrl = read_reg(c, ONENAND_REG_CTRL_STATUS);
265d85339d9SMiquel Raynal 
266d85339d9SMiquel Raynal 	if (intr & ONENAND_INT_READ) {
267d85339d9SMiquel Raynal 		int ecc = read_reg(c, ONENAND_REG_ECC_STATUS);
268d85339d9SMiquel Raynal 
269d85339d9SMiquel Raynal 		if (ecc) {
270d85339d9SMiquel Raynal 			unsigned int addr1, addr8;
271d85339d9SMiquel Raynal 
272d85339d9SMiquel Raynal 			addr1 = read_reg(c, ONENAND_REG_START_ADDRESS1);
273d85339d9SMiquel Raynal 			addr8 = read_reg(c, ONENAND_REG_START_ADDRESS8);
274d85339d9SMiquel Raynal 			if (ecc & ONENAND_ECC_2BIT_ALL) {
275d85339d9SMiquel Raynal 				printk(KERN_ERR "onenand_wait: ECC error = "
276d85339d9SMiquel Raynal 				       "0x%04x, addr1 %#x, addr8 %#x\n",
277d85339d9SMiquel Raynal 				       ecc, addr1, addr8);
278d85339d9SMiquel Raynal 				mtd->ecc_stats.failed++;
279d85339d9SMiquel Raynal 				return -EBADMSG;
280d85339d9SMiquel Raynal 			} else if (ecc & ONENAND_ECC_1BIT_ALL) {
281d85339d9SMiquel Raynal 				printk(KERN_NOTICE "onenand_wait: correctable "
282d85339d9SMiquel Raynal 				       "ECC error = 0x%04x, addr1 %#x, "
283d85339d9SMiquel Raynal 				       "addr8 %#x\n", ecc, addr1, addr8);
284d85339d9SMiquel Raynal 				mtd->ecc_stats.corrected++;
285d85339d9SMiquel Raynal 			}
286d85339d9SMiquel Raynal 		}
287d85339d9SMiquel Raynal 	} else if (state == FL_READING) {
288d85339d9SMiquel Raynal 		wait_err("timeout", state, ctrl, intr);
289d85339d9SMiquel Raynal 		return -EIO;
290d85339d9SMiquel Raynal 	}
291d85339d9SMiquel Raynal 
292d85339d9SMiquel Raynal 	if (ctrl & ONENAND_CTRL_ERROR) {
293d85339d9SMiquel Raynal 		wait_err("controller error", state, ctrl, intr);
294d85339d9SMiquel Raynal 		if (ctrl & ONENAND_CTRL_LOCK)
295d85339d9SMiquel Raynal 			printk(KERN_ERR "onenand_wait: "
296d85339d9SMiquel Raynal 					"Device is write protected!!!\n");
297d85339d9SMiquel Raynal 		return -EIO;
298d85339d9SMiquel Raynal 	}
299d85339d9SMiquel Raynal 
300d85339d9SMiquel Raynal 	ctrl_mask = 0xFE9F;
301d85339d9SMiquel Raynal 	if (this->ongoing)
302d85339d9SMiquel Raynal 		ctrl_mask &= ~0x8000;
303d85339d9SMiquel Raynal 
304d85339d9SMiquel Raynal 	if (ctrl & ctrl_mask)
305d85339d9SMiquel Raynal 		wait_warn("unexpected controller status", state, ctrl, intr);
306d85339d9SMiquel Raynal 
307d85339d9SMiquel Raynal 	return 0;
308d85339d9SMiquel Raynal }
309d85339d9SMiquel Raynal 
omap2_onenand_bufferram_offset(struct mtd_info * mtd,int area)310d85339d9SMiquel Raynal static inline int omap2_onenand_bufferram_offset(struct mtd_info *mtd, int area)
311d85339d9SMiquel Raynal {
312d85339d9SMiquel Raynal 	struct onenand_chip *this = mtd->priv;
313d85339d9SMiquel Raynal 
314d85339d9SMiquel Raynal 	if (ONENAND_CURRENT_BUFFERRAM(this)) {
315d85339d9SMiquel Raynal 		if (area == ONENAND_DATARAM)
316d85339d9SMiquel Raynal 			return this->writesize;
317d85339d9SMiquel Raynal 		if (area == ONENAND_SPARERAM)
318d85339d9SMiquel Raynal 			return mtd->oobsize;
319d85339d9SMiquel Raynal 	}
320d85339d9SMiquel Raynal 
321d85339d9SMiquel Raynal 	return 0;
322d85339d9SMiquel Raynal }
323d85339d9SMiquel Raynal 
omap2_onenand_dma_transfer(struct omap2_onenand * c,dma_addr_t src,dma_addr_t dst,size_t count)324d85339d9SMiquel Raynal static inline int omap2_onenand_dma_transfer(struct omap2_onenand *c,
325d85339d9SMiquel Raynal 					     dma_addr_t src, dma_addr_t dst,
326d85339d9SMiquel Raynal 					     size_t count)
327d85339d9SMiquel Raynal {
328d85339d9SMiquel Raynal 	struct dma_async_tx_descriptor *tx;
329d85339d9SMiquel Raynal 	dma_cookie_t cookie;
330d85339d9SMiquel Raynal 
331d85339d9SMiquel Raynal 	tx = dmaengine_prep_dma_memcpy(c->dma_chan, dst, src, count,
332d85339d9SMiquel Raynal 				       DMA_CTRL_ACK | DMA_PREP_INTERRUPT);
333d85339d9SMiquel Raynal 	if (!tx) {
334d85339d9SMiquel Raynal 		dev_err(&c->pdev->dev, "Failed to prepare DMA memcpy\n");
335d85339d9SMiquel Raynal 		return -EIO;
336d85339d9SMiquel Raynal 	}
337d85339d9SMiquel Raynal 
338d85339d9SMiquel Raynal 	reinit_completion(&c->dma_done);
339d85339d9SMiquel Raynal 
340d85339d9SMiquel Raynal 	tx->callback = omap2_onenand_dma_complete_func;
341d85339d9SMiquel Raynal 	tx->callback_param = &c->dma_done;
342d85339d9SMiquel Raynal 
343d85339d9SMiquel Raynal 	cookie = tx->tx_submit(tx);
344d85339d9SMiquel Raynal 	if (dma_submit_error(cookie)) {
345d85339d9SMiquel Raynal 		dev_err(&c->pdev->dev, "Failed to do DMA tx_submit\n");
346d85339d9SMiquel Raynal 		return -EIO;
347d85339d9SMiquel Raynal 	}
348d85339d9SMiquel Raynal 
349d85339d9SMiquel Raynal 	dma_async_issue_pending(c->dma_chan);
350d85339d9SMiquel Raynal 
351d85339d9SMiquel Raynal 	if (!wait_for_completion_io_timeout(&c->dma_done,
352d85339d9SMiquel Raynal 					    msecs_to_jiffies(20))) {
353d85339d9SMiquel Raynal 		dmaengine_terminate_sync(c->dma_chan);
354d85339d9SMiquel Raynal 		return -ETIMEDOUT;
355d85339d9SMiquel Raynal 	}
356d85339d9SMiquel Raynal 
357d85339d9SMiquel Raynal 	return 0;
358d85339d9SMiquel Raynal }
359d85339d9SMiquel Raynal 
omap2_onenand_read_bufferram(struct mtd_info * mtd,int area,unsigned char * buffer,int offset,size_t count)360d85339d9SMiquel Raynal static int omap2_onenand_read_bufferram(struct mtd_info *mtd, int area,
361d85339d9SMiquel Raynal 					unsigned char *buffer, int offset,
362d85339d9SMiquel Raynal 					size_t count)
363d85339d9SMiquel Raynal {
364d85339d9SMiquel Raynal 	struct omap2_onenand *c = container_of(mtd, struct omap2_onenand, mtd);
365d85339d9SMiquel Raynal 	struct onenand_chip *this = mtd->priv;
366d85339d9SMiquel Raynal 	struct device *dev = &c->pdev->dev;
367d85339d9SMiquel Raynal 	void *buf = (void *)buffer;
368d85339d9SMiquel Raynal 	dma_addr_t dma_src, dma_dst;
369d85339d9SMiquel Raynal 	int bram_offset, err;
370d85339d9SMiquel Raynal 	size_t xtra;
371d85339d9SMiquel Raynal 
372d85339d9SMiquel Raynal 	bram_offset = omap2_onenand_bufferram_offset(mtd, area) + area + offset;
373d85339d9SMiquel Raynal 	/*
374875330f8SThomas Gleixner 	 * If the buffer address is not DMA-able, len is not long enough to
375875330f8SThomas Gleixner 	 * make DMA transfers profitable or if invoked from panic_write()
376875330f8SThomas Gleixner 	 * fallback to PIO mode.
377d85339d9SMiquel Raynal 	 */
378d85339d9SMiquel Raynal 	if (!virt_addr_valid(buf) || bram_offset & 3 || (size_t)buf & 3 ||
379875330f8SThomas Gleixner 	    count < 384 || mtd->oops_panic_write)
380d85339d9SMiquel Raynal 		goto out_copy;
381d85339d9SMiquel Raynal 
382d85339d9SMiquel Raynal 	xtra = count & 3;
383d85339d9SMiquel Raynal 	if (xtra) {
384d85339d9SMiquel Raynal 		count -= xtra;
385d85339d9SMiquel Raynal 		memcpy(buf + count, this->base + bram_offset + count, xtra);
386d85339d9SMiquel Raynal 	}
387d85339d9SMiquel Raynal 
388d85339d9SMiquel Raynal 	dma_dst = dma_map_single(dev, buf, count, DMA_FROM_DEVICE);
389d85339d9SMiquel Raynal 	dma_src = c->phys_base + bram_offset;
390d85339d9SMiquel Raynal 
391d85339d9SMiquel Raynal 	if (dma_mapping_error(dev, dma_dst)) {
392d85339d9SMiquel Raynal 		dev_err(dev, "Couldn't DMA map a %d byte buffer\n", count);
393d85339d9SMiquel Raynal 		goto out_copy;
394d85339d9SMiquel Raynal 	}
395d85339d9SMiquel Raynal 
396d85339d9SMiquel Raynal 	err = omap2_onenand_dma_transfer(c, dma_src, dma_dst, count);
397d85339d9SMiquel Raynal 	dma_unmap_single(dev, dma_dst, count, DMA_FROM_DEVICE);
398d85339d9SMiquel Raynal 	if (!err)
399d85339d9SMiquel Raynal 		return 0;
400d85339d9SMiquel Raynal 
401d85339d9SMiquel Raynal 	dev_err(dev, "timeout waiting for DMA\n");
402d85339d9SMiquel Raynal 
403d85339d9SMiquel Raynal out_copy:
404d85339d9SMiquel Raynal 	memcpy(buf, this->base + bram_offset, count);
405d85339d9SMiquel Raynal 	return 0;
406d85339d9SMiquel Raynal }
407d85339d9SMiquel Raynal 
omap2_onenand_write_bufferram(struct mtd_info * mtd,int area,const unsigned char * buffer,int offset,size_t count)408d85339d9SMiquel Raynal static int omap2_onenand_write_bufferram(struct mtd_info *mtd, int area,
409d85339d9SMiquel Raynal 					 const unsigned char *buffer,
410d85339d9SMiquel Raynal 					 int offset, size_t count)
411d85339d9SMiquel Raynal {
412d85339d9SMiquel Raynal 	struct omap2_onenand *c = container_of(mtd, struct omap2_onenand, mtd);
413d85339d9SMiquel Raynal 	struct onenand_chip *this = mtd->priv;
414d85339d9SMiquel Raynal 	struct device *dev = &c->pdev->dev;
415d85339d9SMiquel Raynal 	void *buf = (void *)buffer;
416d85339d9SMiquel Raynal 	dma_addr_t dma_src, dma_dst;
417d85339d9SMiquel Raynal 	int bram_offset, err;
418d85339d9SMiquel Raynal 
419d85339d9SMiquel Raynal 	bram_offset = omap2_onenand_bufferram_offset(mtd, area) + area + offset;
420d85339d9SMiquel Raynal 	/*
421875330f8SThomas Gleixner 	 * If the buffer address is not DMA-able, len is not long enough to
422875330f8SThomas Gleixner 	 * make DMA transfers profitable or if invoked from panic_write()
423875330f8SThomas Gleixner 	 * fallback to PIO mode.
424d85339d9SMiquel Raynal 	 */
425d85339d9SMiquel Raynal 	if (!virt_addr_valid(buf) || bram_offset & 3 || (size_t)buf & 3 ||
426875330f8SThomas Gleixner 	    count < 384 || mtd->oops_panic_write)
427d85339d9SMiquel Raynal 		goto out_copy;
428d85339d9SMiquel Raynal 
429d85339d9SMiquel Raynal 	dma_src = dma_map_single(dev, buf, count, DMA_TO_DEVICE);
430d85339d9SMiquel Raynal 	dma_dst = c->phys_base + bram_offset;
431d85339d9SMiquel Raynal 	if (dma_mapping_error(dev, dma_src)) {
432d85339d9SMiquel Raynal 		dev_err(dev, "Couldn't DMA map a %d byte buffer\n", count);
433d85339d9SMiquel Raynal 		goto out_copy;
434d85339d9SMiquel Raynal 	}
435d85339d9SMiquel Raynal 
436d85339d9SMiquel Raynal 	err = omap2_onenand_dma_transfer(c, dma_src, dma_dst, count);
437d85339d9SMiquel Raynal 	dma_unmap_page(dev, dma_src, count, DMA_TO_DEVICE);
438d85339d9SMiquel Raynal 	if (!err)
439d85339d9SMiquel Raynal 		return 0;
440d85339d9SMiquel Raynal 
441d85339d9SMiquel Raynal 	dev_err(dev, "timeout waiting for DMA\n");
442d85339d9SMiquel Raynal 
443d85339d9SMiquel Raynal out_copy:
444d85339d9SMiquel Raynal 	memcpy(this->base + bram_offset, buf, count);
445d85339d9SMiquel Raynal 	return 0;
446d85339d9SMiquel Raynal }
447d85339d9SMiquel Raynal 
omap2_onenand_shutdown(struct platform_device * pdev)448d85339d9SMiquel Raynal static void omap2_onenand_shutdown(struct platform_device *pdev)
449d85339d9SMiquel Raynal {
450d85339d9SMiquel Raynal 	struct omap2_onenand *c = dev_get_drvdata(&pdev->dev);
451d85339d9SMiquel Raynal 
452d85339d9SMiquel Raynal 	/* With certain content in the buffer RAM, the OMAP boot ROM code
453d85339d9SMiquel Raynal 	 * can recognize the flash chip incorrectly. Zero it out before
454d85339d9SMiquel Raynal 	 * soft reset.
455d85339d9SMiquel Raynal 	 */
456d85339d9SMiquel Raynal 	memset((__force void *)c->onenand.base, 0, ONENAND_BUFRAM_SIZE);
457d85339d9SMiquel Raynal }
458d85339d9SMiquel Raynal 
omap2_onenand_probe(struct platform_device * pdev)459d85339d9SMiquel Raynal static int omap2_onenand_probe(struct platform_device *pdev)
460d85339d9SMiquel Raynal {
461d85339d9SMiquel Raynal 	u32 val;
462d85339d9SMiquel Raynal 	dma_cap_mask_t mask;
463d85339d9SMiquel Raynal 	int freq, latency, r;
464d85339d9SMiquel Raynal 	struct resource *res;
465d85339d9SMiquel Raynal 	struct omap2_onenand *c;
466d85339d9SMiquel Raynal 	struct gpmc_onenand_info info;
467d85339d9SMiquel Raynal 	struct device *dev = &pdev->dev;
468d85339d9SMiquel Raynal 	struct device_node *np = dev->of_node;
469d85339d9SMiquel Raynal 
470d85339d9SMiquel Raynal 	r = of_property_read_u32(np, "reg", &val);
471d85339d9SMiquel Raynal 	if (r) {
472d85339d9SMiquel Raynal 		dev_err(dev, "reg not found in DT\n");
473d85339d9SMiquel Raynal 		return r;
474d85339d9SMiquel Raynal 	}
475d85339d9SMiquel Raynal 
476d85339d9SMiquel Raynal 	c = devm_kzalloc(dev, sizeof(struct omap2_onenand), GFP_KERNEL);
477d85339d9SMiquel Raynal 	if (!c)
478d85339d9SMiquel Raynal 		return -ENOMEM;
479d85339d9SMiquel Raynal 
480d85339d9SMiquel Raynal 	init_completion(&c->irq_done);
481d85339d9SMiquel Raynal 	init_completion(&c->dma_done);
482d85339d9SMiquel Raynal 	c->gpmc_cs = val;
483d85339d9SMiquel Raynal 
484b798f772SYangtao Li 	c->onenand.base = devm_platform_get_and_ioremap_resource(pdev, 0, &res);
485d85339d9SMiquel Raynal 	if (IS_ERR(c->onenand.base))
486d85339d9SMiquel Raynal 		return PTR_ERR(c->onenand.base);
487b798f772SYangtao Li 	c->phys_base = res->start;
488d85339d9SMiquel Raynal 
489d85339d9SMiquel Raynal 	c->int_gpiod = devm_gpiod_get_optional(dev, "int", GPIOD_IN);
490d85339d9SMiquel Raynal 	if (IS_ERR(c->int_gpiod)) {
491d85339d9SMiquel Raynal 		/* Just try again if this happens */
49228acb2ceSKrzysztof Kozlowski 		return dev_err_probe(dev, PTR_ERR(c->int_gpiod), "error getting gpio\n");
493d85339d9SMiquel Raynal 	}
494d85339d9SMiquel Raynal 
495d85339d9SMiquel Raynal 	if (c->int_gpiod) {
496d85339d9SMiquel Raynal 		r = devm_request_irq(dev, gpiod_to_irq(c->int_gpiod),
497d85339d9SMiquel Raynal 				     omap2_onenand_interrupt,
498d85339d9SMiquel Raynal 				     IRQF_TRIGGER_RISING, "onenand", c);
499d85339d9SMiquel Raynal 		if (r)
500d85339d9SMiquel Raynal 			return r;
501d85339d9SMiquel Raynal 
502d85339d9SMiquel Raynal 		c->onenand.wait = omap2_onenand_wait;
503d85339d9SMiquel Raynal 	}
504d85339d9SMiquel Raynal 
505d85339d9SMiquel Raynal 	dma_cap_zero(mask);
506d85339d9SMiquel Raynal 	dma_cap_set(DMA_MEMCPY, mask);
507d85339d9SMiquel Raynal 
508d85339d9SMiquel Raynal 	c->dma_chan = dma_request_channel(mask, NULL, NULL);
509d85339d9SMiquel Raynal 	if (c->dma_chan) {
510d85339d9SMiquel Raynal 		c->onenand.read_bufferram = omap2_onenand_read_bufferram;
511d85339d9SMiquel Raynal 		c->onenand.write_bufferram = omap2_onenand_write_bufferram;
512d85339d9SMiquel Raynal 	}
513d85339d9SMiquel Raynal 
514d85339d9SMiquel Raynal 	c->pdev = pdev;
515d85339d9SMiquel Raynal 	c->mtd.priv = &c->onenand;
516d85339d9SMiquel Raynal 	c->mtd.dev.parent = dev;
517d85339d9SMiquel Raynal 	mtd_set_of_node(&c->mtd, dev->of_node);
518d85339d9SMiquel Raynal 
519d85339d9SMiquel Raynal 	dev_info(dev, "initializing on CS%d (0x%08lx), va %p, %s mode\n",
520d85339d9SMiquel Raynal 		 c->gpmc_cs, c->phys_base, c->onenand.base,
521d85339d9SMiquel Raynal 		 c->dma_chan ? "DMA" : "PIO");
522d85339d9SMiquel Raynal 
523d85339d9SMiquel Raynal 	r = onenand_scan(&c->mtd, 1);
524d85339d9SMiquel Raynal 	if (r < 0)
525d85339d9SMiquel Raynal 		goto err_release_dma;
526d85339d9SMiquel Raynal 
527d85339d9SMiquel Raynal 	freq = omap2_onenand_get_freq(c->onenand.version_id);
528d85339d9SMiquel Raynal 	if (freq > 0) {
529d85339d9SMiquel Raynal 		switch (freq) {
530d85339d9SMiquel Raynal 		case 104:
531d85339d9SMiquel Raynal 			latency = 7;
532d85339d9SMiquel Raynal 			break;
533d85339d9SMiquel Raynal 		case 83:
534d85339d9SMiquel Raynal 			latency = 6;
535d85339d9SMiquel Raynal 			break;
536d85339d9SMiquel Raynal 		case 66:
537d85339d9SMiquel Raynal 			latency = 5;
538d85339d9SMiquel Raynal 			break;
539d85339d9SMiquel Raynal 		case 56:
540d85339d9SMiquel Raynal 			latency = 4;
541d85339d9SMiquel Raynal 			break;
542d85339d9SMiquel Raynal 		default:	/* 40 MHz or lower */
543d85339d9SMiquel Raynal 			latency = 3;
544d85339d9SMiquel Raynal 			break;
545d85339d9SMiquel Raynal 		}
546d85339d9SMiquel Raynal 
547d85339d9SMiquel Raynal 		r = gpmc_omap_onenand_set_timings(dev, c->gpmc_cs,
548d85339d9SMiquel Raynal 						  freq, latency, &info);
549d85339d9SMiquel Raynal 		if (r)
550d85339d9SMiquel Raynal 			goto err_release_onenand;
551d85339d9SMiquel Raynal 
552d85339d9SMiquel Raynal 		r = omap2_onenand_set_cfg(c, info.sync_read, info.sync_write,
553d85339d9SMiquel Raynal 					  latency, info.burst_len);
554d85339d9SMiquel Raynal 		if (r)
555d85339d9SMiquel Raynal 			goto err_release_onenand;
556d85339d9SMiquel Raynal 
557d85339d9SMiquel Raynal 		if (info.sync_read || info.sync_write)
558d85339d9SMiquel Raynal 			dev_info(dev, "optimized timings for %d MHz\n", freq);
559d85339d9SMiquel Raynal 	}
560d85339d9SMiquel Raynal 
561d85339d9SMiquel Raynal 	r = mtd_device_register(&c->mtd, NULL, 0);
562d85339d9SMiquel Raynal 	if (r)
563d85339d9SMiquel Raynal 		goto err_release_onenand;
564d85339d9SMiquel Raynal 
565d85339d9SMiquel Raynal 	platform_set_drvdata(pdev, c);
566d85339d9SMiquel Raynal 
567d85339d9SMiquel Raynal 	return 0;
568d85339d9SMiquel Raynal 
569d85339d9SMiquel Raynal err_release_onenand:
570d85339d9SMiquel Raynal 	onenand_release(&c->mtd);
571d85339d9SMiquel Raynal err_release_dma:
572d85339d9SMiquel Raynal 	if (c->dma_chan)
573d85339d9SMiquel Raynal 		dma_release_channel(c->dma_chan);
574d85339d9SMiquel Raynal 
575d85339d9SMiquel Raynal 	return r;
576d85339d9SMiquel Raynal }
577d85339d9SMiquel Raynal 
omap2_onenand_remove(struct platform_device * pdev)578ec185b18SUwe Kleine-König static void omap2_onenand_remove(struct platform_device *pdev)
579d85339d9SMiquel Raynal {
580d85339d9SMiquel Raynal 	struct omap2_onenand *c = dev_get_drvdata(&pdev->dev);
581d85339d9SMiquel Raynal 
582d85339d9SMiquel Raynal 	onenand_release(&c->mtd);
583d85339d9SMiquel Raynal 	if (c->dma_chan)
584d85339d9SMiquel Raynal 		dma_release_channel(c->dma_chan);
585d85339d9SMiquel Raynal 	omap2_onenand_shutdown(pdev);
586d85339d9SMiquel Raynal }
587d85339d9SMiquel Raynal 
588d85339d9SMiquel Raynal static const struct of_device_id omap2_onenand_id_table[] = {
589d85339d9SMiquel Raynal 	{ .compatible = "ti,omap2-onenand", },
590d85339d9SMiquel Raynal 	{},
591d85339d9SMiquel Raynal };
592d85339d9SMiquel Raynal MODULE_DEVICE_TABLE(of, omap2_onenand_id_table);
593d85339d9SMiquel Raynal 
594d85339d9SMiquel Raynal static struct platform_driver omap2_onenand_driver = {
595d85339d9SMiquel Raynal 	.probe		= omap2_onenand_probe,
596ec185b18SUwe Kleine-König 	.remove_new	= omap2_onenand_remove,
597d85339d9SMiquel Raynal 	.shutdown	= omap2_onenand_shutdown,
598d85339d9SMiquel Raynal 	.driver		= {
599d85339d9SMiquel Raynal 		.name	= DRIVER_NAME,
600d85339d9SMiquel Raynal 		.of_match_table = omap2_onenand_id_table,
601d85339d9SMiquel Raynal 	},
602d85339d9SMiquel Raynal };
603d85339d9SMiquel Raynal 
604d85339d9SMiquel Raynal module_platform_driver(omap2_onenand_driver);
605d85339d9SMiquel Raynal 
606d85339d9SMiquel Raynal MODULE_ALIAS("platform:" DRIVER_NAME);
607d85339d9SMiquel Raynal MODULE_LICENSE("GPL");
608d85339d9SMiquel Raynal MODULE_AUTHOR("Jarkko Lavinen <jarkko.lavinen@nokia.com>");
609d85339d9SMiquel Raynal MODULE_DESCRIPTION("Glue layer for OneNAND flash on OMAP2 / OMAP3");
610