1*cf4ece53SMasayuki Ohtak /* 2*cf4ece53SMasayuki Ohtak * Copyright (C) 2010 OKI SEMICONDUCTOR Co., LTD. 3*cf4ece53SMasayuki Ohtak * 4*cf4ece53SMasayuki Ohtak * This program is free software; you can redistribute it and/or modify 5*cf4ece53SMasayuki Ohtak * it under the terms of the GNU General Public License as published by 6*cf4ece53SMasayuki Ohtak * the Free Software Foundation; version 2 of the License. 7*cf4ece53SMasayuki Ohtak * 8*cf4ece53SMasayuki Ohtak * This program is distributed in the hope that it will be useful, 9*cf4ece53SMasayuki Ohtak * but WITHOUT ANY WARRANTY; without even the implied warranty of 10*cf4ece53SMasayuki Ohtak * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 11*cf4ece53SMasayuki Ohtak * GNU General Public License for more details. 12*cf4ece53SMasayuki Ohtak * 13*cf4ece53SMasayuki Ohtak * You should have received a copy of the GNU General Public License 14*cf4ece53SMasayuki Ohtak * along with this program; if not, write to the Free Software 15*cf4ece53SMasayuki Ohtak * Foundation, Inc., 59 Temple Place, Suite 330, Boston, MA 02111-1307, USA. 16*cf4ece53SMasayuki Ohtak */ 17*cf4ece53SMasayuki Ohtak 18*cf4ece53SMasayuki Ohtak #include <linux/module.h> 19*cf4ece53SMasayuki Ohtak #include <linux/kernel.h> 20*cf4ece53SMasayuki Ohtak #include <linux/types.h> 21*cf4ece53SMasayuki Ohtak #include <linux/fs.h> 22*cf4ece53SMasayuki Ohtak #include <linux/uaccess.h> 23*cf4ece53SMasayuki Ohtak #include <linux/string.h> 24*cf4ece53SMasayuki Ohtak #include <linux/pci.h> 25*cf4ece53SMasayuki Ohtak #include <linux/io.h> 26*cf4ece53SMasayuki Ohtak #include <linux/delay.h> 27*cf4ece53SMasayuki Ohtak #include <linux/mutex.h> 28*cf4ece53SMasayuki Ohtak #include <linux/if_ether.h> 29*cf4ece53SMasayuki Ohtak #include <linux/ctype.h> 30*cf4ece53SMasayuki Ohtak 31*cf4ece53SMasayuki Ohtak #define PHUB_STATUS 0x00 /* Status Register offset */ 32*cf4ece53SMasayuki Ohtak #define PHUB_CONTROL 0x04 /* Control Register offset */ 33*cf4ece53SMasayuki Ohtak #define PHUB_TIMEOUT 0x05 /* Time out value for Status Register */ 34*cf4ece53SMasayuki Ohtak #define PCH_PHUB_ROM_WRITE_ENABLE 0x01 /* Enabling for writing ROM */ 35*cf4ece53SMasayuki Ohtak #define PCH_PHUB_ROM_WRITE_DISABLE 0x00 /* Disabling for writing ROM */ 36*cf4ece53SMasayuki Ohtak #define PCH_PHUB_ROM_START_ADDR 0x14 /* ROM data area start address offset */ 37*cf4ece53SMasayuki Ohtak 38*cf4ece53SMasayuki Ohtak /* MAX number of INT_REDUCE_CONTROL registers */ 39*cf4ece53SMasayuki Ohtak #define MAX_NUM_INT_REDUCE_CONTROL_REG 128 40*cf4ece53SMasayuki Ohtak #define PCI_DEVICE_ID_PCH1_PHUB 0x8801 41*cf4ece53SMasayuki Ohtak #define PCH_MINOR_NOS 1 42*cf4ece53SMasayuki Ohtak #define CLKCFG_CAN_50MHZ 0x12000000 43*cf4ece53SMasayuki Ohtak #define CLKCFG_CANCLK_MASK 0xFF000000 44*cf4ece53SMasayuki Ohtak 45*cf4ece53SMasayuki Ohtak /* SROM ACCESS Macro */ 46*cf4ece53SMasayuki Ohtak #define PCH_WORD_ADDR_MASK (~((1 << 2) - 1)) 47*cf4ece53SMasayuki Ohtak 48*cf4ece53SMasayuki Ohtak /* Registers address offset */ 49*cf4ece53SMasayuki Ohtak #define PCH_PHUB_ID_REG 0x0000 50*cf4ece53SMasayuki Ohtak #define PCH_PHUB_QUEUE_PRI_VAL_REG 0x0004 51*cf4ece53SMasayuki Ohtak #define PCH_PHUB_RC_QUEUE_MAXSIZE_REG 0x0008 52*cf4ece53SMasayuki Ohtak #define PCH_PHUB_BRI_QUEUE_MAXSIZE_REG 0x000C 53*cf4ece53SMasayuki Ohtak #define PCH_PHUB_COMP_RESP_TIMEOUT_REG 0x0010 54*cf4ece53SMasayuki Ohtak #define PCH_PHUB_BUS_SLAVE_CONTROL_REG 0x0014 55*cf4ece53SMasayuki Ohtak #define PCH_PHUB_DEADLOCK_AVOID_TYPE_REG 0x0018 56*cf4ece53SMasayuki Ohtak #define PCH_PHUB_INTPIN_REG_WPERMIT_REG0 0x0020 57*cf4ece53SMasayuki Ohtak #define PCH_PHUB_INTPIN_REG_WPERMIT_REG1 0x0024 58*cf4ece53SMasayuki Ohtak #define PCH_PHUB_INTPIN_REG_WPERMIT_REG2 0x0028 59*cf4ece53SMasayuki Ohtak #define PCH_PHUB_INTPIN_REG_WPERMIT_REG3 0x002C 60*cf4ece53SMasayuki Ohtak #define PCH_PHUB_INT_REDUCE_CONTROL_REG_BASE 0x0040 61*cf4ece53SMasayuki Ohtak #define CLKCFG_REG_OFFSET 0x500 62*cf4ece53SMasayuki Ohtak 63*cf4ece53SMasayuki Ohtak #define PCH_PHUB_OROM_SIZE 15360 64*cf4ece53SMasayuki Ohtak 65*cf4ece53SMasayuki Ohtak /** 66*cf4ece53SMasayuki Ohtak * struct pch_phub_reg - PHUB register structure 67*cf4ece53SMasayuki Ohtak * @phub_id_reg: PHUB_ID register val 68*cf4ece53SMasayuki Ohtak * @q_pri_val_reg: QUEUE_PRI_VAL register val 69*cf4ece53SMasayuki Ohtak * @rc_q_maxsize_reg: RC_QUEUE_MAXSIZE register val 70*cf4ece53SMasayuki Ohtak * @bri_q_maxsize_reg: BRI_QUEUE_MAXSIZE register val 71*cf4ece53SMasayuki Ohtak * @comp_resp_timeout_reg: COMP_RESP_TIMEOUT register val 72*cf4ece53SMasayuki Ohtak * @bus_slave_control_reg: BUS_SLAVE_CONTROL_REG register val 73*cf4ece53SMasayuki Ohtak * @deadlock_avoid_type_reg: DEADLOCK_AVOID_TYPE register val 74*cf4ece53SMasayuki Ohtak * @intpin_reg_wpermit_reg0: INTPIN_REG_WPERMIT register 0 val 75*cf4ece53SMasayuki Ohtak * @intpin_reg_wpermit_reg1: INTPIN_REG_WPERMIT register 1 val 76*cf4ece53SMasayuki Ohtak * @intpin_reg_wpermit_reg2: INTPIN_REG_WPERMIT register 2 val 77*cf4ece53SMasayuki Ohtak * @intpin_reg_wpermit_reg3: INTPIN_REG_WPERMIT register 3 val 78*cf4ece53SMasayuki Ohtak * @int_reduce_control_reg: INT_REDUCE_CONTROL registers val 79*cf4ece53SMasayuki Ohtak * @clkcfg_reg: CLK CFG register val 80*cf4ece53SMasayuki Ohtak * @pch_phub_base_address: Register base address 81*cf4ece53SMasayuki Ohtak * @pch_phub_extrom_base_address: external rom base address 82*cf4ece53SMasayuki Ohtak */ 83*cf4ece53SMasayuki Ohtak struct pch_phub_reg { 84*cf4ece53SMasayuki Ohtak u32 phub_id_reg; 85*cf4ece53SMasayuki Ohtak u32 q_pri_val_reg; 86*cf4ece53SMasayuki Ohtak u32 rc_q_maxsize_reg; 87*cf4ece53SMasayuki Ohtak u32 bri_q_maxsize_reg; 88*cf4ece53SMasayuki Ohtak u32 comp_resp_timeout_reg; 89*cf4ece53SMasayuki Ohtak u32 bus_slave_control_reg; 90*cf4ece53SMasayuki Ohtak u32 deadlock_avoid_type_reg; 91*cf4ece53SMasayuki Ohtak u32 intpin_reg_wpermit_reg0; 92*cf4ece53SMasayuki Ohtak u32 intpin_reg_wpermit_reg1; 93*cf4ece53SMasayuki Ohtak u32 intpin_reg_wpermit_reg2; 94*cf4ece53SMasayuki Ohtak u32 intpin_reg_wpermit_reg3; 95*cf4ece53SMasayuki Ohtak u32 int_reduce_control_reg[MAX_NUM_INT_REDUCE_CONTROL_REG]; 96*cf4ece53SMasayuki Ohtak u32 clkcfg_reg; 97*cf4ece53SMasayuki Ohtak void __iomem *pch_phub_base_address; 98*cf4ece53SMasayuki Ohtak void __iomem *pch_phub_extrom_base_address; 99*cf4ece53SMasayuki Ohtak }; 100*cf4ece53SMasayuki Ohtak 101*cf4ece53SMasayuki Ohtak /* SROM SPEC for MAC address assignment offset */ 102*cf4ece53SMasayuki Ohtak static const int pch_phub_mac_offset[ETH_ALEN] = {0x3, 0x2, 0x1, 0x0, 0xb, 0xa}; 103*cf4ece53SMasayuki Ohtak 104*cf4ece53SMasayuki Ohtak static DEFINE_MUTEX(pch_phub_mutex); 105*cf4ece53SMasayuki Ohtak 106*cf4ece53SMasayuki Ohtak /** 107*cf4ece53SMasayuki Ohtak * pch_phub_read_modify_write_reg() - Reading modifying and writing register 108*cf4ece53SMasayuki Ohtak * @reg_addr_offset: Register offset address value. 109*cf4ece53SMasayuki Ohtak * @data: Writing value. 110*cf4ece53SMasayuki Ohtak * @mask: Mask value. 111*cf4ece53SMasayuki Ohtak */ 112*cf4ece53SMasayuki Ohtak static void pch_phub_read_modify_write_reg(struct pch_phub_reg *chip, 113*cf4ece53SMasayuki Ohtak unsigned int reg_addr_offset, 114*cf4ece53SMasayuki Ohtak unsigned int data, unsigned int mask) 115*cf4ece53SMasayuki Ohtak { 116*cf4ece53SMasayuki Ohtak void __iomem *reg_addr = chip->pch_phub_base_address + reg_addr_offset; 117*cf4ece53SMasayuki Ohtak iowrite32(((ioread32(reg_addr) & ~mask)) | data, reg_addr); 118*cf4ece53SMasayuki Ohtak } 119*cf4ece53SMasayuki Ohtak 120*cf4ece53SMasayuki Ohtak /* pch_phub_save_reg_conf - saves register configuration */ 121*cf4ece53SMasayuki Ohtak static void pch_phub_save_reg_conf(struct pci_dev *pdev) 122*cf4ece53SMasayuki Ohtak { 123*cf4ece53SMasayuki Ohtak unsigned int i; 124*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = pci_get_drvdata(pdev); 125*cf4ece53SMasayuki Ohtak 126*cf4ece53SMasayuki Ohtak void __iomem *p = chip->pch_phub_base_address; 127*cf4ece53SMasayuki Ohtak 128*cf4ece53SMasayuki Ohtak chip->phub_id_reg = ioread32(p + PCH_PHUB_ID_REG); 129*cf4ece53SMasayuki Ohtak chip->q_pri_val_reg = ioread32(p + PCH_PHUB_QUEUE_PRI_VAL_REG); 130*cf4ece53SMasayuki Ohtak chip->rc_q_maxsize_reg = ioread32(p + PCH_PHUB_RC_QUEUE_MAXSIZE_REG); 131*cf4ece53SMasayuki Ohtak chip->bri_q_maxsize_reg = ioread32(p + PCH_PHUB_BRI_QUEUE_MAXSIZE_REG); 132*cf4ece53SMasayuki Ohtak chip->comp_resp_timeout_reg = 133*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_COMP_RESP_TIMEOUT_REG); 134*cf4ece53SMasayuki Ohtak chip->bus_slave_control_reg = 135*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_BUS_SLAVE_CONTROL_REG); 136*cf4ece53SMasayuki Ohtak chip->deadlock_avoid_type_reg = 137*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_DEADLOCK_AVOID_TYPE_REG); 138*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg0 = 139*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_INTPIN_REG_WPERMIT_REG0); 140*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg1 = 141*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_INTPIN_REG_WPERMIT_REG1); 142*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg2 = 143*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_INTPIN_REG_WPERMIT_REG2); 144*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg3 = 145*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_INTPIN_REG_WPERMIT_REG3); 146*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : " 147*cf4ece53SMasayuki Ohtak "chip->phub_id_reg=%x, " 148*cf4ece53SMasayuki Ohtak "chip->q_pri_val_reg=%x, " 149*cf4ece53SMasayuki Ohtak "chip->rc_q_maxsize_reg=%x, " 150*cf4ece53SMasayuki Ohtak "chip->bri_q_maxsize_reg=%x, " 151*cf4ece53SMasayuki Ohtak "chip->comp_resp_timeout_reg=%x, " 152*cf4ece53SMasayuki Ohtak "chip->bus_slave_control_reg=%x, " 153*cf4ece53SMasayuki Ohtak "chip->deadlock_avoid_type_reg=%x, " 154*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg0=%x, " 155*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg1=%x, " 156*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg2=%x, " 157*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg3=%x\n", __func__, 158*cf4ece53SMasayuki Ohtak chip->phub_id_reg, 159*cf4ece53SMasayuki Ohtak chip->q_pri_val_reg, 160*cf4ece53SMasayuki Ohtak chip->rc_q_maxsize_reg, 161*cf4ece53SMasayuki Ohtak chip->bri_q_maxsize_reg, 162*cf4ece53SMasayuki Ohtak chip->comp_resp_timeout_reg, 163*cf4ece53SMasayuki Ohtak chip->bus_slave_control_reg, 164*cf4ece53SMasayuki Ohtak chip->deadlock_avoid_type_reg, 165*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg0, 166*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg1, 167*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg2, 168*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg3); 169*cf4ece53SMasayuki Ohtak for (i = 0; i < MAX_NUM_INT_REDUCE_CONTROL_REG; i++) { 170*cf4ece53SMasayuki Ohtak chip->int_reduce_control_reg[i] = 171*cf4ece53SMasayuki Ohtak ioread32(p + PCH_PHUB_INT_REDUCE_CONTROL_REG_BASE + 4 * i); 172*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : " 173*cf4ece53SMasayuki Ohtak "chip->int_reduce_control_reg[%d]=%x\n", 174*cf4ece53SMasayuki Ohtak __func__, i, chip->int_reduce_control_reg[i]); 175*cf4ece53SMasayuki Ohtak } 176*cf4ece53SMasayuki Ohtak chip->clkcfg_reg = ioread32(p + CLKCFG_REG_OFFSET); 177*cf4ece53SMasayuki Ohtak } 178*cf4ece53SMasayuki Ohtak 179*cf4ece53SMasayuki Ohtak /* pch_phub_restore_reg_conf - restore register configuration */ 180*cf4ece53SMasayuki Ohtak static void pch_phub_restore_reg_conf(struct pci_dev *pdev) 181*cf4ece53SMasayuki Ohtak { 182*cf4ece53SMasayuki Ohtak unsigned int i; 183*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = pci_get_drvdata(pdev); 184*cf4ece53SMasayuki Ohtak void __iomem *p; 185*cf4ece53SMasayuki Ohtak p = chip->pch_phub_base_address; 186*cf4ece53SMasayuki Ohtak 187*cf4ece53SMasayuki Ohtak iowrite32(chip->phub_id_reg, p + PCH_PHUB_ID_REG); 188*cf4ece53SMasayuki Ohtak iowrite32(chip->q_pri_val_reg, p + PCH_PHUB_QUEUE_PRI_VAL_REG); 189*cf4ece53SMasayuki Ohtak iowrite32(chip->rc_q_maxsize_reg, p + PCH_PHUB_RC_QUEUE_MAXSIZE_REG); 190*cf4ece53SMasayuki Ohtak iowrite32(chip->bri_q_maxsize_reg, p + PCH_PHUB_BRI_QUEUE_MAXSIZE_REG); 191*cf4ece53SMasayuki Ohtak iowrite32(chip->comp_resp_timeout_reg, 192*cf4ece53SMasayuki Ohtak p + PCH_PHUB_COMP_RESP_TIMEOUT_REG); 193*cf4ece53SMasayuki Ohtak iowrite32(chip->bus_slave_control_reg, 194*cf4ece53SMasayuki Ohtak p + PCH_PHUB_BUS_SLAVE_CONTROL_REG); 195*cf4ece53SMasayuki Ohtak iowrite32(chip->deadlock_avoid_type_reg, 196*cf4ece53SMasayuki Ohtak p + PCH_PHUB_DEADLOCK_AVOID_TYPE_REG); 197*cf4ece53SMasayuki Ohtak iowrite32(chip->intpin_reg_wpermit_reg0, 198*cf4ece53SMasayuki Ohtak p + PCH_PHUB_INTPIN_REG_WPERMIT_REG0); 199*cf4ece53SMasayuki Ohtak iowrite32(chip->intpin_reg_wpermit_reg1, 200*cf4ece53SMasayuki Ohtak p + PCH_PHUB_INTPIN_REG_WPERMIT_REG1); 201*cf4ece53SMasayuki Ohtak iowrite32(chip->intpin_reg_wpermit_reg2, 202*cf4ece53SMasayuki Ohtak p + PCH_PHUB_INTPIN_REG_WPERMIT_REG2); 203*cf4ece53SMasayuki Ohtak iowrite32(chip->intpin_reg_wpermit_reg3, 204*cf4ece53SMasayuki Ohtak p + PCH_PHUB_INTPIN_REG_WPERMIT_REG3); 205*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : " 206*cf4ece53SMasayuki Ohtak "chip->phub_id_reg=%x, " 207*cf4ece53SMasayuki Ohtak "chip->q_pri_val_reg=%x, " 208*cf4ece53SMasayuki Ohtak "chip->rc_q_maxsize_reg=%x, " 209*cf4ece53SMasayuki Ohtak "chip->bri_q_maxsize_reg=%x, " 210*cf4ece53SMasayuki Ohtak "chip->comp_resp_timeout_reg=%x, " 211*cf4ece53SMasayuki Ohtak "chip->bus_slave_control_reg=%x, " 212*cf4ece53SMasayuki Ohtak "chip->deadlock_avoid_type_reg=%x, " 213*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg0=%x, " 214*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg1=%x, " 215*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg2=%x, " 216*cf4ece53SMasayuki Ohtak "chip->intpin_reg_wpermit_reg3=%x\n", __func__, 217*cf4ece53SMasayuki Ohtak chip->phub_id_reg, 218*cf4ece53SMasayuki Ohtak chip->q_pri_val_reg, 219*cf4ece53SMasayuki Ohtak chip->rc_q_maxsize_reg, 220*cf4ece53SMasayuki Ohtak chip->bri_q_maxsize_reg, 221*cf4ece53SMasayuki Ohtak chip->comp_resp_timeout_reg, 222*cf4ece53SMasayuki Ohtak chip->bus_slave_control_reg, 223*cf4ece53SMasayuki Ohtak chip->deadlock_avoid_type_reg, 224*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg0, 225*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg1, 226*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg2, 227*cf4ece53SMasayuki Ohtak chip->intpin_reg_wpermit_reg3); 228*cf4ece53SMasayuki Ohtak for (i = 0; i < MAX_NUM_INT_REDUCE_CONTROL_REG; i++) { 229*cf4ece53SMasayuki Ohtak iowrite32(chip->int_reduce_control_reg[i], 230*cf4ece53SMasayuki Ohtak p + PCH_PHUB_INT_REDUCE_CONTROL_REG_BASE + 4 * i); 231*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : " 232*cf4ece53SMasayuki Ohtak "chip->int_reduce_control_reg[%d]=%x\n", 233*cf4ece53SMasayuki Ohtak __func__, i, chip->int_reduce_control_reg[i]); 234*cf4ece53SMasayuki Ohtak } 235*cf4ece53SMasayuki Ohtak 236*cf4ece53SMasayuki Ohtak iowrite32(chip->clkcfg_reg, p + CLKCFG_REG_OFFSET); 237*cf4ece53SMasayuki Ohtak } 238*cf4ece53SMasayuki Ohtak 239*cf4ece53SMasayuki Ohtak /** 240*cf4ece53SMasayuki Ohtak * pch_phub_read_serial_rom() - Reading Serial ROM 241*cf4ece53SMasayuki Ohtak * @offset_address: Serial ROM offset address to read. 242*cf4ece53SMasayuki Ohtak * @data: Read buffer for specified Serial ROM value. 243*cf4ece53SMasayuki Ohtak */ 244*cf4ece53SMasayuki Ohtak static void pch_phub_read_serial_rom(struct pch_phub_reg *chip, 245*cf4ece53SMasayuki Ohtak unsigned int offset_address, u8 *data) 246*cf4ece53SMasayuki Ohtak { 247*cf4ece53SMasayuki Ohtak void __iomem *mem_addr = chip->pch_phub_extrom_base_address + 248*cf4ece53SMasayuki Ohtak offset_address; 249*cf4ece53SMasayuki Ohtak 250*cf4ece53SMasayuki Ohtak *data = ioread8(mem_addr); 251*cf4ece53SMasayuki Ohtak } 252*cf4ece53SMasayuki Ohtak 253*cf4ece53SMasayuki Ohtak /** 254*cf4ece53SMasayuki Ohtak * pch_phub_write_serial_rom() - Writing Serial ROM 255*cf4ece53SMasayuki Ohtak * @offset_address: Serial ROM offset address. 256*cf4ece53SMasayuki Ohtak * @data: Serial ROM value to write. 257*cf4ece53SMasayuki Ohtak */ 258*cf4ece53SMasayuki Ohtak static int pch_phub_write_serial_rom(struct pch_phub_reg *chip, 259*cf4ece53SMasayuki Ohtak unsigned int offset_address, u8 data) 260*cf4ece53SMasayuki Ohtak { 261*cf4ece53SMasayuki Ohtak void __iomem *mem_addr = chip->pch_phub_extrom_base_address + 262*cf4ece53SMasayuki Ohtak (offset_address & PCH_WORD_ADDR_MASK); 263*cf4ece53SMasayuki Ohtak int i; 264*cf4ece53SMasayuki Ohtak unsigned int word_data; 265*cf4ece53SMasayuki Ohtak unsigned int pos; 266*cf4ece53SMasayuki Ohtak unsigned int mask; 267*cf4ece53SMasayuki Ohtak pos = (offset_address % 4) * 8; 268*cf4ece53SMasayuki Ohtak mask = ~(0xFF << pos); 269*cf4ece53SMasayuki Ohtak 270*cf4ece53SMasayuki Ohtak iowrite32(PCH_PHUB_ROM_WRITE_ENABLE, 271*cf4ece53SMasayuki Ohtak chip->pch_phub_extrom_base_address + PHUB_CONTROL); 272*cf4ece53SMasayuki Ohtak 273*cf4ece53SMasayuki Ohtak word_data = ioread32(mem_addr); 274*cf4ece53SMasayuki Ohtak iowrite32((word_data & mask) | (u32)data << pos, mem_addr); 275*cf4ece53SMasayuki Ohtak 276*cf4ece53SMasayuki Ohtak i = 0; 277*cf4ece53SMasayuki Ohtak while (ioread8(chip->pch_phub_extrom_base_address + 278*cf4ece53SMasayuki Ohtak PHUB_STATUS) != 0x00) { 279*cf4ece53SMasayuki Ohtak msleep(1); 280*cf4ece53SMasayuki Ohtak if (i == PHUB_TIMEOUT) 281*cf4ece53SMasayuki Ohtak return -ETIMEDOUT; 282*cf4ece53SMasayuki Ohtak i++; 283*cf4ece53SMasayuki Ohtak } 284*cf4ece53SMasayuki Ohtak 285*cf4ece53SMasayuki Ohtak iowrite32(PCH_PHUB_ROM_WRITE_DISABLE, 286*cf4ece53SMasayuki Ohtak chip->pch_phub_extrom_base_address + PHUB_CONTROL); 287*cf4ece53SMasayuki Ohtak 288*cf4ece53SMasayuki Ohtak return 0; 289*cf4ece53SMasayuki Ohtak } 290*cf4ece53SMasayuki Ohtak 291*cf4ece53SMasayuki Ohtak /** 292*cf4ece53SMasayuki Ohtak * pch_phub_read_serial_rom_val() - Read Serial ROM value 293*cf4ece53SMasayuki Ohtak * @offset_address: Serial ROM address offset value. 294*cf4ece53SMasayuki Ohtak * @data: Serial ROM value to read. 295*cf4ece53SMasayuki Ohtak */ 296*cf4ece53SMasayuki Ohtak static void pch_phub_read_serial_rom_val(struct pch_phub_reg *chip, 297*cf4ece53SMasayuki Ohtak unsigned int offset_address, u8 *data) 298*cf4ece53SMasayuki Ohtak { 299*cf4ece53SMasayuki Ohtak unsigned int mem_addr; 300*cf4ece53SMasayuki Ohtak 301*cf4ece53SMasayuki Ohtak mem_addr = PCH_PHUB_ROM_START_ADDR + 302*cf4ece53SMasayuki Ohtak pch_phub_mac_offset[offset_address]; 303*cf4ece53SMasayuki Ohtak 304*cf4ece53SMasayuki Ohtak pch_phub_read_serial_rom(chip, mem_addr, data); 305*cf4ece53SMasayuki Ohtak } 306*cf4ece53SMasayuki Ohtak 307*cf4ece53SMasayuki Ohtak /** 308*cf4ece53SMasayuki Ohtak * pch_phub_write_serial_rom_val() - writing Serial ROM value 309*cf4ece53SMasayuki Ohtak * @offset_address: Serial ROM address offset value. 310*cf4ece53SMasayuki Ohtak * @data: Serial ROM value. 311*cf4ece53SMasayuki Ohtak */ 312*cf4ece53SMasayuki Ohtak static int pch_phub_write_serial_rom_val(struct pch_phub_reg *chip, 313*cf4ece53SMasayuki Ohtak unsigned int offset_address, u8 data) 314*cf4ece53SMasayuki Ohtak { 315*cf4ece53SMasayuki Ohtak int retval; 316*cf4ece53SMasayuki Ohtak unsigned int mem_addr; 317*cf4ece53SMasayuki Ohtak 318*cf4ece53SMasayuki Ohtak mem_addr = PCH_PHUB_ROM_START_ADDR + 319*cf4ece53SMasayuki Ohtak pch_phub_mac_offset[offset_address]; 320*cf4ece53SMasayuki Ohtak 321*cf4ece53SMasayuki Ohtak retval = pch_phub_write_serial_rom(chip, mem_addr, data); 322*cf4ece53SMasayuki Ohtak 323*cf4ece53SMasayuki Ohtak return retval; 324*cf4ece53SMasayuki Ohtak } 325*cf4ece53SMasayuki Ohtak 326*cf4ece53SMasayuki Ohtak /* pch_phub_gbe_serial_rom_conf - makes Serial ROM header format configuration 327*cf4ece53SMasayuki Ohtak * for Gigabit Ethernet MAC address 328*cf4ece53SMasayuki Ohtak */ 329*cf4ece53SMasayuki Ohtak static int pch_phub_gbe_serial_rom_conf(struct pch_phub_reg *chip) 330*cf4ece53SMasayuki Ohtak { 331*cf4ece53SMasayuki Ohtak int retval; 332*cf4ece53SMasayuki Ohtak 333*cf4ece53SMasayuki Ohtak retval = pch_phub_write_serial_rom(chip, 0x0b, 0xbc); 334*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x0a, 0x10); 335*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x09, 0x01); 336*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x08, 0x02); 337*cf4ece53SMasayuki Ohtak 338*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x0f, 0x00); 339*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x0e, 0x00); 340*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x0d, 0x00); 341*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x0c, 0x80); 342*cf4ece53SMasayuki Ohtak 343*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x13, 0xbc); 344*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x12, 0x10); 345*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x11, 0x01); 346*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x10, 0x18); 347*cf4ece53SMasayuki Ohtak 348*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x1b, 0xbc); 349*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x1a, 0x10); 350*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x19, 0x01); 351*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x18, 0x19); 352*cf4ece53SMasayuki Ohtak 353*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x23, 0xbc); 354*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x22, 0x10); 355*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x21, 0x01); 356*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x20, 0x3a); 357*cf4ece53SMasayuki Ohtak 358*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x27, 0x01); 359*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x26, 0x00); 360*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x25, 0x00); 361*cf4ece53SMasayuki Ohtak retval |= pch_phub_write_serial_rom(chip, 0x24, 0x00); 362*cf4ece53SMasayuki Ohtak 363*cf4ece53SMasayuki Ohtak return retval; 364*cf4ece53SMasayuki Ohtak } 365*cf4ece53SMasayuki Ohtak 366*cf4ece53SMasayuki Ohtak /** 367*cf4ece53SMasayuki Ohtak * pch_phub_read_gbe_mac_addr() - Read Gigabit Ethernet MAC address 368*cf4ece53SMasayuki Ohtak * @offset_address: Gigabit Ethernet MAC address offset value. 369*cf4ece53SMasayuki Ohtak * @data: Buffer of the Gigabit Ethernet MAC address value. 370*cf4ece53SMasayuki Ohtak */ 371*cf4ece53SMasayuki Ohtak static void pch_phub_read_gbe_mac_addr(struct pch_phub_reg *chip, u8 *data) 372*cf4ece53SMasayuki Ohtak { 373*cf4ece53SMasayuki Ohtak int i; 374*cf4ece53SMasayuki Ohtak for (i = 0; i < ETH_ALEN; i++) 375*cf4ece53SMasayuki Ohtak pch_phub_read_serial_rom_val(chip, i, &data[i]); 376*cf4ece53SMasayuki Ohtak } 377*cf4ece53SMasayuki Ohtak 378*cf4ece53SMasayuki Ohtak /** 379*cf4ece53SMasayuki Ohtak * pch_phub_write_gbe_mac_addr() - Write MAC address 380*cf4ece53SMasayuki Ohtak * @offset_address: Gigabit Ethernet MAC address offset value. 381*cf4ece53SMasayuki Ohtak * @data: Gigabit Ethernet MAC address value. 382*cf4ece53SMasayuki Ohtak */ 383*cf4ece53SMasayuki Ohtak static int pch_phub_write_gbe_mac_addr(struct pch_phub_reg *chip, u8 *data) 384*cf4ece53SMasayuki Ohtak { 385*cf4ece53SMasayuki Ohtak int retval; 386*cf4ece53SMasayuki Ohtak int i; 387*cf4ece53SMasayuki Ohtak 388*cf4ece53SMasayuki Ohtak retval = pch_phub_gbe_serial_rom_conf(chip); 389*cf4ece53SMasayuki Ohtak if (retval) 390*cf4ece53SMasayuki Ohtak return retval; 391*cf4ece53SMasayuki Ohtak 392*cf4ece53SMasayuki Ohtak for (i = 0; i < ETH_ALEN; i++) { 393*cf4ece53SMasayuki Ohtak retval = pch_phub_write_serial_rom_val(chip, i, data[i]); 394*cf4ece53SMasayuki Ohtak if (retval) 395*cf4ece53SMasayuki Ohtak return retval; 396*cf4ece53SMasayuki Ohtak } 397*cf4ece53SMasayuki Ohtak 398*cf4ece53SMasayuki Ohtak return retval; 399*cf4ece53SMasayuki Ohtak } 400*cf4ece53SMasayuki Ohtak 401*cf4ece53SMasayuki Ohtak static ssize_t pch_phub_bin_read(struct file *filp, struct kobject *kobj, 402*cf4ece53SMasayuki Ohtak struct bin_attribute *attr, char *buf, 403*cf4ece53SMasayuki Ohtak loff_t off, size_t count) 404*cf4ece53SMasayuki Ohtak { 405*cf4ece53SMasayuki Ohtak unsigned int rom_signature; 406*cf4ece53SMasayuki Ohtak unsigned char rom_length; 407*cf4ece53SMasayuki Ohtak unsigned int tmp; 408*cf4ece53SMasayuki Ohtak unsigned int addr_offset; 409*cf4ece53SMasayuki Ohtak unsigned int orom_size; 410*cf4ece53SMasayuki Ohtak int ret; 411*cf4ece53SMasayuki Ohtak int err; 412*cf4ece53SMasayuki Ohtak 413*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = 414*cf4ece53SMasayuki Ohtak dev_get_drvdata(container_of(kobj, struct device, kobj)); 415*cf4ece53SMasayuki Ohtak 416*cf4ece53SMasayuki Ohtak ret = mutex_lock_interruptible(&pch_phub_mutex); 417*cf4ece53SMasayuki Ohtak if (ret) { 418*cf4ece53SMasayuki Ohtak err = -ERESTARTSYS; 419*cf4ece53SMasayuki Ohtak goto return_err_nomutex; 420*cf4ece53SMasayuki Ohtak } 421*cf4ece53SMasayuki Ohtak 422*cf4ece53SMasayuki Ohtak /* Get Rom signature */ 423*cf4ece53SMasayuki Ohtak pch_phub_read_serial_rom(chip, 0x80, (unsigned char *)&rom_signature); 424*cf4ece53SMasayuki Ohtak rom_signature &= 0xff; 425*cf4ece53SMasayuki Ohtak pch_phub_read_serial_rom(chip, 0x81, (unsigned char *)&tmp); 426*cf4ece53SMasayuki Ohtak rom_signature |= (tmp & 0xff) << 8; 427*cf4ece53SMasayuki Ohtak if (rom_signature == 0xAA55) { 428*cf4ece53SMasayuki Ohtak pch_phub_read_serial_rom(chip, 0x82, &rom_length); 429*cf4ece53SMasayuki Ohtak orom_size = rom_length * 512; 430*cf4ece53SMasayuki Ohtak if (orom_size < off) { 431*cf4ece53SMasayuki Ohtak addr_offset = 0; 432*cf4ece53SMasayuki Ohtak goto return_ok; 433*cf4ece53SMasayuki Ohtak } 434*cf4ece53SMasayuki Ohtak if (orom_size < count) { 435*cf4ece53SMasayuki Ohtak addr_offset = 0; 436*cf4ece53SMasayuki Ohtak goto return_ok; 437*cf4ece53SMasayuki Ohtak } 438*cf4ece53SMasayuki Ohtak 439*cf4ece53SMasayuki Ohtak for (addr_offset = 0; addr_offset < count; addr_offset++) { 440*cf4ece53SMasayuki Ohtak pch_phub_read_serial_rom(chip, 0x80 + addr_offset + off, 441*cf4ece53SMasayuki Ohtak &buf[addr_offset]); 442*cf4ece53SMasayuki Ohtak } 443*cf4ece53SMasayuki Ohtak } else { 444*cf4ece53SMasayuki Ohtak err = -ENODATA; 445*cf4ece53SMasayuki Ohtak goto return_err; 446*cf4ece53SMasayuki Ohtak } 447*cf4ece53SMasayuki Ohtak return_ok: 448*cf4ece53SMasayuki Ohtak mutex_unlock(&pch_phub_mutex); 449*cf4ece53SMasayuki Ohtak return addr_offset; 450*cf4ece53SMasayuki Ohtak 451*cf4ece53SMasayuki Ohtak return_err: 452*cf4ece53SMasayuki Ohtak mutex_unlock(&pch_phub_mutex); 453*cf4ece53SMasayuki Ohtak return_err_nomutex: 454*cf4ece53SMasayuki Ohtak return err; 455*cf4ece53SMasayuki Ohtak } 456*cf4ece53SMasayuki Ohtak 457*cf4ece53SMasayuki Ohtak static ssize_t pch_phub_bin_write(struct file *filp, struct kobject *kobj, 458*cf4ece53SMasayuki Ohtak struct bin_attribute *attr, 459*cf4ece53SMasayuki Ohtak char *buf, loff_t off, size_t count) 460*cf4ece53SMasayuki Ohtak { 461*cf4ece53SMasayuki Ohtak int err; 462*cf4ece53SMasayuki Ohtak unsigned int addr_offset; 463*cf4ece53SMasayuki Ohtak int ret; 464*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = 465*cf4ece53SMasayuki Ohtak dev_get_drvdata(container_of(kobj, struct device, kobj)); 466*cf4ece53SMasayuki Ohtak 467*cf4ece53SMasayuki Ohtak ret = mutex_lock_interruptible(&pch_phub_mutex); 468*cf4ece53SMasayuki Ohtak if (ret) 469*cf4ece53SMasayuki Ohtak return -ERESTARTSYS; 470*cf4ece53SMasayuki Ohtak 471*cf4ece53SMasayuki Ohtak if (off > PCH_PHUB_OROM_SIZE) { 472*cf4ece53SMasayuki Ohtak addr_offset = 0; 473*cf4ece53SMasayuki Ohtak goto return_ok; 474*cf4ece53SMasayuki Ohtak } 475*cf4ece53SMasayuki Ohtak if (count > PCH_PHUB_OROM_SIZE) { 476*cf4ece53SMasayuki Ohtak addr_offset = 0; 477*cf4ece53SMasayuki Ohtak goto return_ok; 478*cf4ece53SMasayuki Ohtak } 479*cf4ece53SMasayuki Ohtak 480*cf4ece53SMasayuki Ohtak for (addr_offset = 0; addr_offset < count; addr_offset++) { 481*cf4ece53SMasayuki Ohtak if (PCH_PHUB_OROM_SIZE < off + addr_offset) 482*cf4ece53SMasayuki Ohtak goto return_ok; 483*cf4ece53SMasayuki Ohtak 484*cf4ece53SMasayuki Ohtak ret = pch_phub_write_serial_rom(chip, 0x80 + addr_offset + off, 485*cf4ece53SMasayuki Ohtak buf[addr_offset]); 486*cf4ece53SMasayuki Ohtak if (ret) { 487*cf4ece53SMasayuki Ohtak err = ret; 488*cf4ece53SMasayuki Ohtak goto return_err; 489*cf4ece53SMasayuki Ohtak } 490*cf4ece53SMasayuki Ohtak } 491*cf4ece53SMasayuki Ohtak 492*cf4ece53SMasayuki Ohtak return_ok: 493*cf4ece53SMasayuki Ohtak mutex_unlock(&pch_phub_mutex); 494*cf4ece53SMasayuki Ohtak return addr_offset; 495*cf4ece53SMasayuki Ohtak 496*cf4ece53SMasayuki Ohtak return_err: 497*cf4ece53SMasayuki Ohtak mutex_unlock(&pch_phub_mutex); 498*cf4ece53SMasayuki Ohtak return err; 499*cf4ece53SMasayuki Ohtak } 500*cf4ece53SMasayuki Ohtak 501*cf4ece53SMasayuki Ohtak static ssize_t show_pch_mac(struct device *dev, struct device_attribute *attr, 502*cf4ece53SMasayuki Ohtak char *buf) 503*cf4ece53SMasayuki Ohtak { 504*cf4ece53SMasayuki Ohtak u8 mac[8]; 505*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = dev_get_drvdata(dev); 506*cf4ece53SMasayuki Ohtak 507*cf4ece53SMasayuki Ohtak pch_phub_read_gbe_mac_addr(chip, mac); 508*cf4ece53SMasayuki Ohtak 509*cf4ece53SMasayuki Ohtak return sprintf(buf, "%02x:%02x:%02x:%02x:%02x:%02x\n", 510*cf4ece53SMasayuki Ohtak mac[0], mac[1], mac[2], mac[3], mac[4], mac[5]); 511*cf4ece53SMasayuki Ohtak } 512*cf4ece53SMasayuki Ohtak 513*cf4ece53SMasayuki Ohtak static ssize_t store_pch_mac(struct device *dev, struct device_attribute *attr, 514*cf4ece53SMasayuki Ohtak const char *buf, size_t count) 515*cf4ece53SMasayuki Ohtak { 516*cf4ece53SMasayuki Ohtak u8 mac[6]; 517*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = dev_get_drvdata(dev); 518*cf4ece53SMasayuki Ohtak 519*cf4ece53SMasayuki Ohtak if (count != 18) 520*cf4ece53SMasayuki Ohtak return -EINVAL; 521*cf4ece53SMasayuki Ohtak 522*cf4ece53SMasayuki Ohtak sscanf(buf, "%02x:%02x:%02x:%02x:%02x:%02x", 523*cf4ece53SMasayuki Ohtak (u32 *)&mac[0], (u32 *)&mac[1], (u32 *)&mac[2], (u32 *)&mac[3], 524*cf4ece53SMasayuki Ohtak (u32 *)&mac[4], (u32 *)&mac[5]); 525*cf4ece53SMasayuki Ohtak 526*cf4ece53SMasayuki Ohtak pch_phub_write_gbe_mac_addr(chip, mac); 527*cf4ece53SMasayuki Ohtak 528*cf4ece53SMasayuki Ohtak return count; 529*cf4ece53SMasayuki Ohtak } 530*cf4ece53SMasayuki Ohtak 531*cf4ece53SMasayuki Ohtak static DEVICE_ATTR(pch_mac, S_IRUGO | S_IWUSR, show_pch_mac, store_pch_mac); 532*cf4ece53SMasayuki Ohtak 533*cf4ece53SMasayuki Ohtak static struct bin_attribute pch_bin_attr = { 534*cf4ece53SMasayuki Ohtak .attr = { 535*cf4ece53SMasayuki Ohtak .name = "pch_firmware", 536*cf4ece53SMasayuki Ohtak .mode = S_IRUGO | S_IWUSR, 537*cf4ece53SMasayuki Ohtak }, 538*cf4ece53SMasayuki Ohtak .size = PCH_PHUB_OROM_SIZE + 1, 539*cf4ece53SMasayuki Ohtak .read = pch_phub_bin_read, 540*cf4ece53SMasayuki Ohtak .write = pch_phub_bin_write, 541*cf4ece53SMasayuki Ohtak }; 542*cf4ece53SMasayuki Ohtak 543*cf4ece53SMasayuki Ohtak static int __devinit pch_phub_probe(struct pci_dev *pdev, 544*cf4ece53SMasayuki Ohtak const struct pci_device_id *id) 545*cf4ece53SMasayuki Ohtak { 546*cf4ece53SMasayuki Ohtak int retval; 547*cf4ece53SMasayuki Ohtak 548*cf4ece53SMasayuki Ohtak int ret; 549*cf4ece53SMasayuki Ohtak unsigned int rom_size; 550*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip; 551*cf4ece53SMasayuki Ohtak 552*cf4ece53SMasayuki Ohtak chip = kzalloc(sizeof(struct pch_phub_reg), GFP_KERNEL); 553*cf4ece53SMasayuki Ohtak if (chip == NULL) 554*cf4ece53SMasayuki Ohtak return -ENOMEM; 555*cf4ece53SMasayuki Ohtak 556*cf4ece53SMasayuki Ohtak ret = pci_enable_device(pdev); 557*cf4ece53SMasayuki Ohtak if (ret) { 558*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, 559*cf4ece53SMasayuki Ohtak "%s : pci_enable_device FAILED(ret=%d)", __func__, ret); 560*cf4ece53SMasayuki Ohtak goto err_pci_enable_dev; 561*cf4ece53SMasayuki Ohtak } 562*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : pci_enable_device returns %d\n", __func__, 563*cf4ece53SMasayuki Ohtak ret); 564*cf4ece53SMasayuki Ohtak 565*cf4ece53SMasayuki Ohtak ret = pci_request_regions(pdev, KBUILD_MODNAME); 566*cf4ece53SMasayuki Ohtak if (ret) { 567*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, 568*cf4ece53SMasayuki Ohtak "%s : pci_request_regions FAILED(ret=%d)", __func__, ret); 569*cf4ece53SMasayuki Ohtak goto err_req_regions; 570*cf4ece53SMasayuki Ohtak } 571*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : " 572*cf4ece53SMasayuki Ohtak "pci_request_regions returns %d\n", __func__, ret); 573*cf4ece53SMasayuki Ohtak 574*cf4ece53SMasayuki Ohtak chip->pch_phub_base_address = pci_iomap(pdev, 1, 0); 575*cf4ece53SMasayuki Ohtak 576*cf4ece53SMasayuki Ohtak 577*cf4ece53SMasayuki Ohtak if (chip->pch_phub_base_address == 0) { 578*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, "%s : pci_iomap FAILED", __func__); 579*cf4ece53SMasayuki Ohtak ret = -ENOMEM; 580*cf4ece53SMasayuki Ohtak goto err_pci_iomap; 581*cf4ece53SMasayuki Ohtak } 582*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : pci_iomap SUCCESS and value " 583*cf4ece53SMasayuki Ohtak "in pch_phub_base_address variable is 0x%08x\n", __func__, 584*cf4ece53SMasayuki Ohtak (unsigned int)chip->pch_phub_base_address); 585*cf4ece53SMasayuki Ohtak chip->pch_phub_extrom_base_address = pci_map_rom(pdev, &rom_size); 586*cf4ece53SMasayuki Ohtak 587*cf4ece53SMasayuki Ohtak if (chip->pch_phub_extrom_base_address == 0) { 588*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, "%s : pci_map_rom FAILED", __func__); 589*cf4ece53SMasayuki Ohtak ret = -ENOMEM; 590*cf4ece53SMasayuki Ohtak goto err_pci_map; 591*cf4ece53SMasayuki Ohtak } 592*cf4ece53SMasayuki Ohtak dev_dbg(&pdev->dev, "%s : " 593*cf4ece53SMasayuki Ohtak "pci_map_rom SUCCESS and value in " 594*cf4ece53SMasayuki Ohtak "pch_phub_extrom_base_address variable is 0x%08x\n", __func__, 595*cf4ece53SMasayuki Ohtak (unsigned int)chip->pch_phub_extrom_base_address); 596*cf4ece53SMasayuki Ohtak 597*cf4ece53SMasayuki Ohtak pci_set_drvdata(pdev, chip); 598*cf4ece53SMasayuki Ohtak 599*cf4ece53SMasayuki Ohtak retval = sysfs_create_file(&pdev->dev.kobj, &dev_attr_pch_mac.attr); 600*cf4ece53SMasayuki Ohtak if (retval) 601*cf4ece53SMasayuki Ohtak goto err_sysfs_create; 602*cf4ece53SMasayuki Ohtak 603*cf4ece53SMasayuki Ohtak retval = sysfs_create_bin_file(&pdev->dev.kobj, &pch_bin_attr); 604*cf4ece53SMasayuki Ohtak if (retval) 605*cf4ece53SMasayuki Ohtak goto exit_bin_attr; 606*cf4ece53SMasayuki Ohtak 607*cf4ece53SMasayuki Ohtak pch_phub_read_modify_write_reg(chip, (unsigned int)CLKCFG_REG_OFFSET, 608*cf4ece53SMasayuki Ohtak CLKCFG_CAN_50MHZ, CLKCFG_CANCLK_MASK); 609*cf4ece53SMasayuki Ohtak 610*cf4ece53SMasayuki Ohtak /* set the prefech value */ 611*cf4ece53SMasayuki Ohtak iowrite32(0x000affaa, chip->pch_phub_base_address + 0x14); 612*cf4ece53SMasayuki Ohtak /* set the interrupt delay value */ 613*cf4ece53SMasayuki Ohtak iowrite32(0x25, chip->pch_phub_base_address + 0x44); 614*cf4ece53SMasayuki Ohtak 615*cf4ece53SMasayuki Ohtak return 0; 616*cf4ece53SMasayuki Ohtak exit_bin_attr: 617*cf4ece53SMasayuki Ohtak sysfs_remove_file(&pdev->dev.kobj, &dev_attr_pch_mac.attr); 618*cf4ece53SMasayuki Ohtak 619*cf4ece53SMasayuki Ohtak err_sysfs_create: 620*cf4ece53SMasayuki Ohtak pci_unmap_rom(pdev, chip->pch_phub_extrom_base_address); 621*cf4ece53SMasayuki Ohtak err_pci_map: 622*cf4ece53SMasayuki Ohtak pci_iounmap(pdev, chip->pch_phub_base_address); 623*cf4ece53SMasayuki Ohtak err_pci_iomap: 624*cf4ece53SMasayuki Ohtak pci_release_regions(pdev); 625*cf4ece53SMasayuki Ohtak err_req_regions: 626*cf4ece53SMasayuki Ohtak pci_disable_device(pdev); 627*cf4ece53SMasayuki Ohtak err_pci_enable_dev: 628*cf4ece53SMasayuki Ohtak kfree(chip); 629*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, "%s returns %d\n", __func__, ret); 630*cf4ece53SMasayuki Ohtak return ret; 631*cf4ece53SMasayuki Ohtak } 632*cf4ece53SMasayuki Ohtak 633*cf4ece53SMasayuki Ohtak static void __devexit pch_phub_remove(struct pci_dev *pdev) 634*cf4ece53SMasayuki Ohtak { 635*cf4ece53SMasayuki Ohtak struct pch_phub_reg *chip = pci_get_drvdata(pdev); 636*cf4ece53SMasayuki Ohtak 637*cf4ece53SMasayuki Ohtak sysfs_remove_file(&pdev->dev.kobj, &dev_attr_pch_mac.attr); 638*cf4ece53SMasayuki Ohtak sysfs_remove_bin_file(&pdev->dev.kobj, &pch_bin_attr); 639*cf4ece53SMasayuki Ohtak pci_unmap_rom(pdev, chip->pch_phub_extrom_base_address); 640*cf4ece53SMasayuki Ohtak pci_iounmap(pdev, chip->pch_phub_base_address); 641*cf4ece53SMasayuki Ohtak pci_release_regions(pdev); 642*cf4ece53SMasayuki Ohtak pci_disable_device(pdev); 643*cf4ece53SMasayuki Ohtak kfree(chip); 644*cf4ece53SMasayuki Ohtak } 645*cf4ece53SMasayuki Ohtak 646*cf4ece53SMasayuki Ohtak #ifdef CONFIG_PM 647*cf4ece53SMasayuki Ohtak 648*cf4ece53SMasayuki Ohtak static int pch_phub_suspend(struct pci_dev *pdev, pm_message_t state) 649*cf4ece53SMasayuki Ohtak { 650*cf4ece53SMasayuki Ohtak int ret; 651*cf4ece53SMasayuki Ohtak 652*cf4ece53SMasayuki Ohtak pch_phub_save_reg_conf(pdev); 653*cf4ece53SMasayuki Ohtak ret = pci_save_state(pdev); 654*cf4ece53SMasayuki Ohtak if (ret) { 655*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, 656*cf4ece53SMasayuki Ohtak " %s -pci_save_state returns %d\n", __func__, ret); 657*cf4ece53SMasayuki Ohtak return ret; 658*cf4ece53SMasayuki Ohtak } 659*cf4ece53SMasayuki Ohtak pci_enable_wake(pdev, PCI_D3hot, 0); 660*cf4ece53SMasayuki Ohtak pci_disable_device(pdev); 661*cf4ece53SMasayuki Ohtak pci_set_power_state(pdev, pci_choose_state(pdev, state)); 662*cf4ece53SMasayuki Ohtak 663*cf4ece53SMasayuki Ohtak return 0; 664*cf4ece53SMasayuki Ohtak } 665*cf4ece53SMasayuki Ohtak 666*cf4ece53SMasayuki Ohtak static int pch_phub_resume(struct pci_dev *pdev) 667*cf4ece53SMasayuki Ohtak { 668*cf4ece53SMasayuki Ohtak int ret; 669*cf4ece53SMasayuki Ohtak 670*cf4ece53SMasayuki Ohtak pci_set_power_state(pdev, PCI_D0); 671*cf4ece53SMasayuki Ohtak pci_restore_state(pdev); 672*cf4ece53SMasayuki Ohtak ret = pci_enable_device(pdev); 673*cf4ece53SMasayuki Ohtak if (ret) { 674*cf4ece53SMasayuki Ohtak dev_err(&pdev->dev, 675*cf4ece53SMasayuki Ohtak "%s-pci_enable_device failed(ret=%d) ", __func__, ret); 676*cf4ece53SMasayuki Ohtak return ret; 677*cf4ece53SMasayuki Ohtak } 678*cf4ece53SMasayuki Ohtak 679*cf4ece53SMasayuki Ohtak pci_enable_wake(pdev, PCI_D3hot, 0); 680*cf4ece53SMasayuki Ohtak pch_phub_restore_reg_conf(pdev); 681*cf4ece53SMasayuki Ohtak 682*cf4ece53SMasayuki Ohtak return 0; 683*cf4ece53SMasayuki Ohtak } 684*cf4ece53SMasayuki Ohtak #else 685*cf4ece53SMasayuki Ohtak #define pch_phub_suspend NULL 686*cf4ece53SMasayuki Ohtak #define pch_phub_resume NULL 687*cf4ece53SMasayuki Ohtak #endif /* CONFIG_PM */ 688*cf4ece53SMasayuki Ohtak 689*cf4ece53SMasayuki Ohtak static struct pci_device_id pch_phub_pcidev_id[] = { 690*cf4ece53SMasayuki Ohtak {PCI_DEVICE(PCI_VENDOR_ID_INTEL, PCI_DEVICE_ID_PCH1_PHUB)}, 691*cf4ece53SMasayuki Ohtak {0,} 692*cf4ece53SMasayuki Ohtak }; 693*cf4ece53SMasayuki Ohtak 694*cf4ece53SMasayuki Ohtak static struct pci_driver pch_phub_driver = { 695*cf4ece53SMasayuki Ohtak .name = "pch_phub", 696*cf4ece53SMasayuki Ohtak .id_table = pch_phub_pcidev_id, 697*cf4ece53SMasayuki Ohtak .probe = pch_phub_probe, 698*cf4ece53SMasayuki Ohtak .remove = __devexit_p(pch_phub_remove), 699*cf4ece53SMasayuki Ohtak .suspend = pch_phub_suspend, 700*cf4ece53SMasayuki Ohtak .resume = pch_phub_resume 701*cf4ece53SMasayuki Ohtak }; 702*cf4ece53SMasayuki Ohtak 703*cf4ece53SMasayuki Ohtak static int __init pch_phub_pci_init(void) 704*cf4ece53SMasayuki Ohtak { 705*cf4ece53SMasayuki Ohtak return pci_register_driver(&pch_phub_driver); 706*cf4ece53SMasayuki Ohtak } 707*cf4ece53SMasayuki Ohtak 708*cf4ece53SMasayuki Ohtak static void __exit pch_phub_pci_exit(void) 709*cf4ece53SMasayuki Ohtak { 710*cf4ece53SMasayuki Ohtak pci_unregister_driver(&pch_phub_driver); 711*cf4ece53SMasayuki Ohtak } 712*cf4ece53SMasayuki Ohtak 713*cf4ece53SMasayuki Ohtak module_init(pch_phub_pci_init); 714*cf4ece53SMasayuki Ohtak module_exit(pch_phub_pci_exit); 715*cf4ece53SMasayuki Ohtak 716*cf4ece53SMasayuki Ohtak MODULE_DESCRIPTION("PCH Packet Hub PCI Driver"); 717*cf4ece53SMasayuki Ohtak MODULE_LICENSE("GPL"); 718