1*d7d8d7a2SKrzysztof Kozlowski // SPDX-License-Identifier: GPL-2.0+
2*d7d8d7a2SKrzysztof Kozlowski //
3*d7d8d7a2SKrzysztof Kozlowski // max8997-irq.c - Interrupt controller support for MAX8997
4*d7d8d7a2SKrzysztof Kozlowski //
5*d7d8d7a2SKrzysztof Kozlowski // Copyright (C) 2011 Samsung Electronics Co.Ltd
6*d7d8d7a2SKrzysztof Kozlowski // MyungJoo Ham <myungjoo.ham@samsung.com>
7*d7d8d7a2SKrzysztof Kozlowski //
8*d7d8d7a2SKrzysztof Kozlowski // This driver is based on max8998-irq.c
98de6bc7fSMyungJoo Ham
108de6bc7fSMyungJoo Ham #include <linux/err.h>
118de6bc7fSMyungJoo Ham #include <linux/irq.h>
128de6bc7fSMyungJoo Ham #include <linux/interrupt.h>
138de6bc7fSMyungJoo Ham #include <linux/mfd/max8997.h>
148de6bc7fSMyungJoo Ham #include <linux/mfd/max8997-private.h>
158de6bc7fSMyungJoo Ham
168de6bc7fSMyungJoo Ham static const u8 max8997_mask_reg[] = {
178de6bc7fSMyungJoo Ham [PMIC_INT1] = MAX8997_REG_INT1MSK,
188de6bc7fSMyungJoo Ham [PMIC_INT2] = MAX8997_REG_INT2MSK,
198de6bc7fSMyungJoo Ham [PMIC_INT3] = MAX8997_REG_INT3MSK,
208de6bc7fSMyungJoo Ham [PMIC_INT4] = MAX8997_REG_INT4MSK,
218de6bc7fSMyungJoo Ham [FUEL_GAUGE] = MAX8997_REG_INVALID,
228de6bc7fSMyungJoo Ham [MUIC_INT1] = MAX8997_MUIC_REG_INTMASK1,
238de6bc7fSMyungJoo Ham [MUIC_INT2] = MAX8997_MUIC_REG_INTMASK2,
248de6bc7fSMyungJoo Ham [MUIC_INT3] = MAX8997_MUIC_REG_INTMASK3,
258de6bc7fSMyungJoo Ham [GPIO_LOW] = MAX8997_REG_INVALID,
268de6bc7fSMyungJoo Ham [GPIO_HI] = MAX8997_REG_INVALID,
278de6bc7fSMyungJoo Ham [FLASH_STATUS] = MAX8997_REG_INVALID,
288de6bc7fSMyungJoo Ham };
298de6bc7fSMyungJoo Ham
get_i2c(struct max8997_dev * max8997,enum max8997_irq_source src)308de6bc7fSMyungJoo Ham static struct i2c_client *get_i2c(struct max8997_dev *max8997,
318de6bc7fSMyungJoo Ham enum max8997_irq_source src)
328de6bc7fSMyungJoo Ham {
338de6bc7fSMyungJoo Ham switch (src) {
348de6bc7fSMyungJoo Ham case PMIC_INT1 ... PMIC_INT4:
358de6bc7fSMyungJoo Ham return max8997->i2c;
368de6bc7fSMyungJoo Ham case FUEL_GAUGE:
378de6bc7fSMyungJoo Ham return NULL;
388de6bc7fSMyungJoo Ham case MUIC_INT1 ... MUIC_INT3:
398de6bc7fSMyungJoo Ham return max8997->muic;
408de6bc7fSMyungJoo Ham case GPIO_LOW ... GPIO_HI:
418de6bc7fSMyungJoo Ham return max8997->i2c;
428de6bc7fSMyungJoo Ham case FLASH_STATUS:
438de6bc7fSMyungJoo Ham return max8997->i2c;
448de6bc7fSMyungJoo Ham default:
458de6bc7fSMyungJoo Ham return ERR_PTR(-EINVAL);
468de6bc7fSMyungJoo Ham }
478de6bc7fSMyungJoo Ham }
488de6bc7fSMyungJoo Ham
498de6bc7fSMyungJoo Ham struct max8997_irq_data {
508de6bc7fSMyungJoo Ham int mask;
518de6bc7fSMyungJoo Ham enum max8997_irq_source group;
528de6bc7fSMyungJoo Ham };
538de6bc7fSMyungJoo Ham
548de6bc7fSMyungJoo Ham #define DECLARE_IRQ(idx, _group, _mask) \
558de6bc7fSMyungJoo Ham [(idx)] = { .group = (_group), .mask = (_mask) }
568de6bc7fSMyungJoo Ham static const struct max8997_irq_data max8997_irqs[] = {
578de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_PWRONR, PMIC_INT1, 1 << 0),
588de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_PWRONF, PMIC_INT1, 1 << 1),
598de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_PWRON1SEC, PMIC_INT1, 1 << 3),
608de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_JIGONR, PMIC_INT1, 1 << 4),
618de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_JIGONF, PMIC_INT1, 1 << 5),
628de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_LOWBAT2, PMIC_INT1, 1 << 6),
638de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_LOWBAT1, PMIC_INT1, 1 << 7),
648de6bc7fSMyungJoo Ham
658de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_JIGR, PMIC_INT2, 1 << 0),
668de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_JIGF, PMIC_INT2, 1 << 1),
678de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_MR, PMIC_INT2, 1 << 2),
688de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_DVS1OK, PMIC_INT2, 1 << 3),
698de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_DVS2OK, PMIC_INT2, 1 << 4),
708de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_DVS3OK, PMIC_INT2, 1 << 5),
718de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_DVS4OK, PMIC_INT2, 1 << 6),
728de6bc7fSMyungJoo Ham
738de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_CHGINS, PMIC_INT3, 1 << 0),
748de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_CHGRM, PMIC_INT3, 1 << 1),
758de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_DCINOVP, PMIC_INT3, 1 << 2),
768de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_TOPOFFR, PMIC_INT3, 1 << 3),
778de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_CHGRSTF, PMIC_INT3, 1 << 5),
788de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_MBCHGTMEXPD, PMIC_INT3, 1 << 7),
798de6bc7fSMyungJoo Ham
808de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_RTC60S, PMIC_INT4, 1 << 0),
818de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_RTCA1, PMIC_INT4, 1 << 1),
828de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_RTCA2, PMIC_INT4, 1 << 2),
838de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_SMPL_INT, PMIC_INT4, 1 << 3),
848de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_RTC1S, PMIC_INT4, 1 << 4),
858de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_PMICIRQ_WTSR, PMIC_INT4, 1 << 5),
868de6bc7fSMyungJoo Ham
878de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_ADCError, MUIC_INT1, 1 << 2),
888de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_ADCLow, MUIC_INT1, 1 << 1),
898de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_ADC, MUIC_INT1, 1 << 0),
908de6bc7fSMyungJoo Ham
918de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_VBVolt, MUIC_INT2, 1 << 4),
928de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_DBChg, MUIC_INT2, 1 << 3),
938de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_DCDTmr, MUIC_INT2, 1 << 2),
948de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_ChgDetRun, MUIC_INT2, 1 << 1),
958de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_ChgTyp, MUIC_INT2, 1 << 0),
968de6bc7fSMyungJoo Ham
978de6bc7fSMyungJoo Ham DECLARE_IRQ(MAX8997_MUICIRQ_OVP, MUIC_INT3, 1 << 2),
988de6bc7fSMyungJoo Ham };
998de6bc7fSMyungJoo Ham
max8997_irq_lock(struct irq_data * data)1008de6bc7fSMyungJoo Ham static void max8997_irq_lock(struct irq_data *data)
1018de6bc7fSMyungJoo Ham {
1021e84aa44SJiang Liu struct max8997_dev *max8997 = irq_data_get_irq_chip_data(data);
1038de6bc7fSMyungJoo Ham
1048de6bc7fSMyungJoo Ham mutex_lock(&max8997->irqlock);
1058de6bc7fSMyungJoo Ham }
1068de6bc7fSMyungJoo Ham
max8997_irq_sync_unlock(struct irq_data * data)1078de6bc7fSMyungJoo Ham static void max8997_irq_sync_unlock(struct irq_data *data)
1088de6bc7fSMyungJoo Ham {
1091e84aa44SJiang Liu struct max8997_dev *max8997 = irq_data_get_irq_chip_data(data);
1108de6bc7fSMyungJoo Ham int i;
1118de6bc7fSMyungJoo Ham
1128de6bc7fSMyungJoo Ham for (i = 0; i < MAX8997_IRQ_GROUP_NR; i++) {
1138de6bc7fSMyungJoo Ham u8 mask_reg = max8997_mask_reg[i];
1148de6bc7fSMyungJoo Ham struct i2c_client *i2c = get_i2c(max8997, i);
1158de6bc7fSMyungJoo Ham
1168de6bc7fSMyungJoo Ham if (mask_reg == MAX8997_REG_INVALID ||
1178de6bc7fSMyungJoo Ham IS_ERR_OR_NULL(i2c))
1188de6bc7fSMyungJoo Ham continue;
1198de6bc7fSMyungJoo Ham max8997->irq_masks_cache[i] = max8997->irq_masks_cur[i];
1208de6bc7fSMyungJoo Ham
1218de6bc7fSMyungJoo Ham max8997_write_reg(i2c, max8997_mask_reg[i],
1228de6bc7fSMyungJoo Ham max8997->irq_masks_cur[i]);
1238de6bc7fSMyungJoo Ham }
1248de6bc7fSMyungJoo Ham
1258de6bc7fSMyungJoo Ham mutex_unlock(&max8997->irqlock);
1268de6bc7fSMyungJoo Ham }
1278de6bc7fSMyungJoo Ham
128c646e2b1SLee Jones inline static const struct max8997_irq_data *
irq_to_max8997_irq(struct max8997_dev * max8997,struct irq_data * data)129e5ad2344SThomas Gleixner irq_to_max8997_irq(struct max8997_dev *max8997, struct irq_data *data)
1308de6bc7fSMyungJoo Ham {
131b41511f7SThomas Abraham return &max8997_irqs[data->hwirq];
1328de6bc7fSMyungJoo Ham }
1338de6bc7fSMyungJoo Ham
max8997_irq_mask(struct irq_data * data)1348de6bc7fSMyungJoo Ham static void max8997_irq_mask(struct irq_data *data)
1358de6bc7fSMyungJoo Ham {
1361e84aa44SJiang Liu struct max8997_dev *max8997 = irq_data_get_irq_chip_data(data);
1378de6bc7fSMyungJoo Ham const struct max8997_irq_data *irq_data = irq_to_max8997_irq(max8997,
138e5ad2344SThomas Gleixner data);
1398de6bc7fSMyungJoo Ham
1408de6bc7fSMyungJoo Ham max8997->irq_masks_cur[irq_data->group] |= irq_data->mask;
1418de6bc7fSMyungJoo Ham }
1428de6bc7fSMyungJoo Ham
max8997_irq_unmask(struct irq_data * data)1438de6bc7fSMyungJoo Ham static void max8997_irq_unmask(struct irq_data *data)
1448de6bc7fSMyungJoo Ham {
1451e84aa44SJiang Liu struct max8997_dev *max8997 = irq_data_get_irq_chip_data(data);
1468de6bc7fSMyungJoo Ham const struct max8997_irq_data *irq_data = irq_to_max8997_irq(max8997,
147e5ad2344SThomas Gleixner data);
1488de6bc7fSMyungJoo Ham
1498de6bc7fSMyungJoo Ham max8997->irq_masks_cur[irq_data->group] &= ~irq_data->mask;
1508de6bc7fSMyungJoo Ham }
1518de6bc7fSMyungJoo Ham
1528de6bc7fSMyungJoo Ham static struct irq_chip max8997_irq_chip = {
1538de6bc7fSMyungJoo Ham .name = "max8997",
1548de6bc7fSMyungJoo Ham .irq_bus_lock = max8997_irq_lock,
1558de6bc7fSMyungJoo Ham .irq_bus_sync_unlock = max8997_irq_sync_unlock,
1568de6bc7fSMyungJoo Ham .irq_mask = max8997_irq_mask,
1578de6bc7fSMyungJoo Ham .irq_unmask = max8997_irq_unmask,
1588de6bc7fSMyungJoo Ham };
1598de6bc7fSMyungJoo Ham
1608de6bc7fSMyungJoo Ham #define MAX8997_IRQSRC_PMIC (1 << 1)
1618de6bc7fSMyungJoo Ham #define MAX8997_IRQSRC_FUELGAUGE (1 << 2)
1628de6bc7fSMyungJoo Ham #define MAX8997_IRQSRC_MUIC (1 << 3)
1638de6bc7fSMyungJoo Ham #define MAX8997_IRQSRC_GPIO (1 << 4)
1648de6bc7fSMyungJoo Ham #define MAX8997_IRQSRC_FLASH (1 << 5)
max8997_irq_thread(int irq,void * data)1658de6bc7fSMyungJoo Ham static irqreturn_t max8997_irq_thread(int irq, void *data)
1668de6bc7fSMyungJoo Ham {
1678de6bc7fSMyungJoo Ham struct max8997_dev *max8997 = data;
1688de6bc7fSMyungJoo Ham u8 irq_reg[MAX8997_IRQ_GROUP_NR] = {};
1698de6bc7fSMyungJoo Ham u8 irq_src;
1708de6bc7fSMyungJoo Ham int ret;
171b41511f7SThomas Abraham int i, cur_irq;
1728de6bc7fSMyungJoo Ham
1738de6bc7fSMyungJoo Ham ret = max8997_read_reg(max8997->i2c, MAX8997_REG_INTSRC, &irq_src);
1748de6bc7fSMyungJoo Ham if (ret < 0) {
1758de6bc7fSMyungJoo Ham dev_err(max8997->dev, "Failed to read interrupt source: %d\n",
1768de6bc7fSMyungJoo Ham ret);
1778de6bc7fSMyungJoo Ham return IRQ_NONE;
1788de6bc7fSMyungJoo Ham }
1798de6bc7fSMyungJoo Ham
1808de6bc7fSMyungJoo Ham if (irq_src & MAX8997_IRQSRC_PMIC) {
1818de6bc7fSMyungJoo Ham /* PMIC INT1 ~ INT4 */
1828de6bc7fSMyungJoo Ham max8997_bulk_read(max8997->i2c, MAX8997_REG_INT1, 4,
1838de6bc7fSMyungJoo Ham &irq_reg[PMIC_INT1]);
1848de6bc7fSMyungJoo Ham }
1858de6bc7fSMyungJoo Ham if (irq_src & MAX8997_IRQSRC_FUELGAUGE) {
1868de6bc7fSMyungJoo Ham /*
1878de6bc7fSMyungJoo Ham * TODO: FUEL GAUGE
1888de6bc7fSMyungJoo Ham *
1898de6bc7fSMyungJoo Ham * This is to be supported by Max17042 driver. When
1908de6bc7fSMyungJoo Ham * an interrupt incurs here, it should be relayed to a
1918de6bc7fSMyungJoo Ham * Max17042 device that is connected (probably by
1928de6bc7fSMyungJoo Ham * platform-data). However, we do not have interrupt
1938de6bc7fSMyungJoo Ham * handling in Max17042 driver currently. The Max17042 IRQ
1948de6bc7fSMyungJoo Ham * driver should be ready to be used as a stand-alone device and
1958de6bc7fSMyungJoo Ham * a Max8997-dependent device. Because it is not ready in
1968de6bc7fSMyungJoo Ham * Max17042-side and it is not too critical in operating
1978de6bc7fSMyungJoo Ham * Max8997, we do not implement this in initial releases.
1988de6bc7fSMyungJoo Ham */
1998de6bc7fSMyungJoo Ham irq_reg[FUEL_GAUGE] = 0;
2008de6bc7fSMyungJoo Ham }
2018de6bc7fSMyungJoo Ham if (irq_src & MAX8997_IRQSRC_MUIC) {
2028de6bc7fSMyungJoo Ham /* MUIC INT1 ~ INT3 */
2038de6bc7fSMyungJoo Ham max8997_bulk_read(max8997->muic, MAX8997_MUIC_REG_INT1, 3,
2048de6bc7fSMyungJoo Ham &irq_reg[MUIC_INT1]);
2058de6bc7fSMyungJoo Ham }
2068de6bc7fSMyungJoo Ham if (irq_src & MAX8997_IRQSRC_GPIO) {
2078de6bc7fSMyungJoo Ham /* GPIO Interrupt */
2088de6bc7fSMyungJoo Ham u8 gpio_info[MAX8997_NUM_GPIO];
2098de6bc7fSMyungJoo Ham
2108de6bc7fSMyungJoo Ham irq_reg[GPIO_LOW] = 0;
2118de6bc7fSMyungJoo Ham irq_reg[GPIO_HI] = 0;
2128de6bc7fSMyungJoo Ham
2138de6bc7fSMyungJoo Ham max8997_bulk_read(max8997->i2c, MAX8997_REG_GPIOCNTL1,
2148de6bc7fSMyungJoo Ham MAX8997_NUM_GPIO, gpio_info);
2158de6bc7fSMyungJoo Ham for (i = 0; i < MAX8997_NUM_GPIO; i++) {
2168de6bc7fSMyungJoo Ham bool interrupt = false;
2178de6bc7fSMyungJoo Ham
2188de6bc7fSMyungJoo Ham switch (gpio_info[i] & MAX8997_GPIO_INT_MASK) {
2198de6bc7fSMyungJoo Ham case MAX8997_GPIO_INT_BOTH:
2208de6bc7fSMyungJoo Ham if (max8997->gpio_status[i] != gpio_info[i])
2218de6bc7fSMyungJoo Ham interrupt = true;
2228de6bc7fSMyungJoo Ham break;
2238de6bc7fSMyungJoo Ham case MAX8997_GPIO_INT_RISE:
2248de6bc7fSMyungJoo Ham if ((max8997->gpio_status[i] != gpio_info[i]) &&
2258de6bc7fSMyungJoo Ham (gpio_info[i] & MAX8997_GPIO_DATA_MASK))
2268de6bc7fSMyungJoo Ham interrupt = true;
2278de6bc7fSMyungJoo Ham break;
2288de6bc7fSMyungJoo Ham case MAX8997_GPIO_INT_FALL:
2298de6bc7fSMyungJoo Ham if ((max8997->gpio_status[i] != gpio_info[i]) &&
2308de6bc7fSMyungJoo Ham !(gpio_info[i] & MAX8997_GPIO_DATA_MASK))
2318de6bc7fSMyungJoo Ham interrupt = true;
2328de6bc7fSMyungJoo Ham break;
2338de6bc7fSMyungJoo Ham default:
2348de6bc7fSMyungJoo Ham break;
2358de6bc7fSMyungJoo Ham }
2368de6bc7fSMyungJoo Ham
2378de6bc7fSMyungJoo Ham if (interrupt) {
2388de6bc7fSMyungJoo Ham if (i < 8)
2398de6bc7fSMyungJoo Ham irq_reg[GPIO_LOW] |= (1 << i);
2408de6bc7fSMyungJoo Ham else
2418de6bc7fSMyungJoo Ham irq_reg[GPIO_HI] |= (1 << (i - 8));
2428de6bc7fSMyungJoo Ham }
2438de6bc7fSMyungJoo Ham
2448de6bc7fSMyungJoo Ham }
2458de6bc7fSMyungJoo Ham }
2468de6bc7fSMyungJoo Ham if (irq_src & MAX8997_IRQSRC_FLASH) {
2478de6bc7fSMyungJoo Ham /* Flash Status Interrupt */
2488de6bc7fSMyungJoo Ham ret = max8997_read_reg(max8997->i2c, MAX8997_REG_FLASHSTATUS,
2498de6bc7fSMyungJoo Ham &irq_reg[FLASH_STATUS]);
2508de6bc7fSMyungJoo Ham }
2518de6bc7fSMyungJoo Ham
2528de6bc7fSMyungJoo Ham /* Apply masking */
2538de6bc7fSMyungJoo Ham for (i = 0; i < MAX8997_IRQ_GROUP_NR; i++)
2548de6bc7fSMyungJoo Ham irq_reg[i] &= ~max8997->irq_masks_cur[i];
2558de6bc7fSMyungJoo Ham
2568de6bc7fSMyungJoo Ham /* Report */
2578de6bc7fSMyungJoo Ham for (i = 0; i < MAX8997_IRQ_NR; i++) {
258b41511f7SThomas Abraham if (irq_reg[max8997_irqs[i].group] & max8997_irqs[i].mask) {
259b41511f7SThomas Abraham cur_irq = irq_find_mapping(max8997->irq_domain, i);
260b41511f7SThomas Abraham if (cur_irq)
261b41511f7SThomas Abraham handle_nested_irq(cur_irq);
262b41511f7SThomas Abraham }
2638de6bc7fSMyungJoo Ham }
2648de6bc7fSMyungJoo Ham
2658de6bc7fSMyungJoo Ham return IRQ_HANDLED;
2668de6bc7fSMyungJoo Ham }
2678de6bc7fSMyungJoo Ham
max8997_irq_resume(struct max8997_dev * max8997)2688de6bc7fSMyungJoo Ham int max8997_irq_resume(struct max8997_dev *max8997)
2698de6bc7fSMyungJoo Ham {
270b41511f7SThomas Abraham if (max8997->irq && max8997->irq_domain)
271b41511f7SThomas Abraham max8997_irq_thread(0, max8997);
2728de6bc7fSMyungJoo Ham return 0;
2738de6bc7fSMyungJoo Ham }
2748de6bc7fSMyungJoo Ham
max8997_irq_domain_map(struct irq_domain * d,unsigned int irq,irq_hw_number_t hw)275b41511f7SThomas Abraham static int max8997_irq_domain_map(struct irq_domain *d, unsigned int irq,
276b41511f7SThomas Abraham irq_hw_number_t hw)
277b41511f7SThomas Abraham {
278b41511f7SThomas Abraham struct max8997_dev *max8997 = d->host_data;
279b41511f7SThomas Abraham
280b41511f7SThomas Abraham irq_set_chip_data(irq, max8997);
281b41511f7SThomas Abraham irq_set_chip_and_handler(irq, &max8997_irq_chip, handle_edge_irq);
282b41511f7SThomas Abraham irq_set_nested_thread(irq, 1);
283b41511f7SThomas Abraham irq_set_noprobe(irq);
2849bd09f34SRob Herring
285b41511f7SThomas Abraham return 0;
286b41511f7SThomas Abraham }
287b41511f7SThomas Abraham
2887ce7b26fSKrzysztof Kozlowski static const struct irq_domain_ops max8997_irq_domain_ops = {
289b41511f7SThomas Abraham .map = max8997_irq_domain_map,
290b41511f7SThomas Abraham };
291b41511f7SThomas Abraham
max8997_irq_init(struct max8997_dev * max8997)2928de6bc7fSMyungJoo Ham int max8997_irq_init(struct max8997_dev *max8997)
2938de6bc7fSMyungJoo Ham {
294b41511f7SThomas Abraham struct irq_domain *domain;
2958de6bc7fSMyungJoo Ham int i;
2968de6bc7fSMyungJoo Ham int ret;
2978de6bc7fSMyungJoo Ham u8 val;
2988de6bc7fSMyungJoo Ham
2998de6bc7fSMyungJoo Ham if (!max8997->irq) {
3008de6bc7fSMyungJoo Ham dev_warn(max8997->dev, "No interrupt specified.\n");
3018de6bc7fSMyungJoo Ham return 0;
3028de6bc7fSMyungJoo Ham }
3038de6bc7fSMyungJoo Ham
3048de6bc7fSMyungJoo Ham mutex_init(&max8997->irqlock);
3058de6bc7fSMyungJoo Ham
3068de6bc7fSMyungJoo Ham /* Mask individual interrupt sources */
3078de6bc7fSMyungJoo Ham for (i = 0; i < MAX8997_IRQ_GROUP_NR; i++) {
3088de6bc7fSMyungJoo Ham struct i2c_client *i2c;
3098de6bc7fSMyungJoo Ham
3108de6bc7fSMyungJoo Ham max8997->irq_masks_cur[i] = 0xff;
3118de6bc7fSMyungJoo Ham max8997->irq_masks_cache[i] = 0xff;
3128de6bc7fSMyungJoo Ham i2c = get_i2c(max8997, i);
3138de6bc7fSMyungJoo Ham
3148de6bc7fSMyungJoo Ham if (IS_ERR_OR_NULL(i2c))
3158de6bc7fSMyungJoo Ham continue;
3168de6bc7fSMyungJoo Ham if (max8997_mask_reg[i] == MAX8997_REG_INVALID)
3178de6bc7fSMyungJoo Ham continue;
3188de6bc7fSMyungJoo Ham
3198de6bc7fSMyungJoo Ham max8997_write_reg(i2c, max8997_mask_reg[i], 0xff);
3208de6bc7fSMyungJoo Ham }
3218de6bc7fSMyungJoo Ham
3228de6bc7fSMyungJoo Ham for (i = 0; i < MAX8997_NUM_GPIO; i++) {
3238de6bc7fSMyungJoo Ham max8997->gpio_status[i] = (max8997_read_reg(max8997->i2c,
3248de6bc7fSMyungJoo Ham MAX8997_REG_GPIOCNTL1 + i,
3258de6bc7fSMyungJoo Ham &val)
3268de6bc7fSMyungJoo Ham & MAX8997_GPIO_DATA_MASK) ?
3278de6bc7fSMyungJoo Ham true : false;
3288de6bc7fSMyungJoo Ham }
3298de6bc7fSMyungJoo Ham
330b41511f7SThomas Abraham domain = irq_domain_add_linear(NULL, MAX8997_IRQ_NR,
331b41511f7SThomas Abraham &max8997_irq_domain_ops, max8997);
332b41511f7SThomas Abraham if (!domain) {
333b41511f7SThomas Abraham dev_err(max8997->dev, "could not create irq domain\n");
334b41511f7SThomas Abraham return -ENODEV;
3358de6bc7fSMyungJoo Ham }
336b41511f7SThomas Abraham max8997->irq_domain = domain;
3378de6bc7fSMyungJoo Ham
3388de6bc7fSMyungJoo Ham ret = request_threaded_irq(max8997->irq, NULL, max8997_irq_thread,
3398de6bc7fSMyungJoo Ham IRQF_TRIGGER_FALLING | IRQF_ONESHOT,
3408de6bc7fSMyungJoo Ham "max8997-irq", max8997);
3418de6bc7fSMyungJoo Ham
3428de6bc7fSMyungJoo Ham if (ret) {
3438de6bc7fSMyungJoo Ham dev_err(max8997->dev, "Failed to request IRQ %d: %d\n",
3448de6bc7fSMyungJoo Ham max8997->irq, ret);
3458de6bc7fSMyungJoo Ham return ret;
3468de6bc7fSMyungJoo Ham }
3478de6bc7fSMyungJoo Ham
3488de6bc7fSMyungJoo Ham if (!max8997->ono)
3498de6bc7fSMyungJoo Ham return 0;
3508de6bc7fSMyungJoo Ham
3518de6bc7fSMyungJoo Ham ret = request_threaded_irq(max8997->ono, NULL, max8997_irq_thread,
3528de6bc7fSMyungJoo Ham IRQF_TRIGGER_FALLING | IRQF_TRIGGER_RISING |
3538de6bc7fSMyungJoo Ham IRQF_ONESHOT, "max8997-ono", max8997);
3548de6bc7fSMyungJoo Ham
3558de6bc7fSMyungJoo Ham if (ret)
3568de6bc7fSMyungJoo Ham dev_err(max8997->dev, "Failed to request ono-IRQ %d: %d\n",
3578de6bc7fSMyungJoo Ham max8997->ono, ret);
3588de6bc7fSMyungJoo Ham
3598de6bc7fSMyungJoo Ham return 0;
3608de6bc7fSMyungJoo Ham }
3618de6bc7fSMyungJoo Ham
max8997_irq_exit(struct max8997_dev * max8997)3628de6bc7fSMyungJoo Ham void max8997_irq_exit(struct max8997_dev *max8997)
3638de6bc7fSMyungJoo Ham {
3648de6bc7fSMyungJoo Ham if (max8997->ono)
3658de6bc7fSMyungJoo Ham free_irq(max8997->ono, max8997);
3668de6bc7fSMyungJoo Ham
3678de6bc7fSMyungJoo Ham if (max8997->irq)
3688de6bc7fSMyungJoo Ham free_irq(max8997->irq, max8997);
3698de6bc7fSMyungJoo Ham }
370