xref: /openbmc/linux/drivers/media/dvb-frontends/m88ds3103.c (revision 9ef3cdc1efeb4e98bd579a7f3b182d57c241c0d3)
1395d00d1SAntti Palosaari /*
27978b8a1SAntti Palosaari  * Montage Technology M88DS3103/M88RS6000 demodulator driver
3395d00d1SAntti Palosaari  *
4395d00d1SAntti Palosaari  * Copyright (C) 2013 Antti Palosaari <crope@iki.fi>
5395d00d1SAntti Palosaari  *
6395d00d1SAntti Palosaari  *    This program is free software; you can redistribute it and/or modify
7395d00d1SAntti Palosaari  *    it under the terms of the GNU General Public License as published by
8395d00d1SAntti Palosaari  *    the Free Software Foundation; either version 2 of the License, or
9395d00d1SAntti Palosaari  *    (at your option) any later version.
10395d00d1SAntti Palosaari  *
11395d00d1SAntti Palosaari  *    This program is distributed in the hope that it will be useful,
12395d00d1SAntti Palosaari  *    but WITHOUT ANY WARRANTY; without even the implied warranty of
13395d00d1SAntti Palosaari  *    MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14395d00d1SAntti Palosaari  *    GNU General Public License for more details.
15395d00d1SAntti Palosaari  */
16395d00d1SAntti Palosaari 
17395d00d1SAntti Palosaari #include "m88ds3103_priv.h"
18395d00d1SAntti Palosaari 
19395d00d1SAntti Palosaari static struct dvb_frontend_ops m88ds3103_ops;
20395d00d1SAntti Palosaari 
2156ea37daSAntti Palosaari /* write single register with mask */
2256ea37daSAntti Palosaari static int m88ds3103_update_bits(struct m88ds3103_dev *dev,
2356ea37daSAntti Palosaari 				u8 reg, u8 mask, u8 val)
2456ea37daSAntti Palosaari {
2556ea37daSAntti Palosaari 	int ret;
2656ea37daSAntti Palosaari 	u8 tmp;
2756ea37daSAntti Palosaari 
2856ea37daSAntti Palosaari 	/* no need for read if whole reg is written */
2956ea37daSAntti Palosaari 	if (mask != 0xff) {
3056ea37daSAntti Palosaari 		ret = regmap_bulk_read(dev->regmap, reg, &tmp, 1);
3156ea37daSAntti Palosaari 		if (ret)
3256ea37daSAntti Palosaari 			return ret;
3356ea37daSAntti Palosaari 
3456ea37daSAntti Palosaari 		val &= mask;
3556ea37daSAntti Palosaari 		tmp &= ~mask;
3656ea37daSAntti Palosaari 		val |= tmp;
3756ea37daSAntti Palosaari 	}
3856ea37daSAntti Palosaari 
3956ea37daSAntti Palosaari 	return regmap_bulk_write(dev->regmap, reg, &val, 1);
4056ea37daSAntti Palosaari }
4156ea37daSAntti Palosaari 
4206487deeSAntti Palosaari /* write reg val table using reg addr auto increment */
437978b8a1SAntti Palosaari static int m88ds3103_wr_reg_val_tab(struct m88ds3103_dev *dev,
4406487deeSAntti Palosaari 		const struct m88ds3103_reg_val *tab, int tab_len)
4506487deeSAntti Palosaari {
467978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
4706487deeSAntti Palosaari 	int ret, i, j;
4806487deeSAntti Palosaari 	u8 buf[83];
4941b9aa00SAntti Palosaari 
507978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "tab_len=%d\n", tab_len);
5106487deeSAntti Palosaari 
52f4df95bcSnibble.max 	if (tab_len > 86) {
5306487deeSAntti Palosaari 		ret = -EINVAL;
5406487deeSAntti Palosaari 		goto err;
5506487deeSAntti Palosaari 	}
5606487deeSAntti Palosaari 
5706487deeSAntti Palosaari 	for (i = 0, j = 0; i < tab_len; i++, j++) {
5806487deeSAntti Palosaari 		buf[j] = tab[i].val;
5906487deeSAntti Palosaari 
6006487deeSAntti Palosaari 		if (i == tab_len - 1 || tab[i].reg != tab[i + 1].reg - 1 ||
617978b8a1SAntti Palosaari 				!((j + 1) % (dev->cfg->i2c_wr_max - 1))) {
62478932b1SAntti Palosaari 			ret = regmap_bulk_write(dev->regmap, tab[i].reg - j, buf, j + 1);
6306487deeSAntti Palosaari 			if (ret)
6406487deeSAntti Palosaari 				goto err;
6506487deeSAntti Palosaari 
6606487deeSAntti Palosaari 			j = -1;
6706487deeSAntti Palosaari 		}
6806487deeSAntti Palosaari 	}
6906487deeSAntti Palosaari 
7006487deeSAntti Palosaari 	return 0;
7106487deeSAntti Palosaari err:
727978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
7306487deeSAntti Palosaari 	return ret;
7406487deeSAntti Palosaari }
7506487deeSAntti Palosaari 
760f91c9d6SDavid Howells /*
770f91c9d6SDavid Howells  * Get the demodulator AGC PWM voltage setting supplied to the tuner.
780f91c9d6SDavid Howells  */
790f91c9d6SDavid Howells int m88ds3103_get_agc_pwm(struct dvb_frontend *fe, u8 *_agc_pwm)
800f91c9d6SDavid Howells {
810f91c9d6SDavid Howells 	struct m88ds3103_dev *dev = fe->demodulator_priv;
820f91c9d6SDavid Howells 	unsigned tmp;
830f91c9d6SDavid Howells 	int ret;
840f91c9d6SDavid Howells 
850f91c9d6SDavid Howells 	ret = regmap_read(dev->regmap, 0x3f, &tmp);
860f91c9d6SDavid Howells 	if (ret == 0)
870f91c9d6SDavid Howells 		*_agc_pwm = tmp;
880f91c9d6SDavid Howells 	return ret;
890f91c9d6SDavid Howells }
900f91c9d6SDavid Howells EXPORT_SYMBOL(m88ds3103_get_agc_pwm);
910f91c9d6SDavid Howells 
920df289a2SMauro Carvalho Chehab static int m88ds3103_read_status(struct dvb_frontend *fe,
930df289a2SMauro Carvalho Chehab 				 enum fe_status *status)
94395d00d1SAntti Palosaari {
957978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
967978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
97395d00d1SAntti Palosaari 	struct dtv_frontend_properties *c = &fe->dtv_property_cache;
98c1daf651SAntti Palosaari 	int ret, i, itmp;
99478932b1SAntti Palosaari 	unsigned int utmp;
100c1daf651SAntti Palosaari 	u8 buf[3];
101395d00d1SAntti Palosaari 
102395d00d1SAntti Palosaari 	*status = 0;
103395d00d1SAntti Palosaari 
1047978b8a1SAntti Palosaari 	if (!dev->warm) {
105395d00d1SAntti Palosaari 		ret = -EAGAIN;
106395d00d1SAntti Palosaari 		goto err;
107395d00d1SAntti Palosaari 	}
108395d00d1SAntti Palosaari 
109395d00d1SAntti Palosaari 	switch (c->delivery_system) {
110395d00d1SAntti Palosaari 	case SYS_DVBS:
111478932b1SAntti Palosaari 		ret = regmap_read(dev->regmap, 0xd1, &utmp);
112395d00d1SAntti Palosaari 		if (ret)
113395d00d1SAntti Palosaari 			goto err;
114395d00d1SAntti Palosaari 
115478932b1SAntti Palosaari 		if ((utmp & 0x07) == 0x07)
116395d00d1SAntti Palosaari 			*status = FE_HAS_SIGNAL | FE_HAS_CARRIER |
117395d00d1SAntti Palosaari 					FE_HAS_VITERBI | FE_HAS_SYNC |
118395d00d1SAntti Palosaari 					FE_HAS_LOCK;
119395d00d1SAntti Palosaari 		break;
120395d00d1SAntti Palosaari 	case SYS_DVBS2:
121478932b1SAntti Palosaari 		ret = regmap_read(dev->regmap, 0x0d, &utmp);
122395d00d1SAntti Palosaari 		if (ret)
123395d00d1SAntti Palosaari 			goto err;
124395d00d1SAntti Palosaari 
125478932b1SAntti Palosaari 		if ((utmp & 0x8f) == 0x8f)
126395d00d1SAntti Palosaari 			*status = FE_HAS_SIGNAL | FE_HAS_CARRIER |
127395d00d1SAntti Palosaari 					FE_HAS_VITERBI | FE_HAS_SYNC |
128395d00d1SAntti Palosaari 					FE_HAS_LOCK;
129395d00d1SAntti Palosaari 		break;
130395d00d1SAntti Palosaari 	default:
1317978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid delivery_system\n");
132395d00d1SAntti Palosaari 		ret = -EINVAL;
133395d00d1SAntti Palosaari 		goto err;
134395d00d1SAntti Palosaari 	}
135395d00d1SAntti Palosaari 
1367978b8a1SAntti Palosaari 	dev->fe_status = *status;
137478932b1SAntti Palosaari 	dev_dbg(&client->dev, "lock=%02x status=%02x\n", utmp, *status);
138395d00d1SAntti Palosaari 
139c1daf651SAntti Palosaari 	/* CNR */
1407978b8a1SAntti Palosaari 	if (dev->fe_status & FE_HAS_VITERBI) {
141c1daf651SAntti Palosaari 		unsigned int cnr, noise, signal, noise_tot, signal_tot;
142c1daf651SAntti Palosaari 
143c1daf651SAntti Palosaari 		cnr = 0;
144c1daf651SAntti Palosaari 		/* more iterations for more accurate estimation */
145c1daf651SAntti Palosaari 		#define M88DS3103_SNR_ITERATIONS 3
146c1daf651SAntti Palosaari 
147c1daf651SAntti Palosaari 		switch (c->delivery_system) {
148c1daf651SAntti Palosaari 		case SYS_DVBS:
149c1daf651SAntti Palosaari 			itmp = 0;
150c1daf651SAntti Palosaari 
151c1daf651SAntti Palosaari 			for (i = 0; i < M88DS3103_SNR_ITERATIONS; i++) {
152478932b1SAntti Palosaari 				ret = regmap_read(dev->regmap, 0xff, &utmp);
153c1daf651SAntti Palosaari 				if (ret)
154c1daf651SAntti Palosaari 					goto err;
155c1daf651SAntti Palosaari 
156478932b1SAntti Palosaari 				itmp += utmp;
157c1daf651SAntti Palosaari 			}
158c1daf651SAntti Palosaari 
159c1daf651SAntti Palosaari 			/* use of single register limits max value to 15 dB */
160c1daf651SAntti Palosaari 			/* SNR(X) dB = 10 * ln(X) / ln(10) dB */
161c1daf651SAntti Palosaari 			itmp = DIV_ROUND_CLOSEST(itmp, 8 * M88DS3103_SNR_ITERATIONS);
162c1daf651SAntti Palosaari 			if (itmp)
163c1daf651SAntti Palosaari 				cnr = div_u64((u64) 10000 * intlog2(itmp), intlog2(10));
164c1daf651SAntti Palosaari 			break;
165c1daf651SAntti Palosaari 		case SYS_DVBS2:
166c1daf651SAntti Palosaari 			noise_tot = 0;
167c1daf651SAntti Palosaari 			signal_tot = 0;
168c1daf651SAntti Palosaari 
169c1daf651SAntti Palosaari 			for (i = 0; i < M88DS3103_SNR_ITERATIONS; i++) {
170478932b1SAntti Palosaari 				ret = regmap_bulk_read(dev->regmap, 0x8c, buf, 3);
171c1daf651SAntti Palosaari 				if (ret)
172c1daf651SAntti Palosaari 					goto err;
173c1daf651SAntti Palosaari 
174c1daf651SAntti Palosaari 				noise = buf[1] << 6;    /* [13:6] */
175c1daf651SAntti Palosaari 				noise |= buf[0] & 0x3f; /*  [5:0] */
176c1daf651SAntti Palosaari 				noise >>= 2;
177c1daf651SAntti Palosaari 				signal = buf[2] * buf[2];
178c1daf651SAntti Palosaari 				signal >>= 1;
179c1daf651SAntti Palosaari 
180c1daf651SAntti Palosaari 				noise_tot += noise;
181c1daf651SAntti Palosaari 				signal_tot += signal;
182c1daf651SAntti Palosaari 			}
183c1daf651SAntti Palosaari 
184c1daf651SAntti Palosaari 			noise = noise_tot / M88DS3103_SNR_ITERATIONS;
185c1daf651SAntti Palosaari 			signal = signal_tot / M88DS3103_SNR_ITERATIONS;
186c1daf651SAntti Palosaari 
187c1daf651SAntti Palosaari 			/* SNR(X) dB = 10 * log10(X) dB */
188c1daf651SAntti Palosaari 			if (signal > noise) {
189c1daf651SAntti Palosaari 				itmp = signal / noise;
190c1daf651SAntti Palosaari 				cnr = div_u64((u64) 10000 * intlog10(itmp), (1 << 24));
191c1daf651SAntti Palosaari 			}
192c1daf651SAntti Palosaari 			break;
193c1daf651SAntti Palosaari 		default:
1947978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid delivery_system\n");
195c1daf651SAntti Palosaari 			ret = -EINVAL;
196c1daf651SAntti Palosaari 			goto err;
197c1daf651SAntti Palosaari 		}
198c1daf651SAntti Palosaari 
199c1daf651SAntti Palosaari 		if (cnr) {
200c1daf651SAntti Palosaari 			c->cnr.stat[0].scale = FE_SCALE_DECIBEL;
201c1daf651SAntti Palosaari 			c->cnr.stat[0].svalue = cnr;
202c1daf651SAntti Palosaari 		} else {
203c1daf651SAntti Palosaari 			c->cnr.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
204c1daf651SAntti Palosaari 		}
205c1daf651SAntti Palosaari 	} else {
206c1daf651SAntti Palosaari 		c->cnr.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
207c1daf651SAntti Palosaari 	}
208c1daf651SAntti Palosaari 
209ce80d713SAntti Palosaari 	/* BER */
2107978b8a1SAntti Palosaari 	if (dev->fe_status & FE_HAS_LOCK) {
211ce80d713SAntti Palosaari 		unsigned int utmp, post_bit_error, post_bit_count;
212ce80d713SAntti Palosaari 
213ce80d713SAntti Palosaari 		switch (c->delivery_system) {
214ce80d713SAntti Palosaari 		case SYS_DVBS:
215478932b1SAntti Palosaari 			ret = regmap_write(dev->regmap, 0xf9, 0x04);
216ce80d713SAntti Palosaari 			if (ret)
217ce80d713SAntti Palosaari 				goto err;
218ce80d713SAntti Palosaari 
219478932b1SAntti Palosaari 			ret = regmap_read(dev->regmap, 0xf8, &utmp);
220ce80d713SAntti Palosaari 			if (ret)
221ce80d713SAntti Palosaari 				goto err;
222ce80d713SAntti Palosaari 
223ce80d713SAntti Palosaari 			/* measurement ready? */
224478932b1SAntti Palosaari 			if (!(utmp & 0x10)) {
225478932b1SAntti Palosaari 				ret = regmap_bulk_read(dev->regmap, 0xf6, buf, 2);
226ce80d713SAntti Palosaari 				if (ret)
227ce80d713SAntti Palosaari 					goto err;
228ce80d713SAntti Palosaari 
229ce80d713SAntti Palosaari 				post_bit_error = buf[1] << 8 | buf[0] << 0;
230ce80d713SAntti Palosaari 				post_bit_count = 0x800000;
2317978b8a1SAntti Palosaari 				dev->post_bit_error += post_bit_error;
2327978b8a1SAntti Palosaari 				dev->post_bit_count += post_bit_count;
2337978b8a1SAntti Palosaari 				dev->dvbv3_ber = post_bit_error;
234ce80d713SAntti Palosaari 
235ce80d713SAntti Palosaari 				/* restart measurement */
236478932b1SAntti Palosaari 				utmp |= 0x10;
237478932b1SAntti Palosaari 				ret = regmap_write(dev->regmap, 0xf8, utmp);
238ce80d713SAntti Palosaari 				if (ret)
239ce80d713SAntti Palosaari 					goto err;
240ce80d713SAntti Palosaari 			}
241ce80d713SAntti Palosaari 			break;
242ce80d713SAntti Palosaari 		case SYS_DVBS2:
243478932b1SAntti Palosaari 			ret = regmap_bulk_read(dev->regmap, 0xd5, buf, 3);
244ce80d713SAntti Palosaari 			if (ret)
245ce80d713SAntti Palosaari 				goto err;
246ce80d713SAntti Palosaari 
247ce80d713SAntti Palosaari 			utmp = buf[2] << 16 | buf[1] << 8 | buf[0] << 0;
248ce80d713SAntti Palosaari 
249ce80d713SAntti Palosaari 			/* enough data? */
250ce80d713SAntti Palosaari 			if (utmp > 4000) {
251478932b1SAntti Palosaari 				ret = regmap_bulk_read(dev->regmap, 0xf7, buf, 2);
252ce80d713SAntti Palosaari 				if (ret)
253ce80d713SAntti Palosaari 					goto err;
254ce80d713SAntti Palosaari 
255ce80d713SAntti Palosaari 				post_bit_error = buf[1] << 8 | buf[0] << 0;
256ce80d713SAntti Palosaari 				post_bit_count = 32 * utmp; /* TODO: FEC */
2577978b8a1SAntti Palosaari 				dev->post_bit_error += post_bit_error;
2587978b8a1SAntti Palosaari 				dev->post_bit_count += post_bit_count;
2597978b8a1SAntti Palosaari 				dev->dvbv3_ber = post_bit_error;
260ce80d713SAntti Palosaari 
261ce80d713SAntti Palosaari 				/* restart measurement */
262478932b1SAntti Palosaari 				ret = regmap_write(dev->regmap, 0xd1, 0x01);
263ce80d713SAntti Palosaari 				if (ret)
264ce80d713SAntti Palosaari 					goto err;
265ce80d713SAntti Palosaari 
266478932b1SAntti Palosaari 				ret = regmap_write(dev->regmap, 0xf9, 0x01);
267ce80d713SAntti Palosaari 				if (ret)
268ce80d713SAntti Palosaari 					goto err;
269ce80d713SAntti Palosaari 
270478932b1SAntti Palosaari 				ret = regmap_write(dev->regmap, 0xf9, 0x00);
271ce80d713SAntti Palosaari 				if (ret)
272ce80d713SAntti Palosaari 					goto err;
273ce80d713SAntti Palosaari 
274478932b1SAntti Palosaari 				ret = regmap_write(dev->regmap, 0xd1, 0x00);
275ce80d713SAntti Palosaari 				if (ret)
276ce80d713SAntti Palosaari 					goto err;
277ce80d713SAntti Palosaari 			}
278ce80d713SAntti Palosaari 			break;
279ce80d713SAntti Palosaari 		default:
2807978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid delivery_system\n");
281ce80d713SAntti Palosaari 			ret = -EINVAL;
282ce80d713SAntti Palosaari 			goto err;
283ce80d713SAntti Palosaari 		}
284ce80d713SAntti Palosaari 
285ce80d713SAntti Palosaari 		c->post_bit_error.stat[0].scale = FE_SCALE_COUNTER;
2867978b8a1SAntti Palosaari 		c->post_bit_error.stat[0].uvalue = dev->post_bit_error;
287ce80d713SAntti Palosaari 		c->post_bit_count.stat[0].scale = FE_SCALE_COUNTER;
2887978b8a1SAntti Palosaari 		c->post_bit_count.stat[0].uvalue = dev->post_bit_count;
289ce80d713SAntti Palosaari 	} else {
290ce80d713SAntti Palosaari 		c->post_bit_error.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
291ce80d713SAntti Palosaari 		c->post_bit_count.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
292ce80d713SAntti Palosaari 	}
293ce80d713SAntti Palosaari 
294395d00d1SAntti Palosaari 	return 0;
295395d00d1SAntti Palosaari err:
2967978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
297395d00d1SAntti Palosaari 	return ret;
298395d00d1SAntti Palosaari }
299395d00d1SAntti Palosaari 
300395d00d1SAntti Palosaari static int m88ds3103_set_frontend(struct dvb_frontend *fe)
301395d00d1SAntti Palosaari {
3027978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
3037978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
304395d00d1SAntti Palosaari 	struct dtv_frontend_properties *c = &fe->dtv_property_cache;
30506487deeSAntti Palosaari 	int ret, len;
306395d00d1SAntti Palosaari 	const struct m88ds3103_reg_val *init;
307b6851419Snibble.max 	u8 u8tmp, u8tmp1 = 0, u8tmp2 = 0; /* silence compiler warning */
308f4df95bcSnibble.max 	u8 buf[3];
309b6851419Snibble.max 	u16 u16tmp, divide_ratio = 0;
31079d09330Snibble.max 	u32 tuner_frequency, target_mclk;
311395d00d1SAntti Palosaari 	s32 s32tmp;
31241b9aa00SAntti Palosaari 
3137978b8a1SAntti Palosaari 	dev_dbg(&client->dev,
3147978b8a1SAntti Palosaari 		"delivery_system=%d modulation=%d frequency=%u symbol_rate=%d inversion=%d pilot=%d rolloff=%d\n",
3157978b8a1SAntti Palosaari 		c->delivery_system, c->modulation, c->frequency, c->symbol_rate,
316395d00d1SAntti Palosaari 		c->inversion, c->pilot, c->rolloff);
317395d00d1SAntti Palosaari 
3187978b8a1SAntti Palosaari 	if (!dev->warm) {
319395d00d1SAntti Palosaari 		ret = -EAGAIN;
320395d00d1SAntti Palosaari 		goto err;
321395d00d1SAntti Palosaari 	}
322395d00d1SAntti Palosaari 
323f4df95bcSnibble.max 	/* reset */
324478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x07, 0x80);
325f4df95bcSnibble.max 	if (ret)
326f4df95bcSnibble.max 		goto err;
327f4df95bcSnibble.max 
328478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x07, 0x00);
329f4df95bcSnibble.max 	if (ret)
330f4df95bcSnibble.max 		goto err;
331f4df95bcSnibble.max 
332f4df95bcSnibble.max 	/* Disable demod clock path */
3337978b8a1SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID) {
334478932b1SAntti Palosaari 		ret = regmap_write(dev->regmap, 0x06, 0xe0);
335f4df95bcSnibble.max 		if (ret)
336f4df95bcSnibble.max 			goto err;
337f4df95bcSnibble.max 	}
338f4df95bcSnibble.max 
339395d00d1SAntti Palosaari 	/* program tuner */
340395d00d1SAntti Palosaari 	if (fe->ops.tuner_ops.set_params) {
341395d00d1SAntti Palosaari 		ret = fe->ops.tuner_ops.set_params(fe);
342395d00d1SAntti Palosaari 		if (ret)
343395d00d1SAntti Palosaari 			goto err;
344395d00d1SAntti Palosaari 	}
345395d00d1SAntti Palosaari 
346395d00d1SAntti Palosaari 	if (fe->ops.tuner_ops.get_frequency) {
347395d00d1SAntti Palosaari 		ret = fe->ops.tuner_ops.get_frequency(fe, &tuner_frequency);
348395d00d1SAntti Palosaari 		if (ret)
349395d00d1SAntti Palosaari 			goto err;
3502f9dff3fSAntti Palosaari 	} else {
3512f9dff3fSAntti Palosaari 		/*
3522f9dff3fSAntti Palosaari 		 * Use nominal target frequency as tuner driver does not provide
3532f9dff3fSAntti Palosaari 		 * actual frequency used. Carrier offset calculation is not
3542f9dff3fSAntti Palosaari 		 * valid.
3552f9dff3fSAntti Palosaari 		 */
3562f9dff3fSAntti Palosaari 		tuner_frequency = c->frequency;
357395d00d1SAntti Palosaari 	}
358395d00d1SAntti Palosaari 
359f4df95bcSnibble.max 	/* select M88RS6000 demod main mclk and ts mclk from tuner die. */
3607978b8a1SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID) {
361f4df95bcSnibble.max 		if (c->symbol_rate > 45010000)
3627978b8a1SAntti Palosaari 			dev->mclk_khz = 110250;
363f4df95bcSnibble.max 		else
3647978b8a1SAntti Palosaari 			dev->mclk_khz = 96000;
365395d00d1SAntti Palosaari 
366f4df95bcSnibble.max 		if (c->delivery_system == SYS_DVBS)
367395d00d1SAntti Palosaari 			target_mclk = 96000;
368f4df95bcSnibble.max 		else
369f4df95bcSnibble.max 			target_mclk = 144000;
370395d00d1SAntti Palosaari 
371f4df95bcSnibble.max 		/* Enable demod clock path */
372478932b1SAntti Palosaari 		ret = regmap_write(dev->regmap, 0x06, 0x00);
373f4df95bcSnibble.max 		if (ret)
374f4df95bcSnibble.max 			goto err;
375f4df95bcSnibble.max 		usleep_range(10000, 20000);
376f4df95bcSnibble.max 	} else {
377f4df95bcSnibble.max 	/* set M88DS3103 mclk and ts mclk. */
3787978b8a1SAntti Palosaari 		dev->mclk_khz = 96000;
379f4df95bcSnibble.max 
3807978b8a1SAntti Palosaari 		switch (dev->cfg->ts_mode) {
381395d00d1SAntti Palosaari 		case M88DS3103_TS_SERIAL:
382395d00d1SAntti Palosaari 		case M88DS3103_TS_SERIAL_D7:
3837978b8a1SAntti Palosaari 			target_mclk = dev->cfg->ts_clk;
384395d00d1SAntti Palosaari 			break;
385395d00d1SAntti Palosaari 		case M88DS3103_TS_PARALLEL:
386395d00d1SAntti Palosaari 		case M88DS3103_TS_CI:
387b6851419Snibble.max 			if (c->delivery_system == SYS_DVBS)
388b6851419Snibble.max 				target_mclk = 96000;
389b6851419Snibble.max 			else {
390395d00d1SAntti Palosaari 				if (c->symbol_rate < 18000000)
391395d00d1SAntti Palosaari 					target_mclk = 96000;
392395d00d1SAntti Palosaari 				else if (c->symbol_rate < 28000000)
393395d00d1SAntti Palosaari 					target_mclk = 144000;
394395d00d1SAntti Palosaari 				else
395395d00d1SAntti Palosaari 					target_mclk = 192000;
396b6851419Snibble.max 			}
397395d00d1SAntti Palosaari 			break;
398395d00d1SAntti Palosaari 		default:
3997978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid ts_mode\n");
400395d00d1SAntti Palosaari 			ret = -EINVAL;
401395d00d1SAntti Palosaari 			goto err;
402395d00d1SAntti Palosaari 		}
403f4df95bcSnibble.max 
404f4df95bcSnibble.max 		switch (target_mclk) {
405f4df95bcSnibble.max 		case 96000:
406f4df95bcSnibble.max 			u8tmp1 = 0x02; /* 0b10 */
407f4df95bcSnibble.max 			u8tmp2 = 0x01; /* 0b01 */
408f4df95bcSnibble.max 			break;
409f4df95bcSnibble.max 		case 144000:
410f4df95bcSnibble.max 			u8tmp1 = 0x00; /* 0b00 */
411f4df95bcSnibble.max 			u8tmp2 = 0x01; /* 0b01 */
412f4df95bcSnibble.max 			break;
413f4df95bcSnibble.max 		case 192000:
414f4df95bcSnibble.max 			u8tmp1 = 0x03; /* 0b11 */
415f4df95bcSnibble.max 			u8tmp2 = 0x00; /* 0b00 */
416f4df95bcSnibble.max 			break;
417f4df95bcSnibble.max 		}
41856ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0x22, 0xc0, u8tmp1 << 6);
419f4df95bcSnibble.max 		if (ret)
420f4df95bcSnibble.max 			goto err;
42156ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0x24, 0xc0, u8tmp2 << 6);
422f4df95bcSnibble.max 		if (ret)
423f4df95bcSnibble.max 			goto err;
424f4df95bcSnibble.max 	}
425f4df95bcSnibble.max 
426478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xb2, 0x01);
427f4df95bcSnibble.max 	if (ret)
428f4df95bcSnibble.max 		goto err;
429f4df95bcSnibble.max 
430478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x00, 0x01);
431f4df95bcSnibble.max 	if (ret)
432f4df95bcSnibble.max 		goto err;
433f4df95bcSnibble.max 
434f4df95bcSnibble.max 	switch (c->delivery_system) {
435f4df95bcSnibble.max 	case SYS_DVBS:
4367978b8a1SAntti Palosaari 		if (dev->chip_id == M88RS6000_CHIP_ID) {
437f4df95bcSnibble.max 			len = ARRAY_SIZE(m88rs6000_dvbs_init_reg_vals);
438f4df95bcSnibble.max 			init = m88rs6000_dvbs_init_reg_vals;
439f4df95bcSnibble.max 		} else {
440f4df95bcSnibble.max 			len = ARRAY_SIZE(m88ds3103_dvbs_init_reg_vals);
441f4df95bcSnibble.max 			init = m88ds3103_dvbs_init_reg_vals;
442f4df95bcSnibble.max 		}
443f4df95bcSnibble.max 		break;
444f4df95bcSnibble.max 	case SYS_DVBS2:
4457978b8a1SAntti Palosaari 		if (dev->chip_id == M88RS6000_CHIP_ID) {
446f4df95bcSnibble.max 			len = ARRAY_SIZE(m88rs6000_dvbs2_init_reg_vals);
447f4df95bcSnibble.max 			init = m88rs6000_dvbs2_init_reg_vals;
448f4df95bcSnibble.max 		} else {
449f4df95bcSnibble.max 			len = ARRAY_SIZE(m88ds3103_dvbs2_init_reg_vals);
450f4df95bcSnibble.max 			init = m88ds3103_dvbs2_init_reg_vals;
451f4df95bcSnibble.max 		}
452395d00d1SAntti Palosaari 		break;
453395d00d1SAntti Palosaari 	default:
4547978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid delivery_system\n");
455395d00d1SAntti Palosaari 		ret = -EINVAL;
456395d00d1SAntti Palosaari 		goto err;
457395d00d1SAntti Palosaari 	}
458395d00d1SAntti Palosaari 
459395d00d1SAntti Palosaari 	/* program init table */
4607978b8a1SAntti Palosaari 	if (c->delivery_system != dev->delivery_system) {
4617978b8a1SAntti Palosaari 		ret = m88ds3103_wr_reg_val_tab(dev, init, len);
462395d00d1SAntti Palosaari 		if (ret)
463395d00d1SAntti Palosaari 			goto err;
464395d00d1SAntti Palosaari 	}
465395d00d1SAntti Palosaari 
4667978b8a1SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID) {
467f4df95bcSnibble.max 		if ((c->delivery_system == SYS_DVBS2)
468f4df95bcSnibble.max 			&& ((c->symbol_rate / 1000) <= 5000)) {
469478932b1SAntti Palosaari 			ret = regmap_write(dev->regmap, 0xc0, 0x04);
470f4df95bcSnibble.max 			if (ret)
471f4df95bcSnibble.max 				goto err;
472f4df95bcSnibble.max 			buf[0] = 0x09;
473f4df95bcSnibble.max 			buf[1] = 0x22;
474f4df95bcSnibble.max 			buf[2] = 0x88;
475478932b1SAntti Palosaari 			ret = regmap_bulk_write(dev->regmap, 0x8a, buf, 3);
476f4df95bcSnibble.max 			if (ret)
477f4df95bcSnibble.max 				goto err;
478f4df95bcSnibble.max 		}
47956ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0x9d, 0x08, 0x08);
480f4df95bcSnibble.max 		if (ret)
481f4df95bcSnibble.max 			goto err;
482478932b1SAntti Palosaari 		ret = regmap_write(dev->regmap, 0xf1, 0x01);
483f4df95bcSnibble.max 		if (ret)
484f4df95bcSnibble.max 			goto err;
48556ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0x30, 0x80, 0x80);
486f4df95bcSnibble.max 		if (ret)
487f4df95bcSnibble.max 			goto err;
488f4df95bcSnibble.max 	}
489f4df95bcSnibble.max 
4907978b8a1SAntti Palosaari 	switch (dev->cfg->ts_mode) {
491395d00d1SAntti Palosaari 	case M88DS3103_TS_SERIAL:
492395d00d1SAntti Palosaari 		u8tmp1 = 0x00;
49379d09330Snibble.max 		u8tmp = 0x06;
494395d00d1SAntti Palosaari 		break;
495395d00d1SAntti Palosaari 	case M88DS3103_TS_SERIAL_D7:
496395d00d1SAntti Palosaari 		u8tmp1 = 0x20;
49779d09330Snibble.max 		u8tmp = 0x06;
498395d00d1SAntti Palosaari 		break;
499395d00d1SAntti Palosaari 	case M88DS3103_TS_PARALLEL:
50079d09330Snibble.max 		u8tmp = 0x02;
501395d00d1SAntti Palosaari 		break;
502395d00d1SAntti Palosaari 	case M88DS3103_TS_CI:
50379d09330Snibble.max 		u8tmp = 0x03;
504395d00d1SAntti Palosaari 		break;
505395d00d1SAntti Palosaari 	default:
5067978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid ts_mode\n");
507395d00d1SAntti Palosaari 		ret = -EINVAL;
508395d00d1SAntti Palosaari 		goto err;
509395d00d1SAntti Palosaari 	}
510395d00d1SAntti Palosaari 
5117978b8a1SAntti Palosaari 	if (dev->cfg->ts_clk_pol)
51279d09330Snibble.max 		u8tmp |= 0x40;
51379d09330Snibble.max 
514395d00d1SAntti Palosaari 	/* TS mode */
515478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xfd, u8tmp);
516395d00d1SAntti Palosaari 	if (ret)
517395d00d1SAntti Palosaari 		goto err;
518395d00d1SAntti Palosaari 
5197978b8a1SAntti Palosaari 	switch (dev->cfg->ts_mode) {
520395d00d1SAntti Palosaari 	case M88DS3103_TS_SERIAL:
521395d00d1SAntti Palosaari 	case M88DS3103_TS_SERIAL_D7:
52256ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0x29, 0x20, u8tmp1);
523395d00d1SAntti Palosaari 		if (ret)
524395d00d1SAntti Palosaari 			goto err;
525b6851419Snibble.max 		u8tmp1 = 0;
526b6851419Snibble.max 		u8tmp2 = 0;
527b6851419Snibble.max 		break;
528b6851419Snibble.max 	default:
5297978b8a1SAntti Palosaari 		if (dev->cfg->ts_clk) {
5307978b8a1SAntti Palosaari 			divide_ratio = DIV_ROUND_UP(target_mclk, dev->cfg->ts_clk);
531395d00d1SAntti Palosaari 			u8tmp1 = divide_ratio / 2;
532395d00d1SAntti Palosaari 			u8tmp2 = DIV_ROUND_UP(divide_ratio, 2);
533b6851419Snibble.max 		}
534395d00d1SAntti Palosaari 	}
535395d00d1SAntti Palosaari 
5367978b8a1SAntti Palosaari 	dev_dbg(&client->dev,
5377978b8a1SAntti Palosaari 		"target_mclk=%d ts_clk=%d divide_ratio=%d\n",
5387978b8a1SAntti Palosaari 		target_mclk, dev->cfg->ts_clk, divide_ratio);
539395d00d1SAntti Palosaari 
540395d00d1SAntti Palosaari 	u8tmp1--;
541395d00d1SAntti Palosaari 	u8tmp2--;
542395d00d1SAntti Palosaari 	/* u8tmp1[5:2] => fe[3:0], u8tmp1[1:0] => ea[7:6] */
543395d00d1SAntti Palosaari 	u8tmp1 &= 0x3f;
544395d00d1SAntti Palosaari 	/* u8tmp2[5:0] => ea[5:0] */
545395d00d1SAntti Palosaari 	u8tmp2 &= 0x3f;
546395d00d1SAntti Palosaari 
547478932b1SAntti Palosaari 	ret = regmap_bulk_read(dev->regmap, 0xfe, &u8tmp, 1);
548395d00d1SAntti Palosaari 	if (ret)
549395d00d1SAntti Palosaari 		goto err;
550395d00d1SAntti Palosaari 
551395d00d1SAntti Palosaari 	u8tmp = ((u8tmp  & 0xf0) << 0) | u8tmp1 >> 2;
552478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xfe, u8tmp);
553395d00d1SAntti Palosaari 	if (ret)
554395d00d1SAntti Palosaari 		goto err;
555395d00d1SAntti Palosaari 
556395d00d1SAntti Palosaari 	u8tmp = ((u8tmp1 & 0x03) << 6) | u8tmp2 >> 0;
557478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xea, u8tmp);
558395d00d1SAntti Palosaari 	if (ret)
559395d00d1SAntti Palosaari 		goto err;
560395d00d1SAntti Palosaari 
561395d00d1SAntti Palosaari 	if (c->symbol_rate <= 3000000)
562395d00d1SAntti Palosaari 		u8tmp = 0x20;
563395d00d1SAntti Palosaari 	else if (c->symbol_rate <= 10000000)
564395d00d1SAntti Palosaari 		u8tmp = 0x10;
565395d00d1SAntti Palosaari 	else
566395d00d1SAntti Palosaari 		u8tmp = 0x06;
567395d00d1SAntti Palosaari 
568478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xc3, 0x08);
569395d00d1SAntti Palosaari 	if (ret)
570395d00d1SAntti Palosaari 		goto err;
571395d00d1SAntti Palosaari 
572478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xc8, u8tmp);
573395d00d1SAntti Palosaari 	if (ret)
574395d00d1SAntti Palosaari 		goto err;
575395d00d1SAntti Palosaari 
576478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xc4, 0x08);
577395d00d1SAntti Palosaari 	if (ret)
578395d00d1SAntti Palosaari 		goto err;
579395d00d1SAntti Palosaari 
580478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xc7, 0x00);
581395d00d1SAntti Palosaari 	if (ret)
582395d00d1SAntti Palosaari 		goto err;
583395d00d1SAntti Palosaari 
5847978b8a1SAntti Palosaari 	u16tmp = DIV_ROUND_CLOSEST((c->symbol_rate / 1000) << 15, dev->mclk_khz / 2);
585395d00d1SAntti Palosaari 	buf[0] = (u16tmp >> 0) & 0xff;
586395d00d1SAntti Palosaari 	buf[1] = (u16tmp >> 8) & 0xff;
587478932b1SAntti Palosaari 	ret = regmap_bulk_write(dev->regmap, 0x61, buf, 2);
588395d00d1SAntti Palosaari 	if (ret)
589395d00d1SAntti Palosaari 		goto err;
590395d00d1SAntti Palosaari 
59156ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x4d, 0x02, dev->cfg->spec_inv << 1);
592395d00d1SAntti Palosaari 	if (ret)
593395d00d1SAntti Palosaari 		goto err;
594395d00d1SAntti Palosaari 
59556ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x30, 0x10, dev->cfg->agc_inv << 4);
596395d00d1SAntti Palosaari 	if (ret)
597395d00d1SAntti Palosaari 		goto err;
598395d00d1SAntti Palosaari 
599478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x33, dev->cfg->agc);
600395d00d1SAntti Palosaari 	if (ret)
601395d00d1SAntti Palosaari 		goto err;
602395d00d1SAntti Palosaari 
6037978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "carrier offset=%d\n",
604395d00d1SAntti Palosaari 		(tuner_frequency - c->frequency));
605395d00d1SAntti Palosaari 
606395d00d1SAntti Palosaari 	s32tmp = 0x10000 * (tuner_frequency - c->frequency);
6077978b8a1SAntti Palosaari 	s32tmp = DIV_ROUND_CLOSEST(s32tmp, dev->mclk_khz);
608395d00d1SAntti Palosaari 	buf[0] = (s32tmp >> 0) & 0xff;
609395d00d1SAntti Palosaari 	buf[1] = (s32tmp >> 8) & 0xff;
610478932b1SAntti Palosaari 	ret = regmap_bulk_write(dev->regmap, 0x5e, buf, 2);
611395d00d1SAntti Palosaari 	if (ret)
612395d00d1SAntti Palosaari 		goto err;
613395d00d1SAntti Palosaari 
614478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x00, 0x00);
615395d00d1SAntti Palosaari 	if (ret)
616395d00d1SAntti Palosaari 		goto err;
617395d00d1SAntti Palosaari 
618478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xb2, 0x00);
619395d00d1SAntti Palosaari 	if (ret)
620395d00d1SAntti Palosaari 		goto err;
621395d00d1SAntti Palosaari 
6227978b8a1SAntti Palosaari 	dev->delivery_system = c->delivery_system;
623395d00d1SAntti Palosaari 
624395d00d1SAntti Palosaari 	return 0;
625395d00d1SAntti Palosaari err:
6267978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
627395d00d1SAntti Palosaari 	return ret;
628395d00d1SAntti Palosaari }
629395d00d1SAntti Palosaari 
630395d00d1SAntti Palosaari static int m88ds3103_init(struct dvb_frontend *fe)
631395d00d1SAntti Palosaari {
6327978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
6337978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
634c1daf651SAntti Palosaari 	struct dtv_frontend_properties *c = &fe->dtv_property_cache;
635395d00d1SAntti Palosaari 	int ret, len, remaining;
636478932b1SAntti Palosaari 	unsigned int utmp;
637395d00d1SAntti Palosaari 	const struct firmware *fw = NULL;
638f4df95bcSnibble.max 	u8 *fw_file;
63941b9aa00SAntti Palosaari 
6407978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "\n");
641395d00d1SAntti Palosaari 
642395d00d1SAntti Palosaari 	/* set cold state by default */
6437978b8a1SAntti Palosaari 	dev->warm = false;
644395d00d1SAntti Palosaari 
645395d00d1SAntti Palosaari 	/* wake up device from sleep */
64656ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x08, 0x01, 0x01);
647395d00d1SAntti Palosaari 	if (ret)
648395d00d1SAntti Palosaari 		goto err;
64956ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x04, 0x01, 0x00);
650395d00d1SAntti Palosaari 	if (ret)
651395d00d1SAntti Palosaari 		goto err;
65256ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x23, 0x10, 0x00);
653395d00d1SAntti Palosaari 	if (ret)
654395d00d1SAntti Palosaari 		goto err;
655395d00d1SAntti Palosaari 
656395d00d1SAntti Palosaari 	/* firmware status */
657478932b1SAntti Palosaari 	ret = regmap_read(dev->regmap, 0xb9, &utmp);
658395d00d1SAntti Palosaari 	if (ret)
659395d00d1SAntti Palosaari 		goto err;
660395d00d1SAntti Palosaari 
661478932b1SAntti Palosaari 	dev_dbg(&client->dev, "firmware=%02x\n", utmp);
662395d00d1SAntti Palosaari 
663478932b1SAntti Palosaari 	if (utmp)
664395d00d1SAntti Palosaari 		goto skip_fw_download;
665395d00d1SAntti Palosaari 
666f4df95bcSnibble.max 	/* global reset, global diseqc reset, golbal fec reset */
667478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x07, 0xe0);
668f4df95bcSnibble.max 	if (ret)
669f4df95bcSnibble.max 		goto err;
670478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x07, 0x00);
671f4df95bcSnibble.max 	if (ret)
672f4df95bcSnibble.max 		goto err;
673f4df95bcSnibble.max 
674395d00d1SAntti Palosaari 	/* cold state - try to download firmware */
6757978b8a1SAntti Palosaari 	dev_info(&client->dev, "found a '%s' in cold state\n",
6767978b8a1SAntti Palosaari 		 m88ds3103_ops.info.name);
677395d00d1SAntti Palosaari 
6787978b8a1SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID)
679f4df95bcSnibble.max 		fw_file = M88RS6000_FIRMWARE;
680f4df95bcSnibble.max 	else
681f4df95bcSnibble.max 		fw_file = M88DS3103_FIRMWARE;
682395d00d1SAntti Palosaari 	/* request the firmware, this will block and timeout */
6837978b8a1SAntti Palosaari 	ret = request_firmware(&fw, fw_file, &client->dev);
684395d00d1SAntti Palosaari 	if (ret) {
685e3d132d1SMasanari Iida 		dev_err(&client->dev, "firmware file '%s' not found\n", fw_file);
686395d00d1SAntti Palosaari 		goto err;
687395d00d1SAntti Palosaari 	}
688395d00d1SAntti Palosaari 
6897978b8a1SAntti Palosaari 	dev_info(&client->dev, "downloading firmware from file '%s'\n",
6907978b8a1SAntti Palosaari 		 fw_file);
691395d00d1SAntti Palosaari 
692478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xb2, 0x01);
693395d00d1SAntti Palosaari 	if (ret)
6945ed0cf88SMarkus Elfring 		goto error_fw_release;
695395d00d1SAntti Palosaari 
696395d00d1SAntti Palosaari 	for (remaining = fw->size; remaining > 0;
6977978b8a1SAntti Palosaari 			remaining -= (dev->cfg->i2c_wr_max - 1)) {
698395d00d1SAntti Palosaari 		len = remaining;
6997978b8a1SAntti Palosaari 		if (len > (dev->cfg->i2c_wr_max - 1))
7007978b8a1SAntti Palosaari 			len = (dev->cfg->i2c_wr_max - 1);
701395d00d1SAntti Palosaari 
702478932b1SAntti Palosaari 		ret = regmap_bulk_write(dev->regmap, 0xb0,
703395d00d1SAntti Palosaari 				&fw->data[fw->size - remaining], len);
704395d00d1SAntti Palosaari 		if (ret) {
7057978b8a1SAntti Palosaari 			dev_err(&client->dev, "firmware download failed=%d\n",
7067978b8a1SAntti Palosaari 				ret);
7075ed0cf88SMarkus Elfring 			goto error_fw_release;
708395d00d1SAntti Palosaari 		}
709395d00d1SAntti Palosaari 	}
710395d00d1SAntti Palosaari 
711478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xb2, 0x00);
712395d00d1SAntti Palosaari 	if (ret)
7135ed0cf88SMarkus Elfring 		goto error_fw_release;
714395d00d1SAntti Palosaari 
715395d00d1SAntti Palosaari 	release_firmware(fw);
716395d00d1SAntti Palosaari 	fw = NULL;
717395d00d1SAntti Palosaari 
718478932b1SAntti Palosaari 	ret = regmap_read(dev->regmap, 0xb9, &utmp);
719395d00d1SAntti Palosaari 	if (ret)
720395d00d1SAntti Palosaari 		goto err;
721395d00d1SAntti Palosaari 
722478932b1SAntti Palosaari 	if (!utmp) {
7237978b8a1SAntti Palosaari 		dev_info(&client->dev, "firmware did not run\n");
724395d00d1SAntti Palosaari 		ret = -EFAULT;
725395d00d1SAntti Palosaari 		goto err;
726395d00d1SAntti Palosaari 	}
727395d00d1SAntti Palosaari 
7287978b8a1SAntti Palosaari 	dev_info(&client->dev, "found a '%s' in warm state\n",
7297978b8a1SAntti Palosaari 		 m88ds3103_ops.info.name);
7307978b8a1SAntti Palosaari 	dev_info(&client->dev, "firmware version: %X.%X\n",
731478932b1SAntti Palosaari 		 (utmp >> 4) & 0xf, (utmp >> 0 & 0xf));
732395d00d1SAntti Palosaari 
733395d00d1SAntti Palosaari skip_fw_download:
734395d00d1SAntti Palosaari 	/* warm state */
7357978b8a1SAntti Palosaari 	dev->warm = true;
7367978b8a1SAntti Palosaari 
737c1daf651SAntti Palosaari 	/* init stats here in order signal app which stats are supported */
738c1daf651SAntti Palosaari 	c->cnr.len = 1;
739c1daf651SAntti Palosaari 	c->cnr.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
740ce80d713SAntti Palosaari 	c->post_bit_error.len = 1;
741ce80d713SAntti Palosaari 	c->post_bit_error.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
742ce80d713SAntti Palosaari 	c->post_bit_count.len = 1;
743ce80d713SAntti Palosaari 	c->post_bit_count.stat[0].scale = FE_SCALE_NOT_AVAILABLE;
744395d00d1SAntti Palosaari 
7457978b8a1SAntti Palosaari 	return 0;
7465ed0cf88SMarkus Elfring error_fw_release:
7475ed0cf88SMarkus Elfring 	release_firmware(fw);
7485ed0cf88SMarkus Elfring err:
7497978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
750395d00d1SAntti Palosaari 	return ret;
751395d00d1SAntti Palosaari }
752395d00d1SAntti Palosaari 
753395d00d1SAntti Palosaari static int m88ds3103_sleep(struct dvb_frontend *fe)
754395d00d1SAntti Palosaari {
7557978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
7567978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
757395d00d1SAntti Palosaari 	int ret;
758478932b1SAntti Palosaari 	unsigned int utmp;
75941b9aa00SAntti Palosaari 
7607978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "\n");
761395d00d1SAntti Palosaari 
7627978b8a1SAntti Palosaari 	dev->fe_status = 0;
7637978b8a1SAntti Palosaari 	dev->delivery_system = SYS_UNDEFINED;
764395d00d1SAntti Palosaari 
765395d00d1SAntti Palosaari 	/* TS Hi-Z */
7667978b8a1SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID)
767478932b1SAntti Palosaari 		utmp = 0x29;
768f4df95bcSnibble.max 	else
769478932b1SAntti Palosaari 		utmp = 0x27;
77056ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, utmp, 0x01, 0x00);
771395d00d1SAntti Palosaari 	if (ret)
772395d00d1SAntti Palosaari 		goto err;
773395d00d1SAntti Palosaari 
774395d00d1SAntti Palosaari 	/* sleep */
77556ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x08, 0x01, 0x00);
776395d00d1SAntti Palosaari 	if (ret)
777395d00d1SAntti Palosaari 		goto err;
77856ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x04, 0x01, 0x01);
779395d00d1SAntti Palosaari 	if (ret)
780395d00d1SAntti Palosaari 		goto err;
78156ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x23, 0x10, 0x10);
782395d00d1SAntti Palosaari 	if (ret)
783395d00d1SAntti Palosaari 		goto err;
784395d00d1SAntti Palosaari 
785395d00d1SAntti Palosaari 	return 0;
786395d00d1SAntti Palosaari err:
7877978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
788395d00d1SAntti Palosaari 	return ret;
789395d00d1SAntti Palosaari }
790395d00d1SAntti Palosaari 
7917e3e68bcSMauro Carvalho Chehab static int m88ds3103_get_frontend(struct dvb_frontend *fe,
7927e3e68bcSMauro Carvalho Chehab 				  struct dtv_frontend_properties *c)
793395d00d1SAntti Palosaari {
7947978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
7957978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
796395d00d1SAntti Palosaari 	int ret;
797395d00d1SAntti Palosaari 	u8 buf[3];
79841b9aa00SAntti Palosaari 
7997978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "\n");
800395d00d1SAntti Palosaari 
8017978b8a1SAntti Palosaari 	if (!dev->warm || !(dev->fe_status & FE_HAS_LOCK)) {
8029240c384SAntti Palosaari 		ret = 0;
803395d00d1SAntti Palosaari 		goto err;
804395d00d1SAntti Palosaari 	}
805395d00d1SAntti Palosaari 
806395d00d1SAntti Palosaari 	switch (c->delivery_system) {
807395d00d1SAntti Palosaari 	case SYS_DVBS:
808478932b1SAntti Palosaari 		ret = regmap_bulk_read(dev->regmap, 0xe0, &buf[0], 1);
809395d00d1SAntti Palosaari 		if (ret)
810395d00d1SAntti Palosaari 			goto err;
811395d00d1SAntti Palosaari 
812478932b1SAntti Palosaari 		ret = regmap_bulk_read(dev->regmap, 0xe6, &buf[1], 1);
813395d00d1SAntti Palosaari 		if (ret)
814395d00d1SAntti Palosaari 			goto err;
815395d00d1SAntti Palosaari 
816395d00d1SAntti Palosaari 		switch ((buf[0] >> 2) & 0x01) {
817395d00d1SAntti Palosaari 		case 0:
818395d00d1SAntti Palosaari 			c->inversion = INVERSION_OFF;
819395d00d1SAntti Palosaari 			break;
820395d00d1SAntti Palosaari 		case 1:
821395d00d1SAntti Palosaari 			c->inversion = INVERSION_ON;
822395d00d1SAntti Palosaari 			break;
823395d00d1SAntti Palosaari 		}
824395d00d1SAntti Palosaari 
825395d00d1SAntti Palosaari 		switch ((buf[1] >> 5) & 0x07) {
826395d00d1SAntti Palosaari 		case 0:
827395d00d1SAntti Palosaari 			c->fec_inner = FEC_7_8;
828395d00d1SAntti Palosaari 			break;
829395d00d1SAntti Palosaari 		case 1:
830395d00d1SAntti Palosaari 			c->fec_inner = FEC_5_6;
831395d00d1SAntti Palosaari 			break;
832395d00d1SAntti Palosaari 		case 2:
833395d00d1SAntti Palosaari 			c->fec_inner = FEC_3_4;
834395d00d1SAntti Palosaari 			break;
835395d00d1SAntti Palosaari 		case 3:
836395d00d1SAntti Palosaari 			c->fec_inner = FEC_2_3;
837395d00d1SAntti Palosaari 			break;
838395d00d1SAntti Palosaari 		case 4:
839395d00d1SAntti Palosaari 			c->fec_inner = FEC_1_2;
840395d00d1SAntti Palosaari 			break;
841395d00d1SAntti Palosaari 		default:
8427978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid fec_inner\n");
843395d00d1SAntti Palosaari 		}
844395d00d1SAntti Palosaari 
845395d00d1SAntti Palosaari 		c->modulation = QPSK;
846395d00d1SAntti Palosaari 
847395d00d1SAntti Palosaari 		break;
848395d00d1SAntti Palosaari 	case SYS_DVBS2:
849478932b1SAntti Palosaari 		ret = regmap_bulk_read(dev->regmap, 0x7e, &buf[0], 1);
850395d00d1SAntti Palosaari 		if (ret)
851395d00d1SAntti Palosaari 			goto err;
852395d00d1SAntti Palosaari 
853478932b1SAntti Palosaari 		ret = regmap_bulk_read(dev->regmap, 0x89, &buf[1], 1);
854395d00d1SAntti Palosaari 		if (ret)
855395d00d1SAntti Palosaari 			goto err;
856395d00d1SAntti Palosaari 
857478932b1SAntti Palosaari 		ret = regmap_bulk_read(dev->regmap, 0xf2, &buf[2], 1);
858395d00d1SAntti Palosaari 		if (ret)
859395d00d1SAntti Palosaari 			goto err;
860395d00d1SAntti Palosaari 
861395d00d1SAntti Palosaari 		switch ((buf[0] >> 0) & 0x0f) {
862395d00d1SAntti Palosaari 		case 2:
863395d00d1SAntti Palosaari 			c->fec_inner = FEC_2_5;
864395d00d1SAntti Palosaari 			break;
865395d00d1SAntti Palosaari 		case 3:
866395d00d1SAntti Palosaari 			c->fec_inner = FEC_1_2;
867395d00d1SAntti Palosaari 			break;
868395d00d1SAntti Palosaari 		case 4:
869395d00d1SAntti Palosaari 			c->fec_inner = FEC_3_5;
870395d00d1SAntti Palosaari 			break;
871395d00d1SAntti Palosaari 		case 5:
872395d00d1SAntti Palosaari 			c->fec_inner = FEC_2_3;
873395d00d1SAntti Palosaari 			break;
874395d00d1SAntti Palosaari 		case 6:
875395d00d1SAntti Palosaari 			c->fec_inner = FEC_3_4;
876395d00d1SAntti Palosaari 			break;
877395d00d1SAntti Palosaari 		case 7:
878395d00d1SAntti Palosaari 			c->fec_inner = FEC_4_5;
879395d00d1SAntti Palosaari 			break;
880395d00d1SAntti Palosaari 		case 8:
881395d00d1SAntti Palosaari 			c->fec_inner = FEC_5_6;
882395d00d1SAntti Palosaari 			break;
883395d00d1SAntti Palosaari 		case 9:
884395d00d1SAntti Palosaari 			c->fec_inner = FEC_8_9;
885395d00d1SAntti Palosaari 			break;
886395d00d1SAntti Palosaari 		case 10:
887395d00d1SAntti Palosaari 			c->fec_inner = FEC_9_10;
888395d00d1SAntti Palosaari 			break;
889395d00d1SAntti Palosaari 		default:
8907978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid fec_inner\n");
891395d00d1SAntti Palosaari 		}
892395d00d1SAntti Palosaari 
893395d00d1SAntti Palosaari 		switch ((buf[0] >> 5) & 0x01) {
894395d00d1SAntti Palosaari 		case 0:
895395d00d1SAntti Palosaari 			c->pilot = PILOT_OFF;
896395d00d1SAntti Palosaari 			break;
897395d00d1SAntti Palosaari 		case 1:
898395d00d1SAntti Palosaari 			c->pilot = PILOT_ON;
899395d00d1SAntti Palosaari 			break;
900395d00d1SAntti Palosaari 		}
901395d00d1SAntti Palosaari 
902395d00d1SAntti Palosaari 		switch ((buf[0] >> 6) & 0x07) {
903395d00d1SAntti Palosaari 		case 0:
904395d00d1SAntti Palosaari 			c->modulation = QPSK;
905395d00d1SAntti Palosaari 			break;
906395d00d1SAntti Palosaari 		case 1:
907395d00d1SAntti Palosaari 			c->modulation = PSK_8;
908395d00d1SAntti Palosaari 			break;
909395d00d1SAntti Palosaari 		case 2:
910395d00d1SAntti Palosaari 			c->modulation = APSK_16;
911395d00d1SAntti Palosaari 			break;
912395d00d1SAntti Palosaari 		case 3:
913395d00d1SAntti Palosaari 			c->modulation = APSK_32;
914395d00d1SAntti Palosaari 			break;
915395d00d1SAntti Palosaari 		default:
9167978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid modulation\n");
917395d00d1SAntti Palosaari 		}
918395d00d1SAntti Palosaari 
919395d00d1SAntti Palosaari 		switch ((buf[1] >> 7) & 0x01) {
920395d00d1SAntti Palosaari 		case 0:
921395d00d1SAntti Palosaari 			c->inversion = INVERSION_OFF;
922395d00d1SAntti Palosaari 			break;
923395d00d1SAntti Palosaari 		case 1:
924395d00d1SAntti Palosaari 			c->inversion = INVERSION_ON;
925395d00d1SAntti Palosaari 			break;
926395d00d1SAntti Palosaari 		}
927395d00d1SAntti Palosaari 
928395d00d1SAntti Palosaari 		switch ((buf[2] >> 0) & 0x03) {
929395d00d1SAntti Palosaari 		case 0:
930395d00d1SAntti Palosaari 			c->rolloff = ROLLOFF_35;
931395d00d1SAntti Palosaari 			break;
932395d00d1SAntti Palosaari 		case 1:
933395d00d1SAntti Palosaari 			c->rolloff = ROLLOFF_25;
934395d00d1SAntti Palosaari 			break;
935395d00d1SAntti Palosaari 		case 2:
936395d00d1SAntti Palosaari 			c->rolloff = ROLLOFF_20;
937395d00d1SAntti Palosaari 			break;
938395d00d1SAntti Palosaari 		default:
9397978b8a1SAntti Palosaari 			dev_dbg(&client->dev, "invalid rolloff\n");
940395d00d1SAntti Palosaari 		}
941395d00d1SAntti Palosaari 		break;
942395d00d1SAntti Palosaari 	default:
9437978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid delivery_system\n");
944395d00d1SAntti Palosaari 		ret = -EINVAL;
945395d00d1SAntti Palosaari 		goto err;
946395d00d1SAntti Palosaari 	}
947395d00d1SAntti Palosaari 
948478932b1SAntti Palosaari 	ret = regmap_bulk_read(dev->regmap, 0x6d, buf, 2);
949395d00d1SAntti Palosaari 	if (ret)
950395d00d1SAntti Palosaari 		goto err;
951395d00d1SAntti Palosaari 
952395d00d1SAntti Palosaari 	c->symbol_rate = 1ull * ((buf[1] << 8) | (buf[0] << 0)) *
9537978b8a1SAntti Palosaari 			dev->mclk_khz * 1000 / 0x10000;
954395d00d1SAntti Palosaari 
955395d00d1SAntti Palosaari 	return 0;
956395d00d1SAntti Palosaari err:
9577978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
958395d00d1SAntti Palosaari 	return ret;
959395d00d1SAntti Palosaari }
960395d00d1SAntti Palosaari 
961395d00d1SAntti Palosaari static int m88ds3103_read_snr(struct dvb_frontend *fe, u16 *snr)
962395d00d1SAntti Palosaari {
963395d00d1SAntti Palosaari 	struct dtv_frontend_properties *c = &fe->dtv_property_cache;
96441b9aa00SAntti Palosaari 
965c1daf651SAntti Palosaari 	if (c->cnr.stat[0].scale == FE_SCALE_DECIBEL)
966c1daf651SAntti Palosaari 		*snr = div_s64(c->cnr.stat[0].svalue, 100);
967395d00d1SAntti Palosaari 	else
968395d00d1SAntti Palosaari 		*snr = 0;
969395d00d1SAntti Palosaari 
970395d00d1SAntti Palosaari 	return 0;
971395d00d1SAntti Palosaari }
972395d00d1SAntti Palosaari 
9734423a2baSAntti Palosaari static int m88ds3103_read_ber(struct dvb_frontend *fe, u32 *ber)
9744423a2baSAntti Palosaari {
9757978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
97641b9aa00SAntti Palosaari 
9777978b8a1SAntti Palosaari 	*ber = dev->dvbv3_ber;
9784423a2baSAntti Palosaari 
9794423a2baSAntti Palosaari 	return 0;
9804423a2baSAntti Palosaari }
981395d00d1SAntti Palosaari 
982395d00d1SAntti Palosaari static int m88ds3103_set_tone(struct dvb_frontend *fe,
9830df289a2SMauro Carvalho Chehab 	enum fe_sec_tone_mode fe_sec_tone_mode)
984395d00d1SAntti Palosaari {
9857978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
9867978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
987395d00d1SAntti Palosaari 	int ret;
988478932b1SAntti Palosaari 	unsigned int utmp, tone, reg_a1_mask;
98941b9aa00SAntti Palosaari 
9907978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "fe_sec_tone_mode=%d\n", fe_sec_tone_mode);
991395d00d1SAntti Palosaari 
9927978b8a1SAntti Palosaari 	if (!dev->warm) {
993395d00d1SAntti Palosaari 		ret = -EAGAIN;
994395d00d1SAntti Palosaari 		goto err;
995395d00d1SAntti Palosaari 	}
996395d00d1SAntti Palosaari 
997395d00d1SAntti Palosaari 	switch (fe_sec_tone_mode) {
998395d00d1SAntti Palosaari 	case SEC_TONE_ON:
999395d00d1SAntti Palosaari 		tone = 0;
1000418a97cbSAntti Palosaari 		reg_a1_mask = 0x47;
1001395d00d1SAntti Palosaari 		break;
1002395d00d1SAntti Palosaari 	case SEC_TONE_OFF:
1003395d00d1SAntti Palosaari 		tone = 1;
1004395d00d1SAntti Palosaari 		reg_a1_mask = 0x00;
1005395d00d1SAntti Palosaari 		break;
1006395d00d1SAntti Palosaari 	default:
10077978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid fe_sec_tone_mode\n");
1008395d00d1SAntti Palosaari 		ret = -EINVAL;
1009395d00d1SAntti Palosaari 		goto err;
1010395d00d1SAntti Palosaari 	}
1011395d00d1SAntti Palosaari 
1012478932b1SAntti Palosaari 	utmp = tone << 7 | dev->cfg->envelope_mode << 5;
101356ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa2, 0xe0, utmp);
1014395d00d1SAntti Palosaari 	if (ret)
1015395d00d1SAntti Palosaari 		goto err;
1016395d00d1SAntti Palosaari 
1017478932b1SAntti Palosaari 	utmp = 1 << 2;
101856ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa1, reg_a1_mask, utmp);
1019395d00d1SAntti Palosaari 	if (ret)
1020395d00d1SAntti Palosaari 		goto err;
1021395d00d1SAntti Palosaari 
1022395d00d1SAntti Palosaari 	return 0;
1023395d00d1SAntti Palosaari err:
10247978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
1025395d00d1SAntti Palosaari 	return ret;
1026395d00d1SAntti Palosaari }
1027395d00d1SAntti Palosaari 
102879d09330Snibble.max static int m88ds3103_set_voltage(struct dvb_frontend *fe,
10290df289a2SMauro Carvalho Chehab 	enum fe_sec_voltage fe_sec_voltage)
103079d09330Snibble.max {
10317978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
10327978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
1033d28677ffSAntti Palosaari 	int ret;
1034478932b1SAntti Palosaari 	unsigned int utmp;
1035d28677ffSAntti Palosaari 	bool voltage_sel, voltage_dis;
103679d09330Snibble.max 
10377978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "fe_sec_voltage=%d\n", fe_sec_voltage);
103879d09330Snibble.max 
10397978b8a1SAntti Palosaari 	if (!dev->warm) {
1040d28677ffSAntti Palosaari 		ret = -EAGAIN;
1041d28677ffSAntti Palosaari 		goto err;
1042d28677ffSAntti Palosaari 	}
104379d09330Snibble.max 
1044d28677ffSAntti Palosaari 	switch (fe_sec_voltage) {
104579d09330Snibble.max 	case SEC_VOLTAGE_18:
1046afbd6eb4SMauro Carvalho Chehab 		voltage_sel = true;
1047afbd6eb4SMauro Carvalho Chehab 		voltage_dis = false;
104879d09330Snibble.max 		break;
104979d09330Snibble.max 	case SEC_VOLTAGE_13:
1050afbd6eb4SMauro Carvalho Chehab 		voltage_sel = false;
1051afbd6eb4SMauro Carvalho Chehab 		voltage_dis = false;
105279d09330Snibble.max 		break;
105379d09330Snibble.max 	case SEC_VOLTAGE_OFF:
1054afbd6eb4SMauro Carvalho Chehab 		voltage_sel = false;
1055afbd6eb4SMauro Carvalho Chehab 		voltage_dis = true;
105679d09330Snibble.max 		break;
1057d28677ffSAntti Palosaari 	default:
10587978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid fe_sec_voltage\n");
1059d28677ffSAntti Palosaari 		ret = -EINVAL;
1060d28677ffSAntti Palosaari 		goto err;
106179d09330Snibble.max 	}
1062d28677ffSAntti Palosaari 
1063d28677ffSAntti Palosaari 	/* output pin polarity */
10647978b8a1SAntti Palosaari 	voltage_sel ^= dev->cfg->lnb_hv_pol;
10657978b8a1SAntti Palosaari 	voltage_dis ^= dev->cfg->lnb_en_pol;
1066d28677ffSAntti Palosaari 
1067478932b1SAntti Palosaari 	utmp = voltage_dis << 1 | voltage_sel << 0;
106856ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa2, 0x03, utmp);
1069d28677ffSAntti Palosaari 	if (ret)
1070d28677ffSAntti Palosaari 		goto err;
107179d09330Snibble.max 
107279d09330Snibble.max 	return 0;
1073d28677ffSAntti Palosaari err:
10747978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
1075d28677ffSAntti Palosaari 	return ret;
107679d09330Snibble.max }
107779d09330Snibble.max 
1078395d00d1SAntti Palosaari static int m88ds3103_diseqc_send_master_cmd(struct dvb_frontend *fe,
1079395d00d1SAntti Palosaari 		struct dvb_diseqc_master_cmd *diseqc_cmd)
1080395d00d1SAntti Palosaari {
10817978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
10827978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
1083befa0cc1SAntti Palosaari 	int ret;
1084478932b1SAntti Palosaari 	unsigned int utmp;
1085befa0cc1SAntti Palosaari 	unsigned long timeout;
108641b9aa00SAntti Palosaari 
10877978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "msg=%*ph\n",
1088395d00d1SAntti Palosaari 		diseqc_cmd->msg_len, diseqc_cmd->msg);
1089395d00d1SAntti Palosaari 
10907978b8a1SAntti Palosaari 	if (!dev->warm) {
1091395d00d1SAntti Palosaari 		ret = -EAGAIN;
1092395d00d1SAntti Palosaari 		goto err;
1093395d00d1SAntti Palosaari 	}
1094395d00d1SAntti Palosaari 
1095395d00d1SAntti Palosaari 	if (diseqc_cmd->msg_len < 3 || diseqc_cmd->msg_len > 6) {
1096395d00d1SAntti Palosaari 		ret = -EINVAL;
1097395d00d1SAntti Palosaari 		goto err;
1098395d00d1SAntti Palosaari 	}
1099395d00d1SAntti Palosaari 
1100478932b1SAntti Palosaari 	utmp = dev->cfg->envelope_mode << 5;
110156ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa2, 0xe0, utmp);
1102395d00d1SAntti Palosaari 	if (ret)
1103395d00d1SAntti Palosaari 		goto err;
1104395d00d1SAntti Palosaari 
1105478932b1SAntti Palosaari 	ret = regmap_bulk_write(dev->regmap, 0xa3, diseqc_cmd->msg,
1106395d00d1SAntti Palosaari 			diseqc_cmd->msg_len);
1107395d00d1SAntti Palosaari 	if (ret)
1108395d00d1SAntti Palosaari 		goto err;
1109395d00d1SAntti Palosaari 
1110478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xa1,
1111395d00d1SAntti Palosaari 			(diseqc_cmd->msg_len - 1) << 3 | 0x07);
1112395d00d1SAntti Palosaari 	if (ret)
1113395d00d1SAntti Palosaari 		goto err;
1114395d00d1SAntti Palosaari 
1115395d00d1SAntti Palosaari 	/* wait DiSEqC TX ready */
1116befa0cc1SAntti Palosaari 	#define SEND_MASTER_CMD_TIMEOUT 120
1117befa0cc1SAntti Palosaari 	timeout = jiffies + msecs_to_jiffies(SEND_MASTER_CMD_TIMEOUT);
1118395d00d1SAntti Palosaari 
1119*9ef3cdc1SAntti Palosaari 	/* DiSEqC message period is 13.5 ms per byte */
1120*9ef3cdc1SAntti Palosaari 	utmp = diseqc_cmd->msg_len * 13500;
1121*9ef3cdc1SAntti Palosaari 	usleep_range(utmp - 4000, utmp);
1122befa0cc1SAntti Palosaari 
1123478932b1SAntti Palosaari 	for (utmp = 1; !time_after(jiffies, timeout) && utmp;) {
1124478932b1SAntti Palosaari 		ret = regmap_read(dev->regmap, 0xa1, &utmp);
1125395d00d1SAntti Palosaari 		if (ret)
1126395d00d1SAntti Palosaari 			goto err;
1127478932b1SAntti Palosaari 		utmp = (utmp >> 6) & 0x1;
1128395d00d1SAntti Palosaari 	}
1129395d00d1SAntti Palosaari 
1130478932b1SAntti Palosaari 	if (utmp == 0) {
11317978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "diseqc tx took %u ms\n",
1132befa0cc1SAntti Palosaari 			jiffies_to_msecs(jiffies) -
1133befa0cc1SAntti Palosaari 			(jiffies_to_msecs(timeout) - SEND_MASTER_CMD_TIMEOUT));
1134befa0cc1SAntti Palosaari 	} else {
11357978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "diseqc tx timeout\n");
1136395d00d1SAntti Palosaari 
113756ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0xa1, 0xc0, 0x40);
1138395d00d1SAntti Palosaari 		if (ret)
1139395d00d1SAntti Palosaari 			goto err;
1140395d00d1SAntti Palosaari 	}
1141395d00d1SAntti Palosaari 
114256ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa2, 0xc0, 0x80);
1143395d00d1SAntti Palosaari 	if (ret)
1144395d00d1SAntti Palosaari 		goto err;
1145395d00d1SAntti Palosaari 
1146478932b1SAntti Palosaari 	if (utmp == 1) {
1147395d00d1SAntti Palosaari 		ret = -ETIMEDOUT;
1148395d00d1SAntti Palosaari 		goto err;
1149395d00d1SAntti Palosaari 	}
1150395d00d1SAntti Palosaari 
1151395d00d1SAntti Palosaari 	return 0;
1152395d00d1SAntti Palosaari err:
11537978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
1154395d00d1SAntti Palosaari 	return ret;
1155395d00d1SAntti Palosaari }
1156395d00d1SAntti Palosaari 
1157395d00d1SAntti Palosaari static int m88ds3103_diseqc_send_burst(struct dvb_frontend *fe,
11580df289a2SMauro Carvalho Chehab 	enum fe_sec_mini_cmd fe_sec_mini_cmd)
1159395d00d1SAntti Palosaari {
11607978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
11617978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
1162befa0cc1SAntti Palosaari 	int ret;
1163478932b1SAntti Palosaari 	unsigned int utmp, burst;
1164befa0cc1SAntti Palosaari 	unsigned long timeout;
116541b9aa00SAntti Palosaari 
11667978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "fe_sec_mini_cmd=%d\n", fe_sec_mini_cmd);
1167395d00d1SAntti Palosaari 
11687978b8a1SAntti Palosaari 	if (!dev->warm) {
1169395d00d1SAntti Palosaari 		ret = -EAGAIN;
1170395d00d1SAntti Palosaari 		goto err;
1171395d00d1SAntti Palosaari 	}
1172395d00d1SAntti Palosaari 
1173478932b1SAntti Palosaari 	utmp = dev->cfg->envelope_mode << 5;
117456ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa2, 0xe0, utmp);
1175395d00d1SAntti Palosaari 	if (ret)
1176395d00d1SAntti Palosaari 		goto err;
1177395d00d1SAntti Palosaari 
1178395d00d1SAntti Palosaari 	switch (fe_sec_mini_cmd) {
1179395d00d1SAntti Palosaari 	case SEC_MINI_A:
1180395d00d1SAntti Palosaari 		burst = 0x02;
1181395d00d1SAntti Palosaari 		break;
1182395d00d1SAntti Palosaari 	case SEC_MINI_B:
1183395d00d1SAntti Palosaari 		burst = 0x01;
1184395d00d1SAntti Palosaari 		break;
1185395d00d1SAntti Palosaari 	default:
11867978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "invalid fe_sec_mini_cmd\n");
1187395d00d1SAntti Palosaari 		ret = -EINVAL;
1188395d00d1SAntti Palosaari 		goto err;
1189395d00d1SAntti Palosaari 	}
1190395d00d1SAntti Palosaari 
1191478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0xa1, burst);
1192395d00d1SAntti Palosaari 	if (ret)
1193395d00d1SAntti Palosaari 		goto err;
1194395d00d1SAntti Palosaari 
1195395d00d1SAntti Palosaari 	/* wait DiSEqC TX ready */
1196befa0cc1SAntti Palosaari 	#define SEND_BURST_TIMEOUT 40
1197befa0cc1SAntti Palosaari 	timeout = jiffies + msecs_to_jiffies(SEND_BURST_TIMEOUT);
1198395d00d1SAntti Palosaari 
1199befa0cc1SAntti Palosaari 	/* DiSEqC ToneBurst period is 12.5 ms */
1200befa0cc1SAntti Palosaari 	usleep_range(8500, 12500);
1201befa0cc1SAntti Palosaari 
1202478932b1SAntti Palosaari 	for (utmp = 1; !time_after(jiffies, timeout) && utmp;) {
1203478932b1SAntti Palosaari 		ret = regmap_read(dev->regmap, 0xa1, &utmp);
1204395d00d1SAntti Palosaari 		if (ret)
1205395d00d1SAntti Palosaari 			goto err;
1206478932b1SAntti Palosaari 		utmp = (utmp >> 6) & 0x1;
1207395d00d1SAntti Palosaari 	}
1208395d00d1SAntti Palosaari 
1209478932b1SAntti Palosaari 	if (utmp == 0) {
12107978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "diseqc tx took %u ms\n",
1211befa0cc1SAntti Palosaari 			jiffies_to_msecs(jiffies) -
1212befa0cc1SAntti Palosaari 			(jiffies_to_msecs(timeout) - SEND_BURST_TIMEOUT));
1213befa0cc1SAntti Palosaari 	} else {
12147978b8a1SAntti Palosaari 		dev_dbg(&client->dev, "diseqc tx timeout\n");
1215befa0cc1SAntti Palosaari 
121656ea37daSAntti Palosaari 		ret = m88ds3103_update_bits(dev, 0xa1, 0xc0, 0x40);
1217befa0cc1SAntti Palosaari 		if (ret)
1218befa0cc1SAntti Palosaari 			goto err;
1219befa0cc1SAntti Palosaari 	}
1220395d00d1SAntti Palosaari 
122156ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0xa2, 0xc0, 0x80);
1222395d00d1SAntti Palosaari 	if (ret)
1223395d00d1SAntti Palosaari 		goto err;
1224395d00d1SAntti Palosaari 
1225478932b1SAntti Palosaari 	if (utmp == 1) {
1226395d00d1SAntti Palosaari 		ret = -ETIMEDOUT;
1227395d00d1SAntti Palosaari 		goto err;
1228395d00d1SAntti Palosaari 	}
1229395d00d1SAntti Palosaari 
1230395d00d1SAntti Palosaari 	return 0;
1231395d00d1SAntti Palosaari err:
12327978b8a1SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
1233395d00d1SAntti Palosaari 	return ret;
1234395d00d1SAntti Palosaari }
1235395d00d1SAntti Palosaari 
1236395d00d1SAntti Palosaari static int m88ds3103_get_tune_settings(struct dvb_frontend *fe,
1237395d00d1SAntti Palosaari 	struct dvb_frontend_tune_settings *s)
1238395d00d1SAntti Palosaari {
1239395d00d1SAntti Palosaari 	s->min_delay_ms = 3000;
1240395d00d1SAntti Palosaari 
1241395d00d1SAntti Palosaari 	return 0;
1242395d00d1SAntti Palosaari }
1243395d00d1SAntti Palosaari 
124444b9055bSAntti Palosaari static void m88ds3103_release(struct dvb_frontend *fe)
1245395d00d1SAntti Palosaari {
12467978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = fe->demodulator_priv;
12477978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
124841b9aa00SAntti Palosaari 
1249f01919e8SAntti Palosaari 	i2c_unregister_device(client);
1250395d00d1SAntti Palosaari }
1251395d00d1SAntti Palosaari 
1252e00fed40SPeter Rosin static int m88ds3103_select(struct i2c_mux_core *muxc, u32 chan)
1253395d00d1SAntti Palosaari {
1254e00fed40SPeter Rosin 	struct m88ds3103_dev *dev = i2c_mux_priv(muxc);
12557978b8a1SAntti Palosaari 	struct i2c_client *client = dev->client;
1256395d00d1SAntti Palosaari 	int ret;
1257478932b1SAntti Palosaari 	struct i2c_msg msg = {
12587978b8a1SAntti Palosaari 		.addr = client->addr,
1259395d00d1SAntti Palosaari 		.flags = 0,
1260395d00d1SAntti Palosaari 		.len = 2,
1261395d00d1SAntti Palosaari 		.buf = "\x03\x11",
1262395d00d1SAntti Palosaari 	};
1263395d00d1SAntti Palosaari 
1264478932b1SAntti Palosaari 	/* Open tuner I2C repeater for 1 xfer, closes automatically */
1265478932b1SAntti Palosaari 	ret = __i2c_transfer(client->adapter, &msg, 1);
1266395d00d1SAntti Palosaari 	if (ret != 1) {
12677978b8a1SAntti Palosaari 		dev_warn(&client->dev, "i2c wr failed=%d\n", ret);
126844b9055bSAntti Palosaari 		if (ret >= 0)
1269395d00d1SAntti Palosaari 			ret = -EREMOTEIO;
1270395d00d1SAntti Palosaari 		return ret;
1271395d00d1SAntti Palosaari 	}
1272395d00d1SAntti Palosaari 
127344b9055bSAntti Palosaari 	return 0;
127444b9055bSAntti Palosaari }
1275395d00d1SAntti Palosaari 
1276f01919e8SAntti Palosaari /*
1277f01919e8SAntti Palosaari  * XXX: That is wrapper to m88ds3103_probe() via driver core in order to provide
1278f01919e8SAntti Palosaari  * proper I2C client for legacy media attach binding.
1279f01919e8SAntti Palosaari  * New users must use I2C client binding directly!
1280f01919e8SAntti Palosaari  */
1281395d00d1SAntti Palosaari struct dvb_frontend *m88ds3103_attach(const struct m88ds3103_config *cfg,
1282395d00d1SAntti Palosaari 		struct i2c_adapter *i2c, struct i2c_adapter **tuner_i2c_adapter)
1283395d00d1SAntti Palosaari {
1284f01919e8SAntti Palosaari 	struct i2c_client *client;
1285f01919e8SAntti Palosaari 	struct i2c_board_info board_info;
1286f01919e8SAntti Palosaari 	struct m88ds3103_platform_data pdata;
1287395d00d1SAntti Palosaari 
1288f01919e8SAntti Palosaari 	pdata.clk = cfg->clock;
1289f01919e8SAntti Palosaari 	pdata.i2c_wr_max = cfg->i2c_wr_max;
1290f01919e8SAntti Palosaari 	pdata.ts_mode = cfg->ts_mode;
1291f01919e8SAntti Palosaari 	pdata.ts_clk = cfg->ts_clk;
1292f01919e8SAntti Palosaari 	pdata.ts_clk_pol = cfg->ts_clk_pol;
1293f01919e8SAntti Palosaari 	pdata.spec_inv = cfg->spec_inv;
1294f01919e8SAntti Palosaari 	pdata.agc = cfg->agc;
1295f01919e8SAntti Palosaari 	pdata.agc_inv = cfg->agc_inv;
1296f01919e8SAntti Palosaari 	pdata.clk_out = cfg->clock_out;
1297f01919e8SAntti Palosaari 	pdata.envelope_mode = cfg->envelope_mode;
1298f01919e8SAntti Palosaari 	pdata.lnb_hv_pol = cfg->lnb_hv_pol;
1299f01919e8SAntti Palosaari 	pdata.lnb_en_pol = cfg->lnb_en_pol;
1300f01919e8SAntti Palosaari 	pdata.attach_in_use = true;
1301395d00d1SAntti Palosaari 
1302f01919e8SAntti Palosaari 	memset(&board_info, 0, sizeof(board_info));
1303f01919e8SAntti Palosaari 	strlcpy(board_info.type, "m88ds3103", I2C_NAME_SIZE);
1304f01919e8SAntti Palosaari 	board_info.addr = cfg->i2c_addr;
1305f01919e8SAntti Palosaari 	board_info.platform_data = &pdata;
1306f01919e8SAntti Palosaari 	client = i2c_new_device(i2c, &board_info);
1307f01919e8SAntti Palosaari 	if (!client || !client->dev.driver)
1308395d00d1SAntti Palosaari 		return NULL;
1309f01919e8SAntti Palosaari 
1310f01919e8SAntti Palosaari 	*tuner_i2c_adapter = pdata.get_i2c_adapter(client);
1311f01919e8SAntti Palosaari 	return pdata.get_dvb_frontend(client);
1312395d00d1SAntti Palosaari }
1313395d00d1SAntti Palosaari EXPORT_SYMBOL(m88ds3103_attach);
1314395d00d1SAntti Palosaari 
1315395d00d1SAntti Palosaari static struct dvb_frontend_ops m88ds3103_ops = {
1316395d00d1SAntti Palosaari 	.delsys = {SYS_DVBS, SYS_DVBS2},
1317395d00d1SAntti Palosaari 	.info = {
13187978b8a1SAntti Palosaari 		.name = "Montage Technology M88DS3103",
1319395d00d1SAntti Palosaari 		.frequency_min =  950000,
1320395d00d1SAntti Palosaari 		.frequency_max = 2150000,
1321395d00d1SAntti Palosaari 		.frequency_tolerance = 5000,
1322395d00d1SAntti Palosaari 		.symbol_rate_min =  1000000,
1323395d00d1SAntti Palosaari 		.symbol_rate_max = 45000000,
1324395d00d1SAntti Palosaari 		.caps = FE_CAN_INVERSION_AUTO |
1325395d00d1SAntti Palosaari 			FE_CAN_FEC_1_2 |
1326395d00d1SAntti Palosaari 			FE_CAN_FEC_2_3 |
1327395d00d1SAntti Palosaari 			FE_CAN_FEC_3_4 |
1328395d00d1SAntti Palosaari 			FE_CAN_FEC_4_5 |
1329395d00d1SAntti Palosaari 			FE_CAN_FEC_5_6 |
1330395d00d1SAntti Palosaari 			FE_CAN_FEC_6_7 |
1331395d00d1SAntti Palosaari 			FE_CAN_FEC_7_8 |
1332395d00d1SAntti Palosaari 			FE_CAN_FEC_8_9 |
1333395d00d1SAntti Palosaari 			FE_CAN_FEC_AUTO |
1334395d00d1SAntti Palosaari 			FE_CAN_QPSK |
1335395d00d1SAntti Palosaari 			FE_CAN_RECOVER |
1336395d00d1SAntti Palosaari 			FE_CAN_2G_MODULATION
1337395d00d1SAntti Palosaari 	},
1338395d00d1SAntti Palosaari 
1339395d00d1SAntti Palosaari 	.release = m88ds3103_release,
1340395d00d1SAntti Palosaari 
1341395d00d1SAntti Palosaari 	.get_tune_settings = m88ds3103_get_tune_settings,
1342395d00d1SAntti Palosaari 
1343395d00d1SAntti Palosaari 	.init = m88ds3103_init,
1344395d00d1SAntti Palosaari 	.sleep = m88ds3103_sleep,
1345395d00d1SAntti Palosaari 
1346395d00d1SAntti Palosaari 	.set_frontend = m88ds3103_set_frontend,
1347395d00d1SAntti Palosaari 	.get_frontend = m88ds3103_get_frontend,
1348395d00d1SAntti Palosaari 
1349395d00d1SAntti Palosaari 	.read_status = m88ds3103_read_status,
1350395d00d1SAntti Palosaari 	.read_snr = m88ds3103_read_snr,
13514423a2baSAntti Palosaari 	.read_ber = m88ds3103_read_ber,
1352395d00d1SAntti Palosaari 
1353395d00d1SAntti Palosaari 	.diseqc_send_master_cmd = m88ds3103_diseqc_send_master_cmd,
1354395d00d1SAntti Palosaari 	.diseqc_send_burst = m88ds3103_diseqc_send_burst,
1355395d00d1SAntti Palosaari 
1356395d00d1SAntti Palosaari 	.set_tone = m88ds3103_set_tone,
135779d09330Snibble.max 	.set_voltage = m88ds3103_set_voltage,
1358395d00d1SAntti Palosaari };
1359395d00d1SAntti Palosaari 
1360f01919e8SAntti Palosaari static struct dvb_frontend *m88ds3103_get_dvb_frontend(struct i2c_client *client)
1361f01919e8SAntti Palosaari {
13627978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = i2c_get_clientdata(client);
1363f01919e8SAntti Palosaari 
1364f01919e8SAntti Palosaari 	dev_dbg(&client->dev, "\n");
1365f01919e8SAntti Palosaari 
1366f01919e8SAntti Palosaari 	return &dev->fe;
1367f01919e8SAntti Palosaari }
1368f01919e8SAntti Palosaari 
1369f01919e8SAntti Palosaari static struct i2c_adapter *m88ds3103_get_i2c_adapter(struct i2c_client *client)
1370f01919e8SAntti Palosaari {
13717978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = i2c_get_clientdata(client);
1372f01919e8SAntti Palosaari 
1373f01919e8SAntti Palosaari 	dev_dbg(&client->dev, "\n");
1374f01919e8SAntti Palosaari 
1375e00fed40SPeter Rosin 	return dev->muxc->adapter[0];
1376f01919e8SAntti Palosaari }
1377f01919e8SAntti Palosaari 
1378f01919e8SAntti Palosaari static int m88ds3103_probe(struct i2c_client *client,
1379f01919e8SAntti Palosaari 			const struct i2c_device_id *id)
1380f01919e8SAntti Palosaari {
13817978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev;
1382f01919e8SAntti Palosaari 	struct m88ds3103_platform_data *pdata = client->dev.platform_data;
1383f01919e8SAntti Palosaari 	int ret;
1384478932b1SAntti Palosaari 	unsigned int utmp;
1385f01919e8SAntti Palosaari 
1386f01919e8SAntti Palosaari 	dev = kzalloc(sizeof(*dev), GFP_KERNEL);
1387f01919e8SAntti Palosaari 	if (!dev) {
1388f01919e8SAntti Palosaari 		ret = -ENOMEM;
1389f01919e8SAntti Palosaari 		goto err;
1390f01919e8SAntti Palosaari 	}
1391f01919e8SAntti Palosaari 
1392f01919e8SAntti Palosaari 	dev->client = client;
1393f01919e8SAntti Palosaari 	dev->config.clock = pdata->clk;
1394f01919e8SAntti Palosaari 	dev->config.i2c_wr_max = pdata->i2c_wr_max;
1395f01919e8SAntti Palosaari 	dev->config.ts_mode = pdata->ts_mode;
1396f01919e8SAntti Palosaari 	dev->config.ts_clk = pdata->ts_clk;
1397f01919e8SAntti Palosaari 	dev->config.ts_clk_pol = pdata->ts_clk_pol;
1398f01919e8SAntti Palosaari 	dev->config.spec_inv = pdata->spec_inv;
1399f01919e8SAntti Palosaari 	dev->config.agc_inv = pdata->agc_inv;
1400f01919e8SAntti Palosaari 	dev->config.clock_out = pdata->clk_out;
1401f01919e8SAntti Palosaari 	dev->config.envelope_mode = pdata->envelope_mode;
1402f01919e8SAntti Palosaari 	dev->config.agc = pdata->agc;
1403f01919e8SAntti Palosaari 	dev->config.lnb_hv_pol = pdata->lnb_hv_pol;
1404f01919e8SAntti Palosaari 	dev->config.lnb_en_pol = pdata->lnb_en_pol;
1405f01919e8SAntti Palosaari 	dev->cfg = &dev->config;
1406478932b1SAntti Palosaari 	/* create regmap */
1407478932b1SAntti Palosaari 	dev->regmap_config.reg_bits = 8,
1408478932b1SAntti Palosaari 	dev->regmap_config.val_bits = 8,
1409478932b1SAntti Palosaari 	dev->regmap_config.lock_arg = dev,
1410478932b1SAntti Palosaari 	dev->regmap = devm_regmap_init_i2c(client, &dev->regmap_config);
1411478932b1SAntti Palosaari 	if (IS_ERR(dev->regmap)) {
1412478932b1SAntti Palosaari 		ret = PTR_ERR(dev->regmap);
1413478932b1SAntti Palosaari 		goto err_kfree;
1414478932b1SAntti Palosaari 	}
1415f01919e8SAntti Palosaari 
1416f01919e8SAntti Palosaari 	/* 0x00: chip id[6:0], 0x01: chip ver[7:0], 0x02: chip ver[15:8] */
1417478932b1SAntti Palosaari 	ret = regmap_read(dev->regmap, 0x00, &utmp);
1418f01919e8SAntti Palosaari 	if (ret)
1419f01919e8SAntti Palosaari 		goto err_kfree;
1420f01919e8SAntti Palosaari 
1421478932b1SAntti Palosaari 	dev->chip_id = utmp >> 1;
1422478932b1SAntti Palosaari 	dev_dbg(&client->dev, "chip_id=%02x\n", dev->chip_id);
1423f01919e8SAntti Palosaari 
1424478932b1SAntti Palosaari 	switch (dev->chip_id) {
1425f01919e8SAntti Palosaari 	case M88RS6000_CHIP_ID:
1426f01919e8SAntti Palosaari 	case M88DS3103_CHIP_ID:
1427f01919e8SAntti Palosaari 		break;
1428f01919e8SAntti Palosaari 	default:
1429f01919e8SAntti Palosaari 		goto err_kfree;
1430f01919e8SAntti Palosaari 	}
1431f01919e8SAntti Palosaari 
1432f01919e8SAntti Palosaari 	switch (dev->cfg->clock_out) {
1433f01919e8SAntti Palosaari 	case M88DS3103_CLOCK_OUT_DISABLED:
1434478932b1SAntti Palosaari 		utmp = 0x80;
1435f01919e8SAntti Palosaari 		break;
1436f01919e8SAntti Palosaari 	case M88DS3103_CLOCK_OUT_ENABLED:
1437478932b1SAntti Palosaari 		utmp = 0x00;
1438f01919e8SAntti Palosaari 		break;
1439f01919e8SAntti Palosaari 	case M88DS3103_CLOCK_OUT_ENABLED_DIV2:
1440478932b1SAntti Palosaari 		utmp = 0x10;
1441f01919e8SAntti Palosaari 		break;
1442f01919e8SAntti Palosaari 	default:
14434347df6aSDan Carpenter 		ret = -EINVAL;
1444f01919e8SAntti Palosaari 		goto err_kfree;
1445f01919e8SAntti Palosaari 	}
1446f01919e8SAntti Palosaari 
1447f01919e8SAntti Palosaari 	/* 0x29 register is defined differently for m88rs6000. */
1448f01919e8SAntti Palosaari 	/* set internal tuner address to 0x21 */
1449478932b1SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID)
1450478932b1SAntti Palosaari 		utmp = 0x00;
1451f01919e8SAntti Palosaari 
1452478932b1SAntti Palosaari 	ret = regmap_write(dev->regmap, 0x29, utmp);
1453f01919e8SAntti Palosaari 	if (ret)
1454f01919e8SAntti Palosaari 		goto err_kfree;
1455f01919e8SAntti Palosaari 
1456f01919e8SAntti Palosaari 	/* sleep */
145756ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x08, 0x01, 0x00);
1458f01919e8SAntti Palosaari 	if (ret)
1459f01919e8SAntti Palosaari 		goto err_kfree;
146056ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x04, 0x01, 0x01);
1461f01919e8SAntti Palosaari 	if (ret)
1462f01919e8SAntti Palosaari 		goto err_kfree;
146356ea37daSAntti Palosaari 	ret = m88ds3103_update_bits(dev, 0x23, 0x10, 0x10);
1464f01919e8SAntti Palosaari 	if (ret)
1465f01919e8SAntti Palosaari 		goto err_kfree;
1466f01919e8SAntti Palosaari 
1467f01919e8SAntti Palosaari 	/* create mux i2c adapter for tuner */
1468e00fed40SPeter Rosin 	dev->muxc = i2c_mux_alloc(client->adapter, &client->dev, 1, 0, 0,
1469e00fed40SPeter Rosin 				  m88ds3103_select, NULL);
1470e00fed40SPeter Rosin 	if (!dev->muxc) {
14714347df6aSDan Carpenter 		ret = -ENOMEM;
1472f01919e8SAntti Palosaari 		goto err_kfree;
14734347df6aSDan Carpenter 	}
1474e00fed40SPeter Rosin 	dev->muxc->priv = dev;
1475e00fed40SPeter Rosin 	ret = i2c_mux_add_adapter(dev->muxc, 0, 0, 0);
1476e00fed40SPeter Rosin 	if (ret)
1477e00fed40SPeter Rosin 		goto err_kfree;
1478f01919e8SAntti Palosaari 
1479f01919e8SAntti Palosaari 	/* create dvb_frontend */
1480f01919e8SAntti Palosaari 	memcpy(&dev->fe.ops, &m88ds3103_ops, sizeof(struct dvb_frontend_ops));
1481f01919e8SAntti Palosaari 	if (dev->chip_id == M88RS6000_CHIP_ID)
14827978b8a1SAntti Palosaari 		strncpy(dev->fe.ops.info.name, "Montage Technology M88RS6000",
14837978b8a1SAntti Palosaari 			sizeof(dev->fe.ops.info.name));
1484f01919e8SAntti Palosaari 	if (!pdata->attach_in_use)
1485f01919e8SAntti Palosaari 		dev->fe.ops.release = NULL;
1486f01919e8SAntti Palosaari 	dev->fe.demodulator_priv = dev;
1487f01919e8SAntti Palosaari 	i2c_set_clientdata(client, dev);
1488f01919e8SAntti Palosaari 
1489f01919e8SAntti Palosaari 	/* setup callbacks */
1490f01919e8SAntti Palosaari 	pdata->get_dvb_frontend = m88ds3103_get_dvb_frontend;
1491f01919e8SAntti Palosaari 	pdata->get_i2c_adapter = m88ds3103_get_i2c_adapter;
1492f01919e8SAntti Palosaari 	return 0;
1493f01919e8SAntti Palosaari err_kfree:
1494f01919e8SAntti Palosaari 	kfree(dev);
1495f01919e8SAntti Palosaari err:
1496f01919e8SAntti Palosaari 	dev_dbg(&client->dev, "failed=%d\n", ret);
1497f01919e8SAntti Palosaari 	return ret;
1498f01919e8SAntti Palosaari }
1499f01919e8SAntti Palosaari 
1500f01919e8SAntti Palosaari static int m88ds3103_remove(struct i2c_client *client)
1501f01919e8SAntti Palosaari {
15027978b8a1SAntti Palosaari 	struct m88ds3103_dev *dev = i2c_get_clientdata(client);
1503f01919e8SAntti Palosaari 
1504f01919e8SAntti Palosaari 	dev_dbg(&client->dev, "\n");
1505f01919e8SAntti Palosaari 
1506e00fed40SPeter Rosin 	i2c_mux_del_adapters(dev->muxc);
1507f01919e8SAntti Palosaari 
1508f01919e8SAntti Palosaari 	kfree(dev);
1509f01919e8SAntti Palosaari 	return 0;
1510f01919e8SAntti Palosaari }
1511f01919e8SAntti Palosaari 
1512f01919e8SAntti Palosaari static const struct i2c_device_id m88ds3103_id_table[] = {
1513f01919e8SAntti Palosaari 	{"m88ds3103", 0},
1514f01919e8SAntti Palosaari 	{}
1515f01919e8SAntti Palosaari };
1516f01919e8SAntti Palosaari MODULE_DEVICE_TABLE(i2c, m88ds3103_id_table);
1517f01919e8SAntti Palosaari 
1518f01919e8SAntti Palosaari static struct i2c_driver m88ds3103_driver = {
1519f01919e8SAntti Palosaari 	.driver = {
1520f01919e8SAntti Palosaari 		.name	= "m88ds3103",
1521f01919e8SAntti Palosaari 		.suppress_bind_attrs = true,
1522f01919e8SAntti Palosaari 	},
1523f01919e8SAntti Palosaari 	.probe		= m88ds3103_probe,
1524f01919e8SAntti Palosaari 	.remove		= m88ds3103_remove,
1525f01919e8SAntti Palosaari 	.id_table	= m88ds3103_id_table,
1526f01919e8SAntti Palosaari };
1527f01919e8SAntti Palosaari 
1528f01919e8SAntti Palosaari module_i2c_driver(m88ds3103_driver);
1529f01919e8SAntti Palosaari 
1530395d00d1SAntti Palosaari MODULE_AUTHOR("Antti Palosaari <crope@iki.fi>");
15317978b8a1SAntti Palosaari MODULE_DESCRIPTION("Montage Technology M88DS3103 DVB-S/S2 demodulator driver");
1532395d00d1SAntti Palosaari MODULE_LICENSE("GPL");
1533395d00d1SAntti Palosaari MODULE_FIRMWARE(M88DS3103_FIRMWARE);
1534f4df95bcSnibble.max MODULE_FIRMWARE(M88RS6000_FIRMWARE);
1535