1395d00d1SAntti Palosaari /* 2395d00d1SAntti Palosaari * Montage M88DS3103 demodulator driver 3395d00d1SAntti Palosaari * 4395d00d1SAntti Palosaari * Copyright (C) 2013 Antti Palosaari <crope@iki.fi> 5395d00d1SAntti Palosaari * 6395d00d1SAntti Palosaari * This program is free software; you can redistribute it and/or modify 7395d00d1SAntti Palosaari * it under the terms of the GNU General Public License as published by 8395d00d1SAntti Palosaari * the Free Software Foundation; either version 2 of the License, or 9395d00d1SAntti Palosaari * (at your option) any later version. 10395d00d1SAntti Palosaari * 11395d00d1SAntti Palosaari * This program is distributed in the hope that it will be useful, 12395d00d1SAntti Palosaari * but WITHOUT ANY WARRANTY; without even the implied warranty of 13395d00d1SAntti Palosaari * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the 14395d00d1SAntti Palosaari * GNU General Public License for more details. 15395d00d1SAntti Palosaari */ 16395d00d1SAntti Palosaari 17395d00d1SAntti Palosaari #include "m88ds3103_priv.h" 18395d00d1SAntti Palosaari 19395d00d1SAntti Palosaari static struct dvb_frontend_ops m88ds3103_ops; 20395d00d1SAntti Palosaari 21395d00d1SAntti Palosaari /* write multiple registers */ 22395d00d1SAntti Palosaari static int m88ds3103_wr_regs(struct m88ds3103_priv *priv, 23395d00d1SAntti Palosaari u8 reg, const u8 *val, int len) 24395d00d1SAntti Palosaari { 2563c80f70SAntti Palosaari #define MAX_WR_LEN 32 2663c80f70SAntti Palosaari #define MAX_WR_XFER_LEN (MAX_WR_LEN + 1) 27395d00d1SAntti Palosaari int ret; 2863c80f70SAntti Palosaari u8 buf[MAX_WR_XFER_LEN]; 29395d00d1SAntti Palosaari struct i2c_msg msg[1] = { 30395d00d1SAntti Palosaari { 31395d00d1SAntti Palosaari .addr = priv->cfg->i2c_addr, 32395d00d1SAntti Palosaari .flags = 0, 3363c80f70SAntti Palosaari .len = 1 + len, 34395d00d1SAntti Palosaari .buf = buf, 35395d00d1SAntti Palosaari } 36395d00d1SAntti Palosaari }; 37395d00d1SAntti Palosaari 3863c80f70SAntti Palosaari if (WARN_ON(len > MAX_WR_LEN)) 3963c80f70SAntti Palosaari return -EINVAL; 4063c80f70SAntti Palosaari 41395d00d1SAntti Palosaari buf[0] = reg; 42395d00d1SAntti Palosaari memcpy(&buf[1], val, len); 43395d00d1SAntti Palosaari 44395d00d1SAntti Palosaari mutex_lock(&priv->i2c_mutex); 45395d00d1SAntti Palosaari ret = i2c_transfer(priv->i2c, msg, 1); 46395d00d1SAntti Palosaari mutex_unlock(&priv->i2c_mutex); 47395d00d1SAntti Palosaari if (ret == 1) { 48395d00d1SAntti Palosaari ret = 0; 49395d00d1SAntti Palosaari } else { 50395d00d1SAntti Palosaari dev_warn(&priv->i2c->dev, 51395d00d1SAntti Palosaari "%s: i2c wr failed=%d reg=%02x len=%d\n", 52395d00d1SAntti Palosaari KBUILD_MODNAME, ret, reg, len); 53395d00d1SAntti Palosaari ret = -EREMOTEIO; 54395d00d1SAntti Palosaari } 55395d00d1SAntti Palosaari 56395d00d1SAntti Palosaari return ret; 57395d00d1SAntti Palosaari } 58395d00d1SAntti Palosaari 59395d00d1SAntti Palosaari /* read multiple registers */ 60395d00d1SAntti Palosaari static int m88ds3103_rd_regs(struct m88ds3103_priv *priv, 61395d00d1SAntti Palosaari u8 reg, u8 *val, int len) 62395d00d1SAntti Palosaari { 6363c80f70SAntti Palosaari #define MAX_RD_LEN 3 6463c80f70SAntti Palosaari #define MAX_RD_XFER_LEN (MAX_RD_LEN) 65395d00d1SAntti Palosaari int ret; 6663c80f70SAntti Palosaari u8 buf[MAX_RD_XFER_LEN]; 67395d00d1SAntti Palosaari struct i2c_msg msg[2] = { 68395d00d1SAntti Palosaari { 69395d00d1SAntti Palosaari .addr = priv->cfg->i2c_addr, 70395d00d1SAntti Palosaari .flags = 0, 71395d00d1SAntti Palosaari .len = 1, 72395d00d1SAntti Palosaari .buf = ®, 73395d00d1SAntti Palosaari }, { 74395d00d1SAntti Palosaari .addr = priv->cfg->i2c_addr, 75395d00d1SAntti Palosaari .flags = I2C_M_RD, 7663c80f70SAntti Palosaari .len = len, 77395d00d1SAntti Palosaari .buf = buf, 78395d00d1SAntti Palosaari } 79395d00d1SAntti Palosaari }; 80395d00d1SAntti Palosaari 8163c80f70SAntti Palosaari if (WARN_ON(len > MAX_RD_LEN)) 8263c80f70SAntti Palosaari return -EINVAL; 8363c80f70SAntti Palosaari 84395d00d1SAntti Palosaari mutex_lock(&priv->i2c_mutex); 85395d00d1SAntti Palosaari ret = i2c_transfer(priv->i2c, msg, 2); 86395d00d1SAntti Palosaari mutex_unlock(&priv->i2c_mutex); 87395d00d1SAntti Palosaari if (ret == 2) { 88395d00d1SAntti Palosaari memcpy(val, buf, len); 89395d00d1SAntti Palosaari ret = 0; 90395d00d1SAntti Palosaari } else { 91395d00d1SAntti Palosaari dev_warn(&priv->i2c->dev, 92395d00d1SAntti Palosaari "%s: i2c rd failed=%d reg=%02x len=%d\n", 93395d00d1SAntti Palosaari KBUILD_MODNAME, ret, reg, len); 94395d00d1SAntti Palosaari ret = -EREMOTEIO; 95395d00d1SAntti Palosaari } 96395d00d1SAntti Palosaari 97395d00d1SAntti Palosaari return ret; 98395d00d1SAntti Palosaari } 99395d00d1SAntti Palosaari 100395d00d1SAntti Palosaari /* write single register */ 101395d00d1SAntti Palosaari static int m88ds3103_wr_reg(struct m88ds3103_priv *priv, u8 reg, u8 val) 102395d00d1SAntti Palosaari { 103395d00d1SAntti Palosaari return m88ds3103_wr_regs(priv, reg, &val, 1); 104395d00d1SAntti Palosaari } 105395d00d1SAntti Palosaari 106395d00d1SAntti Palosaari /* read single register */ 107395d00d1SAntti Palosaari static int m88ds3103_rd_reg(struct m88ds3103_priv *priv, u8 reg, u8 *val) 108395d00d1SAntti Palosaari { 109395d00d1SAntti Palosaari return m88ds3103_rd_regs(priv, reg, val, 1); 110395d00d1SAntti Palosaari } 111395d00d1SAntti Palosaari 112395d00d1SAntti Palosaari /* write single register with mask */ 113395d00d1SAntti Palosaari static int m88ds3103_wr_reg_mask(struct m88ds3103_priv *priv, 114395d00d1SAntti Palosaari u8 reg, u8 val, u8 mask) 115395d00d1SAntti Palosaari { 116395d00d1SAntti Palosaari int ret; 117395d00d1SAntti Palosaari u8 u8tmp; 118395d00d1SAntti Palosaari 119395d00d1SAntti Palosaari /* no need for read if whole reg is written */ 120395d00d1SAntti Palosaari if (mask != 0xff) { 121395d00d1SAntti Palosaari ret = m88ds3103_rd_regs(priv, reg, &u8tmp, 1); 122395d00d1SAntti Palosaari if (ret) 123395d00d1SAntti Palosaari return ret; 124395d00d1SAntti Palosaari 125395d00d1SAntti Palosaari val &= mask; 126395d00d1SAntti Palosaari u8tmp &= ~mask; 127395d00d1SAntti Palosaari val |= u8tmp; 128395d00d1SAntti Palosaari } 129395d00d1SAntti Palosaari 130395d00d1SAntti Palosaari return m88ds3103_wr_regs(priv, reg, &val, 1); 131395d00d1SAntti Palosaari } 132395d00d1SAntti Palosaari 133395d00d1SAntti Palosaari /* read single register with mask */ 134395d00d1SAntti Palosaari static int m88ds3103_rd_reg_mask(struct m88ds3103_priv *priv, 135395d00d1SAntti Palosaari u8 reg, u8 *val, u8 mask) 136395d00d1SAntti Palosaari { 137395d00d1SAntti Palosaari int ret, i; 138395d00d1SAntti Palosaari u8 u8tmp; 139395d00d1SAntti Palosaari 140395d00d1SAntti Palosaari ret = m88ds3103_rd_regs(priv, reg, &u8tmp, 1); 141395d00d1SAntti Palosaari if (ret) 142395d00d1SAntti Palosaari return ret; 143395d00d1SAntti Palosaari 144395d00d1SAntti Palosaari u8tmp &= mask; 145395d00d1SAntti Palosaari 146395d00d1SAntti Palosaari /* find position of the first bit */ 147395d00d1SAntti Palosaari for (i = 0; i < 8; i++) { 148395d00d1SAntti Palosaari if ((mask >> i) & 0x01) 149395d00d1SAntti Palosaari break; 150395d00d1SAntti Palosaari } 151395d00d1SAntti Palosaari *val = u8tmp >> i; 152395d00d1SAntti Palosaari 153395d00d1SAntti Palosaari return 0; 154395d00d1SAntti Palosaari } 155395d00d1SAntti Palosaari 15606487deeSAntti Palosaari /* write reg val table using reg addr auto increment */ 15706487deeSAntti Palosaari static int m88ds3103_wr_reg_val_tab(struct m88ds3103_priv *priv, 15806487deeSAntti Palosaari const struct m88ds3103_reg_val *tab, int tab_len) 15906487deeSAntti Palosaari { 16006487deeSAntti Palosaari int ret, i, j; 16106487deeSAntti Palosaari u8 buf[83]; 162*41b9aa00SAntti Palosaari 16306487deeSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: tab_len=%d\n", __func__, tab_len); 16406487deeSAntti Palosaari 16506487deeSAntti Palosaari if (tab_len > 83) { 16606487deeSAntti Palosaari ret = -EINVAL; 16706487deeSAntti Palosaari goto err; 16806487deeSAntti Palosaari } 16906487deeSAntti Palosaari 17006487deeSAntti Palosaari for (i = 0, j = 0; i < tab_len; i++, j++) { 17106487deeSAntti Palosaari buf[j] = tab[i].val; 17206487deeSAntti Palosaari 17306487deeSAntti Palosaari if (i == tab_len - 1 || tab[i].reg != tab[i + 1].reg - 1 || 17406487deeSAntti Palosaari !((j + 1) % (priv->cfg->i2c_wr_max - 1))) { 17506487deeSAntti Palosaari ret = m88ds3103_wr_regs(priv, tab[i].reg - j, buf, j + 1); 17606487deeSAntti Palosaari if (ret) 17706487deeSAntti Palosaari goto err; 17806487deeSAntti Palosaari 17906487deeSAntti Palosaari j = -1; 18006487deeSAntti Palosaari } 18106487deeSAntti Palosaari } 18206487deeSAntti Palosaari 18306487deeSAntti Palosaari return 0; 18406487deeSAntti Palosaari err: 18506487deeSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 18606487deeSAntti Palosaari return ret; 18706487deeSAntti Palosaari } 18806487deeSAntti Palosaari 189395d00d1SAntti Palosaari static int m88ds3103_read_status(struct dvb_frontend *fe, fe_status_t *status) 190395d00d1SAntti Palosaari { 191395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 192395d00d1SAntti Palosaari struct dtv_frontend_properties *c = &fe->dtv_property_cache; 193395d00d1SAntti Palosaari int ret; 194395d00d1SAntti Palosaari u8 u8tmp; 195395d00d1SAntti Palosaari 196395d00d1SAntti Palosaari *status = 0; 197395d00d1SAntti Palosaari 198395d00d1SAntti Palosaari if (!priv->warm) { 199395d00d1SAntti Palosaari ret = -EAGAIN; 200395d00d1SAntti Palosaari goto err; 201395d00d1SAntti Palosaari } 202395d00d1SAntti Palosaari 203395d00d1SAntti Palosaari switch (c->delivery_system) { 204395d00d1SAntti Palosaari case SYS_DVBS: 205395d00d1SAntti Palosaari ret = m88ds3103_rd_reg_mask(priv, 0xd1, &u8tmp, 0x07); 206395d00d1SAntti Palosaari if (ret) 207395d00d1SAntti Palosaari goto err; 208395d00d1SAntti Palosaari 209395d00d1SAntti Palosaari if (u8tmp == 0x07) 210395d00d1SAntti Palosaari *status = FE_HAS_SIGNAL | FE_HAS_CARRIER | 211395d00d1SAntti Palosaari FE_HAS_VITERBI | FE_HAS_SYNC | 212395d00d1SAntti Palosaari FE_HAS_LOCK; 213395d00d1SAntti Palosaari break; 214395d00d1SAntti Palosaari case SYS_DVBS2: 215395d00d1SAntti Palosaari ret = m88ds3103_rd_reg_mask(priv, 0x0d, &u8tmp, 0x8f); 216395d00d1SAntti Palosaari if (ret) 217395d00d1SAntti Palosaari goto err; 218395d00d1SAntti Palosaari 219395d00d1SAntti Palosaari if (u8tmp == 0x8f) 220395d00d1SAntti Palosaari *status = FE_HAS_SIGNAL | FE_HAS_CARRIER | 221395d00d1SAntti Palosaari FE_HAS_VITERBI | FE_HAS_SYNC | 222395d00d1SAntti Palosaari FE_HAS_LOCK; 223395d00d1SAntti Palosaari break; 224395d00d1SAntti Palosaari default: 225395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid delivery_system\n", 226395d00d1SAntti Palosaari __func__); 227395d00d1SAntti Palosaari ret = -EINVAL; 228395d00d1SAntti Palosaari goto err; 229395d00d1SAntti Palosaari } 230395d00d1SAntti Palosaari 231395d00d1SAntti Palosaari priv->fe_status = *status; 232395d00d1SAntti Palosaari 233395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: lock=%02x status=%02x\n", 234395d00d1SAntti Palosaari __func__, u8tmp, *status); 235395d00d1SAntti Palosaari 236395d00d1SAntti Palosaari return 0; 237395d00d1SAntti Palosaari err: 238395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 239395d00d1SAntti Palosaari return ret; 240395d00d1SAntti Palosaari } 241395d00d1SAntti Palosaari 242395d00d1SAntti Palosaari static int m88ds3103_set_frontend(struct dvb_frontend *fe) 243395d00d1SAntti Palosaari { 244395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 245395d00d1SAntti Palosaari struct dtv_frontend_properties *c = &fe->dtv_property_cache; 24606487deeSAntti Palosaari int ret, len; 247395d00d1SAntti Palosaari const struct m88ds3103_reg_val *init; 248395d00d1SAntti Palosaari u8 u8tmp, u8tmp1, u8tmp2; 249395d00d1SAntti Palosaari u8 buf[2]; 250395d00d1SAntti Palosaari u16 u16tmp, divide_ratio; 25179d09330Snibble.max u32 tuner_frequency, target_mclk; 252395d00d1SAntti Palosaari s32 s32tmp; 253*41b9aa00SAntti Palosaari 254395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, 255395d00d1SAntti Palosaari "%s: delivery_system=%d modulation=%d frequency=%d symbol_rate=%d inversion=%d pilot=%d rolloff=%d\n", 256395d00d1SAntti Palosaari __func__, c->delivery_system, 257395d00d1SAntti Palosaari c->modulation, c->frequency, c->symbol_rate, 258395d00d1SAntti Palosaari c->inversion, c->pilot, c->rolloff); 259395d00d1SAntti Palosaari 260395d00d1SAntti Palosaari if (!priv->warm) { 261395d00d1SAntti Palosaari ret = -EAGAIN; 262395d00d1SAntti Palosaari goto err; 263395d00d1SAntti Palosaari } 264395d00d1SAntti Palosaari 265395d00d1SAntti Palosaari /* program tuner */ 266395d00d1SAntti Palosaari if (fe->ops.tuner_ops.set_params) { 267395d00d1SAntti Palosaari ret = fe->ops.tuner_ops.set_params(fe); 268395d00d1SAntti Palosaari if (ret) 269395d00d1SAntti Palosaari goto err; 270395d00d1SAntti Palosaari } 271395d00d1SAntti Palosaari 272395d00d1SAntti Palosaari if (fe->ops.tuner_ops.get_frequency) { 273395d00d1SAntti Palosaari ret = fe->ops.tuner_ops.get_frequency(fe, &tuner_frequency); 274395d00d1SAntti Palosaari if (ret) 275395d00d1SAntti Palosaari goto err; 2762f9dff3fSAntti Palosaari } else { 2772f9dff3fSAntti Palosaari /* 2782f9dff3fSAntti Palosaari * Use nominal target frequency as tuner driver does not provide 2792f9dff3fSAntti Palosaari * actual frequency used. Carrier offset calculation is not 2802f9dff3fSAntti Palosaari * valid. 2812f9dff3fSAntti Palosaari */ 2822f9dff3fSAntti Palosaari tuner_frequency = c->frequency; 283395d00d1SAntti Palosaari } 284395d00d1SAntti Palosaari 285395d00d1SAntti Palosaari /* reset */ 286395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x07, 0x80); 287395d00d1SAntti Palosaari if (ret) 288395d00d1SAntti Palosaari goto err; 289395d00d1SAntti Palosaari 290395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x07, 0x00); 291395d00d1SAntti Palosaari if (ret) 292395d00d1SAntti Palosaari goto err; 293395d00d1SAntti Palosaari 294395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xb2, 0x01); 295395d00d1SAntti Palosaari if (ret) 296395d00d1SAntti Palosaari goto err; 297395d00d1SAntti Palosaari 298395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x00, 0x01); 299395d00d1SAntti Palosaari if (ret) 300395d00d1SAntti Palosaari goto err; 301395d00d1SAntti Palosaari 302395d00d1SAntti Palosaari switch (c->delivery_system) { 303395d00d1SAntti Palosaari case SYS_DVBS: 304395d00d1SAntti Palosaari len = ARRAY_SIZE(m88ds3103_dvbs_init_reg_vals); 305395d00d1SAntti Palosaari init = m88ds3103_dvbs_init_reg_vals; 306395d00d1SAntti Palosaari target_mclk = 96000; 307395d00d1SAntti Palosaari break; 308395d00d1SAntti Palosaari case SYS_DVBS2: 309395d00d1SAntti Palosaari len = ARRAY_SIZE(m88ds3103_dvbs2_init_reg_vals); 310395d00d1SAntti Palosaari init = m88ds3103_dvbs2_init_reg_vals; 311395d00d1SAntti Palosaari 312395d00d1SAntti Palosaari switch (priv->cfg->ts_mode) { 313395d00d1SAntti Palosaari case M88DS3103_TS_SERIAL: 314395d00d1SAntti Palosaari case M88DS3103_TS_SERIAL_D7: 315395d00d1SAntti Palosaari if (c->symbol_rate < 18000000) 316395d00d1SAntti Palosaari target_mclk = 96000; 317395d00d1SAntti Palosaari else 318395d00d1SAntti Palosaari target_mclk = 144000; 319395d00d1SAntti Palosaari break; 320395d00d1SAntti Palosaari case M88DS3103_TS_PARALLEL: 321395d00d1SAntti Palosaari case M88DS3103_TS_CI: 322395d00d1SAntti Palosaari if (c->symbol_rate < 18000000) 323395d00d1SAntti Palosaari target_mclk = 96000; 324395d00d1SAntti Palosaari else if (c->symbol_rate < 28000000) 325395d00d1SAntti Palosaari target_mclk = 144000; 326395d00d1SAntti Palosaari else 327395d00d1SAntti Palosaari target_mclk = 192000; 328395d00d1SAntti Palosaari break; 329395d00d1SAntti Palosaari default: 330395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid ts_mode\n", 331395d00d1SAntti Palosaari __func__); 332395d00d1SAntti Palosaari ret = -EINVAL; 333395d00d1SAntti Palosaari goto err; 334395d00d1SAntti Palosaari } 335395d00d1SAntti Palosaari break; 336395d00d1SAntti Palosaari default: 337395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid delivery_system\n", 338395d00d1SAntti Palosaari __func__); 339395d00d1SAntti Palosaari ret = -EINVAL; 340395d00d1SAntti Palosaari goto err; 341395d00d1SAntti Palosaari } 342395d00d1SAntti Palosaari 343395d00d1SAntti Palosaari /* program init table */ 344395d00d1SAntti Palosaari if (c->delivery_system != priv->delivery_system) { 34506487deeSAntti Palosaari ret = m88ds3103_wr_reg_val_tab(priv, init, len); 346395d00d1SAntti Palosaari if (ret) 347395d00d1SAntti Palosaari goto err; 348395d00d1SAntti Palosaari } 349395d00d1SAntti Palosaari 350395d00d1SAntti Palosaari u8tmp1 = 0; /* silence compiler warning */ 351395d00d1SAntti Palosaari switch (priv->cfg->ts_mode) { 352395d00d1SAntti Palosaari case M88DS3103_TS_SERIAL: 353395d00d1SAntti Palosaari u8tmp1 = 0x00; 35479d09330Snibble.max u8tmp = 0x06; 355395d00d1SAntti Palosaari break; 356395d00d1SAntti Palosaari case M88DS3103_TS_SERIAL_D7: 357395d00d1SAntti Palosaari u8tmp1 = 0x20; 35879d09330Snibble.max u8tmp = 0x06; 359395d00d1SAntti Palosaari break; 360395d00d1SAntti Palosaari case M88DS3103_TS_PARALLEL: 36179d09330Snibble.max u8tmp = 0x02; 362395d00d1SAntti Palosaari break; 363395d00d1SAntti Palosaari case M88DS3103_TS_CI: 36479d09330Snibble.max u8tmp = 0x03; 365395d00d1SAntti Palosaari break; 366395d00d1SAntti Palosaari default: 367395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid ts_mode\n", __func__); 368395d00d1SAntti Palosaari ret = -EINVAL; 369395d00d1SAntti Palosaari goto err; 370395d00d1SAntti Palosaari } 371395d00d1SAntti Palosaari 37279d09330Snibble.max if (priv->cfg->ts_clk_pol) 37379d09330Snibble.max u8tmp |= 0x40; 37479d09330Snibble.max 375395d00d1SAntti Palosaari /* TS mode */ 37692676ac9SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xfd, u8tmp); 377395d00d1SAntti Palosaari if (ret) 378395d00d1SAntti Palosaari goto err; 379395d00d1SAntti Palosaari 380395d00d1SAntti Palosaari switch (priv->cfg->ts_mode) { 381395d00d1SAntti Palosaari case M88DS3103_TS_SERIAL: 382395d00d1SAntti Palosaari case M88DS3103_TS_SERIAL_D7: 383395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x29, u8tmp1, 0x20); 384395d00d1SAntti Palosaari if (ret) 385395d00d1SAntti Palosaari goto err; 386395d00d1SAntti Palosaari } 387395d00d1SAntti Palosaari 38879d09330Snibble.max if (priv->cfg->ts_clk) { 38979d09330Snibble.max divide_ratio = DIV_ROUND_UP(target_mclk, priv->cfg->ts_clk); 390395d00d1SAntti Palosaari u8tmp1 = divide_ratio / 2; 391395d00d1SAntti Palosaari u8tmp2 = DIV_ROUND_UP(divide_ratio, 2); 392395d00d1SAntti Palosaari } else { 393395d00d1SAntti Palosaari divide_ratio = 0; 394395d00d1SAntti Palosaari u8tmp1 = 0; 395395d00d1SAntti Palosaari u8tmp2 = 0; 396395d00d1SAntti Palosaari } 397395d00d1SAntti Palosaari 398395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, 399395d00d1SAntti Palosaari "%s: target_mclk=%d ts_clk=%d divide_ratio=%d\n", 40079d09330Snibble.max __func__, target_mclk, priv->cfg->ts_clk, divide_ratio); 401395d00d1SAntti Palosaari 402395d00d1SAntti Palosaari u8tmp1--; 403395d00d1SAntti Palosaari u8tmp2--; 404395d00d1SAntti Palosaari /* u8tmp1[5:2] => fe[3:0], u8tmp1[1:0] => ea[7:6] */ 405395d00d1SAntti Palosaari u8tmp1 &= 0x3f; 406395d00d1SAntti Palosaari /* u8tmp2[5:0] => ea[5:0] */ 407395d00d1SAntti Palosaari u8tmp2 &= 0x3f; 408395d00d1SAntti Palosaari 409395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xfe, &u8tmp); 410395d00d1SAntti Palosaari if (ret) 411395d00d1SAntti Palosaari goto err; 412395d00d1SAntti Palosaari 413395d00d1SAntti Palosaari u8tmp = ((u8tmp & 0xf0) << 0) | u8tmp1 >> 2; 414395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xfe, u8tmp); 415395d00d1SAntti Palosaari if (ret) 416395d00d1SAntti Palosaari goto err; 417395d00d1SAntti Palosaari 418395d00d1SAntti Palosaari u8tmp = ((u8tmp1 & 0x03) << 6) | u8tmp2 >> 0; 419395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xea, u8tmp); 420395d00d1SAntti Palosaari if (ret) 421395d00d1SAntti Palosaari goto err; 422395d00d1SAntti Palosaari 423395d00d1SAntti Palosaari switch (target_mclk) { 424395d00d1SAntti Palosaari case 96000: 425395d00d1SAntti Palosaari u8tmp1 = 0x02; /* 0b10 */ 426395d00d1SAntti Palosaari u8tmp2 = 0x01; /* 0b01 */ 427395d00d1SAntti Palosaari break; 428395d00d1SAntti Palosaari case 144000: 429395d00d1SAntti Palosaari u8tmp1 = 0x00; /* 0b00 */ 430395d00d1SAntti Palosaari u8tmp2 = 0x01; /* 0b01 */ 431395d00d1SAntti Palosaari break; 432395d00d1SAntti Palosaari case 192000: 433395d00d1SAntti Palosaari u8tmp1 = 0x03; /* 0b11 */ 434395d00d1SAntti Palosaari u8tmp2 = 0x00; /* 0b00 */ 435395d00d1SAntti Palosaari break; 436395d00d1SAntti Palosaari } 437395d00d1SAntti Palosaari 438395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x22, u8tmp1 << 6, 0xc0); 439395d00d1SAntti Palosaari if (ret) 440395d00d1SAntti Palosaari goto err; 441395d00d1SAntti Palosaari 442395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x24, u8tmp2 << 6, 0xc0); 443395d00d1SAntti Palosaari if (ret) 444395d00d1SAntti Palosaari goto err; 445395d00d1SAntti Palosaari 446395d00d1SAntti Palosaari if (c->symbol_rate <= 3000000) 447395d00d1SAntti Palosaari u8tmp = 0x20; 448395d00d1SAntti Palosaari else if (c->symbol_rate <= 10000000) 449395d00d1SAntti Palosaari u8tmp = 0x10; 450395d00d1SAntti Palosaari else 451395d00d1SAntti Palosaari u8tmp = 0x06; 452395d00d1SAntti Palosaari 453395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xc3, 0x08); 454395d00d1SAntti Palosaari if (ret) 455395d00d1SAntti Palosaari goto err; 456395d00d1SAntti Palosaari 457395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xc8, u8tmp); 458395d00d1SAntti Palosaari if (ret) 459395d00d1SAntti Palosaari goto err; 460395d00d1SAntti Palosaari 461395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xc4, 0x08); 462395d00d1SAntti Palosaari if (ret) 463395d00d1SAntti Palosaari goto err; 464395d00d1SAntti Palosaari 465395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xc7, 0x00); 466395d00d1SAntti Palosaari if (ret) 467395d00d1SAntti Palosaari goto err; 468395d00d1SAntti Palosaari 46939c0029eSAntti Palosaari u16tmp = DIV_ROUND_CLOSEST((c->symbol_rate / 1000) << 15, M88DS3103_MCLK_KHZ / 2); 470395d00d1SAntti Palosaari buf[0] = (u16tmp >> 0) & 0xff; 471395d00d1SAntti Palosaari buf[1] = (u16tmp >> 8) & 0xff; 472395d00d1SAntti Palosaari ret = m88ds3103_wr_regs(priv, 0x61, buf, 2); 473395d00d1SAntti Palosaari if (ret) 474395d00d1SAntti Palosaari goto err; 475395d00d1SAntti Palosaari 476395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x4d, priv->cfg->spec_inv << 1, 0x02); 477395d00d1SAntti Palosaari if (ret) 478395d00d1SAntti Palosaari goto err; 479395d00d1SAntti Palosaari 480395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x30, priv->cfg->agc_inv << 4, 0x10); 481395d00d1SAntti Palosaari if (ret) 482395d00d1SAntti Palosaari goto err; 483395d00d1SAntti Palosaari 484395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x33, priv->cfg->agc); 485395d00d1SAntti Palosaari if (ret) 486395d00d1SAntti Palosaari goto err; 487395d00d1SAntti Palosaari 488395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: carrier offset=%d\n", __func__, 489395d00d1SAntti Palosaari (tuner_frequency - c->frequency)); 490395d00d1SAntti Palosaari 491395d00d1SAntti Palosaari s32tmp = 0x10000 * (tuner_frequency - c->frequency); 49239c0029eSAntti Palosaari s32tmp = DIV_ROUND_CLOSEST(s32tmp, M88DS3103_MCLK_KHZ); 493395d00d1SAntti Palosaari if (s32tmp < 0) 494395d00d1SAntti Palosaari s32tmp += 0x10000; 495395d00d1SAntti Palosaari 496395d00d1SAntti Palosaari buf[0] = (s32tmp >> 0) & 0xff; 497395d00d1SAntti Palosaari buf[1] = (s32tmp >> 8) & 0xff; 498395d00d1SAntti Palosaari ret = m88ds3103_wr_regs(priv, 0x5e, buf, 2); 499395d00d1SAntti Palosaari if (ret) 500395d00d1SAntti Palosaari goto err; 501395d00d1SAntti Palosaari 502395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x00, 0x00); 503395d00d1SAntti Palosaari if (ret) 504395d00d1SAntti Palosaari goto err; 505395d00d1SAntti Palosaari 506395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xb2, 0x00); 507395d00d1SAntti Palosaari if (ret) 508395d00d1SAntti Palosaari goto err; 509395d00d1SAntti Palosaari 510395d00d1SAntti Palosaari priv->delivery_system = c->delivery_system; 511395d00d1SAntti Palosaari 512395d00d1SAntti Palosaari return 0; 513395d00d1SAntti Palosaari err: 514395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 515395d00d1SAntti Palosaari return ret; 516395d00d1SAntti Palosaari } 517395d00d1SAntti Palosaari 518395d00d1SAntti Palosaari static int m88ds3103_init(struct dvb_frontend *fe) 519395d00d1SAntti Palosaari { 520395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 521395d00d1SAntti Palosaari int ret, len, remaining; 522395d00d1SAntti Palosaari const struct firmware *fw = NULL; 523395d00d1SAntti Palosaari u8 *fw_file = M88DS3103_FIRMWARE; 524395d00d1SAntti Palosaari u8 u8tmp; 525*41b9aa00SAntti Palosaari 526395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s:\n", __func__); 527395d00d1SAntti Palosaari 528395d00d1SAntti Palosaari /* set cold state by default */ 529395d00d1SAntti Palosaari priv->warm = false; 530395d00d1SAntti Palosaari 531395d00d1SAntti Palosaari /* wake up device from sleep */ 532395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x08, 0x01, 0x01); 533395d00d1SAntti Palosaari if (ret) 534395d00d1SAntti Palosaari goto err; 535395d00d1SAntti Palosaari 536395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x04, 0x00, 0x01); 537395d00d1SAntti Palosaari if (ret) 538395d00d1SAntti Palosaari goto err; 539395d00d1SAntti Palosaari 540395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x23, 0x00, 0x10); 541395d00d1SAntti Palosaari if (ret) 542395d00d1SAntti Palosaari goto err; 543395d00d1SAntti Palosaari 544395d00d1SAntti Palosaari /* reset */ 545395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x07, 0x60); 546395d00d1SAntti Palosaari if (ret) 547395d00d1SAntti Palosaari goto err; 548395d00d1SAntti Palosaari 549395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x07, 0x00); 550395d00d1SAntti Palosaari if (ret) 551395d00d1SAntti Palosaari goto err; 552395d00d1SAntti Palosaari 553395d00d1SAntti Palosaari /* firmware status */ 554395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xb9, &u8tmp); 555395d00d1SAntti Palosaari if (ret) 556395d00d1SAntti Palosaari goto err; 557395d00d1SAntti Palosaari 558395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: firmware=%02x\n", __func__, u8tmp); 559395d00d1SAntti Palosaari 560395d00d1SAntti Palosaari if (u8tmp) 561395d00d1SAntti Palosaari goto skip_fw_download; 562395d00d1SAntti Palosaari 563395d00d1SAntti Palosaari /* cold state - try to download firmware */ 564395d00d1SAntti Palosaari dev_info(&priv->i2c->dev, "%s: found a '%s' in cold state\n", 565395d00d1SAntti Palosaari KBUILD_MODNAME, m88ds3103_ops.info.name); 566395d00d1SAntti Palosaari 567395d00d1SAntti Palosaari /* request the firmware, this will block and timeout */ 568395d00d1SAntti Palosaari ret = request_firmware(&fw, fw_file, priv->i2c->dev.parent); 569395d00d1SAntti Palosaari if (ret) { 570395d00d1SAntti Palosaari dev_err(&priv->i2c->dev, "%s: firmare file '%s' not found\n", 571395d00d1SAntti Palosaari KBUILD_MODNAME, fw_file); 572395d00d1SAntti Palosaari goto err; 573395d00d1SAntti Palosaari } 574395d00d1SAntti Palosaari 575395d00d1SAntti Palosaari dev_info(&priv->i2c->dev, "%s: downloading firmware from file '%s'\n", 576395d00d1SAntti Palosaari KBUILD_MODNAME, fw_file); 577395d00d1SAntti Palosaari 578395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xb2, 0x01); 579395d00d1SAntti Palosaari if (ret) 580395d00d1SAntti Palosaari goto err; 581395d00d1SAntti Palosaari 582395d00d1SAntti Palosaari for (remaining = fw->size; remaining > 0; 583395d00d1SAntti Palosaari remaining -= (priv->cfg->i2c_wr_max - 1)) { 584395d00d1SAntti Palosaari len = remaining; 585395d00d1SAntti Palosaari if (len > (priv->cfg->i2c_wr_max - 1)) 586395d00d1SAntti Palosaari len = (priv->cfg->i2c_wr_max - 1); 587395d00d1SAntti Palosaari 588395d00d1SAntti Palosaari ret = m88ds3103_wr_regs(priv, 0xb0, 589395d00d1SAntti Palosaari &fw->data[fw->size - remaining], len); 590395d00d1SAntti Palosaari if (ret) { 591395d00d1SAntti Palosaari dev_err(&priv->i2c->dev, 592395d00d1SAntti Palosaari "%s: firmware download failed=%d\n", 593395d00d1SAntti Palosaari KBUILD_MODNAME, ret); 594395d00d1SAntti Palosaari goto err; 595395d00d1SAntti Palosaari } 596395d00d1SAntti Palosaari } 597395d00d1SAntti Palosaari 598395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xb2, 0x00); 599395d00d1SAntti Palosaari if (ret) 600395d00d1SAntti Palosaari goto err; 601395d00d1SAntti Palosaari 602395d00d1SAntti Palosaari release_firmware(fw); 603395d00d1SAntti Palosaari fw = NULL; 604395d00d1SAntti Palosaari 605395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xb9, &u8tmp); 606395d00d1SAntti Palosaari if (ret) 607395d00d1SAntti Palosaari goto err; 608395d00d1SAntti Palosaari 609395d00d1SAntti Palosaari if (!u8tmp) { 610395d00d1SAntti Palosaari dev_info(&priv->i2c->dev, "%s: firmware did not run\n", 611395d00d1SAntti Palosaari KBUILD_MODNAME); 612395d00d1SAntti Palosaari ret = -EFAULT; 613395d00d1SAntti Palosaari goto err; 614395d00d1SAntti Palosaari } 615395d00d1SAntti Palosaari 616395d00d1SAntti Palosaari dev_info(&priv->i2c->dev, "%s: found a '%s' in warm state\n", 617395d00d1SAntti Palosaari KBUILD_MODNAME, m88ds3103_ops.info.name); 618395d00d1SAntti Palosaari dev_info(&priv->i2c->dev, "%s: firmware version %X.%X\n", 619395d00d1SAntti Palosaari KBUILD_MODNAME, (u8tmp >> 4) & 0xf, (u8tmp >> 0 & 0xf)); 620395d00d1SAntti Palosaari 621395d00d1SAntti Palosaari skip_fw_download: 622395d00d1SAntti Palosaari /* warm state */ 623395d00d1SAntti Palosaari priv->warm = true; 624395d00d1SAntti Palosaari 625395d00d1SAntti Palosaari return 0; 626395d00d1SAntti Palosaari err: 627395d00d1SAntti Palosaari if (fw) 628395d00d1SAntti Palosaari release_firmware(fw); 629395d00d1SAntti Palosaari 630395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 631395d00d1SAntti Palosaari return ret; 632395d00d1SAntti Palosaari } 633395d00d1SAntti Palosaari 634395d00d1SAntti Palosaari static int m88ds3103_sleep(struct dvb_frontend *fe) 635395d00d1SAntti Palosaari { 636395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 637395d00d1SAntti Palosaari int ret; 638*41b9aa00SAntti Palosaari 639395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s:\n", __func__); 640395d00d1SAntti Palosaari 641395d00d1SAntti Palosaari priv->delivery_system = SYS_UNDEFINED; 642395d00d1SAntti Palosaari 643395d00d1SAntti Palosaari /* TS Hi-Z */ 644395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x27, 0x00, 0x01); 645395d00d1SAntti Palosaari if (ret) 646395d00d1SAntti Palosaari goto err; 647395d00d1SAntti Palosaari 648395d00d1SAntti Palosaari /* sleep */ 649395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x08, 0x00, 0x01); 650395d00d1SAntti Palosaari if (ret) 651395d00d1SAntti Palosaari goto err; 652395d00d1SAntti Palosaari 653395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x04, 0x01, 0x01); 654395d00d1SAntti Palosaari if (ret) 655395d00d1SAntti Palosaari goto err; 656395d00d1SAntti Palosaari 657395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x23, 0x10, 0x10); 658395d00d1SAntti Palosaari if (ret) 659395d00d1SAntti Palosaari goto err; 660395d00d1SAntti Palosaari 661395d00d1SAntti Palosaari return 0; 662395d00d1SAntti Palosaari err: 663395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 664395d00d1SAntti Palosaari return ret; 665395d00d1SAntti Palosaari } 666395d00d1SAntti Palosaari 667395d00d1SAntti Palosaari static int m88ds3103_get_frontend(struct dvb_frontend *fe) 668395d00d1SAntti Palosaari { 669395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 670395d00d1SAntti Palosaari struct dtv_frontend_properties *c = &fe->dtv_property_cache; 671395d00d1SAntti Palosaari int ret; 672395d00d1SAntti Palosaari u8 buf[3]; 673*41b9aa00SAntti Palosaari 674395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s:\n", __func__); 675395d00d1SAntti Palosaari 676395d00d1SAntti Palosaari if (!priv->warm || !(priv->fe_status & FE_HAS_LOCK)) { 677395d00d1SAntti Palosaari ret = -EAGAIN; 678395d00d1SAntti Palosaari goto err; 679395d00d1SAntti Palosaari } 680395d00d1SAntti Palosaari 681395d00d1SAntti Palosaari switch (c->delivery_system) { 682395d00d1SAntti Palosaari case SYS_DVBS: 683395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xe0, &buf[0]); 684395d00d1SAntti Palosaari if (ret) 685395d00d1SAntti Palosaari goto err; 686395d00d1SAntti Palosaari 687395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xe6, &buf[1]); 688395d00d1SAntti Palosaari if (ret) 689395d00d1SAntti Palosaari goto err; 690395d00d1SAntti Palosaari 691395d00d1SAntti Palosaari switch ((buf[0] >> 2) & 0x01) { 692395d00d1SAntti Palosaari case 0: 693395d00d1SAntti Palosaari c->inversion = INVERSION_OFF; 694395d00d1SAntti Palosaari break; 695395d00d1SAntti Palosaari case 1: 696395d00d1SAntti Palosaari c->inversion = INVERSION_ON; 697395d00d1SAntti Palosaari break; 698395d00d1SAntti Palosaari } 699395d00d1SAntti Palosaari 700395d00d1SAntti Palosaari switch ((buf[1] >> 5) & 0x07) { 701395d00d1SAntti Palosaari case 0: 702395d00d1SAntti Palosaari c->fec_inner = FEC_7_8; 703395d00d1SAntti Palosaari break; 704395d00d1SAntti Palosaari case 1: 705395d00d1SAntti Palosaari c->fec_inner = FEC_5_6; 706395d00d1SAntti Palosaari break; 707395d00d1SAntti Palosaari case 2: 708395d00d1SAntti Palosaari c->fec_inner = FEC_3_4; 709395d00d1SAntti Palosaari break; 710395d00d1SAntti Palosaari case 3: 711395d00d1SAntti Palosaari c->fec_inner = FEC_2_3; 712395d00d1SAntti Palosaari break; 713395d00d1SAntti Palosaari case 4: 714395d00d1SAntti Palosaari c->fec_inner = FEC_1_2; 715395d00d1SAntti Palosaari break; 716395d00d1SAntti Palosaari default: 717395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid fec_inner\n", 718395d00d1SAntti Palosaari __func__); 719395d00d1SAntti Palosaari } 720395d00d1SAntti Palosaari 721395d00d1SAntti Palosaari c->modulation = QPSK; 722395d00d1SAntti Palosaari 723395d00d1SAntti Palosaari break; 724395d00d1SAntti Palosaari case SYS_DVBS2: 725395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0x7e, &buf[0]); 726395d00d1SAntti Palosaari if (ret) 727395d00d1SAntti Palosaari goto err; 728395d00d1SAntti Palosaari 729395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0x89, &buf[1]); 730395d00d1SAntti Palosaari if (ret) 731395d00d1SAntti Palosaari goto err; 732395d00d1SAntti Palosaari 733395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xf2, &buf[2]); 734395d00d1SAntti Palosaari if (ret) 735395d00d1SAntti Palosaari goto err; 736395d00d1SAntti Palosaari 737395d00d1SAntti Palosaari switch ((buf[0] >> 0) & 0x0f) { 738395d00d1SAntti Palosaari case 2: 739395d00d1SAntti Palosaari c->fec_inner = FEC_2_5; 740395d00d1SAntti Palosaari break; 741395d00d1SAntti Palosaari case 3: 742395d00d1SAntti Palosaari c->fec_inner = FEC_1_2; 743395d00d1SAntti Palosaari break; 744395d00d1SAntti Palosaari case 4: 745395d00d1SAntti Palosaari c->fec_inner = FEC_3_5; 746395d00d1SAntti Palosaari break; 747395d00d1SAntti Palosaari case 5: 748395d00d1SAntti Palosaari c->fec_inner = FEC_2_3; 749395d00d1SAntti Palosaari break; 750395d00d1SAntti Palosaari case 6: 751395d00d1SAntti Palosaari c->fec_inner = FEC_3_4; 752395d00d1SAntti Palosaari break; 753395d00d1SAntti Palosaari case 7: 754395d00d1SAntti Palosaari c->fec_inner = FEC_4_5; 755395d00d1SAntti Palosaari break; 756395d00d1SAntti Palosaari case 8: 757395d00d1SAntti Palosaari c->fec_inner = FEC_5_6; 758395d00d1SAntti Palosaari break; 759395d00d1SAntti Palosaari case 9: 760395d00d1SAntti Palosaari c->fec_inner = FEC_8_9; 761395d00d1SAntti Palosaari break; 762395d00d1SAntti Palosaari case 10: 763395d00d1SAntti Palosaari c->fec_inner = FEC_9_10; 764395d00d1SAntti Palosaari break; 765395d00d1SAntti Palosaari default: 766395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid fec_inner\n", 767395d00d1SAntti Palosaari __func__); 768395d00d1SAntti Palosaari } 769395d00d1SAntti Palosaari 770395d00d1SAntti Palosaari switch ((buf[0] >> 5) & 0x01) { 771395d00d1SAntti Palosaari case 0: 772395d00d1SAntti Palosaari c->pilot = PILOT_OFF; 773395d00d1SAntti Palosaari break; 774395d00d1SAntti Palosaari case 1: 775395d00d1SAntti Palosaari c->pilot = PILOT_ON; 776395d00d1SAntti Palosaari break; 777395d00d1SAntti Palosaari } 778395d00d1SAntti Palosaari 779395d00d1SAntti Palosaari switch ((buf[0] >> 6) & 0x07) { 780395d00d1SAntti Palosaari case 0: 781395d00d1SAntti Palosaari c->modulation = QPSK; 782395d00d1SAntti Palosaari break; 783395d00d1SAntti Palosaari case 1: 784395d00d1SAntti Palosaari c->modulation = PSK_8; 785395d00d1SAntti Palosaari break; 786395d00d1SAntti Palosaari case 2: 787395d00d1SAntti Palosaari c->modulation = APSK_16; 788395d00d1SAntti Palosaari break; 789395d00d1SAntti Palosaari case 3: 790395d00d1SAntti Palosaari c->modulation = APSK_32; 791395d00d1SAntti Palosaari break; 792395d00d1SAntti Palosaari default: 793395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid modulation\n", 794395d00d1SAntti Palosaari __func__); 795395d00d1SAntti Palosaari } 796395d00d1SAntti Palosaari 797395d00d1SAntti Palosaari switch ((buf[1] >> 7) & 0x01) { 798395d00d1SAntti Palosaari case 0: 799395d00d1SAntti Palosaari c->inversion = INVERSION_OFF; 800395d00d1SAntti Palosaari break; 801395d00d1SAntti Palosaari case 1: 802395d00d1SAntti Palosaari c->inversion = INVERSION_ON; 803395d00d1SAntti Palosaari break; 804395d00d1SAntti Palosaari } 805395d00d1SAntti Palosaari 806395d00d1SAntti Palosaari switch ((buf[2] >> 0) & 0x03) { 807395d00d1SAntti Palosaari case 0: 808395d00d1SAntti Palosaari c->rolloff = ROLLOFF_35; 809395d00d1SAntti Palosaari break; 810395d00d1SAntti Palosaari case 1: 811395d00d1SAntti Palosaari c->rolloff = ROLLOFF_25; 812395d00d1SAntti Palosaari break; 813395d00d1SAntti Palosaari case 2: 814395d00d1SAntti Palosaari c->rolloff = ROLLOFF_20; 815395d00d1SAntti Palosaari break; 816395d00d1SAntti Palosaari default: 817395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid rolloff\n", 818395d00d1SAntti Palosaari __func__); 819395d00d1SAntti Palosaari } 820395d00d1SAntti Palosaari break; 821395d00d1SAntti Palosaari default: 822395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid delivery_system\n", 823395d00d1SAntti Palosaari __func__); 824395d00d1SAntti Palosaari ret = -EINVAL; 825395d00d1SAntti Palosaari goto err; 826395d00d1SAntti Palosaari } 827395d00d1SAntti Palosaari 828395d00d1SAntti Palosaari ret = m88ds3103_rd_regs(priv, 0x6d, buf, 2); 829395d00d1SAntti Palosaari if (ret) 830395d00d1SAntti Palosaari goto err; 831395d00d1SAntti Palosaari 832395d00d1SAntti Palosaari c->symbol_rate = 1ull * ((buf[1] << 8) | (buf[0] << 0)) * 833395d00d1SAntti Palosaari M88DS3103_MCLK_KHZ * 1000 / 0x10000; 834395d00d1SAntti Palosaari 835395d00d1SAntti Palosaari return 0; 836395d00d1SAntti Palosaari err: 837395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 838395d00d1SAntti Palosaari return ret; 839395d00d1SAntti Palosaari } 840395d00d1SAntti Palosaari 841395d00d1SAntti Palosaari static int m88ds3103_read_snr(struct dvb_frontend *fe, u16 *snr) 842395d00d1SAntti Palosaari { 843395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 844395d00d1SAntti Palosaari struct dtv_frontend_properties *c = &fe->dtv_property_cache; 845395d00d1SAntti Palosaari int ret, i, tmp; 846395d00d1SAntti Palosaari u8 buf[3]; 847395d00d1SAntti Palosaari u16 noise, signal; 848395d00d1SAntti Palosaari u32 noise_tot, signal_tot; 849*41b9aa00SAntti Palosaari 850395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s:\n", __func__); 851395d00d1SAntti Palosaari /* reports SNR in resolution of 0.1 dB */ 852395d00d1SAntti Palosaari 853395d00d1SAntti Palosaari /* more iterations for more accurate estimation */ 854395d00d1SAntti Palosaari #define M88DS3103_SNR_ITERATIONS 3 855395d00d1SAntti Palosaari 856395d00d1SAntti Palosaari switch (c->delivery_system) { 857395d00d1SAntti Palosaari case SYS_DVBS: 858395d00d1SAntti Palosaari tmp = 0; 859395d00d1SAntti Palosaari 860395d00d1SAntti Palosaari for (i = 0; i < M88DS3103_SNR_ITERATIONS; i++) { 861395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xff, &buf[0]); 862395d00d1SAntti Palosaari if (ret) 863395d00d1SAntti Palosaari goto err; 864395d00d1SAntti Palosaari 865395d00d1SAntti Palosaari tmp += buf[0]; 866395d00d1SAntti Palosaari } 867395d00d1SAntti Palosaari 868395d00d1SAntti Palosaari /* use of one register limits max value to 15 dB */ 869395d00d1SAntti Palosaari /* SNR(X) dB = 10 * ln(X) / ln(10) dB */ 870395d00d1SAntti Palosaari tmp = DIV_ROUND_CLOSEST(tmp, 8 * M88DS3103_SNR_ITERATIONS); 871395d00d1SAntti Palosaari if (tmp) 8723ae266f8SAntti Palosaari *snr = div_u64((u64) 100 * intlog2(tmp), intlog2(10)); 873395d00d1SAntti Palosaari else 874395d00d1SAntti Palosaari *snr = 0; 875395d00d1SAntti Palosaari break; 876395d00d1SAntti Palosaari case SYS_DVBS2: 877395d00d1SAntti Palosaari noise_tot = 0; 878395d00d1SAntti Palosaari signal_tot = 0; 879395d00d1SAntti Palosaari 880395d00d1SAntti Palosaari for (i = 0; i < M88DS3103_SNR_ITERATIONS; i++) { 881395d00d1SAntti Palosaari ret = m88ds3103_rd_regs(priv, 0x8c, buf, 3); 882395d00d1SAntti Palosaari if (ret) 883395d00d1SAntti Palosaari goto err; 884395d00d1SAntti Palosaari 885395d00d1SAntti Palosaari noise = buf[1] << 6; /* [13:6] */ 886395d00d1SAntti Palosaari noise |= buf[0] & 0x3f; /* [5:0] */ 887395d00d1SAntti Palosaari noise >>= 2; 888395d00d1SAntti Palosaari signal = buf[2] * buf[2]; 889395d00d1SAntti Palosaari signal >>= 1; 890395d00d1SAntti Palosaari 891395d00d1SAntti Palosaari noise_tot += noise; 892395d00d1SAntti Palosaari signal_tot += signal; 893395d00d1SAntti Palosaari } 894395d00d1SAntti Palosaari 895395d00d1SAntti Palosaari noise = noise_tot / M88DS3103_SNR_ITERATIONS; 896395d00d1SAntti Palosaari signal = signal_tot / M88DS3103_SNR_ITERATIONS; 897395d00d1SAntti Palosaari 898395d00d1SAntti Palosaari /* SNR(X) dB = 10 * log10(X) dB */ 899395d00d1SAntti Palosaari if (signal > noise) { 900395d00d1SAntti Palosaari tmp = signal / noise; 9013ae266f8SAntti Palosaari *snr = div_u64((u64) 100 * intlog10(tmp), (1 << 24)); 9028a878dc4SAntti Palosaari } else { 903395d00d1SAntti Palosaari *snr = 0; 9048a878dc4SAntti Palosaari } 905395d00d1SAntti Palosaari break; 906395d00d1SAntti Palosaari default: 907395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid delivery_system\n", 908395d00d1SAntti Palosaari __func__); 909395d00d1SAntti Palosaari ret = -EINVAL; 910395d00d1SAntti Palosaari goto err; 911395d00d1SAntti Palosaari } 912395d00d1SAntti Palosaari 913395d00d1SAntti Palosaari return 0; 914395d00d1SAntti Palosaari err: 915395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 916395d00d1SAntti Palosaari return ret; 917395d00d1SAntti Palosaari } 918395d00d1SAntti Palosaari 9194423a2baSAntti Palosaari static int m88ds3103_read_ber(struct dvb_frontend *fe, u32 *ber) 9204423a2baSAntti Palosaari { 9214423a2baSAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 9224423a2baSAntti Palosaari struct dtv_frontend_properties *c = &fe->dtv_property_cache; 9234423a2baSAntti Palosaari int ret; 9244423a2baSAntti Palosaari unsigned int utmp; 9254423a2baSAntti Palosaari u8 buf[3], u8tmp; 926*41b9aa00SAntti Palosaari 9274423a2baSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s:\n", __func__); 9284423a2baSAntti Palosaari 9294423a2baSAntti Palosaari switch (c->delivery_system) { 9304423a2baSAntti Palosaari case SYS_DVBS: 9314423a2baSAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xf9, 0x04); 9324423a2baSAntti Palosaari if (ret) 9334423a2baSAntti Palosaari goto err; 9344423a2baSAntti Palosaari 9354423a2baSAntti Palosaari ret = m88ds3103_rd_reg(priv, 0xf8, &u8tmp); 9364423a2baSAntti Palosaari if (ret) 9374423a2baSAntti Palosaari goto err; 9384423a2baSAntti Palosaari 9394423a2baSAntti Palosaari if (!(u8tmp & 0x10)) { 9404423a2baSAntti Palosaari u8tmp |= 0x10; 9414423a2baSAntti Palosaari 9424423a2baSAntti Palosaari ret = m88ds3103_rd_regs(priv, 0xf6, buf, 2); 9434423a2baSAntti Palosaari if (ret) 9444423a2baSAntti Palosaari goto err; 9454423a2baSAntti Palosaari 9464423a2baSAntti Palosaari priv->ber = (buf[1] << 8) | (buf[0] << 0); 9474423a2baSAntti Palosaari 9484423a2baSAntti Palosaari /* restart counters */ 9494423a2baSAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xf8, u8tmp); 9504423a2baSAntti Palosaari if (ret) 9514423a2baSAntti Palosaari goto err; 9524423a2baSAntti Palosaari } 9534423a2baSAntti Palosaari break; 9544423a2baSAntti Palosaari case SYS_DVBS2: 9554423a2baSAntti Palosaari ret = m88ds3103_rd_regs(priv, 0xd5, buf, 3); 9564423a2baSAntti Palosaari if (ret) 9574423a2baSAntti Palosaari goto err; 9584423a2baSAntti Palosaari 9594423a2baSAntti Palosaari utmp = (buf[2] << 16) | (buf[1] << 8) | (buf[0] << 0); 9604423a2baSAntti Palosaari 9614423a2baSAntti Palosaari if (utmp > 3000) { 9624423a2baSAntti Palosaari ret = m88ds3103_rd_regs(priv, 0xf7, buf, 2); 9634423a2baSAntti Palosaari if (ret) 9644423a2baSAntti Palosaari goto err; 9654423a2baSAntti Palosaari 9664423a2baSAntti Palosaari priv->ber = (buf[1] << 8) | (buf[0] << 0); 9674423a2baSAntti Palosaari 9684423a2baSAntti Palosaari /* restart counters */ 9694423a2baSAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xd1, 0x01); 9704423a2baSAntti Palosaari if (ret) 9714423a2baSAntti Palosaari goto err; 9724423a2baSAntti Palosaari 9734423a2baSAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xf9, 0x01); 9744423a2baSAntti Palosaari if (ret) 9754423a2baSAntti Palosaari goto err; 9764423a2baSAntti Palosaari 9774423a2baSAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xf9, 0x00); 9784423a2baSAntti Palosaari if (ret) 9794423a2baSAntti Palosaari goto err; 9804423a2baSAntti Palosaari 9814423a2baSAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xd1, 0x00); 9824423a2baSAntti Palosaari if (ret) 9834423a2baSAntti Palosaari goto err; 9844423a2baSAntti Palosaari } 9854423a2baSAntti Palosaari break; 9864423a2baSAntti Palosaari default: 9874423a2baSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid delivery_system\n", 9884423a2baSAntti Palosaari __func__); 9894423a2baSAntti Palosaari ret = -EINVAL; 9904423a2baSAntti Palosaari goto err; 9914423a2baSAntti Palosaari } 9924423a2baSAntti Palosaari 9934423a2baSAntti Palosaari *ber = priv->ber; 9944423a2baSAntti Palosaari 9954423a2baSAntti Palosaari return 0; 9964423a2baSAntti Palosaari err: 9974423a2baSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 9984423a2baSAntti Palosaari return ret; 9994423a2baSAntti Palosaari } 1000395d00d1SAntti Palosaari 1001395d00d1SAntti Palosaari static int m88ds3103_set_tone(struct dvb_frontend *fe, 1002395d00d1SAntti Palosaari fe_sec_tone_mode_t fe_sec_tone_mode) 1003395d00d1SAntti Palosaari { 1004395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 1005395d00d1SAntti Palosaari int ret; 1006395d00d1SAntti Palosaari u8 u8tmp, tone, reg_a1_mask; 1007*41b9aa00SAntti Palosaari 1008395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: fe_sec_tone_mode=%d\n", __func__, 1009395d00d1SAntti Palosaari fe_sec_tone_mode); 1010395d00d1SAntti Palosaari 1011395d00d1SAntti Palosaari if (!priv->warm) { 1012395d00d1SAntti Palosaari ret = -EAGAIN; 1013395d00d1SAntti Palosaari goto err; 1014395d00d1SAntti Palosaari } 1015395d00d1SAntti Palosaari 1016395d00d1SAntti Palosaari switch (fe_sec_tone_mode) { 1017395d00d1SAntti Palosaari case SEC_TONE_ON: 1018395d00d1SAntti Palosaari tone = 0; 1019418a97cbSAntti Palosaari reg_a1_mask = 0x47; 1020395d00d1SAntti Palosaari break; 1021395d00d1SAntti Palosaari case SEC_TONE_OFF: 1022395d00d1SAntti Palosaari tone = 1; 1023395d00d1SAntti Palosaari reg_a1_mask = 0x00; 1024395d00d1SAntti Palosaari break; 1025395d00d1SAntti Palosaari default: 1026395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid fe_sec_tone_mode\n", 1027395d00d1SAntti Palosaari __func__); 1028395d00d1SAntti Palosaari ret = -EINVAL; 1029395d00d1SAntti Palosaari goto err; 1030395d00d1SAntti Palosaari } 1031395d00d1SAntti Palosaari 1032395d00d1SAntti Palosaari u8tmp = tone << 7 | priv->cfg->envelope_mode << 5; 1033395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa2, u8tmp, 0xe0); 1034395d00d1SAntti Palosaari if (ret) 1035395d00d1SAntti Palosaari goto err; 1036395d00d1SAntti Palosaari 1037395d00d1SAntti Palosaari u8tmp = 1 << 2; 1038395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa1, u8tmp, reg_a1_mask); 1039395d00d1SAntti Palosaari if (ret) 1040395d00d1SAntti Palosaari goto err; 1041395d00d1SAntti Palosaari 1042395d00d1SAntti Palosaari return 0; 1043395d00d1SAntti Palosaari err: 1044395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 1045395d00d1SAntti Palosaari return ret; 1046395d00d1SAntti Palosaari } 1047395d00d1SAntti Palosaari 104879d09330Snibble.max static int m88ds3103_set_voltage(struct dvb_frontend *fe, 1049d28677ffSAntti Palosaari fe_sec_voltage_t fe_sec_voltage) 105079d09330Snibble.max { 105179d09330Snibble.max struct m88ds3103_priv *priv = fe->demodulator_priv; 1052d28677ffSAntti Palosaari int ret; 1053d28677ffSAntti Palosaari u8 u8tmp; 1054d28677ffSAntti Palosaari bool voltage_sel, voltage_dis; 105579d09330Snibble.max 1056d28677ffSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: fe_sec_voltage=%d\n", __func__, 1057d28677ffSAntti Palosaari fe_sec_voltage); 105879d09330Snibble.max 1059d28677ffSAntti Palosaari if (!priv->warm) { 1060d28677ffSAntti Palosaari ret = -EAGAIN; 1061d28677ffSAntti Palosaari goto err; 1062d28677ffSAntti Palosaari } 106379d09330Snibble.max 1064d28677ffSAntti Palosaari switch (fe_sec_voltage) { 106579d09330Snibble.max case SEC_VOLTAGE_18: 1066d28677ffSAntti Palosaari voltage_sel = 1; 1067d28677ffSAntti Palosaari voltage_dis = 0; 106879d09330Snibble.max break; 106979d09330Snibble.max case SEC_VOLTAGE_13: 1070d28677ffSAntti Palosaari voltage_sel = 0; 1071d28677ffSAntti Palosaari voltage_dis = 0; 107279d09330Snibble.max break; 107379d09330Snibble.max case SEC_VOLTAGE_OFF: 1074d28677ffSAntti Palosaari voltage_sel = 0; 1075d28677ffSAntti Palosaari voltage_dis = 1; 107679d09330Snibble.max break; 1077d28677ffSAntti Palosaari default: 1078d28677ffSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid fe_sec_voltage\n", 1079d28677ffSAntti Palosaari __func__); 1080d28677ffSAntti Palosaari ret = -EINVAL; 1081d28677ffSAntti Palosaari goto err; 108279d09330Snibble.max } 1083d28677ffSAntti Palosaari 1084d28677ffSAntti Palosaari /* output pin polarity */ 1085d28677ffSAntti Palosaari voltage_sel ^= priv->cfg->lnb_hv_pol; 1086d28677ffSAntti Palosaari voltage_dis ^= priv->cfg->lnb_en_pol; 1087d28677ffSAntti Palosaari 1088d28677ffSAntti Palosaari u8tmp = voltage_dis << 1 | voltage_sel << 0; 1089d28677ffSAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa2, u8tmp, 0x03); 1090d28677ffSAntti Palosaari if (ret) 1091d28677ffSAntti Palosaari goto err; 109279d09330Snibble.max 109379d09330Snibble.max return 0; 1094d28677ffSAntti Palosaari err: 1095d28677ffSAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 1096d28677ffSAntti Palosaari return ret; 109779d09330Snibble.max } 109879d09330Snibble.max 1099395d00d1SAntti Palosaari static int m88ds3103_diseqc_send_master_cmd(struct dvb_frontend *fe, 1100395d00d1SAntti Palosaari struct dvb_diseqc_master_cmd *diseqc_cmd) 1101395d00d1SAntti Palosaari { 1102395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 1103395d00d1SAntti Palosaari int ret, i; 1104395d00d1SAntti Palosaari u8 u8tmp; 1105*41b9aa00SAntti Palosaari 1106395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: msg=%*ph\n", __func__, 1107395d00d1SAntti Palosaari diseqc_cmd->msg_len, diseqc_cmd->msg); 1108395d00d1SAntti Palosaari 1109395d00d1SAntti Palosaari if (!priv->warm) { 1110395d00d1SAntti Palosaari ret = -EAGAIN; 1111395d00d1SAntti Palosaari goto err; 1112395d00d1SAntti Palosaari } 1113395d00d1SAntti Palosaari 1114395d00d1SAntti Palosaari if (diseqc_cmd->msg_len < 3 || diseqc_cmd->msg_len > 6) { 1115395d00d1SAntti Palosaari ret = -EINVAL; 1116395d00d1SAntti Palosaari goto err; 1117395d00d1SAntti Palosaari } 1118395d00d1SAntti Palosaari 1119395d00d1SAntti Palosaari u8tmp = priv->cfg->envelope_mode << 5; 1120395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa2, u8tmp, 0xe0); 1121395d00d1SAntti Palosaari if (ret) 1122395d00d1SAntti Palosaari goto err; 1123395d00d1SAntti Palosaari 1124395d00d1SAntti Palosaari ret = m88ds3103_wr_regs(priv, 0xa3, diseqc_cmd->msg, 1125395d00d1SAntti Palosaari diseqc_cmd->msg_len); 1126395d00d1SAntti Palosaari if (ret) 1127395d00d1SAntti Palosaari goto err; 1128395d00d1SAntti Palosaari 1129395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xa1, 1130395d00d1SAntti Palosaari (diseqc_cmd->msg_len - 1) << 3 | 0x07); 1131395d00d1SAntti Palosaari if (ret) 1132395d00d1SAntti Palosaari goto err; 1133395d00d1SAntti Palosaari 1134395d00d1SAntti Palosaari /* DiSEqC message typical period is 54 ms */ 1135395d00d1SAntti Palosaari usleep_range(40000, 60000); 1136395d00d1SAntti Palosaari 1137395d00d1SAntti Palosaari /* wait DiSEqC TX ready */ 1138395d00d1SAntti Palosaari for (i = 20, u8tmp = 1; i && u8tmp; i--) { 1139395d00d1SAntti Palosaari usleep_range(5000, 10000); 1140395d00d1SAntti Palosaari 1141395d00d1SAntti Palosaari ret = m88ds3103_rd_reg_mask(priv, 0xa1, &u8tmp, 0x40); 1142395d00d1SAntti Palosaari if (ret) 1143395d00d1SAntti Palosaari goto err; 1144395d00d1SAntti Palosaari } 1145395d00d1SAntti Palosaari 1146395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: loop=%d\n", __func__, i); 1147395d00d1SAntti Palosaari 1148395d00d1SAntti Palosaari if (i == 0) { 1149395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: diseqc tx timeout\n", __func__); 1150395d00d1SAntti Palosaari 1151395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa1, 0x40, 0xc0); 1152395d00d1SAntti Palosaari if (ret) 1153395d00d1SAntti Palosaari goto err; 1154395d00d1SAntti Palosaari } 1155395d00d1SAntti Palosaari 1156395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa2, 0x80, 0xc0); 1157395d00d1SAntti Palosaari if (ret) 1158395d00d1SAntti Palosaari goto err; 1159395d00d1SAntti Palosaari 1160395d00d1SAntti Palosaari if (i == 0) { 1161395d00d1SAntti Palosaari ret = -ETIMEDOUT; 1162395d00d1SAntti Palosaari goto err; 1163395d00d1SAntti Palosaari } 1164395d00d1SAntti Palosaari 1165395d00d1SAntti Palosaari return 0; 1166395d00d1SAntti Palosaari err: 1167395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 1168395d00d1SAntti Palosaari return ret; 1169395d00d1SAntti Palosaari } 1170395d00d1SAntti Palosaari 1171395d00d1SAntti Palosaari static int m88ds3103_diseqc_send_burst(struct dvb_frontend *fe, 1172395d00d1SAntti Palosaari fe_sec_mini_cmd_t fe_sec_mini_cmd) 1173395d00d1SAntti Palosaari { 1174395d00d1SAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 1175395d00d1SAntti Palosaari int ret, i; 1176395d00d1SAntti Palosaari u8 u8tmp, burst; 1177*41b9aa00SAntti Palosaari 1178395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: fe_sec_mini_cmd=%d\n", __func__, 1179395d00d1SAntti Palosaari fe_sec_mini_cmd); 1180395d00d1SAntti Palosaari 1181395d00d1SAntti Palosaari if (!priv->warm) { 1182395d00d1SAntti Palosaari ret = -EAGAIN; 1183395d00d1SAntti Palosaari goto err; 1184395d00d1SAntti Palosaari } 1185395d00d1SAntti Palosaari 1186395d00d1SAntti Palosaari u8tmp = priv->cfg->envelope_mode << 5; 1187395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa2, u8tmp, 0xe0); 1188395d00d1SAntti Palosaari if (ret) 1189395d00d1SAntti Palosaari goto err; 1190395d00d1SAntti Palosaari 1191395d00d1SAntti Palosaari switch (fe_sec_mini_cmd) { 1192395d00d1SAntti Palosaari case SEC_MINI_A: 1193395d00d1SAntti Palosaari burst = 0x02; 1194395d00d1SAntti Palosaari break; 1195395d00d1SAntti Palosaari case SEC_MINI_B: 1196395d00d1SAntti Palosaari burst = 0x01; 1197395d00d1SAntti Palosaari break; 1198395d00d1SAntti Palosaari default: 1199395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: invalid fe_sec_mini_cmd\n", 1200395d00d1SAntti Palosaari __func__); 1201395d00d1SAntti Palosaari ret = -EINVAL; 1202395d00d1SAntti Palosaari goto err; 1203395d00d1SAntti Palosaari } 1204395d00d1SAntti Palosaari 1205395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0xa1, burst); 1206395d00d1SAntti Palosaari if (ret) 1207395d00d1SAntti Palosaari goto err; 1208395d00d1SAntti Palosaari 1209395d00d1SAntti Palosaari /* DiSEqC ToneBurst period is 12.5 ms */ 1210395d00d1SAntti Palosaari usleep_range(11000, 20000); 1211395d00d1SAntti Palosaari 1212395d00d1SAntti Palosaari /* wait DiSEqC TX ready */ 1213395d00d1SAntti Palosaari for (i = 5, u8tmp = 1; i && u8tmp; i--) { 1214395d00d1SAntti Palosaari usleep_range(800, 2000); 1215395d00d1SAntti Palosaari 1216395d00d1SAntti Palosaari ret = m88ds3103_rd_reg_mask(priv, 0xa1, &u8tmp, 0x40); 1217395d00d1SAntti Palosaari if (ret) 1218395d00d1SAntti Palosaari goto err; 1219395d00d1SAntti Palosaari } 1220395d00d1SAntti Palosaari 1221395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: loop=%d\n", __func__, i); 1222395d00d1SAntti Palosaari 1223395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0xa2, 0x80, 0xc0); 1224395d00d1SAntti Palosaari if (ret) 1225395d00d1SAntti Palosaari goto err; 1226395d00d1SAntti Palosaari 1227395d00d1SAntti Palosaari if (i == 0) { 1228395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: diseqc tx timeout\n", __func__); 1229395d00d1SAntti Palosaari ret = -ETIMEDOUT; 1230395d00d1SAntti Palosaari goto err; 1231395d00d1SAntti Palosaari } 1232395d00d1SAntti Palosaari 1233395d00d1SAntti Palosaari return 0; 1234395d00d1SAntti Palosaari err: 1235395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: failed=%d\n", __func__, ret); 1236395d00d1SAntti Palosaari return ret; 1237395d00d1SAntti Palosaari } 1238395d00d1SAntti Palosaari 1239395d00d1SAntti Palosaari static int m88ds3103_get_tune_settings(struct dvb_frontend *fe, 1240395d00d1SAntti Palosaari struct dvb_frontend_tune_settings *s) 1241395d00d1SAntti Palosaari { 1242395d00d1SAntti Palosaari s->min_delay_ms = 3000; 1243395d00d1SAntti Palosaari 1244395d00d1SAntti Palosaari return 0; 1245395d00d1SAntti Palosaari } 1246395d00d1SAntti Palosaari 124744b9055bSAntti Palosaari static void m88ds3103_release(struct dvb_frontend *fe) 1248395d00d1SAntti Palosaari { 124944b9055bSAntti Palosaari struct m88ds3103_priv *priv = fe->demodulator_priv; 1250*41b9aa00SAntti Palosaari 125144b9055bSAntti Palosaari i2c_del_mux_adapter(priv->i2c_adapter); 125244b9055bSAntti Palosaari kfree(priv); 1253395d00d1SAntti Palosaari } 1254395d00d1SAntti Palosaari 125544b9055bSAntti Palosaari static int m88ds3103_select(struct i2c_adapter *adap, void *mux_priv, u32 chan) 1256395d00d1SAntti Palosaari { 125744b9055bSAntti Palosaari struct m88ds3103_priv *priv = mux_priv; 1258395d00d1SAntti Palosaari int ret; 1259395d00d1SAntti Palosaari struct i2c_msg gate_open_msg[1] = { 1260395d00d1SAntti Palosaari { 1261395d00d1SAntti Palosaari .addr = priv->cfg->i2c_addr, 1262395d00d1SAntti Palosaari .flags = 0, 1263395d00d1SAntti Palosaari .len = 2, 1264395d00d1SAntti Palosaari .buf = "\x03\x11", 1265395d00d1SAntti Palosaari } 1266395d00d1SAntti Palosaari }; 1267395d00d1SAntti Palosaari 1268395d00d1SAntti Palosaari mutex_lock(&priv->i2c_mutex); 1269395d00d1SAntti Palosaari 127044b9055bSAntti Palosaari /* open tuner I2C repeater for 1 xfer, closes automatically */ 12714fc57876SAntti Palosaari ret = __i2c_transfer(priv->i2c, gate_open_msg, 1); 1272395d00d1SAntti Palosaari if (ret != 1) { 127344b9055bSAntti Palosaari dev_warn(&priv->i2c->dev, "%s: i2c wr failed=%d\n", 1274395d00d1SAntti Palosaari KBUILD_MODNAME, ret); 127544b9055bSAntti Palosaari if (ret >= 0) 1276395d00d1SAntti Palosaari ret = -EREMOTEIO; 1277395d00d1SAntti Palosaari 1278395d00d1SAntti Palosaari return ret; 1279395d00d1SAntti Palosaari } 1280395d00d1SAntti Palosaari 128144b9055bSAntti Palosaari return 0; 128244b9055bSAntti Palosaari } 1283395d00d1SAntti Palosaari 128444b9055bSAntti Palosaari static int m88ds3103_deselect(struct i2c_adapter *adap, void *mux_priv, 128544b9055bSAntti Palosaari u32 chan) 1286395d00d1SAntti Palosaari { 128744b9055bSAntti Palosaari struct m88ds3103_priv *priv = mux_priv; 128844b9055bSAntti Palosaari 128944b9055bSAntti Palosaari mutex_unlock(&priv->i2c_mutex); 129044b9055bSAntti Palosaari 129144b9055bSAntti Palosaari return 0; 1292395d00d1SAntti Palosaari } 1293395d00d1SAntti Palosaari 1294395d00d1SAntti Palosaari struct dvb_frontend *m88ds3103_attach(const struct m88ds3103_config *cfg, 1295395d00d1SAntti Palosaari struct i2c_adapter *i2c, struct i2c_adapter **tuner_i2c_adapter) 1296395d00d1SAntti Palosaari { 1297395d00d1SAntti Palosaari int ret; 1298395d00d1SAntti Palosaari struct m88ds3103_priv *priv; 1299395d00d1SAntti Palosaari u8 chip_id, u8tmp; 1300395d00d1SAntti Palosaari 1301395d00d1SAntti Palosaari /* allocate memory for the internal priv */ 13028a878dc4SAntti Palosaari priv = kzalloc(sizeof(*priv), GFP_KERNEL); 1303395d00d1SAntti Palosaari if (!priv) { 1304395d00d1SAntti Palosaari ret = -ENOMEM; 1305395d00d1SAntti Palosaari dev_err(&i2c->dev, "%s: kzalloc() failed\n", KBUILD_MODNAME); 1306395d00d1SAntti Palosaari goto err; 1307395d00d1SAntti Palosaari } 1308395d00d1SAntti Palosaari 1309395d00d1SAntti Palosaari priv->cfg = cfg; 1310395d00d1SAntti Palosaari priv->i2c = i2c; 1311395d00d1SAntti Palosaari mutex_init(&priv->i2c_mutex); 1312395d00d1SAntti Palosaari 1313395d00d1SAntti Palosaari ret = m88ds3103_rd_reg(priv, 0x01, &chip_id); 1314395d00d1SAntti Palosaari if (ret) 1315395d00d1SAntti Palosaari goto err; 1316395d00d1SAntti Palosaari 1317395d00d1SAntti Palosaari dev_dbg(&priv->i2c->dev, "%s: chip_id=%02x\n", __func__, chip_id); 1318395d00d1SAntti Palosaari 1319395d00d1SAntti Palosaari switch (chip_id) { 1320395d00d1SAntti Palosaari case 0xd0: 1321395d00d1SAntti Palosaari break; 1322395d00d1SAntti Palosaari default: 1323395d00d1SAntti Palosaari goto err; 1324395d00d1SAntti Palosaari } 1325395d00d1SAntti Palosaari 1326395d00d1SAntti Palosaari switch (priv->cfg->clock_out) { 1327395d00d1SAntti Palosaari case M88DS3103_CLOCK_OUT_DISABLED: 1328395d00d1SAntti Palosaari u8tmp = 0x80; 1329395d00d1SAntti Palosaari break; 1330395d00d1SAntti Palosaari case M88DS3103_CLOCK_OUT_ENABLED: 1331395d00d1SAntti Palosaari u8tmp = 0x00; 1332395d00d1SAntti Palosaari break; 1333395d00d1SAntti Palosaari case M88DS3103_CLOCK_OUT_ENABLED_DIV2: 1334395d00d1SAntti Palosaari u8tmp = 0x10; 1335395d00d1SAntti Palosaari break; 1336395d00d1SAntti Palosaari default: 1337395d00d1SAntti Palosaari goto err; 1338395d00d1SAntti Palosaari } 1339395d00d1SAntti Palosaari 1340395d00d1SAntti Palosaari ret = m88ds3103_wr_reg(priv, 0x29, u8tmp); 1341395d00d1SAntti Palosaari if (ret) 1342395d00d1SAntti Palosaari goto err; 1343395d00d1SAntti Palosaari 1344395d00d1SAntti Palosaari /* sleep */ 1345395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x08, 0x00, 0x01); 1346395d00d1SAntti Palosaari if (ret) 1347395d00d1SAntti Palosaari goto err; 1348395d00d1SAntti Palosaari 1349395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x04, 0x01, 0x01); 1350395d00d1SAntti Palosaari if (ret) 1351395d00d1SAntti Palosaari goto err; 1352395d00d1SAntti Palosaari 1353395d00d1SAntti Palosaari ret = m88ds3103_wr_reg_mask(priv, 0x23, 0x10, 0x10); 1354395d00d1SAntti Palosaari if (ret) 1355395d00d1SAntti Palosaari goto err; 1356395d00d1SAntti Palosaari 135744b9055bSAntti Palosaari /* create mux i2c adapter for tuner */ 135844b9055bSAntti Palosaari priv->i2c_adapter = i2c_add_mux_adapter(i2c, &i2c->dev, priv, 0, 0, 0, 135944b9055bSAntti Palosaari m88ds3103_select, m88ds3103_deselect); 136044b9055bSAntti Palosaari if (priv->i2c_adapter == NULL) 136144b9055bSAntti Palosaari goto err; 136244b9055bSAntti Palosaari 136344b9055bSAntti Palosaari *tuner_i2c_adapter = priv->i2c_adapter; 136444b9055bSAntti Palosaari 1365395d00d1SAntti Palosaari /* create dvb_frontend */ 1366395d00d1SAntti Palosaari memcpy(&priv->fe.ops, &m88ds3103_ops, sizeof(struct dvb_frontend_ops)); 1367395d00d1SAntti Palosaari priv->fe.demodulator_priv = priv; 1368395d00d1SAntti Palosaari 1369395d00d1SAntti Palosaari return &priv->fe; 1370395d00d1SAntti Palosaari err: 1371395d00d1SAntti Palosaari dev_dbg(&i2c->dev, "%s: failed=%d\n", __func__, ret); 1372395d00d1SAntti Palosaari kfree(priv); 1373395d00d1SAntti Palosaari return NULL; 1374395d00d1SAntti Palosaari } 1375395d00d1SAntti Palosaari EXPORT_SYMBOL(m88ds3103_attach); 1376395d00d1SAntti Palosaari 1377395d00d1SAntti Palosaari static struct dvb_frontend_ops m88ds3103_ops = { 1378395d00d1SAntti Palosaari .delsys = { SYS_DVBS, SYS_DVBS2 }, 1379395d00d1SAntti Palosaari .info = { 1380395d00d1SAntti Palosaari .name = "Montage M88DS3103", 1381395d00d1SAntti Palosaari .frequency_min = 950000, 1382395d00d1SAntti Palosaari .frequency_max = 2150000, 1383395d00d1SAntti Palosaari .frequency_tolerance = 5000, 1384395d00d1SAntti Palosaari .symbol_rate_min = 1000000, 1385395d00d1SAntti Palosaari .symbol_rate_max = 45000000, 1386395d00d1SAntti Palosaari .caps = FE_CAN_INVERSION_AUTO | 1387395d00d1SAntti Palosaari FE_CAN_FEC_1_2 | 1388395d00d1SAntti Palosaari FE_CAN_FEC_2_3 | 1389395d00d1SAntti Palosaari FE_CAN_FEC_3_4 | 1390395d00d1SAntti Palosaari FE_CAN_FEC_4_5 | 1391395d00d1SAntti Palosaari FE_CAN_FEC_5_6 | 1392395d00d1SAntti Palosaari FE_CAN_FEC_6_7 | 1393395d00d1SAntti Palosaari FE_CAN_FEC_7_8 | 1394395d00d1SAntti Palosaari FE_CAN_FEC_8_9 | 1395395d00d1SAntti Palosaari FE_CAN_FEC_AUTO | 1396395d00d1SAntti Palosaari FE_CAN_QPSK | 1397395d00d1SAntti Palosaari FE_CAN_RECOVER | 1398395d00d1SAntti Palosaari FE_CAN_2G_MODULATION 1399395d00d1SAntti Palosaari }, 1400395d00d1SAntti Palosaari 1401395d00d1SAntti Palosaari .release = m88ds3103_release, 1402395d00d1SAntti Palosaari 1403395d00d1SAntti Palosaari .get_tune_settings = m88ds3103_get_tune_settings, 1404395d00d1SAntti Palosaari 1405395d00d1SAntti Palosaari .init = m88ds3103_init, 1406395d00d1SAntti Palosaari .sleep = m88ds3103_sleep, 1407395d00d1SAntti Palosaari 1408395d00d1SAntti Palosaari .set_frontend = m88ds3103_set_frontend, 1409395d00d1SAntti Palosaari .get_frontend = m88ds3103_get_frontend, 1410395d00d1SAntti Palosaari 1411395d00d1SAntti Palosaari .read_status = m88ds3103_read_status, 1412395d00d1SAntti Palosaari .read_snr = m88ds3103_read_snr, 14134423a2baSAntti Palosaari .read_ber = m88ds3103_read_ber, 1414395d00d1SAntti Palosaari 1415395d00d1SAntti Palosaari .diseqc_send_master_cmd = m88ds3103_diseqc_send_master_cmd, 1416395d00d1SAntti Palosaari .diseqc_send_burst = m88ds3103_diseqc_send_burst, 1417395d00d1SAntti Palosaari 1418395d00d1SAntti Palosaari .set_tone = m88ds3103_set_tone, 141979d09330Snibble.max .set_voltage = m88ds3103_set_voltage, 1420395d00d1SAntti Palosaari }; 1421395d00d1SAntti Palosaari 1422395d00d1SAntti Palosaari MODULE_AUTHOR("Antti Palosaari <crope@iki.fi>"); 1423395d00d1SAntti Palosaari MODULE_DESCRIPTION("Montage M88DS3103 DVB-S/S2 demodulator driver"); 1424395d00d1SAntti Palosaari MODULE_LICENSE("GPL"); 1425395d00d1SAntti Palosaari MODULE_FIRMWARE(M88DS3103_FIRMWARE); 1426