xref: /openbmc/linux/drivers/iommu/intel/trace.h (revision 933ab6d30153f937ffa9471ce64207e6d9acf56e)
1*933ab6d3SLu Baolu /* SPDX-License-Identifier: GPL-2.0 */
2*933ab6d3SLu Baolu /*
3*933ab6d3SLu Baolu  * Intel IOMMU trace support
4*933ab6d3SLu Baolu  *
5*933ab6d3SLu Baolu  * Copyright (C) 2019 Intel Corporation
6*933ab6d3SLu Baolu  *
7*933ab6d3SLu Baolu  * Author: Lu Baolu <baolu.lu@linux.intel.com>
8*933ab6d3SLu Baolu  */
9*933ab6d3SLu Baolu #undef TRACE_SYSTEM
10*933ab6d3SLu Baolu #define TRACE_SYSTEM intel_iommu
11*933ab6d3SLu Baolu 
12*933ab6d3SLu Baolu #if !defined(_TRACE_INTEL_IOMMU_H) || defined(TRACE_HEADER_MULTI_READ)
13*933ab6d3SLu Baolu #define _TRACE_INTEL_IOMMU_H
14*933ab6d3SLu Baolu 
15*933ab6d3SLu Baolu #include <linux/tracepoint.h>
16*933ab6d3SLu Baolu #include <linux/intel-iommu.h>
17*933ab6d3SLu Baolu 
18*933ab6d3SLu Baolu #define MSG_MAX		256
19*933ab6d3SLu Baolu 
20*933ab6d3SLu Baolu TRACE_EVENT(qi_submit,
21*933ab6d3SLu Baolu 	TP_PROTO(struct intel_iommu *iommu, u64 qw0, u64 qw1, u64 qw2, u64 qw3),
22*933ab6d3SLu Baolu 
23*933ab6d3SLu Baolu 	TP_ARGS(iommu, qw0, qw1, qw2, qw3),
24*933ab6d3SLu Baolu 
25*933ab6d3SLu Baolu 	TP_STRUCT__entry(
26*933ab6d3SLu Baolu 		__field(u64, qw0)
27*933ab6d3SLu Baolu 		__field(u64, qw1)
28*933ab6d3SLu Baolu 		__field(u64, qw2)
29*933ab6d3SLu Baolu 		__field(u64, qw3)
30*933ab6d3SLu Baolu 		__string(iommu, iommu->name)
31*933ab6d3SLu Baolu 	),
32*933ab6d3SLu Baolu 
33*933ab6d3SLu Baolu 	TP_fast_assign(
34*933ab6d3SLu Baolu 		__assign_str(iommu, iommu->name);
35*933ab6d3SLu Baolu 		__entry->qw0 = qw0;
36*933ab6d3SLu Baolu 		__entry->qw1 = qw1;
37*933ab6d3SLu Baolu 		__entry->qw2 = qw2;
38*933ab6d3SLu Baolu 		__entry->qw3 = qw3;
39*933ab6d3SLu Baolu 	),
40*933ab6d3SLu Baolu 
41*933ab6d3SLu Baolu 	TP_printk("%s %s: 0x%llx 0x%llx 0x%llx 0x%llx",
42*933ab6d3SLu Baolu 		  __print_symbolic(__entry->qw0 & 0xf,
43*933ab6d3SLu Baolu 				   { QI_CC_TYPE,	"cc_inv" },
44*933ab6d3SLu Baolu 				   { QI_IOTLB_TYPE,	"iotlb_inv" },
45*933ab6d3SLu Baolu 				   { QI_DIOTLB_TYPE,	"dev_tlb_inv" },
46*933ab6d3SLu Baolu 				   { QI_IEC_TYPE,	"iec_inv" },
47*933ab6d3SLu Baolu 				   { QI_IWD_TYPE,	"inv_wait" },
48*933ab6d3SLu Baolu 				   { QI_EIOTLB_TYPE,	"p_iotlb_inv" },
49*933ab6d3SLu Baolu 				   { QI_PC_TYPE,	"pc_inv" },
50*933ab6d3SLu Baolu 				   { QI_DEIOTLB_TYPE,	"p_dev_tlb_inv" },
51*933ab6d3SLu Baolu 				   { QI_PGRP_RESP_TYPE,	"page_grp_resp" }),
52*933ab6d3SLu Baolu 		__get_str(iommu),
53*933ab6d3SLu Baolu 		__entry->qw0, __entry->qw1, __entry->qw2, __entry->qw3
54*933ab6d3SLu Baolu 	)
55*933ab6d3SLu Baolu );
56*933ab6d3SLu Baolu 
57*933ab6d3SLu Baolu TRACE_EVENT(prq_report,
58*933ab6d3SLu Baolu 	TP_PROTO(struct intel_iommu *iommu, struct device *dev,
59*933ab6d3SLu Baolu 		 u64 dw0, u64 dw1, u64 dw2, u64 dw3,
60*933ab6d3SLu Baolu 		 unsigned long seq),
61*933ab6d3SLu Baolu 
62*933ab6d3SLu Baolu 	TP_ARGS(iommu, dev, dw0, dw1, dw2, dw3, seq),
63*933ab6d3SLu Baolu 
64*933ab6d3SLu Baolu 	TP_STRUCT__entry(
65*933ab6d3SLu Baolu 		__field(u64, dw0)
66*933ab6d3SLu Baolu 		__field(u64, dw1)
67*933ab6d3SLu Baolu 		__field(u64, dw2)
68*933ab6d3SLu Baolu 		__field(u64, dw3)
69*933ab6d3SLu Baolu 		__field(unsigned long, seq)
70*933ab6d3SLu Baolu 		__string(iommu, iommu->name)
71*933ab6d3SLu Baolu 		__string(dev, dev_name(dev))
72*933ab6d3SLu Baolu 		__dynamic_array(char, buff, MSG_MAX)
73*933ab6d3SLu Baolu 	),
74*933ab6d3SLu Baolu 
75*933ab6d3SLu Baolu 	TP_fast_assign(
76*933ab6d3SLu Baolu 		__entry->dw0 = dw0;
77*933ab6d3SLu Baolu 		__entry->dw1 = dw1;
78*933ab6d3SLu Baolu 		__entry->dw2 = dw2;
79*933ab6d3SLu Baolu 		__entry->dw3 = dw3;
80*933ab6d3SLu Baolu 		__entry->seq = seq;
81*933ab6d3SLu Baolu 		__assign_str(iommu, iommu->name);
82*933ab6d3SLu Baolu 		__assign_str(dev, dev_name(dev));
83*933ab6d3SLu Baolu 	),
84*933ab6d3SLu Baolu 
85*933ab6d3SLu Baolu 	TP_printk("%s/%s seq# %ld: %s",
86*933ab6d3SLu Baolu 		__get_str(iommu), __get_str(dev), __entry->seq,
87*933ab6d3SLu Baolu 		decode_prq_descriptor(__get_str(buff), MSG_MAX, __entry->dw0,
88*933ab6d3SLu Baolu 				      __entry->dw1, __entry->dw2, __entry->dw3)
89*933ab6d3SLu Baolu 	)
90*933ab6d3SLu Baolu );
91*933ab6d3SLu Baolu #endif /* _TRACE_INTEL_IOMMU_H */
92*933ab6d3SLu Baolu 
93*933ab6d3SLu Baolu /* This part must be outside protection */
94*933ab6d3SLu Baolu #undef TRACE_INCLUDE_PATH
95*933ab6d3SLu Baolu #undef TRACE_INCLUDE_FILE
96*933ab6d3SLu Baolu #define TRACE_INCLUDE_PATH ../../drivers/iommu/intel/
97*933ab6d3SLu Baolu #define TRACE_INCLUDE_FILE trace
98*933ab6d3SLu Baolu #include <trace/define_trace.h>
99