1ad8694baSJoerg Roedel // SPDX-License-Identifier: GPL-2.0-only 2ad8694baSJoerg Roedel /* 3ad8694baSJoerg Roedel * Copyright (C) 2007-2010 Advanced Micro Devices, Inc. 4ad8694baSJoerg Roedel * Author: Joerg Roedel <jroedel@suse.de> 5ad8694baSJoerg Roedel * Leo Duran <leo.duran@amd.com> 6ad8694baSJoerg Roedel */ 7ad8694baSJoerg Roedel 8ad8694baSJoerg Roedel #define pr_fmt(fmt) "AMD-Vi: " fmt 9ad8694baSJoerg Roedel #define dev_fmt(fmt) pr_fmt(fmt) 10ad8694baSJoerg Roedel 11ad8694baSJoerg Roedel #include <linux/pci.h> 12ad8694baSJoerg Roedel #include <linux/acpi.h> 13ad8694baSJoerg Roedel #include <linux/list.h> 14ad8694baSJoerg Roedel #include <linux/bitmap.h> 15ad8694baSJoerg Roedel #include <linux/slab.h> 16ad8694baSJoerg Roedel #include <linux/syscore_ops.h> 17ad8694baSJoerg Roedel #include <linux/interrupt.h> 18ad8694baSJoerg Roedel #include <linux/msi.h> 19d1adcfbbSDavid Woodhouse #include <linux/irq.h> 20ad8694baSJoerg Roedel #include <linux/amd-iommu.h> 21ad8694baSJoerg Roedel #include <linux/export.h> 22ad8694baSJoerg Roedel #include <linux/kmemleak.h> 2332cb4d02STom Lendacky #include <linux/cc_platform.h> 249b45a773SJoerg Roedel #include <linux/iopoll.h> 25ad8694baSJoerg Roedel #include <asm/pci-direct.h> 26ad8694baSJoerg Roedel #include <asm/iommu.h> 27ad8694baSJoerg Roedel #include <asm/apic.h> 28ad8694baSJoerg Roedel #include <asm/gart.h> 29ad8694baSJoerg Roedel #include <asm/x86_init.h> 30ad8694baSJoerg Roedel #include <asm/io_apic.h> 31ad8694baSJoerg Roedel #include <asm/irq_remapping.h> 326d39bdeeSSuravee Suthikulpanit #include <asm/set_memory.h> 33ad8694baSJoerg Roedel 34ad8694baSJoerg Roedel #include <linux/crash_dump.h> 35ad8694baSJoerg Roedel 36ad8694baSJoerg Roedel #include "amd_iommu.h" 37ad8694baSJoerg Roedel #include "../irq_remapping.h" 38ad8694baSJoerg Roedel 39ad8694baSJoerg Roedel /* 40ad8694baSJoerg Roedel * definitions for the ACPI scanning code 41ad8694baSJoerg Roedel */ 42ad8694baSJoerg Roedel #define IVRS_HEADER_LENGTH 48 43ad8694baSJoerg Roedel 44ad8694baSJoerg Roedel #define ACPI_IVHD_TYPE_MAX_SUPPORTED 0x40 45ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_ALL 0x20 46ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE 0x21 47ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_RANGE 0x22 48ad8694baSJoerg Roedel 49ad8694baSJoerg Roedel #define IVHD_DEV_ALL 0x01 50ad8694baSJoerg Roedel #define IVHD_DEV_SELECT 0x02 51ad8694baSJoerg Roedel #define IVHD_DEV_SELECT_RANGE_START 0x03 52ad8694baSJoerg Roedel #define IVHD_DEV_RANGE_END 0x04 53ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS 0x42 54ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS_RANGE 0x43 55ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT 0x46 56ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT_RANGE 0x47 57ad8694baSJoerg Roedel #define IVHD_DEV_SPECIAL 0x48 58ad8694baSJoerg Roedel #define IVHD_DEV_ACPI_HID 0xf0 59ad8694baSJoerg Roedel 60ad8694baSJoerg Roedel #define UID_NOT_PRESENT 0 61ad8694baSJoerg Roedel #define UID_IS_INTEGER 1 62ad8694baSJoerg Roedel #define UID_IS_CHARACTER 2 63ad8694baSJoerg Roedel 64ad8694baSJoerg Roedel #define IVHD_SPECIAL_IOAPIC 1 65ad8694baSJoerg Roedel #define IVHD_SPECIAL_HPET 2 66ad8694baSJoerg Roedel 67ad8694baSJoerg Roedel #define IVHD_FLAG_HT_TUN_EN_MASK 0x01 68ad8694baSJoerg Roedel #define IVHD_FLAG_PASSPW_EN_MASK 0x02 69ad8694baSJoerg Roedel #define IVHD_FLAG_RESPASSPW_EN_MASK 0x04 70ad8694baSJoerg Roedel #define IVHD_FLAG_ISOC_EN_MASK 0x08 71ad8694baSJoerg Roedel 72ad8694baSJoerg Roedel #define IVMD_FLAG_EXCL_RANGE 0x08 73ad8694baSJoerg Roedel #define IVMD_FLAG_IW 0x04 74ad8694baSJoerg Roedel #define IVMD_FLAG_IR 0x02 75ad8694baSJoerg Roedel #define IVMD_FLAG_UNITY_MAP 0x01 76ad8694baSJoerg Roedel 77ad8694baSJoerg Roedel #define ACPI_DEVFLAG_INITPASS 0x01 78ad8694baSJoerg Roedel #define ACPI_DEVFLAG_EXTINT 0x02 79ad8694baSJoerg Roedel #define ACPI_DEVFLAG_NMI 0x04 80ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT1 0x10 81ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT2 0x20 82ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT0 0x40 83ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT1 0x80 84ad8694baSJoerg Roedel #define ACPI_DEVFLAG_ATSDIS 0x10000000 85ad8694baSJoerg Roedel 8642bb5aa0SJoerg Roedel #define LOOP_TIMEOUT 2000000 87bbe3a106SSuravee Suthikulpanit 8888699c02SMichael Forney #define IVRS_GET_SBDF_ID(seg, bus, dev, fn) (((seg & 0xffff) << 16) | ((bus & 0xff) << 8) \ 89bbe3a106SSuravee Suthikulpanit | ((dev & 0x1f) << 3) | (fn & 0x7)) 90bbe3a106SSuravee Suthikulpanit 91ad8694baSJoerg Roedel /* 92ad8694baSJoerg Roedel * ACPI table definitions 93ad8694baSJoerg Roedel * 94ad8694baSJoerg Roedel * These data structures are laid over the table to parse the important values 95ad8694baSJoerg Roedel * out of it. 96ad8694baSJoerg Roedel */ 97ad8694baSJoerg Roedel 98ad8694baSJoerg Roedel /* 99ad8694baSJoerg Roedel * structure describing one IOMMU in the ACPI table. Typically followed by one 100ad8694baSJoerg Roedel * or more ivhd_entrys. 101ad8694baSJoerg Roedel */ 102ad8694baSJoerg Roedel struct ivhd_header { 103ad8694baSJoerg Roedel u8 type; 104ad8694baSJoerg Roedel u8 flags; 105ad8694baSJoerg Roedel u16 length; 106ad8694baSJoerg Roedel u16 devid; 107ad8694baSJoerg Roedel u16 cap_ptr; 108ad8694baSJoerg Roedel u64 mmio_phys; 109ad8694baSJoerg Roedel u16 pci_seg; 110ad8694baSJoerg Roedel u16 info; 111ad8694baSJoerg Roedel u32 efr_attr; 112ad8694baSJoerg Roedel 113ad8694baSJoerg Roedel /* Following only valid on IVHD type 11h and 40h */ 114ad8694baSJoerg Roedel u64 efr_reg; /* Exact copy of MMIO_EXT_FEATURES */ 1151e98a35dSSuravee Suthikulpanit u64 efr_reg2; 116ad8694baSJoerg Roedel } __attribute__((packed)); 117ad8694baSJoerg Roedel 118ad8694baSJoerg Roedel /* 119ad8694baSJoerg Roedel * A device entry describing which devices a specific IOMMU translates and 120ad8694baSJoerg Roedel * which requestor ids they use. 121ad8694baSJoerg Roedel */ 122ad8694baSJoerg Roedel struct ivhd_entry { 123ad8694baSJoerg Roedel u8 type; 124ad8694baSJoerg Roedel u16 devid; 125ad8694baSJoerg Roedel u8 flags; 12643d83af8SKees Cook struct_group(ext_hid, 127ad8694baSJoerg Roedel u32 ext; 128ad8694baSJoerg Roedel u32 hidh; 12943d83af8SKees Cook ); 130ad8694baSJoerg Roedel u64 cid; 131ad8694baSJoerg Roedel u8 uidf; 132ad8694baSJoerg Roedel u8 uidl; 133ad8694baSJoerg Roedel u8 uid; 134ad8694baSJoerg Roedel } __attribute__((packed)); 135ad8694baSJoerg Roedel 136ad8694baSJoerg Roedel /* 137ad8694baSJoerg Roedel * An AMD IOMMU memory definition structure. It defines things like exclusion 138ad8694baSJoerg Roedel * ranges for devices and regions that should be unity mapped. 139ad8694baSJoerg Roedel */ 140ad8694baSJoerg Roedel struct ivmd_header { 141ad8694baSJoerg Roedel u8 type; 142ad8694baSJoerg Roedel u8 flags; 143ad8694baSJoerg Roedel u16 length; 144ad8694baSJoerg Roedel u16 devid; 145ad8694baSJoerg Roedel u16 aux; 146b618ae62SVasant Hegde u16 pci_seg; 147b618ae62SVasant Hegde u8 resv[6]; 148ad8694baSJoerg Roedel u64 range_start; 149ad8694baSJoerg Roedel u64 range_length; 150ad8694baSJoerg Roedel } __attribute__((packed)); 151ad8694baSJoerg Roedel 152ad8694baSJoerg Roedel bool amd_iommu_dump; 153ad8694baSJoerg Roedel bool amd_iommu_irq_remap __read_mostly; 154ad8694baSJoerg Roedel 15589c9a09cSSuravee Suthikulpanit enum io_pgtable_fmt amd_iommu_pgtable = AMD_IOMMU_V1; 156*f5944964SVasant Hegde /* Guest page table level */ 157*f5944964SVasant Hegde int amd_iommu_gpt_level = PAGE_MODE_4_LEVEL; 15889c9a09cSSuravee Suthikulpanit 159ad8694baSJoerg Roedel int amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC; 160ad8694baSJoerg Roedel static int amd_iommu_xt_mode = IRQ_REMAP_XAPIC_MODE; 161ad8694baSJoerg Roedel 162ad8694baSJoerg Roedel static bool amd_iommu_detected; 163b1e650dbSJoerg Roedel static bool amd_iommu_disabled __initdata; 164b1e650dbSJoerg Roedel static bool amd_iommu_force_enable __initdata; 165ad8694baSJoerg Roedel static int amd_iommu_target_ivhd_type; 166ad8694baSJoerg Roedel 1679dd299d8SSuravee Suthikulpanit /* Global EFR and EFR2 registers */ 1689dd299d8SSuravee Suthikulpanit u64 amd_iommu_efr; 1699dd299d8SSuravee Suthikulpanit u64 amd_iommu_efr2; 1709dd299d8SSuravee Suthikulpanit 171fb2accadSBrijesh Singh /* SNP is enabled on the system? */ 172fb2accadSBrijesh Singh bool amd_iommu_snp_en; 173fb2accadSBrijesh Singh EXPORT_SYMBOL(amd_iommu_snp_en); 174fb2accadSBrijesh Singh 175404ec4e4SVasant Hegde LIST_HEAD(amd_iommu_pci_seg_list); /* list of all PCI segments */ 176ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_list); /* list of all AMD IOMMUs in the 177ad8694baSJoerg Roedel system */ 178ad8694baSJoerg Roedel 179ad8694baSJoerg Roedel /* Array to assign indices to IOMMUs*/ 180ad8694baSJoerg Roedel struct amd_iommu *amd_iommus[MAX_IOMMUS]; 181ad8694baSJoerg Roedel 182ad8694baSJoerg Roedel /* Number of IOMMUs present in the system */ 183ad8694baSJoerg Roedel static int amd_iommus_present; 184ad8694baSJoerg Roedel 185ad8694baSJoerg Roedel /* IOMMUs have a non-present cache? */ 186ad8694baSJoerg Roedel bool amd_iommu_np_cache __read_mostly; 187ad8694baSJoerg Roedel bool amd_iommu_iotlb_sup __read_mostly = true; 188ad8694baSJoerg Roedel 189ad8694baSJoerg Roedel u32 amd_iommu_max_pasid __read_mostly = ~0; 190ad8694baSJoerg Roedel 191ad8694baSJoerg Roedel bool amd_iommu_v2_present __read_mostly; 192ad8694baSJoerg Roedel static bool amd_iommu_pc_present __read_mostly; 193f1ca7071SMario Limonciello bool amdr_ivrs_remap_support __read_mostly; 194ad8694baSJoerg Roedel 195ad8694baSJoerg Roedel bool amd_iommu_force_isolation __read_mostly; 196ad8694baSJoerg Roedel 197ad8694baSJoerg Roedel /* 198ad8694baSJoerg Roedel * AMD IOMMU allows up to 2^16 different protection domains. This is a bitmap 199ad8694baSJoerg Roedel * to know which ones are already in use. 200ad8694baSJoerg Roedel */ 201ad8694baSJoerg Roedel unsigned long *amd_iommu_pd_alloc_bitmap; 202ad8694baSJoerg Roedel 203ad8694baSJoerg Roedel enum iommu_init_state { 204ad8694baSJoerg Roedel IOMMU_START_STATE, 205ad8694baSJoerg Roedel IOMMU_IVRS_DETECTED, 206ad8694baSJoerg Roedel IOMMU_ACPI_FINISHED, 207ad8694baSJoerg Roedel IOMMU_ENABLED, 208ad8694baSJoerg Roedel IOMMU_PCI_INIT, 209ad8694baSJoerg Roedel IOMMU_INTERRUPTS_EN, 210ad8694baSJoerg Roedel IOMMU_INITIALIZED, 211ad8694baSJoerg Roedel IOMMU_NOT_FOUND, 212ad8694baSJoerg Roedel IOMMU_INIT_ERROR, 213ad8694baSJoerg Roedel IOMMU_CMDLINE_DISABLED, 214ad8694baSJoerg Roedel }; 215ad8694baSJoerg Roedel 216ad8694baSJoerg Roedel /* Early ioapic and hpet maps from kernel command line */ 217ad8694baSJoerg Roedel #define EARLY_MAP_SIZE 4 218ad8694baSJoerg Roedel static struct devid_map __initdata early_ioapic_map[EARLY_MAP_SIZE]; 219ad8694baSJoerg Roedel static struct devid_map __initdata early_hpet_map[EARLY_MAP_SIZE]; 220ad8694baSJoerg Roedel static struct acpihid_map_entry __initdata early_acpihid_map[EARLY_MAP_SIZE]; 221ad8694baSJoerg Roedel 222ad8694baSJoerg Roedel static int __initdata early_ioapic_map_size; 223ad8694baSJoerg Roedel static int __initdata early_hpet_map_size; 224ad8694baSJoerg Roedel static int __initdata early_acpihid_map_size; 225ad8694baSJoerg Roedel 226ad8694baSJoerg Roedel static bool __initdata cmdline_maps; 227ad8694baSJoerg Roedel 228ad8694baSJoerg Roedel static enum iommu_init_state init_state = IOMMU_START_STATE; 229ad8694baSJoerg Roedel 230ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void); 231ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state); 2321ab5a153SSuravee Suthikulpanit static void init_device_table_dma(struct amd_iommu_pci_seg *pci_seg); 233ad8694baSJoerg Roedel 234ad8694baSJoerg Roedel static bool amd_iommu_pre_enabled = true; 235ad8694baSJoerg Roedel 236a44092e3SSuravee Suthikulpanit static u32 amd_iommu_ivinfo __initdata; 237a44092e3SSuravee Suthikulpanit 238ad8694baSJoerg Roedel bool translation_pre_enabled(struct amd_iommu *iommu) 239ad8694baSJoerg Roedel { 240ad8694baSJoerg Roedel return (iommu->flags & AMD_IOMMU_FLAG_TRANS_PRE_ENABLED); 241ad8694baSJoerg Roedel } 242ad8694baSJoerg Roedel 243ad8694baSJoerg Roedel static void clear_translation_pre_enabled(struct amd_iommu *iommu) 244ad8694baSJoerg Roedel { 245ad8694baSJoerg Roedel iommu->flags &= ~AMD_IOMMU_FLAG_TRANS_PRE_ENABLED; 246ad8694baSJoerg Roedel } 247ad8694baSJoerg Roedel 248ad8694baSJoerg Roedel static void init_translation_status(struct amd_iommu *iommu) 249ad8694baSJoerg Roedel { 250ad8694baSJoerg Roedel u64 ctrl; 251ad8694baSJoerg Roedel 252ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 253ad8694baSJoerg Roedel if (ctrl & (1<<CONTROL_IOMMU_EN)) 254ad8694baSJoerg Roedel iommu->flags |= AMD_IOMMU_FLAG_TRANS_PRE_ENABLED; 255ad8694baSJoerg Roedel } 256ad8694baSJoerg Roedel 257401360ecSSuravee Suthikulpanit static inline unsigned long tbl_size(int entry_size, int last_bdf) 258ad8694baSJoerg Roedel { 259ad8694baSJoerg Roedel unsigned shift = PAGE_SHIFT + 260401360ecSSuravee Suthikulpanit get_order((last_bdf + 1) * entry_size); 261ad8694baSJoerg Roedel 262ad8694baSJoerg Roedel return 1UL << shift; 263ad8694baSJoerg Roedel } 264ad8694baSJoerg Roedel 265ad8694baSJoerg Roedel int amd_iommu_get_num_iommus(void) 266ad8694baSJoerg Roedel { 267ad8694baSJoerg Roedel return amd_iommus_present; 268ad8694baSJoerg Roedel } 269ad8694baSJoerg Roedel 2709dd299d8SSuravee Suthikulpanit /* 2719dd299d8SSuravee Suthikulpanit * Iterate through all the IOMMUs to get common EFR 2729dd299d8SSuravee Suthikulpanit * masks among all IOMMUs and warn if found inconsistency. 2739dd299d8SSuravee Suthikulpanit */ 2749dd299d8SSuravee Suthikulpanit static void get_global_efr(void) 275c3811a50SWei Huang { 276c3811a50SWei Huang struct amd_iommu *iommu; 277c3811a50SWei Huang 278c3811a50SWei Huang for_each_iommu(iommu) { 2799dd299d8SSuravee Suthikulpanit u64 tmp = iommu->features; 2809dd299d8SSuravee Suthikulpanit u64 tmp2 = iommu->features2; 2819dd299d8SSuravee Suthikulpanit 2829dd299d8SSuravee Suthikulpanit if (list_is_first(&iommu->list, &amd_iommu_list)) { 2839dd299d8SSuravee Suthikulpanit amd_iommu_efr = tmp; 2849dd299d8SSuravee Suthikulpanit amd_iommu_efr2 = tmp2; 2859dd299d8SSuravee Suthikulpanit continue; 286c3811a50SWei Huang } 287c3811a50SWei Huang 2889dd299d8SSuravee Suthikulpanit if (amd_iommu_efr == tmp && 2899dd299d8SSuravee Suthikulpanit amd_iommu_efr2 == tmp2) 2909dd299d8SSuravee Suthikulpanit continue; 2919dd299d8SSuravee Suthikulpanit 2929dd299d8SSuravee Suthikulpanit pr_err(FW_BUG 2939dd299d8SSuravee Suthikulpanit "Found inconsistent EFR/EFR2 %#llx,%#llx (global %#llx,%#llx) on iommu%d (%04x:%02x:%02x.%01x).\n", 2949dd299d8SSuravee Suthikulpanit tmp, tmp2, amd_iommu_efr, amd_iommu_efr2, 2959dd299d8SSuravee Suthikulpanit iommu->index, iommu->pci_seg->id, 2969dd299d8SSuravee Suthikulpanit PCI_BUS_NUM(iommu->devid), PCI_SLOT(iommu->devid), 2979dd299d8SSuravee Suthikulpanit PCI_FUNC(iommu->devid)); 2989dd299d8SSuravee Suthikulpanit 2999dd299d8SSuravee Suthikulpanit amd_iommu_efr &= tmp; 3009dd299d8SSuravee Suthikulpanit amd_iommu_efr2 &= tmp2; 301c3811a50SWei Huang } 3029dd299d8SSuravee Suthikulpanit 3039dd299d8SSuravee Suthikulpanit pr_info("Using global IVHD EFR:%#llx, EFR2:%#llx\n", amd_iommu_efr, amd_iommu_efr2); 3049dd299d8SSuravee Suthikulpanit } 3059dd299d8SSuravee Suthikulpanit 3069dd299d8SSuravee Suthikulpanit static bool check_feature_on_all_iommus(u64 mask) 3079dd299d8SSuravee Suthikulpanit { 3089dd299d8SSuravee Suthikulpanit return !!(amd_iommu_efr & mask); 3099dd299d8SSuravee Suthikulpanit } 310c3811a50SWei Huang 311*f5944964SVasant Hegde static inline int check_feature_gpt_level(void) 312*f5944964SVasant Hegde { 313*f5944964SVasant Hegde return ((amd_iommu_efr >> FEATURE_GATS_SHIFT) & FEATURE_GATS_MASK); 314*f5944964SVasant Hegde } 315*f5944964SVasant Hegde 316a44092e3SSuravee Suthikulpanit /* 317a44092e3SSuravee Suthikulpanit * For IVHD type 0x11/0x40, EFR is also available via IVHD. 318a44092e3SSuravee Suthikulpanit * Default to IVHD EFR since it is available sooner 319a44092e3SSuravee Suthikulpanit * (i.e. before PCI init). 320a44092e3SSuravee Suthikulpanit */ 321a44092e3SSuravee Suthikulpanit static void __init early_iommu_features_init(struct amd_iommu *iommu, 322a44092e3SSuravee Suthikulpanit struct ivhd_header *h) 323a44092e3SSuravee Suthikulpanit { 3241e98a35dSSuravee Suthikulpanit if (amd_iommu_ivinfo & IOMMU_IVINFO_EFRSUP) { 325a44092e3SSuravee Suthikulpanit iommu->features = h->efr_reg; 3261e98a35dSSuravee Suthikulpanit iommu->features2 = h->efr_reg2; 3271e98a35dSSuravee Suthikulpanit } 328f1ca7071SMario Limonciello if (amd_iommu_ivinfo & IOMMU_IVINFO_DMA_REMAP) 329f1ca7071SMario Limonciello amdr_ivrs_remap_support = true; 330a44092e3SSuravee Suthikulpanit } 331a44092e3SSuravee Suthikulpanit 332ad8694baSJoerg Roedel /* Access to l1 and l2 indexed register spaces */ 333ad8694baSJoerg Roedel 334ad8694baSJoerg Roedel static u32 iommu_read_l1(struct amd_iommu *iommu, u16 l1, u8 address) 335ad8694baSJoerg Roedel { 336ad8694baSJoerg Roedel u32 val; 337ad8694baSJoerg Roedel 338ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16)); 339ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xfc, &val); 340ad8694baSJoerg Roedel return val; 341ad8694baSJoerg Roedel } 342ad8694baSJoerg Roedel 343ad8694baSJoerg Roedel static void iommu_write_l1(struct amd_iommu *iommu, u16 l1, u8 address, u32 val) 344ad8694baSJoerg Roedel { 345ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16 | 1 << 31)); 346ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xfc, val); 347ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16)); 348ad8694baSJoerg Roedel } 349ad8694baSJoerg Roedel 350ad8694baSJoerg Roedel static u32 iommu_read_l2(struct amd_iommu *iommu, u8 address) 351ad8694baSJoerg Roedel { 352ad8694baSJoerg Roedel u32 val; 353ad8694baSJoerg Roedel 354ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, address); 355ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xf4, &val); 356ad8694baSJoerg Roedel return val; 357ad8694baSJoerg Roedel } 358ad8694baSJoerg Roedel 359ad8694baSJoerg Roedel static void iommu_write_l2(struct amd_iommu *iommu, u8 address, u32 val) 360ad8694baSJoerg Roedel { 361ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, (address | 1 << 8)); 362ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf4, val); 363ad8694baSJoerg Roedel } 364ad8694baSJoerg Roedel 365ad8694baSJoerg Roedel /**************************************************************************** 366ad8694baSJoerg Roedel * 367ad8694baSJoerg Roedel * AMD IOMMU MMIO register space handling functions 368ad8694baSJoerg Roedel * 369ad8694baSJoerg Roedel * These functions are used to program the IOMMU device registers in 370ad8694baSJoerg Roedel * MMIO space required for that driver. 371ad8694baSJoerg Roedel * 372ad8694baSJoerg Roedel ****************************************************************************/ 373ad8694baSJoerg Roedel 374ad8694baSJoerg Roedel /* 375ad8694baSJoerg Roedel * This function set the exclusion range in the IOMMU. DMA accesses to the 376ad8694baSJoerg Roedel * exclusion range are passed through untranslated 377ad8694baSJoerg Roedel */ 378ad8694baSJoerg Roedel static void iommu_set_exclusion_range(struct amd_iommu *iommu) 379ad8694baSJoerg Roedel { 380ad8694baSJoerg Roedel u64 start = iommu->exclusion_start & PAGE_MASK; 381ad8694baSJoerg Roedel u64 limit = (start + iommu->exclusion_length - 1) & PAGE_MASK; 382ad8694baSJoerg Roedel u64 entry; 383ad8694baSJoerg Roedel 384ad8694baSJoerg Roedel if (!iommu->exclusion_start) 385ad8694baSJoerg Roedel return; 386ad8694baSJoerg Roedel 387ad8694baSJoerg Roedel entry = start | MMIO_EXCL_ENABLE_MASK; 388ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET, 389ad8694baSJoerg Roedel &entry, sizeof(entry)); 390ad8694baSJoerg Roedel 391ad8694baSJoerg Roedel entry = limit; 392ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET, 393ad8694baSJoerg Roedel &entry, sizeof(entry)); 394ad8694baSJoerg Roedel } 395ad8694baSJoerg Roedel 39654ce12e0SSuravee Suthikulpanit static void iommu_set_cwwb_range(struct amd_iommu *iommu) 39754ce12e0SSuravee Suthikulpanit { 39854ce12e0SSuravee Suthikulpanit u64 start = iommu_virt_to_phys((void *)iommu->cmd_sem); 39954ce12e0SSuravee Suthikulpanit u64 entry = start & PM_ADDR_MASK; 40054ce12e0SSuravee Suthikulpanit 40102c6f31dSSuravee Suthikulpanit if (!check_feature_on_all_iommus(FEATURE_SNP)) 40254ce12e0SSuravee Suthikulpanit return; 40354ce12e0SSuravee Suthikulpanit 40454ce12e0SSuravee Suthikulpanit /* Note: 40554ce12e0SSuravee Suthikulpanit * Re-purpose Exclusion base/limit registers for Completion wait 40654ce12e0SSuravee Suthikulpanit * write-back base/limit. 40754ce12e0SSuravee Suthikulpanit */ 40854ce12e0SSuravee Suthikulpanit memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET, 40954ce12e0SSuravee Suthikulpanit &entry, sizeof(entry)); 41054ce12e0SSuravee Suthikulpanit 41154ce12e0SSuravee Suthikulpanit /* Note: 41254ce12e0SSuravee Suthikulpanit * Default to 4 Kbytes, which can be specified by setting base 41354ce12e0SSuravee Suthikulpanit * address equal to the limit address. 41454ce12e0SSuravee Suthikulpanit */ 41554ce12e0SSuravee Suthikulpanit memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET, 41654ce12e0SSuravee Suthikulpanit &entry, sizeof(entry)); 41754ce12e0SSuravee Suthikulpanit } 41854ce12e0SSuravee Suthikulpanit 419ad8694baSJoerg Roedel /* Programs the physical address of the device table into the IOMMU hardware */ 420ad8694baSJoerg Roedel static void iommu_set_device_table(struct amd_iommu *iommu) 421ad8694baSJoerg Roedel { 422ad8694baSJoerg Roedel u64 entry; 423b5c85290SVasant Hegde u32 dev_table_size = iommu->pci_seg->dev_table_size; 424401360ecSSuravee Suthikulpanit void *dev_table = (void *)get_dev_table(iommu); 425ad8694baSJoerg Roedel 426ad8694baSJoerg Roedel BUG_ON(iommu->mmio_base == NULL); 427ad8694baSJoerg Roedel 428401360ecSSuravee Suthikulpanit entry = iommu_virt_to_phys(dev_table); 429ad8694baSJoerg Roedel entry |= (dev_table_size >> 12) - 1; 430ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET, 431ad8694baSJoerg Roedel &entry, sizeof(entry)); 432ad8694baSJoerg Roedel } 433ad8694baSJoerg Roedel 434ad8694baSJoerg Roedel /* Generic functions to enable/disable certain features of the IOMMU. */ 435ad8694baSJoerg Roedel static void iommu_feature_enable(struct amd_iommu *iommu, u8 bit) 436ad8694baSJoerg Roedel { 437ad8694baSJoerg Roedel u64 ctrl; 438ad8694baSJoerg Roedel 439ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 440ad8694baSJoerg Roedel ctrl |= (1ULL << bit); 441ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 442ad8694baSJoerg Roedel } 443ad8694baSJoerg Roedel 444ad8694baSJoerg Roedel static void iommu_feature_disable(struct amd_iommu *iommu, u8 bit) 445ad8694baSJoerg Roedel { 446ad8694baSJoerg Roedel u64 ctrl; 447ad8694baSJoerg Roedel 448ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 449ad8694baSJoerg Roedel ctrl &= ~(1ULL << bit); 450ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 451ad8694baSJoerg Roedel } 452ad8694baSJoerg Roedel 453ad8694baSJoerg Roedel static void iommu_set_inv_tlb_timeout(struct amd_iommu *iommu, int timeout) 454ad8694baSJoerg Roedel { 455ad8694baSJoerg Roedel u64 ctrl; 456ad8694baSJoerg Roedel 457ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 458ad8694baSJoerg Roedel ctrl &= ~CTRL_INV_TO_MASK; 459ad8694baSJoerg Roedel ctrl |= (timeout << CONTROL_INV_TIMEOUT) & CTRL_INV_TO_MASK; 460ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 461ad8694baSJoerg Roedel } 462ad8694baSJoerg Roedel 463ad8694baSJoerg Roedel /* Function to enable the hardware */ 464ad8694baSJoerg Roedel static void iommu_enable(struct amd_iommu *iommu) 465ad8694baSJoerg Roedel { 466ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_IOMMU_EN); 467ad8694baSJoerg Roedel } 468ad8694baSJoerg Roedel 469ad8694baSJoerg Roedel static void iommu_disable(struct amd_iommu *iommu) 470ad8694baSJoerg Roedel { 471ad8694baSJoerg Roedel if (!iommu->mmio_base) 472ad8694baSJoerg Roedel return; 473ad8694baSJoerg Roedel 474ad8694baSJoerg Roedel /* Disable command buffer */ 475ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 476ad8694baSJoerg Roedel 477ad8694baSJoerg Roedel /* Disable event logging and event interrupts */ 478ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_INT_EN); 479ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 480ad8694baSJoerg Roedel 481ad8694baSJoerg Roedel /* Disable IOMMU GA_LOG */ 482ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_GALOG_EN); 483ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_GAINT_EN); 484ad8694baSJoerg Roedel 485ad8694baSJoerg Roedel /* Disable IOMMU hardware itself */ 486ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_IOMMU_EN); 487ad8694baSJoerg Roedel } 488ad8694baSJoerg Roedel 489ad8694baSJoerg Roedel /* 490ad8694baSJoerg Roedel * mapping and unmapping functions for the IOMMU MMIO space. Each AMD IOMMU in 491ad8694baSJoerg Roedel * the system has one. 492ad8694baSJoerg Roedel */ 493ad8694baSJoerg Roedel static u8 __iomem * __init iommu_map_mmio_space(u64 address, u64 end) 494ad8694baSJoerg Roedel { 495ad8694baSJoerg Roedel if (!request_mem_region(address, end, "amd_iommu")) { 496ad8694baSJoerg Roedel pr_err("Can not reserve memory region %llx-%llx for mmio\n", 497ad8694baSJoerg Roedel address, end); 498ad8694baSJoerg Roedel pr_err("This is a BIOS bug. Please contact your hardware vendor\n"); 499ad8694baSJoerg Roedel return NULL; 500ad8694baSJoerg Roedel } 501ad8694baSJoerg Roedel 502ad8694baSJoerg Roedel return (u8 __iomem *)ioremap(address, end); 503ad8694baSJoerg Roedel } 504ad8694baSJoerg Roedel 505ad8694baSJoerg Roedel static void __init iommu_unmap_mmio_space(struct amd_iommu *iommu) 506ad8694baSJoerg Roedel { 507ad8694baSJoerg Roedel if (iommu->mmio_base) 508ad8694baSJoerg Roedel iounmap(iommu->mmio_base); 509ad8694baSJoerg Roedel release_mem_region(iommu->mmio_phys, iommu->mmio_phys_end); 510ad8694baSJoerg Roedel } 511ad8694baSJoerg Roedel 512ad8694baSJoerg Roedel static inline u32 get_ivhd_header_size(struct ivhd_header *h) 513ad8694baSJoerg Roedel { 514ad8694baSJoerg Roedel u32 size = 0; 515ad8694baSJoerg Roedel 516ad8694baSJoerg Roedel switch (h->type) { 517ad8694baSJoerg Roedel case 0x10: 518ad8694baSJoerg Roedel size = 24; 519ad8694baSJoerg Roedel break; 520ad8694baSJoerg Roedel case 0x11: 521ad8694baSJoerg Roedel case 0x40: 522ad8694baSJoerg Roedel size = 40; 523ad8694baSJoerg Roedel break; 524ad8694baSJoerg Roedel } 525ad8694baSJoerg Roedel return size; 526ad8694baSJoerg Roedel } 527ad8694baSJoerg Roedel 528ad8694baSJoerg Roedel /**************************************************************************** 529ad8694baSJoerg Roedel * 530ad8694baSJoerg Roedel * The functions below belong to the first pass of AMD IOMMU ACPI table 531ad8694baSJoerg Roedel * parsing. In this pass we try to find out the highest device id this 532ad8694baSJoerg Roedel * code has to handle. Upon this information the size of the shared data 533ad8694baSJoerg Roedel * structures is determined later. 534ad8694baSJoerg Roedel * 535ad8694baSJoerg Roedel ****************************************************************************/ 536ad8694baSJoerg Roedel 537ad8694baSJoerg Roedel /* 538ad8694baSJoerg Roedel * This function calculates the length of a given IVHD entry 539ad8694baSJoerg Roedel */ 540ad8694baSJoerg Roedel static inline int ivhd_entry_length(u8 *ivhd) 541ad8694baSJoerg Roedel { 542ad8694baSJoerg Roedel u32 type = ((struct ivhd_entry *)ivhd)->type; 543ad8694baSJoerg Roedel 544ad8694baSJoerg Roedel if (type < 0x80) { 545ad8694baSJoerg Roedel return 0x04 << (*ivhd >> 6); 546ad8694baSJoerg Roedel } else if (type == IVHD_DEV_ACPI_HID) { 547ad8694baSJoerg Roedel /* For ACPI_HID, offset 21 is uid len */ 548ad8694baSJoerg Roedel return *((u8 *)ivhd + 21) + 22; 549ad8694baSJoerg Roedel } 550ad8694baSJoerg Roedel return 0; 551ad8694baSJoerg Roedel } 552ad8694baSJoerg Roedel 553ad8694baSJoerg Roedel /* 554ad8694baSJoerg Roedel * After reading the highest device id from the IOMMU PCI capability header 555ad8694baSJoerg Roedel * this function looks if there is a higher device id defined in the ACPI table 556ad8694baSJoerg Roedel */ 557ad8694baSJoerg Roedel static int __init find_last_devid_from_ivhd(struct ivhd_header *h) 558ad8694baSJoerg Roedel { 559ad8694baSJoerg Roedel u8 *p = (void *)h, *end = (void *)h; 560ad8694baSJoerg Roedel struct ivhd_entry *dev; 56130795900SVasant Hegde int last_devid = -EINVAL; 562ad8694baSJoerg Roedel 563ad8694baSJoerg Roedel u32 ivhd_size = get_ivhd_header_size(h); 564ad8694baSJoerg Roedel 565ad8694baSJoerg Roedel if (!ivhd_size) { 566ad8694baSJoerg Roedel pr_err("Unsupported IVHD type %#x\n", h->type); 567ad8694baSJoerg Roedel return -EINVAL; 568ad8694baSJoerg Roedel } 569ad8694baSJoerg Roedel 570ad8694baSJoerg Roedel p += ivhd_size; 571ad8694baSJoerg Roedel end += h->length; 572ad8694baSJoerg Roedel 573ad8694baSJoerg Roedel while (p < end) { 574ad8694baSJoerg Roedel dev = (struct ivhd_entry *)p; 575ad8694baSJoerg Roedel switch (dev->type) { 576ad8694baSJoerg Roedel case IVHD_DEV_ALL: 577ad8694baSJoerg Roedel /* Use maximum BDF value for DEV_ALL */ 57830795900SVasant Hegde return 0xffff; 579ad8694baSJoerg Roedel case IVHD_DEV_SELECT: 580ad8694baSJoerg Roedel case IVHD_DEV_RANGE_END: 581ad8694baSJoerg Roedel case IVHD_DEV_ALIAS: 582ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT: 583ad8694baSJoerg Roedel /* all the above subfield types refer to device ids */ 58430795900SVasant Hegde if (dev->devid > last_devid) 58530795900SVasant Hegde last_devid = dev->devid; 586ad8694baSJoerg Roedel break; 587ad8694baSJoerg Roedel default: 588ad8694baSJoerg Roedel break; 589ad8694baSJoerg Roedel } 590ad8694baSJoerg Roedel p += ivhd_entry_length(p); 591ad8694baSJoerg Roedel } 592ad8694baSJoerg Roedel 593ad8694baSJoerg Roedel WARN_ON(p != end); 594ad8694baSJoerg Roedel 59530795900SVasant Hegde return last_devid; 596ad8694baSJoerg Roedel } 597ad8694baSJoerg Roedel 598ad8694baSJoerg Roedel static int __init check_ivrs_checksum(struct acpi_table_header *table) 599ad8694baSJoerg Roedel { 600ad8694baSJoerg Roedel int i; 601ad8694baSJoerg Roedel u8 checksum = 0, *p = (u8 *)table; 602ad8694baSJoerg Roedel 603ad8694baSJoerg Roedel for (i = 0; i < table->length; ++i) 604ad8694baSJoerg Roedel checksum += p[i]; 605ad8694baSJoerg Roedel if (checksum != 0) { 606ad8694baSJoerg Roedel /* ACPI table corrupt */ 607ad8694baSJoerg Roedel pr_err(FW_BUG "IVRS invalid checksum\n"); 608ad8694baSJoerg Roedel return -ENODEV; 609ad8694baSJoerg Roedel } 610ad8694baSJoerg Roedel 611ad8694baSJoerg Roedel return 0; 612ad8694baSJoerg Roedel } 613ad8694baSJoerg Roedel 614ad8694baSJoerg Roedel /* 615ad8694baSJoerg Roedel * Iterate over all IVHD entries in the ACPI table and find the highest device 616ad8694baSJoerg Roedel * id which we need to handle. This is the first of three functions which parse 617ad8694baSJoerg Roedel * the ACPI table. So we check the checksum here. 618ad8694baSJoerg Roedel */ 61930795900SVasant Hegde static int __init find_last_devid_acpi(struct acpi_table_header *table, u16 pci_seg) 620ad8694baSJoerg Roedel { 621ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 622ad8694baSJoerg Roedel struct ivhd_header *h; 62330795900SVasant Hegde int last_devid, last_bdf = 0; 624ad8694baSJoerg Roedel 625ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 626ad8694baSJoerg Roedel 627ad8694baSJoerg Roedel end += table->length; 628ad8694baSJoerg Roedel while (p < end) { 629ad8694baSJoerg Roedel h = (struct ivhd_header *)p; 63030795900SVasant Hegde if (h->pci_seg == pci_seg && 63130795900SVasant Hegde h->type == amd_iommu_target_ivhd_type) { 63230795900SVasant Hegde last_devid = find_last_devid_from_ivhd(h); 633ad8694baSJoerg Roedel 63430795900SVasant Hegde if (last_devid < 0) 63530795900SVasant Hegde return -EINVAL; 63630795900SVasant Hegde if (last_devid > last_bdf) 63730795900SVasant Hegde last_bdf = last_devid; 638ad8694baSJoerg Roedel } 639ad8694baSJoerg Roedel p += h->length; 640ad8694baSJoerg Roedel } 641ad8694baSJoerg Roedel WARN_ON(p != end); 642ad8694baSJoerg Roedel 64330795900SVasant Hegde return last_bdf; 644ad8694baSJoerg Roedel } 645ad8694baSJoerg Roedel 646ad8694baSJoerg Roedel /**************************************************************************** 647ad8694baSJoerg Roedel * 648ad8694baSJoerg Roedel * The following functions belong to the code path which parses the ACPI table 649ad8694baSJoerg Roedel * the second time. In this ACPI parsing iteration we allocate IOMMU specific 65004230c11SSuravee Suthikulpanit * data structures, initialize the per PCI segment device/alias/rlookup table 65104230c11SSuravee Suthikulpanit * and also basically initialize the hardware. 652ad8694baSJoerg Roedel * 653ad8694baSJoerg Roedel ****************************************************************************/ 654ad8694baSJoerg Roedel 65504230c11SSuravee Suthikulpanit /* Allocate per PCI segment device table */ 65604230c11SSuravee Suthikulpanit static inline int __init alloc_dev_table(struct amd_iommu_pci_seg *pci_seg) 65704230c11SSuravee Suthikulpanit { 65804230c11SSuravee Suthikulpanit pci_seg->dev_table = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO | GFP_DMA32, 659b5c85290SVasant Hegde get_order(pci_seg->dev_table_size)); 66004230c11SSuravee Suthikulpanit if (!pci_seg->dev_table) 66104230c11SSuravee Suthikulpanit return -ENOMEM; 66204230c11SSuravee Suthikulpanit 66304230c11SSuravee Suthikulpanit return 0; 66404230c11SSuravee Suthikulpanit } 66504230c11SSuravee Suthikulpanit 66604230c11SSuravee Suthikulpanit static inline void free_dev_table(struct amd_iommu_pci_seg *pci_seg) 66704230c11SSuravee Suthikulpanit { 66804230c11SSuravee Suthikulpanit free_pages((unsigned long)pci_seg->dev_table, 669b5c85290SVasant Hegde get_order(pci_seg->dev_table_size)); 67004230c11SSuravee Suthikulpanit pci_seg->dev_table = NULL; 67104230c11SSuravee Suthikulpanit } 67204230c11SSuravee Suthikulpanit 673eda797a2SSuravee Suthikulpanit /* Allocate per PCI segment IOMMU rlookup table. */ 674eda797a2SSuravee Suthikulpanit static inline int __init alloc_rlookup_table(struct amd_iommu_pci_seg *pci_seg) 675eda797a2SSuravee Suthikulpanit { 676eda797a2SSuravee Suthikulpanit pci_seg->rlookup_table = (void *)__get_free_pages( 677eda797a2SSuravee Suthikulpanit GFP_KERNEL | __GFP_ZERO, 678ec12dd13SVasant Hegde get_order(pci_seg->rlookup_table_size)); 679eda797a2SSuravee Suthikulpanit if (pci_seg->rlookup_table == NULL) 680eda797a2SSuravee Suthikulpanit return -ENOMEM; 681eda797a2SSuravee Suthikulpanit 682eda797a2SSuravee Suthikulpanit return 0; 683eda797a2SSuravee Suthikulpanit } 684eda797a2SSuravee Suthikulpanit 685eda797a2SSuravee Suthikulpanit static inline void free_rlookup_table(struct amd_iommu_pci_seg *pci_seg) 686eda797a2SSuravee Suthikulpanit { 687eda797a2SSuravee Suthikulpanit free_pages((unsigned long)pci_seg->rlookup_table, 688ec12dd13SVasant Hegde get_order(pci_seg->rlookup_table_size)); 689eda797a2SSuravee Suthikulpanit pci_seg->rlookup_table = NULL; 690eda797a2SSuravee Suthikulpanit } 691eda797a2SSuravee Suthikulpanit 692333e581bSVasant Hegde static inline int __init alloc_irq_lookup_table(struct amd_iommu_pci_seg *pci_seg) 693333e581bSVasant Hegde { 694333e581bSVasant Hegde pci_seg->irq_lookup_table = (void *)__get_free_pages( 695333e581bSVasant Hegde GFP_KERNEL | __GFP_ZERO, 696ec12dd13SVasant Hegde get_order(pci_seg->rlookup_table_size)); 697333e581bSVasant Hegde kmemleak_alloc(pci_seg->irq_lookup_table, 698ec12dd13SVasant Hegde pci_seg->rlookup_table_size, 1, GFP_KERNEL); 699333e581bSVasant Hegde if (pci_seg->irq_lookup_table == NULL) 700333e581bSVasant Hegde return -ENOMEM; 701333e581bSVasant Hegde 702333e581bSVasant Hegde return 0; 703333e581bSVasant Hegde } 704333e581bSVasant Hegde 705333e581bSVasant Hegde static inline void free_irq_lookup_table(struct amd_iommu_pci_seg *pci_seg) 706333e581bSVasant Hegde { 707333e581bSVasant Hegde kmemleak_free(pci_seg->irq_lookup_table); 708333e581bSVasant Hegde free_pages((unsigned long)pci_seg->irq_lookup_table, 709ec12dd13SVasant Hegde get_order(pci_seg->rlookup_table_size)); 710333e581bSVasant Hegde pci_seg->irq_lookup_table = NULL; 711333e581bSVasant Hegde } 712eda797a2SSuravee Suthikulpanit 71399fc4ac3SSuravee Suthikulpanit static int __init alloc_alias_table(struct amd_iommu_pci_seg *pci_seg) 71499fc4ac3SSuravee Suthikulpanit { 71599fc4ac3SSuravee Suthikulpanit int i; 71699fc4ac3SSuravee Suthikulpanit 71799fc4ac3SSuravee Suthikulpanit pci_seg->alias_table = (void *)__get_free_pages(GFP_KERNEL, 71874ce42a9SVasant Hegde get_order(pci_seg->alias_table_size)); 71999fc4ac3SSuravee Suthikulpanit if (!pci_seg->alias_table) 72099fc4ac3SSuravee Suthikulpanit return -ENOMEM; 72199fc4ac3SSuravee Suthikulpanit 72299fc4ac3SSuravee Suthikulpanit /* 72399fc4ac3SSuravee Suthikulpanit * let all alias entries point to itself 72499fc4ac3SSuravee Suthikulpanit */ 725401360ecSSuravee Suthikulpanit for (i = 0; i <= pci_seg->last_bdf; ++i) 72699fc4ac3SSuravee Suthikulpanit pci_seg->alias_table[i] = i; 72799fc4ac3SSuravee Suthikulpanit 72899fc4ac3SSuravee Suthikulpanit return 0; 72999fc4ac3SSuravee Suthikulpanit } 73099fc4ac3SSuravee Suthikulpanit 73199fc4ac3SSuravee Suthikulpanit static void __init free_alias_table(struct amd_iommu_pci_seg *pci_seg) 73299fc4ac3SSuravee Suthikulpanit { 73399fc4ac3SSuravee Suthikulpanit free_pages((unsigned long)pci_seg->alias_table, 73474ce42a9SVasant Hegde get_order(pci_seg->alias_table_size)); 73599fc4ac3SSuravee Suthikulpanit pci_seg->alias_table = NULL; 73699fc4ac3SSuravee Suthikulpanit } 73799fc4ac3SSuravee Suthikulpanit 738ad8694baSJoerg Roedel /* 739ad8694baSJoerg Roedel * Allocates the command buffer. This buffer is per AMD IOMMU. We can 740ad8694baSJoerg Roedel * write commands to that buffer later and the IOMMU will execute them 741ad8694baSJoerg Roedel * asynchronously 742ad8694baSJoerg Roedel */ 743ad8694baSJoerg Roedel static int __init alloc_command_buffer(struct amd_iommu *iommu) 744ad8694baSJoerg Roedel { 745ad8694baSJoerg Roedel iommu->cmd_buf = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 746ad8694baSJoerg Roedel get_order(CMD_BUFFER_SIZE)); 747ad8694baSJoerg Roedel 748ad8694baSJoerg Roedel return iommu->cmd_buf ? 0 : -ENOMEM; 749ad8694baSJoerg Roedel } 750ad8694baSJoerg Roedel 751ad8694baSJoerg Roedel /* 7525ce97f4eSLennert Buytenhek * This function restarts event logging in case the IOMMU experienced 7535ce97f4eSLennert Buytenhek * an event log buffer overflow. 7545ce97f4eSLennert Buytenhek */ 7555ce97f4eSLennert Buytenhek void amd_iommu_restart_event_logging(struct amd_iommu *iommu) 7565ce97f4eSLennert Buytenhek { 7575ce97f4eSLennert Buytenhek iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 7585ce97f4eSLennert Buytenhek iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN); 7595ce97f4eSLennert Buytenhek } 7605ce97f4eSLennert Buytenhek 7615ce97f4eSLennert Buytenhek /* 762ad8694baSJoerg Roedel * This function resets the command buffer if the IOMMU stopped fetching 763ad8694baSJoerg Roedel * commands from it. 764ad8694baSJoerg Roedel */ 7653bf01426SVasant Hegde static void amd_iommu_reset_cmd_buffer(struct amd_iommu *iommu) 766ad8694baSJoerg Roedel { 767ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 768ad8694baSJoerg Roedel 769ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_CMD_HEAD_OFFSET); 770ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_CMD_TAIL_OFFSET); 771ad8694baSJoerg Roedel iommu->cmd_buf_head = 0; 772ad8694baSJoerg Roedel iommu->cmd_buf_tail = 0; 773ad8694baSJoerg Roedel 774ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_CMDBUF_EN); 775ad8694baSJoerg Roedel } 776ad8694baSJoerg Roedel 777ad8694baSJoerg Roedel /* 778ad8694baSJoerg Roedel * This function writes the command buffer address to the hardware and 779ad8694baSJoerg Roedel * enables it. 780ad8694baSJoerg Roedel */ 781ad8694baSJoerg Roedel static void iommu_enable_command_buffer(struct amd_iommu *iommu) 782ad8694baSJoerg Roedel { 783ad8694baSJoerg Roedel u64 entry; 784ad8694baSJoerg Roedel 785ad8694baSJoerg Roedel BUG_ON(iommu->cmd_buf == NULL); 786ad8694baSJoerg Roedel 787ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->cmd_buf); 788ad8694baSJoerg Roedel entry |= MMIO_CMD_SIZE_512; 789ad8694baSJoerg Roedel 790ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_CMD_BUF_OFFSET, 791ad8694baSJoerg Roedel &entry, sizeof(entry)); 792ad8694baSJoerg Roedel 793ad8694baSJoerg Roedel amd_iommu_reset_cmd_buffer(iommu); 794ad8694baSJoerg Roedel } 795ad8694baSJoerg Roedel 796ad8694baSJoerg Roedel /* 797ad8694baSJoerg Roedel * This function disables the command buffer 798ad8694baSJoerg Roedel */ 799ad8694baSJoerg Roedel static void iommu_disable_command_buffer(struct amd_iommu *iommu) 800ad8694baSJoerg Roedel { 801ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 802ad8694baSJoerg Roedel } 803ad8694baSJoerg Roedel 804ad8694baSJoerg Roedel static void __init free_command_buffer(struct amd_iommu *iommu) 805ad8694baSJoerg Roedel { 806ad8694baSJoerg Roedel free_pages((unsigned long)iommu->cmd_buf, get_order(CMD_BUFFER_SIZE)); 807ad8694baSJoerg Roedel } 808ad8694baSJoerg Roedel 8096d39bdeeSSuravee Suthikulpanit static void *__init iommu_alloc_4k_pages(struct amd_iommu *iommu, 8106d39bdeeSSuravee Suthikulpanit gfp_t gfp, size_t size) 8116d39bdeeSSuravee Suthikulpanit { 8126d39bdeeSSuravee Suthikulpanit int order = get_order(size); 8136d39bdeeSSuravee Suthikulpanit void *buf = (void *)__get_free_pages(gfp, order); 8146d39bdeeSSuravee Suthikulpanit 8156d39bdeeSSuravee Suthikulpanit if (buf && 81602c6f31dSSuravee Suthikulpanit check_feature_on_all_iommus(FEATURE_SNP) && 8176d39bdeeSSuravee Suthikulpanit set_memory_4k((unsigned long)buf, (1 << order))) { 8186d39bdeeSSuravee Suthikulpanit free_pages((unsigned long)buf, order); 8196d39bdeeSSuravee Suthikulpanit buf = NULL; 8206d39bdeeSSuravee Suthikulpanit } 8216d39bdeeSSuravee Suthikulpanit 8226d39bdeeSSuravee Suthikulpanit return buf; 8236d39bdeeSSuravee Suthikulpanit } 8246d39bdeeSSuravee Suthikulpanit 825ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */ 826ad8694baSJoerg Roedel static int __init alloc_event_buffer(struct amd_iommu *iommu) 827ad8694baSJoerg Roedel { 8286d39bdeeSSuravee Suthikulpanit iommu->evt_buf = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 8296d39bdeeSSuravee Suthikulpanit EVT_BUFFER_SIZE); 830ad8694baSJoerg Roedel 831ad8694baSJoerg Roedel return iommu->evt_buf ? 0 : -ENOMEM; 832ad8694baSJoerg Roedel } 833ad8694baSJoerg Roedel 834ad8694baSJoerg Roedel static void iommu_enable_event_buffer(struct amd_iommu *iommu) 835ad8694baSJoerg Roedel { 836ad8694baSJoerg Roedel u64 entry; 837ad8694baSJoerg Roedel 838ad8694baSJoerg Roedel BUG_ON(iommu->evt_buf == NULL); 839ad8694baSJoerg Roedel 840ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->evt_buf) | EVT_LEN_MASK; 841ad8694baSJoerg Roedel 842ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EVT_BUF_OFFSET, 843ad8694baSJoerg Roedel &entry, sizeof(entry)); 844ad8694baSJoerg Roedel 845ad8694baSJoerg Roedel /* set head and tail to zero manually */ 846ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_EVT_HEAD_OFFSET); 847ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_EVT_TAIL_OFFSET); 848ad8694baSJoerg Roedel 849ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN); 850ad8694baSJoerg Roedel } 851ad8694baSJoerg Roedel 852ad8694baSJoerg Roedel /* 853ad8694baSJoerg Roedel * This function disables the event log buffer 854ad8694baSJoerg Roedel */ 855ad8694baSJoerg Roedel static void iommu_disable_event_buffer(struct amd_iommu *iommu) 856ad8694baSJoerg Roedel { 857ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 858ad8694baSJoerg Roedel } 859ad8694baSJoerg Roedel 860ad8694baSJoerg Roedel static void __init free_event_buffer(struct amd_iommu *iommu) 861ad8694baSJoerg Roedel { 862ad8694baSJoerg Roedel free_pages((unsigned long)iommu->evt_buf, get_order(EVT_BUFFER_SIZE)); 863ad8694baSJoerg Roedel } 864ad8694baSJoerg Roedel 865ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */ 866ad8694baSJoerg Roedel static int __init alloc_ppr_log(struct amd_iommu *iommu) 867ad8694baSJoerg Roedel { 8686d39bdeeSSuravee Suthikulpanit iommu->ppr_log = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 8696d39bdeeSSuravee Suthikulpanit PPR_LOG_SIZE); 870ad8694baSJoerg Roedel 871ad8694baSJoerg Roedel return iommu->ppr_log ? 0 : -ENOMEM; 872ad8694baSJoerg Roedel } 873ad8694baSJoerg Roedel 874ad8694baSJoerg Roedel static void iommu_enable_ppr_log(struct amd_iommu *iommu) 875ad8694baSJoerg Roedel { 876ad8694baSJoerg Roedel u64 entry; 877ad8694baSJoerg Roedel 878ad8694baSJoerg Roedel if (iommu->ppr_log == NULL) 879ad8694baSJoerg Roedel return; 880ad8694baSJoerg Roedel 881ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->ppr_log) | PPR_LOG_SIZE_512; 882ad8694baSJoerg Roedel 883ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_PPR_LOG_OFFSET, 884ad8694baSJoerg Roedel &entry, sizeof(entry)); 885ad8694baSJoerg Roedel 886ad8694baSJoerg Roedel /* set head and tail to zero manually */ 887ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_PPR_HEAD_OFFSET); 888ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_PPR_TAIL_OFFSET); 889ad8694baSJoerg Roedel 890ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPRLOG_EN); 891ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPR_EN); 892ad8694baSJoerg Roedel } 893ad8694baSJoerg Roedel 894ad8694baSJoerg Roedel static void __init free_ppr_log(struct amd_iommu *iommu) 895ad8694baSJoerg Roedel { 896ad8694baSJoerg Roedel free_pages((unsigned long)iommu->ppr_log, get_order(PPR_LOG_SIZE)); 897ad8694baSJoerg Roedel } 898ad8694baSJoerg Roedel 899ad8694baSJoerg Roedel static void free_ga_log(struct amd_iommu *iommu) 900ad8694baSJoerg Roedel { 901ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 902092550eaSLibing Zhou free_pages((unsigned long)iommu->ga_log, get_order(GA_LOG_SIZE)); 903092550eaSLibing Zhou free_pages((unsigned long)iommu->ga_log_tail, get_order(8)); 904ad8694baSJoerg Roedel #endif 905ad8694baSJoerg Roedel } 906ad8694baSJoerg Roedel 907be280ea7SJoerg Roedel #ifdef CONFIG_IRQ_REMAP 908ad8694baSJoerg Roedel static int iommu_ga_log_enable(struct amd_iommu *iommu) 909ad8694baSJoerg Roedel { 910ad8694baSJoerg Roedel u32 status, i; 911a8d4a37dSMaxim Levitsky u64 entry; 912ad8694baSJoerg Roedel 913ad8694baSJoerg Roedel if (!iommu->ga_log) 914ad8694baSJoerg Roedel return -EINVAL; 915ad8694baSJoerg Roedel 916a8d4a37dSMaxim Levitsky entry = iommu_virt_to_phys(iommu->ga_log) | GA_LOG_SIZE_512; 917a8d4a37dSMaxim Levitsky memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_BASE_OFFSET, 918a8d4a37dSMaxim Levitsky &entry, sizeof(entry)); 919a8d4a37dSMaxim Levitsky entry = (iommu_virt_to_phys(iommu->ga_log_tail) & 920a8d4a37dSMaxim Levitsky (BIT_ULL(52)-1)) & ~7ULL; 921a8d4a37dSMaxim Levitsky memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_TAIL_OFFSET, 922a8d4a37dSMaxim Levitsky &entry, sizeof(entry)); 923a8d4a37dSMaxim Levitsky writel(0x00, iommu->mmio_base + MMIO_GA_HEAD_OFFSET); 924a8d4a37dSMaxim Levitsky writel(0x00, iommu->mmio_base + MMIO_GA_TAIL_OFFSET); 925a8d4a37dSMaxim Levitsky 926a8d4a37dSMaxim Levitsky 927ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GAINT_EN); 928ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GALOG_EN); 929ad8694baSJoerg Roedel 930ad8694baSJoerg Roedel for (i = 0; i < LOOP_TIMEOUT; ++i) { 931ad8694baSJoerg Roedel status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 932ad8694baSJoerg Roedel if (status & (MMIO_STATUS_GALOG_RUN_MASK)) 933ad8694baSJoerg Roedel break; 9349b45a773SJoerg Roedel udelay(10); 935ad8694baSJoerg Roedel } 936ad8694baSJoerg Roedel 937a8d4a37dSMaxim Levitsky if (WARN_ON(i >= LOOP_TIMEOUT)) 938ad8694baSJoerg Roedel return -EINVAL; 939be280ea7SJoerg Roedel 940ad8694baSJoerg Roedel return 0; 941ad8694baSJoerg Roedel } 942ad8694baSJoerg Roedel 943ad8694baSJoerg Roedel static int iommu_init_ga_log(struct amd_iommu *iommu) 944ad8694baSJoerg Roedel { 945ad8694baSJoerg Roedel if (!AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 946ad8694baSJoerg Roedel return 0; 947ad8694baSJoerg Roedel 948ad8694baSJoerg Roedel iommu->ga_log = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 949ad8694baSJoerg Roedel get_order(GA_LOG_SIZE)); 950ad8694baSJoerg Roedel if (!iommu->ga_log) 951ad8694baSJoerg Roedel goto err_out; 952ad8694baSJoerg Roedel 953ad8694baSJoerg Roedel iommu->ga_log_tail = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 954ad8694baSJoerg Roedel get_order(8)); 955ad8694baSJoerg Roedel if (!iommu->ga_log_tail) 956ad8694baSJoerg Roedel goto err_out; 957ad8694baSJoerg Roedel 958ad8694baSJoerg Roedel return 0; 959ad8694baSJoerg Roedel err_out: 960ad8694baSJoerg Roedel free_ga_log(iommu); 961ad8694baSJoerg Roedel return -EINVAL; 962ad8694baSJoerg Roedel } 963be280ea7SJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 964ad8694baSJoerg Roedel 965c69d89afSSuravee Suthikulpanit static int __init alloc_cwwb_sem(struct amd_iommu *iommu) 966c69d89afSSuravee Suthikulpanit { 9676d39bdeeSSuravee Suthikulpanit iommu->cmd_sem = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 1); 968c69d89afSSuravee Suthikulpanit 969c69d89afSSuravee Suthikulpanit return iommu->cmd_sem ? 0 : -ENOMEM; 970c69d89afSSuravee Suthikulpanit } 971c69d89afSSuravee Suthikulpanit 972c69d89afSSuravee Suthikulpanit static void __init free_cwwb_sem(struct amd_iommu *iommu) 973c69d89afSSuravee Suthikulpanit { 974c69d89afSSuravee Suthikulpanit if (iommu->cmd_sem) 975c69d89afSSuravee Suthikulpanit free_page((unsigned long)iommu->cmd_sem); 976c69d89afSSuravee Suthikulpanit } 977c69d89afSSuravee Suthikulpanit 978ad8694baSJoerg Roedel static void iommu_enable_xt(struct amd_iommu *iommu) 979ad8694baSJoerg Roedel { 980ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 981ad8694baSJoerg Roedel /* 982ad8694baSJoerg Roedel * XT mode (32-bit APIC destination ID) requires 983ad8694baSJoerg Roedel * GA mode (128-bit IRTE support) as a prerequisite. 984ad8694baSJoerg Roedel */ 985ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir) && 986ad8694baSJoerg Roedel amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 987ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_XT_EN); 988ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 989ad8694baSJoerg Roedel } 990ad8694baSJoerg Roedel 991ad8694baSJoerg Roedel static void iommu_enable_gt(struct amd_iommu *iommu) 992ad8694baSJoerg Roedel { 993ad8694baSJoerg Roedel if (!iommu_feature(iommu, FEATURE_GT)) 994ad8694baSJoerg Roedel return; 995ad8694baSJoerg Roedel 996ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GT_EN); 997ad8694baSJoerg Roedel } 998ad8694baSJoerg Roedel 999ad8694baSJoerg Roedel /* sets a specific bit in the device table entry. */ 100056fb7951SSuravee Suthikulpanit static void __set_dev_entry_bit(struct dev_table_entry *dev_table, 100156fb7951SSuravee Suthikulpanit u16 devid, u8 bit) 1002ad8694baSJoerg Roedel { 1003ad8694baSJoerg Roedel int i = (bit >> 6) & 0x03; 1004ad8694baSJoerg Roedel int _bit = bit & 0x3f; 1005ad8694baSJoerg Roedel 100656fb7951SSuravee Suthikulpanit dev_table[devid].data[i] |= (1UL << _bit); 1007ad8694baSJoerg Roedel } 1008ad8694baSJoerg Roedel 100956fb7951SSuravee Suthikulpanit static void set_dev_entry_bit(struct amd_iommu *iommu, u16 devid, u8 bit) 101056fb7951SSuravee Suthikulpanit { 101156fb7951SSuravee Suthikulpanit struct dev_table_entry *dev_table = get_dev_table(iommu); 101256fb7951SSuravee Suthikulpanit 101356fb7951SSuravee Suthikulpanit return __set_dev_entry_bit(dev_table, devid, bit); 101456fb7951SSuravee Suthikulpanit } 101556fb7951SSuravee Suthikulpanit 101656fb7951SSuravee Suthikulpanit static int __get_dev_entry_bit(struct dev_table_entry *dev_table, 101756fb7951SSuravee Suthikulpanit u16 devid, u8 bit) 1018ad8694baSJoerg Roedel { 1019ad8694baSJoerg Roedel int i = (bit >> 6) & 0x03; 1020ad8694baSJoerg Roedel int _bit = bit & 0x3f; 1021ad8694baSJoerg Roedel 102256fb7951SSuravee Suthikulpanit return (dev_table[devid].data[i] & (1UL << _bit)) >> _bit; 1023ad8694baSJoerg Roedel } 1024ad8694baSJoerg Roedel 102556fb7951SSuravee Suthikulpanit static int get_dev_entry_bit(struct amd_iommu *iommu, u16 devid, u8 bit) 102656fb7951SSuravee Suthikulpanit { 102756fb7951SSuravee Suthikulpanit struct dev_table_entry *dev_table = get_dev_table(iommu); 102856fb7951SSuravee Suthikulpanit 102956fb7951SSuravee Suthikulpanit return __get_dev_entry_bit(dev_table, devid, bit); 103056fb7951SSuravee Suthikulpanit } 1031ad8694baSJoerg Roedel 1032eb21ef02SSuravee Suthikulpanit static bool __copy_device_table(struct amd_iommu *iommu) 1033ad8694baSJoerg Roedel { 1034eb21ef02SSuravee Suthikulpanit u64 int_ctl, int_tab_len, entry = 0; 1035eb21ef02SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg = iommu->pci_seg; 1036ad8694baSJoerg Roedel struct dev_table_entry *old_devtb = NULL; 1037ad8694baSJoerg Roedel u32 lo, hi, devid, old_devtb_size; 1038ad8694baSJoerg Roedel phys_addr_t old_devtb_phys; 1039ad8694baSJoerg Roedel u16 dom_id, dte_v, irq_v; 1040ad8694baSJoerg Roedel gfp_t gfp_flag; 1041ad8694baSJoerg Roedel u64 tmp; 1042ad8694baSJoerg Roedel 1043eb21ef02SSuravee Suthikulpanit /* Each IOMMU use separate device table with the same size */ 1044ad8694baSJoerg Roedel lo = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET); 1045ad8694baSJoerg Roedel hi = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET + 4); 1046ad8694baSJoerg Roedel entry = (((u64) hi) << 32) + lo; 1047ad8694baSJoerg Roedel 1048ad8694baSJoerg Roedel old_devtb_size = ((entry & ~PAGE_MASK) + 1) << 12; 1049b5c85290SVasant Hegde if (old_devtb_size != pci_seg->dev_table_size) { 1050ad8694baSJoerg Roedel pr_err("The device table size of IOMMU:%d is not expected!\n", 1051ad8694baSJoerg Roedel iommu->index); 1052ad8694baSJoerg Roedel return false; 1053ad8694baSJoerg Roedel } 1054ad8694baSJoerg Roedel 1055ad8694baSJoerg Roedel /* 1056ad8694baSJoerg Roedel * When SME is enabled in the first kernel, the entry includes the 1057ad8694baSJoerg Roedel * memory encryption mask(sme_me_mask), we must remove the memory 1058ad8694baSJoerg Roedel * encryption mask to obtain the true physical address in kdump kernel. 1059ad8694baSJoerg Roedel */ 1060ad8694baSJoerg Roedel old_devtb_phys = __sme_clr(entry) & PAGE_MASK; 1061ad8694baSJoerg Roedel 1062ad8694baSJoerg Roedel if (old_devtb_phys >= 0x100000000ULL) { 1063ad8694baSJoerg Roedel pr_err("The address of old device table is above 4G, not trustworthy!\n"); 1064ad8694baSJoerg Roedel return false; 1065ad8694baSJoerg Roedel } 106632cb4d02STom Lendacky old_devtb = (cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) && is_kdump_kernel()) 1067ad8694baSJoerg Roedel ? (__force void *)ioremap_encrypted(old_devtb_phys, 1068b5c85290SVasant Hegde pci_seg->dev_table_size) 1069b5c85290SVasant Hegde : memremap(old_devtb_phys, pci_seg->dev_table_size, MEMREMAP_WB); 1070ad8694baSJoerg Roedel 1071ad8694baSJoerg Roedel if (!old_devtb) 1072ad8694baSJoerg Roedel return false; 1073ad8694baSJoerg Roedel 1074ad8694baSJoerg Roedel gfp_flag = GFP_KERNEL | __GFP_ZERO | GFP_DMA32; 1075eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy = (void *)__get_free_pages(gfp_flag, 1076b5c85290SVasant Hegde get_order(pci_seg->dev_table_size)); 1077eb21ef02SSuravee Suthikulpanit if (pci_seg->old_dev_tbl_cpy == NULL) { 1078ad8694baSJoerg Roedel pr_err("Failed to allocate memory for copying old device table!\n"); 1079434d2defSVasant Hegde memunmap(old_devtb); 1080ad8694baSJoerg Roedel return false; 1081ad8694baSJoerg Roedel } 1082ad8694baSJoerg Roedel 1083401360ecSSuravee Suthikulpanit for (devid = 0; devid <= pci_seg->last_bdf; ++devid) { 1084eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy[devid] = old_devtb[devid]; 1085ad8694baSJoerg Roedel dom_id = old_devtb[devid].data[1] & DEV_DOMID_MASK; 1086ad8694baSJoerg Roedel dte_v = old_devtb[devid].data[0] & DTE_FLAG_V; 1087ad8694baSJoerg Roedel 1088ad8694baSJoerg Roedel if (dte_v && dom_id) { 1089eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy[devid].data[0] = old_devtb[devid].data[0]; 1090eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy[devid].data[1] = old_devtb[devid].data[1]; 1091ad8694baSJoerg Roedel __set_bit(dom_id, amd_iommu_pd_alloc_bitmap); 1092ad8694baSJoerg Roedel /* If gcr3 table existed, mask it out */ 1093ad8694baSJoerg Roedel if (old_devtb[devid].data[0] & DTE_FLAG_GV) { 1094ad8694baSJoerg Roedel tmp = DTE_GCR3_VAL_B(~0ULL) << DTE_GCR3_SHIFT_B; 1095ad8694baSJoerg Roedel tmp |= DTE_GCR3_VAL_C(~0ULL) << DTE_GCR3_SHIFT_C; 1096eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy[devid].data[1] &= ~tmp; 1097ad8694baSJoerg Roedel tmp = DTE_GCR3_VAL_A(~0ULL) << DTE_GCR3_SHIFT_A; 1098ad8694baSJoerg Roedel tmp |= DTE_FLAG_GV; 1099eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy[devid].data[0] &= ~tmp; 1100ad8694baSJoerg Roedel } 1101ad8694baSJoerg Roedel } 1102ad8694baSJoerg Roedel 1103ad8694baSJoerg Roedel irq_v = old_devtb[devid].data[2] & DTE_IRQ_REMAP_ENABLE; 1104ad8694baSJoerg Roedel int_ctl = old_devtb[devid].data[2] & DTE_IRQ_REMAP_INTCTL_MASK; 11055ae9a046SSuravee Suthikulpanit int_tab_len = old_devtb[devid].data[2] & DTE_INTTABLEN_MASK; 1106ad8694baSJoerg Roedel if (irq_v && (int_ctl || int_tab_len)) { 1107ad8694baSJoerg Roedel if ((int_ctl != DTE_IRQ_REMAP_INTCTL) || 11085ae9a046SSuravee Suthikulpanit (int_tab_len != DTE_INTTABLEN)) { 1109ad8694baSJoerg Roedel pr_err("Wrong old irq remapping flag: %#x\n", devid); 1110434d2defSVasant Hegde memunmap(old_devtb); 1111ad8694baSJoerg Roedel return false; 1112ad8694baSJoerg Roedel } 1113ad8694baSJoerg Roedel 1114eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy[devid].data[2] = old_devtb[devid].data[2]; 1115ad8694baSJoerg Roedel } 1116ad8694baSJoerg Roedel } 1117ad8694baSJoerg Roedel memunmap(old_devtb); 1118ad8694baSJoerg Roedel 1119ad8694baSJoerg Roedel return true; 1120ad8694baSJoerg Roedel } 1121ad8694baSJoerg Roedel 1122eb21ef02SSuravee Suthikulpanit static bool copy_device_table(void) 1123eb21ef02SSuravee Suthikulpanit { 1124eb21ef02SSuravee Suthikulpanit struct amd_iommu *iommu; 1125eb21ef02SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg; 1126eb21ef02SSuravee Suthikulpanit 1127eb21ef02SSuravee Suthikulpanit if (!amd_iommu_pre_enabled) 1128eb21ef02SSuravee Suthikulpanit return false; 1129eb21ef02SSuravee Suthikulpanit 1130eb21ef02SSuravee Suthikulpanit pr_warn("Translation is already enabled - trying to copy translation structures\n"); 1131eb21ef02SSuravee Suthikulpanit 1132eb21ef02SSuravee Suthikulpanit /* 1133eb21ef02SSuravee Suthikulpanit * All IOMMUs within PCI segment shares common device table. 1134eb21ef02SSuravee Suthikulpanit * Hence copy device table only once per PCI segment. 1135eb21ef02SSuravee Suthikulpanit */ 1136eb21ef02SSuravee Suthikulpanit for_each_pci_segment(pci_seg) { 1137eb21ef02SSuravee Suthikulpanit for_each_iommu(iommu) { 1138eb21ef02SSuravee Suthikulpanit if (pci_seg->id != iommu->pci_seg->id) 1139eb21ef02SSuravee Suthikulpanit continue; 1140eb21ef02SSuravee Suthikulpanit if (!__copy_device_table(iommu)) 1141eb21ef02SSuravee Suthikulpanit return false; 1142eb21ef02SSuravee Suthikulpanit break; 1143eb21ef02SSuravee Suthikulpanit } 1144eb21ef02SSuravee Suthikulpanit } 1145eb21ef02SSuravee Suthikulpanit 1146eb21ef02SSuravee Suthikulpanit return true; 1147eb21ef02SSuravee Suthikulpanit } 1148eb21ef02SSuravee Suthikulpanit 114956fb7951SSuravee Suthikulpanit void amd_iommu_apply_erratum_63(struct amd_iommu *iommu, u16 devid) 1150ad8694baSJoerg Roedel { 1151ad8694baSJoerg Roedel int sysmgt; 1152ad8694baSJoerg Roedel 115356fb7951SSuravee Suthikulpanit sysmgt = get_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT1) | 115456fb7951SSuravee Suthikulpanit (get_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT2) << 1); 1155ad8694baSJoerg Roedel 1156ad8694baSJoerg Roedel if (sysmgt == 0x01) 115756fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_IW); 1158ad8694baSJoerg Roedel } 1159ad8694baSJoerg Roedel 1160ad8694baSJoerg Roedel /* 1161ad8694baSJoerg Roedel * This function takes the device specific flags read from the ACPI 1162ad8694baSJoerg Roedel * table and sets up the device table entry with that information 1163ad8694baSJoerg Roedel */ 1164ad8694baSJoerg Roedel static void __init set_dev_entry_from_acpi(struct amd_iommu *iommu, 1165ad8694baSJoerg Roedel u16 devid, u32 flags, u32 ext_flags) 1166ad8694baSJoerg Roedel { 1167ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_INITPASS) 116856fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_INIT_PASS); 1169ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_EXTINT) 117056fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_EINT_PASS); 1171ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_NMI) 117256fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_NMI_PASS); 1173ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_SYSMGT1) 117456fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT1); 1175ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_SYSMGT2) 117656fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_SYSMGT2); 1177ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_LINT0) 117856fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_LINT0_PASS); 1179ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_LINT1) 118056fb7951SSuravee Suthikulpanit set_dev_entry_bit(iommu, devid, DEV_ENTRY_LINT1_PASS); 1181ad8694baSJoerg Roedel 118256fb7951SSuravee Suthikulpanit amd_iommu_apply_erratum_63(iommu, devid); 1183ad8694baSJoerg Roedel 1184401360ecSSuravee Suthikulpanit amd_iommu_set_rlookup_table(iommu, devid); 1185ad8694baSJoerg Roedel } 1186ad8694baSJoerg Roedel 1187a45627baSSuravee Suthikulpanit int __init add_special_device(u8 type, u8 id, u32 *devid, bool cmd_line) 1188ad8694baSJoerg Roedel { 1189ad8694baSJoerg Roedel struct devid_map *entry; 1190ad8694baSJoerg Roedel struct list_head *list; 1191ad8694baSJoerg Roedel 1192ad8694baSJoerg Roedel if (type == IVHD_SPECIAL_IOAPIC) 1193ad8694baSJoerg Roedel list = &ioapic_map; 1194ad8694baSJoerg Roedel else if (type == IVHD_SPECIAL_HPET) 1195ad8694baSJoerg Roedel list = &hpet_map; 1196ad8694baSJoerg Roedel else 1197ad8694baSJoerg Roedel return -EINVAL; 1198ad8694baSJoerg Roedel 1199ad8694baSJoerg Roedel list_for_each_entry(entry, list, list) { 1200ad8694baSJoerg Roedel if (!(entry->id == id && entry->cmd_line)) 1201ad8694baSJoerg Roedel continue; 1202ad8694baSJoerg Roedel 1203ad8694baSJoerg Roedel pr_info("Command-line override present for %s id %d - ignoring\n", 1204ad8694baSJoerg Roedel type == IVHD_SPECIAL_IOAPIC ? "IOAPIC" : "HPET", id); 1205ad8694baSJoerg Roedel 1206ad8694baSJoerg Roedel *devid = entry->devid; 1207ad8694baSJoerg Roedel 1208ad8694baSJoerg Roedel return 0; 1209ad8694baSJoerg Roedel } 1210ad8694baSJoerg Roedel 1211ad8694baSJoerg Roedel entry = kzalloc(sizeof(*entry), GFP_KERNEL); 1212ad8694baSJoerg Roedel if (!entry) 1213ad8694baSJoerg Roedel return -ENOMEM; 1214ad8694baSJoerg Roedel 1215ad8694baSJoerg Roedel entry->id = id; 1216ad8694baSJoerg Roedel entry->devid = *devid; 1217ad8694baSJoerg Roedel entry->cmd_line = cmd_line; 1218ad8694baSJoerg Roedel 1219ad8694baSJoerg Roedel list_add_tail(&entry->list, list); 1220ad8694baSJoerg Roedel 1221ad8694baSJoerg Roedel return 0; 1222ad8694baSJoerg Roedel } 1223ad8694baSJoerg Roedel 1224a45627baSSuravee Suthikulpanit static int __init add_acpi_hid_device(u8 *hid, u8 *uid, u32 *devid, 1225ad8694baSJoerg Roedel bool cmd_line) 1226ad8694baSJoerg Roedel { 1227ad8694baSJoerg Roedel struct acpihid_map_entry *entry; 1228ad8694baSJoerg Roedel struct list_head *list = &acpihid_map; 1229ad8694baSJoerg Roedel 1230ad8694baSJoerg Roedel list_for_each_entry(entry, list, list) { 1231ad8694baSJoerg Roedel if (strcmp(entry->hid, hid) || 1232ad8694baSJoerg Roedel (*uid && *entry->uid && strcmp(entry->uid, uid)) || 1233ad8694baSJoerg Roedel !entry->cmd_line) 1234ad8694baSJoerg Roedel continue; 1235ad8694baSJoerg Roedel 1236ad8694baSJoerg Roedel pr_info("Command-line override for hid:%s uid:%s\n", 1237ad8694baSJoerg Roedel hid, uid); 1238ad8694baSJoerg Roedel *devid = entry->devid; 1239ad8694baSJoerg Roedel return 0; 1240ad8694baSJoerg Roedel } 1241ad8694baSJoerg Roedel 1242ad8694baSJoerg Roedel entry = kzalloc(sizeof(*entry), GFP_KERNEL); 1243ad8694baSJoerg Roedel if (!entry) 1244ad8694baSJoerg Roedel return -ENOMEM; 1245ad8694baSJoerg Roedel 1246ad8694baSJoerg Roedel memcpy(entry->uid, uid, strlen(uid)); 1247ad8694baSJoerg Roedel memcpy(entry->hid, hid, strlen(hid)); 1248ad8694baSJoerg Roedel entry->devid = *devid; 1249ad8694baSJoerg Roedel entry->cmd_line = cmd_line; 1250ad8694baSJoerg Roedel entry->root_devid = (entry->devid & (~0x7)); 1251ad8694baSJoerg Roedel 1252ad8694baSJoerg Roedel pr_info("%s, add hid:%s, uid:%s, rdevid:%d\n", 1253ad8694baSJoerg Roedel entry->cmd_line ? "cmd" : "ivrs", 1254ad8694baSJoerg Roedel entry->hid, entry->uid, entry->root_devid); 1255ad8694baSJoerg Roedel 1256ad8694baSJoerg Roedel list_add_tail(&entry->list, list); 1257ad8694baSJoerg Roedel return 0; 1258ad8694baSJoerg Roedel } 1259ad8694baSJoerg Roedel 1260ad8694baSJoerg Roedel static int __init add_early_maps(void) 1261ad8694baSJoerg Roedel { 1262ad8694baSJoerg Roedel int i, ret; 1263ad8694baSJoerg Roedel 1264ad8694baSJoerg Roedel for (i = 0; i < early_ioapic_map_size; ++i) { 1265ad8694baSJoerg Roedel ret = add_special_device(IVHD_SPECIAL_IOAPIC, 1266ad8694baSJoerg Roedel early_ioapic_map[i].id, 1267ad8694baSJoerg Roedel &early_ioapic_map[i].devid, 1268ad8694baSJoerg Roedel early_ioapic_map[i].cmd_line); 1269ad8694baSJoerg Roedel if (ret) 1270ad8694baSJoerg Roedel return ret; 1271ad8694baSJoerg Roedel } 1272ad8694baSJoerg Roedel 1273ad8694baSJoerg Roedel for (i = 0; i < early_hpet_map_size; ++i) { 1274ad8694baSJoerg Roedel ret = add_special_device(IVHD_SPECIAL_HPET, 1275ad8694baSJoerg Roedel early_hpet_map[i].id, 1276ad8694baSJoerg Roedel &early_hpet_map[i].devid, 1277ad8694baSJoerg Roedel early_hpet_map[i].cmd_line); 1278ad8694baSJoerg Roedel if (ret) 1279ad8694baSJoerg Roedel return ret; 1280ad8694baSJoerg Roedel } 1281ad8694baSJoerg Roedel 1282ad8694baSJoerg Roedel for (i = 0; i < early_acpihid_map_size; ++i) { 1283ad8694baSJoerg Roedel ret = add_acpi_hid_device(early_acpihid_map[i].hid, 1284ad8694baSJoerg Roedel early_acpihid_map[i].uid, 1285ad8694baSJoerg Roedel &early_acpihid_map[i].devid, 1286ad8694baSJoerg Roedel early_acpihid_map[i].cmd_line); 1287ad8694baSJoerg Roedel if (ret) 1288ad8694baSJoerg Roedel return ret; 1289ad8694baSJoerg Roedel } 1290ad8694baSJoerg Roedel 1291ad8694baSJoerg Roedel return 0; 1292ad8694baSJoerg Roedel } 1293ad8694baSJoerg Roedel 1294ad8694baSJoerg Roedel /* 1295ad8694baSJoerg Roedel * Takes a pointer to an AMD IOMMU entry in the ACPI table and 1296ad8694baSJoerg Roedel * initializes the hardware and our data structures with it. 1297ad8694baSJoerg Roedel */ 1298ad8694baSJoerg Roedel static int __init init_iommu_from_acpi(struct amd_iommu *iommu, 1299ad8694baSJoerg Roedel struct ivhd_header *h) 1300ad8694baSJoerg Roedel { 1301ad8694baSJoerg Roedel u8 *p = (u8 *)h; 1302ad8694baSJoerg Roedel u8 *end = p, flags = 0; 1303a45627baSSuravee Suthikulpanit u16 devid = 0, devid_start = 0, devid_to = 0, seg_id; 1304ad8694baSJoerg Roedel u32 dev_i, ext_flags = 0; 1305ad8694baSJoerg Roedel bool alias = false; 1306ad8694baSJoerg Roedel struct ivhd_entry *e; 130799fc4ac3SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg = iommu->pci_seg; 1308ad8694baSJoerg Roedel u32 ivhd_size; 1309ad8694baSJoerg Roedel int ret; 1310ad8694baSJoerg Roedel 1311ad8694baSJoerg Roedel 1312ad8694baSJoerg Roedel ret = add_early_maps(); 1313ad8694baSJoerg Roedel if (ret) 1314ad8694baSJoerg Roedel return ret; 1315ad8694baSJoerg Roedel 1316ad8694baSJoerg Roedel amd_iommu_apply_ivrs_quirks(); 1317ad8694baSJoerg Roedel 1318ad8694baSJoerg Roedel /* 1319ad8694baSJoerg Roedel * First save the recommended feature enable bits from ACPI 1320ad8694baSJoerg Roedel */ 1321ad8694baSJoerg Roedel iommu->acpi_flags = h->flags; 1322ad8694baSJoerg Roedel 1323ad8694baSJoerg Roedel /* 1324ad8694baSJoerg Roedel * Done. Now parse the device entries 1325ad8694baSJoerg Roedel */ 1326ad8694baSJoerg Roedel ivhd_size = get_ivhd_header_size(h); 1327ad8694baSJoerg Roedel if (!ivhd_size) { 1328ad8694baSJoerg Roedel pr_err("Unsupported IVHD type %#x\n", h->type); 1329ad8694baSJoerg Roedel return -EINVAL; 1330ad8694baSJoerg Roedel } 1331ad8694baSJoerg Roedel 1332ad8694baSJoerg Roedel p += ivhd_size; 1333ad8694baSJoerg Roedel 1334ad8694baSJoerg Roedel end += h->length; 1335ad8694baSJoerg Roedel 1336ad8694baSJoerg Roedel 1337ad8694baSJoerg Roedel while (p < end) { 1338ad8694baSJoerg Roedel e = (struct ivhd_entry *)p; 1339a45627baSSuravee Suthikulpanit seg_id = pci_seg->id; 1340a45627baSSuravee Suthikulpanit 1341ad8694baSJoerg Roedel switch (e->type) { 1342ad8694baSJoerg Roedel case IVHD_DEV_ALL: 1343ad8694baSJoerg Roedel 1344ad8694baSJoerg Roedel DUMP_printk(" DEV_ALL\t\t\tflags: %02x\n", e->flags); 1345ad8694baSJoerg Roedel 1346401360ecSSuravee Suthikulpanit for (dev_i = 0; dev_i <= pci_seg->last_bdf; ++dev_i) 1347ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, dev_i, e->flags, 0); 1348ad8694baSJoerg Roedel break; 1349ad8694baSJoerg Roedel case IVHD_DEV_SELECT: 1350ad8694baSJoerg Roedel 1351a45627baSSuravee Suthikulpanit DUMP_printk(" DEV_SELECT\t\t\t devid: %04x:%02x:%02x.%x " 1352ad8694baSJoerg Roedel "flags: %02x\n", 1353a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1354ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1355ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1356ad8694baSJoerg Roedel e->flags); 1357ad8694baSJoerg Roedel 1358ad8694baSJoerg Roedel devid = e->devid; 1359ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1360ad8694baSJoerg Roedel break; 1361ad8694baSJoerg Roedel case IVHD_DEV_SELECT_RANGE_START: 1362ad8694baSJoerg Roedel 1363ad8694baSJoerg Roedel DUMP_printk(" DEV_SELECT_RANGE_START\t " 1364a45627baSSuravee Suthikulpanit "devid: %04x:%02x:%02x.%x flags: %02x\n", 1365a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1366ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1367ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1368ad8694baSJoerg Roedel e->flags); 1369ad8694baSJoerg Roedel 1370ad8694baSJoerg Roedel devid_start = e->devid; 1371ad8694baSJoerg Roedel flags = e->flags; 1372ad8694baSJoerg Roedel ext_flags = 0; 1373ad8694baSJoerg Roedel alias = false; 1374ad8694baSJoerg Roedel break; 1375ad8694baSJoerg Roedel case IVHD_DEV_ALIAS: 1376ad8694baSJoerg Roedel 1377a45627baSSuravee Suthikulpanit DUMP_printk(" DEV_ALIAS\t\t\t devid: %04x:%02x:%02x.%x " 1378ad8694baSJoerg Roedel "flags: %02x devid_to: %02x:%02x.%x\n", 1379a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1380ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1381ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1382ad8694baSJoerg Roedel e->flags, 1383ad8694baSJoerg Roedel PCI_BUS_NUM(e->ext >> 8), 1384ad8694baSJoerg Roedel PCI_SLOT(e->ext >> 8), 1385ad8694baSJoerg Roedel PCI_FUNC(e->ext >> 8)); 1386ad8694baSJoerg Roedel 1387ad8694baSJoerg Roedel devid = e->devid; 1388ad8694baSJoerg Roedel devid_to = e->ext >> 8; 1389ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid , e->flags, 0); 1390ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid_to, e->flags, 0); 139199fc4ac3SSuravee Suthikulpanit pci_seg->alias_table[devid] = devid_to; 1392ad8694baSJoerg Roedel break; 1393ad8694baSJoerg Roedel case IVHD_DEV_ALIAS_RANGE: 1394ad8694baSJoerg Roedel 1395ad8694baSJoerg Roedel DUMP_printk(" DEV_ALIAS_RANGE\t\t " 1396a45627baSSuravee Suthikulpanit "devid: %04x:%02x:%02x.%x flags: %02x " 1397a45627baSSuravee Suthikulpanit "devid_to: %04x:%02x:%02x.%x\n", 1398a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1399ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1400ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1401ad8694baSJoerg Roedel e->flags, 1402a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->ext >> 8), 1403ad8694baSJoerg Roedel PCI_SLOT(e->ext >> 8), 1404ad8694baSJoerg Roedel PCI_FUNC(e->ext >> 8)); 1405ad8694baSJoerg Roedel 1406ad8694baSJoerg Roedel devid_start = e->devid; 1407ad8694baSJoerg Roedel flags = e->flags; 1408ad8694baSJoerg Roedel devid_to = e->ext >> 8; 1409ad8694baSJoerg Roedel ext_flags = 0; 1410ad8694baSJoerg Roedel alias = true; 1411ad8694baSJoerg Roedel break; 1412ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT: 1413ad8694baSJoerg Roedel 1414a45627baSSuravee Suthikulpanit DUMP_printk(" DEV_EXT_SELECT\t\t devid: %04x:%02x:%02x.%x " 1415ad8694baSJoerg Roedel "flags: %02x ext: %08x\n", 1416a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1417ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1418ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1419ad8694baSJoerg Roedel e->flags, e->ext); 1420ad8694baSJoerg Roedel 1421ad8694baSJoerg Roedel devid = e->devid; 1422ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 1423ad8694baSJoerg Roedel e->ext); 1424ad8694baSJoerg Roedel break; 1425ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT_RANGE: 1426ad8694baSJoerg Roedel 1427ad8694baSJoerg Roedel DUMP_printk(" DEV_EXT_SELECT_RANGE\t devid: " 1428a45627baSSuravee Suthikulpanit "%04x:%02x:%02x.%x flags: %02x ext: %08x\n", 1429a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1430ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1431ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1432ad8694baSJoerg Roedel e->flags, e->ext); 1433ad8694baSJoerg Roedel 1434ad8694baSJoerg Roedel devid_start = e->devid; 1435ad8694baSJoerg Roedel flags = e->flags; 1436ad8694baSJoerg Roedel ext_flags = e->ext; 1437ad8694baSJoerg Roedel alias = false; 1438ad8694baSJoerg Roedel break; 1439ad8694baSJoerg Roedel case IVHD_DEV_RANGE_END: 1440ad8694baSJoerg Roedel 1441a45627baSSuravee Suthikulpanit DUMP_printk(" DEV_RANGE_END\t\t devid: %04x:%02x:%02x.%x\n", 1442a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(e->devid), 1443ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1444ad8694baSJoerg Roedel PCI_FUNC(e->devid)); 1445ad8694baSJoerg Roedel 1446ad8694baSJoerg Roedel devid = e->devid; 1447ad8694baSJoerg Roedel for (dev_i = devid_start; dev_i <= devid; ++dev_i) { 1448ad8694baSJoerg Roedel if (alias) { 144999fc4ac3SSuravee Suthikulpanit pci_seg->alias_table[dev_i] = devid_to; 1450ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, 1451ad8694baSJoerg Roedel devid_to, flags, ext_flags); 1452ad8694baSJoerg Roedel } 1453ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, dev_i, 1454ad8694baSJoerg Roedel flags, ext_flags); 1455ad8694baSJoerg Roedel } 1456ad8694baSJoerg Roedel break; 1457ad8694baSJoerg Roedel case IVHD_DEV_SPECIAL: { 1458ad8694baSJoerg Roedel u8 handle, type; 1459ad8694baSJoerg Roedel const char *var; 1460a45627baSSuravee Suthikulpanit u32 devid; 1461ad8694baSJoerg Roedel int ret; 1462ad8694baSJoerg Roedel 1463ad8694baSJoerg Roedel handle = e->ext & 0xff; 1464a45627baSSuravee Suthikulpanit devid = PCI_SEG_DEVID_TO_SBDF(seg_id, (e->ext >> 8)); 1465ad8694baSJoerg Roedel type = (e->ext >> 24) & 0xff; 1466ad8694baSJoerg Roedel 1467ad8694baSJoerg Roedel if (type == IVHD_SPECIAL_IOAPIC) 1468ad8694baSJoerg Roedel var = "IOAPIC"; 1469ad8694baSJoerg Roedel else if (type == IVHD_SPECIAL_HPET) 1470ad8694baSJoerg Roedel var = "HPET"; 1471ad8694baSJoerg Roedel else 1472ad8694baSJoerg Roedel var = "UNKNOWN"; 1473ad8694baSJoerg Roedel 1474a45627baSSuravee Suthikulpanit DUMP_printk(" DEV_SPECIAL(%s[%d])\t\tdevid: %04x:%02x:%02x.%x\n", 1475ad8694baSJoerg Roedel var, (int)handle, 1476a45627baSSuravee Suthikulpanit seg_id, PCI_BUS_NUM(devid), 1477ad8694baSJoerg Roedel PCI_SLOT(devid), 1478ad8694baSJoerg Roedel PCI_FUNC(devid)); 1479ad8694baSJoerg Roedel 1480ad8694baSJoerg Roedel ret = add_special_device(type, handle, &devid, false); 1481ad8694baSJoerg Roedel if (ret) 1482ad8694baSJoerg Roedel return ret; 1483ad8694baSJoerg Roedel 1484ad8694baSJoerg Roedel /* 1485ad8694baSJoerg Roedel * add_special_device might update the devid in case a 1486ad8694baSJoerg Roedel * command-line override is present. So call 1487ad8694baSJoerg Roedel * set_dev_entry_from_acpi after add_special_device. 1488ad8694baSJoerg Roedel */ 1489ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1490ad8694baSJoerg Roedel 1491ad8694baSJoerg Roedel break; 1492ad8694baSJoerg Roedel } 1493ad8694baSJoerg Roedel case IVHD_DEV_ACPI_HID: { 1494a45627baSSuravee Suthikulpanit u32 devid; 1495ad8694baSJoerg Roedel u8 hid[ACPIHID_HID_LEN]; 1496ad8694baSJoerg Roedel u8 uid[ACPIHID_UID_LEN]; 1497ad8694baSJoerg Roedel int ret; 1498ad8694baSJoerg Roedel 1499ad8694baSJoerg Roedel if (h->type != 0x40) { 1500ad8694baSJoerg Roedel pr_err(FW_BUG "Invalid IVHD device type %#x\n", 1501ad8694baSJoerg Roedel e->type); 1502ad8694baSJoerg Roedel break; 1503ad8694baSJoerg Roedel } 1504ad8694baSJoerg Roedel 150543d83af8SKees Cook BUILD_BUG_ON(sizeof(e->ext_hid) != ACPIHID_HID_LEN - 1); 150643d83af8SKees Cook memcpy(hid, &e->ext_hid, ACPIHID_HID_LEN - 1); 1507ad8694baSJoerg Roedel hid[ACPIHID_HID_LEN - 1] = '\0'; 1508ad8694baSJoerg Roedel 1509ad8694baSJoerg Roedel if (!(*hid)) { 1510ad8694baSJoerg Roedel pr_err(FW_BUG "Invalid HID.\n"); 1511ad8694baSJoerg Roedel break; 1512ad8694baSJoerg Roedel } 1513ad8694baSJoerg Roedel 1514ad8694baSJoerg Roedel uid[0] = '\0'; 1515ad8694baSJoerg Roedel switch (e->uidf) { 1516ad8694baSJoerg Roedel case UID_NOT_PRESENT: 1517ad8694baSJoerg Roedel 1518ad8694baSJoerg Roedel if (e->uidl != 0) 1519ad8694baSJoerg Roedel pr_warn(FW_BUG "Invalid UID length.\n"); 1520ad8694baSJoerg Roedel 1521ad8694baSJoerg Roedel break; 1522ad8694baSJoerg Roedel case UID_IS_INTEGER: 1523ad8694baSJoerg Roedel 1524ad8694baSJoerg Roedel sprintf(uid, "%d", e->uid); 1525ad8694baSJoerg Roedel 1526ad8694baSJoerg Roedel break; 1527ad8694baSJoerg Roedel case UID_IS_CHARACTER: 1528ad8694baSJoerg Roedel 1529ad8694baSJoerg Roedel memcpy(uid, &e->uid, e->uidl); 1530ad8694baSJoerg Roedel uid[e->uidl] = '\0'; 1531ad8694baSJoerg Roedel 1532ad8694baSJoerg Roedel break; 1533ad8694baSJoerg Roedel default: 1534ad8694baSJoerg Roedel break; 1535ad8694baSJoerg Roedel } 1536ad8694baSJoerg Roedel 1537a45627baSSuravee Suthikulpanit devid = PCI_SEG_DEVID_TO_SBDF(seg_id, e->devid); 1538a45627baSSuravee Suthikulpanit DUMP_printk(" DEV_ACPI_HID(%s[%s])\t\tdevid: %04x:%02x:%02x.%x\n", 1539a45627baSSuravee Suthikulpanit hid, uid, seg_id, 1540ad8694baSJoerg Roedel PCI_BUS_NUM(devid), 1541ad8694baSJoerg Roedel PCI_SLOT(devid), 1542ad8694baSJoerg Roedel PCI_FUNC(devid)); 1543ad8694baSJoerg Roedel 1544ad8694baSJoerg Roedel flags = e->flags; 1545ad8694baSJoerg Roedel 1546ad8694baSJoerg Roedel ret = add_acpi_hid_device(hid, uid, &devid, false); 1547ad8694baSJoerg Roedel if (ret) 1548ad8694baSJoerg Roedel return ret; 1549ad8694baSJoerg Roedel 1550ad8694baSJoerg Roedel /* 1551ad8694baSJoerg Roedel * add_special_device might update the devid in case a 1552ad8694baSJoerg Roedel * command-line override is present. So call 1553ad8694baSJoerg Roedel * set_dev_entry_from_acpi after add_special_device. 1554ad8694baSJoerg Roedel */ 1555ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1556ad8694baSJoerg Roedel 1557ad8694baSJoerg Roedel break; 1558ad8694baSJoerg Roedel } 1559ad8694baSJoerg Roedel default: 1560ad8694baSJoerg Roedel break; 1561ad8694baSJoerg Roedel } 1562ad8694baSJoerg Roedel 1563ad8694baSJoerg Roedel p += ivhd_entry_length(p); 1564ad8694baSJoerg Roedel } 1565ad8694baSJoerg Roedel 1566ad8694baSJoerg Roedel return 0; 1567ad8694baSJoerg Roedel } 1568ad8694baSJoerg Roedel 1569404ec4e4SVasant Hegde /* Allocate PCI segment data structure */ 157030795900SVasant Hegde static struct amd_iommu_pci_seg *__init alloc_pci_segment(u16 id, 157130795900SVasant Hegde struct acpi_table_header *ivrs_base) 1572404ec4e4SVasant Hegde { 1573404ec4e4SVasant Hegde struct amd_iommu_pci_seg *pci_seg; 157430795900SVasant Hegde int last_bdf; 157530795900SVasant Hegde 157630795900SVasant Hegde /* 157730795900SVasant Hegde * First parse ACPI tables to find the largest Bus/Dev/Func we need to 157830795900SVasant Hegde * handle in this PCI segment. Upon this information the shared data 157930795900SVasant Hegde * structures for the PCI segments in the system will be allocated. 158030795900SVasant Hegde */ 158130795900SVasant Hegde last_bdf = find_last_devid_acpi(ivrs_base, id); 158230795900SVasant Hegde if (last_bdf < 0) 158330795900SVasant Hegde return NULL; 1584404ec4e4SVasant Hegde 1585404ec4e4SVasant Hegde pci_seg = kzalloc(sizeof(struct amd_iommu_pci_seg), GFP_KERNEL); 1586404ec4e4SVasant Hegde if (pci_seg == NULL) 1587404ec4e4SVasant Hegde return NULL; 1588404ec4e4SVasant Hegde 158930795900SVasant Hegde pci_seg->last_bdf = last_bdf; 159030795900SVasant Hegde DUMP_printk("PCI segment : 0x%0x, last bdf : 0x%04x\n", id, last_bdf); 1591401360ecSSuravee Suthikulpanit pci_seg->dev_table_size = tbl_size(DEV_TABLE_ENTRY_SIZE, last_bdf); 1592401360ecSSuravee Suthikulpanit pci_seg->alias_table_size = tbl_size(ALIAS_TABLE_ENTRY_SIZE, last_bdf); 1593401360ecSSuravee Suthikulpanit pci_seg->rlookup_table_size = tbl_size(RLOOKUP_TABLE_ENTRY_SIZE, last_bdf); 159430795900SVasant Hegde 1595404ec4e4SVasant Hegde pci_seg->id = id; 159639a303baSVasant Hegde init_llist_head(&pci_seg->dev_data_list); 1597b618ae62SVasant Hegde INIT_LIST_HEAD(&pci_seg->unity_map); 1598404ec4e4SVasant Hegde list_add_tail(&pci_seg->list, &amd_iommu_pci_seg_list); 1599404ec4e4SVasant Hegde 160004230c11SSuravee Suthikulpanit if (alloc_dev_table(pci_seg)) 160104230c11SSuravee Suthikulpanit return NULL; 160299fc4ac3SSuravee Suthikulpanit if (alloc_alias_table(pci_seg)) 160399fc4ac3SSuravee Suthikulpanit return NULL; 1604eda797a2SSuravee Suthikulpanit if (alloc_rlookup_table(pci_seg)) 1605eda797a2SSuravee Suthikulpanit return NULL; 160604230c11SSuravee Suthikulpanit 1607404ec4e4SVasant Hegde return pci_seg; 1608404ec4e4SVasant Hegde } 1609404ec4e4SVasant Hegde 161030795900SVasant Hegde static struct amd_iommu_pci_seg *__init get_pci_segment(u16 id, 161130795900SVasant Hegde struct acpi_table_header *ivrs_base) 1612404ec4e4SVasant Hegde { 1613404ec4e4SVasant Hegde struct amd_iommu_pci_seg *pci_seg; 1614404ec4e4SVasant Hegde 1615404ec4e4SVasant Hegde for_each_pci_segment(pci_seg) { 1616404ec4e4SVasant Hegde if (pci_seg->id == id) 1617404ec4e4SVasant Hegde return pci_seg; 1618404ec4e4SVasant Hegde } 1619404ec4e4SVasant Hegde 162030795900SVasant Hegde return alloc_pci_segment(id, ivrs_base); 1621404ec4e4SVasant Hegde } 1622404ec4e4SVasant Hegde 1623404ec4e4SVasant Hegde static void __init free_pci_segments(void) 1624404ec4e4SVasant Hegde { 1625404ec4e4SVasant Hegde struct amd_iommu_pci_seg *pci_seg, *next; 1626404ec4e4SVasant Hegde 1627404ec4e4SVasant Hegde for_each_pci_segment_safe(pci_seg, next) { 1628404ec4e4SVasant Hegde list_del(&pci_seg->list); 1629333e581bSVasant Hegde free_irq_lookup_table(pci_seg); 1630eda797a2SSuravee Suthikulpanit free_rlookup_table(pci_seg); 163199fc4ac3SSuravee Suthikulpanit free_alias_table(pci_seg); 163204230c11SSuravee Suthikulpanit free_dev_table(pci_seg); 1633404ec4e4SVasant Hegde kfree(pci_seg); 1634404ec4e4SVasant Hegde } 1635404ec4e4SVasant Hegde } 1636404ec4e4SVasant Hegde 1637ad8694baSJoerg Roedel static void __init free_iommu_one(struct amd_iommu *iommu) 1638ad8694baSJoerg Roedel { 1639c69d89afSSuravee Suthikulpanit free_cwwb_sem(iommu); 1640ad8694baSJoerg Roedel free_command_buffer(iommu); 1641ad8694baSJoerg Roedel free_event_buffer(iommu); 1642ad8694baSJoerg Roedel free_ppr_log(iommu); 1643ad8694baSJoerg Roedel free_ga_log(iommu); 1644ad8694baSJoerg Roedel iommu_unmap_mmio_space(iommu); 1645ad8694baSJoerg Roedel } 1646ad8694baSJoerg Roedel 1647ad8694baSJoerg Roedel static void __init free_iommu_all(void) 1648ad8694baSJoerg Roedel { 1649ad8694baSJoerg Roedel struct amd_iommu *iommu, *next; 1650ad8694baSJoerg Roedel 1651ad8694baSJoerg Roedel for_each_iommu_safe(iommu, next) { 1652ad8694baSJoerg Roedel list_del(&iommu->list); 1653ad8694baSJoerg Roedel free_iommu_one(iommu); 1654ad8694baSJoerg Roedel kfree(iommu); 1655ad8694baSJoerg Roedel } 1656ad8694baSJoerg Roedel } 1657ad8694baSJoerg Roedel 1658ad8694baSJoerg Roedel /* 1659ad8694baSJoerg Roedel * Family15h Model 10h-1fh erratum 746 (IOMMU Logging May Stall Translations) 1660ad8694baSJoerg Roedel * Workaround: 1661ad8694baSJoerg Roedel * BIOS should disable L2B micellaneous clock gating by setting 1662ad8694baSJoerg Roedel * L2_L2B_CK_GATE_CONTROL[CKGateL2BMiscDisable](D0F2xF4_x90[2]) = 1b 1663ad8694baSJoerg Roedel */ 1664ad8694baSJoerg Roedel static void amd_iommu_erratum_746_workaround(struct amd_iommu *iommu) 1665ad8694baSJoerg Roedel { 1666ad8694baSJoerg Roedel u32 value; 1667ad8694baSJoerg Roedel 1668ad8694baSJoerg Roedel if ((boot_cpu_data.x86 != 0x15) || 1669ad8694baSJoerg Roedel (boot_cpu_data.x86_model < 0x10) || 1670ad8694baSJoerg Roedel (boot_cpu_data.x86_model > 0x1f)) 1671ad8694baSJoerg Roedel return; 1672ad8694baSJoerg Roedel 1673ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90); 1674ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xf4, &value); 1675ad8694baSJoerg Roedel 1676ad8694baSJoerg Roedel if (value & BIT(2)) 1677ad8694baSJoerg Roedel return; 1678ad8694baSJoerg Roedel 1679ad8694baSJoerg Roedel /* Select NB indirect register 0x90 and enable writing */ 1680ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90 | (1 << 8)); 1681ad8694baSJoerg Roedel 1682ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf4, value | 0x4); 1683ad8694baSJoerg Roedel pci_info(iommu->dev, "Applying erratum 746 workaround\n"); 1684ad8694baSJoerg Roedel 1685ad8694baSJoerg Roedel /* Clear the enable writing bit */ 1686ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90); 1687ad8694baSJoerg Roedel } 1688ad8694baSJoerg Roedel 1689ad8694baSJoerg Roedel /* 1690ad8694baSJoerg Roedel * Family15h Model 30h-3fh (IOMMU Mishandles ATS Write Permission) 1691ad8694baSJoerg Roedel * Workaround: 1692ad8694baSJoerg Roedel * BIOS should enable ATS write permission check by setting 1693ad8694baSJoerg Roedel * L2_DEBUG_3[AtsIgnoreIWDis](D0F2xF4_x47[0]) = 1b 1694ad8694baSJoerg Roedel */ 1695ad8694baSJoerg Roedel static void amd_iommu_ats_write_check_workaround(struct amd_iommu *iommu) 1696ad8694baSJoerg Roedel { 1697ad8694baSJoerg Roedel u32 value; 1698ad8694baSJoerg Roedel 1699ad8694baSJoerg Roedel if ((boot_cpu_data.x86 != 0x15) || 1700ad8694baSJoerg Roedel (boot_cpu_data.x86_model < 0x30) || 1701ad8694baSJoerg Roedel (boot_cpu_data.x86_model > 0x3f)) 1702ad8694baSJoerg Roedel return; 1703ad8694baSJoerg Roedel 1704ad8694baSJoerg Roedel /* Test L2_DEBUG_3[AtsIgnoreIWDis] == 1 */ 1705ad8694baSJoerg Roedel value = iommu_read_l2(iommu, 0x47); 1706ad8694baSJoerg Roedel 1707ad8694baSJoerg Roedel if (value & BIT(0)) 1708ad8694baSJoerg Roedel return; 1709ad8694baSJoerg Roedel 1710ad8694baSJoerg Roedel /* Set L2_DEBUG_3[AtsIgnoreIWDis] = 1 */ 1711ad8694baSJoerg Roedel iommu_write_l2(iommu, 0x47, value | BIT(0)); 1712ad8694baSJoerg Roedel 1713ad8694baSJoerg Roedel pci_info(iommu->dev, "Applying ATS write check workaround\n"); 1714ad8694baSJoerg Roedel } 1715ad8694baSJoerg Roedel 1716ad8694baSJoerg Roedel /* 1717664c0b58SPaul Menzel * This function glues the initialization function for one IOMMU 1718ad8694baSJoerg Roedel * together and also allocates the command buffer and programs the 1719ad8694baSJoerg Roedel * hardware. It does NOT enable the IOMMU. This is done afterwards. 1720ad8694baSJoerg Roedel */ 172130795900SVasant Hegde static int __init init_iommu_one(struct amd_iommu *iommu, struct ivhd_header *h, 172230795900SVasant Hegde struct acpi_table_header *ivrs_base) 1723ad8694baSJoerg Roedel { 1724404ec4e4SVasant Hegde struct amd_iommu_pci_seg *pci_seg; 1725ad8694baSJoerg Roedel 172630795900SVasant Hegde pci_seg = get_pci_segment(h->pci_seg, ivrs_base); 1727404ec4e4SVasant Hegde if (pci_seg == NULL) 1728404ec4e4SVasant Hegde return -ENOMEM; 1729404ec4e4SVasant Hegde iommu->pci_seg = pci_seg; 1730404ec4e4SVasant Hegde 1731ad8694baSJoerg Roedel raw_spin_lock_init(&iommu->lock); 1732c69d89afSSuravee Suthikulpanit iommu->cmd_sem_val = 0; 1733ad8694baSJoerg Roedel 1734ad8694baSJoerg Roedel /* Add IOMMU to internal data structures */ 1735ad8694baSJoerg Roedel list_add_tail(&iommu->list, &amd_iommu_list); 1736ad8694baSJoerg Roedel iommu->index = amd_iommus_present++; 1737ad8694baSJoerg Roedel 1738ad8694baSJoerg Roedel if (unlikely(iommu->index >= MAX_IOMMUS)) { 1739ad8694baSJoerg Roedel WARN(1, "System has more IOMMUs than supported by this driver\n"); 1740ad8694baSJoerg Roedel return -ENOSYS; 1741ad8694baSJoerg Roedel } 1742ad8694baSJoerg Roedel 1743ad8694baSJoerg Roedel /* Index is fine - add IOMMU to the array */ 1744ad8694baSJoerg Roedel amd_iommus[iommu->index] = iommu; 1745ad8694baSJoerg Roedel 1746ad8694baSJoerg Roedel /* 1747ad8694baSJoerg Roedel * Copy data from ACPI table entry to the iommu struct 1748ad8694baSJoerg Roedel */ 1749ad8694baSJoerg Roedel iommu->devid = h->devid; 1750ad8694baSJoerg Roedel iommu->cap_ptr = h->cap_ptr; 1751ad8694baSJoerg Roedel iommu->mmio_phys = h->mmio_phys; 1752ad8694baSJoerg Roedel 1753ad8694baSJoerg Roedel switch (h->type) { 1754ad8694baSJoerg Roedel case 0x10: 1755ad8694baSJoerg Roedel /* Check if IVHD EFR contains proper max banks/counters */ 1756ad8694baSJoerg Roedel if ((h->efr_attr != 0) && 1757ad8694baSJoerg Roedel ((h->efr_attr & (0xF << 13)) != 0) && 1758ad8694baSJoerg Roedel ((h->efr_attr & (0x3F << 17)) != 0)) 1759ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_REG_END_OFFSET; 1760ad8694baSJoerg Roedel else 1761ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET; 1762e52d58d5SSuravee Suthikulpanit 1763e52d58d5SSuravee Suthikulpanit /* 1764e52d58d5SSuravee Suthikulpanit * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports. 1765e52d58d5SSuravee Suthikulpanit * GAM also requires GA mode. Therefore, we need to 1766e52d58d5SSuravee Suthikulpanit * check cmpxchg16b support before enabling it. 1767e52d58d5SSuravee Suthikulpanit */ 1768e52d58d5SSuravee Suthikulpanit if (!boot_cpu_has(X86_FEATURE_CX16) || 1769e52d58d5SSuravee Suthikulpanit ((h->efr_attr & (0x1 << IOMMU_FEAT_GASUP_SHIFT)) == 0)) 1770ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY; 1771ad8694baSJoerg Roedel break; 1772ad8694baSJoerg Roedel case 0x11: 1773ad8694baSJoerg Roedel case 0x40: 1774ad8694baSJoerg Roedel if (h->efr_reg & (1 << 9)) 1775ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_REG_END_OFFSET; 1776ad8694baSJoerg Roedel else 1777ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET; 1778e52d58d5SSuravee Suthikulpanit 1779e52d58d5SSuravee Suthikulpanit /* 1780e52d58d5SSuravee Suthikulpanit * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports. 1781e52d58d5SSuravee Suthikulpanit * XT, GAM also requires GA mode. Therefore, we need to 1782e52d58d5SSuravee Suthikulpanit * check cmpxchg16b support before enabling them. 1783e52d58d5SSuravee Suthikulpanit */ 1784e52d58d5SSuravee Suthikulpanit if (!boot_cpu_has(X86_FEATURE_CX16) || 1785e52d58d5SSuravee Suthikulpanit ((h->efr_reg & (0x1 << IOMMU_EFR_GASUP_SHIFT)) == 0)) { 1786ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY; 1787e52d58d5SSuravee Suthikulpanit break; 1788e52d58d5SSuravee Suthikulpanit } 1789e52d58d5SSuravee Suthikulpanit 1790d1adcfbbSDavid Woodhouse if (h->efr_reg & BIT(IOMMU_EFR_XTSUP_SHIFT)) 1791ad8694baSJoerg Roedel amd_iommu_xt_mode = IRQ_REMAP_X2APIC_MODE; 1792a44092e3SSuravee Suthikulpanit 1793a44092e3SSuravee Suthikulpanit early_iommu_features_init(iommu, h); 1794a44092e3SSuravee Suthikulpanit 1795ad8694baSJoerg Roedel break; 1796ad8694baSJoerg Roedel default: 1797ad8694baSJoerg Roedel return -EINVAL; 1798ad8694baSJoerg Roedel } 1799ad8694baSJoerg Roedel 1800ad8694baSJoerg Roedel iommu->mmio_base = iommu_map_mmio_space(iommu->mmio_phys, 1801ad8694baSJoerg Roedel iommu->mmio_phys_end); 1802ad8694baSJoerg Roedel if (!iommu->mmio_base) 1803ad8694baSJoerg Roedel return -ENOMEM; 1804ad8694baSJoerg Roedel 1805ae180ba4SSuravee Suthikulpanit return init_iommu_from_acpi(iommu, h); 1806ae180ba4SSuravee Suthikulpanit } 1807ae180ba4SSuravee Suthikulpanit 1808ae180ba4SSuravee Suthikulpanit static int __init init_iommu_one_late(struct amd_iommu *iommu) 1809ae180ba4SSuravee Suthikulpanit { 1810ae180ba4SSuravee Suthikulpanit int ret; 1811ae180ba4SSuravee Suthikulpanit 1812c69d89afSSuravee Suthikulpanit if (alloc_cwwb_sem(iommu)) 1813c69d89afSSuravee Suthikulpanit return -ENOMEM; 1814c69d89afSSuravee Suthikulpanit 1815ad8694baSJoerg Roedel if (alloc_command_buffer(iommu)) 1816ad8694baSJoerg Roedel return -ENOMEM; 1817ad8694baSJoerg Roedel 1818ad8694baSJoerg Roedel if (alloc_event_buffer(iommu)) 1819ad8694baSJoerg Roedel return -ENOMEM; 1820ad8694baSJoerg Roedel 1821ad8694baSJoerg Roedel iommu->int_enabled = false; 1822ad8694baSJoerg Roedel 1823ad8694baSJoerg Roedel init_translation_status(iommu); 1824ad8694baSJoerg Roedel if (translation_pre_enabled(iommu) && !is_kdump_kernel()) { 1825ad8694baSJoerg Roedel iommu_disable(iommu); 1826ad8694baSJoerg Roedel clear_translation_pre_enabled(iommu); 1827ad8694baSJoerg Roedel pr_warn("Translation was enabled for IOMMU:%d but we are not in kdump mode\n", 1828ad8694baSJoerg Roedel iommu->index); 1829ad8694baSJoerg Roedel } 1830ad8694baSJoerg Roedel if (amd_iommu_pre_enabled) 1831ad8694baSJoerg Roedel amd_iommu_pre_enabled = translation_pre_enabled(iommu); 1832ad8694baSJoerg Roedel 18332df985f5SDavid Woodhouse if (amd_iommu_irq_remap) { 1834ad8694baSJoerg Roedel ret = amd_iommu_create_irq_domain(iommu); 1835ad8694baSJoerg Roedel if (ret) 1836ad8694baSJoerg Roedel return ret; 18372df985f5SDavid Woodhouse } 1838ad8694baSJoerg Roedel 1839ad8694baSJoerg Roedel /* 1840ad8694baSJoerg Roedel * Make sure IOMMU is not considered to translate itself. The IVRS 1841ad8694baSJoerg Roedel * table tells us so, but this is a lie! 1842ad8694baSJoerg Roedel */ 1843ae180ba4SSuravee Suthikulpanit iommu->pci_seg->rlookup_table[iommu->devid] = NULL; 1844ad8694baSJoerg Roedel 1845ad8694baSJoerg Roedel return 0; 1846ad8694baSJoerg Roedel } 1847ad8694baSJoerg Roedel 1848ad8694baSJoerg Roedel /** 1849ad8694baSJoerg Roedel * get_highest_supported_ivhd_type - Look up the appropriate IVHD type 185006ce8a62SKrzysztof Kozlowski * @ivrs: Pointer to the IVRS header 1851ad8694baSJoerg Roedel * 1852ad8694baSJoerg Roedel * This function search through all IVDB of the maximum supported IVHD 1853ad8694baSJoerg Roedel */ 1854ad8694baSJoerg Roedel static u8 get_highest_supported_ivhd_type(struct acpi_table_header *ivrs) 1855ad8694baSJoerg Roedel { 1856ad8694baSJoerg Roedel u8 *base = (u8 *)ivrs; 1857ad8694baSJoerg Roedel struct ivhd_header *ivhd = (struct ivhd_header *) 1858ad8694baSJoerg Roedel (base + IVRS_HEADER_LENGTH); 1859ad8694baSJoerg Roedel u8 last_type = ivhd->type; 1860ad8694baSJoerg Roedel u16 devid = ivhd->devid; 1861ad8694baSJoerg Roedel 1862ad8694baSJoerg Roedel while (((u8 *)ivhd - base < ivrs->length) && 1863ad8694baSJoerg Roedel (ivhd->type <= ACPI_IVHD_TYPE_MAX_SUPPORTED)) { 1864ad8694baSJoerg Roedel u8 *p = (u8 *) ivhd; 1865ad8694baSJoerg Roedel 1866ad8694baSJoerg Roedel if (ivhd->devid == devid) 1867ad8694baSJoerg Roedel last_type = ivhd->type; 1868ad8694baSJoerg Roedel ivhd = (struct ivhd_header *)(p + ivhd->length); 1869ad8694baSJoerg Roedel } 1870ad8694baSJoerg Roedel 1871ad8694baSJoerg Roedel return last_type; 1872ad8694baSJoerg Roedel } 1873ad8694baSJoerg Roedel 1874ad8694baSJoerg Roedel /* 1875ad8694baSJoerg Roedel * Iterates over all IOMMU entries in the ACPI table, allocates the 1876ad8694baSJoerg Roedel * IOMMU structure and initializes it with init_iommu_one() 1877ad8694baSJoerg Roedel */ 1878ad8694baSJoerg Roedel static int __init init_iommu_all(struct acpi_table_header *table) 1879ad8694baSJoerg Roedel { 1880ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 1881ad8694baSJoerg Roedel struct ivhd_header *h; 1882ad8694baSJoerg Roedel struct amd_iommu *iommu; 1883ad8694baSJoerg Roedel int ret; 1884ad8694baSJoerg Roedel 1885ad8694baSJoerg Roedel end += table->length; 1886ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 1887ad8694baSJoerg Roedel 1888ae180ba4SSuravee Suthikulpanit /* Phase 1: Process all IVHD blocks */ 1889ad8694baSJoerg Roedel while (p < end) { 1890ad8694baSJoerg Roedel h = (struct ivhd_header *)p; 1891ad8694baSJoerg Roedel if (*p == amd_iommu_target_ivhd_type) { 1892ad8694baSJoerg Roedel 1893b36a5b0fSVasant Hegde DUMP_printk("device: %04x:%02x:%02x.%01x cap: %04x " 1894b36a5b0fSVasant Hegde "flags: %01x info %04x\n", 1895b36a5b0fSVasant Hegde h->pci_seg, PCI_BUS_NUM(h->devid), 1896b36a5b0fSVasant Hegde PCI_SLOT(h->devid), PCI_FUNC(h->devid), 1897b36a5b0fSVasant Hegde h->cap_ptr, h->flags, h->info); 1898ad8694baSJoerg Roedel DUMP_printk(" mmio-addr: %016llx\n", 1899ad8694baSJoerg Roedel h->mmio_phys); 1900ad8694baSJoerg Roedel 1901ad8694baSJoerg Roedel iommu = kzalloc(sizeof(struct amd_iommu), GFP_KERNEL); 1902ad8694baSJoerg Roedel if (iommu == NULL) 1903ad8694baSJoerg Roedel return -ENOMEM; 1904ad8694baSJoerg Roedel 190530795900SVasant Hegde ret = init_iommu_one(iommu, h, table); 1906ad8694baSJoerg Roedel if (ret) 1907ad8694baSJoerg Roedel return ret; 1908ad8694baSJoerg Roedel } 1909ad8694baSJoerg Roedel p += h->length; 1910ad8694baSJoerg Roedel 1911ad8694baSJoerg Roedel } 1912ad8694baSJoerg Roedel WARN_ON(p != end); 1913ad8694baSJoerg Roedel 1914ae180ba4SSuravee Suthikulpanit /* Phase 2 : Early feature support check */ 1915ae180ba4SSuravee Suthikulpanit get_global_efr(); 1916ae180ba4SSuravee Suthikulpanit 1917ae180ba4SSuravee Suthikulpanit /* Phase 3 : Enabling IOMMU features */ 1918ae180ba4SSuravee Suthikulpanit for_each_iommu(iommu) { 1919ae180ba4SSuravee Suthikulpanit ret = init_iommu_one_late(iommu); 1920ae180ba4SSuravee Suthikulpanit if (ret) 1921ae180ba4SSuravee Suthikulpanit return ret; 1922ae180ba4SSuravee Suthikulpanit } 1923ae180ba4SSuravee Suthikulpanit 1924ad8694baSJoerg Roedel return 0; 1925ad8694baSJoerg Roedel } 1926ad8694baSJoerg Roedel 1927715601e4SPaul Menzel static void init_iommu_perf_ctr(struct amd_iommu *iommu) 1928ad8694baSJoerg Roedel { 1929994d6608SSuravee Suthikulpanit u64 val; 1930ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->dev; 1931ad8694baSJoerg Roedel 1932ad8694baSJoerg Roedel if (!iommu_feature(iommu, FEATURE_PC)) 1933ad8694baSJoerg Roedel return; 1934ad8694baSJoerg Roedel 1935ad8694baSJoerg Roedel amd_iommu_pc_present = true; 1936ad8694baSJoerg Roedel 1937ad8694baSJoerg Roedel pci_info(pdev, "IOMMU performance counters supported\n"); 1938ad8694baSJoerg Roedel 1939ad8694baSJoerg Roedel val = readl(iommu->mmio_base + MMIO_CNTR_CONF_OFFSET); 1940ad8694baSJoerg Roedel iommu->max_banks = (u8) ((val >> 12) & 0x3f); 1941ad8694baSJoerg Roedel iommu->max_counters = (u8) ((val >> 7) & 0xf); 1942ad8694baSJoerg Roedel 1943ad8694baSJoerg Roedel return; 1944ad8694baSJoerg Roedel } 1945ad8694baSJoerg Roedel 1946ad8694baSJoerg Roedel static ssize_t amd_iommu_show_cap(struct device *dev, 1947ad8694baSJoerg Roedel struct device_attribute *attr, 1948ad8694baSJoerg Roedel char *buf) 1949ad8694baSJoerg Roedel { 1950ad8694baSJoerg Roedel struct amd_iommu *iommu = dev_to_amd_iommu(dev); 1951ad8694baSJoerg Roedel return sprintf(buf, "%x\n", iommu->cap); 1952ad8694baSJoerg Roedel } 1953ad8694baSJoerg Roedel static DEVICE_ATTR(cap, S_IRUGO, amd_iommu_show_cap, NULL); 1954ad8694baSJoerg Roedel 1955ad8694baSJoerg Roedel static ssize_t amd_iommu_show_features(struct device *dev, 1956ad8694baSJoerg Roedel struct device_attribute *attr, 1957ad8694baSJoerg Roedel char *buf) 1958ad8694baSJoerg Roedel { 1959ad8694baSJoerg Roedel struct amd_iommu *iommu = dev_to_amd_iommu(dev); 19601e98a35dSSuravee Suthikulpanit return sprintf(buf, "%llx:%llx\n", iommu->features2, iommu->features); 1961ad8694baSJoerg Roedel } 1962ad8694baSJoerg Roedel static DEVICE_ATTR(features, S_IRUGO, amd_iommu_show_features, NULL); 1963ad8694baSJoerg Roedel 1964ad8694baSJoerg Roedel static struct attribute *amd_iommu_attrs[] = { 1965ad8694baSJoerg Roedel &dev_attr_cap.attr, 1966ad8694baSJoerg Roedel &dev_attr_features.attr, 1967ad8694baSJoerg Roedel NULL, 1968ad8694baSJoerg Roedel }; 1969ad8694baSJoerg Roedel 1970ad8694baSJoerg Roedel static struct attribute_group amd_iommu_group = { 1971ad8694baSJoerg Roedel .name = "amd-iommu", 1972ad8694baSJoerg Roedel .attrs = amd_iommu_attrs, 1973ad8694baSJoerg Roedel }; 1974ad8694baSJoerg Roedel 1975ad8694baSJoerg Roedel static const struct attribute_group *amd_iommu_groups[] = { 1976ad8694baSJoerg Roedel &amd_iommu_group, 1977ad8694baSJoerg Roedel NULL, 1978ad8694baSJoerg Roedel }; 1979ad8694baSJoerg Roedel 1980a44092e3SSuravee Suthikulpanit /* 1981a44092e3SSuravee Suthikulpanit * Note: IVHD 0x11 and 0x40 also contains exact copy 1982a44092e3SSuravee Suthikulpanit * of the IOMMU Extended Feature Register [MMIO Offset 0030h]. 1983a44092e3SSuravee Suthikulpanit * Default to EFR in IVHD since it is available sooner (i.e. before PCI init). 1984a44092e3SSuravee Suthikulpanit */ 1985a44092e3SSuravee Suthikulpanit static void __init late_iommu_features_init(struct amd_iommu *iommu) 1986a44092e3SSuravee Suthikulpanit { 19871e98a35dSSuravee Suthikulpanit u64 features, features2; 1988a44092e3SSuravee Suthikulpanit 1989a44092e3SSuravee Suthikulpanit if (!(iommu->cap & (1 << IOMMU_CAP_EFR))) 1990a44092e3SSuravee Suthikulpanit return; 1991a44092e3SSuravee Suthikulpanit 1992a44092e3SSuravee Suthikulpanit /* read extended feature bits */ 1993a44092e3SSuravee Suthikulpanit features = readq(iommu->mmio_base + MMIO_EXT_FEATURES); 19941e98a35dSSuravee Suthikulpanit features2 = readq(iommu->mmio_base + MMIO_EXT_FEATURES2); 1995a44092e3SSuravee Suthikulpanit 1996a44092e3SSuravee Suthikulpanit if (!iommu->features) { 1997a44092e3SSuravee Suthikulpanit iommu->features = features; 19981e98a35dSSuravee Suthikulpanit iommu->features2 = features2; 1999a44092e3SSuravee Suthikulpanit return; 2000a44092e3SSuravee Suthikulpanit } 2001a44092e3SSuravee Suthikulpanit 2002a44092e3SSuravee Suthikulpanit /* 2003a44092e3SSuravee Suthikulpanit * Sanity check and warn if EFR values from 2004a44092e3SSuravee Suthikulpanit * IVHD and MMIO conflict. 2005a44092e3SSuravee Suthikulpanit */ 20061e98a35dSSuravee Suthikulpanit if (features != iommu->features || 20071e98a35dSSuravee Suthikulpanit features2 != iommu->features2) { 20081e98a35dSSuravee Suthikulpanit pr_warn(FW_WARN 20091e98a35dSSuravee Suthikulpanit "EFR mismatch. Use IVHD EFR (%#llx : %#llx), EFR2 (%#llx : %#llx).\n", 20101e98a35dSSuravee Suthikulpanit features, iommu->features, 20111e98a35dSSuravee Suthikulpanit features2, iommu->features2); 20121e98a35dSSuravee Suthikulpanit } 2013a44092e3SSuravee Suthikulpanit } 2014a44092e3SSuravee Suthikulpanit 2015ad8694baSJoerg Roedel static int __init iommu_init_pci(struct amd_iommu *iommu) 2016ad8694baSJoerg Roedel { 2017ad8694baSJoerg Roedel int cap_ptr = iommu->cap_ptr; 2018ad8694baSJoerg Roedel int ret; 2019ad8694baSJoerg Roedel 2020e5670e18SSuravee Suthikulpanit iommu->dev = pci_get_domain_bus_and_slot(iommu->pci_seg->id, 2021e5670e18SSuravee Suthikulpanit PCI_BUS_NUM(iommu->devid), 2022ad8694baSJoerg Roedel iommu->devid & 0xff); 2023ad8694baSJoerg Roedel if (!iommu->dev) 2024ad8694baSJoerg Roedel return -ENODEV; 2025ad8694baSJoerg Roedel 2026ad8694baSJoerg Roedel /* Prevent binding other PCI device drivers to IOMMU devices */ 2027ad8694baSJoerg Roedel iommu->dev->match_driver = false; 2028ad8694baSJoerg Roedel 2029ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, cap_ptr + MMIO_CAP_HDR_OFFSET, 2030ad8694baSJoerg Roedel &iommu->cap); 2031ad8694baSJoerg Roedel 2032ad8694baSJoerg Roedel if (!(iommu->cap & (1 << IOMMU_CAP_IOTLB))) 2033ad8694baSJoerg Roedel amd_iommu_iotlb_sup = false; 2034ad8694baSJoerg Roedel 2035a44092e3SSuravee Suthikulpanit late_iommu_features_init(iommu); 2036ad8694baSJoerg Roedel 2037ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_GT)) { 2038ad8694baSJoerg Roedel int glxval; 2039ad8694baSJoerg Roedel u32 max_pasid; 2040ad8694baSJoerg Roedel u64 pasmax; 2041ad8694baSJoerg Roedel 2042ad8694baSJoerg Roedel pasmax = iommu->features & FEATURE_PASID_MASK; 2043ad8694baSJoerg Roedel pasmax >>= FEATURE_PASID_SHIFT; 2044ad8694baSJoerg Roedel max_pasid = (1 << (pasmax + 1)) - 1; 2045ad8694baSJoerg Roedel 2046ad8694baSJoerg Roedel amd_iommu_max_pasid = min(amd_iommu_max_pasid, max_pasid); 2047ad8694baSJoerg Roedel 2048ad8694baSJoerg Roedel BUG_ON(amd_iommu_max_pasid & ~PASID_MASK); 2049ad8694baSJoerg Roedel 2050ad8694baSJoerg Roedel glxval = iommu->features & FEATURE_GLXVAL_MASK; 2051ad8694baSJoerg Roedel glxval >>= FEATURE_GLXVAL_SHIFT; 2052ad8694baSJoerg Roedel 2053ad8694baSJoerg Roedel if (amd_iommu_max_glx_val == -1) 2054ad8694baSJoerg Roedel amd_iommu_max_glx_val = glxval; 2055ad8694baSJoerg Roedel else 2056ad8694baSJoerg Roedel amd_iommu_max_glx_val = min(amd_iommu_max_glx_val, glxval); 2057ad8694baSJoerg Roedel } 2058ad8694baSJoerg Roedel 2059ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_GT) && 2060ad8694baSJoerg Roedel iommu_feature(iommu, FEATURE_PPR)) { 2061ad8694baSJoerg Roedel iommu->is_iommu_v2 = true; 2062ad8694baSJoerg Roedel amd_iommu_v2_present = true; 2063ad8694baSJoerg Roedel } 2064ad8694baSJoerg Roedel 2065ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_PPR) && alloc_ppr_log(iommu)) 2066ad8694baSJoerg Roedel return -ENOMEM; 2067ad8694baSJoerg Roedel 20686664340cSNadav Amit if (iommu->cap & (1UL << IOMMU_CAP_NPCACHE)) { 206947a70beaSJoerg Roedel pr_info("Using strict mode due to virtualization\n"); 207047a70beaSJoerg Roedel iommu_set_dma_strict(); 2071ad8694baSJoerg Roedel amd_iommu_np_cache = true; 20726664340cSNadav Amit } 2073ad8694baSJoerg Roedel 2074ad8694baSJoerg Roedel init_iommu_perf_ctr(iommu); 2075ad8694baSJoerg Roedel 2076643feb00SSuravee Suthikulpanit if (amd_iommu_pgtable == AMD_IOMMU_V2) { 2077643feb00SSuravee Suthikulpanit if (!iommu_feature(iommu, FEATURE_GIOSUP) || 2078643feb00SSuravee Suthikulpanit !iommu_feature(iommu, FEATURE_GT)) { 2079643feb00SSuravee Suthikulpanit pr_warn("Cannot enable v2 page table for DMA-API. Fallback to v1.\n"); 2080643feb00SSuravee Suthikulpanit amd_iommu_pgtable = AMD_IOMMU_V1; 2081643feb00SSuravee Suthikulpanit } else if (iommu_default_passthrough()) { 2082643feb00SSuravee Suthikulpanit pr_warn("V2 page table doesn't support passthrough mode. Fallback to v1.\n"); 2083643feb00SSuravee Suthikulpanit amd_iommu_pgtable = AMD_IOMMU_V1; 2084643feb00SSuravee Suthikulpanit } 2085643feb00SSuravee Suthikulpanit } 2086643feb00SSuravee Suthikulpanit 2087ad8694baSJoerg Roedel if (is_rd890_iommu(iommu->dev)) { 2088ad8694baSJoerg Roedel int i, j; 2089ad8694baSJoerg Roedel 2090ad8694baSJoerg Roedel iommu->root_pdev = 2091e5670e18SSuravee Suthikulpanit pci_get_domain_bus_and_slot(iommu->pci_seg->id, 2092e5670e18SSuravee Suthikulpanit iommu->dev->bus->number, 2093ad8694baSJoerg Roedel PCI_DEVFN(0, 0)); 2094ad8694baSJoerg Roedel 2095ad8694baSJoerg Roedel /* 2096ad8694baSJoerg Roedel * Some rd890 systems may not be fully reconfigured by the 2097ad8694baSJoerg Roedel * BIOS, so it's necessary for us to store this information so 2098ad8694baSJoerg Roedel * it can be reprogrammed on resume 2099ad8694baSJoerg Roedel */ 2100ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, iommu->cap_ptr + 4, 2101ad8694baSJoerg Roedel &iommu->stored_addr_lo); 2102ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, iommu->cap_ptr + 8, 2103ad8694baSJoerg Roedel &iommu->stored_addr_hi); 2104ad8694baSJoerg Roedel 2105ad8694baSJoerg Roedel /* Low bit locks writes to configuration space */ 2106ad8694baSJoerg Roedel iommu->stored_addr_lo &= ~1; 2107ad8694baSJoerg Roedel 2108ad8694baSJoerg Roedel for (i = 0; i < 6; i++) 2109ad8694baSJoerg Roedel for (j = 0; j < 0x12; j++) 2110ad8694baSJoerg Roedel iommu->stored_l1[i][j] = iommu_read_l1(iommu, i, j); 2111ad8694baSJoerg Roedel 2112ad8694baSJoerg Roedel for (i = 0; i < 0x83; i++) 2113ad8694baSJoerg Roedel iommu->stored_l2[i] = iommu_read_l2(iommu, i); 2114ad8694baSJoerg Roedel } 2115ad8694baSJoerg Roedel 2116ad8694baSJoerg Roedel amd_iommu_erratum_746_workaround(iommu); 2117ad8694baSJoerg Roedel amd_iommu_ats_write_check_workaround(iommu); 2118ad8694baSJoerg Roedel 211983874d51SBo Liu ret = iommu_device_sysfs_add(&iommu->iommu, &iommu->dev->dev, 2120ad8694baSJoerg Roedel amd_iommu_groups, "ivhd%d", iommu->index); 212183874d51SBo Liu if (ret) 212283874d51SBo Liu return ret; 212383874d51SBo Liu 21242d471b20SRobin Murphy iommu_device_register(&iommu->iommu, &amd_iommu_ops, NULL); 2125ad8694baSJoerg Roedel 2126ad8694baSJoerg Roedel return pci_enable_device(iommu->dev); 2127ad8694baSJoerg Roedel } 2128ad8694baSJoerg Roedel 2129ad8694baSJoerg Roedel static void print_iommu_info(void) 2130ad8694baSJoerg Roedel { 2131ad8694baSJoerg Roedel static const char * const feat_str[] = { 2132ad8694baSJoerg Roedel "PreF", "PPR", "X2APIC", "NX", "GT", "[5]", 2133ad8694baSJoerg Roedel "IA", "GA", "HE", "PC" 2134ad8694baSJoerg Roedel }; 2135ad8694baSJoerg Roedel struct amd_iommu *iommu; 2136ad8694baSJoerg Roedel 2137ad8694baSJoerg Roedel for_each_iommu(iommu) { 2138ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->dev; 2139ad8694baSJoerg Roedel int i; 2140ad8694baSJoerg Roedel 21413703c839STom Rix pci_info(pdev, "Found IOMMU cap 0x%x\n", iommu->cap_ptr); 2142ad8694baSJoerg Roedel 2143ad8694baSJoerg Roedel if (iommu->cap & (1 << IOMMU_CAP_EFR)) { 21441e98a35dSSuravee Suthikulpanit pr_info("Extended features (%#llx, %#llx):", iommu->features, iommu->features2); 21454b21a503SAlexander Monakov 2146ad8694baSJoerg Roedel for (i = 0; i < ARRAY_SIZE(feat_str); ++i) { 2147ad8694baSJoerg Roedel if (iommu_feature(iommu, (1ULL << i))) 2148ad8694baSJoerg Roedel pr_cont(" %s", feat_str[i]); 2149ad8694baSJoerg Roedel } 2150ad8694baSJoerg Roedel 2151ad8694baSJoerg Roedel if (iommu->features & FEATURE_GAM_VAPIC) 2152ad8694baSJoerg Roedel pr_cont(" GA_vAPIC"); 2153ad8694baSJoerg Roedel 215402c6f31dSSuravee Suthikulpanit if (iommu->features & FEATURE_SNP) 215502c6f31dSSuravee Suthikulpanit pr_cont(" SNP"); 215602c6f31dSSuravee Suthikulpanit 2157ad8694baSJoerg Roedel pr_cont("\n"); 2158ad8694baSJoerg Roedel } 2159ad8694baSJoerg Roedel } 2160ad8694baSJoerg Roedel if (irq_remapping_enabled) { 2161ad8694baSJoerg Roedel pr_info("Interrupt remapping enabled\n"); 2162ad8694baSJoerg Roedel if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 2163ad8694baSJoerg Roedel pr_info("X2APIC enabled\n"); 2164ad8694baSJoerg Roedel } 2165*f5944964SVasant Hegde if (amd_iommu_pgtable == AMD_IOMMU_V2) { 2166*f5944964SVasant Hegde pr_info("V2 page table enabled (Paging mode : %d level)\n", 2167*f5944964SVasant Hegde amd_iommu_gpt_level); 2168*f5944964SVasant Hegde } 2169ad8694baSJoerg Roedel } 2170ad8694baSJoerg Roedel 2171ad8694baSJoerg Roedel static int __init amd_iommu_init_pci(void) 2172ad8694baSJoerg Roedel { 2173ad8694baSJoerg Roedel struct amd_iommu *iommu; 21741ab5a153SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg; 2175f8993dc6SAdrian Huang int ret; 2176ad8694baSJoerg Roedel 2177ad8694baSJoerg Roedel for_each_iommu(iommu) { 2178ad8694baSJoerg Roedel ret = iommu_init_pci(iommu); 217906687a03SSuravee Suthikulpanit if (ret) { 218006687a03SSuravee Suthikulpanit pr_err("IOMMU%d: Failed to initialize IOMMU Hardware (error=%d)!\n", 218106687a03SSuravee Suthikulpanit iommu->index, ret); 218206687a03SSuravee Suthikulpanit goto out; 218306687a03SSuravee Suthikulpanit } 218454ce12e0SSuravee Suthikulpanit /* Need to setup range after PCI init */ 218554ce12e0SSuravee Suthikulpanit iommu_set_cwwb_range(iommu); 2186ad8694baSJoerg Roedel } 2187ad8694baSJoerg Roedel 2188ad8694baSJoerg Roedel /* 2189ad8694baSJoerg Roedel * Order is important here to make sure any unity map requirements are 2190ad8694baSJoerg Roedel * fulfilled. The unity mappings are created and written to the device 219131ee890aSRobin Murphy * table during the iommu_init_pci() call. 2192ad8694baSJoerg Roedel * 2193ad8694baSJoerg Roedel * After that we call init_device_table_dma() to make sure any 2194ad8694baSJoerg Roedel * uninitialized DTE will block DMA, and in the end we flush the caches 2195ad8694baSJoerg Roedel * of all IOMMUs to make sure the changes to the device table are 2196ad8694baSJoerg Roedel * active. 2197ad8694baSJoerg Roedel */ 21981ab5a153SSuravee Suthikulpanit for_each_pci_segment(pci_seg) 21991ab5a153SSuravee Suthikulpanit init_device_table_dma(pci_seg); 2200ad8694baSJoerg Roedel 2201ad8694baSJoerg Roedel for_each_iommu(iommu) 2202ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2203ad8694baSJoerg Roedel 2204ad8694baSJoerg Roedel print_iommu_info(); 2205ad8694baSJoerg Roedel 220606687a03SSuravee Suthikulpanit out: 2207ad8694baSJoerg Roedel return ret; 2208ad8694baSJoerg Roedel } 2209ad8694baSJoerg Roedel 2210ad8694baSJoerg Roedel /**************************************************************************** 2211ad8694baSJoerg Roedel * 2212ad8694baSJoerg Roedel * The following functions initialize the MSI interrupts for all IOMMUs 2213ad8694baSJoerg Roedel * in the system. It's a bit challenging because there could be multiple 2214ad8694baSJoerg Roedel * IOMMUs per PCI BDF but we can call pci_enable_msi(x) only once per 2215ad8694baSJoerg Roedel * pci_dev. 2216ad8694baSJoerg Roedel * 2217ad8694baSJoerg Roedel ****************************************************************************/ 2218ad8694baSJoerg Roedel 2219ad8694baSJoerg Roedel static int iommu_setup_msi(struct amd_iommu *iommu) 2220ad8694baSJoerg Roedel { 2221ad8694baSJoerg Roedel int r; 2222ad8694baSJoerg Roedel 2223ad8694baSJoerg Roedel r = pci_enable_msi(iommu->dev); 2224ad8694baSJoerg Roedel if (r) 2225ad8694baSJoerg Roedel return r; 2226ad8694baSJoerg Roedel 2227ad8694baSJoerg Roedel r = request_threaded_irq(iommu->dev->irq, 2228ad8694baSJoerg Roedel amd_iommu_int_handler, 2229ad8694baSJoerg Roedel amd_iommu_int_thread, 2230ad8694baSJoerg Roedel 0, "AMD-Vi", 2231ad8694baSJoerg Roedel iommu); 2232ad8694baSJoerg Roedel 2233ad8694baSJoerg Roedel if (r) { 2234ad8694baSJoerg Roedel pci_disable_msi(iommu->dev); 2235ad8694baSJoerg Roedel return r; 2236ad8694baSJoerg Roedel } 2237ad8694baSJoerg Roedel 2238ad8694baSJoerg Roedel return 0; 2239ad8694baSJoerg Roedel } 2240ad8694baSJoerg Roedel 2241b5c3786eSThomas Gleixner union intcapxt { 2242b5c3786eSThomas Gleixner u64 capxt; 22432fb6acf3SDavid Woodhouse struct { 2244b5c3786eSThomas Gleixner u64 reserved_0 : 2, 2245b5c3786eSThomas Gleixner dest_mode_logical : 1, 2246b5c3786eSThomas Gleixner reserved_1 : 5, 2247b5c3786eSThomas Gleixner destid_0_23 : 24, 2248b5c3786eSThomas Gleixner vector : 8, 2249b5c3786eSThomas Gleixner reserved_2 : 16, 2250b5c3786eSThomas Gleixner destid_24_31 : 8; 22512fb6acf3SDavid Woodhouse }; 2252b5c3786eSThomas Gleixner } __attribute__ ((packed)); 2253ad8694baSJoerg Roedel 2254ad8694baSJoerg Roedel 2255d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller; 2256d1adcfbbSDavid Woodhouse 2257d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_activate(struct irq_domain *domain, 2258d1adcfbbSDavid Woodhouse struct irq_data *irqd, bool reserve) 2259d1adcfbbSDavid Woodhouse { 2260ad8694baSJoerg Roedel return 0; 2261d1adcfbbSDavid Woodhouse } 2262ad8694baSJoerg Roedel 2263d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_deactivate(struct irq_domain *domain, 2264d1adcfbbSDavid Woodhouse struct irq_data *irqd) 2265d1adcfbbSDavid Woodhouse { 2266d1adcfbbSDavid Woodhouse } 2267d1adcfbbSDavid Woodhouse 2268d1adcfbbSDavid Woodhouse 2269d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_alloc(struct irq_domain *domain, unsigned int virq, 2270d1adcfbbSDavid Woodhouse unsigned int nr_irqs, void *arg) 2271d1adcfbbSDavid Woodhouse { 2272d1adcfbbSDavid Woodhouse struct irq_alloc_info *info = arg; 2273d1adcfbbSDavid Woodhouse int i, ret; 2274d1adcfbbSDavid Woodhouse 2275d1adcfbbSDavid Woodhouse if (!info || info->type != X86_IRQ_ALLOC_TYPE_AMDVI) 2276d1adcfbbSDavid Woodhouse return -EINVAL; 2277d1adcfbbSDavid Woodhouse 2278d1adcfbbSDavid Woodhouse ret = irq_domain_alloc_irqs_parent(domain, virq, nr_irqs, arg); 2279d1adcfbbSDavid Woodhouse if (ret < 0) 2280d1adcfbbSDavid Woodhouse return ret; 2281d1adcfbbSDavid Woodhouse 2282d1adcfbbSDavid Woodhouse for (i = virq; i < virq + nr_irqs; i++) { 2283d1adcfbbSDavid Woodhouse struct irq_data *irqd = irq_domain_get_irq_data(domain, i); 2284d1adcfbbSDavid Woodhouse 2285d1adcfbbSDavid Woodhouse irqd->chip = &intcapxt_controller; 2286d1adcfbbSDavid Woodhouse irqd->chip_data = info->data; 2287d1adcfbbSDavid Woodhouse __irq_set_handler(i, handle_edge_irq, 0, "edge"); 2288d1adcfbbSDavid Woodhouse } 2289d1adcfbbSDavid Woodhouse 2290d1adcfbbSDavid Woodhouse return ret; 2291d1adcfbbSDavid Woodhouse } 2292d1adcfbbSDavid Woodhouse 2293d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_free(struct irq_domain *domain, unsigned int virq, 2294d1adcfbbSDavid Woodhouse unsigned int nr_irqs) 2295d1adcfbbSDavid Woodhouse { 2296d1adcfbbSDavid Woodhouse irq_domain_free_irqs_top(domain, virq, nr_irqs); 2297d1adcfbbSDavid Woodhouse } 2298d1adcfbbSDavid Woodhouse 22994691f79dSMaxim Levitsky 23004691f79dSMaxim Levitsky static void intcapxt_unmask_irq(struct irq_data *irqd) 23014691f79dSMaxim Levitsky { 23024691f79dSMaxim Levitsky struct amd_iommu *iommu = irqd->chip_data; 23034691f79dSMaxim Levitsky struct irq_cfg *cfg = irqd_cfg(irqd); 23044691f79dSMaxim Levitsky union intcapxt xt; 23054691f79dSMaxim Levitsky 23064691f79dSMaxim Levitsky xt.capxt = 0ULL; 23074691f79dSMaxim Levitsky xt.dest_mode_logical = apic->dest_mode_logical; 23084691f79dSMaxim Levitsky xt.vector = cfg->vector; 23094691f79dSMaxim Levitsky xt.destid_0_23 = cfg->dest_apicid & GENMASK(23, 0); 23104691f79dSMaxim Levitsky xt.destid_24_31 = cfg->dest_apicid >> 24; 23114691f79dSMaxim Levitsky 23124691f79dSMaxim Levitsky /** 23134691f79dSMaxim Levitsky * Current IOMMU implementation uses the same IRQ for all 23144691f79dSMaxim Levitsky * 3 IOMMU interrupts. 23154691f79dSMaxim Levitsky */ 23164691f79dSMaxim Levitsky writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET); 23174691f79dSMaxim Levitsky writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET); 23184691f79dSMaxim Levitsky writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET); 23194691f79dSMaxim Levitsky } 23204691f79dSMaxim Levitsky 23214691f79dSMaxim Levitsky static void intcapxt_mask_irq(struct irq_data *irqd) 23224691f79dSMaxim Levitsky { 23234691f79dSMaxim Levitsky struct amd_iommu *iommu = irqd->chip_data; 23244691f79dSMaxim Levitsky 23254691f79dSMaxim Levitsky writeq(0, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET); 23264691f79dSMaxim Levitsky writeq(0, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET); 23274691f79dSMaxim Levitsky writeq(0, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET); 23284691f79dSMaxim Levitsky } 23294691f79dSMaxim Levitsky 23304691f79dSMaxim Levitsky 2331d1adcfbbSDavid Woodhouse static int intcapxt_set_affinity(struct irq_data *irqd, 2332d1adcfbbSDavid Woodhouse const struct cpumask *mask, bool force) 2333d1adcfbbSDavid Woodhouse { 2334d1adcfbbSDavid Woodhouse struct irq_data *parent = irqd->parent_data; 2335d1adcfbbSDavid Woodhouse int ret; 2336d1adcfbbSDavid Woodhouse 2337d1adcfbbSDavid Woodhouse ret = parent->chip->irq_set_affinity(parent, mask, force); 2338d1adcfbbSDavid Woodhouse if (ret < 0 || ret == IRQ_SET_MASK_OK_DONE) 2339d1adcfbbSDavid Woodhouse return ret; 23404691f79dSMaxim Levitsky return 0; 2341d1adcfbbSDavid Woodhouse } 2342d1adcfbbSDavid Woodhouse 23431980105eSMaxim Levitsky static int intcapxt_set_wake(struct irq_data *irqd, unsigned int on) 23441980105eSMaxim Levitsky { 23451980105eSMaxim Levitsky return on ? -EOPNOTSUPP : 0; 23461980105eSMaxim Levitsky } 23471980105eSMaxim Levitsky 2348d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller = { 2349d1adcfbbSDavid Woodhouse .name = "IOMMU-MSI", 2350d1adcfbbSDavid Woodhouse .irq_unmask = intcapxt_unmask_irq, 2351d1adcfbbSDavid Woodhouse .irq_mask = intcapxt_mask_irq, 2352d1adcfbbSDavid Woodhouse .irq_ack = irq_chip_ack_parent, 2353d1adcfbbSDavid Woodhouse .irq_retrigger = irq_chip_retrigger_hierarchy, 2354d1adcfbbSDavid Woodhouse .irq_set_affinity = intcapxt_set_affinity, 23551980105eSMaxim Levitsky .irq_set_wake = intcapxt_set_wake, 23561980105eSMaxim Levitsky .flags = IRQCHIP_MASK_ON_SUSPEND, 2357d1adcfbbSDavid Woodhouse }; 2358d1adcfbbSDavid Woodhouse 2359d1adcfbbSDavid Woodhouse static const struct irq_domain_ops intcapxt_domain_ops = { 2360d1adcfbbSDavid Woodhouse .alloc = intcapxt_irqdomain_alloc, 2361d1adcfbbSDavid Woodhouse .free = intcapxt_irqdomain_free, 2362d1adcfbbSDavid Woodhouse .activate = intcapxt_irqdomain_activate, 2363d1adcfbbSDavid Woodhouse .deactivate = intcapxt_irqdomain_deactivate, 2364d1adcfbbSDavid Woodhouse }; 2365d1adcfbbSDavid Woodhouse 2366d1adcfbbSDavid Woodhouse 2367d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_irqdomain; 2368d1adcfbbSDavid Woodhouse 2369d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_get_irqdomain(void) 2370d1adcfbbSDavid Woodhouse { 2371d1adcfbbSDavid Woodhouse struct fwnode_handle *fn; 2372d1adcfbbSDavid Woodhouse 2373d1adcfbbSDavid Woodhouse /* No need for locking here (yet) as the init is single-threaded */ 2374d1adcfbbSDavid Woodhouse if (iommu_irqdomain) 2375d1adcfbbSDavid Woodhouse return iommu_irqdomain; 2376d1adcfbbSDavid Woodhouse 2377d1adcfbbSDavid Woodhouse fn = irq_domain_alloc_named_fwnode("AMD-Vi-MSI"); 2378d1adcfbbSDavid Woodhouse if (!fn) 2379d1adcfbbSDavid Woodhouse return NULL; 2380d1adcfbbSDavid Woodhouse 2381d1adcfbbSDavid Woodhouse iommu_irqdomain = irq_domain_create_hierarchy(x86_vector_domain, 0, 0, 2382d1adcfbbSDavid Woodhouse fn, &intcapxt_domain_ops, 2383d1adcfbbSDavid Woodhouse NULL); 2384d1adcfbbSDavid Woodhouse if (!iommu_irqdomain) 2385d1adcfbbSDavid Woodhouse irq_domain_free_fwnode(fn); 2386d1adcfbbSDavid Woodhouse 2387d1adcfbbSDavid Woodhouse return iommu_irqdomain; 2388d1adcfbbSDavid Woodhouse } 2389d1adcfbbSDavid Woodhouse 2390d1adcfbbSDavid Woodhouse static int iommu_setup_intcapxt(struct amd_iommu *iommu) 2391d1adcfbbSDavid Woodhouse { 2392d1adcfbbSDavid Woodhouse struct irq_domain *domain; 2393d1adcfbbSDavid Woodhouse struct irq_alloc_info info; 2394d1adcfbbSDavid Woodhouse int irq, ret; 23954d4a0dbaSVasant Hegde int node = dev_to_node(&iommu->dev->dev); 2396d1adcfbbSDavid Woodhouse 2397d1adcfbbSDavid Woodhouse domain = iommu_get_irqdomain(); 2398d1adcfbbSDavid Woodhouse if (!domain) 2399d1adcfbbSDavid Woodhouse return -ENXIO; 2400d1adcfbbSDavid Woodhouse 2401d1adcfbbSDavid Woodhouse init_irq_alloc_info(&info, NULL); 2402d1adcfbbSDavid Woodhouse info.type = X86_IRQ_ALLOC_TYPE_AMDVI; 2403d1adcfbbSDavid Woodhouse info.data = iommu; 2404d1adcfbbSDavid Woodhouse 24054d4a0dbaSVasant Hegde irq = irq_domain_alloc_irqs(domain, 1, node, &info); 2406d1adcfbbSDavid Woodhouse if (irq < 0) { 2407d1adcfbbSDavid Woodhouse irq_domain_remove(domain); 2408d1adcfbbSDavid Woodhouse return irq; 2409d1adcfbbSDavid Woodhouse } 2410d1adcfbbSDavid Woodhouse 2411d1adcfbbSDavid Woodhouse ret = request_threaded_irq(irq, amd_iommu_int_handler, 2412d1adcfbbSDavid Woodhouse amd_iommu_int_thread, 0, "AMD-Vi", iommu); 2413ad8694baSJoerg Roedel if (ret) { 2414d1adcfbbSDavid Woodhouse irq_domain_free_irqs(irq, 1); 2415d1adcfbbSDavid Woodhouse irq_domain_remove(domain); 2416ad8694baSJoerg Roedel return ret; 2417ad8694baSJoerg Roedel } 2418ad8694baSJoerg Roedel 2419d1adcfbbSDavid Woodhouse return 0; 2420ad8694baSJoerg Roedel } 2421ad8694baSJoerg Roedel 2422d1adcfbbSDavid Woodhouse static int iommu_init_irq(struct amd_iommu *iommu) 2423ad8694baSJoerg Roedel { 2424ad8694baSJoerg Roedel int ret; 2425ad8694baSJoerg Roedel 2426ad8694baSJoerg Roedel if (iommu->int_enabled) 2427ad8694baSJoerg Roedel goto enable_faults; 2428ad8694baSJoerg Roedel 2429d1adcfbbSDavid Woodhouse if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 2430d1adcfbbSDavid Woodhouse ret = iommu_setup_intcapxt(iommu); 2431d1adcfbbSDavid Woodhouse else if (iommu->dev->msi_cap) 2432ad8694baSJoerg Roedel ret = iommu_setup_msi(iommu); 2433ad8694baSJoerg Roedel else 2434ad8694baSJoerg Roedel ret = -ENODEV; 2435ad8694baSJoerg Roedel 2436ad8694baSJoerg Roedel if (ret) 2437ad8694baSJoerg Roedel return ret; 2438ad8694baSJoerg Roedel 243912bc4570SDavid Woodhouse iommu->int_enabled = true; 2440ad8694baSJoerg Roedel enable_faults: 244101b297a4SMaxim Levitsky 244201b297a4SMaxim Levitsky if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 244301b297a4SMaxim Levitsky iommu_feature_enable(iommu, CONTROL_INTCAPXT_EN); 244401b297a4SMaxim Levitsky 2445ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_EVT_INT_EN); 2446ad8694baSJoerg Roedel 2447ad8694baSJoerg Roedel if (iommu->ppr_log != NULL) 2448ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPRINT_EN); 2449ad8694baSJoerg Roedel return 0; 2450ad8694baSJoerg Roedel } 2451ad8694baSJoerg Roedel 2452ad8694baSJoerg Roedel /**************************************************************************** 2453ad8694baSJoerg Roedel * 2454ad8694baSJoerg Roedel * The next functions belong to the third pass of parsing the ACPI 2455ad8694baSJoerg Roedel * table. In this last pass the memory mapping requirements are 2456ad8694baSJoerg Roedel * gathered (like exclusion and unity mapping ranges). 2457ad8694baSJoerg Roedel * 2458ad8694baSJoerg Roedel ****************************************************************************/ 2459ad8694baSJoerg Roedel 2460ad8694baSJoerg Roedel static void __init free_unity_maps(void) 2461ad8694baSJoerg Roedel { 2462ad8694baSJoerg Roedel struct unity_map_entry *entry, *next; 2463b618ae62SVasant Hegde struct amd_iommu_pci_seg *p, *pci_seg; 2464ad8694baSJoerg Roedel 2465b618ae62SVasant Hegde for_each_pci_segment_safe(pci_seg, p) { 2466b618ae62SVasant Hegde list_for_each_entry_safe(entry, next, &pci_seg->unity_map, list) { 2467ad8694baSJoerg Roedel list_del(&entry->list); 2468ad8694baSJoerg Roedel kfree(entry); 2469ad8694baSJoerg Roedel } 2470ad8694baSJoerg Roedel } 2471b618ae62SVasant Hegde } 2472ad8694baSJoerg Roedel 2473ad8694baSJoerg Roedel /* called for unity map ACPI definition */ 247430795900SVasant Hegde static int __init init_unity_map_range(struct ivmd_header *m, 247530795900SVasant Hegde struct acpi_table_header *ivrs_base) 2476ad8694baSJoerg Roedel { 2477ad8694baSJoerg Roedel struct unity_map_entry *e = NULL; 2478b618ae62SVasant Hegde struct amd_iommu_pci_seg *pci_seg; 2479ad8694baSJoerg Roedel char *s; 2480ad8694baSJoerg Roedel 248130795900SVasant Hegde pci_seg = get_pci_segment(m->pci_seg, ivrs_base); 2482b618ae62SVasant Hegde if (pci_seg == NULL) 2483b618ae62SVasant Hegde return -ENOMEM; 2484b618ae62SVasant Hegde 2485ad8694baSJoerg Roedel e = kzalloc(sizeof(*e), GFP_KERNEL); 2486ad8694baSJoerg Roedel if (e == NULL) 2487ad8694baSJoerg Roedel return -ENOMEM; 2488ad8694baSJoerg Roedel 2489ad8694baSJoerg Roedel switch (m->type) { 2490ad8694baSJoerg Roedel default: 2491ad8694baSJoerg Roedel kfree(e); 2492ad8694baSJoerg Roedel return 0; 2493ad8694baSJoerg Roedel case ACPI_IVMD_TYPE: 2494ad8694baSJoerg Roedel s = "IVMD_TYPEi\t\t\t"; 2495ad8694baSJoerg Roedel e->devid_start = e->devid_end = m->devid; 2496ad8694baSJoerg Roedel break; 2497ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_ALL: 2498ad8694baSJoerg Roedel s = "IVMD_TYPE_ALL\t\t"; 2499ad8694baSJoerg Roedel e->devid_start = 0; 2500401360ecSSuravee Suthikulpanit e->devid_end = pci_seg->last_bdf; 2501ad8694baSJoerg Roedel break; 2502ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_RANGE: 2503ad8694baSJoerg Roedel s = "IVMD_TYPE_RANGE\t\t"; 2504ad8694baSJoerg Roedel e->devid_start = m->devid; 2505ad8694baSJoerg Roedel e->devid_end = m->aux; 2506ad8694baSJoerg Roedel break; 2507ad8694baSJoerg Roedel } 2508ad8694baSJoerg Roedel e->address_start = PAGE_ALIGN(m->range_start); 2509ad8694baSJoerg Roedel e->address_end = e->address_start + PAGE_ALIGN(m->range_length); 2510ad8694baSJoerg Roedel e->prot = m->flags >> 1; 2511ad8694baSJoerg Roedel 25120bbe4cedSAdrian Huang /* 25130bbe4cedSAdrian Huang * Treat per-device exclusion ranges as r/w unity-mapped regions 25140bbe4cedSAdrian Huang * since some buggy BIOSes might lead to the overwritten exclusion 25150bbe4cedSAdrian Huang * range (exclusion_start and exclusion_length members). This 25160bbe4cedSAdrian Huang * happens when there are multiple exclusion ranges (IVMD entries) 25170bbe4cedSAdrian Huang * defined in ACPI table. 25180bbe4cedSAdrian Huang */ 25190bbe4cedSAdrian Huang if (m->flags & IVMD_FLAG_EXCL_RANGE) 25200bbe4cedSAdrian Huang e->prot = (IVMD_FLAG_IW | IVMD_FLAG_IR) >> 1; 25210bbe4cedSAdrian Huang 2522b618ae62SVasant Hegde DUMP_printk("%s devid_start: %04x:%02x:%02x.%x devid_end: " 2523b618ae62SVasant Hegde "%04x:%02x:%02x.%x range_start: %016llx range_end: %016llx" 2524b618ae62SVasant Hegde " flags: %x\n", s, m->pci_seg, 2525ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid_start), PCI_SLOT(e->devid_start), 2526b618ae62SVasant Hegde PCI_FUNC(e->devid_start), m->pci_seg, 2527b618ae62SVasant Hegde PCI_BUS_NUM(e->devid_end), 2528ad8694baSJoerg Roedel PCI_SLOT(e->devid_end), PCI_FUNC(e->devid_end), 2529ad8694baSJoerg Roedel e->address_start, e->address_end, m->flags); 2530ad8694baSJoerg Roedel 2531b618ae62SVasant Hegde list_add_tail(&e->list, &pci_seg->unity_map); 2532ad8694baSJoerg Roedel 2533ad8694baSJoerg Roedel return 0; 2534ad8694baSJoerg Roedel } 2535ad8694baSJoerg Roedel 2536ad8694baSJoerg Roedel /* iterates over all memory definitions we find in the ACPI table */ 2537ad8694baSJoerg Roedel static int __init init_memory_definitions(struct acpi_table_header *table) 2538ad8694baSJoerg Roedel { 2539ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 2540ad8694baSJoerg Roedel struct ivmd_header *m; 2541ad8694baSJoerg Roedel 2542ad8694baSJoerg Roedel end += table->length; 2543ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 2544ad8694baSJoerg Roedel 2545ad8694baSJoerg Roedel while (p < end) { 2546ad8694baSJoerg Roedel m = (struct ivmd_header *)p; 2547ad8694baSJoerg Roedel if (m->flags & (IVMD_FLAG_UNITY_MAP | IVMD_FLAG_EXCL_RANGE)) 254830795900SVasant Hegde init_unity_map_range(m, table); 2549ad8694baSJoerg Roedel 2550ad8694baSJoerg Roedel p += m->length; 2551ad8694baSJoerg Roedel } 2552ad8694baSJoerg Roedel 2553ad8694baSJoerg Roedel return 0; 2554ad8694baSJoerg Roedel } 2555ad8694baSJoerg Roedel 2556ad8694baSJoerg Roedel /* 2557ad8694baSJoerg Roedel * Init the device table to not allow DMA access for devices 2558ad8694baSJoerg Roedel */ 25591ab5a153SSuravee Suthikulpanit static void init_device_table_dma(struct amd_iommu_pci_seg *pci_seg) 2560ad8694baSJoerg Roedel { 2561ad8694baSJoerg Roedel u32 devid; 25621ab5a153SSuravee Suthikulpanit struct dev_table_entry *dev_table = pci_seg->dev_table; 25631ab5a153SSuravee Suthikulpanit 25641ab5a153SSuravee Suthikulpanit if (dev_table == NULL) 25651ab5a153SSuravee Suthikulpanit return; 2566ad8694baSJoerg Roedel 2567401360ecSSuravee Suthikulpanit for (devid = 0; devid <= pci_seg->last_bdf; ++devid) { 256856fb7951SSuravee Suthikulpanit __set_dev_entry_bit(dev_table, devid, DEV_ENTRY_VALID); 2569b9f0043eSSuravee Suthikulpanit if (!amd_iommu_snp_en) 257056fb7951SSuravee Suthikulpanit __set_dev_entry_bit(dev_table, devid, DEV_ENTRY_TRANSLATION); 2571ad8694baSJoerg Roedel } 2572ad8694baSJoerg Roedel } 2573ad8694baSJoerg Roedel 25741ab5a153SSuravee Suthikulpanit static void __init uninit_device_table_dma(struct amd_iommu_pci_seg *pci_seg) 2575ad8694baSJoerg Roedel { 2576ad8694baSJoerg Roedel u32 devid; 25771ab5a153SSuravee Suthikulpanit struct dev_table_entry *dev_table = pci_seg->dev_table; 25781ab5a153SSuravee Suthikulpanit 25791ab5a153SSuravee Suthikulpanit if (dev_table == NULL) 25801ab5a153SSuravee Suthikulpanit return; 2581ad8694baSJoerg Roedel 2582401360ecSSuravee Suthikulpanit for (devid = 0; devid <= pci_seg->last_bdf; ++devid) { 25831ab5a153SSuravee Suthikulpanit dev_table[devid].data[0] = 0ULL; 25841ab5a153SSuravee Suthikulpanit dev_table[devid].data[1] = 0ULL; 2585ad8694baSJoerg Roedel } 2586ad8694baSJoerg Roedel } 2587ad8694baSJoerg Roedel 2588ad8694baSJoerg Roedel static void init_device_table(void) 2589ad8694baSJoerg Roedel { 259056fb7951SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg; 2591ad8694baSJoerg Roedel u32 devid; 2592ad8694baSJoerg Roedel 2593ad8694baSJoerg Roedel if (!amd_iommu_irq_remap) 2594ad8694baSJoerg Roedel return; 2595ad8694baSJoerg Roedel 259656fb7951SSuravee Suthikulpanit for_each_pci_segment(pci_seg) { 2597401360ecSSuravee Suthikulpanit for (devid = 0; devid <= pci_seg->last_bdf; ++devid) 259856fb7951SSuravee Suthikulpanit __set_dev_entry_bit(pci_seg->dev_table, 259956fb7951SSuravee Suthikulpanit devid, DEV_ENTRY_IRQ_TBL_EN); 260056fb7951SSuravee Suthikulpanit } 2601ad8694baSJoerg Roedel } 2602ad8694baSJoerg Roedel 2603ad8694baSJoerg Roedel static void iommu_init_flags(struct amd_iommu *iommu) 2604ad8694baSJoerg Roedel { 2605ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_HT_TUN_EN_MASK ? 2606ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_HT_TUN_EN) : 2607ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_HT_TUN_EN); 2608ad8694baSJoerg Roedel 2609ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_PASSPW_EN_MASK ? 2610ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PASSPW_EN) : 2611ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_PASSPW_EN); 2612ad8694baSJoerg Roedel 2613ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_RESPASSPW_EN_MASK ? 2614ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_RESPASSPW_EN) : 2615ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_RESPASSPW_EN); 2616ad8694baSJoerg Roedel 2617ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_ISOC_EN_MASK ? 2618ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_ISOC_EN) : 2619ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_ISOC_EN); 2620ad8694baSJoerg Roedel 2621ad8694baSJoerg Roedel /* 2622ad8694baSJoerg Roedel * make IOMMU memory accesses cache coherent 2623ad8694baSJoerg Roedel */ 2624ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_COHERENT_EN); 2625ad8694baSJoerg Roedel 2626ad8694baSJoerg Roedel /* Set IOTLB invalidation timeout to 1s */ 2627ad8694baSJoerg Roedel iommu_set_inv_tlb_timeout(iommu, CTRL_INV_TO_1S); 2628ad8694baSJoerg Roedel } 2629ad8694baSJoerg Roedel 2630ad8694baSJoerg Roedel static void iommu_apply_resume_quirks(struct amd_iommu *iommu) 2631ad8694baSJoerg Roedel { 2632ad8694baSJoerg Roedel int i, j; 2633ad8694baSJoerg Roedel u32 ioc_feature_control; 2634ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->root_pdev; 2635ad8694baSJoerg Roedel 2636ad8694baSJoerg Roedel /* RD890 BIOSes may not have completely reconfigured the iommu */ 2637ad8694baSJoerg Roedel if (!is_rd890_iommu(iommu->dev) || !pdev) 2638ad8694baSJoerg Roedel return; 2639ad8694baSJoerg Roedel 2640ad8694baSJoerg Roedel /* 2641ad8694baSJoerg Roedel * First, we need to ensure that the iommu is enabled. This is 2642ad8694baSJoerg Roedel * controlled by a register in the northbridge 2643ad8694baSJoerg Roedel */ 2644ad8694baSJoerg Roedel 2645ad8694baSJoerg Roedel /* Select Northbridge indirect register 0x75 and enable writing */ 2646ad8694baSJoerg Roedel pci_write_config_dword(pdev, 0x60, 0x75 | (1 << 7)); 2647ad8694baSJoerg Roedel pci_read_config_dword(pdev, 0x64, &ioc_feature_control); 2648ad8694baSJoerg Roedel 2649ad8694baSJoerg Roedel /* Enable the iommu */ 2650ad8694baSJoerg Roedel if (!(ioc_feature_control & 0x1)) 2651ad8694baSJoerg Roedel pci_write_config_dword(pdev, 0x64, ioc_feature_control | 1); 2652ad8694baSJoerg Roedel 2653ad8694baSJoerg Roedel /* Restore the iommu BAR */ 2654ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4, 2655ad8694baSJoerg Roedel iommu->stored_addr_lo); 2656ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 8, 2657ad8694baSJoerg Roedel iommu->stored_addr_hi); 2658ad8694baSJoerg Roedel 2659ad8694baSJoerg Roedel /* Restore the l1 indirect regs for each of the 6 l1s */ 2660ad8694baSJoerg Roedel for (i = 0; i < 6; i++) 2661ad8694baSJoerg Roedel for (j = 0; j < 0x12; j++) 2662ad8694baSJoerg Roedel iommu_write_l1(iommu, i, j, iommu->stored_l1[i][j]); 2663ad8694baSJoerg Roedel 2664ad8694baSJoerg Roedel /* Restore the l2 indirect regs */ 2665ad8694baSJoerg Roedel for (i = 0; i < 0x83; i++) 2666ad8694baSJoerg Roedel iommu_write_l2(iommu, i, iommu->stored_l2[i]); 2667ad8694baSJoerg Roedel 2668ad8694baSJoerg Roedel /* Lock PCI setup registers */ 2669ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4, 2670ad8694baSJoerg Roedel iommu->stored_addr_lo | 1); 2671ad8694baSJoerg Roedel } 2672ad8694baSJoerg Roedel 2673ad8694baSJoerg Roedel static void iommu_enable_ga(struct amd_iommu *iommu) 2674ad8694baSJoerg Roedel { 2675ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2676ad8694baSJoerg Roedel switch (amd_iommu_guest_ir) { 2677ad8694baSJoerg Roedel case AMD_IOMMU_GUEST_IR_VAPIC: 2678ad8694baSJoerg Roedel case AMD_IOMMU_GUEST_IR_LEGACY_GA: 2679ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GA_EN); 2680ad8694baSJoerg Roedel iommu->irte_ops = &irte_128_ops; 2681ad8694baSJoerg Roedel break; 2682ad8694baSJoerg Roedel default: 2683ad8694baSJoerg Roedel iommu->irte_ops = &irte_32_ops; 2684ad8694baSJoerg Roedel break; 2685ad8694baSJoerg Roedel } 2686ad8694baSJoerg Roedel #endif 2687ad8694baSJoerg Roedel } 2688ad8694baSJoerg Roedel 2689ad8694baSJoerg Roedel static void early_enable_iommu(struct amd_iommu *iommu) 2690ad8694baSJoerg Roedel { 2691ad8694baSJoerg Roedel iommu_disable(iommu); 2692ad8694baSJoerg Roedel iommu_init_flags(iommu); 2693ad8694baSJoerg Roedel iommu_set_device_table(iommu); 2694ad8694baSJoerg Roedel iommu_enable_command_buffer(iommu); 2695ad8694baSJoerg Roedel iommu_enable_event_buffer(iommu); 2696ad8694baSJoerg Roedel iommu_set_exclusion_range(iommu); 2697ad8694baSJoerg Roedel iommu_enable_ga(iommu); 2698ad8694baSJoerg Roedel iommu_enable_xt(iommu); 2699ad8694baSJoerg Roedel iommu_enable(iommu); 2700ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2701ad8694baSJoerg Roedel } 2702ad8694baSJoerg Roedel 2703ad8694baSJoerg Roedel /* 2704ad8694baSJoerg Roedel * This function finally enables all IOMMUs found in the system after 2705ad8694baSJoerg Roedel * they have been initialized. 2706ad8694baSJoerg Roedel * 2707ad8694baSJoerg Roedel * Or if in kdump kernel and IOMMUs are all pre-enabled, try to copy 2708ad8694baSJoerg Roedel * the old content of device table entries. Not this case or copy failed, 2709ad8694baSJoerg Roedel * just continue as normal kernel does. 2710ad8694baSJoerg Roedel */ 2711ad8694baSJoerg Roedel static void early_enable_iommus(void) 2712ad8694baSJoerg Roedel { 2713ad8694baSJoerg Roedel struct amd_iommu *iommu; 2714eb21ef02SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg; 2715ad8694baSJoerg Roedel 2716ad8694baSJoerg Roedel if (!copy_device_table()) { 2717ad8694baSJoerg Roedel /* 2718ad8694baSJoerg Roedel * If come here because of failure in copying device table from old 2719ad8694baSJoerg Roedel * kernel with all IOMMUs enabled, print error message and try to 2720ad8694baSJoerg Roedel * free allocated old_dev_tbl_cpy. 2721ad8694baSJoerg Roedel */ 2722ad8694baSJoerg Roedel if (amd_iommu_pre_enabled) 2723ad8694baSJoerg Roedel pr_err("Failed to copy DEV table from previous kernel.\n"); 2724eb21ef02SSuravee Suthikulpanit 2725eb21ef02SSuravee Suthikulpanit for_each_pci_segment(pci_seg) { 2726eb21ef02SSuravee Suthikulpanit if (pci_seg->old_dev_tbl_cpy != NULL) { 2727eb21ef02SSuravee Suthikulpanit free_pages((unsigned long)pci_seg->old_dev_tbl_cpy, 2728b5c85290SVasant Hegde get_order(pci_seg->dev_table_size)); 2729eb21ef02SSuravee Suthikulpanit pci_seg->old_dev_tbl_cpy = NULL; 2730eb21ef02SSuravee Suthikulpanit } 2731eb21ef02SSuravee Suthikulpanit } 2732ad8694baSJoerg Roedel 2733ad8694baSJoerg Roedel for_each_iommu(iommu) { 2734ad8694baSJoerg Roedel clear_translation_pre_enabled(iommu); 2735ad8694baSJoerg Roedel early_enable_iommu(iommu); 2736ad8694baSJoerg Roedel } 2737ad8694baSJoerg Roedel } else { 2738ad8694baSJoerg Roedel pr_info("Copied DEV table from previous kernel.\n"); 2739eb21ef02SSuravee Suthikulpanit 2740eb21ef02SSuravee Suthikulpanit for_each_pci_segment(pci_seg) { 2741eb21ef02SSuravee Suthikulpanit free_pages((unsigned long)pci_seg->dev_table, 2742b5c85290SVasant Hegde get_order(pci_seg->dev_table_size)); 2743eb21ef02SSuravee Suthikulpanit pci_seg->dev_table = pci_seg->old_dev_tbl_cpy; 2744eb21ef02SSuravee Suthikulpanit } 2745eb21ef02SSuravee Suthikulpanit 2746ad8694baSJoerg Roedel for_each_iommu(iommu) { 2747ad8694baSJoerg Roedel iommu_disable_command_buffer(iommu); 2748ad8694baSJoerg Roedel iommu_disable_event_buffer(iommu); 2749ad8694baSJoerg Roedel iommu_enable_command_buffer(iommu); 2750ad8694baSJoerg Roedel iommu_enable_event_buffer(iommu); 2751ad8694baSJoerg Roedel iommu_enable_ga(iommu); 2752ad8694baSJoerg Roedel iommu_enable_xt(iommu); 2753ad8694baSJoerg Roedel iommu_set_device_table(iommu); 2754ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2755ad8694baSJoerg Roedel } 2756ad8694baSJoerg Roedel } 2757ad8694baSJoerg Roedel } 2758ad8694baSJoerg Roedel 2759ad8694baSJoerg Roedel static void enable_iommus_v2(void) 2760ad8694baSJoerg Roedel { 2761ad8694baSJoerg Roedel struct amd_iommu *iommu; 2762ad8694baSJoerg Roedel 2763ad8694baSJoerg Roedel for_each_iommu(iommu) { 2764ad8694baSJoerg Roedel iommu_enable_ppr_log(iommu); 2765ad8694baSJoerg Roedel iommu_enable_gt(iommu); 2766ad8694baSJoerg Roedel } 2767ad8694baSJoerg Roedel } 2768ad8694baSJoerg Roedel 2769c5e1a1ebSSuravee Suthikulpanit static void enable_iommus_vapic(void) 2770c5e1a1ebSSuravee Suthikulpanit { 2771c5e1a1ebSSuravee Suthikulpanit #ifdef CONFIG_IRQ_REMAP 2772c5e1a1ebSSuravee Suthikulpanit u32 status, i; 2773c5e1a1ebSSuravee Suthikulpanit struct amd_iommu *iommu; 2774c5e1a1ebSSuravee Suthikulpanit 2775c5e1a1ebSSuravee Suthikulpanit for_each_iommu(iommu) { 2776c5e1a1ebSSuravee Suthikulpanit /* 2777c5e1a1ebSSuravee Suthikulpanit * Disable GALog if already running. It could have been enabled 2778c5e1a1ebSSuravee Suthikulpanit * in the previous boot before kdump. 2779c5e1a1ebSSuravee Suthikulpanit */ 2780c5e1a1ebSSuravee Suthikulpanit status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 2781c5e1a1ebSSuravee Suthikulpanit if (!(status & MMIO_STATUS_GALOG_RUN_MASK)) 2782c5e1a1ebSSuravee Suthikulpanit continue; 2783c5e1a1ebSSuravee Suthikulpanit 2784c5e1a1ebSSuravee Suthikulpanit iommu_feature_disable(iommu, CONTROL_GALOG_EN); 2785c5e1a1ebSSuravee Suthikulpanit iommu_feature_disable(iommu, CONTROL_GAINT_EN); 2786c5e1a1ebSSuravee Suthikulpanit 2787c5e1a1ebSSuravee Suthikulpanit /* 2788c5e1a1ebSSuravee Suthikulpanit * Need to set and poll check the GALOGRun bit to zero before 2789c5e1a1ebSSuravee Suthikulpanit * we can set/ modify GA Log registers safely. 2790c5e1a1ebSSuravee Suthikulpanit */ 2791c5e1a1ebSSuravee Suthikulpanit for (i = 0; i < LOOP_TIMEOUT; ++i) { 2792c5e1a1ebSSuravee Suthikulpanit status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 2793c5e1a1ebSSuravee Suthikulpanit if (!(status & MMIO_STATUS_GALOG_RUN_MASK)) 2794c5e1a1ebSSuravee Suthikulpanit break; 2795c5e1a1ebSSuravee Suthikulpanit udelay(10); 2796c5e1a1ebSSuravee Suthikulpanit } 2797c5e1a1ebSSuravee Suthikulpanit 2798c5e1a1ebSSuravee Suthikulpanit if (WARN_ON(i >= LOOP_TIMEOUT)) 2799c5e1a1ebSSuravee Suthikulpanit return; 2800c5e1a1ebSSuravee Suthikulpanit } 2801c5e1a1ebSSuravee Suthikulpanit 2802c5e1a1ebSSuravee Suthikulpanit if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir) && 2803c5e1a1ebSSuravee Suthikulpanit !check_feature_on_all_iommus(FEATURE_GAM_VAPIC)) { 2804c5e1a1ebSSuravee Suthikulpanit amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 2805c5e1a1ebSSuravee Suthikulpanit return; 2806c5e1a1ebSSuravee Suthikulpanit } 2807c5e1a1ebSSuravee Suthikulpanit 2808432e5dfcSSuravee Suthikulpanit if (amd_iommu_snp_en && 2809432e5dfcSSuravee Suthikulpanit !FEATURE_SNPAVICSUP_GAM(amd_iommu_efr2)) { 2810432e5dfcSSuravee Suthikulpanit pr_warn("Force to disable Virtual APIC due to SNP\n"); 2811432e5dfcSSuravee Suthikulpanit amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 2812432e5dfcSSuravee Suthikulpanit return; 2813432e5dfcSSuravee Suthikulpanit } 2814432e5dfcSSuravee Suthikulpanit 2815432e5dfcSSuravee Suthikulpanit /* Enabling GAM and SNPAVIC support */ 2816c5e1a1ebSSuravee Suthikulpanit for_each_iommu(iommu) { 2817c5e1a1ebSSuravee Suthikulpanit if (iommu_init_ga_log(iommu) || 2818c5e1a1ebSSuravee Suthikulpanit iommu_ga_log_enable(iommu)) 2819c5e1a1ebSSuravee Suthikulpanit return; 2820c5e1a1ebSSuravee Suthikulpanit 2821c5e1a1ebSSuravee Suthikulpanit iommu_feature_enable(iommu, CONTROL_GAM_EN); 2822432e5dfcSSuravee Suthikulpanit if (amd_iommu_snp_en) 2823432e5dfcSSuravee Suthikulpanit iommu_feature_enable(iommu, CONTROL_SNPAVIC_EN); 2824c5e1a1ebSSuravee Suthikulpanit } 2825c5e1a1ebSSuravee Suthikulpanit 2826c5e1a1ebSSuravee Suthikulpanit amd_iommu_irq_ops.capability |= (1 << IRQ_POSTING_CAP); 2827c5e1a1ebSSuravee Suthikulpanit pr_info("Virtual APIC enabled\n"); 2828c5e1a1ebSSuravee Suthikulpanit #endif 2829c5e1a1ebSSuravee Suthikulpanit } 2830c5e1a1ebSSuravee Suthikulpanit 2831ad8694baSJoerg Roedel static void enable_iommus(void) 2832ad8694baSJoerg Roedel { 2833ad8694baSJoerg Roedel early_enable_iommus(); 2834c5e1a1ebSSuravee Suthikulpanit enable_iommus_vapic(); 2835ad8694baSJoerg Roedel enable_iommus_v2(); 2836ad8694baSJoerg Roedel } 2837ad8694baSJoerg Roedel 2838ad8694baSJoerg Roedel static void disable_iommus(void) 2839ad8694baSJoerg Roedel { 2840ad8694baSJoerg Roedel struct amd_iommu *iommu; 2841ad8694baSJoerg Roedel 2842ad8694baSJoerg Roedel for_each_iommu(iommu) 2843ad8694baSJoerg Roedel iommu_disable(iommu); 2844ad8694baSJoerg Roedel 2845ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2846ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 2847ad8694baSJoerg Roedel amd_iommu_irq_ops.capability &= ~(1 << IRQ_POSTING_CAP); 2848ad8694baSJoerg Roedel #endif 2849ad8694baSJoerg Roedel } 2850ad8694baSJoerg Roedel 2851ad8694baSJoerg Roedel /* 2852ad8694baSJoerg Roedel * Suspend/Resume support 2853ad8694baSJoerg Roedel * disable suspend until real resume implemented 2854ad8694baSJoerg Roedel */ 2855ad8694baSJoerg Roedel 2856ad8694baSJoerg Roedel static void amd_iommu_resume(void) 2857ad8694baSJoerg Roedel { 2858ad8694baSJoerg Roedel struct amd_iommu *iommu; 2859ad8694baSJoerg Roedel 2860ad8694baSJoerg Roedel for_each_iommu(iommu) 2861ad8694baSJoerg Roedel iommu_apply_resume_quirks(iommu); 2862ad8694baSJoerg Roedel 2863ad8694baSJoerg Roedel /* re-load the hardware */ 2864ad8694baSJoerg Roedel enable_iommus(); 2865ad8694baSJoerg Roedel 2866ad8694baSJoerg Roedel amd_iommu_enable_interrupts(); 2867ad8694baSJoerg Roedel } 2868ad8694baSJoerg Roedel 2869ad8694baSJoerg Roedel static int amd_iommu_suspend(void) 2870ad8694baSJoerg Roedel { 2871ad8694baSJoerg Roedel /* disable IOMMUs to go out of the way for BIOS */ 2872ad8694baSJoerg Roedel disable_iommus(); 2873ad8694baSJoerg Roedel 2874ad8694baSJoerg Roedel return 0; 2875ad8694baSJoerg Roedel } 2876ad8694baSJoerg Roedel 2877ad8694baSJoerg Roedel static struct syscore_ops amd_iommu_syscore_ops = { 2878ad8694baSJoerg Roedel .suspend = amd_iommu_suspend, 2879ad8694baSJoerg Roedel .resume = amd_iommu_resume, 2880ad8694baSJoerg Roedel }; 2881ad8694baSJoerg Roedel 2882ad8694baSJoerg Roedel static void __init free_iommu_resources(void) 2883ad8694baSJoerg Roedel { 2884ad8694baSJoerg Roedel kmem_cache_destroy(amd_iommu_irq_cache); 2885ad8694baSJoerg Roedel amd_iommu_irq_cache = NULL; 2886ad8694baSJoerg Roedel 2887ad8694baSJoerg Roedel free_iommu_all(); 2888404ec4e4SVasant Hegde free_pci_segments(); 2889ad8694baSJoerg Roedel } 2890ad8694baSJoerg Roedel 2891ad8694baSJoerg Roedel /* SB IOAPIC is always on this device in AMD systems */ 2892ad8694baSJoerg Roedel #define IOAPIC_SB_DEVID ((0x00 << 8) | PCI_DEVFN(0x14, 0)) 2893ad8694baSJoerg Roedel 2894ad8694baSJoerg Roedel static bool __init check_ioapic_information(void) 2895ad8694baSJoerg Roedel { 2896ad8694baSJoerg Roedel const char *fw_bug = FW_BUG; 2897ad8694baSJoerg Roedel bool ret, has_sb_ioapic; 2898ad8694baSJoerg Roedel int idx; 2899ad8694baSJoerg Roedel 2900ad8694baSJoerg Roedel has_sb_ioapic = false; 2901ad8694baSJoerg Roedel ret = false; 2902ad8694baSJoerg Roedel 2903ad8694baSJoerg Roedel /* 2904ad8694baSJoerg Roedel * If we have map overrides on the kernel command line the 2905ad8694baSJoerg Roedel * messages in this function might not describe firmware bugs 2906ad8694baSJoerg Roedel * anymore - so be careful 2907ad8694baSJoerg Roedel */ 2908ad8694baSJoerg Roedel if (cmdline_maps) 2909ad8694baSJoerg Roedel fw_bug = ""; 2910ad8694baSJoerg Roedel 2911ad8694baSJoerg Roedel for (idx = 0; idx < nr_ioapics; idx++) { 2912ad8694baSJoerg Roedel int devid, id = mpc_ioapic_id(idx); 2913ad8694baSJoerg Roedel 2914ad8694baSJoerg Roedel devid = get_ioapic_devid(id); 2915ad8694baSJoerg Roedel if (devid < 0) { 2916ad8694baSJoerg Roedel pr_err("%s: IOAPIC[%d] not in IVRS table\n", 2917ad8694baSJoerg Roedel fw_bug, id); 2918ad8694baSJoerg Roedel ret = false; 2919ad8694baSJoerg Roedel } else if (devid == IOAPIC_SB_DEVID) { 2920ad8694baSJoerg Roedel has_sb_ioapic = true; 2921ad8694baSJoerg Roedel ret = true; 2922ad8694baSJoerg Roedel } 2923ad8694baSJoerg Roedel } 2924ad8694baSJoerg Roedel 2925ad8694baSJoerg Roedel if (!has_sb_ioapic) { 2926ad8694baSJoerg Roedel /* 2927ad8694baSJoerg Roedel * We expect the SB IOAPIC to be listed in the IVRS 2928ad8694baSJoerg Roedel * table. The system timer is connected to the SB IOAPIC 2929ad8694baSJoerg Roedel * and if we don't have it in the list the system will 2930ad8694baSJoerg Roedel * panic at boot time. This situation usually happens 2931ad8694baSJoerg Roedel * when the BIOS is buggy and provides us the wrong 2932ad8694baSJoerg Roedel * device id for the IOAPIC in the system. 2933ad8694baSJoerg Roedel */ 2934ad8694baSJoerg Roedel pr_err("%s: No southbridge IOAPIC found\n", fw_bug); 2935ad8694baSJoerg Roedel } 2936ad8694baSJoerg Roedel 2937ad8694baSJoerg Roedel if (!ret) 2938ad8694baSJoerg Roedel pr_err("Disabling interrupt remapping\n"); 2939ad8694baSJoerg Roedel 2940ad8694baSJoerg Roedel return ret; 2941ad8694baSJoerg Roedel } 2942ad8694baSJoerg Roedel 2943ad8694baSJoerg Roedel static void __init free_dma_resources(void) 2944ad8694baSJoerg Roedel { 2945ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_pd_alloc_bitmap, 2946ad8694baSJoerg Roedel get_order(MAX_DOMAIN_ID/8)); 2947ad8694baSJoerg Roedel amd_iommu_pd_alloc_bitmap = NULL; 2948ad8694baSJoerg Roedel 2949ad8694baSJoerg Roedel free_unity_maps(); 2950ad8694baSJoerg Roedel } 2951ad8694baSJoerg Roedel 2952a44092e3SSuravee Suthikulpanit static void __init ivinfo_init(void *ivrs) 2953a44092e3SSuravee Suthikulpanit { 2954a44092e3SSuravee Suthikulpanit amd_iommu_ivinfo = *((u32 *)(ivrs + IOMMU_IVINFO_OFFSET)); 2955a44092e3SSuravee Suthikulpanit } 2956a44092e3SSuravee Suthikulpanit 2957ad8694baSJoerg Roedel /* 2958ad8694baSJoerg Roedel * This is the hardware init function for AMD IOMMU in the system. 2959ad8694baSJoerg Roedel * This function is called either from amd_iommu_init or from the interrupt 2960ad8694baSJoerg Roedel * remapping setup code. 2961ad8694baSJoerg Roedel * 2962ad8694baSJoerg Roedel * This function basically parses the ACPI table for AMD IOMMU (IVRS) 2963ad8694baSJoerg Roedel * four times: 2964ad8694baSJoerg Roedel * 2965ad8694baSJoerg Roedel * 1 pass) Discover the most comprehensive IVHD type to use. 2966ad8694baSJoerg Roedel * 2967ad8694baSJoerg Roedel * 2 pass) Find the highest PCI device id the driver has to handle. 2968ad8694baSJoerg Roedel * Upon this information the size of the data structures is 2969ad8694baSJoerg Roedel * determined that needs to be allocated. 2970ad8694baSJoerg Roedel * 2971ad8694baSJoerg Roedel * 3 pass) Initialize the data structures just allocated with the 2972ad8694baSJoerg Roedel * information in the ACPI table about available AMD IOMMUs 2973ad8694baSJoerg Roedel * in the system. It also maps the PCI devices in the 2974ad8694baSJoerg Roedel * system to specific IOMMUs 2975ad8694baSJoerg Roedel * 2976ad8694baSJoerg Roedel * 4 pass) After the basic data structures are allocated and 2977ad8694baSJoerg Roedel * initialized we update them with information about memory 2978ad8694baSJoerg Roedel * remapping requirements parsed out of the ACPI table in 2979ad8694baSJoerg Roedel * this last pass. 2980ad8694baSJoerg Roedel * 2981ad8694baSJoerg Roedel * After everything is set up the IOMMUs are enabled and the necessary 2982ad8694baSJoerg Roedel * hotplug and suspend notifiers are registered. 2983ad8694baSJoerg Roedel */ 2984ad8694baSJoerg Roedel static int __init early_amd_iommu_init(void) 2985ad8694baSJoerg Roedel { 2986ad8694baSJoerg Roedel struct acpi_table_header *ivrs_base; 298799fc4ac3SSuravee Suthikulpanit int remap_cache_sz, ret; 2988ad8694baSJoerg Roedel acpi_status status; 2989ad8694baSJoerg Roedel 2990ad8694baSJoerg Roedel if (!amd_iommu_detected) 2991ad8694baSJoerg Roedel return -ENODEV; 2992ad8694baSJoerg Roedel 2993ad8694baSJoerg Roedel status = acpi_get_table("IVRS", 0, &ivrs_base); 2994ad8694baSJoerg Roedel if (status == AE_NOT_FOUND) 2995ad8694baSJoerg Roedel return -ENODEV; 2996ad8694baSJoerg Roedel else if (ACPI_FAILURE(status)) { 2997ad8694baSJoerg Roedel const char *err = acpi_format_exception(status); 2998ad8694baSJoerg Roedel pr_err("IVRS table error: %s\n", err); 2999ad8694baSJoerg Roedel return -EINVAL; 3000ad8694baSJoerg Roedel } 3001ad8694baSJoerg Roedel 3002ad8694baSJoerg Roedel /* 3003ad8694baSJoerg Roedel * Validate checksum here so we don't need to do it when 3004ad8694baSJoerg Roedel * we actually parse the table 3005ad8694baSJoerg Roedel */ 3006ad8694baSJoerg Roedel ret = check_ivrs_checksum(ivrs_base); 3007ad8694baSJoerg Roedel if (ret) 3008ad8694baSJoerg Roedel goto out; 3009ad8694baSJoerg Roedel 3010a44092e3SSuravee Suthikulpanit ivinfo_init(ivrs_base); 3011a44092e3SSuravee Suthikulpanit 3012ad8694baSJoerg Roedel amd_iommu_target_ivhd_type = get_highest_supported_ivhd_type(ivrs_base); 3013ad8694baSJoerg Roedel DUMP_printk("Using IVHD type %#x\n", amd_iommu_target_ivhd_type); 3014ad8694baSJoerg Roedel 3015ad8694baSJoerg Roedel /* Device table - directly used by all IOMMUs */ 3016ad8694baSJoerg Roedel ret = -ENOMEM; 3017ad8694baSJoerg Roedel 3018ad8694baSJoerg Roedel amd_iommu_pd_alloc_bitmap = (void *)__get_free_pages( 3019ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 3020ad8694baSJoerg Roedel get_order(MAX_DOMAIN_ID/8)); 3021ad8694baSJoerg Roedel if (amd_iommu_pd_alloc_bitmap == NULL) 3022ad8694baSJoerg Roedel goto out; 3023ad8694baSJoerg Roedel 3024ad8694baSJoerg Roedel /* 3025ad8694baSJoerg Roedel * never allocate domain 0 because its used as the non-allocated and 3026ad8694baSJoerg Roedel * error value placeholder 3027ad8694baSJoerg Roedel */ 3028ad8694baSJoerg Roedel __set_bit(0, amd_iommu_pd_alloc_bitmap); 3029ad8694baSJoerg Roedel 3030ad8694baSJoerg Roedel /* 3031ad8694baSJoerg Roedel * now the data structures are allocated and basically initialized 3032ad8694baSJoerg Roedel * start the real acpi table scan 3033ad8694baSJoerg Roedel */ 3034ad8694baSJoerg Roedel ret = init_iommu_all(ivrs_base); 3035ad8694baSJoerg Roedel if (ret) 3036ad8694baSJoerg Roedel goto out; 3037ad8694baSJoerg Roedel 3038*f5944964SVasant Hegde /* 5 level guest page table */ 3039*f5944964SVasant Hegde if (cpu_feature_enabled(X86_FEATURE_LA57) && 3040*f5944964SVasant Hegde check_feature_gpt_level() == GUEST_PGTABLE_5_LEVEL) 3041*f5944964SVasant Hegde amd_iommu_gpt_level = PAGE_MODE_5_LEVEL; 3042*f5944964SVasant Hegde 3043ad8694baSJoerg Roedel /* Disable any previously enabled IOMMUs */ 3044ad8694baSJoerg Roedel if (!is_kdump_kernel() || amd_iommu_disabled) 3045ad8694baSJoerg Roedel disable_iommus(); 3046ad8694baSJoerg Roedel 3047ad8694baSJoerg Roedel if (amd_iommu_irq_remap) 3048ad8694baSJoerg Roedel amd_iommu_irq_remap = check_ioapic_information(); 3049ad8694baSJoerg Roedel 3050ad8694baSJoerg Roedel if (amd_iommu_irq_remap) { 3051333e581bSVasant Hegde struct amd_iommu_pci_seg *pci_seg; 3052ad8694baSJoerg Roedel /* 3053ad8694baSJoerg Roedel * Interrupt remapping enabled, create kmem_cache for the 3054ad8694baSJoerg Roedel * remapping tables. 3055ad8694baSJoerg Roedel */ 3056ad8694baSJoerg Roedel ret = -ENOMEM; 3057ad8694baSJoerg Roedel if (!AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir)) 3058ad8694baSJoerg Roedel remap_cache_sz = MAX_IRQS_PER_TABLE * sizeof(u32); 3059ad8694baSJoerg Roedel else 3060ad8694baSJoerg Roedel remap_cache_sz = MAX_IRQS_PER_TABLE * (sizeof(u64) * 2); 3061ad8694baSJoerg Roedel amd_iommu_irq_cache = kmem_cache_create("irq_remap_cache", 3062ad8694baSJoerg Roedel remap_cache_sz, 30635ae9a046SSuravee Suthikulpanit DTE_INTTAB_ALIGNMENT, 3064ad8694baSJoerg Roedel 0, NULL); 3065ad8694baSJoerg Roedel if (!amd_iommu_irq_cache) 3066ad8694baSJoerg Roedel goto out; 3067ad8694baSJoerg Roedel 3068333e581bSVasant Hegde for_each_pci_segment(pci_seg) { 3069333e581bSVasant Hegde if (alloc_irq_lookup_table(pci_seg)) 3070333e581bSVasant Hegde goto out; 3071333e581bSVasant Hegde } 3072ad8694baSJoerg Roedel } 3073ad8694baSJoerg Roedel 3074ad8694baSJoerg Roedel ret = init_memory_definitions(ivrs_base); 3075ad8694baSJoerg Roedel if (ret) 3076ad8694baSJoerg Roedel goto out; 3077ad8694baSJoerg Roedel 3078ad8694baSJoerg Roedel /* init the device table */ 3079ad8694baSJoerg Roedel init_device_table(); 3080ad8694baSJoerg Roedel 3081ad8694baSJoerg Roedel out: 3082ad8694baSJoerg Roedel /* Don't leak any ACPI memory */ 3083ad8694baSJoerg Roedel acpi_put_table(ivrs_base); 3084ad8694baSJoerg Roedel 3085ad8694baSJoerg Roedel return ret; 3086ad8694baSJoerg Roedel } 3087ad8694baSJoerg Roedel 3088ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void) 3089ad8694baSJoerg Roedel { 3090ad8694baSJoerg Roedel struct amd_iommu *iommu; 3091ad8694baSJoerg Roedel int ret = 0; 3092ad8694baSJoerg Roedel 3093ad8694baSJoerg Roedel for_each_iommu(iommu) { 3094d1adcfbbSDavid Woodhouse ret = iommu_init_irq(iommu); 3095ad8694baSJoerg Roedel if (ret) 3096ad8694baSJoerg Roedel goto out; 3097ad8694baSJoerg Roedel } 3098ad8694baSJoerg Roedel 3099ad8694baSJoerg Roedel out: 3100ad8694baSJoerg Roedel return ret; 3101ad8694baSJoerg Roedel } 3102ad8694baSJoerg Roedel 3103b65412c2SJoerg Roedel static bool __init detect_ivrs(void) 3104ad8694baSJoerg Roedel { 3105ad8694baSJoerg Roedel struct acpi_table_header *ivrs_base; 3106ad8694baSJoerg Roedel acpi_status status; 3107072a03e0SJoerg Roedel int i; 3108ad8694baSJoerg Roedel 3109ad8694baSJoerg Roedel status = acpi_get_table("IVRS", 0, &ivrs_base); 3110ad8694baSJoerg Roedel if (status == AE_NOT_FOUND) 3111ad8694baSJoerg Roedel return false; 3112ad8694baSJoerg Roedel else if (ACPI_FAILURE(status)) { 3113ad8694baSJoerg Roedel const char *err = acpi_format_exception(status); 3114ad8694baSJoerg Roedel pr_err("IVRS table error: %s\n", err); 3115ad8694baSJoerg Roedel return false; 3116ad8694baSJoerg Roedel } 3117ad8694baSJoerg Roedel 3118ad8694baSJoerg Roedel acpi_put_table(ivrs_base); 3119ad8694baSJoerg Roedel 3120b1e650dbSJoerg Roedel if (amd_iommu_force_enable) 3121b1e650dbSJoerg Roedel goto out; 3122b1e650dbSJoerg Roedel 3123072a03e0SJoerg Roedel /* Don't use IOMMU if there is Stoney Ridge graphics */ 3124072a03e0SJoerg Roedel for (i = 0; i < 32; i++) { 3125072a03e0SJoerg Roedel u32 pci_id; 3126072a03e0SJoerg Roedel 3127072a03e0SJoerg Roedel pci_id = read_pci_config(0, i, 0, 0); 3128072a03e0SJoerg Roedel if ((pci_id & 0xffff) == 0x1002 && (pci_id >> 16) == 0x98e4) { 3129072a03e0SJoerg Roedel pr_info("Disable IOMMU on Stoney Ridge\n"); 3130072a03e0SJoerg Roedel return false; 3131072a03e0SJoerg Roedel } 3132072a03e0SJoerg Roedel } 3133072a03e0SJoerg Roedel 3134b1e650dbSJoerg Roedel out: 3135ad8694baSJoerg Roedel /* Make sure ACS will be enabled during PCI probe */ 3136ad8694baSJoerg Roedel pci_request_acs(); 3137ad8694baSJoerg Roedel 3138ad8694baSJoerg Roedel return true; 3139ad8694baSJoerg Roedel } 3140ad8694baSJoerg Roedel 3141ad8694baSJoerg Roedel /**************************************************************************** 3142ad8694baSJoerg Roedel * 3143ad8694baSJoerg Roedel * AMD IOMMU Initialization State Machine 3144ad8694baSJoerg Roedel * 3145ad8694baSJoerg Roedel ****************************************************************************/ 3146ad8694baSJoerg Roedel 3147ad8694baSJoerg Roedel static int __init state_next(void) 3148ad8694baSJoerg Roedel { 3149ad8694baSJoerg Roedel int ret = 0; 3150ad8694baSJoerg Roedel 3151ad8694baSJoerg Roedel switch (init_state) { 3152ad8694baSJoerg Roedel case IOMMU_START_STATE: 3153ad8694baSJoerg Roedel if (!detect_ivrs()) { 3154ad8694baSJoerg Roedel init_state = IOMMU_NOT_FOUND; 3155ad8694baSJoerg Roedel ret = -ENODEV; 3156ad8694baSJoerg Roedel } else { 3157ad8694baSJoerg Roedel init_state = IOMMU_IVRS_DETECTED; 3158ad8694baSJoerg Roedel } 3159ad8694baSJoerg Roedel break; 3160ad8694baSJoerg Roedel case IOMMU_IVRS_DETECTED: 31619f81ca8dSJoerg Roedel if (amd_iommu_disabled) { 3162ad8694baSJoerg Roedel init_state = IOMMU_CMDLINE_DISABLED; 3163ad8694baSJoerg Roedel ret = -EINVAL; 31649f81ca8dSJoerg Roedel } else { 31659f81ca8dSJoerg Roedel ret = early_amd_iommu_init(); 31669f81ca8dSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_ACPI_FINISHED; 3167ad8694baSJoerg Roedel } 3168ad8694baSJoerg Roedel break; 3169ad8694baSJoerg Roedel case IOMMU_ACPI_FINISHED: 3170ad8694baSJoerg Roedel early_enable_iommus(); 3171ad8694baSJoerg Roedel x86_platform.iommu_shutdown = disable_iommus; 3172ad8694baSJoerg Roedel init_state = IOMMU_ENABLED; 3173ad8694baSJoerg Roedel break; 3174ad8694baSJoerg Roedel case IOMMU_ENABLED: 3175ad8694baSJoerg Roedel register_syscore_ops(&amd_iommu_syscore_ops); 3176ad8694baSJoerg Roedel ret = amd_iommu_init_pci(); 3177ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_PCI_INIT; 3178c5e1a1ebSSuravee Suthikulpanit enable_iommus_vapic(); 3179ad8694baSJoerg Roedel enable_iommus_v2(); 3180ad8694baSJoerg Roedel break; 3181ad8694baSJoerg Roedel case IOMMU_PCI_INIT: 3182ad8694baSJoerg Roedel ret = amd_iommu_enable_interrupts(); 3183ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_INTERRUPTS_EN; 3184ad8694baSJoerg Roedel break; 3185ad8694baSJoerg Roedel case IOMMU_INTERRUPTS_EN: 3186ad8694baSJoerg Roedel init_state = IOMMU_INITIALIZED; 3187ad8694baSJoerg Roedel break; 3188ad8694baSJoerg Roedel case IOMMU_INITIALIZED: 3189ad8694baSJoerg Roedel /* Nothing to do */ 3190ad8694baSJoerg Roedel break; 3191ad8694baSJoerg Roedel case IOMMU_NOT_FOUND: 3192ad8694baSJoerg Roedel case IOMMU_INIT_ERROR: 3193ad8694baSJoerg Roedel case IOMMU_CMDLINE_DISABLED: 3194ad8694baSJoerg Roedel /* Error states => do nothing */ 3195ad8694baSJoerg Roedel ret = -EINVAL; 3196ad8694baSJoerg Roedel break; 3197ad8694baSJoerg Roedel default: 3198ad8694baSJoerg Roedel /* Unknown state */ 3199ad8694baSJoerg Roedel BUG(); 3200ad8694baSJoerg Roedel } 3201ad8694baSJoerg Roedel 3202ad8694baSJoerg Roedel if (ret) { 3203ad8694baSJoerg Roedel free_dma_resources(); 3204ad8694baSJoerg Roedel if (!irq_remapping_enabled) { 3205ad8694baSJoerg Roedel disable_iommus(); 3206ad8694baSJoerg Roedel free_iommu_resources(); 3207ad8694baSJoerg Roedel } else { 3208ad8694baSJoerg Roedel struct amd_iommu *iommu; 32091ab5a153SSuravee Suthikulpanit struct amd_iommu_pci_seg *pci_seg; 3210ad8694baSJoerg Roedel 32111ab5a153SSuravee Suthikulpanit for_each_pci_segment(pci_seg) 32121ab5a153SSuravee Suthikulpanit uninit_device_table_dma(pci_seg); 32131ab5a153SSuravee Suthikulpanit 3214ad8694baSJoerg Roedel for_each_iommu(iommu) 3215ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 3216ad8694baSJoerg Roedel } 3217ad8694baSJoerg Roedel } 3218ad8694baSJoerg Roedel return ret; 3219ad8694baSJoerg Roedel } 3220ad8694baSJoerg Roedel 3221ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state) 3222ad8694baSJoerg Roedel { 3223ad8694baSJoerg Roedel int ret = -EINVAL; 3224ad8694baSJoerg Roedel 3225ad8694baSJoerg Roedel while (init_state != state) { 3226ad8694baSJoerg Roedel if (init_state == IOMMU_NOT_FOUND || 3227ad8694baSJoerg Roedel init_state == IOMMU_INIT_ERROR || 3228ad8694baSJoerg Roedel init_state == IOMMU_CMDLINE_DISABLED) 3229ad8694baSJoerg Roedel break; 3230ad8694baSJoerg Roedel ret = state_next(); 3231ad8694baSJoerg Roedel } 3232ad8694baSJoerg Roedel 3233ad8694baSJoerg Roedel return ret; 3234ad8694baSJoerg Roedel } 3235ad8694baSJoerg Roedel 3236ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 3237ad8694baSJoerg Roedel int __init amd_iommu_prepare(void) 3238ad8694baSJoerg Roedel { 3239ad8694baSJoerg Roedel int ret; 3240ad8694baSJoerg Roedel 3241ad8694baSJoerg Roedel amd_iommu_irq_remap = true; 3242ad8694baSJoerg Roedel 3243ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_ACPI_FINISHED); 32444b8ef157SJoerg Roedel if (ret) { 32454b8ef157SJoerg Roedel amd_iommu_irq_remap = false; 3246ad8694baSJoerg Roedel return ret; 32474b8ef157SJoerg Roedel } 32484b8ef157SJoerg Roedel 3249ad8694baSJoerg Roedel return amd_iommu_irq_remap ? 0 : -ENODEV; 3250ad8694baSJoerg Roedel } 3251ad8694baSJoerg Roedel 3252ad8694baSJoerg Roedel int __init amd_iommu_enable(void) 3253ad8694baSJoerg Roedel { 3254ad8694baSJoerg Roedel int ret; 3255ad8694baSJoerg Roedel 3256ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_ENABLED); 3257ad8694baSJoerg Roedel if (ret) 3258ad8694baSJoerg Roedel return ret; 3259ad8694baSJoerg Roedel 3260ad8694baSJoerg Roedel irq_remapping_enabled = 1; 3261ad8694baSJoerg Roedel return amd_iommu_xt_mode; 3262ad8694baSJoerg Roedel } 3263ad8694baSJoerg Roedel 3264ad8694baSJoerg Roedel void amd_iommu_disable(void) 3265ad8694baSJoerg Roedel { 3266ad8694baSJoerg Roedel amd_iommu_suspend(); 3267ad8694baSJoerg Roedel } 3268ad8694baSJoerg Roedel 3269ad8694baSJoerg Roedel int amd_iommu_reenable(int mode) 3270ad8694baSJoerg Roedel { 3271ad8694baSJoerg Roedel amd_iommu_resume(); 3272ad8694baSJoerg Roedel 3273ad8694baSJoerg Roedel return 0; 3274ad8694baSJoerg Roedel } 3275ad8694baSJoerg Roedel 3276ad8694baSJoerg Roedel int __init amd_iommu_enable_faulting(void) 3277ad8694baSJoerg Roedel { 3278ad8694baSJoerg Roedel /* We enable MSI later when PCI is initialized */ 3279ad8694baSJoerg Roedel return 0; 3280ad8694baSJoerg Roedel } 3281ad8694baSJoerg Roedel #endif 3282ad8694baSJoerg Roedel 3283ad8694baSJoerg Roedel /* 3284ad8694baSJoerg Roedel * This is the core init function for AMD IOMMU hardware in the system. 3285ad8694baSJoerg Roedel * This function is called from the generic x86 DMA layer initialization 3286ad8694baSJoerg Roedel * code. 3287ad8694baSJoerg Roedel */ 3288ad8694baSJoerg Roedel static int __init amd_iommu_init(void) 3289ad8694baSJoerg Roedel { 3290ad8694baSJoerg Roedel struct amd_iommu *iommu; 3291ad8694baSJoerg Roedel int ret; 3292ad8694baSJoerg Roedel 3293ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_INITIALIZED); 3294ad8694baSJoerg Roedel #ifdef CONFIG_GART_IOMMU 3295ad8694baSJoerg Roedel if (ret && list_empty(&amd_iommu_list)) { 3296ad8694baSJoerg Roedel /* 3297ad8694baSJoerg Roedel * We failed to initialize the AMD IOMMU - try fallback 3298ad8694baSJoerg Roedel * to GART if possible. 3299ad8694baSJoerg Roedel */ 3300ad8694baSJoerg Roedel gart_iommu_init(); 3301ad8694baSJoerg Roedel } 3302ad8694baSJoerg Roedel #endif 3303ad8694baSJoerg Roedel 3304ad8694baSJoerg Roedel for_each_iommu(iommu) 3305ad8694baSJoerg Roedel amd_iommu_debugfs_setup(iommu); 3306ad8694baSJoerg Roedel 3307ad8694baSJoerg Roedel return ret; 3308ad8694baSJoerg Roedel } 3309ad8694baSJoerg Roedel 3310ad8694baSJoerg Roedel static bool amd_iommu_sme_check(void) 3311ad8694baSJoerg Roedel { 331232cb4d02STom Lendacky if (!cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) || 331332cb4d02STom Lendacky (boot_cpu_data.x86 != 0x17)) 3314ad8694baSJoerg Roedel return true; 3315ad8694baSJoerg Roedel 3316ad8694baSJoerg Roedel /* For Fam17h, a specific level of support is required */ 3317ad8694baSJoerg Roedel if (boot_cpu_data.microcode >= 0x08001205) 3318ad8694baSJoerg Roedel return true; 3319ad8694baSJoerg Roedel 3320ad8694baSJoerg Roedel if ((boot_cpu_data.microcode >= 0x08001126) && 3321ad8694baSJoerg Roedel (boot_cpu_data.microcode <= 0x080011ff)) 3322ad8694baSJoerg Roedel return true; 3323ad8694baSJoerg Roedel 3324ad8694baSJoerg Roedel pr_notice("IOMMU not currently supported when SME is active\n"); 3325ad8694baSJoerg Roedel 3326ad8694baSJoerg Roedel return false; 3327ad8694baSJoerg Roedel } 3328ad8694baSJoerg Roedel 3329ad8694baSJoerg Roedel /**************************************************************************** 3330ad8694baSJoerg Roedel * 3331ad8694baSJoerg Roedel * Early detect code. This code runs at IOMMU detection time in the DMA 3332ad8694baSJoerg Roedel * layer. It just looks if there is an IVRS ACPI table to detect AMD 3333ad8694baSJoerg Roedel * IOMMUs 3334ad8694baSJoerg Roedel * 3335ad8694baSJoerg Roedel ****************************************************************************/ 3336ad8694baSJoerg Roedel int __init amd_iommu_detect(void) 3337ad8694baSJoerg Roedel { 3338ad8694baSJoerg Roedel int ret; 3339ad8694baSJoerg Roedel 3340ad8694baSJoerg Roedel if (no_iommu || (iommu_detected && !gart_iommu_aperture)) 3341ad8694baSJoerg Roedel return -ENODEV; 3342ad8694baSJoerg Roedel 3343ad8694baSJoerg Roedel if (!amd_iommu_sme_check()) 3344ad8694baSJoerg Roedel return -ENODEV; 3345ad8694baSJoerg Roedel 3346ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_IVRS_DETECTED); 3347ad8694baSJoerg Roedel if (ret) 3348ad8694baSJoerg Roedel return ret; 3349ad8694baSJoerg Roedel 3350ad8694baSJoerg Roedel amd_iommu_detected = true; 3351ad8694baSJoerg Roedel iommu_detected = 1; 3352ad8694baSJoerg Roedel x86_init.iommu.iommu_init = amd_iommu_init; 3353ad8694baSJoerg Roedel 3354ad8694baSJoerg Roedel return 1; 3355ad8694baSJoerg Roedel } 3356ad8694baSJoerg Roedel 3357ad8694baSJoerg Roedel /**************************************************************************** 3358ad8694baSJoerg Roedel * 3359ad8694baSJoerg Roedel * Parsing functions for the AMD IOMMU specific kernel command line 3360ad8694baSJoerg Roedel * options. 3361ad8694baSJoerg Roedel * 3362ad8694baSJoerg Roedel ****************************************************************************/ 3363ad8694baSJoerg Roedel 3364ad8694baSJoerg Roedel static int __init parse_amd_iommu_dump(char *str) 3365ad8694baSJoerg Roedel { 3366ad8694baSJoerg Roedel amd_iommu_dump = true; 3367ad8694baSJoerg Roedel 3368ad8694baSJoerg Roedel return 1; 3369ad8694baSJoerg Roedel } 3370ad8694baSJoerg Roedel 3371ad8694baSJoerg Roedel static int __init parse_amd_iommu_intr(char *str) 3372ad8694baSJoerg Roedel { 3373ad8694baSJoerg Roedel for (; *str; ++str) { 3374ad8694baSJoerg Roedel if (strncmp(str, "legacy", 6) == 0) { 3375ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 3376ad8694baSJoerg Roedel break; 3377ad8694baSJoerg Roedel } 3378ad8694baSJoerg Roedel if (strncmp(str, "vapic", 5) == 0) { 3379ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC; 3380ad8694baSJoerg Roedel break; 3381ad8694baSJoerg Roedel } 3382ad8694baSJoerg Roedel } 3383ad8694baSJoerg Roedel return 1; 3384ad8694baSJoerg Roedel } 3385ad8694baSJoerg Roedel 3386ad8694baSJoerg Roedel static int __init parse_amd_iommu_options(char *str) 3387ad8694baSJoerg Roedel { 3388d799a183SVasant Hegde if (!str) 3389d799a183SVasant Hegde return -EINVAL; 3390d799a183SVasant Hegde 3391d799a183SVasant Hegde while (*str) { 33921d479f16SJohn Garry if (strncmp(str, "fullflush", 9) == 0) { 33931d479f16SJohn Garry pr_warn("amd_iommu=fullflush deprecated; use iommu.strict=1 instead\n"); 3394308723e3SJohn Garry iommu_set_dma_strict(); 3395d799a183SVasant Hegde } else if (strncmp(str, "force_enable", 12) == 0) { 3396b1e650dbSJoerg Roedel amd_iommu_force_enable = true; 3397d799a183SVasant Hegde } else if (strncmp(str, "off", 3) == 0) { 3398ad8694baSJoerg Roedel amd_iommu_disabled = true; 3399d799a183SVasant Hegde } else if (strncmp(str, "force_isolation", 15) == 0) { 3400ad8694baSJoerg Roedel amd_iommu_force_isolation = true; 3401d799a183SVasant Hegde } else if (strncmp(str, "pgtbl_v1", 8) == 0) { 3402d799a183SVasant Hegde amd_iommu_pgtable = AMD_IOMMU_V1; 3403d799a183SVasant Hegde } else if (strncmp(str, "pgtbl_v2", 8) == 0) { 3404d799a183SVasant Hegde amd_iommu_pgtable = AMD_IOMMU_V2; 3405d799a183SVasant Hegde } else { 3406d799a183SVasant Hegde pr_notice("Unknown option - '%s'\n", str); 3407d799a183SVasant Hegde } 3408d799a183SVasant Hegde 3409d799a183SVasant Hegde str += strcspn(str, ","); 3410d799a183SVasant Hegde while (*str == ',') 3411d799a183SVasant Hegde str++; 3412ad8694baSJoerg Roedel } 3413ad8694baSJoerg Roedel 3414ad8694baSJoerg Roedel return 1; 3415ad8694baSJoerg Roedel } 3416ad8694baSJoerg Roedel 3417ad8694baSJoerg Roedel static int __init parse_ivrs_ioapic(char *str) 3418ad8694baSJoerg Roedel { 3419bbe3a106SSuravee Suthikulpanit u32 seg = 0, bus, dev, fn; 34201198d231SKim Phillips int id, i; 3421bbe3a106SSuravee Suthikulpanit u32 devid; 3422ad8694baSJoerg Roedel 34231198d231SKim Phillips if (sscanf(str, "=%d@%x:%x.%x", &id, &bus, &dev, &fn) == 4 || 34241198d231SKim Phillips sscanf(str, "=%d@%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5) 34251198d231SKim Phillips goto found; 34261198d231SKim Phillips 34271198d231SKim Phillips if (sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn) == 4 || 34281198d231SKim Phillips sscanf(str, "[%d]=%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5) { 34291198d231SKim Phillips pr_warn("ivrs_ioapic%s option format deprecated; use ivrs_ioapic=%d@%04x:%02x:%02x.%d instead\n", 34301198d231SKim Phillips str, id, seg, bus, dev, fn); 34311198d231SKim Phillips goto found; 3432bbe3a106SSuravee Suthikulpanit } 3433ad8694baSJoerg Roedel 34341198d231SKim Phillips pr_err("Invalid command line: ivrs_ioapic%s\n", str); 34351198d231SKim Phillips return 1; 34361198d231SKim Phillips 34371198d231SKim Phillips found: 3438ad8694baSJoerg Roedel if (early_ioapic_map_size == EARLY_MAP_SIZE) { 3439ad8694baSJoerg Roedel pr_err("Early IOAPIC map overflow - ignoring ivrs_ioapic%s\n", 3440ad8694baSJoerg Roedel str); 3441ad8694baSJoerg Roedel return 1; 3442ad8694baSJoerg Roedel } 3443ad8694baSJoerg Roedel 3444bbe3a106SSuravee Suthikulpanit devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn); 3445ad8694baSJoerg Roedel 3446ad8694baSJoerg Roedel cmdline_maps = true; 3447ad8694baSJoerg Roedel i = early_ioapic_map_size++; 3448ad8694baSJoerg Roedel early_ioapic_map[i].id = id; 3449ad8694baSJoerg Roedel early_ioapic_map[i].devid = devid; 3450ad8694baSJoerg Roedel early_ioapic_map[i].cmd_line = true; 3451ad8694baSJoerg Roedel 3452ad8694baSJoerg Roedel return 1; 3453ad8694baSJoerg Roedel } 3454ad8694baSJoerg Roedel 3455ad8694baSJoerg Roedel static int __init parse_ivrs_hpet(char *str) 3456ad8694baSJoerg Roedel { 3457bbe3a106SSuravee Suthikulpanit u32 seg = 0, bus, dev, fn; 34581198d231SKim Phillips int id, i; 3459bbe3a106SSuravee Suthikulpanit u32 devid; 3460ad8694baSJoerg Roedel 34611198d231SKim Phillips if (sscanf(str, "=%d@%x:%x.%x", &id, &bus, &dev, &fn) == 4 || 34621198d231SKim Phillips sscanf(str, "=%d@%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5) 34631198d231SKim Phillips goto found; 34641198d231SKim Phillips 34651198d231SKim Phillips if (sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn) == 4 || 34661198d231SKim Phillips sscanf(str, "[%d]=%x:%x:%x.%x", &id, &seg, &bus, &dev, &fn) == 5) { 34671198d231SKim Phillips pr_warn("ivrs_hpet%s option format deprecated; use ivrs_hpet=%d@%04x:%02x:%02x.%d instead\n", 34681198d231SKim Phillips str, id, seg, bus, dev, fn); 34691198d231SKim Phillips goto found; 3470bbe3a106SSuravee Suthikulpanit } 3471ad8694baSJoerg Roedel 34721198d231SKim Phillips pr_err("Invalid command line: ivrs_hpet%s\n", str); 34731198d231SKim Phillips return 1; 34741198d231SKim Phillips 34751198d231SKim Phillips found: 3476ad8694baSJoerg Roedel if (early_hpet_map_size == EARLY_MAP_SIZE) { 3477ad8694baSJoerg Roedel pr_err("Early HPET map overflow - ignoring ivrs_hpet%s\n", 3478ad8694baSJoerg Roedel str); 3479ad8694baSJoerg Roedel return 1; 3480ad8694baSJoerg Roedel } 3481ad8694baSJoerg Roedel 3482bbe3a106SSuravee Suthikulpanit devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn); 3483ad8694baSJoerg Roedel 3484ad8694baSJoerg Roedel cmdline_maps = true; 3485ad8694baSJoerg Roedel i = early_hpet_map_size++; 3486ad8694baSJoerg Roedel early_hpet_map[i].id = id; 3487ad8694baSJoerg Roedel early_hpet_map[i].devid = devid; 3488ad8694baSJoerg Roedel early_hpet_map[i].cmd_line = true; 3489ad8694baSJoerg Roedel 3490ad8694baSJoerg Roedel return 1; 3491ad8694baSJoerg Roedel } 3492ad8694baSJoerg Roedel 3493b6b26d86SGavrilov Ilia #define ACPIID_LEN (ACPIHID_UID_LEN + ACPIHID_HID_LEN) 3494b6b26d86SGavrilov Ilia 3495ad8694baSJoerg Roedel static int __init parse_ivrs_acpihid(char *str) 3496ad8694baSJoerg Roedel { 3497bbe3a106SSuravee Suthikulpanit u32 seg = 0, bus, dev, fn; 34981198d231SKim Phillips char *hid, *uid, *p, *addr; 3499b6b26d86SGavrilov Ilia char acpiid[ACPIID_LEN] = {0}; 35001198d231SKim Phillips int i; 3501ad8694baSJoerg Roedel 35021198d231SKim Phillips addr = strchr(str, '@'); 35031198d231SKim Phillips if (!addr) { 3504b6b26d86SGavrilov Ilia addr = strchr(str, '='); 3505b6b26d86SGavrilov Ilia if (!addr) 3506b6b26d86SGavrilov Ilia goto not_found; 3507b6b26d86SGavrilov Ilia 3508b6b26d86SGavrilov Ilia ++addr; 3509b6b26d86SGavrilov Ilia 3510b6b26d86SGavrilov Ilia if (strlen(addr) > ACPIID_LEN) 3511b6b26d86SGavrilov Ilia goto not_found; 3512b6b26d86SGavrilov Ilia 35131198d231SKim Phillips if (sscanf(str, "[%x:%x.%x]=%s", &bus, &dev, &fn, acpiid) == 4 || 35141198d231SKim Phillips sscanf(str, "[%x:%x:%x.%x]=%s", &seg, &bus, &dev, &fn, acpiid) == 5) { 35151198d231SKim Phillips pr_warn("ivrs_acpihid%s option format deprecated; use ivrs_acpihid=%s@%04x:%02x:%02x.%d instead\n", 35161198d231SKim Phillips str, acpiid, seg, bus, dev, fn); 35171198d231SKim Phillips goto found; 35181198d231SKim Phillips } 35191198d231SKim Phillips goto not_found; 35201198d231SKim Phillips } 35211198d231SKim Phillips 35221198d231SKim Phillips /* We have the '@', make it the terminator to get just the acpiid */ 35231198d231SKim Phillips *addr++ = 0; 35241198d231SKim Phillips 3525b6b26d86SGavrilov Ilia if (strlen(str) > ACPIID_LEN + 1) 3526b6b26d86SGavrilov Ilia goto not_found; 3527b6b26d86SGavrilov Ilia 35281198d231SKim Phillips if (sscanf(str, "=%s", acpiid) != 1) 35291198d231SKim Phillips goto not_found; 35301198d231SKim Phillips 35311198d231SKim Phillips if (sscanf(addr, "%x:%x.%x", &bus, &dev, &fn) == 3 || 35321198d231SKim Phillips sscanf(addr, "%x:%x:%x.%x", &seg, &bus, &dev, &fn) == 4) 35331198d231SKim Phillips goto found; 35341198d231SKim Phillips 35351198d231SKim Phillips not_found: 35361198d231SKim Phillips pr_err("Invalid command line: ivrs_acpihid%s\n", str); 3537ad8694baSJoerg Roedel return 1; 3538ad8694baSJoerg Roedel 35391198d231SKim Phillips found: 3540ad8694baSJoerg Roedel p = acpiid; 3541ad8694baSJoerg Roedel hid = strsep(&p, ":"); 3542ad8694baSJoerg Roedel uid = p; 3543ad8694baSJoerg Roedel 3544ad8694baSJoerg Roedel if (!hid || !(*hid) || !uid) { 3545ad8694baSJoerg Roedel pr_err("Invalid command line: hid or uid\n"); 3546ad8694baSJoerg Roedel return 1; 3547ad8694baSJoerg Roedel } 3548ad8694baSJoerg Roedel 35495f18e9f8SKim Phillips /* 35505f18e9f8SKim Phillips * Ignore leading zeroes after ':', so e.g., AMDI0095:00 35515f18e9f8SKim Phillips * will match AMDI0095:0 in the second strcmp in acpi_dev_hid_uid_match 35525f18e9f8SKim Phillips */ 35535f18e9f8SKim Phillips while (*uid == '0' && *(uid + 1)) 35545f18e9f8SKim Phillips uid++; 35555f18e9f8SKim Phillips 3556ad8694baSJoerg Roedel i = early_acpihid_map_size++; 3557ad8694baSJoerg Roedel memcpy(early_acpihid_map[i].hid, hid, strlen(hid)); 3558ad8694baSJoerg Roedel memcpy(early_acpihid_map[i].uid, uid, strlen(uid)); 3559bbe3a106SSuravee Suthikulpanit early_acpihid_map[i].devid = IVRS_GET_SBDF_ID(seg, bus, dev, fn); 3560ad8694baSJoerg Roedel early_acpihid_map[i].cmd_line = true; 3561ad8694baSJoerg Roedel 3562ad8694baSJoerg Roedel return 1; 3563ad8694baSJoerg Roedel } 3564ad8694baSJoerg Roedel 3565ad8694baSJoerg Roedel __setup("amd_iommu_dump", parse_amd_iommu_dump); 3566ad8694baSJoerg Roedel __setup("amd_iommu=", parse_amd_iommu_options); 3567ad8694baSJoerg Roedel __setup("amd_iommu_intr=", parse_amd_iommu_intr); 3568ad8694baSJoerg Roedel __setup("ivrs_ioapic", parse_ivrs_ioapic); 3569ad8694baSJoerg Roedel __setup("ivrs_hpet", parse_ivrs_hpet); 3570ad8694baSJoerg Roedel __setup("ivrs_acpihid", parse_ivrs_acpihid); 3571ad8694baSJoerg Roedel 3572ad8694baSJoerg Roedel bool amd_iommu_v2_supported(void) 3573ad8694baSJoerg Roedel { 3574*f5944964SVasant Hegde /* CPU page table size should match IOMMU guest page table size */ 3575*f5944964SVasant Hegde if (cpu_feature_enabled(X86_FEATURE_LA57) && 3576*f5944964SVasant Hegde amd_iommu_gpt_level != PAGE_MODE_5_LEVEL) 3577*f5944964SVasant Hegde return false; 3578*f5944964SVasant Hegde 357930315e71SSuravee Suthikulpanit /* 358030315e71SSuravee Suthikulpanit * Since DTE[Mode]=0 is prohibited on SNP-enabled system 358130315e71SSuravee Suthikulpanit * (i.e. EFR[SNPSup]=1), IOMMUv2 page table cannot be used without 358230315e71SSuravee Suthikulpanit * setting up IOMMUv1 page table. 358330315e71SSuravee Suthikulpanit */ 358430315e71SSuravee Suthikulpanit return amd_iommu_v2_present && !amd_iommu_snp_en; 3585ad8694baSJoerg Roedel } 3586ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_v2_supported); 3587ad8694baSJoerg Roedel 3588ad8694baSJoerg Roedel struct amd_iommu *get_amd_iommu(unsigned int idx) 3589ad8694baSJoerg Roedel { 3590ad8694baSJoerg Roedel unsigned int i = 0; 3591ad8694baSJoerg Roedel struct amd_iommu *iommu; 3592ad8694baSJoerg Roedel 3593ad8694baSJoerg Roedel for_each_iommu(iommu) 3594ad8694baSJoerg Roedel if (i++ == idx) 3595ad8694baSJoerg Roedel return iommu; 3596ad8694baSJoerg Roedel return NULL; 3597ad8694baSJoerg Roedel } 3598ad8694baSJoerg Roedel 3599ad8694baSJoerg Roedel /**************************************************************************** 3600ad8694baSJoerg Roedel * 3601ad8694baSJoerg Roedel * IOMMU EFR Performance Counter support functionality. This code allows 3602ad8694baSJoerg Roedel * access to the IOMMU PC functionality. 3603ad8694baSJoerg Roedel * 3604ad8694baSJoerg Roedel ****************************************************************************/ 3605ad8694baSJoerg Roedel 3606ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_banks(unsigned int idx) 3607ad8694baSJoerg Roedel { 3608ad8694baSJoerg Roedel struct amd_iommu *iommu = get_amd_iommu(idx); 3609ad8694baSJoerg Roedel 3610ad8694baSJoerg Roedel if (iommu) 3611ad8694baSJoerg Roedel return iommu->max_banks; 3612ad8694baSJoerg Roedel 3613ad8694baSJoerg Roedel return 0; 3614ad8694baSJoerg Roedel } 3615ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_banks); 3616ad8694baSJoerg Roedel 3617ad8694baSJoerg Roedel bool amd_iommu_pc_supported(void) 3618ad8694baSJoerg Roedel { 3619ad8694baSJoerg Roedel return amd_iommu_pc_present; 3620ad8694baSJoerg Roedel } 3621ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_supported); 3622ad8694baSJoerg Roedel 3623ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_counters(unsigned int idx) 3624ad8694baSJoerg Roedel { 3625ad8694baSJoerg Roedel struct amd_iommu *iommu = get_amd_iommu(idx); 3626ad8694baSJoerg Roedel 3627ad8694baSJoerg Roedel if (iommu) 3628ad8694baSJoerg Roedel return iommu->max_counters; 3629ad8694baSJoerg Roedel 3630ad8694baSJoerg Roedel return 0; 3631ad8694baSJoerg Roedel } 3632ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_counters); 3633ad8694baSJoerg Roedel 3634ad8694baSJoerg Roedel static int iommu_pc_get_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, 3635ad8694baSJoerg Roedel u8 fxn, u64 *value, bool is_write) 3636ad8694baSJoerg Roedel { 3637ad8694baSJoerg Roedel u32 offset; 3638ad8694baSJoerg Roedel u32 max_offset_lim; 3639ad8694baSJoerg Roedel 3640ad8694baSJoerg Roedel /* Make sure the IOMMU PC resource is available */ 3641ad8694baSJoerg Roedel if (!amd_iommu_pc_present) 3642ad8694baSJoerg Roedel return -ENODEV; 3643ad8694baSJoerg Roedel 3644ad8694baSJoerg Roedel /* Check for valid iommu and pc register indexing */ 3645ad8694baSJoerg Roedel if (WARN_ON(!iommu || (fxn > 0x28) || (fxn & 7))) 3646ad8694baSJoerg Roedel return -ENODEV; 3647ad8694baSJoerg Roedel 3648ad8694baSJoerg Roedel offset = (u32)(((0x40 | bank) << 12) | (cntr << 8) | fxn); 3649ad8694baSJoerg Roedel 3650ad8694baSJoerg Roedel /* Limit the offset to the hw defined mmio region aperture */ 3651ad8694baSJoerg Roedel max_offset_lim = (u32)(((0x40 | iommu->max_banks) << 12) | 3652ad8694baSJoerg Roedel (iommu->max_counters << 8) | 0x28); 3653ad8694baSJoerg Roedel if ((offset < MMIO_CNTR_REG_OFFSET) || 3654ad8694baSJoerg Roedel (offset > max_offset_lim)) 3655ad8694baSJoerg Roedel return -EINVAL; 3656ad8694baSJoerg Roedel 3657ad8694baSJoerg Roedel if (is_write) { 3658ad8694baSJoerg Roedel u64 val = *value & GENMASK_ULL(47, 0); 3659ad8694baSJoerg Roedel 3660ad8694baSJoerg Roedel writel((u32)val, iommu->mmio_base + offset); 3661ad8694baSJoerg Roedel writel((val >> 32), iommu->mmio_base + offset + 4); 3662ad8694baSJoerg Roedel } else { 3663ad8694baSJoerg Roedel *value = readl(iommu->mmio_base + offset + 4); 3664ad8694baSJoerg Roedel *value <<= 32; 3665ad8694baSJoerg Roedel *value |= readl(iommu->mmio_base + offset); 3666ad8694baSJoerg Roedel *value &= GENMASK_ULL(47, 0); 3667ad8694baSJoerg Roedel } 3668ad8694baSJoerg Roedel 3669ad8694baSJoerg Roedel return 0; 3670ad8694baSJoerg Roedel } 3671ad8694baSJoerg Roedel 3672ad8694baSJoerg Roedel int amd_iommu_pc_get_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value) 3673ad8694baSJoerg Roedel { 3674ad8694baSJoerg Roedel if (!iommu) 3675ad8694baSJoerg Roedel return -EINVAL; 3676ad8694baSJoerg Roedel 3677ad8694baSJoerg Roedel return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, false); 3678ad8694baSJoerg Roedel } 3679ad8694baSJoerg Roedel 3680ad8694baSJoerg Roedel int amd_iommu_pc_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value) 3681ad8694baSJoerg Roedel { 3682ad8694baSJoerg Roedel if (!iommu) 3683ad8694baSJoerg Roedel return -EINVAL; 3684ad8694baSJoerg Roedel 3685ad8694baSJoerg Roedel return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, true); 3686ad8694baSJoerg Roedel } 3687fb2accadSBrijesh Singh 3688fb2accadSBrijesh Singh #ifdef CONFIG_AMD_MEM_ENCRYPT 3689fb2accadSBrijesh Singh int amd_iommu_snp_enable(void) 3690fb2accadSBrijesh Singh { 3691fb2accadSBrijesh Singh /* 3692fb2accadSBrijesh Singh * The SNP support requires that IOMMU must be enabled, and is 3693fb2accadSBrijesh Singh * not configured in the passthrough mode. 3694fb2accadSBrijesh Singh */ 3695fb2accadSBrijesh Singh if (no_iommu || iommu_default_passthrough()) { 3696fb2accadSBrijesh Singh pr_err("SNP: IOMMU is disabled or configured in passthrough mode, SNP cannot be supported"); 3697fb2accadSBrijesh Singh return -EINVAL; 3698fb2accadSBrijesh Singh } 3699fb2accadSBrijesh Singh 3700fb2accadSBrijesh Singh /* 3701fb2accadSBrijesh Singh * Prevent enabling SNP after IOMMU_ENABLED state because this process 3702fb2accadSBrijesh Singh * affect how IOMMU driver sets up data structures and configures 3703fb2accadSBrijesh Singh * IOMMU hardware. 3704fb2accadSBrijesh Singh */ 3705fb2accadSBrijesh Singh if (init_state > IOMMU_ENABLED) { 3706fb2accadSBrijesh Singh pr_err("SNP: Too late to enable SNP for IOMMU.\n"); 3707fb2accadSBrijesh Singh return -EINVAL; 3708fb2accadSBrijesh Singh } 3709fb2accadSBrijesh Singh 3710fb2accadSBrijesh Singh amd_iommu_snp_en = check_feature_on_all_iommus(FEATURE_SNP); 3711fb2accadSBrijesh Singh if (!amd_iommu_snp_en) 3712fb2accadSBrijesh Singh return -EINVAL; 3713fb2accadSBrijesh Singh 3714fb2accadSBrijesh Singh pr_info("SNP enabled\n"); 3715fb2accadSBrijesh Singh 3716fb2accadSBrijesh Singh /* Enforce IOMMU v1 pagetable when SNP is enabled. */ 3717fb2accadSBrijesh Singh if (amd_iommu_pgtable != AMD_IOMMU_V1) { 3718fb2accadSBrijesh Singh pr_warn("Force to using AMD IOMMU v1 page table due to SNP\n"); 3719fb2accadSBrijesh Singh amd_iommu_pgtable = AMD_IOMMU_V1; 3720fb2accadSBrijesh Singh } 3721fb2accadSBrijesh Singh 3722fb2accadSBrijesh Singh return 0; 3723fb2accadSBrijesh Singh } 3724fb2accadSBrijesh Singh #endif 3725