1*ad8694baSJoerg Roedel // SPDX-License-Identifier: GPL-2.0-only 2*ad8694baSJoerg Roedel /* 3*ad8694baSJoerg Roedel * Copyright (C) 2007-2010 Advanced Micro Devices, Inc. 4*ad8694baSJoerg Roedel * Author: Joerg Roedel <jroedel@suse.de> 5*ad8694baSJoerg Roedel * Leo Duran <leo.duran@amd.com> 6*ad8694baSJoerg Roedel */ 7*ad8694baSJoerg Roedel 8*ad8694baSJoerg Roedel #define pr_fmt(fmt) "AMD-Vi: " fmt 9*ad8694baSJoerg Roedel #define dev_fmt(fmt) pr_fmt(fmt) 10*ad8694baSJoerg Roedel 11*ad8694baSJoerg Roedel #include <linux/pci.h> 12*ad8694baSJoerg Roedel #include <linux/acpi.h> 13*ad8694baSJoerg Roedel #include <linux/list.h> 14*ad8694baSJoerg Roedel #include <linux/bitmap.h> 15*ad8694baSJoerg Roedel #include <linux/slab.h> 16*ad8694baSJoerg Roedel #include <linux/syscore_ops.h> 17*ad8694baSJoerg Roedel #include <linux/interrupt.h> 18*ad8694baSJoerg Roedel #include <linux/msi.h> 19*ad8694baSJoerg Roedel #include <linux/amd-iommu.h> 20*ad8694baSJoerg Roedel #include <linux/export.h> 21*ad8694baSJoerg Roedel #include <linux/kmemleak.h> 22*ad8694baSJoerg Roedel #include <linux/mem_encrypt.h> 23*ad8694baSJoerg Roedel #include <asm/pci-direct.h> 24*ad8694baSJoerg Roedel #include <asm/iommu.h> 25*ad8694baSJoerg Roedel #include <asm/apic.h> 26*ad8694baSJoerg Roedel #include <asm/msidef.h> 27*ad8694baSJoerg Roedel #include <asm/gart.h> 28*ad8694baSJoerg Roedel #include <asm/x86_init.h> 29*ad8694baSJoerg Roedel #include <asm/iommu_table.h> 30*ad8694baSJoerg Roedel #include <asm/io_apic.h> 31*ad8694baSJoerg Roedel #include <asm/irq_remapping.h> 32*ad8694baSJoerg Roedel 33*ad8694baSJoerg Roedel #include <linux/crash_dump.h> 34*ad8694baSJoerg Roedel 35*ad8694baSJoerg Roedel #include "amd_iommu.h" 36*ad8694baSJoerg Roedel #include "../irq_remapping.h" 37*ad8694baSJoerg Roedel 38*ad8694baSJoerg Roedel /* 39*ad8694baSJoerg Roedel * definitions for the ACPI scanning code 40*ad8694baSJoerg Roedel */ 41*ad8694baSJoerg Roedel #define IVRS_HEADER_LENGTH 48 42*ad8694baSJoerg Roedel 43*ad8694baSJoerg Roedel #define ACPI_IVHD_TYPE_MAX_SUPPORTED 0x40 44*ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_ALL 0x20 45*ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE 0x21 46*ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_RANGE 0x22 47*ad8694baSJoerg Roedel 48*ad8694baSJoerg Roedel #define IVHD_DEV_ALL 0x01 49*ad8694baSJoerg Roedel #define IVHD_DEV_SELECT 0x02 50*ad8694baSJoerg Roedel #define IVHD_DEV_SELECT_RANGE_START 0x03 51*ad8694baSJoerg Roedel #define IVHD_DEV_RANGE_END 0x04 52*ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS 0x42 53*ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS_RANGE 0x43 54*ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT 0x46 55*ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT_RANGE 0x47 56*ad8694baSJoerg Roedel #define IVHD_DEV_SPECIAL 0x48 57*ad8694baSJoerg Roedel #define IVHD_DEV_ACPI_HID 0xf0 58*ad8694baSJoerg Roedel 59*ad8694baSJoerg Roedel #define UID_NOT_PRESENT 0 60*ad8694baSJoerg Roedel #define UID_IS_INTEGER 1 61*ad8694baSJoerg Roedel #define UID_IS_CHARACTER 2 62*ad8694baSJoerg Roedel 63*ad8694baSJoerg Roedel #define IVHD_SPECIAL_IOAPIC 1 64*ad8694baSJoerg Roedel #define IVHD_SPECIAL_HPET 2 65*ad8694baSJoerg Roedel 66*ad8694baSJoerg Roedel #define IVHD_FLAG_HT_TUN_EN_MASK 0x01 67*ad8694baSJoerg Roedel #define IVHD_FLAG_PASSPW_EN_MASK 0x02 68*ad8694baSJoerg Roedel #define IVHD_FLAG_RESPASSPW_EN_MASK 0x04 69*ad8694baSJoerg Roedel #define IVHD_FLAG_ISOC_EN_MASK 0x08 70*ad8694baSJoerg Roedel 71*ad8694baSJoerg Roedel #define IVMD_FLAG_EXCL_RANGE 0x08 72*ad8694baSJoerg Roedel #define IVMD_FLAG_IW 0x04 73*ad8694baSJoerg Roedel #define IVMD_FLAG_IR 0x02 74*ad8694baSJoerg Roedel #define IVMD_FLAG_UNITY_MAP 0x01 75*ad8694baSJoerg Roedel 76*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_INITPASS 0x01 77*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_EXTINT 0x02 78*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_NMI 0x04 79*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT1 0x10 80*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT2 0x20 81*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT0 0x40 82*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT1 0x80 83*ad8694baSJoerg Roedel #define ACPI_DEVFLAG_ATSDIS 0x10000000 84*ad8694baSJoerg Roedel 85*ad8694baSJoerg Roedel #define LOOP_TIMEOUT 100000 86*ad8694baSJoerg Roedel /* 87*ad8694baSJoerg Roedel * ACPI table definitions 88*ad8694baSJoerg Roedel * 89*ad8694baSJoerg Roedel * These data structures are laid over the table to parse the important values 90*ad8694baSJoerg Roedel * out of it. 91*ad8694baSJoerg Roedel */ 92*ad8694baSJoerg Roedel 93*ad8694baSJoerg Roedel extern const struct iommu_ops amd_iommu_ops; 94*ad8694baSJoerg Roedel 95*ad8694baSJoerg Roedel /* 96*ad8694baSJoerg Roedel * structure describing one IOMMU in the ACPI table. Typically followed by one 97*ad8694baSJoerg Roedel * or more ivhd_entrys. 98*ad8694baSJoerg Roedel */ 99*ad8694baSJoerg Roedel struct ivhd_header { 100*ad8694baSJoerg Roedel u8 type; 101*ad8694baSJoerg Roedel u8 flags; 102*ad8694baSJoerg Roedel u16 length; 103*ad8694baSJoerg Roedel u16 devid; 104*ad8694baSJoerg Roedel u16 cap_ptr; 105*ad8694baSJoerg Roedel u64 mmio_phys; 106*ad8694baSJoerg Roedel u16 pci_seg; 107*ad8694baSJoerg Roedel u16 info; 108*ad8694baSJoerg Roedel u32 efr_attr; 109*ad8694baSJoerg Roedel 110*ad8694baSJoerg Roedel /* Following only valid on IVHD type 11h and 40h */ 111*ad8694baSJoerg Roedel u64 efr_reg; /* Exact copy of MMIO_EXT_FEATURES */ 112*ad8694baSJoerg Roedel u64 res; 113*ad8694baSJoerg Roedel } __attribute__((packed)); 114*ad8694baSJoerg Roedel 115*ad8694baSJoerg Roedel /* 116*ad8694baSJoerg Roedel * A device entry describing which devices a specific IOMMU translates and 117*ad8694baSJoerg Roedel * which requestor ids they use. 118*ad8694baSJoerg Roedel */ 119*ad8694baSJoerg Roedel struct ivhd_entry { 120*ad8694baSJoerg Roedel u8 type; 121*ad8694baSJoerg Roedel u16 devid; 122*ad8694baSJoerg Roedel u8 flags; 123*ad8694baSJoerg Roedel u32 ext; 124*ad8694baSJoerg Roedel u32 hidh; 125*ad8694baSJoerg Roedel u64 cid; 126*ad8694baSJoerg Roedel u8 uidf; 127*ad8694baSJoerg Roedel u8 uidl; 128*ad8694baSJoerg Roedel u8 uid; 129*ad8694baSJoerg Roedel } __attribute__((packed)); 130*ad8694baSJoerg Roedel 131*ad8694baSJoerg Roedel /* 132*ad8694baSJoerg Roedel * An AMD IOMMU memory definition structure. It defines things like exclusion 133*ad8694baSJoerg Roedel * ranges for devices and regions that should be unity mapped. 134*ad8694baSJoerg Roedel */ 135*ad8694baSJoerg Roedel struct ivmd_header { 136*ad8694baSJoerg Roedel u8 type; 137*ad8694baSJoerg Roedel u8 flags; 138*ad8694baSJoerg Roedel u16 length; 139*ad8694baSJoerg Roedel u16 devid; 140*ad8694baSJoerg Roedel u16 aux; 141*ad8694baSJoerg Roedel u64 resv; 142*ad8694baSJoerg Roedel u64 range_start; 143*ad8694baSJoerg Roedel u64 range_length; 144*ad8694baSJoerg Roedel } __attribute__((packed)); 145*ad8694baSJoerg Roedel 146*ad8694baSJoerg Roedel bool amd_iommu_dump; 147*ad8694baSJoerg Roedel bool amd_iommu_irq_remap __read_mostly; 148*ad8694baSJoerg Roedel 149*ad8694baSJoerg Roedel int amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC; 150*ad8694baSJoerg Roedel static int amd_iommu_xt_mode = IRQ_REMAP_XAPIC_MODE; 151*ad8694baSJoerg Roedel 152*ad8694baSJoerg Roedel static bool amd_iommu_detected; 153*ad8694baSJoerg Roedel static bool __initdata amd_iommu_disabled; 154*ad8694baSJoerg Roedel static int amd_iommu_target_ivhd_type; 155*ad8694baSJoerg Roedel 156*ad8694baSJoerg Roedel u16 amd_iommu_last_bdf; /* largest PCI device id we have 157*ad8694baSJoerg Roedel to handle */ 158*ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_unity_map); /* a list of required unity mappings 159*ad8694baSJoerg Roedel we find in ACPI */ 160*ad8694baSJoerg Roedel bool amd_iommu_unmap_flush; /* if true, flush on every unmap */ 161*ad8694baSJoerg Roedel 162*ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_list); /* list of all AMD IOMMUs in the 163*ad8694baSJoerg Roedel system */ 164*ad8694baSJoerg Roedel 165*ad8694baSJoerg Roedel /* Array to assign indices to IOMMUs*/ 166*ad8694baSJoerg Roedel struct amd_iommu *amd_iommus[MAX_IOMMUS]; 167*ad8694baSJoerg Roedel 168*ad8694baSJoerg Roedel /* Number of IOMMUs present in the system */ 169*ad8694baSJoerg Roedel static int amd_iommus_present; 170*ad8694baSJoerg Roedel 171*ad8694baSJoerg Roedel /* IOMMUs have a non-present cache? */ 172*ad8694baSJoerg Roedel bool amd_iommu_np_cache __read_mostly; 173*ad8694baSJoerg Roedel bool amd_iommu_iotlb_sup __read_mostly = true; 174*ad8694baSJoerg Roedel 175*ad8694baSJoerg Roedel u32 amd_iommu_max_pasid __read_mostly = ~0; 176*ad8694baSJoerg Roedel 177*ad8694baSJoerg Roedel bool amd_iommu_v2_present __read_mostly; 178*ad8694baSJoerg Roedel static bool amd_iommu_pc_present __read_mostly; 179*ad8694baSJoerg Roedel 180*ad8694baSJoerg Roedel bool amd_iommu_force_isolation __read_mostly; 181*ad8694baSJoerg Roedel 182*ad8694baSJoerg Roedel /* 183*ad8694baSJoerg Roedel * Pointer to the device table which is shared by all AMD IOMMUs 184*ad8694baSJoerg Roedel * it is indexed by the PCI device id or the HT unit id and contains 185*ad8694baSJoerg Roedel * information about the domain the device belongs to as well as the 186*ad8694baSJoerg Roedel * page table root pointer. 187*ad8694baSJoerg Roedel */ 188*ad8694baSJoerg Roedel struct dev_table_entry *amd_iommu_dev_table; 189*ad8694baSJoerg Roedel /* 190*ad8694baSJoerg Roedel * Pointer to a device table which the content of old device table 191*ad8694baSJoerg Roedel * will be copied to. It's only be used in kdump kernel. 192*ad8694baSJoerg Roedel */ 193*ad8694baSJoerg Roedel static struct dev_table_entry *old_dev_tbl_cpy; 194*ad8694baSJoerg Roedel 195*ad8694baSJoerg Roedel /* 196*ad8694baSJoerg Roedel * The alias table is a driver specific data structure which contains the 197*ad8694baSJoerg Roedel * mappings of the PCI device ids to the actual requestor ids on the IOMMU. 198*ad8694baSJoerg Roedel * More than one device can share the same requestor id. 199*ad8694baSJoerg Roedel */ 200*ad8694baSJoerg Roedel u16 *amd_iommu_alias_table; 201*ad8694baSJoerg Roedel 202*ad8694baSJoerg Roedel /* 203*ad8694baSJoerg Roedel * The rlookup table is used to find the IOMMU which is responsible 204*ad8694baSJoerg Roedel * for a specific device. It is also indexed by the PCI device id. 205*ad8694baSJoerg Roedel */ 206*ad8694baSJoerg Roedel struct amd_iommu **amd_iommu_rlookup_table; 207*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_rlookup_table); 208*ad8694baSJoerg Roedel 209*ad8694baSJoerg Roedel /* 210*ad8694baSJoerg Roedel * This table is used to find the irq remapping table for a given device id 211*ad8694baSJoerg Roedel * quickly. 212*ad8694baSJoerg Roedel */ 213*ad8694baSJoerg Roedel struct irq_remap_table **irq_lookup_table; 214*ad8694baSJoerg Roedel 215*ad8694baSJoerg Roedel /* 216*ad8694baSJoerg Roedel * AMD IOMMU allows up to 2^16 different protection domains. This is a bitmap 217*ad8694baSJoerg Roedel * to know which ones are already in use. 218*ad8694baSJoerg Roedel */ 219*ad8694baSJoerg Roedel unsigned long *amd_iommu_pd_alloc_bitmap; 220*ad8694baSJoerg Roedel 221*ad8694baSJoerg Roedel static u32 dev_table_size; /* size of the device table */ 222*ad8694baSJoerg Roedel static u32 alias_table_size; /* size of the alias table */ 223*ad8694baSJoerg Roedel static u32 rlookup_table_size; /* size if the rlookup table */ 224*ad8694baSJoerg Roedel 225*ad8694baSJoerg Roedel enum iommu_init_state { 226*ad8694baSJoerg Roedel IOMMU_START_STATE, 227*ad8694baSJoerg Roedel IOMMU_IVRS_DETECTED, 228*ad8694baSJoerg Roedel IOMMU_ACPI_FINISHED, 229*ad8694baSJoerg Roedel IOMMU_ENABLED, 230*ad8694baSJoerg Roedel IOMMU_PCI_INIT, 231*ad8694baSJoerg Roedel IOMMU_INTERRUPTS_EN, 232*ad8694baSJoerg Roedel IOMMU_DMA_OPS, 233*ad8694baSJoerg Roedel IOMMU_INITIALIZED, 234*ad8694baSJoerg Roedel IOMMU_NOT_FOUND, 235*ad8694baSJoerg Roedel IOMMU_INIT_ERROR, 236*ad8694baSJoerg Roedel IOMMU_CMDLINE_DISABLED, 237*ad8694baSJoerg Roedel }; 238*ad8694baSJoerg Roedel 239*ad8694baSJoerg Roedel /* Early ioapic and hpet maps from kernel command line */ 240*ad8694baSJoerg Roedel #define EARLY_MAP_SIZE 4 241*ad8694baSJoerg Roedel static struct devid_map __initdata early_ioapic_map[EARLY_MAP_SIZE]; 242*ad8694baSJoerg Roedel static struct devid_map __initdata early_hpet_map[EARLY_MAP_SIZE]; 243*ad8694baSJoerg Roedel static struct acpihid_map_entry __initdata early_acpihid_map[EARLY_MAP_SIZE]; 244*ad8694baSJoerg Roedel 245*ad8694baSJoerg Roedel static int __initdata early_ioapic_map_size; 246*ad8694baSJoerg Roedel static int __initdata early_hpet_map_size; 247*ad8694baSJoerg Roedel static int __initdata early_acpihid_map_size; 248*ad8694baSJoerg Roedel 249*ad8694baSJoerg Roedel static bool __initdata cmdline_maps; 250*ad8694baSJoerg Roedel 251*ad8694baSJoerg Roedel static enum iommu_init_state init_state = IOMMU_START_STATE; 252*ad8694baSJoerg Roedel 253*ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void); 254*ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state); 255*ad8694baSJoerg Roedel static void init_device_table_dma(void); 256*ad8694baSJoerg Roedel 257*ad8694baSJoerg Roedel static bool amd_iommu_pre_enabled = true; 258*ad8694baSJoerg Roedel 259*ad8694baSJoerg Roedel bool translation_pre_enabled(struct amd_iommu *iommu) 260*ad8694baSJoerg Roedel { 261*ad8694baSJoerg Roedel return (iommu->flags & AMD_IOMMU_FLAG_TRANS_PRE_ENABLED); 262*ad8694baSJoerg Roedel } 263*ad8694baSJoerg Roedel EXPORT_SYMBOL(translation_pre_enabled); 264*ad8694baSJoerg Roedel 265*ad8694baSJoerg Roedel static void clear_translation_pre_enabled(struct amd_iommu *iommu) 266*ad8694baSJoerg Roedel { 267*ad8694baSJoerg Roedel iommu->flags &= ~AMD_IOMMU_FLAG_TRANS_PRE_ENABLED; 268*ad8694baSJoerg Roedel } 269*ad8694baSJoerg Roedel 270*ad8694baSJoerg Roedel static void init_translation_status(struct amd_iommu *iommu) 271*ad8694baSJoerg Roedel { 272*ad8694baSJoerg Roedel u64 ctrl; 273*ad8694baSJoerg Roedel 274*ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 275*ad8694baSJoerg Roedel if (ctrl & (1<<CONTROL_IOMMU_EN)) 276*ad8694baSJoerg Roedel iommu->flags |= AMD_IOMMU_FLAG_TRANS_PRE_ENABLED; 277*ad8694baSJoerg Roedel } 278*ad8694baSJoerg Roedel 279*ad8694baSJoerg Roedel static inline void update_last_devid(u16 devid) 280*ad8694baSJoerg Roedel { 281*ad8694baSJoerg Roedel if (devid > amd_iommu_last_bdf) 282*ad8694baSJoerg Roedel amd_iommu_last_bdf = devid; 283*ad8694baSJoerg Roedel } 284*ad8694baSJoerg Roedel 285*ad8694baSJoerg Roedel static inline unsigned long tbl_size(int entry_size) 286*ad8694baSJoerg Roedel { 287*ad8694baSJoerg Roedel unsigned shift = PAGE_SHIFT + 288*ad8694baSJoerg Roedel get_order(((int)amd_iommu_last_bdf + 1) * entry_size); 289*ad8694baSJoerg Roedel 290*ad8694baSJoerg Roedel return 1UL << shift; 291*ad8694baSJoerg Roedel } 292*ad8694baSJoerg Roedel 293*ad8694baSJoerg Roedel int amd_iommu_get_num_iommus(void) 294*ad8694baSJoerg Roedel { 295*ad8694baSJoerg Roedel return amd_iommus_present; 296*ad8694baSJoerg Roedel } 297*ad8694baSJoerg Roedel 298*ad8694baSJoerg Roedel /* Access to l1 and l2 indexed register spaces */ 299*ad8694baSJoerg Roedel 300*ad8694baSJoerg Roedel static u32 iommu_read_l1(struct amd_iommu *iommu, u16 l1, u8 address) 301*ad8694baSJoerg Roedel { 302*ad8694baSJoerg Roedel u32 val; 303*ad8694baSJoerg Roedel 304*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16)); 305*ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xfc, &val); 306*ad8694baSJoerg Roedel return val; 307*ad8694baSJoerg Roedel } 308*ad8694baSJoerg Roedel 309*ad8694baSJoerg Roedel static void iommu_write_l1(struct amd_iommu *iommu, u16 l1, u8 address, u32 val) 310*ad8694baSJoerg Roedel { 311*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16 | 1 << 31)); 312*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xfc, val); 313*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16)); 314*ad8694baSJoerg Roedel } 315*ad8694baSJoerg Roedel 316*ad8694baSJoerg Roedel static u32 iommu_read_l2(struct amd_iommu *iommu, u8 address) 317*ad8694baSJoerg Roedel { 318*ad8694baSJoerg Roedel u32 val; 319*ad8694baSJoerg Roedel 320*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, address); 321*ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xf4, &val); 322*ad8694baSJoerg Roedel return val; 323*ad8694baSJoerg Roedel } 324*ad8694baSJoerg Roedel 325*ad8694baSJoerg Roedel static void iommu_write_l2(struct amd_iommu *iommu, u8 address, u32 val) 326*ad8694baSJoerg Roedel { 327*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, (address | 1 << 8)); 328*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf4, val); 329*ad8694baSJoerg Roedel } 330*ad8694baSJoerg Roedel 331*ad8694baSJoerg Roedel /**************************************************************************** 332*ad8694baSJoerg Roedel * 333*ad8694baSJoerg Roedel * AMD IOMMU MMIO register space handling functions 334*ad8694baSJoerg Roedel * 335*ad8694baSJoerg Roedel * These functions are used to program the IOMMU device registers in 336*ad8694baSJoerg Roedel * MMIO space required for that driver. 337*ad8694baSJoerg Roedel * 338*ad8694baSJoerg Roedel ****************************************************************************/ 339*ad8694baSJoerg Roedel 340*ad8694baSJoerg Roedel /* 341*ad8694baSJoerg Roedel * This function set the exclusion range in the IOMMU. DMA accesses to the 342*ad8694baSJoerg Roedel * exclusion range are passed through untranslated 343*ad8694baSJoerg Roedel */ 344*ad8694baSJoerg Roedel static void iommu_set_exclusion_range(struct amd_iommu *iommu) 345*ad8694baSJoerg Roedel { 346*ad8694baSJoerg Roedel u64 start = iommu->exclusion_start & PAGE_MASK; 347*ad8694baSJoerg Roedel u64 limit = (start + iommu->exclusion_length - 1) & PAGE_MASK; 348*ad8694baSJoerg Roedel u64 entry; 349*ad8694baSJoerg Roedel 350*ad8694baSJoerg Roedel if (!iommu->exclusion_start) 351*ad8694baSJoerg Roedel return; 352*ad8694baSJoerg Roedel 353*ad8694baSJoerg Roedel entry = start | MMIO_EXCL_ENABLE_MASK; 354*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET, 355*ad8694baSJoerg Roedel &entry, sizeof(entry)); 356*ad8694baSJoerg Roedel 357*ad8694baSJoerg Roedel entry = limit; 358*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET, 359*ad8694baSJoerg Roedel &entry, sizeof(entry)); 360*ad8694baSJoerg Roedel } 361*ad8694baSJoerg Roedel 362*ad8694baSJoerg Roedel /* Programs the physical address of the device table into the IOMMU hardware */ 363*ad8694baSJoerg Roedel static void iommu_set_device_table(struct amd_iommu *iommu) 364*ad8694baSJoerg Roedel { 365*ad8694baSJoerg Roedel u64 entry; 366*ad8694baSJoerg Roedel 367*ad8694baSJoerg Roedel BUG_ON(iommu->mmio_base == NULL); 368*ad8694baSJoerg Roedel 369*ad8694baSJoerg Roedel entry = iommu_virt_to_phys(amd_iommu_dev_table); 370*ad8694baSJoerg Roedel entry |= (dev_table_size >> 12) - 1; 371*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET, 372*ad8694baSJoerg Roedel &entry, sizeof(entry)); 373*ad8694baSJoerg Roedel } 374*ad8694baSJoerg Roedel 375*ad8694baSJoerg Roedel /* Generic functions to enable/disable certain features of the IOMMU. */ 376*ad8694baSJoerg Roedel static void iommu_feature_enable(struct amd_iommu *iommu, u8 bit) 377*ad8694baSJoerg Roedel { 378*ad8694baSJoerg Roedel u64 ctrl; 379*ad8694baSJoerg Roedel 380*ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 381*ad8694baSJoerg Roedel ctrl |= (1ULL << bit); 382*ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 383*ad8694baSJoerg Roedel } 384*ad8694baSJoerg Roedel 385*ad8694baSJoerg Roedel static void iommu_feature_disable(struct amd_iommu *iommu, u8 bit) 386*ad8694baSJoerg Roedel { 387*ad8694baSJoerg Roedel u64 ctrl; 388*ad8694baSJoerg Roedel 389*ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 390*ad8694baSJoerg Roedel ctrl &= ~(1ULL << bit); 391*ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 392*ad8694baSJoerg Roedel } 393*ad8694baSJoerg Roedel 394*ad8694baSJoerg Roedel static void iommu_set_inv_tlb_timeout(struct amd_iommu *iommu, int timeout) 395*ad8694baSJoerg Roedel { 396*ad8694baSJoerg Roedel u64 ctrl; 397*ad8694baSJoerg Roedel 398*ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 399*ad8694baSJoerg Roedel ctrl &= ~CTRL_INV_TO_MASK; 400*ad8694baSJoerg Roedel ctrl |= (timeout << CONTROL_INV_TIMEOUT) & CTRL_INV_TO_MASK; 401*ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 402*ad8694baSJoerg Roedel } 403*ad8694baSJoerg Roedel 404*ad8694baSJoerg Roedel /* Function to enable the hardware */ 405*ad8694baSJoerg Roedel static void iommu_enable(struct amd_iommu *iommu) 406*ad8694baSJoerg Roedel { 407*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_IOMMU_EN); 408*ad8694baSJoerg Roedel } 409*ad8694baSJoerg Roedel 410*ad8694baSJoerg Roedel static void iommu_disable(struct amd_iommu *iommu) 411*ad8694baSJoerg Roedel { 412*ad8694baSJoerg Roedel if (!iommu->mmio_base) 413*ad8694baSJoerg Roedel return; 414*ad8694baSJoerg Roedel 415*ad8694baSJoerg Roedel /* Disable command buffer */ 416*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 417*ad8694baSJoerg Roedel 418*ad8694baSJoerg Roedel /* Disable event logging and event interrupts */ 419*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_INT_EN); 420*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 421*ad8694baSJoerg Roedel 422*ad8694baSJoerg Roedel /* Disable IOMMU GA_LOG */ 423*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_GALOG_EN); 424*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_GAINT_EN); 425*ad8694baSJoerg Roedel 426*ad8694baSJoerg Roedel /* Disable IOMMU hardware itself */ 427*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_IOMMU_EN); 428*ad8694baSJoerg Roedel } 429*ad8694baSJoerg Roedel 430*ad8694baSJoerg Roedel /* 431*ad8694baSJoerg Roedel * mapping and unmapping functions for the IOMMU MMIO space. Each AMD IOMMU in 432*ad8694baSJoerg Roedel * the system has one. 433*ad8694baSJoerg Roedel */ 434*ad8694baSJoerg Roedel static u8 __iomem * __init iommu_map_mmio_space(u64 address, u64 end) 435*ad8694baSJoerg Roedel { 436*ad8694baSJoerg Roedel if (!request_mem_region(address, end, "amd_iommu")) { 437*ad8694baSJoerg Roedel pr_err("Can not reserve memory region %llx-%llx for mmio\n", 438*ad8694baSJoerg Roedel address, end); 439*ad8694baSJoerg Roedel pr_err("This is a BIOS bug. Please contact your hardware vendor\n"); 440*ad8694baSJoerg Roedel return NULL; 441*ad8694baSJoerg Roedel } 442*ad8694baSJoerg Roedel 443*ad8694baSJoerg Roedel return (u8 __iomem *)ioremap(address, end); 444*ad8694baSJoerg Roedel } 445*ad8694baSJoerg Roedel 446*ad8694baSJoerg Roedel static void __init iommu_unmap_mmio_space(struct amd_iommu *iommu) 447*ad8694baSJoerg Roedel { 448*ad8694baSJoerg Roedel if (iommu->mmio_base) 449*ad8694baSJoerg Roedel iounmap(iommu->mmio_base); 450*ad8694baSJoerg Roedel release_mem_region(iommu->mmio_phys, iommu->mmio_phys_end); 451*ad8694baSJoerg Roedel } 452*ad8694baSJoerg Roedel 453*ad8694baSJoerg Roedel static inline u32 get_ivhd_header_size(struct ivhd_header *h) 454*ad8694baSJoerg Roedel { 455*ad8694baSJoerg Roedel u32 size = 0; 456*ad8694baSJoerg Roedel 457*ad8694baSJoerg Roedel switch (h->type) { 458*ad8694baSJoerg Roedel case 0x10: 459*ad8694baSJoerg Roedel size = 24; 460*ad8694baSJoerg Roedel break; 461*ad8694baSJoerg Roedel case 0x11: 462*ad8694baSJoerg Roedel case 0x40: 463*ad8694baSJoerg Roedel size = 40; 464*ad8694baSJoerg Roedel break; 465*ad8694baSJoerg Roedel } 466*ad8694baSJoerg Roedel return size; 467*ad8694baSJoerg Roedel } 468*ad8694baSJoerg Roedel 469*ad8694baSJoerg Roedel /**************************************************************************** 470*ad8694baSJoerg Roedel * 471*ad8694baSJoerg Roedel * The functions below belong to the first pass of AMD IOMMU ACPI table 472*ad8694baSJoerg Roedel * parsing. In this pass we try to find out the highest device id this 473*ad8694baSJoerg Roedel * code has to handle. Upon this information the size of the shared data 474*ad8694baSJoerg Roedel * structures is determined later. 475*ad8694baSJoerg Roedel * 476*ad8694baSJoerg Roedel ****************************************************************************/ 477*ad8694baSJoerg Roedel 478*ad8694baSJoerg Roedel /* 479*ad8694baSJoerg Roedel * This function calculates the length of a given IVHD entry 480*ad8694baSJoerg Roedel */ 481*ad8694baSJoerg Roedel static inline int ivhd_entry_length(u8 *ivhd) 482*ad8694baSJoerg Roedel { 483*ad8694baSJoerg Roedel u32 type = ((struct ivhd_entry *)ivhd)->type; 484*ad8694baSJoerg Roedel 485*ad8694baSJoerg Roedel if (type < 0x80) { 486*ad8694baSJoerg Roedel return 0x04 << (*ivhd >> 6); 487*ad8694baSJoerg Roedel } else if (type == IVHD_DEV_ACPI_HID) { 488*ad8694baSJoerg Roedel /* For ACPI_HID, offset 21 is uid len */ 489*ad8694baSJoerg Roedel return *((u8 *)ivhd + 21) + 22; 490*ad8694baSJoerg Roedel } 491*ad8694baSJoerg Roedel return 0; 492*ad8694baSJoerg Roedel } 493*ad8694baSJoerg Roedel 494*ad8694baSJoerg Roedel /* 495*ad8694baSJoerg Roedel * After reading the highest device id from the IOMMU PCI capability header 496*ad8694baSJoerg Roedel * this function looks if there is a higher device id defined in the ACPI table 497*ad8694baSJoerg Roedel */ 498*ad8694baSJoerg Roedel static int __init find_last_devid_from_ivhd(struct ivhd_header *h) 499*ad8694baSJoerg Roedel { 500*ad8694baSJoerg Roedel u8 *p = (void *)h, *end = (void *)h; 501*ad8694baSJoerg Roedel struct ivhd_entry *dev; 502*ad8694baSJoerg Roedel 503*ad8694baSJoerg Roedel u32 ivhd_size = get_ivhd_header_size(h); 504*ad8694baSJoerg Roedel 505*ad8694baSJoerg Roedel if (!ivhd_size) { 506*ad8694baSJoerg Roedel pr_err("Unsupported IVHD type %#x\n", h->type); 507*ad8694baSJoerg Roedel return -EINVAL; 508*ad8694baSJoerg Roedel } 509*ad8694baSJoerg Roedel 510*ad8694baSJoerg Roedel p += ivhd_size; 511*ad8694baSJoerg Roedel end += h->length; 512*ad8694baSJoerg Roedel 513*ad8694baSJoerg Roedel while (p < end) { 514*ad8694baSJoerg Roedel dev = (struct ivhd_entry *)p; 515*ad8694baSJoerg Roedel switch (dev->type) { 516*ad8694baSJoerg Roedel case IVHD_DEV_ALL: 517*ad8694baSJoerg Roedel /* Use maximum BDF value for DEV_ALL */ 518*ad8694baSJoerg Roedel update_last_devid(0xffff); 519*ad8694baSJoerg Roedel break; 520*ad8694baSJoerg Roedel case IVHD_DEV_SELECT: 521*ad8694baSJoerg Roedel case IVHD_DEV_RANGE_END: 522*ad8694baSJoerg Roedel case IVHD_DEV_ALIAS: 523*ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT: 524*ad8694baSJoerg Roedel /* all the above subfield types refer to device ids */ 525*ad8694baSJoerg Roedel update_last_devid(dev->devid); 526*ad8694baSJoerg Roedel break; 527*ad8694baSJoerg Roedel default: 528*ad8694baSJoerg Roedel break; 529*ad8694baSJoerg Roedel } 530*ad8694baSJoerg Roedel p += ivhd_entry_length(p); 531*ad8694baSJoerg Roedel } 532*ad8694baSJoerg Roedel 533*ad8694baSJoerg Roedel WARN_ON(p != end); 534*ad8694baSJoerg Roedel 535*ad8694baSJoerg Roedel return 0; 536*ad8694baSJoerg Roedel } 537*ad8694baSJoerg Roedel 538*ad8694baSJoerg Roedel static int __init check_ivrs_checksum(struct acpi_table_header *table) 539*ad8694baSJoerg Roedel { 540*ad8694baSJoerg Roedel int i; 541*ad8694baSJoerg Roedel u8 checksum = 0, *p = (u8 *)table; 542*ad8694baSJoerg Roedel 543*ad8694baSJoerg Roedel for (i = 0; i < table->length; ++i) 544*ad8694baSJoerg Roedel checksum += p[i]; 545*ad8694baSJoerg Roedel if (checksum != 0) { 546*ad8694baSJoerg Roedel /* ACPI table corrupt */ 547*ad8694baSJoerg Roedel pr_err(FW_BUG "IVRS invalid checksum\n"); 548*ad8694baSJoerg Roedel return -ENODEV; 549*ad8694baSJoerg Roedel } 550*ad8694baSJoerg Roedel 551*ad8694baSJoerg Roedel return 0; 552*ad8694baSJoerg Roedel } 553*ad8694baSJoerg Roedel 554*ad8694baSJoerg Roedel /* 555*ad8694baSJoerg Roedel * Iterate over all IVHD entries in the ACPI table and find the highest device 556*ad8694baSJoerg Roedel * id which we need to handle. This is the first of three functions which parse 557*ad8694baSJoerg Roedel * the ACPI table. So we check the checksum here. 558*ad8694baSJoerg Roedel */ 559*ad8694baSJoerg Roedel static int __init find_last_devid_acpi(struct acpi_table_header *table) 560*ad8694baSJoerg Roedel { 561*ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 562*ad8694baSJoerg Roedel struct ivhd_header *h; 563*ad8694baSJoerg Roedel 564*ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 565*ad8694baSJoerg Roedel 566*ad8694baSJoerg Roedel end += table->length; 567*ad8694baSJoerg Roedel while (p < end) { 568*ad8694baSJoerg Roedel h = (struct ivhd_header *)p; 569*ad8694baSJoerg Roedel if (h->type == amd_iommu_target_ivhd_type) { 570*ad8694baSJoerg Roedel int ret = find_last_devid_from_ivhd(h); 571*ad8694baSJoerg Roedel 572*ad8694baSJoerg Roedel if (ret) 573*ad8694baSJoerg Roedel return ret; 574*ad8694baSJoerg Roedel } 575*ad8694baSJoerg Roedel p += h->length; 576*ad8694baSJoerg Roedel } 577*ad8694baSJoerg Roedel WARN_ON(p != end); 578*ad8694baSJoerg Roedel 579*ad8694baSJoerg Roedel return 0; 580*ad8694baSJoerg Roedel } 581*ad8694baSJoerg Roedel 582*ad8694baSJoerg Roedel /**************************************************************************** 583*ad8694baSJoerg Roedel * 584*ad8694baSJoerg Roedel * The following functions belong to the code path which parses the ACPI table 585*ad8694baSJoerg Roedel * the second time. In this ACPI parsing iteration we allocate IOMMU specific 586*ad8694baSJoerg Roedel * data structures, initialize the device/alias/rlookup table and also 587*ad8694baSJoerg Roedel * basically initialize the hardware. 588*ad8694baSJoerg Roedel * 589*ad8694baSJoerg Roedel ****************************************************************************/ 590*ad8694baSJoerg Roedel 591*ad8694baSJoerg Roedel /* 592*ad8694baSJoerg Roedel * Allocates the command buffer. This buffer is per AMD IOMMU. We can 593*ad8694baSJoerg Roedel * write commands to that buffer later and the IOMMU will execute them 594*ad8694baSJoerg Roedel * asynchronously 595*ad8694baSJoerg Roedel */ 596*ad8694baSJoerg Roedel static int __init alloc_command_buffer(struct amd_iommu *iommu) 597*ad8694baSJoerg Roedel { 598*ad8694baSJoerg Roedel iommu->cmd_buf = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 599*ad8694baSJoerg Roedel get_order(CMD_BUFFER_SIZE)); 600*ad8694baSJoerg Roedel 601*ad8694baSJoerg Roedel return iommu->cmd_buf ? 0 : -ENOMEM; 602*ad8694baSJoerg Roedel } 603*ad8694baSJoerg Roedel 604*ad8694baSJoerg Roedel /* 605*ad8694baSJoerg Roedel * This function resets the command buffer if the IOMMU stopped fetching 606*ad8694baSJoerg Roedel * commands from it. 607*ad8694baSJoerg Roedel */ 608*ad8694baSJoerg Roedel void amd_iommu_reset_cmd_buffer(struct amd_iommu *iommu) 609*ad8694baSJoerg Roedel { 610*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 611*ad8694baSJoerg Roedel 612*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_CMD_HEAD_OFFSET); 613*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_CMD_TAIL_OFFSET); 614*ad8694baSJoerg Roedel iommu->cmd_buf_head = 0; 615*ad8694baSJoerg Roedel iommu->cmd_buf_tail = 0; 616*ad8694baSJoerg Roedel 617*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_CMDBUF_EN); 618*ad8694baSJoerg Roedel } 619*ad8694baSJoerg Roedel 620*ad8694baSJoerg Roedel /* 621*ad8694baSJoerg Roedel * This function writes the command buffer address to the hardware and 622*ad8694baSJoerg Roedel * enables it. 623*ad8694baSJoerg Roedel */ 624*ad8694baSJoerg Roedel static void iommu_enable_command_buffer(struct amd_iommu *iommu) 625*ad8694baSJoerg Roedel { 626*ad8694baSJoerg Roedel u64 entry; 627*ad8694baSJoerg Roedel 628*ad8694baSJoerg Roedel BUG_ON(iommu->cmd_buf == NULL); 629*ad8694baSJoerg Roedel 630*ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->cmd_buf); 631*ad8694baSJoerg Roedel entry |= MMIO_CMD_SIZE_512; 632*ad8694baSJoerg Roedel 633*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_CMD_BUF_OFFSET, 634*ad8694baSJoerg Roedel &entry, sizeof(entry)); 635*ad8694baSJoerg Roedel 636*ad8694baSJoerg Roedel amd_iommu_reset_cmd_buffer(iommu); 637*ad8694baSJoerg Roedel } 638*ad8694baSJoerg Roedel 639*ad8694baSJoerg Roedel /* 640*ad8694baSJoerg Roedel * This function disables the command buffer 641*ad8694baSJoerg Roedel */ 642*ad8694baSJoerg Roedel static void iommu_disable_command_buffer(struct amd_iommu *iommu) 643*ad8694baSJoerg Roedel { 644*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 645*ad8694baSJoerg Roedel } 646*ad8694baSJoerg Roedel 647*ad8694baSJoerg Roedel static void __init free_command_buffer(struct amd_iommu *iommu) 648*ad8694baSJoerg Roedel { 649*ad8694baSJoerg Roedel free_pages((unsigned long)iommu->cmd_buf, get_order(CMD_BUFFER_SIZE)); 650*ad8694baSJoerg Roedel } 651*ad8694baSJoerg Roedel 652*ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */ 653*ad8694baSJoerg Roedel static int __init alloc_event_buffer(struct amd_iommu *iommu) 654*ad8694baSJoerg Roedel { 655*ad8694baSJoerg Roedel iommu->evt_buf = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 656*ad8694baSJoerg Roedel get_order(EVT_BUFFER_SIZE)); 657*ad8694baSJoerg Roedel 658*ad8694baSJoerg Roedel return iommu->evt_buf ? 0 : -ENOMEM; 659*ad8694baSJoerg Roedel } 660*ad8694baSJoerg Roedel 661*ad8694baSJoerg Roedel static void iommu_enable_event_buffer(struct amd_iommu *iommu) 662*ad8694baSJoerg Roedel { 663*ad8694baSJoerg Roedel u64 entry; 664*ad8694baSJoerg Roedel 665*ad8694baSJoerg Roedel BUG_ON(iommu->evt_buf == NULL); 666*ad8694baSJoerg Roedel 667*ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->evt_buf) | EVT_LEN_MASK; 668*ad8694baSJoerg Roedel 669*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EVT_BUF_OFFSET, 670*ad8694baSJoerg Roedel &entry, sizeof(entry)); 671*ad8694baSJoerg Roedel 672*ad8694baSJoerg Roedel /* set head and tail to zero manually */ 673*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_EVT_HEAD_OFFSET); 674*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_EVT_TAIL_OFFSET); 675*ad8694baSJoerg Roedel 676*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN); 677*ad8694baSJoerg Roedel } 678*ad8694baSJoerg Roedel 679*ad8694baSJoerg Roedel /* 680*ad8694baSJoerg Roedel * This function disables the event log buffer 681*ad8694baSJoerg Roedel */ 682*ad8694baSJoerg Roedel static void iommu_disable_event_buffer(struct amd_iommu *iommu) 683*ad8694baSJoerg Roedel { 684*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 685*ad8694baSJoerg Roedel } 686*ad8694baSJoerg Roedel 687*ad8694baSJoerg Roedel static void __init free_event_buffer(struct amd_iommu *iommu) 688*ad8694baSJoerg Roedel { 689*ad8694baSJoerg Roedel free_pages((unsigned long)iommu->evt_buf, get_order(EVT_BUFFER_SIZE)); 690*ad8694baSJoerg Roedel } 691*ad8694baSJoerg Roedel 692*ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */ 693*ad8694baSJoerg Roedel static int __init alloc_ppr_log(struct amd_iommu *iommu) 694*ad8694baSJoerg Roedel { 695*ad8694baSJoerg Roedel iommu->ppr_log = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 696*ad8694baSJoerg Roedel get_order(PPR_LOG_SIZE)); 697*ad8694baSJoerg Roedel 698*ad8694baSJoerg Roedel return iommu->ppr_log ? 0 : -ENOMEM; 699*ad8694baSJoerg Roedel } 700*ad8694baSJoerg Roedel 701*ad8694baSJoerg Roedel static void iommu_enable_ppr_log(struct amd_iommu *iommu) 702*ad8694baSJoerg Roedel { 703*ad8694baSJoerg Roedel u64 entry; 704*ad8694baSJoerg Roedel 705*ad8694baSJoerg Roedel if (iommu->ppr_log == NULL) 706*ad8694baSJoerg Roedel return; 707*ad8694baSJoerg Roedel 708*ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->ppr_log) | PPR_LOG_SIZE_512; 709*ad8694baSJoerg Roedel 710*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_PPR_LOG_OFFSET, 711*ad8694baSJoerg Roedel &entry, sizeof(entry)); 712*ad8694baSJoerg Roedel 713*ad8694baSJoerg Roedel /* set head and tail to zero manually */ 714*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_PPR_HEAD_OFFSET); 715*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_PPR_TAIL_OFFSET); 716*ad8694baSJoerg Roedel 717*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPRLOG_EN); 718*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPR_EN); 719*ad8694baSJoerg Roedel } 720*ad8694baSJoerg Roedel 721*ad8694baSJoerg Roedel static void __init free_ppr_log(struct amd_iommu *iommu) 722*ad8694baSJoerg Roedel { 723*ad8694baSJoerg Roedel if (iommu->ppr_log == NULL) 724*ad8694baSJoerg Roedel return; 725*ad8694baSJoerg Roedel 726*ad8694baSJoerg Roedel free_pages((unsigned long)iommu->ppr_log, get_order(PPR_LOG_SIZE)); 727*ad8694baSJoerg Roedel } 728*ad8694baSJoerg Roedel 729*ad8694baSJoerg Roedel static void free_ga_log(struct amd_iommu *iommu) 730*ad8694baSJoerg Roedel { 731*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 732*ad8694baSJoerg Roedel if (iommu->ga_log) 733*ad8694baSJoerg Roedel free_pages((unsigned long)iommu->ga_log, 734*ad8694baSJoerg Roedel get_order(GA_LOG_SIZE)); 735*ad8694baSJoerg Roedel if (iommu->ga_log_tail) 736*ad8694baSJoerg Roedel free_pages((unsigned long)iommu->ga_log_tail, 737*ad8694baSJoerg Roedel get_order(8)); 738*ad8694baSJoerg Roedel #endif 739*ad8694baSJoerg Roedel } 740*ad8694baSJoerg Roedel 741*ad8694baSJoerg Roedel static int iommu_ga_log_enable(struct amd_iommu *iommu) 742*ad8694baSJoerg Roedel { 743*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 744*ad8694baSJoerg Roedel u32 status, i; 745*ad8694baSJoerg Roedel 746*ad8694baSJoerg Roedel if (!iommu->ga_log) 747*ad8694baSJoerg Roedel return -EINVAL; 748*ad8694baSJoerg Roedel 749*ad8694baSJoerg Roedel status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 750*ad8694baSJoerg Roedel 751*ad8694baSJoerg Roedel /* Check if already running */ 752*ad8694baSJoerg Roedel if (status & (MMIO_STATUS_GALOG_RUN_MASK)) 753*ad8694baSJoerg Roedel return 0; 754*ad8694baSJoerg Roedel 755*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GAINT_EN); 756*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GALOG_EN); 757*ad8694baSJoerg Roedel 758*ad8694baSJoerg Roedel for (i = 0; i < LOOP_TIMEOUT; ++i) { 759*ad8694baSJoerg Roedel status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 760*ad8694baSJoerg Roedel if (status & (MMIO_STATUS_GALOG_RUN_MASK)) 761*ad8694baSJoerg Roedel break; 762*ad8694baSJoerg Roedel } 763*ad8694baSJoerg Roedel 764*ad8694baSJoerg Roedel if (i >= LOOP_TIMEOUT) 765*ad8694baSJoerg Roedel return -EINVAL; 766*ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 767*ad8694baSJoerg Roedel return 0; 768*ad8694baSJoerg Roedel } 769*ad8694baSJoerg Roedel 770*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 771*ad8694baSJoerg Roedel static int iommu_init_ga_log(struct amd_iommu *iommu) 772*ad8694baSJoerg Roedel { 773*ad8694baSJoerg Roedel u64 entry; 774*ad8694baSJoerg Roedel 775*ad8694baSJoerg Roedel if (!AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 776*ad8694baSJoerg Roedel return 0; 777*ad8694baSJoerg Roedel 778*ad8694baSJoerg Roedel iommu->ga_log = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 779*ad8694baSJoerg Roedel get_order(GA_LOG_SIZE)); 780*ad8694baSJoerg Roedel if (!iommu->ga_log) 781*ad8694baSJoerg Roedel goto err_out; 782*ad8694baSJoerg Roedel 783*ad8694baSJoerg Roedel iommu->ga_log_tail = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 784*ad8694baSJoerg Roedel get_order(8)); 785*ad8694baSJoerg Roedel if (!iommu->ga_log_tail) 786*ad8694baSJoerg Roedel goto err_out; 787*ad8694baSJoerg Roedel 788*ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->ga_log) | GA_LOG_SIZE_512; 789*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_BASE_OFFSET, 790*ad8694baSJoerg Roedel &entry, sizeof(entry)); 791*ad8694baSJoerg Roedel entry = (iommu_virt_to_phys(iommu->ga_log_tail) & 792*ad8694baSJoerg Roedel (BIT_ULL(52)-1)) & ~7ULL; 793*ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_TAIL_OFFSET, 794*ad8694baSJoerg Roedel &entry, sizeof(entry)); 795*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_GA_HEAD_OFFSET); 796*ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_GA_TAIL_OFFSET); 797*ad8694baSJoerg Roedel 798*ad8694baSJoerg Roedel return 0; 799*ad8694baSJoerg Roedel err_out: 800*ad8694baSJoerg Roedel free_ga_log(iommu); 801*ad8694baSJoerg Roedel return -EINVAL; 802*ad8694baSJoerg Roedel } 803*ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 804*ad8694baSJoerg Roedel 805*ad8694baSJoerg Roedel static int iommu_init_ga(struct amd_iommu *iommu) 806*ad8694baSJoerg Roedel { 807*ad8694baSJoerg Roedel int ret = 0; 808*ad8694baSJoerg Roedel 809*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 810*ad8694baSJoerg Roedel /* Note: We have already checked GASup from IVRS table. 811*ad8694baSJoerg Roedel * Now, we need to make sure that GAMSup is set. 812*ad8694baSJoerg Roedel */ 813*ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir) && 814*ad8694baSJoerg Roedel !iommu_feature(iommu, FEATURE_GAM_VAPIC)) 815*ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 816*ad8694baSJoerg Roedel 817*ad8694baSJoerg Roedel ret = iommu_init_ga_log(iommu); 818*ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 819*ad8694baSJoerg Roedel 820*ad8694baSJoerg Roedel return ret; 821*ad8694baSJoerg Roedel } 822*ad8694baSJoerg Roedel 823*ad8694baSJoerg Roedel static void iommu_enable_xt(struct amd_iommu *iommu) 824*ad8694baSJoerg Roedel { 825*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 826*ad8694baSJoerg Roedel /* 827*ad8694baSJoerg Roedel * XT mode (32-bit APIC destination ID) requires 828*ad8694baSJoerg Roedel * GA mode (128-bit IRTE support) as a prerequisite. 829*ad8694baSJoerg Roedel */ 830*ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir) && 831*ad8694baSJoerg Roedel amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 832*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_XT_EN); 833*ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 834*ad8694baSJoerg Roedel } 835*ad8694baSJoerg Roedel 836*ad8694baSJoerg Roedel static void iommu_enable_gt(struct amd_iommu *iommu) 837*ad8694baSJoerg Roedel { 838*ad8694baSJoerg Roedel if (!iommu_feature(iommu, FEATURE_GT)) 839*ad8694baSJoerg Roedel return; 840*ad8694baSJoerg Roedel 841*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GT_EN); 842*ad8694baSJoerg Roedel } 843*ad8694baSJoerg Roedel 844*ad8694baSJoerg Roedel /* sets a specific bit in the device table entry. */ 845*ad8694baSJoerg Roedel static void set_dev_entry_bit(u16 devid, u8 bit) 846*ad8694baSJoerg Roedel { 847*ad8694baSJoerg Roedel int i = (bit >> 6) & 0x03; 848*ad8694baSJoerg Roedel int _bit = bit & 0x3f; 849*ad8694baSJoerg Roedel 850*ad8694baSJoerg Roedel amd_iommu_dev_table[devid].data[i] |= (1UL << _bit); 851*ad8694baSJoerg Roedel } 852*ad8694baSJoerg Roedel 853*ad8694baSJoerg Roedel static int get_dev_entry_bit(u16 devid, u8 bit) 854*ad8694baSJoerg Roedel { 855*ad8694baSJoerg Roedel int i = (bit >> 6) & 0x03; 856*ad8694baSJoerg Roedel int _bit = bit & 0x3f; 857*ad8694baSJoerg Roedel 858*ad8694baSJoerg Roedel return (amd_iommu_dev_table[devid].data[i] & (1UL << _bit)) >> _bit; 859*ad8694baSJoerg Roedel } 860*ad8694baSJoerg Roedel 861*ad8694baSJoerg Roedel 862*ad8694baSJoerg Roedel static bool copy_device_table(void) 863*ad8694baSJoerg Roedel { 864*ad8694baSJoerg Roedel u64 int_ctl, int_tab_len, entry = 0, last_entry = 0; 865*ad8694baSJoerg Roedel struct dev_table_entry *old_devtb = NULL; 866*ad8694baSJoerg Roedel u32 lo, hi, devid, old_devtb_size; 867*ad8694baSJoerg Roedel phys_addr_t old_devtb_phys; 868*ad8694baSJoerg Roedel struct amd_iommu *iommu; 869*ad8694baSJoerg Roedel u16 dom_id, dte_v, irq_v; 870*ad8694baSJoerg Roedel gfp_t gfp_flag; 871*ad8694baSJoerg Roedel u64 tmp; 872*ad8694baSJoerg Roedel 873*ad8694baSJoerg Roedel if (!amd_iommu_pre_enabled) 874*ad8694baSJoerg Roedel return false; 875*ad8694baSJoerg Roedel 876*ad8694baSJoerg Roedel pr_warn("Translation is already enabled - trying to copy translation structures\n"); 877*ad8694baSJoerg Roedel for_each_iommu(iommu) { 878*ad8694baSJoerg Roedel /* All IOMMUs should use the same device table with the same size */ 879*ad8694baSJoerg Roedel lo = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET); 880*ad8694baSJoerg Roedel hi = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET + 4); 881*ad8694baSJoerg Roedel entry = (((u64) hi) << 32) + lo; 882*ad8694baSJoerg Roedel if (last_entry && last_entry != entry) { 883*ad8694baSJoerg Roedel pr_err("IOMMU:%d should use the same dev table as others!\n", 884*ad8694baSJoerg Roedel iommu->index); 885*ad8694baSJoerg Roedel return false; 886*ad8694baSJoerg Roedel } 887*ad8694baSJoerg Roedel last_entry = entry; 888*ad8694baSJoerg Roedel 889*ad8694baSJoerg Roedel old_devtb_size = ((entry & ~PAGE_MASK) + 1) << 12; 890*ad8694baSJoerg Roedel if (old_devtb_size != dev_table_size) { 891*ad8694baSJoerg Roedel pr_err("The device table size of IOMMU:%d is not expected!\n", 892*ad8694baSJoerg Roedel iommu->index); 893*ad8694baSJoerg Roedel return false; 894*ad8694baSJoerg Roedel } 895*ad8694baSJoerg Roedel } 896*ad8694baSJoerg Roedel 897*ad8694baSJoerg Roedel /* 898*ad8694baSJoerg Roedel * When SME is enabled in the first kernel, the entry includes the 899*ad8694baSJoerg Roedel * memory encryption mask(sme_me_mask), we must remove the memory 900*ad8694baSJoerg Roedel * encryption mask to obtain the true physical address in kdump kernel. 901*ad8694baSJoerg Roedel */ 902*ad8694baSJoerg Roedel old_devtb_phys = __sme_clr(entry) & PAGE_MASK; 903*ad8694baSJoerg Roedel 904*ad8694baSJoerg Roedel if (old_devtb_phys >= 0x100000000ULL) { 905*ad8694baSJoerg Roedel pr_err("The address of old device table is above 4G, not trustworthy!\n"); 906*ad8694baSJoerg Roedel return false; 907*ad8694baSJoerg Roedel } 908*ad8694baSJoerg Roedel old_devtb = (sme_active() && is_kdump_kernel()) 909*ad8694baSJoerg Roedel ? (__force void *)ioremap_encrypted(old_devtb_phys, 910*ad8694baSJoerg Roedel dev_table_size) 911*ad8694baSJoerg Roedel : memremap(old_devtb_phys, dev_table_size, MEMREMAP_WB); 912*ad8694baSJoerg Roedel 913*ad8694baSJoerg Roedel if (!old_devtb) 914*ad8694baSJoerg Roedel return false; 915*ad8694baSJoerg Roedel 916*ad8694baSJoerg Roedel gfp_flag = GFP_KERNEL | __GFP_ZERO | GFP_DMA32; 917*ad8694baSJoerg Roedel old_dev_tbl_cpy = (void *)__get_free_pages(gfp_flag, 918*ad8694baSJoerg Roedel get_order(dev_table_size)); 919*ad8694baSJoerg Roedel if (old_dev_tbl_cpy == NULL) { 920*ad8694baSJoerg Roedel pr_err("Failed to allocate memory for copying old device table!\n"); 921*ad8694baSJoerg Roedel return false; 922*ad8694baSJoerg Roedel } 923*ad8694baSJoerg Roedel 924*ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) { 925*ad8694baSJoerg Roedel old_dev_tbl_cpy[devid] = old_devtb[devid]; 926*ad8694baSJoerg Roedel dom_id = old_devtb[devid].data[1] & DEV_DOMID_MASK; 927*ad8694baSJoerg Roedel dte_v = old_devtb[devid].data[0] & DTE_FLAG_V; 928*ad8694baSJoerg Roedel 929*ad8694baSJoerg Roedel if (dte_v && dom_id) { 930*ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[0] = old_devtb[devid].data[0]; 931*ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[1] = old_devtb[devid].data[1]; 932*ad8694baSJoerg Roedel __set_bit(dom_id, amd_iommu_pd_alloc_bitmap); 933*ad8694baSJoerg Roedel /* If gcr3 table existed, mask it out */ 934*ad8694baSJoerg Roedel if (old_devtb[devid].data[0] & DTE_FLAG_GV) { 935*ad8694baSJoerg Roedel tmp = DTE_GCR3_VAL_B(~0ULL) << DTE_GCR3_SHIFT_B; 936*ad8694baSJoerg Roedel tmp |= DTE_GCR3_VAL_C(~0ULL) << DTE_GCR3_SHIFT_C; 937*ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[1] &= ~tmp; 938*ad8694baSJoerg Roedel tmp = DTE_GCR3_VAL_A(~0ULL) << DTE_GCR3_SHIFT_A; 939*ad8694baSJoerg Roedel tmp |= DTE_FLAG_GV; 940*ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[0] &= ~tmp; 941*ad8694baSJoerg Roedel } 942*ad8694baSJoerg Roedel } 943*ad8694baSJoerg Roedel 944*ad8694baSJoerg Roedel irq_v = old_devtb[devid].data[2] & DTE_IRQ_REMAP_ENABLE; 945*ad8694baSJoerg Roedel int_ctl = old_devtb[devid].data[2] & DTE_IRQ_REMAP_INTCTL_MASK; 946*ad8694baSJoerg Roedel int_tab_len = old_devtb[devid].data[2] & DTE_IRQ_TABLE_LEN_MASK; 947*ad8694baSJoerg Roedel if (irq_v && (int_ctl || int_tab_len)) { 948*ad8694baSJoerg Roedel if ((int_ctl != DTE_IRQ_REMAP_INTCTL) || 949*ad8694baSJoerg Roedel (int_tab_len != DTE_IRQ_TABLE_LEN)) { 950*ad8694baSJoerg Roedel pr_err("Wrong old irq remapping flag: %#x\n", devid); 951*ad8694baSJoerg Roedel return false; 952*ad8694baSJoerg Roedel } 953*ad8694baSJoerg Roedel 954*ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[2] = old_devtb[devid].data[2]; 955*ad8694baSJoerg Roedel } 956*ad8694baSJoerg Roedel } 957*ad8694baSJoerg Roedel memunmap(old_devtb); 958*ad8694baSJoerg Roedel 959*ad8694baSJoerg Roedel return true; 960*ad8694baSJoerg Roedel } 961*ad8694baSJoerg Roedel 962*ad8694baSJoerg Roedel void amd_iommu_apply_erratum_63(u16 devid) 963*ad8694baSJoerg Roedel { 964*ad8694baSJoerg Roedel int sysmgt; 965*ad8694baSJoerg Roedel 966*ad8694baSJoerg Roedel sysmgt = get_dev_entry_bit(devid, DEV_ENTRY_SYSMGT1) | 967*ad8694baSJoerg Roedel (get_dev_entry_bit(devid, DEV_ENTRY_SYSMGT2) << 1); 968*ad8694baSJoerg Roedel 969*ad8694baSJoerg Roedel if (sysmgt == 0x01) 970*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_IW); 971*ad8694baSJoerg Roedel } 972*ad8694baSJoerg Roedel 973*ad8694baSJoerg Roedel /* Writes the specific IOMMU for a device into the rlookup table */ 974*ad8694baSJoerg Roedel static void __init set_iommu_for_device(struct amd_iommu *iommu, u16 devid) 975*ad8694baSJoerg Roedel { 976*ad8694baSJoerg Roedel amd_iommu_rlookup_table[devid] = iommu; 977*ad8694baSJoerg Roedel } 978*ad8694baSJoerg Roedel 979*ad8694baSJoerg Roedel /* 980*ad8694baSJoerg Roedel * This function takes the device specific flags read from the ACPI 981*ad8694baSJoerg Roedel * table and sets up the device table entry with that information 982*ad8694baSJoerg Roedel */ 983*ad8694baSJoerg Roedel static void __init set_dev_entry_from_acpi(struct amd_iommu *iommu, 984*ad8694baSJoerg Roedel u16 devid, u32 flags, u32 ext_flags) 985*ad8694baSJoerg Roedel { 986*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_INITPASS) 987*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_INIT_PASS); 988*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_EXTINT) 989*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_EINT_PASS); 990*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_NMI) 991*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_NMI_PASS); 992*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_SYSMGT1) 993*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_SYSMGT1); 994*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_SYSMGT2) 995*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_SYSMGT2); 996*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_LINT0) 997*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_LINT0_PASS); 998*ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_LINT1) 999*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_LINT1_PASS); 1000*ad8694baSJoerg Roedel 1001*ad8694baSJoerg Roedel amd_iommu_apply_erratum_63(devid); 1002*ad8694baSJoerg Roedel 1003*ad8694baSJoerg Roedel set_iommu_for_device(iommu, devid); 1004*ad8694baSJoerg Roedel } 1005*ad8694baSJoerg Roedel 1006*ad8694baSJoerg Roedel int __init add_special_device(u8 type, u8 id, u16 *devid, bool cmd_line) 1007*ad8694baSJoerg Roedel { 1008*ad8694baSJoerg Roedel struct devid_map *entry; 1009*ad8694baSJoerg Roedel struct list_head *list; 1010*ad8694baSJoerg Roedel 1011*ad8694baSJoerg Roedel if (type == IVHD_SPECIAL_IOAPIC) 1012*ad8694baSJoerg Roedel list = &ioapic_map; 1013*ad8694baSJoerg Roedel else if (type == IVHD_SPECIAL_HPET) 1014*ad8694baSJoerg Roedel list = &hpet_map; 1015*ad8694baSJoerg Roedel else 1016*ad8694baSJoerg Roedel return -EINVAL; 1017*ad8694baSJoerg Roedel 1018*ad8694baSJoerg Roedel list_for_each_entry(entry, list, list) { 1019*ad8694baSJoerg Roedel if (!(entry->id == id && entry->cmd_line)) 1020*ad8694baSJoerg Roedel continue; 1021*ad8694baSJoerg Roedel 1022*ad8694baSJoerg Roedel pr_info("Command-line override present for %s id %d - ignoring\n", 1023*ad8694baSJoerg Roedel type == IVHD_SPECIAL_IOAPIC ? "IOAPIC" : "HPET", id); 1024*ad8694baSJoerg Roedel 1025*ad8694baSJoerg Roedel *devid = entry->devid; 1026*ad8694baSJoerg Roedel 1027*ad8694baSJoerg Roedel return 0; 1028*ad8694baSJoerg Roedel } 1029*ad8694baSJoerg Roedel 1030*ad8694baSJoerg Roedel entry = kzalloc(sizeof(*entry), GFP_KERNEL); 1031*ad8694baSJoerg Roedel if (!entry) 1032*ad8694baSJoerg Roedel return -ENOMEM; 1033*ad8694baSJoerg Roedel 1034*ad8694baSJoerg Roedel entry->id = id; 1035*ad8694baSJoerg Roedel entry->devid = *devid; 1036*ad8694baSJoerg Roedel entry->cmd_line = cmd_line; 1037*ad8694baSJoerg Roedel 1038*ad8694baSJoerg Roedel list_add_tail(&entry->list, list); 1039*ad8694baSJoerg Roedel 1040*ad8694baSJoerg Roedel return 0; 1041*ad8694baSJoerg Roedel } 1042*ad8694baSJoerg Roedel 1043*ad8694baSJoerg Roedel static int __init add_acpi_hid_device(u8 *hid, u8 *uid, u16 *devid, 1044*ad8694baSJoerg Roedel bool cmd_line) 1045*ad8694baSJoerg Roedel { 1046*ad8694baSJoerg Roedel struct acpihid_map_entry *entry; 1047*ad8694baSJoerg Roedel struct list_head *list = &acpihid_map; 1048*ad8694baSJoerg Roedel 1049*ad8694baSJoerg Roedel list_for_each_entry(entry, list, list) { 1050*ad8694baSJoerg Roedel if (strcmp(entry->hid, hid) || 1051*ad8694baSJoerg Roedel (*uid && *entry->uid && strcmp(entry->uid, uid)) || 1052*ad8694baSJoerg Roedel !entry->cmd_line) 1053*ad8694baSJoerg Roedel continue; 1054*ad8694baSJoerg Roedel 1055*ad8694baSJoerg Roedel pr_info("Command-line override for hid:%s uid:%s\n", 1056*ad8694baSJoerg Roedel hid, uid); 1057*ad8694baSJoerg Roedel *devid = entry->devid; 1058*ad8694baSJoerg Roedel return 0; 1059*ad8694baSJoerg Roedel } 1060*ad8694baSJoerg Roedel 1061*ad8694baSJoerg Roedel entry = kzalloc(sizeof(*entry), GFP_KERNEL); 1062*ad8694baSJoerg Roedel if (!entry) 1063*ad8694baSJoerg Roedel return -ENOMEM; 1064*ad8694baSJoerg Roedel 1065*ad8694baSJoerg Roedel memcpy(entry->uid, uid, strlen(uid)); 1066*ad8694baSJoerg Roedel memcpy(entry->hid, hid, strlen(hid)); 1067*ad8694baSJoerg Roedel entry->devid = *devid; 1068*ad8694baSJoerg Roedel entry->cmd_line = cmd_line; 1069*ad8694baSJoerg Roedel entry->root_devid = (entry->devid & (~0x7)); 1070*ad8694baSJoerg Roedel 1071*ad8694baSJoerg Roedel pr_info("%s, add hid:%s, uid:%s, rdevid:%d\n", 1072*ad8694baSJoerg Roedel entry->cmd_line ? "cmd" : "ivrs", 1073*ad8694baSJoerg Roedel entry->hid, entry->uid, entry->root_devid); 1074*ad8694baSJoerg Roedel 1075*ad8694baSJoerg Roedel list_add_tail(&entry->list, list); 1076*ad8694baSJoerg Roedel return 0; 1077*ad8694baSJoerg Roedel } 1078*ad8694baSJoerg Roedel 1079*ad8694baSJoerg Roedel static int __init add_early_maps(void) 1080*ad8694baSJoerg Roedel { 1081*ad8694baSJoerg Roedel int i, ret; 1082*ad8694baSJoerg Roedel 1083*ad8694baSJoerg Roedel for (i = 0; i < early_ioapic_map_size; ++i) { 1084*ad8694baSJoerg Roedel ret = add_special_device(IVHD_SPECIAL_IOAPIC, 1085*ad8694baSJoerg Roedel early_ioapic_map[i].id, 1086*ad8694baSJoerg Roedel &early_ioapic_map[i].devid, 1087*ad8694baSJoerg Roedel early_ioapic_map[i].cmd_line); 1088*ad8694baSJoerg Roedel if (ret) 1089*ad8694baSJoerg Roedel return ret; 1090*ad8694baSJoerg Roedel } 1091*ad8694baSJoerg Roedel 1092*ad8694baSJoerg Roedel for (i = 0; i < early_hpet_map_size; ++i) { 1093*ad8694baSJoerg Roedel ret = add_special_device(IVHD_SPECIAL_HPET, 1094*ad8694baSJoerg Roedel early_hpet_map[i].id, 1095*ad8694baSJoerg Roedel &early_hpet_map[i].devid, 1096*ad8694baSJoerg Roedel early_hpet_map[i].cmd_line); 1097*ad8694baSJoerg Roedel if (ret) 1098*ad8694baSJoerg Roedel return ret; 1099*ad8694baSJoerg Roedel } 1100*ad8694baSJoerg Roedel 1101*ad8694baSJoerg Roedel for (i = 0; i < early_acpihid_map_size; ++i) { 1102*ad8694baSJoerg Roedel ret = add_acpi_hid_device(early_acpihid_map[i].hid, 1103*ad8694baSJoerg Roedel early_acpihid_map[i].uid, 1104*ad8694baSJoerg Roedel &early_acpihid_map[i].devid, 1105*ad8694baSJoerg Roedel early_acpihid_map[i].cmd_line); 1106*ad8694baSJoerg Roedel if (ret) 1107*ad8694baSJoerg Roedel return ret; 1108*ad8694baSJoerg Roedel } 1109*ad8694baSJoerg Roedel 1110*ad8694baSJoerg Roedel return 0; 1111*ad8694baSJoerg Roedel } 1112*ad8694baSJoerg Roedel 1113*ad8694baSJoerg Roedel /* 1114*ad8694baSJoerg Roedel * Reads the device exclusion range from ACPI and initializes the IOMMU with 1115*ad8694baSJoerg Roedel * it 1116*ad8694baSJoerg Roedel */ 1117*ad8694baSJoerg Roedel static void __init set_device_exclusion_range(u16 devid, struct ivmd_header *m) 1118*ad8694baSJoerg Roedel { 1119*ad8694baSJoerg Roedel if (!(m->flags & IVMD_FLAG_EXCL_RANGE)) 1120*ad8694baSJoerg Roedel return; 1121*ad8694baSJoerg Roedel 1122*ad8694baSJoerg Roedel /* 1123*ad8694baSJoerg Roedel * Treat per-device exclusion ranges as r/w unity-mapped regions 1124*ad8694baSJoerg Roedel * since some buggy BIOSes might lead to the overwritten exclusion 1125*ad8694baSJoerg Roedel * range (exclusion_start and exclusion_length members). This 1126*ad8694baSJoerg Roedel * happens when there are multiple exclusion ranges (IVMD entries) 1127*ad8694baSJoerg Roedel * defined in ACPI table. 1128*ad8694baSJoerg Roedel */ 1129*ad8694baSJoerg Roedel m->flags = (IVMD_FLAG_IW | IVMD_FLAG_IR | IVMD_FLAG_UNITY_MAP); 1130*ad8694baSJoerg Roedel } 1131*ad8694baSJoerg Roedel 1132*ad8694baSJoerg Roedel /* 1133*ad8694baSJoerg Roedel * Takes a pointer to an AMD IOMMU entry in the ACPI table and 1134*ad8694baSJoerg Roedel * initializes the hardware and our data structures with it. 1135*ad8694baSJoerg Roedel */ 1136*ad8694baSJoerg Roedel static int __init init_iommu_from_acpi(struct amd_iommu *iommu, 1137*ad8694baSJoerg Roedel struct ivhd_header *h) 1138*ad8694baSJoerg Roedel { 1139*ad8694baSJoerg Roedel u8 *p = (u8 *)h; 1140*ad8694baSJoerg Roedel u8 *end = p, flags = 0; 1141*ad8694baSJoerg Roedel u16 devid = 0, devid_start = 0, devid_to = 0; 1142*ad8694baSJoerg Roedel u32 dev_i, ext_flags = 0; 1143*ad8694baSJoerg Roedel bool alias = false; 1144*ad8694baSJoerg Roedel struct ivhd_entry *e; 1145*ad8694baSJoerg Roedel u32 ivhd_size; 1146*ad8694baSJoerg Roedel int ret; 1147*ad8694baSJoerg Roedel 1148*ad8694baSJoerg Roedel 1149*ad8694baSJoerg Roedel ret = add_early_maps(); 1150*ad8694baSJoerg Roedel if (ret) 1151*ad8694baSJoerg Roedel return ret; 1152*ad8694baSJoerg Roedel 1153*ad8694baSJoerg Roedel amd_iommu_apply_ivrs_quirks(); 1154*ad8694baSJoerg Roedel 1155*ad8694baSJoerg Roedel /* 1156*ad8694baSJoerg Roedel * First save the recommended feature enable bits from ACPI 1157*ad8694baSJoerg Roedel */ 1158*ad8694baSJoerg Roedel iommu->acpi_flags = h->flags; 1159*ad8694baSJoerg Roedel 1160*ad8694baSJoerg Roedel /* 1161*ad8694baSJoerg Roedel * Done. Now parse the device entries 1162*ad8694baSJoerg Roedel */ 1163*ad8694baSJoerg Roedel ivhd_size = get_ivhd_header_size(h); 1164*ad8694baSJoerg Roedel if (!ivhd_size) { 1165*ad8694baSJoerg Roedel pr_err("Unsupported IVHD type %#x\n", h->type); 1166*ad8694baSJoerg Roedel return -EINVAL; 1167*ad8694baSJoerg Roedel } 1168*ad8694baSJoerg Roedel 1169*ad8694baSJoerg Roedel p += ivhd_size; 1170*ad8694baSJoerg Roedel 1171*ad8694baSJoerg Roedel end += h->length; 1172*ad8694baSJoerg Roedel 1173*ad8694baSJoerg Roedel 1174*ad8694baSJoerg Roedel while (p < end) { 1175*ad8694baSJoerg Roedel e = (struct ivhd_entry *)p; 1176*ad8694baSJoerg Roedel switch (e->type) { 1177*ad8694baSJoerg Roedel case IVHD_DEV_ALL: 1178*ad8694baSJoerg Roedel 1179*ad8694baSJoerg Roedel DUMP_printk(" DEV_ALL\t\t\tflags: %02x\n", e->flags); 1180*ad8694baSJoerg Roedel 1181*ad8694baSJoerg Roedel for (dev_i = 0; dev_i <= amd_iommu_last_bdf; ++dev_i) 1182*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, dev_i, e->flags, 0); 1183*ad8694baSJoerg Roedel break; 1184*ad8694baSJoerg Roedel case IVHD_DEV_SELECT: 1185*ad8694baSJoerg Roedel 1186*ad8694baSJoerg Roedel DUMP_printk(" DEV_SELECT\t\t\t devid: %02x:%02x.%x " 1187*ad8694baSJoerg Roedel "flags: %02x\n", 1188*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1189*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1190*ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1191*ad8694baSJoerg Roedel e->flags); 1192*ad8694baSJoerg Roedel 1193*ad8694baSJoerg Roedel devid = e->devid; 1194*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1195*ad8694baSJoerg Roedel break; 1196*ad8694baSJoerg Roedel case IVHD_DEV_SELECT_RANGE_START: 1197*ad8694baSJoerg Roedel 1198*ad8694baSJoerg Roedel DUMP_printk(" DEV_SELECT_RANGE_START\t " 1199*ad8694baSJoerg Roedel "devid: %02x:%02x.%x flags: %02x\n", 1200*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1201*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1202*ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1203*ad8694baSJoerg Roedel e->flags); 1204*ad8694baSJoerg Roedel 1205*ad8694baSJoerg Roedel devid_start = e->devid; 1206*ad8694baSJoerg Roedel flags = e->flags; 1207*ad8694baSJoerg Roedel ext_flags = 0; 1208*ad8694baSJoerg Roedel alias = false; 1209*ad8694baSJoerg Roedel break; 1210*ad8694baSJoerg Roedel case IVHD_DEV_ALIAS: 1211*ad8694baSJoerg Roedel 1212*ad8694baSJoerg Roedel DUMP_printk(" DEV_ALIAS\t\t\t devid: %02x:%02x.%x " 1213*ad8694baSJoerg Roedel "flags: %02x devid_to: %02x:%02x.%x\n", 1214*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1215*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1216*ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1217*ad8694baSJoerg Roedel e->flags, 1218*ad8694baSJoerg Roedel PCI_BUS_NUM(e->ext >> 8), 1219*ad8694baSJoerg Roedel PCI_SLOT(e->ext >> 8), 1220*ad8694baSJoerg Roedel PCI_FUNC(e->ext >> 8)); 1221*ad8694baSJoerg Roedel 1222*ad8694baSJoerg Roedel devid = e->devid; 1223*ad8694baSJoerg Roedel devid_to = e->ext >> 8; 1224*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid , e->flags, 0); 1225*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid_to, e->flags, 0); 1226*ad8694baSJoerg Roedel amd_iommu_alias_table[devid] = devid_to; 1227*ad8694baSJoerg Roedel break; 1228*ad8694baSJoerg Roedel case IVHD_DEV_ALIAS_RANGE: 1229*ad8694baSJoerg Roedel 1230*ad8694baSJoerg Roedel DUMP_printk(" DEV_ALIAS_RANGE\t\t " 1231*ad8694baSJoerg Roedel "devid: %02x:%02x.%x flags: %02x " 1232*ad8694baSJoerg Roedel "devid_to: %02x:%02x.%x\n", 1233*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1234*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1235*ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1236*ad8694baSJoerg Roedel e->flags, 1237*ad8694baSJoerg Roedel PCI_BUS_NUM(e->ext >> 8), 1238*ad8694baSJoerg Roedel PCI_SLOT(e->ext >> 8), 1239*ad8694baSJoerg Roedel PCI_FUNC(e->ext >> 8)); 1240*ad8694baSJoerg Roedel 1241*ad8694baSJoerg Roedel devid_start = e->devid; 1242*ad8694baSJoerg Roedel flags = e->flags; 1243*ad8694baSJoerg Roedel devid_to = e->ext >> 8; 1244*ad8694baSJoerg Roedel ext_flags = 0; 1245*ad8694baSJoerg Roedel alias = true; 1246*ad8694baSJoerg Roedel break; 1247*ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT: 1248*ad8694baSJoerg Roedel 1249*ad8694baSJoerg Roedel DUMP_printk(" DEV_EXT_SELECT\t\t devid: %02x:%02x.%x " 1250*ad8694baSJoerg Roedel "flags: %02x ext: %08x\n", 1251*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1252*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1253*ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1254*ad8694baSJoerg Roedel e->flags, e->ext); 1255*ad8694baSJoerg Roedel 1256*ad8694baSJoerg Roedel devid = e->devid; 1257*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 1258*ad8694baSJoerg Roedel e->ext); 1259*ad8694baSJoerg Roedel break; 1260*ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT_RANGE: 1261*ad8694baSJoerg Roedel 1262*ad8694baSJoerg Roedel DUMP_printk(" DEV_EXT_SELECT_RANGE\t devid: " 1263*ad8694baSJoerg Roedel "%02x:%02x.%x flags: %02x ext: %08x\n", 1264*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1265*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1266*ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1267*ad8694baSJoerg Roedel e->flags, e->ext); 1268*ad8694baSJoerg Roedel 1269*ad8694baSJoerg Roedel devid_start = e->devid; 1270*ad8694baSJoerg Roedel flags = e->flags; 1271*ad8694baSJoerg Roedel ext_flags = e->ext; 1272*ad8694baSJoerg Roedel alias = false; 1273*ad8694baSJoerg Roedel break; 1274*ad8694baSJoerg Roedel case IVHD_DEV_RANGE_END: 1275*ad8694baSJoerg Roedel 1276*ad8694baSJoerg Roedel DUMP_printk(" DEV_RANGE_END\t\t devid: %02x:%02x.%x\n", 1277*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1278*ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1279*ad8694baSJoerg Roedel PCI_FUNC(e->devid)); 1280*ad8694baSJoerg Roedel 1281*ad8694baSJoerg Roedel devid = e->devid; 1282*ad8694baSJoerg Roedel for (dev_i = devid_start; dev_i <= devid; ++dev_i) { 1283*ad8694baSJoerg Roedel if (alias) { 1284*ad8694baSJoerg Roedel amd_iommu_alias_table[dev_i] = devid_to; 1285*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, 1286*ad8694baSJoerg Roedel devid_to, flags, ext_flags); 1287*ad8694baSJoerg Roedel } 1288*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, dev_i, 1289*ad8694baSJoerg Roedel flags, ext_flags); 1290*ad8694baSJoerg Roedel } 1291*ad8694baSJoerg Roedel break; 1292*ad8694baSJoerg Roedel case IVHD_DEV_SPECIAL: { 1293*ad8694baSJoerg Roedel u8 handle, type; 1294*ad8694baSJoerg Roedel const char *var; 1295*ad8694baSJoerg Roedel u16 devid; 1296*ad8694baSJoerg Roedel int ret; 1297*ad8694baSJoerg Roedel 1298*ad8694baSJoerg Roedel handle = e->ext & 0xff; 1299*ad8694baSJoerg Roedel devid = (e->ext >> 8) & 0xffff; 1300*ad8694baSJoerg Roedel type = (e->ext >> 24) & 0xff; 1301*ad8694baSJoerg Roedel 1302*ad8694baSJoerg Roedel if (type == IVHD_SPECIAL_IOAPIC) 1303*ad8694baSJoerg Roedel var = "IOAPIC"; 1304*ad8694baSJoerg Roedel else if (type == IVHD_SPECIAL_HPET) 1305*ad8694baSJoerg Roedel var = "HPET"; 1306*ad8694baSJoerg Roedel else 1307*ad8694baSJoerg Roedel var = "UNKNOWN"; 1308*ad8694baSJoerg Roedel 1309*ad8694baSJoerg Roedel DUMP_printk(" DEV_SPECIAL(%s[%d])\t\tdevid: %02x:%02x.%x\n", 1310*ad8694baSJoerg Roedel var, (int)handle, 1311*ad8694baSJoerg Roedel PCI_BUS_NUM(devid), 1312*ad8694baSJoerg Roedel PCI_SLOT(devid), 1313*ad8694baSJoerg Roedel PCI_FUNC(devid)); 1314*ad8694baSJoerg Roedel 1315*ad8694baSJoerg Roedel ret = add_special_device(type, handle, &devid, false); 1316*ad8694baSJoerg Roedel if (ret) 1317*ad8694baSJoerg Roedel return ret; 1318*ad8694baSJoerg Roedel 1319*ad8694baSJoerg Roedel /* 1320*ad8694baSJoerg Roedel * add_special_device might update the devid in case a 1321*ad8694baSJoerg Roedel * command-line override is present. So call 1322*ad8694baSJoerg Roedel * set_dev_entry_from_acpi after add_special_device. 1323*ad8694baSJoerg Roedel */ 1324*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1325*ad8694baSJoerg Roedel 1326*ad8694baSJoerg Roedel break; 1327*ad8694baSJoerg Roedel } 1328*ad8694baSJoerg Roedel case IVHD_DEV_ACPI_HID: { 1329*ad8694baSJoerg Roedel u16 devid; 1330*ad8694baSJoerg Roedel u8 hid[ACPIHID_HID_LEN]; 1331*ad8694baSJoerg Roedel u8 uid[ACPIHID_UID_LEN]; 1332*ad8694baSJoerg Roedel int ret; 1333*ad8694baSJoerg Roedel 1334*ad8694baSJoerg Roedel if (h->type != 0x40) { 1335*ad8694baSJoerg Roedel pr_err(FW_BUG "Invalid IVHD device type %#x\n", 1336*ad8694baSJoerg Roedel e->type); 1337*ad8694baSJoerg Roedel break; 1338*ad8694baSJoerg Roedel } 1339*ad8694baSJoerg Roedel 1340*ad8694baSJoerg Roedel memcpy(hid, (u8 *)(&e->ext), ACPIHID_HID_LEN - 1); 1341*ad8694baSJoerg Roedel hid[ACPIHID_HID_LEN - 1] = '\0'; 1342*ad8694baSJoerg Roedel 1343*ad8694baSJoerg Roedel if (!(*hid)) { 1344*ad8694baSJoerg Roedel pr_err(FW_BUG "Invalid HID.\n"); 1345*ad8694baSJoerg Roedel break; 1346*ad8694baSJoerg Roedel } 1347*ad8694baSJoerg Roedel 1348*ad8694baSJoerg Roedel uid[0] = '\0'; 1349*ad8694baSJoerg Roedel switch (e->uidf) { 1350*ad8694baSJoerg Roedel case UID_NOT_PRESENT: 1351*ad8694baSJoerg Roedel 1352*ad8694baSJoerg Roedel if (e->uidl != 0) 1353*ad8694baSJoerg Roedel pr_warn(FW_BUG "Invalid UID length.\n"); 1354*ad8694baSJoerg Roedel 1355*ad8694baSJoerg Roedel break; 1356*ad8694baSJoerg Roedel case UID_IS_INTEGER: 1357*ad8694baSJoerg Roedel 1358*ad8694baSJoerg Roedel sprintf(uid, "%d", e->uid); 1359*ad8694baSJoerg Roedel 1360*ad8694baSJoerg Roedel break; 1361*ad8694baSJoerg Roedel case UID_IS_CHARACTER: 1362*ad8694baSJoerg Roedel 1363*ad8694baSJoerg Roedel memcpy(uid, &e->uid, e->uidl); 1364*ad8694baSJoerg Roedel uid[e->uidl] = '\0'; 1365*ad8694baSJoerg Roedel 1366*ad8694baSJoerg Roedel break; 1367*ad8694baSJoerg Roedel default: 1368*ad8694baSJoerg Roedel break; 1369*ad8694baSJoerg Roedel } 1370*ad8694baSJoerg Roedel 1371*ad8694baSJoerg Roedel devid = e->devid; 1372*ad8694baSJoerg Roedel DUMP_printk(" DEV_ACPI_HID(%s[%s])\t\tdevid: %02x:%02x.%x\n", 1373*ad8694baSJoerg Roedel hid, uid, 1374*ad8694baSJoerg Roedel PCI_BUS_NUM(devid), 1375*ad8694baSJoerg Roedel PCI_SLOT(devid), 1376*ad8694baSJoerg Roedel PCI_FUNC(devid)); 1377*ad8694baSJoerg Roedel 1378*ad8694baSJoerg Roedel flags = e->flags; 1379*ad8694baSJoerg Roedel 1380*ad8694baSJoerg Roedel ret = add_acpi_hid_device(hid, uid, &devid, false); 1381*ad8694baSJoerg Roedel if (ret) 1382*ad8694baSJoerg Roedel return ret; 1383*ad8694baSJoerg Roedel 1384*ad8694baSJoerg Roedel /* 1385*ad8694baSJoerg Roedel * add_special_device might update the devid in case a 1386*ad8694baSJoerg Roedel * command-line override is present. So call 1387*ad8694baSJoerg Roedel * set_dev_entry_from_acpi after add_special_device. 1388*ad8694baSJoerg Roedel */ 1389*ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1390*ad8694baSJoerg Roedel 1391*ad8694baSJoerg Roedel break; 1392*ad8694baSJoerg Roedel } 1393*ad8694baSJoerg Roedel default: 1394*ad8694baSJoerg Roedel break; 1395*ad8694baSJoerg Roedel } 1396*ad8694baSJoerg Roedel 1397*ad8694baSJoerg Roedel p += ivhd_entry_length(p); 1398*ad8694baSJoerg Roedel } 1399*ad8694baSJoerg Roedel 1400*ad8694baSJoerg Roedel return 0; 1401*ad8694baSJoerg Roedel } 1402*ad8694baSJoerg Roedel 1403*ad8694baSJoerg Roedel static void __init free_iommu_one(struct amd_iommu *iommu) 1404*ad8694baSJoerg Roedel { 1405*ad8694baSJoerg Roedel free_command_buffer(iommu); 1406*ad8694baSJoerg Roedel free_event_buffer(iommu); 1407*ad8694baSJoerg Roedel free_ppr_log(iommu); 1408*ad8694baSJoerg Roedel free_ga_log(iommu); 1409*ad8694baSJoerg Roedel iommu_unmap_mmio_space(iommu); 1410*ad8694baSJoerg Roedel } 1411*ad8694baSJoerg Roedel 1412*ad8694baSJoerg Roedel static void __init free_iommu_all(void) 1413*ad8694baSJoerg Roedel { 1414*ad8694baSJoerg Roedel struct amd_iommu *iommu, *next; 1415*ad8694baSJoerg Roedel 1416*ad8694baSJoerg Roedel for_each_iommu_safe(iommu, next) { 1417*ad8694baSJoerg Roedel list_del(&iommu->list); 1418*ad8694baSJoerg Roedel free_iommu_one(iommu); 1419*ad8694baSJoerg Roedel kfree(iommu); 1420*ad8694baSJoerg Roedel } 1421*ad8694baSJoerg Roedel } 1422*ad8694baSJoerg Roedel 1423*ad8694baSJoerg Roedel /* 1424*ad8694baSJoerg Roedel * Family15h Model 10h-1fh erratum 746 (IOMMU Logging May Stall Translations) 1425*ad8694baSJoerg Roedel * Workaround: 1426*ad8694baSJoerg Roedel * BIOS should disable L2B micellaneous clock gating by setting 1427*ad8694baSJoerg Roedel * L2_L2B_CK_GATE_CONTROL[CKGateL2BMiscDisable](D0F2xF4_x90[2]) = 1b 1428*ad8694baSJoerg Roedel */ 1429*ad8694baSJoerg Roedel static void amd_iommu_erratum_746_workaround(struct amd_iommu *iommu) 1430*ad8694baSJoerg Roedel { 1431*ad8694baSJoerg Roedel u32 value; 1432*ad8694baSJoerg Roedel 1433*ad8694baSJoerg Roedel if ((boot_cpu_data.x86 != 0x15) || 1434*ad8694baSJoerg Roedel (boot_cpu_data.x86_model < 0x10) || 1435*ad8694baSJoerg Roedel (boot_cpu_data.x86_model > 0x1f)) 1436*ad8694baSJoerg Roedel return; 1437*ad8694baSJoerg Roedel 1438*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90); 1439*ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xf4, &value); 1440*ad8694baSJoerg Roedel 1441*ad8694baSJoerg Roedel if (value & BIT(2)) 1442*ad8694baSJoerg Roedel return; 1443*ad8694baSJoerg Roedel 1444*ad8694baSJoerg Roedel /* Select NB indirect register 0x90 and enable writing */ 1445*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90 | (1 << 8)); 1446*ad8694baSJoerg Roedel 1447*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf4, value | 0x4); 1448*ad8694baSJoerg Roedel pci_info(iommu->dev, "Applying erratum 746 workaround\n"); 1449*ad8694baSJoerg Roedel 1450*ad8694baSJoerg Roedel /* Clear the enable writing bit */ 1451*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90); 1452*ad8694baSJoerg Roedel } 1453*ad8694baSJoerg Roedel 1454*ad8694baSJoerg Roedel /* 1455*ad8694baSJoerg Roedel * Family15h Model 30h-3fh (IOMMU Mishandles ATS Write Permission) 1456*ad8694baSJoerg Roedel * Workaround: 1457*ad8694baSJoerg Roedel * BIOS should enable ATS write permission check by setting 1458*ad8694baSJoerg Roedel * L2_DEBUG_3[AtsIgnoreIWDis](D0F2xF4_x47[0]) = 1b 1459*ad8694baSJoerg Roedel */ 1460*ad8694baSJoerg Roedel static void amd_iommu_ats_write_check_workaround(struct amd_iommu *iommu) 1461*ad8694baSJoerg Roedel { 1462*ad8694baSJoerg Roedel u32 value; 1463*ad8694baSJoerg Roedel 1464*ad8694baSJoerg Roedel if ((boot_cpu_data.x86 != 0x15) || 1465*ad8694baSJoerg Roedel (boot_cpu_data.x86_model < 0x30) || 1466*ad8694baSJoerg Roedel (boot_cpu_data.x86_model > 0x3f)) 1467*ad8694baSJoerg Roedel return; 1468*ad8694baSJoerg Roedel 1469*ad8694baSJoerg Roedel /* Test L2_DEBUG_3[AtsIgnoreIWDis] == 1 */ 1470*ad8694baSJoerg Roedel value = iommu_read_l2(iommu, 0x47); 1471*ad8694baSJoerg Roedel 1472*ad8694baSJoerg Roedel if (value & BIT(0)) 1473*ad8694baSJoerg Roedel return; 1474*ad8694baSJoerg Roedel 1475*ad8694baSJoerg Roedel /* Set L2_DEBUG_3[AtsIgnoreIWDis] = 1 */ 1476*ad8694baSJoerg Roedel iommu_write_l2(iommu, 0x47, value | BIT(0)); 1477*ad8694baSJoerg Roedel 1478*ad8694baSJoerg Roedel pci_info(iommu->dev, "Applying ATS write check workaround\n"); 1479*ad8694baSJoerg Roedel } 1480*ad8694baSJoerg Roedel 1481*ad8694baSJoerg Roedel /* 1482*ad8694baSJoerg Roedel * This function clues the initialization function for one IOMMU 1483*ad8694baSJoerg Roedel * together and also allocates the command buffer and programs the 1484*ad8694baSJoerg Roedel * hardware. It does NOT enable the IOMMU. This is done afterwards. 1485*ad8694baSJoerg Roedel */ 1486*ad8694baSJoerg Roedel static int __init init_iommu_one(struct amd_iommu *iommu, struct ivhd_header *h) 1487*ad8694baSJoerg Roedel { 1488*ad8694baSJoerg Roedel int ret; 1489*ad8694baSJoerg Roedel 1490*ad8694baSJoerg Roedel raw_spin_lock_init(&iommu->lock); 1491*ad8694baSJoerg Roedel 1492*ad8694baSJoerg Roedel /* Add IOMMU to internal data structures */ 1493*ad8694baSJoerg Roedel list_add_tail(&iommu->list, &amd_iommu_list); 1494*ad8694baSJoerg Roedel iommu->index = amd_iommus_present++; 1495*ad8694baSJoerg Roedel 1496*ad8694baSJoerg Roedel if (unlikely(iommu->index >= MAX_IOMMUS)) { 1497*ad8694baSJoerg Roedel WARN(1, "System has more IOMMUs than supported by this driver\n"); 1498*ad8694baSJoerg Roedel return -ENOSYS; 1499*ad8694baSJoerg Roedel } 1500*ad8694baSJoerg Roedel 1501*ad8694baSJoerg Roedel /* Index is fine - add IOMMU to the array */ 1502*ad8694baSJoerg Roedel amd_iommus[iommu->index] = iommu; 1503*ad8694baSJoerg Roedel 1504*ad8694baSJoerg Roedel /* 1505*ad8694baSJoerg Roedel * Copy data from ACPI table entry to the iommu struct 1506*ad8694baSJoerg Roedel */ 1507*ad8694baSJoerg Roedel iommu->devid = h->devid; 1508*ad8694baSJoerg Roedel iommu->cap_ptr = h->cap_ptr; 1509*ad8694baSJoerg Roedel iommu->pci_seg = h->pci_seg; 1510*ad8694baSJoerg Roedel iommu->mmio_phys = h->mmio_phys; 1511*ad8694baSJoerg Roedel 1512*ad8694baSJoerg Roedel switch (h->type) { 1513*ad8694baSJoerg Roedel case 0x10: 1514*ad8694baSJoerg Roedel /* Check if IVHD EFR contains proper max banks/counters */ 1515*ad8694baSJoerg Roedel if ((h->efr_attr != 0) && 1516*ad8694baSJoerg Roedel ((h->efr_attr & (0xF << 13)) != 0) && 1517*ad8694baSJoerg Roedel ((h->efr_attr & (0x3F << 17)) != 0)) 1518*ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_REG_END_OFFSET; 1519*ad8694baSJoerg Roedel else 1520*ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET; 1521*ad8694baSJoerg Roedel if (((h->efr_attr & (0x1 << IOMMU_FEAT_GASUP_SHIFT)) == 0)) 1522*ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY; 1523*ad8694baSJoerg Roedel break; 1524*ad8694baSJoerg Roedel case 0x11: 1525*ad8694baSJoerg Roedel case 0x40: 1526*ad8694baSJoerg Roedel if (h->efr_reg & (1 << 9)) 1527*ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_REG_END_OFFSET; 1528*ad8694baSJoerg Roedel else 1529*ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET; 1530*ad8694baSJoerg Roedel if (((h->efr_reg & (0x1 << IOMMU_EFR_GASUP_SHIFT)) == 0)) 1531*ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY; 1532*ad8694baSJoerg Roedel /* 1533*ad8694baSJoerg Roedel * Note: Since iommu_update_intcapxt() leverages 1534*ad8694baSJoerg Roedel * the IOMMU MMIO access to MSI capability block registers 1535*ad8694baSJoerg Roedel * for MSI address lo/hi/data, we need to check both 1536*ad8694baSJoerg Roedel * EFR[XtSup] and EFR[MsiCapMmioSup] for x2APIC support. 1537*ad8694baSJoerg Roedel */ 1538*ad8694baSJoerg Roedel if ((h->efr_reg & BIT(IOMMU_EFR_XTSUP_SHIFT)) && 1539*ad8694baSJoerg Roedel (h->efr_reg & BIT(IOMMU_EFR_MSICAPMMIOSUP_SHIFT))) 1540*ad8694baSJoerg Roedel amd_iommu_xt_mode = IRQ_REMAP_X2APIC_MODE; 1541*ad8694baSJoerg Roedel break; 1542*ad8694baSJoerg Roedel default: 1543*ad8694baSJoerg Roedel return -EINVAL; 1544*ad8694baSJoerg Roedel } 1545*ad8694baSJoerg Roedel 1546*ad8694baSJoerg Roedel iommu->mmio_base = iommu_map_mmio_space(iommu->mmio_phys, 1547*ad8694baSJoerg Roedel iommu->mmio_phys_end); 1548*ad8694baSJoerg Roedel if (!iommu->mmio_base) 1549*ad8694baSJoerg Roedel return -ENOMEM; 1550*ad8694baSJoerg Roedel 1551*ad8694baSJoerg Roedel if (alloc_command_buffer(iommu)) 1552*ad8694baSJoerg Roedel return -ENOMEM; 1553*ad8694baSJoerg Roedel 1554*ad8694baSJoerg Roedel if (alloc_event_buffer(iommu)) 1555*ad8694baSJoerg Roedel return -ENOMEM; 1556*ad8694baSJoerg Roedel 1557*ad8694baSJoerg Roedel iommu->int_enabled = false; 1558*ad8694baSJoerg Roedel 1559*ad8694baSJoerg Roedel init_translation_status(iommu); 1560*ad8694baSJoerg Roedel if (translation_pre_enabled(iommu) && !is_kdump_kernel()) { 1561*ad8694baSJoerg Roedel iommu_disable(iommu); 1562*ad8694baSJoerg Roedel clear_translation_pre_enabled(iommu); 1563*ad8694baSJoerg Roedel pr_warn("Translation was enabled for IOMMU:%d but we are not in kdump mode\n", 1564*ad8694baSJoerg Roedel iommu->index); 1565*ad8694baSJoerg Roedel } 1566*ad8694baSJoerg Roedel if (amd_iommu_pre_enabled) 1567*ad8694baSJoerg Roedel amd_iommu_pre_enabled = translation_pre_enabled(iommu); 1568*ad8694baSJoerg Roedel 1569*ad8694baSJoerg Roedel ret = init_iommu_from_acpi(iommu, h); 1570*ad8694baSJoerg Roedel if (ret) 1571*ad8694baSJoerg Roedel return ret; 1572*ad8694baSJoerg Roedel 1573*ad8694baSJoerg Roedel ret = amd_iommu_create_irq_domain(iommu); 1574*ad8694baSJoerg Roedel if (ret) 1575*ad8694baSJoerg Roedel return ret; 1576*ad8694baSJoerg Roedel 1577*ad8694baSJoerg Roedel /* 1578*ad8694baSJoerg Roedel * Make sure IOMMU is not considered to translate itself. The IVRS 1579*ad8694baSJoerg Roedel * table tells us so, but this is a lie! 1580*ad8694baSJoerg Roedel */ 1581*ad8694baSJoerg Roedel amd_iommu_rlookup_table[iommu->devid] = NULL; 1582*ad8694baSJoerg Roedel 1583*ad8694baSJoerg Roedel return 0; 1584*ad8694baSJoerg Roedel } 1585*ad8694baSJoerg Roedel 1586*ad8694baSJoerg Roedel /** 1587*ad8694baSJoerg Roedel * get_highest_supported_ivhd_type - Look up the appropriate IVHD type 1588*ad8694baSJoerg Roedel * @ivrs Pointer to the IVRS header 1589*ad8694baSJoerg Roedel * 1590*ad8694baSJoerg Roedel * This function search through all IVDB of the maximum supported IVHD 1591*ad8694baSJoerg Roedel */ 1592*ad8694baSJoerg Roedel static u8 get_highest_supported_ivhd_type(struct acpi_table_header *ivrs) 1593*ad8694baSJoerg Roedel { 1594*ad8694baSJoerg Roedel u8 *base = (u8 *)ivrs; 1595*ad8694baSJoerg Roedel struct ivhd_header *ivhd = (struct ivhd_header *) 1596*ad8694baSJoerg Roedel (base + IVRS_HEADER_LENGTH); 1597*ad8694baSJoerg Roedel u8 last_type = ivhd->type; 1598*ad8694baSJoerg Roedel u16 devid = ivhd->devid; 1599*ad8694baSJoerg Roedel 1600*ad8694baSJoerg Roedel while (((u8 *)ivhd - base < ivrs->length) && 1601*ad8694baSJoerg Roedel (ivhd->type <= ACPI_IVHD_TYPE_MAX_SUPPORTED)) { 1602*ad8694baSJoerg Roedel u8 *p = (u8 *) ivhd; 1603*ad8694baSJoerg Roedel 1604*ad8694baSJoerg Roedel if (ivhd->devid == devid) 1605*ad8694baSJoerg Roedel last_type = ivhd->type; 1606*ad8694baSJoerg Roedel ivhd = (struct ivhd_header *)(p + ivhd->length); 1607*ad8694baSJoerg Roedel } 1608*ad8694baSJoerg Roedel 1609*ad8694baSJoerg Roedel return last_type; 1610*ad8694baSJoerg Roedel } 1611*ad8694baSJoerg Roedel 1612*ad8694baSJoerg Roedel /* 1613*ad8694baSJoerg Roedel * Iterates over all IOMMU entries in the ACPI table, allocates the 1614*ad8694baSJoerg Roedel * IOMMU structure and initializes it with init_iommu_one() 1615*ad8694baSJoerg Roedel */ 1616*ad8694baSJoerg Roedel static int __init init_iommu_all(struct acpi_table_header *table) 1617*ad8694baSJoerg Roedel { 1618*ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 1619*ad8694baSJoerg Roedel struct ivhd_header *h; 1620*ad8694baSJoerg Roedel struct amd_iommu *iommu; 1621*ad8694baSJoerg Roedel int ret; 1622*ad8694baSJoerg Roedel 1623*ad8694baSJoerg Roedel end += table->length; 1624*ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 1625*ad8694baSJoerg Roedel 1626*ad8694baSJoerg Roedel while (p < end) { 1627*ad8694baSJoerg Roedel h = (struct ivhd_header *)p; 1628*ad8694baSJoerg Roedel if (*p == amd_iommu_target_ivhd_type) { 1629*ad8694baSJoerg Roedel 1630*ad8694baSJoerg Roedel DUMP_printk("device: %02x:%02x.%01x cap: %04x " 1631*ad8694baSJoerg Roedel "seg: %d flags: %01x info %04x\n", 1632*ad8694baSJoerg Roedel PCI_BUS_NUM(h->devid), PCI_SLOT(h->devid), 1633*ad8694baSJoerg Roedel PCI_FUNC(h->devid), h->cap_ptr, 1634*ad8694baSJoerg Roedel h->pci_seg, h->flags, h->info); 1635*ad8694baSJoerg Roedel DUMP_printk(" mmio-addr: %016llx\n", 1636*ad8694baSJoerg Roedel h->mmio_phys); 1637*ad8694baSJoerg Roedel 1638*ad8694baSJoerg Roedel iommu = kzalloc(sizeof(struct amd_iommu), GFP_KERNEL); 1639*ad8694baSJoerg Roedel if (iommu == NULL) 1640*ad8694baSJoerg Roedel return -ENOMEM; 1641*ad8694baSJoerg Roedel 1642*ad8694baSJoerg Roedel ret = init_iommu_one(iommu, h); 1643*ad8694baSJoerg Roedel if (ret) 1644*ad8694baSJoerg Roedel return ret; 1645*ad8694baSJoerg Roedel } 1646*ad8694baSJoerg Roedel p += h->length; 1647*ad8694baSJoerg Roedel 1648*ad8694baSJoerg Roedel } 1649*ad8694baSJoerg Roedel WARN_ON(p != end); 1650*ad8694baSJoerg Roedel 1651*ad8694baSJoerg Roedel return 0; 1652*ad8694baSJoerg Roedel } 1653*ad8694baSJoerg Roedel 1654*ad8694baSJoerg Roedel static int iommu_pc_get_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, 1655*ad8694baSJoerg Roedel u8 fxn, u64 *value, bool is_write); 1656*ad8694baSJoerg Roedel 1657*ad8694baSJoerg Roedel static void init_iommu_perf_ctr(struct amd_iommu *iommu) 1658*ad8694baSJoerg Roedel { 1659*ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->dev; 1660*ad8694baSJoerg Roedel u64 val = 0xabcd, val2 = 0, save_reg = 0; 1661*ad8694baSJoerg Roedel 1662*ad8694baSJoerg Roedel if (!iommu_feature(iommu, FEATURE_PC)) 1663*ad8694baSJoerg Roedel return; 1664*ad8694baSJoerg Roedel 1665*ad8694baSJoerg Roedel amd_iommu_pc_present = true; 1666*ad8694baSJoerg Roedel 1667*ad8694baSJoerg Roedel /* save the value to restore, if writable */ 1668*ad8694baSJoerg Roedel if (iommu_pc_get_set_reg(iommu, 0, 0, 0, &save_reg, false)) 1669*ad8694baSJoerg Roedel goto pc_false; 1670*ad8694baSJoerg Roedel 1671*ad8694baSJoerg Roedel /* Check if the performance counters can be written to */ 1672*ad8694baSJoerg Roedel if ((iommu_pc_get_set_reg(iommu, 0, 0, 0, &val, true)) || 1673*ad8694baSJoerg Roedel (iommu_pc_get_set_reg(iommu, 0, 0, 0, &val2, false)) || 1674*ad8694baSJoerg Roedel (val != val2)) 1675*ad8694baSJoerg Roedel goto pc_false; 1676*ad8694baSJoerg Roedel 1677*ad8694baSJoerg Roedel /* restore */ 1678*ad8694baSJoerg Roedel if (iommu_pc_get_set_reg(iommu, 0, 0, 0, &save_reg, true)) 1679*ad8694baSJoerg Roedel goto pc_false; 1680*ad8694baSJoerg Roedel 1681*ad8694baSJoerg Roedel pci_info(pdev, "IOMMU performance counters supported\n"); 1682*ad8694baSJoerg Roedel 1683*ad8694baSJoerg Roedel val = readl(iommu->mmio_base + MMIO_CNTR_CONF_OFFSET); 1684*ad8694baSJoerg Roedel iommu->max_banks = (u8) ((val >> 12) & 0x3f); 1685*ad8694baSJoerg Roedel iommu->max_counters = (u8) ((val >> 7) & 0xf); 1686*ad8694baSJoerg Roedel 1687*ad8694baSJoerg Roedel return; 1688*ad8694baSJoerg Roedel 1689*ad8694baSJoerg Roedel pc_false: 1690*ad8694baSJoerg Roedel pci_err(pdev, "Unable to read/write to IOMMU perf counter.\n"); 1691*ad8694baSJoerg Roedel amd_iommu_pc_present = false; 1692*ad8694baSJoerg Roedel return; 1693*ad8694baSJoerg Roedel } 1694*ad8694baSJoerg Roedel 1695*ad8694baSJoerg Roedel static ssize_t amd_iommu_show_cap(struct device *dev, 1696*ad8694baSJoerg Roedel struct device_attribute *attr, 1697*ad8694baSJoerg Roedel char *buf) 1698*ad8694baSJoerg Roedel { 1699*ad8694baSJoerg Roedel struct amd_iommu *iommu = dev_to_amd_iommu(dev); 1700*ad8694baSJoerg Roedel return sprintf(buf, "%x\n", iommu->cap); 1701*ad8694baSJoerg Roedel } 1702*ad8694baSJoerg Roedel static DEVICE_ATTR(cap, S_IRUGO, amd_iommu_show_cap, NULL); 1703*ad8694baSJoerg Roedel 1704*ad8694baSJoerg Roedel static ssize_t amd_iommu_show_features(struct device *dev, 1705*ad8694baSJoerg Roedel struct device_attribute *attr, 1706*ad8694baSJoerg Roedel char *buf) 1707*ad8694baSJoerg Roedel { 1708*ad8694baSJoerg Roedel struct amd_iommu *iommu = dev_to_amd_iommu(dev); 1709*ad8694baSJoerg Roedel return sprintf(buf, "%llx\n", iommu->features); 1710*ad8694baSJoerg Roedel } 1711*ad8694baSJoerg Roedel static DEVICE_ATTR(features, S_IRUGO, amd_iommu_show_features, NULL); 1712*ad8694baSJoerg Roedel 1713*ad8694baSJoerg Roedel static struct attribute *amd_iommu_attrs[] = { 1714*ad8694baSJoerg Roedel &dev_attr_cap.attr, 1715*ad8694baSJoerg Roedel &dev_attr_features.attr, 1716*ad8694baSJoerg Roedel NULL, 1717*ad8694baSJoerg Roedel }; 1718*ad8694baSJoerg Roedel 1719*ad8694baSJoerg Roedel static struct attribute_group amd_iommu_group = { 1720*ad8694baSJoerg Roedel .name = "amd-iommu", 1721*ad8694baSJoerg Roedel .attrs = amd_iommu_attrs, 1722*ad8694baSJoerg Roedel }; 1723*ad8694baSJoerg Roedel 1724*ad8694baSJoerg Roedel static const struct attribute_group *amd_iommu_groups[] = { 1725*ad8694baSJoerg Roedel &amd_iommu_group, 1726*ad8694baSJoerg Roedel NULL, 1727*ad8694baSJoerg Roedel }; 1728*ad8694baSJoerg Roedel 1729*ad8694baSJoerg Roedel static int __init iommu_init_pci(struct amd_iommu *iommu) 1730*ad8694baSJoerg Roedel { 1731*ad8694baSJoerg Roedel int cap_ptr = iommu->cap_ptr; 1732*ad8694baSJoerg Roedel int ret; 1733*ad8694baSJoerg Roedel 1734*ad8694baSJoerg Roedel iommu->dev = pci_get_domain_bus_and_slot(0, PCI_BUS_NUM(iommu->devid), 1735*ad8694baSJoerg Roedel iommu->devid & 0xff); 1736*ad8694baSJoerg Roedel if (!iommu->dev) 1737*ad8694baSJoerg Roedel return -ENODEV; 1738*ad8694baSJoerg Roedel 1739*ad8694baSJoerg Roedel /* Prevent binding other PCI device drivers to IOMMU devices */ 1740*ad8694baSJoerg Roedel iommu->dev->match_driver = false; 1741*ad8694baSJoerg Roedel 1742*ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, cap_ptr + MMIO_CAP_HDR_OFFSET, 1743*ad8694baSJoerg Roedel &iommu->cap); 1744*ad8694baSJoerg Roedel 1745*ad8694baSJoerg Roedel if (!(iommu->cap & (1 << IOMMU_CAP_IOTLB))) 1746*ad8694baSJoerg Roedel amd_iommu_iotlb_sup = false; 1747*ad8694baSJoerg Roedel 1748*ad8694baSJoerg Roedel /* read extended feature bits */ 1749*ad8694baSJoerg Roedel iommu->features = readq(iommu->mmio_base + MMIO_EXT_FEATURES); 1750*ad8694baSJoerg Roedel 1751*ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_GT)) { 1752*ad8694baSJoerg Roedel int glxval; 1753*ad8694baSJoerg Roedel u32 max_pasid; 1754*ad8694baSJoerg Roedel u64 pasmax; 1755*ad8694baSJoerg Roedel 1756*ad8694baSJoerg Roedel pasmax = iommu->features & FEATURE_PASID_MASK; 1757*ad8694baSJoerg Roedel pasmax >>= FEATURE_PASID_SHIFT; 1758*ad8694baSJoerg Roedel max_pasid = (1 << (pasmax + 1)) - 1; 1759*ad8694baSJoerg Roedel 1760*ad8694baSJoerg Roedel amd_iommu_max_pasid = min(amd_iommu_max_pasid, max_pasid); 1761*ad8694baSJoerg Roedel 1762*ad8694baSJoerg Roedel BUG_ON(amd_iommu_max_pasid & ~PASID_MASK); 1763*ad8694baSJoerg Roedel 1764*ad8694baSJoerg Roedel glxval = iommu->features & FEATURE_GLXVAL_MASK; 1765*ad8694baSJoerg Roedel glxval >>= FEATURE_GLXVAL_SHIFT; 1766*ad8694baSJoerg Roedel 1767*ad8694baSJoerg Roedel if (amd_iommu_max_glx_val == -1) 1768*ad8694baSJoerg Roedel amd_iommu_max_glx_val = glxval; 1769*ad8694baSJoerg Roedel else 1770*ad8694baSJoerg Roedel amd_iommu_max_glx_val = min(amd_iommu_max_glx_val, glxval); 1771*ad8694baSJoerg Roedel } 1772*ad8694baSJoerg Roedel 1773*ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_GT) && 1774*ad8694baSJoerg Roedel iommu_feature(iommu, FEATURE_PPR)) { 1775*ad8694baSJoerg Roedel iommu->is_iommu_v2 = true; 1776*ad8694baSJoerg Roedel amd_iommu_v2_present = true; 1777*ad8694baSJoerg Roedel } 1778*ad8694baSJoerg Roedel 1779*ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_PPR) && alloc_ppr_log(iommu)) 1780*ad8694baSJoerg Roedel return -ENOMEM; 1781*ad8694baSJoerg Roedel 1782*ad8694baSJoerg Roedel ret = iommu_init_ga(iommu); 1783*ad8694baSJoerg Roedel if (ret) 1784*ad8694baSJoerg Roedel return ret; 1785*ad8694baSJoerg Roedel 1786*ad8694baSJoerg Roedel if (iommu->cap & (1UL << IOMMU_CAP_NPCACHE)) 1787*ad8694baSJoerg Roedel amd_iommu_np_cache = true; 1788*ad8694baSJoerg Roedel 1789*ad8694baSJoerg Roedel init_iommu_perf_ctr(iommu); 1790*ad8694baSJoerg Roedel 1791*ad8694baSJoerg Roedel if (is_rd890_iommu(iommu->dev)) { 1792*ad8694baSJoerg Roedel int i, j; 1793*ad8694baSJoerg Roedel 1794*ad8694baSJoerg Roedel iommu->root_pdev = 1795*ad8694baSJoerg Roedel pci_get_domain_bus_and_slot(0, iommu->dev->bus->number, 1796*ad8694baSJoerg Roedel PCI_DEVFN(0, 0)); 1797*ad8694baSJoerg Roedel 1798*ad8694baSJoerg Roedel /* 1799*ad8694baSJoerg Roedel * Some rd890 systems may not be fully reconfigured by the 1800*ad8694baSJoerg Roedel * BIOS, so it's necessary for us to store this information so 1801*ad8694baSJoerg Roedel * it can be reprogrammed on resume 1802*ad8694baSJoerg Roedel */ 1803*ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, iommu->cap_ptr + 4, 1804*ad8694baSJoerg Roedel &iommu->stored_addr_lo); 1805*ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, iommu->cap_ptr + 8, 1806*ad8694baSJoerg Roedel &iommu->stored_addr_hi); 1807*ad8694baSJoerg Roedel 1808*ad8694baSJoerg Roedel /* Low bit locks writes to configuration space */ 1809*ad8694baSJoerg Roedel iommu->stored_addr_lo &= ~1; 1810*ad8694baSJoerg Roedel 1811*ad8694baSJoerg Roedel for (i = 0; i < 6; i++) 1812*ad8694baSJoerg Roedel for (j = 0; j < 0x12; j++) 1813*ad8694baSJoerg Roedel iommu->stored_l1[i][j] = iommu_read_l1(iommu, i, j); 1814*ad8694baSJoerg Roedel 1815*ad8694baSJoerg Roedel for (i = 0; i < 0x83; i++) 1816*ad8694baSJoerg Roedel iommu->stored_l2[i] = iommu_read_l2(iommu, i); 1817*ad8694baSJoerg Roedel } 1818*ad8694baSJoerg Roedel 1819*ad8694baSJoerg Roedel amd_iommu_erratum_746_workaround(iommu); 1820*ad8694baSJoerg Roedel amd_iommu_ats_write_check_workaround(iommu); 1821*ad8694baSJoerg Roedel 1822*ad8694baSJoerg Roedel iommu_device_sysfs_add(&iommu->iommu, &iommu->dev->dev, 1823*ad8694baSJoerg Roedel amd_iommu_groups, "ivhd%d", iommu->index); 1824*ad8694baSJoerg Roedel iommu_device_set_ops(&iommu->iommu, &amd_iommu_ops); 1825*ad8694baSJoerg Roedel iommu_device_register(&iommu->iommu); 1826*ad8694baSJoerg Roedel 1827*ad8694baSJoerg Roedel return pci_enable_device(iommu->dev); 1828*ad8694baSJoerg Roedel } 1829*ad8694baSJoerg Roedel 1830*ad8694baSJoerg Roedel static void print_iommu_info(void) 1831*ad8694baSJoerg Roedel { 1832*ad8694baSJoerg Roedel static const char * const feat_str[] = { 1833*ad8694baSJoerg Roedel "PreF", "PPR", "X2APIC", "NX", "GT", "[5]", 1834*ad8694baSJoerg Roedel "IA", "GA", "HE", "PC" 1835*ad8694baSJoerg Roedel }; 1836*ad8694baSJoerg Roedel struct amd_iommu *iommu; 1837*ad8694baSJoerg Roedel 1838*ad8694baSJoerg Roedel for_each_iommu(iommu) { 1839*ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->dev; 1840*ad8694baSJoerg Roedel int i; 1841*ad8694baSJoerg Roedel 1842*ad8694baSJoerg Roedel pci_info(pdev, "Found IOMMU cap 0x%hx\n", iommu->cap_ptr); 1843*ad8694baSJoerg Roedel 1844*ad8694baSJoerg Roedel if (iommu->cap & (1 << IOMMU_CAP_EFR)) { 1845*ad8694baSJoerg Roedel pci_info(pdev, "Extended features (%#llx):\n", 1846*ad8694baSJoerg Roedel iommu->features); 1847*ad8694baSJoerg Roedel for (i = 0; i < ARRAY_SIZE(feat_str); ++i) { 1848*ad8694baSJoerg Roedel if (iommu_feature(iommu, (1ULL << i))) 1849*ad8694baSJoerg Roedel pr_cont(" %s", feat_str[i]); 1850*ad8694baSJoerg Roedel } 1851*ad8694baSJoerg Roedel 1852*ad8694baSJoerg Roedel if (iommu->features & FEATURE_GAM_VAPIC) 1853*ad8694baSJoerg Roedel pr_cont(" GA_vAPIC"); 1854*ad8694baSJoerg Roedel 1855*ad8694baSJoerg Roedel pr_cont("\n"); 1856*ad8694baSJoerg Roedel } 1857*ad8694baSJoerg Roedel } 1858*ad8694baSJoerg Roedel if (irq_remapping_enabled) { 1859*ad8694baSJoerg Roedel pr_info("Interrupt remapping enabled\n"); 1860*ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 1861*ad8694baSJoerg Roedel pr_info("Virtual APIC enabled\n"); 1862*ad8694baSJoerg Roedel if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 1863*ad8694baSJoerg Roedel pr_info("X2APIC enabled\n"); 1864*ad8694baSJoerg Roedel } 1865*ad8694baSJoerg Roedel } 1866*ad8694baSJoerg Roedel 1867*ad8694baSJoerg Roedel static int __init amd_iommu_init_pci(void) 1868*ad8694baSJoerg Roedel { 1869*ad8694baSJoerg Roedel struct amd_iommu *iommu; 1870*ad8694baSJoerg Roedel int ret = 0; 1871*ad8694baSJoerg Roedel 1872*ad8694baSJoerg Roedel for_each_iommu(iommu) { 1873*ad8694baSJoerg Roedel ret = iommu_init_pci(iommu); 1874*ad8694baSJoerg Roedel if (ret) 1875*ad8694baSJoerg Roedel break; 1876*ad8694baSJoerg Roedel } 1877*ad8694baSJoerg Roedel 1878*ad8694baSJoerg Roedel /* 1879*ad8694baSJoerg Roedel * Order is important here to make sure any unity map requirements are 1880*ad8694baSJoerg Roedel * fulfilled. The unity mappings are created and written to the device 1881*ad8694baSJoerg Roedel * table during the amd_iommu_init_api() call. 1882*ad8694baSJoerg Roedel * 1883*ad8694baSJoerg Roedel * After that we call init_device_table_dma() to make sure any 1884*ad8694baSJoerg Roedel * uninitialized DTE will block DMA, and in the end we flush the caches 1885*ad8694baSJoerg Roedel * of all IOMMUs to make sure the changes to the device table are 1886*ad8694baSJoerg Roedel * active. 1887*ad8694baSJoerg Roedel */ 1888*ad8694baSJoerg Roedel ret = amd_iommu_init_api(); 1889*ad8694baSJoerg Roedel 1890*ad8694baSJoerg Roedel init_device_table_dma(); 1891*ad8694baSJoerg Roedel 1892*ad8694baSJoerg Roedel for_each_iommu(iommu) 1893*ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 1894*ad8694baSJoerg Roedel 1895*ad8694baSJoerg Roedel if (!ret) 1896*ad8694baSJoerg Roedel print_iommu_info(); 1897*ad8694baSJoerg Roedel 1898*ad8694baSJoerg Roedel return ret; 1899*ad8694baSJoerg Roedel } 1900*ad8694baSJoerg Roedel 1901*ad8694baSJoerg Roedel /**************************************************************************** 1902*ad8694baSJoerg Roedel * 1903*ad8694baSJoerg Roedel * The following functions initialize the MSI interrupts for all IOMMUs 1904*ad8694baSJoerg Roedel * in the system. It's a bit challenging because there could be multiple 1905*ad8694baSJoerg Roedel * IOMMUs per PCI BDF but we can call pci_enable_msi(x) only once per 1906*ad8694baSJoerg Roedel * pci_dev. 1907*ad8694baSJoerg Roedel * 1908*ad8694baSJoerg Roedel ****************************************************************************/ 1909*ad8694baSJoerg Roedel 1910*ad8694baSJoerg Roedel static int iommu_setup_msi(struct amd_iommu *iommu) 1911*ad8694baSJoerg Roedel { 1912*ad8694baSJoerg Roedel int r; 1913*ad8694baSJoerg Roedel 1914*ad8694baSJoerg Roedel r = pci_enable_msi(iommu->dev); 1915*ad8694baSJoerg Roedel if (r) 1916*ad8694baSJoerg Roedel return r; 1917*ad8694baSJoerg Roedel 1918*ad8694baSJoerg Roedel r = request_threaded_irq(iommu->dev->irq, 1919*ad8694baSJoerg Roedel amd_iommu_int_handler, 1920*ad8694baSJoerg Roedel amd_iommu_int_thread, 1921*ad8694baSJoerg Roedel 0, "AMD-Vi", 1922*ad8694baSJoerg Roedel iommu); 1923*ad8694baSJoerg Roedel 1924*ad8694baSJoerg Roedel if (r) { 1925*ad8694baSJoerg Roedel pci_disable_msi(iommu->dev); 1926*ad8694baSJoerg Roedel return r; 1927*ad8694baSJoerg Roedel } 1928*ad8694baSJoerg Roedel 1929*ad8694baSJoerg Roedel iommu->int_enabled = true; 1930*ad8694baSJoerg Roedel 1931*ad8694baSJoerg Roedel return 0; 1932*ad8694baSJoerg Roedel } 1933*ad8694baSJoerg Roedel 1934*ad8694baSJoerg Roedel #define XT_INT_DEST_MODE(x) (((x) & 0x1ULL) << 2) 1935*ad8694baSJoerg Roedel #define XT_INT_DEST_LO(x) (((x) & 0xFFFFFFULL) << 8) 1936*ad8694baSJoerg Roedel #define XT_INT_VEC(x) (((x) & 0xFFULL) << 32) 1937*ad8694baSJoerg Roedel #define XT_INT_DEST_HI(x) ((((x) >> 24) & 0xFFULL) << 56) 1938*ad8694baSJoerg Roedel 1939*ad8694baSJoerg Roedel /** 1940*ad8694baSJoerg Roedel * Setup the IntCapXT registers with interrupt routing information 1941*ad8694baSJoerg Roedel * based on the PCI MSI capability block registers, accessed via 1942*ad8694baSJoerg Roedel * MMIO MSI address low/hi and MSI data registers. 1943*ad8694baSJoerg Roedel */ 1944*ad8694baSJoerg Roedel static void iommu_update_intcapxt(struct amd_iommu *iommu) 1945*ad8694baSJoerg Roedel { 1946*ad8694baSJoerg Roedel u64 val; 1947*ad8694baSJoerg Roedel u32 addr_lo = readl(iommu->mmio_base + MMIO_MSI_ADDR_LO_OFFSET); 1948*ad8694baSJoerg Roedel u32 addr_hi = readl(iommu->mmio_base + MMIO_MSI_ADDR_HI_OFFSET); 1949*ad8694baSJoerg Roedel u32 data = readl(iommu->mmio_base + MMIO_MSI_DATA_OFFSET); 1950*ad8694baSJoerg Roedel bool dm = (addr_lo >> MSI_ADDR_DEST_MODE_SHIFT) & 0x1; 1951*ad8694baSJoerg Roedel u32 dest = ((addr_lo >> MSI_ADDR_DEST_ID_SHIFT) & 0xFF); 1952*ad8694baSJoerg Roedel 1953*ad8694baSJoerg Roedel if (x2apic_enabled()) 1954*ad8694baSJoerg Roedel dest |= MSI_ADDR_EXT_DEST_ID(addr_hi); 1955*ad8694baSJoerg Roedel 1956*ad8694baSJoerg Roedel val = XT_INT_VEC(data & 0xFF) | 1957*ad8694baSJoerg Roedel XT_INT_DEST_MODE(dm) | 1958*ad8694baSJoerg Roedel XT_INT_DEST_LO(dest) | 1959*ad8694baSJoerg Roedel XT_INT_DEST_HI(dest); 1960*ad8694baSJoerg Roedel 1961*ad8694baSJoerg Roedel /** 1962*ad8694baSJoerg Roedel * Current IOMMU implemtation uses the same IRQ for all 1963*ad8694baSJoerg Roedel * 3 IOMMU interrupts. 1964*ad8694baSJoerg Roedel */ 1965*ad8694baSJoerg Roedel writeq(val, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET); 1966*ad8694baSJoerg Roedel writeq(val, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET); 1967*ad8694baSJoerg Roedel writeq(val, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET); 1968*ad8694baSJoerg Roedel } 1969*ad8694baSJoerg Roedel 1970*ad8694baSJoerg Roedel static void _irq_notifier_notify(struct irq_affinity_notify *notify, 1971*ad8694baSJoerg Roedel const cpumask_t *mask) 1972*ad8694baSJoerg Roedel { 1973*ad8694baSJoerg Roedel struct amd_iommu *iommu; 1974*ad8694baSJoerg Roedel 1975*ad8694baSJoerg Roedel for_each_iommu(iommu) { 1976*ad8694baSJoerg Roedel if (iommu->dev->irq == notify->irq) { 1977*ad8694baSJoerg Roedel iommu_update_intcapxt(iommu); 1978*ad8694baSJoerg Roedel break; 1979*ad8694baSJoerg Roedel } 1980*ad8694baSJoerg Roedel } 1981*ad8694baSJoerg Roedel } 1982*ad8694baSJoerg Roedel 1983*ad8694baSJoerg Roedel static void _irq_notifier_release(struct kref *ref) 1984*ad8694baSJoerg Roedel { 1985*ad8694baSJoerg Roedel } 1986*ad8694baSJoerg Roedel 1987*ad8694baSJoerg Roedel static int iommu_init_intcapxt(struct amd_iommu *iommu) 1988*ad8694baSJoerg Roedel { 1989*ad8694baSJoerg Roedel int ret; 1990*ad8694baSJoerg Roedel struct irq_affinity_notify *notify = &iommu->intcapxt_notify; 1991*ad8694baSJoerg Roedel 1992*ad8694baSJoerg Roedel /** 1993*ad8694baSJoerg Roedel * IntCapXT requires XTSup=1 and MsiCapMmioSup=1, 1994*ad8694baSJoerg Roedel * which can be inferred from amd_iommu_xt_mode. 1995*ad8694baSJoerg Roedel */ 1996*ad8694baSJoerg Roedel if (amd_iommu_xt_mode != IRQ_REMAP_X2APIC_MODE) 1997*ad8694baSJoerg Roedel return 0; 1998*ad8694baSJoerg Roedel 1999*ad8694baSJoerg Roedel /** 2000*ad8694baSJoerg Roedel * Also, we need to setup notifier to update the IntCapXT registers 2001*ad8694baSJoerg Roedel * whenever the irq affinity is changed from user-space. 2002*ad8694baSJoerg Roedel */ 2003*ad8694baSJoerg Roedel notify->irq = iommu->dev->irq; 2004*ad8694baSJoerg Roedel notify->notify = _irq_notifier_notify, 2005*ad8694baSJoerg Roedel notify->release = _irq_notifier_release, 2006*ad8694baSJoerg Roedel ret = irq_set_affinity_notifier(iommu->dev->irq, notify); 2007*ad8694baSJoerg Roedel if (ret) { 2008*ad8694baSJoerg Roedel pr_err("Failed to register irq affinity notifier (devid=%#x, irq %d)\n", 2009*ad8694baSJoerg Roedel iommu->devid, iommu->dev->irq); 2010*ad8694baSJoerg Roedel return ret; 2011*ad8694baSJoerg Roedel } 2012*ad8694baSJoerg Roedel 2013*ad8694baSJoerg Roedel iommu_update_intcapxt(iommu); 2014*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_INTCAPXT_EN); 2015*ad8694baSJoerg Roedel return ret; 2016*ad8694baSJoerg Roedel } 2017*ad8694baSJoerg Roedel 2018*ad8694baSJoerg Roedel static int iommu_init_msi(struct amd_iommu *iommu) 2019*ad8694baSJoerg Roedel { 2020*ad8694baSJoerg Roedel int ret; 2021*ad8694baSJoerg Roedel 2022*ad8694baSJoerg Roedel if (iommu->int_enabled) 2023*ad8694baSJoerg Roedel goto enable_faults; 2024*ad8694baSJoerg Roedel 2025*ad8694baSJoerg Roedel if (iommu->dev->msi_cap) 2026*ad8694baSJoerg Roedel ret = iommu_setup_msi(iommu); 2027*ad8694baSJoerg Roedel else 2028*ad8694baSJoerg Roedel ret = -ENODEV; 2029*ad8694baSJoerg Roedel 2030*ad8694baSJoerg Roedel if (ret) 2031*ad8694baSJoerg Roedel return ret; 2032*ad8694baSJoerg Roedel 2033*ad8694baSJoerg Roedel enable_faults: 2034*ad8694baSJoerg Roedel ret = iommu_init_intcapxt(iommu); 2035*ad8694baSJoerg Roedel if (ret) 2036*ad8694baSJoerg Roedel return ret; 2037*ad8694baSJoerg Roedel 2038*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_EVT_INT_EN); 2039*ad8694baSJoerg Roedel 2040*ad8694baSJoerg Roedel if (iommu->ppr_log != NULL) 2041*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPRINT_EN); 2042*ad8694baSJoerg Roedel 2043*ad8694baSJoerg Roedel iommu_ga_log_enable(iommu); 2044*ad8694baSJoerg Roedel 2045*ad8694baSJoerg Roedel return 0; 2046*ad8694baSJoerg Roedel } 2047*ad8694baSJoerg Roedel 2048*ad8694baSJoerg Roedel /**************************************************************************** 2049*ad8694baSJoerg Roedel * 2050*ad8694baSJoerg Roedel * The next functions belong to the third pass of parsing the ACPI 2051*ad8694baSJoerg Roedel * table. In this last pass the memory mapping requirements are 2052*ad8694baSJoerg Roedel * gathered (like exclusion and unity mapping ranges). 2053*ad8694baSJoerg Roedel * 2054*ad8694baSJoerg Roedel ****************************************************************************/ 2055*ad8694baSJoerg Roedel 2056*ad8694baSJoerg Roedel static void __init free_unity_maps(void) 2057*ad8694baSJoerg Roedel { 2058*ad8694baSJoerg Roedel struct unity_map_entry *entry, *next; 2059*ad8694baSJoerg Roedel 2060*ad8694baSJoerg Roedel list_for_each_entry_safe(entry, next, &amd_iommu_unity_map, list) { 2061*ad8694baSJoerg Roedel list_del(&entry->list); 2062*ad8694baSJoerg Roedel kfree(entry); 2063*ad8694baSJoerg Roedel } 2064*ad8694baSJoerg Roedel } 2065*ad8694baSJoerg Roedel 2066*ad8694baSJoerg Roedel /* called when we find an exclusion range definition in ACPI */ 2067*ad8694baSJoerg Roedel static int __init init_exclusion_range(struct ivmd_header *m) 2068*ad8694baSJoerg Roedel { 2069*ad8694baSJoerg Roedel int i; 2070*ad8694baSJoerg Roedel 2071*ad8694baSJoerg Roedel switch (m->type) { 2072*ad8694baSJoerg Roedel case ACPI_IVMD_TYPE: 2073*ad8694baSJoerg Roedel set_device_exclusion_range(m->devid, m); 2074*ad8694baSJoerg Roedel break; 2075*ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_ALL: 2076*ad8694baSJoerg Roedel for (i = 0; i <= amd_iommu_last_bdf; ++i) 2077*ad8694baSJoerg Roedel set_device_exclusion_range(i, m); 2078*ad8694baSJoerg Roedel break; 2079*ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_RANGE: 2080*ad8694baSJoerg Roedel for (i = m->devid; i <= m->aux; ++i) 2081*ad8694baSJoerg Roedel set_device_exclusion_range(i, m); 2082*ad8694baSJoerg Roedel break; 2083*ad8694baSJoerg Roedel default: 2084*ad8694baSJoerg Roedel break; 2085*ad8694baSJoerg Roedel } 2086*ad8694baSJoerg Roedel 2087*ad8694baSJoerg Roedel return 0; 2088*ad8694baSJoerg Roedel } 2089*ad8694baSJoerg Roedel 2090*ad8694baSJoerg Roedel /* called for unity map ACPI definition */ 2091*ad8694baSJoerg Roedel static int __init init_unity_map_range(struct ivmd_header *m) 2092*ad8694baSJoerg Roedel { 2093*ad8694baSJoerg Roedel struct unity_map_entry *e = NULL; 2094*ad8694baSJoerg Roedel char *s; 2095*ad8694baSJoerg Roedel 2096*ad8694baSJoerg Roedel e = kzalloc(sizeof(*e), GFP_KERNEL); 2097*ad8694baSJoerg Roedel if (e == NULL) 2098*ad8694baSJoerg Roedel return -ENOMEM; 2099*ad8694baSJoerg Roedel 2100*ad8694baSJoerg Roedel if (m->flags & IVMD_FLAG_EXCL_RANGE) 2101*ad8694baSJoerg Roedel init_exclusion_range(m); 2102*ad8694baSJoerg Roedel 2103*ad8694baSJoerg Roedel switch (m->type) { 2104*ad8694baSJoerg Roedel default: 2105*ad8694baSJoerg Roedel kfree(e); 2106*ad8694baSJoerg Roedel return 0; 2107*ad8694baSJoerg Roedel case ACPI_IVMD_TYPE: 2108*ad8694baSJoerg Roedel s = "IVMD_TYPEi\t\t\t"; 2109*ad8694baSJoerg Roedel e->devid_start = e->devid_end = m->devid; 2110*ad8694baSJoerg Roedel break; 2111*ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_ALL: 2112*ad8694baSJoerg Roedel s = "IVMD_TYPE_ALL\t\t"; 2113*ad8694baSJoerg Roedel e->devid_start = 0; 2114*ad8694baSJoerg Roedel e->devid_end = amd_iommu_last_bdf; 2115*ad8694baSJoerg Roedel break; 2116*ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_RANGE: 2117*ad8694baSJoerg Roedel s = "IVMD_TYPE_RANGE\t\t"; 2118*ad8694baSJoerg Roedel e->devid_start = m->devid; 2119*ad8694baSJoerg Roedel e->devid_end = m->aux; 2120*ad8694baSJoerg Roedel break; 2121*ad8694baSJoerg Roedel } 2122*ad8694baSJoerg Roedel e->address_start = PAGE_ALIGN(m->range_start); 2123*ad8694baSJoerg Roedel e->address_end = e->address_start + PAGE_ALIGN(m->range_length); 2124*ad8694baSJoerg Roedel e->prot = m->flags >> 1; 2125*ad8694baSJoerg Roedel 2126*ad8694baSJoerg Roedel DUMP_printk("%s devid_start: %02x:%02x.%x devid_end: %02x:%02x.%x" 2127*ad8694baSJoerg Roedel " range_start: %016llx range_end: %016llx flags: %x\n", s, 2128*ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid_start), PCI_SLOT(e->devid_start), 2129*ad8694baSJoerg Roedel PCI_FUNC(e->devid_start), PCI_BUS_NUM(e->devid_end), 2130*ad8694baSJoerg Roedel PCI_SLOT(e->devid_end), PCI_FUNC(e->devid_end), 2131*ad8694baSJoerg Roedel e->address_start, e->address_end, m->flags); 2132*ad8694baSJoerg Roedel 2133*ad8694baSJoerg Roedel list_add_tail(&e->list, &amd_iommu_unity_map); 2134*ad8694baSJoerg Roedel 2135*ad8694baSJoerg Roedel return 0; 2136*ad8694baSJoerg Roedel } 2137*ad8694baSJoerg Roedel 2138*ad8694baSJoerg Roedel /* iterates over all memory definitions we find in the ACPI table */ 2139*ad8694baSJoerg Roedel static int __init init_memory_definitions(struct acpi_table_header *table) 2140*ad8694baSJoerg Roedel { 2141*ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 2142*ad8694baSJoerg Roedel struct ivmd_header *m; 2143*ad8694baSJoerg Roedel 2144*ad8694baSJoerg Roedel end += table->length; 2145*ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 2146*ad8694baSJoerg Roedel 2147*ad8694baSJoerg Roedel while (p < end) { 2148*ad8694baSJoerg Roedel m = (struct ivmd_header *)p; 2149*ad8694baSJoerg Roedel if (m->flags & (IVMD_FLAG_UNITY_MAP | IVMD_FLAG_EXCL_RANGE)) 2150*ad8694baSJoerg Roedel init_unity_map_range(m); 2151*ad8694baSJoerg Roedel 2152*ad8694baSJoerg Roedel p += m->length; 2153*ad8694baSJoerg Roedel } 2154*ad8694baSJoerg Roedel 2155*ad8694baSJoerg Roedel return 0; 2156*ad8694baSJoerg Roedel } 2157*ad8694baSJoerg Roedel 2158*ad8694baSJoerg Roedel /* 2159*ad8694baSJoerg Roedel * Init the device table to not allow DMA access for devices 2160*ad8694baSJoerg Roedel */ 2161*ad8694baSJoerg Roedel static void init_device_table_dma(void) 2162*ad8694baSJoerg Roedel { 2163*ad8694baSJoerg Roedel u32 devid; 2164*ad8694baSJoerg Roedel 2165*ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) { 2166*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_VALID); 2167*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_TRANSLATION); 2168*ad8694baSJoerg Roedel } 2169*ad8694baSJoerg Roedel } 2170*ad8694baSJoerg Roedel 2171*ad8694baSJoerg Roedel static void __init uninit_device_table_dma(void) 2172*ad8694baSJoerg Roedel { 2173*ad8694baSJoerg Roedel u32 devid; 2174*ad8694baSJoerg Roedel 2175*ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) { 2176*ad8694baSJoerg Roedel amd_iommu_dev_table[devid].data[0] = 0ULL; 2177*ad8694baSJoerg Roedel amd_iommu_dev_table[devid].data[1] = 0ULL; 2178*ad8694baSJoerg Roedel } 2179*ad8694baSJoerg Roedel } 2180*ad8694baSJoerg Roedel 2181*ad8694baSJoerg Roedel static void init_device_table(void) 2182*ad8694baSJoerg Roedel { 2183*ad8694baSJoerg Roedel u32 devid; 2184*ad8694baSJoerg Roedel 2185*ad8694baSJoerg Roedel if (!amd_iommu_irq_remap) 2186*ad8694baSJoerg Roedel return; 2187*ad8694baSJoerg Roedel 2188*ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) 2189*ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_IRQ_TBL_EN); 2190*ad8694baSJoerg Roedel } 2191*ad8694baSJoerg Roedel 2192*ad8694baSJoerg Roedel static void iommu_init_flags(struct amd_iommu *iommu) 2193*ad8694baSJoerg Roedel { 2194*ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_HT_TUN_EN_MASK ? 2195*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_HT_TUN_EN) : 2196*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_HT_TUN_EN); 2197*ad8694baSJoerg Roedel 2198*ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_PASSPW_EN_MASK ? 2199*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PASSPW_EN) : 2200*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_PASSPW_EN); 2201*ad8694baSJoerg Roedel 2202*ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_RESPASSPW_EN_MASK ? 2203*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_RESPASSPW_EN) : 2204*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_RESPASSPW_EN); 2205*ad8694baSJoerg Roedel 2206*ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_ISOC_EN_MASK ? 2207*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_ISOC_EN) : 2208*ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_ISOC_EN); 2209*ad8694baSJoerg Roedel 2210*ad8694baSJoerg Roedel /* 2211*ad8694baSJoerg Roedel * make IOMMU memory accesses cache coherent 2212*ad8694baSJoerg Roedel */ 2213*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_COHERENT_EN); 2214*ad8694baSJoerg Roedel 2215*ad8694baSJoerg Roedel /* Set IOTLB invalidation timeout to 1s */ 2216*ad8694baSJoerg Roedel iommu_set_inv_tlb_timeout(iommu, CTRL_INV_TO_1S); 2217*ad8694baSJoerg Roedel } 2218*ad8694baSJoerg Roedel 2219*ad8694baSJoerg Roedel static void iommu_apply_resume_quirks(struct amd_iommu *iommu) 2220*ad8694baSJoerg Roedel { 2221*ad8694baSJoerg Roedel int i, j; 2222*ad8694baSJoerg Roedel u32 ioc_feature_control; 2223*ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->root_pdev; 2224*ad8694baSJoerg Roedel 2225*ad8694baSJoerg Roedel /* RD890 BIOSes may not have completely reconfigured the iommu */ 2226*ad8694baSJoerg Roedel if (!is_rd890_iommu(iommu->dev) || !pdev) 2227*ad8694baSJoerg Roedel return; 2228*ad8694baSJoerg Roedel 2229*ad8694baSJoerg Roedel /* 2230*ad8694baSJoerg Roedel * First, we need to ensure that the iommu is enabled. This is 2231*ad8694baSJoerg Roedel * controlled by a register in the northbridge 2232*ad8694baSJoerg Roedel */ 2233*ad8694baSJoerg Roedel 2234*ad8694baSJoerg Roedel /* Select Northbridge indirect register 0x75 and enable writing */ 2235*ad8694baSJoerg Roedel pci_write_config_dword(pdev, 0x60, 0x75 | (1 << 7)); 2236*ad8694baSJoerg Roedel pci_read_config_dword(pdev, 0x64, &ioc_feature_control); 2237*ad8694baSJoerg Roedel 2238*ad8694baSJoerg Roedel /* Enable the iommu */ 2239*ad8694baSJoerg Roedel if (!(ioc_feature_control & 0x1)) 2240*ad8694baSJoerg Roedel pci_write_config_dword(pdev, 0x64, ioc_feature_control | 1); 2241*ad8694baSJoerg Roedel 2242*ad8694baSJoerg Roedel /* Restore the iommu BAR */ 2243*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4, 2244*ad8694baSJoerg Roedel iommu->stored_addr_lo); 2245*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 8, 2246*ad8694baSJoerg Roedel iommu->stored_addr_hi); 2247*ad8694baSJoerg Roedel 2248*ad8694baSJoerg Roedel /* Restore the l1 indirect regs for each of the 6 l1s */ 2249*ad8694baSJoerg Roedel for (i = 0; i < 6; i++) 2250*ad8694baSJoerg Roedel for (j = 0; j < 0x12; j++) 2251*ad8694baSJoerg Roedel iommu_write_l1(iommu, i, j, iommu->stored_l1[i][j]); 2252*ad8694baSJoerg Roedel 2253*ad8694baSJoerg Roedel /* Restore the l2 indirect regs */ 2254*ad8694baSJoerg Roedel for (i = 0; i < 0x83; i++) 2255*ad8694baSJoerg Roedel iommu_write_l2(iommu, i, iommu->stored_l2[i]); 2256*ad8694baSJoerg Roedel 2257*ad8694baSJoerg Roedel /* Lock PCI setup registers */ 2258*ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4, 2259*ad8694baSJoerg Roedel iommu->stored_addr_lo | 1); 2260*ad8694baSJoerg Roedel } 2261*ad8694baSJoerg Roedel 2262*ad8694baSJoerg Roedel static void iommu_enable_ga(struct amd_iommu *iommu) 2263*ad8694baSJoerg Roedel { 2264*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2265*ad8694baSJoerg Roedel switch (amd_iommu_guest_ir) { 2266*ad8694baSJoerg Roedel case AMD_IOMMU_GUEST_IR_VAPIC: 2267*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GAM_EN); 2268*ad8694baSJoerg Roedel /* Fall through */ 2269*ad8694baSJoerg Roedel case AMD_IOMMU_GUEST_IR_LEGACY_GA: 2270*ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GA_EN); 2271*ad8694baSJoerg Roedel iommu->irte_ops = &irte_128_ops; 2272*ad8694baSJoerg Roedel break; 2273*ad8694baSJoerg Roedel default: 2274*ad8694baSJoerg Roedel iommu->irte_ops = &irte_32_ops; 2275*ad8694baSJoerg Roedel break; 2276*ad8694baSJoerg Roedel } 2277*ad8694baSJoerg Roedel #endif 2278*ad8694baSJoerg Roedel } 2279*ad8694baSJoerg Roedel 2280*ad8694baSJoerg Roedel static void early_enable_iommu(struct amd_iommu *iommu) 2281*ad8694baSJoerg Roedel { 2282*ad8694baSJoerg Roedel iommu_disable(iommu); 2283*ad8694baSJoerg Roedel iommu_init_flags(iommu); 2284*ad8694baSJoerg Roedel iommu_set_device_table(iommu); 2285*ad8694baSJoerg Roedel iommu_enable_command_buffer(iommu); 2286*ad8694baSJoerg Roedel iommu_enable_event_buffer(iommu); 2287*ad8694baSJoerg Roedel iommu_set_exclusion_range(iommu); 2288*ad8694baSJoerg Roedel iommu_enable_ga(iommu); 2289*ad8694baSJoerg Roedel iommu_enable_xt(iommu); 2290*ad8694baSJoerg Roedel iommu_enable(iommu); 2291*ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2292*ad8694baSJoerg Roedel } 2293*ad8694baSJoerg Roedel 2294*ad8694baSJoerg Roedel /* 2295*ad8694baSJoerg Roedel * This function finally enables all IOMMUs found in the system after 2296*ad8694baSJoerg Roedel * they have been initialized. 2297*ad8694baSJoerg Roedel * 2298*ad8694baSJoerg Roedel * Or if in kdump kernel and IOMMUs are all pre-enabled, try to copy 2299*ad8694baSJoerg Roedel * the old content of device table entries. Not this case or copy failed, 2300*ad8694baSJoerg Roedel * just continue as normal kernel does. 2301*ad8694baSJoerg Roedel */ 2302*ad8694baSJoerg Roedel static void early_enable_iommus(void) 2303*ad8694baSJoerg Roedel { 2304*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2305*ad8694baSJoerg Roedel 2306*ad8694baSJoerg Roedel 2307*ad8694baSJoerg Roedel if (!copy_device_table()) { 2308*ad8694baSJoerg Roedel /* 2309*ad8694baSJoerg Roedel * If come here because of failure in copying device table from old 2310*ad8694baSJoerg Roedel * kernel with all IOMMUs enabled, print error message and try to 2311*ad8694baSJoerg Roedel * free allocated old_dev_tbl_cpy. 2312*ad8694baSJoerg Roedel */ 2313*ad8694baSJoerg Roedel if (amd_iommu_pre_enabled) 2314*ad8694baSJoerg Roedel pr_err("Failed to copy DEV table from previous kernel.\n"); 2315*ad8694baSJoerg Roedel if (old_dev_tbl_cpy != NULL) 2316*ad8694baSJoerg Roedel free_pages((unsigned long)old_dev_tbl_cpy, 2317*ad8694baSJoerg Roedel get_order(dev_table_size)); 2318*ad8694baSJoerg Roedel 2319*ad8694baSJoerg Roedel for_each_iommu(iommu) { 2320*ad8694baSJoerg Roedel clear_translation_pre_enabled(iommu); 2321*ad8694baSJoerg Roedel early_enable_iommu(iommu); 2322*ad8694baSJoerg Roedel } 2323*ad8694baSJoerg Roedel } else { 2324*ad8694baSJoerg Roedel pr_info("Copied DEV table from previous kernel.\n"); 2325*ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_dev_table, 2326*ad8694baSJoerg Roedel get_order(dev_table_size)); 2327*ad8694baSJoerg Roedel amd_iommu_dev_table = old_dev_tbl_cpy; 2328*ad8694baSJoerg Roedel for_each_iommu(iommu) { 2329*ad8694baSJoerg Roedel iommu_disable_command_buffer(iommu); 2330*ad8694baSJoerg Roedel iommu_disable_event_buffer(iommu); 2331*ad8694baSJoerg Roedel iommu_enable_command_buffer(iommu); 2332*ad8694baSJoerg Roedel iommu_enable_event_buffer(iommu); 2333*ad8694baSJoerg Roedel iommu_enable_ga(iommu); 2334*ad8694baSJoerg Roedel iommu_enable_xt(iommu); 2335*ad8694baSJoerg Roedel iommu_set_device_table(iommu); 2336*ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2337*ad8694baSJoerg Roedel } 2338*ad8694baSJoerg Roedel } 2339*ad8694baSJoerg Roedel 2340*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2341*ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 2342*ad8694baSJoerg Roedel amd_iommu_irq_ops.capability |= (1 << IRQ_POSTING_CAP); 2343*ad8694baSJoerg Roedel #endif 2344*ad8694baSJoerg Roedel } 2345*ad8694baSJoerg Roedel 2346*ad8694baSJoerg Roedel static void enable_iommus_v2(void) 2347*ad8694baSJoerg Roedel { 2348*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2349*ad8694baSJoerg Roedel 2350*ad8694baSJoerg Roedel for_each_iommu(iommu) { 2351*ad8694baSJoerg Roedel iommu_enable_ppr_log(iommu); 2352*ad8694baSJoerg Roedel iommu_enable_gt(iommu); 2353*ad8694baSJoerg Roedel } 2354*ad8694baSJoerg Roedel } 2355*ad8694baSJoerg Roedel 2356*ad8694baSJoerg Roedel static void enable_iommus(void) 2357*ad8694baSJoerg Roedel { 2358*ad8694baSJoerg Roedel early_enable_iommus(); 2359*ad8694baSJoerg Roedel 2360*ad8694baSJoerg Roedel enable_iommus_v2(); 2361*ad8694baSJoerg Roedel } 2362*ad8694baSJoerg Roedel 2363*ad8694baSJoerg Roedel static void disable_iommus(void) 2364*ad8694baSJoerg Roedel { 2365*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2366*ad8694baSJoerg Roedel 2367*ad8694baSJoerg Roedel for_each_iommu(iommu) 2368*ad8694baSJoerg Roedel iommu_disable(iommu); 2369*ad8694baSJoerg Roedel 2370*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2371*ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 2372*ad8694baSJoerg Roedel amd_iommu_irq_ops.capability &= ~(1 << IRQ_POSTING_CAP); 2373*ad8694baSJoerg Roedel #endif 2374*ad8694baSJoerg Roedel } 2375*ad8694baSJoerg Roedel 2376*ad8694baSJoerg Roedel /* 2377*ad8694baSJoerg Roedel * Suspend/Resume support 2378*ad8694baSJoerg Roedel * disable suspend until real resume implemented 2379*ad8694baSJoerg Roedel */ 2380*ad8694baSJoerg Roedel 2381*ad8694baSJoerg Roedel static void amd_iommu_resume(void) 2382*ad8694baSJoerg Roedel { 2383*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2384*ad8694baSJoerg Roedel 2385*ad8694baSJoerg Roedel for_each_iommu(iommu) 2386*ad8694baSJoerg Roedel iommu_apply_resume_quirks(iommu); 2387*ad8694baSJoerg Roedel 2388*ad8694baSJoerg Roedel /* re-load the hardware */ 2389*ad8694baSJoerg Roedel enable_iommus(); 2390*ad8694baSJoerg Roedel 2391*ad8694baSJoerg Roedel amd_iommu_enable_interrupts(); 2392*ad8694baSJoerg Roedel } 2393*ad8694baSJoerg Roedel 2394*ad8694baSJoerg Roedel static int amd_iommu_suspend(void) 2395*ad8694baSJoerg Roedel { 2396*ad8694baSJoerg Roedel /* disable IOMMUs to go out of the way for BIOS */ 2397*ad8694baSJoerg Roedel disable_iommus(); 2398*ad8694baSJoerg Roedel 2399*ad8694baSJoerg Roedel return 0; 2400*ad8694baSJoerg Roedel } 2401*ad8694baSJoerg Roedel 2402*ad8694baSJoerg Roedel static struct syscore_ops amd_iommu_syscore_ops = { 2403*ad8694baSJoerg Roedel .suspend = amd_iommu_suspend, 2404*ad8694baSJoerg Roedel .resume = amd_iommu_resume, 2405*ad8694baSJoerg Roedel }; 2406*ad8694baSJoerg Roedel 2407*ad8694baSJoerg Roedel static void __init free_iommu_resources(void) 2408*ad8694baSJoerg Roedel { 2409*ad8694baSJoerg Roedel kmemleak_free(irq_lookup_table); 2410*ad8694baSJoerg Roedel free_pages((unsigned long)irq_lookup_table, 2411*ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2412*ad8694baSJoerg Roedel irq_lookup_table = NULL; 2413*ad8694baSJoerg Roedel 2414*ad8694baSJoerg Roedel kmem_cache_destroy(amd_iommu_irq_cache); 2415*ad8694baSJoerg Roedel amd_iommu_irq_cache = NULL; 2416*ad8694baSJoerg Roedel 2417*ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_rlookup_table, 2418*ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2419*ad8694baSJoerg Roedel amd_iommu_rlookup_table = NULL; 2420*ad8694baSJoerg Roedel 2421*ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_alias_table, 2422*ad8694baSJoerg Roedel get_order(alias_table_size)); 2423*ad8694baSJoerg Roedel amd_iommu_alias_table = NULL; 2424*ad8694baSJoerg Roedel 2425*ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_dev_table, 2426*ad8694baSJoerg Roedel get_order(dev_table_size)); 2427*ad8694baSJoerg Roedel amd_iommu_dev_table = NULL; 2428*ad8694baSJoerg Roedel 2429*ad8694baSJoerg Roedel free_iommu_all(); 2430*ad8694baSJoerg Roedel } 2431*ad8694baSJoerg Roedel 2432*ad8694baSJoerg Roedel /* SB IOAPIC is always on this device in AMD systems */ 2433*ad8694baSJoerg Roedel #define IOAPIC_SB_DEVID ((0x00 << 8) | PCI_DEVFN(0x14, 0)) 2434*ad8694baSJoerg Roedel 2435*ad8694baSJoerg Roedel static bool __init check_ioapic_information(void) 2436*ad8694baSJoerg Roedel { 2437*ad8694baSJoerg Roedel const char *fw_bug = FW_BUG; 2438*ad8694baSJoerg Roedel bool ret, has_sb_ioapic; 2439*ad8694baSJoerg Roedel int idx; 2440*ad8694baSJoerg Roedel 2441*ad8694baSJoerg Roedel has_sb_ioapic = false; 2442*ad8694baSJoerg Roedel ret = false; 2443*ad8694baSJoerg Roedel 2444*ad8694baSJoerg Roedel /* 2445*ad8694baSJoerg Roedel * If we have map overrides on the kernel command line the 2446*ad8694baSJoerg Roedel * messages in this function might not describe firmware bugs 2447*ad8694baSJoerg Roedel * anymore - so be careful 2448*ad8694baSJoerg Roedel */ 2449*ad8694baSJoerg Roedel if (cmdline_maps) 2450*ad8694baSJoerg Roedel fw_bug = ""; 2451*ad8694baSJoerg Roedel 2452*ad8694baSJoerg Roedel for (idx = 0; idx < nr_ioapics; idx++) { 2453*ad8694baSJoerg Roedel int devid, id = mpc_ioapic_id(idx); 2454*ad8694baSJoerg Roedel 2455*ad8694baSJoerg Roedel devid = get_ioapic_devid(id); 2456*ad8694baSJoerg Roedel if (devid < 0) { 2457*ad8694baSJoerg Roedel pr_err("%s: IOAPIC[%d] not in IVRS table\n", 2458*ad8694baSJoerg Roedel fw_bug, id); 2459*ad8694baSJoerg Roedel ret = false; 2460*ad8694baSJoerg Roedel } else if (devid == IOAPIC_SB_DEVID) { 2461*ad8694baSJoerg Roedel has_sb_ioapic = true; 2462*ad8694baSJoerg Roedel ret = true; 2463*ad8694baSJoerg Roedel } 2464*ad8694baSJoerg Roedel } 2465*ad8694baSJoerg Roedel 2466*ad8694baSJoerg Roedel if (!has_sb_ioapic) { 2467*ad8694baSJoerg Roedel /* 2468*ad8694baSJoerg Roedel * We expect the SB IOAPIC to be listed in the IVRS 2469*ad8694baSJoerg Roedel * table. The system timer is connected to the SB IOAPIC 2470*ad8694baSJoerg Roedel * and if we don't have it in the list the system will 2471*ad8694baSJoerg Roedel * panic at boot time. This situation usually happens 2472*ad8694baSJoerg Roedel * when the BIOS is buggy and provides us the wrong 2473*ad8694baSJoerg Roedel * device id for the IOAPIC in the system. 2474*ad8694baSJoerg Roedel */ 2475*ad8694baSJoerg Roedel pr_err("%s: No southbridge IOAPIC found\n", fw_bug); 2476*ad8694baSJoerg Roedel } 2477*ad8694baSJoerg Roedel 2478*ad8694baSJoerg Roedel if (!ret) 2479*ad8694baSJoerg Roedel pr_err("Disabling interrupt remapping\n"); 2480*ad8694baSJoerg Roedel 2481*ad8694baSJoerg Roedel return ret; 2482*ad8694baSJoerg Roedel } 2483*ad8694baSJoerg Roedel 2484*ad8694baSJoerg Roedel static void __init free_dma_resources(void) 2485*ad8694baSJoerg Roedel { 2486*ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_pd_alloc_bitmap, 2487*ad8694baSJoerg Roedel get_order(MAX_DOMAIN_ID/8)); 2488*ad8694baSJoerg Roedel amd_iommu_pd_alloc_bitmap = NULL; 2489*ad8694baSJoerg Roedel 2490*ad8694baSJoerg Roedel free_unity_maps(); 2491*ad8694baSJoerg Roedel } 2492*ad8694baSJoerg Roedel 2493*ad8694baSJoerg Roedel /* 2494*ad8694baSJoerg Roedel * This is the hardware init function for AMD IOMMU in the system. 2495*ad8694baSJoerg Roedel * This function is called either from amd_iommu_init or from the interrupt 2496*ad8694baSJoerg Roedel * remapping setup code. 2497*ad8694baSJoerg Roedel * 2498*ad8694baSJoerg Roedel * This function basically parses the ACPI table for AMD IOMMU (IVRS) 2499*ad8694baSJoerg Roedel * four times: 2500*ad8694baSJoerg Roedel * 2501*ad8694baSJoerg Roedel * 1 pass) Discover the most comprehensive IVHD type to use. 2502*ad8694baSJoerg Roedel * 2503*ad8694baSJoerg Roedel * 2 pass) Find the highest PCI device id the driver has to handle. 2504*ad8694baSJoerg Roedel * Upon this information the size of the data structures is 2505*ad8694baSJoerg Roedel * determined that needs to be allocated. 2506*ad8694baSJoerg Roedel * 2507*ad8694baSJoerg Roedel * 3 pass) Initialize the data structures just allocated with the 2508*ad8694baSJoerg Roedel * information in the ACPI table about available AMD IOMMUs 2509*ad8694baSJoerg Roedel * in the system. It also maps the PCI devices in the 2510*ad8694baSJoerg Roedel * system to specific IOMMUs 2511*ad8694baSJoerg Roedel * 2512*ad8694baSJoerg Roedel * 4 pass) After the basic data structures are allocated and 2513*ad8694baSJoerg Roedel * initialized we update them with information about memory 2514*ad8694baSJoerg Roedel * remapping requirements parsed out of the ACPI table in 2515*ad8694baSJoerg Roedel * this last pass. 2516*ad8694baSJoerg Roedel * 2517*ad8694baSJoerg Roedel * After everything is set up the IOMMUs are enabled and the necessary 2518*ad8694baSJoerg Roedel * hotplug and suspend notifiers are registered. 2519*ad8694baSJoerg Roedel */ 2520*ad8694baSJoerg Roedel static int __init early_amd_iommu_init(void) 2521*ad8694baSJoerg Roedel { 2522*ad8694baSJoerg Roedel struct acpi_table_header *ivrs_base; 2523*ad8694baSJoerg Roedel acpi_status status; 2524*ad8694baSJoerg Roedel int i, remap_cache_sz, ret = 0; 2525*ad8694baSJoerg Roedel u32 pci_id; 2526*ad8694baSJoerg Roedel 2527*ad8694baSJoerg Roedel if (!amd_iommu_detected) 2528*ad8694baSJoerg Roedel return -ENODEV; 2529*ad8694baSJoerg Roedel 2530*ad8694baSJoerg Roedel status = acpi_get_table("IVRS", 0, &ivrs_base); 2531*ad8694baSJoerg Roedel if (status == AE_NOT_FOUND) 2532*ad8694baSJoerg Roedel return -ENODEV; 2533*ad8694baSJoerg Roedel else if (ACPI_FAILURE(status)) { 2534*ad8694baSJoerg Roedel const char *err = acpi_format_exception(status); 2535*ad8694baSJoerg Roedel pr_err("IVRS table error: %s\n", err); 2536*ad8694baSJoerg Roedel return -EINVAL; 2537*ad8694baSJoerg Roedel } 2538*ad8694baSJoerg Roedel 2539*ad8694baSJoerg Roedel /* 2540*ad8694baSJoerg Roedel * Validate checksum here so we don't need to do it when 2541*ad8694baSJoerg Roedel * we actually parse the table 2542*ad8694baSJoerg Roedel */ 2543*ad8694baSJoerg Roedel ret = check_ivrs_checksum(ivrs_base); 2544*ad8694baSJoerg Roedel if (ret) 2545*ad8694baSJoerg Roedel goto out; 2546*ad8694baSJoerg Roedel 2547*ad8694baSJoerg Roedel amd_iommu_target_ivhd_type = get_highest_supported_ivhd_type(ivrs_base); 2548*ad8694baSJoerg Roedel DUMP_printk("Using IVHD type %#x\n", amd_iommu_target_ivhd_type); 2549*ad8694baSJoerg Roedel 2550*ad8694baSJoerg Roedel /* 2551*ad8694baSJoerg Roedel * First parse ACPI tables to find the largest Bus/Dev/Func 2552*ad8694baSJoerg Roedel * we need to handle. Upon this information the shared data 2553*ad8694baSJoerg Roedel * structures for the IOMMUs in the system will be allocated 2554*ad8694baSJoerg Roedel */ 2555*ad8694baSJoerg Roedel ret = find_last_devid_acpi(ivrs_base); 2556*ad8694baSJoerg Roedel if (ret) 2557*ad8694baSJoerg Roedel goto out; 2558*ad8694baSJoerg Roedel 2559*ad8694baSJoerg Roedel dev_table_size = tbl_size(DEV_TABLE_ENTRY_SIZE); 2560*ad8694baSJoerg Roedel alias_table_size = tbl_size(ALIAS_TABLE_ENTRY_SIZE); 2561*ad8694baSJoerg Roedel rlookup_table_size = tbl_size(RLOOKUP_TABLE_ENTRY_SIZE); 2562*ad8694baSJoerg Roedel 2563*ad8694baSJoerg Roedel /* Device table - directly used by all IOMMUs */ 2564*ad8694baSJoerg Roedel ret = -ENOMEM; 2565*ad8694baSJoerg Roedel amd_iommu_dev_table = (void *)__get_free_pages( 2566*ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO | GFP_DMA32, 2567*ad8694baSJoerg Roedel get_order(dev_table_size)); 2568*ad8694baSJoerg Roedel if (amd_iommu_dev_table == NULL) 2569*ad8694baSJoerg Roedel goto out; 2570*ad8694baSJoerg Roedel 2571*ad8694baSJoerg Roedel /* 2572*ad8694baSJoerg Roedel * Alias table - map PCI Bus/Dev/Func to Bus/Dev/Func the 2573*ad8694baSJoerg Roedel * IOMMU see for that device 2574*ad8694baSJoerg Roedel */ 2575*ad8694baSJoerg Roedel amd_iommu_alias_table = (void *)__get_free_pages(GFP_KERNEL, 2576*ad8694baSJoerg Roedel get_order(alias_table_size)); 2577*ad8694baSJoerg Roedel if (amd_iommu_alias_table == NULL) 2578*ad8694baSJoerg Roedel goto out; 2579*ad8694baSJoerg Roedel 2580*ad8694baSJoerg Roedel /* IOMMU rlookup table - find the IOMMU for a specific device */ 2581*ad8694baSJoerg Roedel amd_iommu_rlookup_table = (void *)__get_free_pages( 2582*ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 2583*ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2584*ad8694baSJoerg Roedel if (amd_iommu_rlookup_table == NULL) 2585*ad8694baSJoerg Roedel goto out; 2586*ad8694baSJoerg Roedel 2587*ad8694baSJoerg Roedel amd_iommu_pd_alloc_bitmap = (void *)__get_free_pages( 2588*ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 2589*ad8694baSJoerg Roedel get_order(MAX_DOMAIN_ID/8)); 2590*ad8694baSJoerg Roedel if (amd_iommu_pd_alloc_bitmap == NULL) 2591*ad8694baSJoerg Roedel goto out; 2592*ad8694baSJoerg Roedel 2593*ad8694baSJoerg Roedel /* 2594*ad8694baSJoerg Roedel * let all alias entries point to itself 2595*ad8694baSJoerg Roedel */ 2596*ad8694baSJoerg Roedel for (i = 0; i <= amd_iommu_last_bdf; ++i) 2597*ad8694baSJoerg Roedel amd_iommu_alias_table[i] = i; 2598*ad8694baSJoerg Roedel 2599*ad8694baSJoerg Roedel /* 2600*ad8694baSJoerg Roedel * never allocate domain 0 because its used as the non-allocated and 2601*ad8694baSJoerg Roedel * error value placeholder 2602*ad8694baSJoerg Roedel */ 2603*ad8694baSJoerg Roedel __set_bit(0, amd_iommu_pd_alloc_bitmap); 2604*ad8694baSJoerg Roedel 2605*ad8694baSJoerg Roedel /* 2606*ad8694baSJoerg Roedel * now the data structures are allocated and basically initialized 2607*ad8694baSJoerg Roedel * start the real acpi table scan 2608*ad8694baSJoerg Roedel */ 2609*ad8694baSJoerg Roedel ret = init_iommu_all(ivrs_base); 2610*ad8694baSJoerg Roedel if (ret) 2611*ad8694baSJoerg Roedel goto out; 2612*ad8694baSJoerg Roedel 2613*ad8694baSJoerg Roedel /* Disable IOMMU if there's Stoney Ridge graphics */ 2614*ad8694baSJoerg Roedel for (i = 0; i < 32; i++) { 2615*ad8694baSJoerg Roedel pci_id = read_pci_config(0, i, 0, 0); 2616*ad8694baSJoerg Roedel if ((pci_id & 0xffff) == 0x1002 && (pci_id >> 16) == 0x98e4) { 2617*ad8694baSJoerg Roedel pr_info("Disable IOMMU on Stoney Ridge\n"); 2618*ad8694baSJoerg Roedel amd_iommu_disabled = true; 2619*ad8694baSJoerg Roedel break; 2620*ad8694baSJoerg Roedel } 2621*ad8694baSJoerg Roedel } 2622*ad8694baSJoerg Roedel 2623*ad8694baSJoerg Roedel /* Disable any previously enabled IOMMUs */ 2624*ad8694baSJoerg Roedel if (!is_kdump_kernel() || amd_iommu_disabled) 2625*ad8694baSJoerg Roedel disable_iommus(); 2626*ad8694baSJoerg Roedel 2627*ad8694baSJoerg Roedel if (amd_iommu_irq_remap) 2628*ad8694baSJoerg Roedel amd_iommu_irq_remap = check_ioapic_information(); 2629*ad8694baSJoerg Roedel 2630*ad8694baSJoerg Roedel if (amd_iommu_irq_remap) { 2631*ad8694baSJoerg Roedel /* 2632*ad8694baSJoerg Roedel * Interrupt remapping enabled, create kmem_cache for the 2633*ad8694baSJoerg Roedel * remapping tables. 2634*ad8694baSJoerg Roedel */ 2635*ad8694baSJoerg Roedel ret = -ENOMEM; 2636*ad8694baSJoerg Roedel if (!AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir)) 2637*ad8694baSJoerg Roedel remap_cache_sz = MAX_IRQS_PER_TABLE * sizeof(u32); 2638*ad8694baSJoerg Roedel else 2639*ad8694baSJoerg Roedel remap_cache_sz = MAX_IRQS_PER_TABLE * (sizeof(u64) * 2); 2640*ad8694baSJoerg Roedel amd_iommu_irq_cache = kmem_cache_create("irq_remap_cache", 2641*ad8694baSJoerg Roedel remap_cache_sz, 2642*ad8694baSJoerg Roedel IRQ_TABLE_ALIGNMENT, 2643*ad8694baSJoerg Roedel 0, NULL); 2644*ad8694baSJoerg Roedel if (!amd_iommu_irq_cache) 2645*ad8694baSJoerg Roedel goto out; 2646*ad8694baSJoerg Roedel 2647*ad8694baSJoerg Roedel irq_lookup_table = (void *)__get_free_pages( 2648*ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 2649*ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2650*ad8694baSJoerg Roedel kmemleak_alloc(irq_lookup_table, rlookup_table_size, 2651*ad8694baSJoerg Roedel 1, GFP_KERNEL); 2652*ad8694baSJoerg Roedel if (!irq_lookup_table) 2653*ad8694baSJoerg Roedel goto out; 2654*ad8694baSJoerg Roedel } 2655*ad8694baSJoerg Roedel 2656*ad8694baSJoerg Roedel ret = init_memory_definitions(ivrs_base); 2657*ad8694baSJoerg Roedel if (ret) 2658*ad8694baSJoerg Roedel goto out; 2659*ad8694baSJoerg Roedel 2660*ad8694baSJoerg Roedel /* init the device table */ 2661*ad8694baSJoerg Roedel init_device_table(); 2662*ad8694baSJoerg Roedel 2663*ad8694baSJoerg Roedel out: 2664*ad8694baSJoerg Roedel /* Don't leak any ACPI memory */ 2665*ad8694baSJoerg Roedel acpi_put_table(ivrs_base); 2666*ad8694baSJoerg Roedel ivrs_base = NULL; 2667*ad8694baSJoerg Roedel 2668*ad8694baSJoerg Roedel return ret; 2669*ad8694baSJoerg Roedel } 2670*ad8694baSJoerg Roedel 2671*ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void) 2672*ad8694baSJoerg Roedel { 2673*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2674*ad8694baSJoerg Roedel int ret = 0; 2675*ad8694baSJoerg Roedel 2676*ad8694baSJoerg Roedel for_each_iommu(iommu) { 2677*ad8694baSJoerg Roedel ret = iommu_init_msi(iommu); 2678*ad8694baSJoerg Roedel if (ret) 2679*ad8694baSJoerg Roedel goto out; 2680*ad8694baSJoerg Roedel } 2681*ad8694baSJoerg Roedel 2682*ad8694baSJoerg Roedel out: 2683*ad8694baSJoerg Roedel return ret; 2684*ad8694baSJoerg Roedel } 2685*ad8694baSJoerg Roedel 2686*ad8694baSJoerg Roedel static bool detect_ivrs(void) 2687*ad8694baSJoerg Roedel { 2688*ad8694baSJoerg Roedel struct acpi_table_header *ivrs_base; 2689*ad8694baSJoerg Roedel acpi_status status; 2690*ad8694baSJoerg Roedel 2691*ad8694baSJoerg Roedel status = acpi_get_table("IVRS", 0, &ivrs_base); 2692*ad8694baSJoerg Roedel if (status == AE_NOT_FOUND) 2693*ad8694baSJoerg Roedel return false; 2694*ad8694baSJoerg Roedel else if (ACPI_FAILURE(status)) { 2695*ad8694baSJoerg Roedel const char *err = acpi_format_exception(status); 2696*ad8694baSJoerg Roedel pr_err("IVRS table error: %s\n", err); 2697*ad8694baSJoerg Roedel return false; 2698*ad8694baSJoerg Roedel } 2699*ad8694baSJoerg Roedel 2700*ad8694baSJoerg Roedel acpi_put_table(ivrs_base); 2701*ad8694baSJoerg Roedel 2702*ad8694baSJoerg Roedel /* Make sure ACS will be enabled during PCI probe */ 2703*ad8694baSJoerg Roedel pci_request_acs(); 2704*ad8694baSJoerg Roedel 2705*ad8694baSJoerg Roedel return true; 2706*ad8694baSJoerg Roedel } 2707*ad8694baSJoerg Roedel 2708*ad8694baSJoerg Roedel /**************************************************************************** 2709*ad8694baSJoerg Roedel * 2710*ad8694baSJoerg Roedel * AMD IOMMU Initialization State Machine 2711*ad8694baSJoerg Roedel * 2712*ad8694baSJoerg Roedel ****************************************************************************/ 2713*ad8694baSJoerg Roedel 2714*ad8694baSJoerg Roedel static int __init state_next(void) 2715*ad8694baSJoerg Roedel { 2716*ad8694baSJoerg Roedel int ret = 0; 2717*ad8694baSJoerg Roedel 2718*ad8694baSJoerg Roedel switch (init_state) { 2719*ad8694baSJoerg Roedel case IOMMU_START_STATE: 2720*ad8694baSJoerg Roedel if (!detect_ivrs()) { 2721*ad8694baSJoerg Roedel init_state = IOMMU_NOT_FOUND; 2722*ad8694baSJoerg Roedel ret = -ENODEV; 2723*ad8694baSJoerg Roedel } else { 2724*ad8694baSJoerg Roedel init_state = IOMMU_IVRS_DETECTED; 2725*ad8694baSJoerg Roedel } 2726*ad8694baSJoerg Roedel break; 2727*ad8694baSJoerg Roedel case IOMMU_IVRS_DETECTED: 2728*ad8694baSJoerg Roedel ret = early_amd_iommu_init(); 2729*ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_ACPI_FINISHED; 2730*ad8694baSJoerg Roedel if (init_state == IOMMU_ACPI_FINISHED && amd_iommu_disabled) { 2731*ad8694baSJoerg Roedel pr_info("AMD IOMMU disabled\n"); 2732*ad8694baSJoerg Roedel init_state = IOMMU_CMDLINE_DISABLED; 2733*ad8694baSJoerg Roedel ret = -EINVAL; 2734*ad8694baSJoerg Roedel } 2735*ad8694baSJoerg Roedel break; 2736*ad8694baSJoerg Roedel case IOMMU_ACPI_FINISHED: 2737*ad8694baSJoerg Roedel early_enable_iommus(); 2738*ad8694baSJoerg Roedel x86_platform.iommu_shutdown = disable_iommus; 2739*ad8694baSJoerg Roedel init_state = IOMMU_ENABLED; 2740*ad8694baSJoerg Roedel break; 2741*ad8694baSJoerg Roedel case IOMMU_ENABLED: 2742*ad8694baSJoerg Roedel register_syscore_ops(&amd_iommu_syscore_ops); 2743*ad8694baSJoerg Roedel ret = amd_iommu_init_pci(); 2744*ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_PCI_INIT; 2745*ad8694baSJoerg Roedel enable_iommus_v2(); 2746*ad8694baSJoerg Roedel break; 2747*ad8694baSJoerg Roedel case IOMMU_PCI_INIT: 2748*ad8694baSJoerg Roedel ret = amd_iommu_enable_interrupts(); 2749*ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_INTERRUPTS_EN; 2750*ad8694baSJoerg Roedel break; 2751*ad8694baSJoerg Roedel case IOMMU_INTERRUPTS_EN: 2752*ad8694baSJoerg Roedel ret = amd_iommu_init_dma_ops(); 2753*ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_DMA_OPS; 2754*ad8694baSJoerg Roedel break; 2755*ad8694baSJoerg Roedel case IOMMU_DMA_OPS: 2756*ad8694baSJoerg Roedel init_state = IOMMU_INITIALIZED; 2757*ad8694baSJoerg Roedel break; 2758*ad8694baSJoerg Roedel case IOMMU_INITIALIZED: 2759*ad8694baSJoerg Roedel /* Nothing to do */ 2760*ad8694baSJoerg Roedel break; 2761*ad8694baSJoerg Roedel case IOMMU_NOT_FOUND: 2762*ad8694baSJoerg Roedel case IOMMU_INIT_ERROR: 2763*ad8694baSJoerg Roedel case IOMMU_CMDLINE_DISABLED: 2764*ad8694baSJoerg Roedel /* Error states => do nothing */ 2765*ad8694baSJoerg Roedel ret = -EINVAL; 2766*ad8694baSJoerg Roedel break; 2767*ad8694baSJoerg Roedel default: 2768*ad8694baSJoerg Roedel /* Unknown state */ 2769*ad8694baSJoerg Roedel BUG(); 2770*ad8694baSJoerg Roedel } 2771*ad8694baSJoerg Roedel 2772*ad8694baSJoerg Roedel if (ret) { 2773*ad8694baSJoerg Roedel free_dma_resources(); 2774*ad8694baSJoerg Roedel if (!irq_remapping_enabled) { 2775*ad8694baSJoerg Roedel disable_iommus(); 2776*ad8694baSJoerg Roedel free_iommu_resources(); 2777*ad8694baSJoerg Roedel } else { 2778*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2779*ad8694baSJoerg Roedel 2780*ad8694baSJoerg Roedel uninit_device_table_dma(); 2781*ad8694baSJoerg Roedel for_each_iommu(iommu) 2782*ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2783*ad8694baSJoerg Roedel } 2784*ad8694baSJoerg Roedel } 2785*ad8694baSJoerg Roedel return ret; 2786*ad8694baSJoerg Roedel } 2787*ad8694baSJoerg Roedel 2788*ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state) 2789*ad8694baSJoerg Roedel { 2790*ad8694baSJoerg Roedel int ret = -EINVAL; 2791*ad8694baSJoerg Roedel 2792*ad8694baSJoerg Roedel while (init_state != state) { 2793*ad8694baSJoerg Roedel if (init_state == IOMMU_NOT_FOUND || 2794*ad8694baSJoerg Roedel init_state == IOMMU_INIT_ERROR || 2795*ad8694baSJoerg Roedel init_state == IOMMU_CMDLINE_DISABLED) 2796*ad8694baSJoerg Roedel break; 2797*ad8694baSJoerg Roedel ret = state_next(); 2798*ad8694baSJoerg Roedel } 2799*ad8694baSJoerg Roedel 2800*ad8694baSJoerg Roedel return ret; 2801*ad8694baSJoerg Roedel } 2802*ad8694baSJoerg Roedel 2803*ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2804*ad8694baSJoerg Roedel int __init amd_iommu_prepare(void) 2805*ad8694baSJoerg Roedel { 2806*ad8694baSJoerg Roedel int ret; 2807*ad8694baSJoerg Roedel 2808*ad8694baSJoerg Roedel amd_iommu_irq_remap = true; 2809*ad8694baSJoerg Roedel 2810*ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_ACPI_FINISHED); 2811*ad8694baSJoerg Roedel if (ret) 2812*ad8694baSJoerg Roedel return ret; 2813*ad8694baSJoerg Roedel return amd_iommu_irq_remap ? 0 : -ENODEV; 2814*ad8694baSJoerg Roedel } 2815*ad8694baSJoerg Roedel 2816*ad8694baSJoerg Roedel int __init amd_iommu_enable(void) 2817*ad8694baSJoerg Roedel { 2818*ad8694baSJoerg Roedel int ret; 2819*ad8694baSJoerg Roedel 2820*ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_ENABLED); 2821*ad8694baSJoerg Roedel if (ret) 2822*ad8694baSJoerg Roedel return ret; 2823*ad8694baSJoerg Roedel 2824*ad8694baSJoerg Roedel irq_remapping_enabled = 1; 2825*ad8694baSJoerg Roedel return amd_iommu_xt_mode; 2826*ad8694baSJoerg Roedel } 2827*ad8694baSJoerg Roedel 2828*ad8694baSJoerg Roedel void amd_iommu_disable(void) 2829*ad8694baSJoerg Roedel { 2830*ad8694baSJoerg Roedel amd_iommu_suspend(); 2831*ad8694baSJoerg Roedel } 2832*ad8694baSJoerg Roedel 2833*ad8694baSJoerg Roedel int amd_iommu_reenable(int mode) 2834*ad8694baSJoerg Roedel { 2835*ad8694baSJoerg Roedel amd_iommu_resume(); 2836*ad8694baSJoerg Roedel 2837*ad8694baSJoerg Roedel return 0; 2838*ad8694baSJoerg Roedel } 2839*ad8694baSJoerg Roedel 2840*ad8694baSJoerg Roedel int __init amd_iommu_enable_faulting(void) 2841*ad8694baSJoerg Roedel { 2842*ad8694baSJoerg Roedel /* We enable MSI later when PCI is initialized */ 2843*ad8694baSJoerg Roedel return 0; 2844*ad8694baSJoerg Roedel } 2845*ad8694baSJoerg Roedel #endif 2846*ad8694baSJoerg Roedel 2847*ad8694baSJoerg Roedel /* 2848*ad8694baSJoerg Roedel * This is the core init function for AMD IOMMU hardware in the system. 2849*ad8694baSJoerg Roedel * This function is called from the generic x86 DMA layer initialization 2850*ad8694baSJoerg Roedel * code. 2851*ad8694baSJoerg Roedel */ 2852*ad8694baSJoerg Roedel static int __init amd_iommu_init(void) 2853*ad8694baSJoerg Roedel { 2854*ad8694baSJoerg Roedel struct amd_iommu *iommu; 2855*ad8694baSJoerg Roedel int ret; 2856*ad8694baSJoerg Roedel 2857*ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_INITIALIZED); 2858*ad8694baSJoerg Roedel #ifdef CONFIG_GART_IOMMU 2859*ad8694baSJoerg Roedel if (ret && list_empty(&amd_iommu_list)) { 2860*ad8694baSJoerg Roedel /* 2861*ad8694baSJoerg Roedel * We failed to initialize the AMD IOMMU - try fallback 2862*ad8694baSJoerg Roedel * to GART if possible. 2863*ad8694baSJoerg Roedel */ 2864*ad8694baSJoerg Roedel gart_iommu_init(); 2865*ad8694baSJoerg Roedel } 2866*ad8694baSJoerg Roedel #endif 2867*ad8694baSJoerg Roedel 2868*ad8694baSJoerg Roedel for_each_iommu(iommu) 2869*ad8694baSJoerg Roedel amd_iommu_debugfs_setup(iommu); 2870*ad8694baSJoerg Roedel 2871*ad8694baSJoerg Roedel return ret; 2872*ad8694baSJoerg Roedel } 2873*ad8694baSJoerg Roedel 2874*ad8694baSJoerg Roedel static bool amd_iommu_sme_check(void) 2875*ad8694baSJoerg Roedel { 2876*ad8694baSJoerg Roedel if (!sme_active() || (boot_cpu_data.x86 != 0x17)) 2877*ad8694baSJoerg Roedel return true; 2878*ad8694baSJoerg Roedel 2879*ad8694baSJoerg Roedel /* For Fam17h, a specific level of support is required */ 2880*ad8694baSJoerg Roedel if (boot_cpu_data.microcode >= 0x08001205) 2881*ad8694baSJoerg Roedel return true; 2882*ad8694baSJoerg Roedel 2883*ad8694baSJoerg Roedel if ((boot_cpu_data.microcode >= 0x08001126) && 2884*ad8694baSJoerg Roedel (boot_cpu_data.microcode <= 0x080011ff)) 2885*ad8694baSJoerg Roedel return true; 2886*ad8694baSJoerg Roedel 2887*ad8694baSJoerg Roedel pr_notice("IOMMU not currently supported when SME is active\n"); 2888*ad8694baSJoerg Roedel 2889*ad8694baSJoerg Roedel return false; 2890*ad8694baSJoerg Roedel } 2891*ad8694baSJoerg Roedel 2892*ad8694baSJoerg Roedel /**************************************************************************** 2893*ad8694baSJoerg Roedel * 2894*ad8694baSJoerg Roedel * Early detect code. This code runs at IOMMU detection time in the DMA 2895*ad8694baSJoerg Roedel * layer. It just looks if there is an IVRS ACPI table to detect AMD 2896*ad8694baSJoerg Roedel * IOMMUs 2897*ad8694baSJoerg Roedel * 2898*ad8694baSJoerg Roedel ****************************************************************************/ 2899*ad8694baSJoerg Roedel int __init amd_iommu_detect(void) 2900*ad8694baSJoerg Roedel { 2901*ad8694baSJoerg Roedel int ret; 2902*ad8694baSJoerg Roedel 2903*ad8694baSJoerg Roedel if (no_iommu || (iommu_detected && !gart_iommu_aperture)) 2904*ad8694baSJoerg Roedel return -ENODEV; 2905*ad8694baSJoerg Roedel 2906*ad8694baSJoerg Roedel if (!amd_iommu_sme_check()) 2907*ad8694baSJoerg Roedel return -ENODEV; 2908*ad8694baSJoerg Roedel 2909*ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_IVRS_DETECTED); 2910*ad8694baSJoerg Roedel if (ret) 2911*ad8694baSJoerg Roedel return ret; 2912*ad8694baSJoerg Roedel 2913*ad8694baSJoerg Roedel amd_iommu_detected = true; 2914*ad8694baSJoerg Roedel iommu_detected = 1; 2915*ad8694baSJoerg Roedel x86_init.iommu.iommu_init = amd_iommu_init; 2916*ad8694baSJoerg Roedel 2917*ad8694baSJoerg Roedel return 1; 2918*ad8694baSJoerg Roedel } 2919*ad8694baSJoerg Roedel 2920*ad8694baSJoerg Roedel /**************************************************************************** 2921*ad8694baSJoerg Roedel * 2922*ad8694baSJoerg Roedel * Parsing functions for the AMD IOMMU specific kernel command line 2923*ad8694baSJoerg Roedel * options. 2924*ad8694baSJoerg Roedel * 2925*ad8694baSJoerg Roedel ****************************************************************************/ 2926*ad8694baSJoerg Roedel 2927*ad8694baSJoerg Roedel static int __init parse_amd_iommu_dump(char *str) 2928*ad8694baSJoerg Roedel { 2929*ad8694baSJoerg Roedel amd_iommu_dump = true; 2930*ad8694baSJoerg Roedel 2931*ad8694baSJoerg Roedel return 1; 2932*ad8694baSJoerg Roedel } 2933*ad8694baSJoerg Roedel 2934*ad8694baSJoerg Roedel static int __init parse_amd_iommu_intr(char *str) 2935*ad8694baSJoerg Roedel { 2936*ad8694baSJoerg Roedel for (; *str; ++str) { 2937*ad8694baSJoerg Roedel if (strncmp(str, "legacy", 6) == 0) { 2938*ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 2939*ad8694baSJoerg Roedel break; 2940*ad8694baSJoerg Roedel } 2941*ad8694baSJoerg Roedel if (strncmp(str, "vapic", 5) == 0) { 2942*ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC; 2943*ad8694baSJoerg Roedel break; 2944*ad8694baSJoerg Roedel } 2945*ad8694baSJoerg Roedel } 2946*ad8694baSJoerg Roedel return 1; 2947*ad8694baSJoerg Roedel } 2948*ad8694baSJoerg Roedel 2949*ad8694baSJoerg Roedel static int __init parse_amd_iommu_options(char *str) 2950*ad8694baSJoerg Roedel { 2951*ad8694baSJoerg Roedel for (; *str; ++str) { 2952*ad8694baSJoerg Roedel if (strncmp(str, "fullflush", 9) == 0) 2953*ad8694baSJoerg Roedel amd_iommu_unmap_flush = true; 2954*ad8694baSJoerg Roedel if (strncmp(str, "off", 3) == 0) 2955*ad8694baSJoerg Roedel amd_iommu_disabled = true; 2956*ad8694baSJoerg Roedel if (strncmp(str, "force_isolation", 15) == 0) 2957*ad8694baSJoerg Roedel amd_iommu_force_isolation = true; 2958*ad8694baSJoerg Roedel } 2959*ad8694baSJoerg Roedel 2960*ad8694baSJoerg Roedel return 1; 2961*ad8694baSJoerg Roedel } 2962*ad8694baSJoerg Roedel 2963*ad8694baSJoerg Roedel static int __init parse_ivrs_ioapic(char *str) 2964*ad8694baSJoerg Roedel { 2965*ad8694baSJoerg Roedel unsigned int bus, dev, fn; 2966*ad8694baSJoerg Roedel int ret, id, i; 2967*ad8694baSJoerg Roedel u16 devid; 2968*ad8694baSJoerg Roedel 2969*ad8694baSJoerg Roedel ret = sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn); 2970*ad8694baSJoerg Roedel 2971*ad8694baSJoerg Roedel if (ret != 4) { 2972*ad8694baSJoerg Roedel pr_err("Invalid command line: ivrs_ioapic%s\n", str); 2973*ad8694baSJoerg Roedel return 1; 2974*ad8694baSJoerg Roedel } 2975*ad8694baSJoerg Roedel 2976*ad8694baSJoerg Roedel if (early_ioapic_map_size == EARLY_MAP_SIZE) { 2977*ad8694baSJoerg Roedel pr_err("Early IOAPIC map overflow - ignoring ivrs_ioapic%s\n", 2978*ad8694baSJoerg Roedel str); 2979*ad8694baSJoerg Roedel return 1; 2980*ad8694baSJoerg Roedel } 2981*ad8694baSJoerg Roedel 2982*ad8694baSJoerg Roedel devid = ((bus & 0xff) << 8) | ((dev & 0x1f) << 3) | (fn & 0x7); 2983*ad8694baSJoerg Roedel 2984*ad8694baSJoerg Roedel cmdline_maps = true; 2985*ad8694baSJoerg Roedel i = early_ioapic_map_size++; 2986*ad8694baSJoerg Roedel early_ioapic_map[i].id = id; 2987*ad8694baSJoerg Roedel early_ioapic_map[i].devid = devid; 2988*ad8694baSJoerg Roedel early_ioapic_map[i].cmd_line = true; 2989*ad8694baSJoerg Roedel 2990*ad8694baSJoerg Roedel return 1; 2991*ad8694baSJoerg Roedel } 2992*ad8694baSJoerg Roedel 2993*ad8694baSJoerg Roedel static int __init parse_ivrs_hpet(char *str) 2994*ad8694baSJoerg Roedel { 2995*ad8694baSJoerg Roedel unsigned int bus, dev, fn; 2996*ad8694baSJoerg Roedel int ret, id, i; 2997*ad8694baSJoerg Roedel u16 devid; 2998*ad8694baSJoerg Roedel 2999*ad8694baSJoerg Roedel ret = sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn); 3000*ad8694baSJoerg Roedel 3001*ad8694baSJoerg Roedel if (ret != 4) { 3002*ad8694baSJoerg Roedel pr_err("Invalid command line: ivrs_hpet%s\n", str); 3003*ad8694baSJoerg Roedel return 1; 3004*ad8694baSJoerg Roedel } 3005*ad8694baSJoerg Roedel 3006*ad8694baSJoerg Roedel if (early_hpet_map_size == EARLY_MAP_SIZE) { 3007*ad8694baSJoerg Roedel pr_err("Early HPET map overflow - ignoring ivrs_hpet%s\n", 3008*ad8694baSJoerg Roedel str); 3009*ad8694baSJoerg Roedel return 1; 3010*ad8694baSJoerg Roedel } 3011*ad8694baSJoerg Roedel 3012*ad8694baSJoerg Roedel devid = ((bus & 0xff) << 8) | ((dev & 0x1f) << 3) | (fn & 0x7); 3013*ad8694baSJoerg Roedel 3014*ad8694baSJoerg Roedel cmdline_maps = true; 3015*ad8694baSJoerg Roedel i = early_hpet_map_size++; 3016*ad8694baSJoerg Roedel early_hpet_map[i].id = id; 3017*ad8694baSJoerg Roedel early_hpet_map[i].devid = devid; 3018*ad8694baSJoerg Roedel early_hpet_map[i].cmd_line = true; 3019*ad8694baSJoerg Roedel 3020*ad8694baSJoerg Roedel return 1; 3021*ad8694baSJoerg Roedel } 3022*ad8694baSJoerg Roedel 3023*ad8694baSJoerg Roedel static int __init parse_ivrs_acpihid(char *str) 3024*ad8694baSJoerg Roedel { 3025*ad8694baSJoerg Roedel u32 bus, dev, fn; 3026*ad8694baSJoerg Roedel char *hid, *uid, *p; 3027*ad8694baSJoerg Roedel char acpiid[ACPIHID_UID_LEN + ACPIHID_HID_LEN] = {0}; 3028*ad8694baSJoerg Roedel int ret, i; 3029*ad8694baSJoerg Roedel 3030*ad8694baSJoerg Roedel ret = sscanf(str, "[%x:%x.%x]=%s", &bus, &dev, &fn, acpiid); 3031*ad8694baSJoerg Roedel if (ret != 4) { 3032*ad8694baSJoerg Roedel pr_err("Invalid command line: ivrs_acpihid(%s)\n", str); 3033*ad8694baSJoerg Roedel return 1; 3034*ad8694baSJoerg Roedel } 3035*ad8694baSJoerg Roedel 3036*ad8694baSJoerg Roedel p = acpiid; 3037*ad8694baSJoerg Roedel hid = strsep(&p, ":"); 3038*ad8694baSJoerg Roedel uid = p; 3039*ad8694baSJoerg Roedel 3040*ad8694baSJoerg Roedel if (!hid || !(*hid) || !uid) { 3041*ad8694baSJoerg Roedel pr_err("Invalid command line: hid or uid\n"); 3042*ad8694baSJoerg Roedel return 1; 3043*ad8694baSJoerg Roedel } 3044*ad8694baSJoerg Roedel 3045*ad8694baSJoerg Roedel i = early_acpihid_map_size++; 3046*ad8694baSJoerg Roedel memcpy(early_acpihid_map[i].hid, hid, strlen(hid)); 3047*ad8694baSJoerg Roedel memcpy(early_acpihid_map[i].uid, uid, strlen(uid)); 3048*ad8694baSJoerg Roedel early_acpihid_map[i].devid = 3049*ad8694baSJoerg Roedel ((bus & 0xff) << 8) | ((dev & 0x1f) << 3) | (fn & 0x7); 3050*ad8694baSJoerg Roedel early_acpihid_map[i].cmd_line = true; 3051*ad8694baSJoerg Roedel 3052*ad8694baSJoerg Roedel return 1; 3053*ad8694baSJoerg Roedel } 3054*ad8694baSJoerg Roedel 3055*ad8694baSJoerg Roedel __setup("amd_iommu_dump", parse_amd_iommu_dump); 3056*ad8694baSJoerg Roedel __setup("amd_iommu=", parse_amd_iommu_options); 3057*ad8694baSJoerg Roedel __setup("amd_iommu_intr=", parse_amd_iommu_intr); 3058*ad8694baSJoerg Roedel __setup("ivrs_ioapic", parse_ivrs_ioapic); 3059*ad8694baSJoerg Roedel __setup("ivrs_hpet", parse_ivrs_hpet); 3060*ad8694baSJoerg Roedel __setup("ivrs_acpihid", parse_ivrs_acpihid); 3061*ad8694baSJoerg Roedel 3062*ad8694baSJoerg Roedel IOMMU_INIT_FINISH(amd_iommu_detect, 3063*ad8694baSJoerg Roedel gart_iommu_hole_init, 3064*ad8694baSJoerg Roedel NULL, 3065*ad8694baSJoerg Roedel NULL); 3066*ad8694baSJoerg Roedel 3067*ad8694baSJoerg Roedel bool amd_iommu_v2_supported(void) 3068*ad8694baSJoerg Roedel { 3069*ad8694baSJoerg Roedel return amd_iommu_v2_present; 3070*ad8694baSJoerg Roedel } 3071*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_v2_supported); 3072*ad8694baSJoerg Roedel 3073*ad8694baSJoerg Roedel struct amd_iommu *get_amd_iommu(unsigned int idx) 3074*ad8694baSJoerg Roedel { 3075*ad8694baSJoerg Roedel unsigned int i = 0; 3076*ad8694baSJoerg Roedel struct amd_iommu *iommu; 3077*ad8694baSJoerg Roedel 3078*ad8694baSJoerg Roedel for_each_iommu(iommu) 3079*ad8694baSJoerg Roedel if (i++ == idx) 3080*ad8694baSJoerg Roedel return iommu; 3081*ad8694baSJoerg Roedel return NULL; 3082*ad8694baSJoerg Roedel } 3083*ad8694baSJoerg Roedel EXPORT_SYMBOL(get_amd_iommu); 3084*ad8694baSJoerg Roedel 3085*ad8694baSJoerg Roedel /**************************************************************************** 3086*ad8694baSJoerg Roedel * 3087*ad8694baSJoerg Roedel * IOMMU EFR Performance Counter support functionality. This code allows 3088*ad8694baSJoerg Roedel * access to the IOMMU PC functionality. 3089*ad8694baSJoerg Roedel * 3090*ad8694baSJoerg Roedel ****************************************************************************/ 3091*ad8694baSJoerg Roedel 3092*ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_banks(unsigned int idx) 3093*ad8694baSJoerg Roedel { 3094*ad8694baSJoerg Roedel struct amd_iommu *iommu = get_amd_iommu(idx); 3095*ad8694baSJoerg Roedel 3096*ad8694baSJoerg Roedel if (iommu) 3097*ad8694baSJoerg Roedel return iommu->max_banks; 3098*ad8694baSJoerg Roedel 3099*ad8694baSJoerg Roedel return 0; 3100*ad8694baSJoerg Roedel } 3101*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_banks); 3102*ad8694baSJoerg Roedel 3103*ad8694baSJoerg Roedel bool amd_iommu_pc_supported(void) 3104*ad8694baSJoerg Roedel { 3105*ad8694baSJoerg Roedel return amd_iommu_pc_present; 3106*ad8694baSJoerg Roedel } 3107*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_supported); 3108*ad8694baSJoerg Roedel 3109*ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_counters(unsigned int idx) 3110*ad8694baSJoerg Roedel { 3111*ad8694baSJoerg Roedel struct amd_iommu *iommu = get_amd_iommu(idx); 3112*ad8694baSJoerg Roedel 3113*ad8694baSJoerg Roedel if (iommu) 3114*ad8694baSJoerg Roedel return iommu->max_counters; 3115*ad8694baSJoerg Roedel 3116*ad8694baSJoerg Roedel return 0; 3117*ad8694baSJoerg Roedel } 3118*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_counters); 3119*ad8694baSJoerg Roedel 3120*ad8694baSJoerg Roedel static int iommu_pc_get_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, 3121*ad8694baSJoerg Roedel u8 fxn, u64 *value, bool is_write) 3122*ad8694baSJoerg Roedel { 3123*ad8694baSJoerg Roedel u32 offset; 3124*ad8694baSJoerg Roedel u32 max_offset_lim; 3125*ad8694baSJoerg Roedel 3126*ad8694baSJoerg Roedel /* Make sure the IOMMU PC resource is available */ 3127*ad8694baSJoerg Roedel if (!amd_iommu_pc_present) 3128*ad8694baSJoerg Roedel return -ENODEV; 3129*ad8694baSJoerg Roedel 3130*ad8694baSJoerg Roedel /* Check for valid iommu and pc register indexing */ 3131*ad8694baSJoerg Roedel if (WARN_ON(!iommu || (fxn > 0x28) || (fxn & 7))) 3132*ad8694baSJoerg Roedel return -ENODEV; 3133*ad8694baSJoerg Roedel 3134*ad8694baSJoerg Roedel offset = (u32)(((0x40 | bank) << 12) | (cntr << 8) | fxn); 3135*ad8694baSJoerg Roedel 3136*ad8694baSJoerg Roedel /* Limit the offset to the hw defined mmio region aperture */ 3137*ad8694baSJoerg Roedel max_offset_lim = (u32)(((0x40 | iommu->max_banks) << 12) | 3138*ad8694baSJoerg Roedel (iommu->max_counters << 8) | 0x28); 3139*ad8694baSJoerg Roedel if ((offset < MMIO_CNTR_REG_OFFSET) || 3140*ad8694baSJoerg Roedel (offset > max_offset_lim)) 3141*ad8694baSJoerg Roedel return -EINVAL; 3142*ad8694baSJoerg Roedel 3143*ad8694baSJoerg Roedel if (is_write) { 3144*ad8694baSJoerg Roedel u64 val = *value & GENMASK_ULL(47, 0); 3145*ad8694baSJoerg Roedel 3146*ad8694baSJoerg Roedel writel((u32)val, iommu->mmio_base + offset); 3147*ad8694baSJoerg Roedel writel((val >> 32), iommu->mmio_base + offset + 4); 3148*ad8694baSJoerg Roedel } else { 3149*ad8694baSJoerg Roedel *value = readl(iommu->mmio_base + offset + 4); 3150*ad8694baSJoerg Roedel *value <<= 32; 3151*ad8694baSJoerg Roedel *value |= readl(iommu->mmio_base + offset); 3152*ad8694baSJoerg Roedel *value &= GENMASK_ULL(47, 0); 3153*ad8694baSJoerg Roedel } 3154*ad8694baSJoerg Roedel 3155*ad8694baSJoerg Roedel return 0; 3156*ad8694baSJoerg Roedel } 3157*ad8694baSJoerg Roedel 3158*ad8694baSJoerg Roedel int amd_iommu_pc_get_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value) 3159*ad8694baSJoerg Roedel { 3160*ad8694baSJoerg Roedel if (!iommu) 3161*ad8694baSJoerg Roedel return -EINVAL; 3162*ad8694baSJoerg Roedel 3163*ad8694baSJoerg Roedel return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, false); 3164*ad8694baSJoerg Roedel } 3165*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_reg); 3166*ad8694baSJoerg Roedel 3167*ad8694baSJoerg Roedel int amd_iommu_pc_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value) 3168*ad8694baSJoerg Roedel { 3169*ad8694baSJoerg Roedel if (!iommu) 3170*ad8694baSJoerg Roedel return -EINVAL; 3171*ad8694baSJoerg Roedel 3172*ad8694baSJoerg Roedel return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, true); 3173*ad8694baSJoerg Roedel } 3174*ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_set_reg); 3175