1ad8694baSJoerg Roedel // SPDX-License-Identifier: GPL-2.0-only 2ad8694baSJoerg Roedel /* 3ad8694baSJoerg Roedel * Copyright (C) 2007-2010 Advanced Micro Devices, Inc. 4ad8694baSJoerg Roedel * Author: Joerg Roedel <jroedel@suse.de> 5ad8694baSJoerg Roedel * Leo Duran <leo.duran@amd.com> 6ad8694baSJoerg Roedel */ 7ad8694baSJoerg Roedel 8ad8694baSJoerg Roedel #define pr_fmt(fmt) "AMD-Vi: " fmt 9ad8694baSJoerg Roedel #define dev_fmt(fmt) pr_fmt(fmt) 10ad8694baSJoerg Roedel 11ad8694baSJoerg Roedel #include <linux/pci.h> 12ad8694baSJoerg Roedel #include <linux/acpi.h> 13ad8694baSJoerg Roedel #include <linux/list.h> 14ad8694baSJoerg Roedel #include <linux/bitmap.h> 15ad8694baSJoerg Roedel #include <linux/slab.h> 16ad8694baSJoerg Roedel #include <linux/syscore_ops.h> 17ad8694baSJoerg Roedel #include <linux/interrupt.h> 18ad8694baSJoerg Roedel #include <linux/msi.h> 19d1adcfbbSDavid Woodhouse #include <linux/irq.h> 20ad8694baSJoerg Roedel #include <linux/amd-iommu.h> 21ad8694baSJoerg Roedel #include <linux/export.h> 22ad8694baSJoerg Roedel #include <linux/kmemleak.h> 2332cb4d02STom Lendacky #include <linux/cc_platform.h> 249b45a773SJoerg Roedel #include <linux/iopoll.h> 25ad8694baSJoerg Roedel #include <asm/pci-direct.h> 26ad8694baSJoerg Roedel #include <asm/iommu.h> 27ad8694baSJoerg Roedel #include <asm/apic.h> 28ad8694baSJoerg Roedel #include <asm/gart.h> 29ad8694baSJoerg Roedel #include <asm/x86_init.h> 30ad8694baSJoerg Roedel #include <asm/iommu_table.h> 31ad8694baSJoerg Roedel #include <asm/io_apic.h> 32ad8694baSJoerg Roedel #include <asm/irq_remapping.h> 336d39bdeeSSuravee Suthikulpanit #include <asm/set_memory.h> 34ad8694baSJoerg Roedel 35ad8694baSJoerg Roedel #include <linux/crash_dump.h> 36ad8694baSJoerg Roedel 37ad8694baSJoerg Roedel #include "amd_iommu.h" 38ad8694baSJoerg Roedel #include "../irq_remapping.h" 39ad8694baSJoerg Roedel 40ad8694baSJoerg Roedel /* 41ad8694baSJoerg Roedel * definitions for the ACPI scanning code 42ad8694baSJoerg Roedel */ 43ad8694baSJoerg Roedel #define IVRS_HEADER_LENGTH 48 44ad8694baSJoerg Roedel 45ad8694baSJoerg Roedel #define ACPI_IVHD_TYPE_MAX_SUPPORTED 0x40 46ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_ALL 0x20 47ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE 0x21 48ad8694baSJoerg Roedel #define ACPI_IVMD_TYPE_RANGE 0x22 49ad8694baSJoerg Roedel 50ad8694baSJoerg Roedel #define IVHD_DEV_ALL 0x01 51ad8694baSJoerg Roedel #define IVHD_DEV_SELECT 0x02 52ad8694baSJoerg Roedel #define IVHD_DEV_SELECT_RANGE_START 0x03 53ad8694baSJoerg Roedel #define IVHD_DEV_RANGE_END 0x04 54ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS 0x42 55ad8694baSJoerg Roedel #define IVHD_DEV_ALIAS_RANGE 0x43 56ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT 0x46 57ad8694baSJoerg Roedel #define IVHD_DEV_EXT_SELECT_RANGE 0x47 58ad8694baSJoerg Roedel #define IVHD_DEV_SPECIAL 0x48 59ad8694baSJoerg Roedel #define IVHD_DEV_ACPI_HID 0xf0 60ad8694baSJoerg Roedel 61ad8694baSJoerg Roedel #define UID_NOT_PRESENT 0 62ad8694baSJoerg Roedel #define UID_IS_INTEGER 1 63ad8694baSJoerg Roedel #define UID_IS_CHARACTER 2 64ad8694baSJoerg Roedel 65ad8694baSJoerg Roedel #define IVHD_SPECIAL_IOAPIC 1 66ad8694baSJoerg Roedel #define IVHD_SPECIAL_HPET 2 67ad8694baSJoerg Roedel 68ad8694baSJoerg Roedel #define IVHD_FLAG_HT_TUN_EN_MASK 0x01 69ad8694baSJoerg Roedel #define IVHD_FLAG_PASSPW_EN_MASK 0x02 70ad8694baSJoerg Roedel #define IVHD_FLAG_RESPASSPW_EN_MASK 0x04 71ad8694baSJoerg Roedel #define IVHD_FLAG_ISOC_EN_MASK 0x08 72ad8694baSJoerg Roedel 73ad8694baSJoerg Roedel #define IVMD_FLAG_EXCL_RANGE 0x08 74ad8694baSJoerg Roedel #define IVMD_FLAG_IW 0x04 75ad8694baSJoerg Roedel #define IVMD_FLAG_IR 0x02 76ad8694baSJoerg Roedel #define IVMD_FLAG_UNITY_MAP 0x01 77ad8694baSJoerg Roedel 78ad8694baSJoerg Roedel #define ACPI_DEVFLAG_INITPASS 0x01 79ad8694baSJoerg Roedel #define ACPI_DEVFLAG_EXTINT 0x02 80ad8694baSJoerg Roedel #define ACPI_DEVFLAG_NMI 0x04 81ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT1 0x10 82ad8694baSJoerg Roedel #define ACPI_DEVFLAG_SYSMGT2 0x20 83ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT0 0x40 84ad8694baSJoerg Roedel #define ACPI_DEVFLAG_LINT1 0x80 85ad8694baSJoerg Roedel #define ACPI_DEVFLAG_ATSDIS 0x10000000 86ad8694baSJoerg Roedel 87*42bb5aa0SJoerg Roedel #define LOOP_TIMEOUT 2000000 88ad8694baSJoerg Roedel /* 89ad8694baSJoerg Roedel * ACPI table definitions 90ad8694baSJoerg Roedel * 91ad8694baSJoerg Roedel * These data structures are laid over the table to parse the important values 92ad8694baSJoerg Roedel * out of it. 93ad8694baSJoerg Roedel */ 94ad8694baSJoerg Roedel 95ad8694baSJoerg Roedel extern const struct iommu_ops amd_iommu_ops; 96ad8694baSJoerg Roedel 97ad8694baSJoerg Roedel /* 98ad8694baSJoerg Roedel * structure describing one IOMMU in the ACPI table. Typically followed by one 99ad8694baSJoerg Roedel * or more ivhd_entrys. 100ad8694baSJoerg Roedel */ 101ad8694baSJoerg Roedel struct ivhd_header { 102ad8694baSJoerg Roedel u8 type; 103ad8694baSJoerg Roedel u8 flags; 104ad8694baSJoerg Roedel u16 length; 105ad8694baSJoerg Roedel u16 devid; 106ad8694baSJoerg Roedel u16 cap_ptr; 107ad8694baSJoerg Roedel u64 mmio_phys; 108ad8694baSJoerg Roedel u16 pci_seg; 109ad8694baSJoerg Roedel u16 info; 110ad8694baSJoerg Roedel u32 efr_attr; 111ad8694baSJoerg Roedel 112ad8694baSJoerg Roedel /* Following only valid on IVHD type 11h and 40h */ 113ad8694baSJoerg Roedel u64 efr_reg; /* Exact copy of MMIO_EXT_FEATURES */ 114ad8694baSJoerg Roedel u64 res; 115ad8694baSJoerg Roedel } __attribute__((packed)); 116ad8694baSJoerg Roedel 117ad8694baSJoerg Roedel /* 118ad8694baSJoerg Roedel * A device entry describing which devices a specific IOMMU translates and 119ad8694baSJoerg Roedel * which requestor ids they use. 120ad8694baSJoerg Roedel */ 121ad8694baSJoerg Roedel struct ivhd_entry { 122ad8694baSJoerg Roedel u8 type; 123ad8694baSJoerg Roedel u16 devid; 124ad8694baSJoerg Roedel u8 flags; 12543d83af8SKees Cook struct_group(ext_hid, 126ad8694baSJoerg Roedel u32 ext; 127ad8694baSJoerg Roedel u32 hidh; 12843d83af8SKees Cook ); 129ad8694baSJoerg Roedel u64 cid; 130ad8694baSJoerg Roedel u8 uidf; 131ad8694baSJoerg Roedel u8 uidl; 132ad8694baSJoerg Roedel u8 uid; 133ad8694baSJoerg Roedel } __attribute__((packed)); 134ad8694baSJoerg Roedel 135ad8694baSJoerg Roedel /* 136ad8694baSJoerg Roedel * An AMD IOMMU memory definition structure. It defines things like exclusion 137ad8694baSJoerg Roedel * ranges for devices and regions that should be unity mapped. 138ad8694baSJoerg Roedel */ 139ad8694baSJoerg Roedel struct ivmd_header { 140ad8694baSJoerg Roedel u8 type; 141ad8694baSJoerg Roedel u8 flags; 142ad8694baSJoerg Roedel u16 length; 143ad8694baSJoerg Roedel u16 devid; 144ad8694baSJoerg Roedel u16 aux; 145ad8694baSJoerg Roedel u64 resv; 146ad8694baSJoerg Roedel u64 range_start; 147ad8694baSJoerg Roedel u64 range_length; 148ad8694baSJoerg Roedel } __attribute__((packed)); 149ad8694baSJoerg Roedel 150ad8694baSJoerg Roedel bool amd_iommu_dump; 151ad8694baSJoerg Roedel bool amd_iommu_irq_remap __read_mostly; 152ad8694baSJoerg Roedel 15389c9a09cSSuravee Suthikulpanit enum io_pgtable_fmt amd_iommu_pgtable = AMD_IOMMU_V1; 15489c9a09cSSuravee Suthikulpanit 155ad8694baSJoerg Roedel int amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC; 156ad8694baSJoerg Roedel static int amd_iommu_xt_mode = IRQ_REMAP_XAPIC_MODE; 157ad8694baSJoerg Roedel 158ad8694baSJoerg Roedel static bool amd_iommu_detected; 159b1e650dbSJoerg Roedel static bool amd_iommu_disabled __initdata; 160b1e650dbSJoerg Roedel static bool amd_iommu_force_enable __initdata; 161ad8694baSJoerg Roedel static int amd_iommu_target_ivhd_type; 162ad8694baSJoerg Roedel 163ad8694baSJoerg Roedel u16 amd_iommu_last_bdf; /* largest PCI device id we have 164ad8694baSJoerg Roedel to handle */ 165ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_unity_map); /* a list of required unity mappings 166ad8694baSJoerg Roedel we find in ACPI */ 167ad8694baSJoerg Roedel 168ad8694baSJoerg Roedel LIST_HEAD(amd_iommu_list); /* list of all AMD IOMMUs in the 169ad8694baSJoerg Roedel system */ 170ad8694baSJoerg Roedel 171ad8694baSJoerg Roedel /* Array to assign indices to IOMMUs*/ 172ad8694baSJoerg Roedel struct amd_iommu *amd_iommus[MAX_IOMMUS]; 173ad8694baSJoerg Roedel 174ad8694baSJoerg Roedel /* Number of IOMMUs present in the system */ 175ad8694baSJoerg Roedel static int amd_iommus_present; 176ad8694baSJoerg Roedel 177ad8694baSJoerg Roedel /* IOMMUs have a non-present cache? */ 178ad8694baSJoerg Roedel bool amd_iommu_np_cache __read_mostly; 179ad8694baSJoerg Roedel bool amd_iommu_iotlb_sup __read_mostly = true; 180ad8694baSJoerg Roedel 181ad8694baSJoerg Roedel u32 amd_iommu_max_pasid __read_mostly = ~0; 182ad8694baSJoerg Roedel 183ad8694baSJoerg Roedel bool amd_iommu_v2_present __read_mostly; 184ad8694baSJoerg Roedel static bool amd_iommu_pc_present __read_mostly; 185ad8694baSJoerg Roedel 186ad8694baSJoerg Roedel bool amd_iommu_force_isolation __read_mostly; 187ad8694baSJoerg Roedel 188ad8694baSJoerg Roedel /* 189ad8694baSJoerg Roedel * Pointer to the device table which is shared by all AMD IOMMUs 190ad8694baSJoerg Roedel * it is indexed by the PCI device id or the HT unit id and contains 191ad8694baSJoerg Roedel * information about the domain the device belongs to as well as the 192ad8694baSJoerg Roedel * page table root pointer. 193ad8694baSJoerg Roedel */ 194ad8694baSJoerg Roedel struct dev_table_entry *amd_iommu_dev_table; 195ad8694baSJoerg Roedel /* 196ad8694baSJoerg Roedel * Pointer to a device table which the content of old device table 197ad8694baSJoerg Roedel * will be copied to. It's only be used in kdump kernel. 198ad8694baSJoerg Roedel */ 199ad8694baSJoerg Roedel static struct dev_table_entry *old_dev_tbl_cpy; 200ad8694baSJoerg Roedel 201ad8694baSJoerg Roedel /* 202ad8694baSJoerg Roedel * The alias table is a driver specific data structure which contains the 203ad8694baSJoerg Roedel * mappings of the PCI device ids to the actual requestor ids on the IOMMU. 204ad8694baSJoerg Roedel * More than one device can share the same requestor id. 205ad8694baSJoerg Roedel */ 206ad8694baSJoerg Roedel u16 *amd_iommu_alias_table; 207ad8694baSJoerg Roedel 208ad8694baSJoerg Roedel /* 209ad8694baSJoerg Roedel * The rlookup table is used to find the IOMMU which is responsible 210ad8694baSJoerg Roedel * for a specific device. It is also indexed by the PCI device id. 211ad8694baSJoerg Roedel */ 212ad8694baSJoerg Roedel struct amd_iommu **amd_iommu_rlookup_table; 213ad8694baSJoerg Roedel 214ad8694baSJoerg Roedel /* 215ad8694baSJoerg Roedel * This table is used to find the irq remapping table for a given device id 216ad8694baSJoerg Roedel * quickly. 217ad8694baSJoerg Roedel */ 218ad8694baSJoerg Roedel struct irq_remap_table **irq_lookup_table; 219ad8694baSJoerg Roedel 220ad8694baSJoerg Roedel /* 221ad8694baSJoerg Roedel * AMD IOMMU allows up to 2^16 different protection domains. This is a bitmap 222ad8694baSJoerg Roedel * to know which ones are already in use. 223ad8694baSJoerg Roedel */ 224ad8694baSJoerg Roedel unsigned long *amd_iommu_pd_alloc_bitmap; 225ad8694baSJoerg Roedel 226ad8694baSJoerg Roedel static u32 dev_table_size; /* size of the device table */ 227ad8694baSJoerg Roedel static u32 alias_table_size; /* size of the alias table */ 228ad8694baSJoerg Roedel static u32 rlookup_table_size; /* size if the rlookup table */ 229ad8694baSJoerg Roedel 230ad8694baSJoerg Roedel enum iommu_init_state { 231ad8694baSJoerg Roedel IOMMU_START_STATE, 232ad8694baSJoerg Roedel IOMMU_IVRS_DETECTED, 233ad8694baSJoerg Roedel IOMMU_ACPI_FINISHED, 234ad8694baSJoerg Roedel IOMMU_ENABLED, 235ad8694baSJoerg Roedel IOMMU_PCI_INIT, 236ad8694baSJoerg Roedel IOMMU_INTERRUPTS_EN, 237ad8694baSJoerg Roedel IOMMU_INITIALIZED, 238ad8694baSJoerg Roedel IOMMU_NOT_FOUND, 239ad8694baSJoerg Roedel IOMMU_INIT_ERROR, 240ad8694baSJoerg Roedel IOMMU_CMDLINE_DISABLED, 241ad8694baSJoerg Roedel }; 242ad8694baSJoerg Roedel 243ad8694baSJoerg Roedel /* Early ioapic and hpet maps from kernel command line */ 244ad8694baSJoerg Roedel #define EARLY_MAP_SIZE 4 245ad8694baSJoerg Roedel static struct devid_map __initdata early_ioapic_map[EARLY_MAP_SIZE]; 246ad8694baSJoerg Roedel static struct devid_map __initdata early_hpet_map[EARLY_MAP_SIZE]; 247ad8694baSJoerg Roedel static struct acpihid_map_entry __initdata early_acpihid_map[EARLY_MAP_SIZE]; 248ad8694baSJoerg Roedel 249ad8694baSJoerg Roedel static int __initdata early_ioapic_map_size; 250ad8694baSJoerg Roedel static int __initdata early_hpet_map_size; 251ad8694baSJoerg Roedel static int __initdata early_acpihid_map_size; 252ad8694baSJoerg Roedel 253ad8694baSJoerg Roedel static bool __initdata cmdline_maps; 254ad8694baSJoerg Roedel 255ad8694baSJoerg Roedel static enum iommu_init_state init_state = IOMMU_START_STATE; 256ad8694baSJoerg Roedel 257ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void); 258ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state); 259ad8694baSJoerg Roedel static void init_device_table_dma(void); 260ad8694baSJoerg Roedel 261ad8694baSJoerg Roedel static bool amd_iommu_pre_enabled = true; 262ad8694baSJoerg Roedel 263a44092e3SSuravee Suthikulpanit static u32 amd_iommu_ivinfo __initdata; 264a44092e3SSuravee Suthikulpanit 265ad8694baSJoerg Roedel bool translation_pre_enabled(struct amd_iommu *iommu) 266ad8694baSJoerg Roedel { 267ad8694baSJoerg Roedel return (iommu->flags & AMD_IOMMU_FLAG_TRANS_PRE_ENABLED); 268ad8694baSJoerg Roedel } 269ad8694baSJoerg Roedel 270ad8694baSJoerg Roedel static void clear_translation_pre_enabled(struct amd_iommu *iommu) 271ad8694baSJoerg Roedel { 272ad8694baSJoerg Roedel iommu->flags &= ~AMD_IOMMU_FLAG_TRANS_PRE_ENABLED; 273ad8694baSJoerg Roedel } 274ad8694baSJoerg Roedel 275ad8694baSJoerg Roedel static void init_translation_status(struct amd_iommu *iommu) 276ad8694baSJoerg Roedel { 277ad8694baSJoerg Roedel u64 ctrl; 278ad8694baSJoerg Roedel 279ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 280ad8694baSJoerg Roedel if (ctrl & (1<<CONTROL_IOMMU_EN)) 281ad8694baSJoerg Roedel iommu->flags |= AMD_IOMMU_FLAG_TRANS_PRE_ENABLED; 282ad8694baSJoerg Roedel } 283ad8694baSJoerg Roedel 284ad8694baSJoerg Roedel static inline void update_last_devid(u16 devid) 285ad8694baSJoerg Roedel { 286ad8694baSJoerg Roedel if (devid > amd_iommu_last_bdf) 287ad8694baSJoerg Roedel amd_iommu_last_bdf = devid; 288ad8694baSJoerg Roedel } 289ad8694baSJoerg Roedel 290ad8694baSJoerg Roedel static inline unsigned long tbl_size(int entry_size) 291ad8694baSJoerg Roedel { 292ad8694baSJoerg Roedel unsigned shift = PAGE_SHIFT + 293ad8694baSJoerg Roedel get_order(((int)amd_iommu_last_bdf + 1) * entry_size); 294ad8694baSJoerg Roedel 295ad8694baSJoerg Roedel return 1UL << shift; 296ad8694baSJoerg Roedel } 297ad8694baSJoerg Roedel 298ad8694baSJoerg Roedel int amd_iommu_get_num_iommus(void) 299ad8694baSJoerg Roedel { 300ad8694baSJoerg Roedel return amd_iommus_present; 301ad8694baSJoerg Roedel } 302ad8694baSJoerg Roedel 303c3811a50SWei Huang #ifdef CONFIG_IRQ_REMAP 304c3811a50SWei Huang static bool check_feature_on_all_iommus(u64 mask) 305c3811a50SWei Huang { 306c3811a50SWei Huang bool ret = false; 307c3811a50SWei Huang struct amd_iommu *iommu; 308c3811a50SWei Huang 309c3811a50SWei Huang for_each_iommu(iommu) { 310c3811a50SWei Huang ret = iommu_feature(iommu, mask); 311c3811a50SWei Huang if (!ret) 312c3811a50SWei Huang return false; 313c3811a50SWei Huang } 314c3811a50SWei Huang 315c3811a50SWei Huang return true; 316c3811a50SWei Huang } 317c3811a50SWei Huang #endif 318c3811a50SWei Huang 319a44092e3SSuravee Suthikulpanit /* 320a44092e3SSuravee Suthikulpanit * For IVHD type 0x11/0x40, EFR is also available via IVHD. 321a44092e3SSuravee Suthikulpanit * Default to IVHD EFR since it is available sooner 322a44092e3SSuravee Suthikulpanit * (i.e. before PCI init). 323a44092e3SSuravee Suthikulpanit */ 324a44092e3SSuravee Suthikulpanit static void __init early_iommu_features_init(struct amd_iommu *iommu, 325a44092e3SSuravee Suthikulpanit struct ivhd_header *h) 326a44092e3SSuravee Suthikulpanit { 327a44092e3SSuravee Suthikulpanit if (amd_iommu_ivinfo & IOMMU_IVINFO_EFRSUP) 328a44092e3SSuravee Suthikulpanit iommu->features = h->efr_reg; 329a44092e3SSuravee Suthikulpanit } 330a44092e3SSuravee Suthikulpanit 331ad8694baSJoerg Roedel /* Access to l1 and l2 indexed register spaces */ 332ad8694baSJoerg Roedel 333ad8694baSJoerg Roedel static u32 iommu_read_l1(struct amd_iommu *iommu, u16 l1, u8 address) 334ad8694baSJoerg Roedel { 335ad8694baSJoerg Roedel u32 val; 336ad8694baSJoerg Roedel 337ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16)); 338ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xfc, &val); 339ad8694baSJoerg Roedel return val; 340ad8694baSJoerg Roedel } 341ad8694baSJoerg Roedel 342ad8694baSJoerg Roedel static void iommu_write_l1(struct amd_iommu *iommu, u16 l1, u8 address, u32 val) 343ad8694baSJoerg Roedel { 344ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16 | 1 << 31)); 345ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xfc, val); 346ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf8, (address | l1 << 16)); 347ad8694baSJoerg Roedel } 348ad8694baSJoerg Roedel 349ad8694baSJoerg Roedel static u32 iommu_read_l2(struct amd_iommu *iommu, u8 address) 350ad8694baSJoerg Roedel { 351ad8694baSJoerg Roedel u32 val; 352ad8694baSJoerg Roedel 353ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, address); 354ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xf4, &val); 355ad8694baSJoerg Roedel return val; 356ad8694baSJoerg Roedel } 357ad8694baSJoerg Roedel 358ad8694baSJoerg Roedel static void iommu_write_l2(struct amd_iommu *iommu, u8 address, u32 val) 359ad8694baSJoerg Roedel { 360ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, (address | 1 << 8)); 361ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf4, val); 362ad8694baSJoerg Roedel } 363ad8694baSJoerg Roedel 364ad8694baSJoerg Roedel /**************************************************************************** 365ad8694baSJoerg Roedel * 366ad8694baSJoerg Roedel * AMD IOMMU MMIO register space handling functions 367ad8694baSJoerg Roedel * 368ad8694baSJoerg Roedel * These functions are used to program the IOMMU device registers in 369ad8694baSJoerg Roedel * MMIO space required for that driver. 370ad8694baSJoerg Roedel * 371ad8694baSJoerg Roedel ****************************************************************************/ 372ad8694baSJoerg Roedel 373ad8694baSJoerg Roedel /* 374ad8694baSJoerg Roedel * This function set the exclusion range in the IOMMU. DMA accesses to the 375ad8694baSJoerg Roedel * exclusion range are passed through untranslated 376ad8694baSJoerg Roedel */ 377ad8694baSJoerg Roedel static void iommu_set_exclusion_range(struct amd_iommu *iommu) 378ad8694baSJoerg Roedel { 379ad8694baSJoerg Roedel u64 start = iommu->exclusion_start & PAGE_MASK; 380ad8694baSJoerg Roedel u64 limit = (start + iommu->exclusion_length - 1) & PAGE_MASK; 381ad8694baSJoerg Roedel u64 entry; 382ad8694baSJoerg Roedel 383ad8694baSJoerg Roedel if (!iommu->exclusion_start) 384ad8694baSJoerg Roedel return; 385ad8694baSJoerg Roedel 386ad8694baSJoerg Roedel entry = start | MMIO_EXCL_ENABLE_MASK; 387ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET, 388ad8694baSJoerg Roedel &entry, sizeof(entry)); 389ad8694baSJoerg Roedel 390ad8694baSJoerg Roedel entry = limit; 391ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET, 392ad8694baSJoerg Roedel &entry, sizeof(entry)); 393ad8694baSJoerg Roedel } 394ad8694baSJoerg Roedel 39554ce12e0SSuravee Suthikulpanit static void iommu_set_cwwb_range(struct amd_iommu *iommu) 39654ce12e0SSuravee Suthikulpanit { 39754ce12e0SSuravee Suthikulpanit u64 start = iommu_virt_to_phys((void *)iommu->cmd_sem); 39854ce12e0SSuravee Suthikulpanit u64 entry = start & PM_ADDR_MASK; 39954ce12e0SSuravee Suthikulpanit 40054ce12e0SSuravee Suthikulpanit if (!iommu_feature(iommu, FEATURE_SNP)) 40154ce12e0SSuravee Suthikulpanit return; 40254ce12e0SSuravee Suthikulpanit 40354ce12e0SSuravee Suthikulpanit /* Note: 40454ce12e0SSuravee Suthikulpanit * Re-purpose Exclusion base/limit registers for Completion wait 40554ce12e0SSuravee Suthikulpanit * write-back base/limit. 40654ce12e0SSuravee Suthikulpanit */ 40754ce12e0SSuravee Suthikulpanit memcpy_toio(iommu->mmio_base + MMIO_EXCL_BASE_OFFSET, 40854ce12e0SSuravee Suthikulpanit &entry, sizeof(entry)); 40954ce12e0SSuravee Suthikulpanit 41054ce12e0SSuravee Suthikulpanit /* Note: 41154ce12e0SSuravee Suthikulpanit * Default to 4 Kbytes, which can be specified by setting base 41254ce12e0SSuravee Suthikulpanit * address equal to the limit address. 41354ce12e0SSuravee Suthikulpanit */ 41454ce12e0SSuravee Suthikulpanit memcpy_toio(iommu->mmio_base + MMIO_EXCL_LIMIT_OFFSET, 41554ce12e0SSuravee Suthikulpanit &entry, sizeof(entry)); 41654ce12e0SSuravee Suthikulpanit } 41754ce12e0SSuravee Suthikulpanit 418ad8694baSJoerg Roedel /* Programs the physical address of the device table into the IOMMU hardware */ 419ad8694baSJoerg Roedel static void iommu_set_device_table(struct amd_iommu *iommu) 420ad8694baSJoerg Roedel { 421ad8694baSJoerg Roedel u64 entry; 422ad8694baSJoerg Roedel 423ad8694baSJoerg Roedel BUG_ON(iommu->mmio_base == NULL); 424ad8694baSJoerg Roedel 425ad8694baSJoerg Roedel entry = iommu_virt_to_phys(amd_iommu_dev_table); 426ad8694baSJoerg Roedel entry |= (dev_table_size >> 12) - 1; 427ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET, 428ad8694baSJoerg Roedel &entry, sizeof(entry)); 429ad8694baSJoerg Roedel } 430ad8694baSJoerg Roedel 431ad8694baSJoerg Roedel /* Generic functions to enable/disable certain features of the IOMMU. */ 432ad8694baSJoerg Roedel static void iommu_feature_enable(struct amd_iommu *iommu, u8 bit) 433ad8694baSJoerg Roedel { 434ad8694baSJoerg Roedel u64 ctrl; 435ad8694baSJoerg Roedel 436ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 437ad8694baSJoerg Roedel ctrl |= (1ULL << bit); 438ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 439ad8694baSJoerg Roedel } 440ad8694baSJoerg Roedel 441ad8694baSJoerg Roedel static void iommu_feature_disable(struct amd_iommu *iommu, u8 bit) 442ad8694baSJoerg Roedel { 443ad8694baSJoerg Roedel u64 ctrl; 444ad8694baSJoerg Roedel 445ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 446ad8694baSJoerg Roedel ctrl &= ~(1ULL << bit); 447ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 448ad8694baSJoerg Roedel } 449ad8694baSJoerg Roedel 450ad8694baSJoerg Roedel static void iommu_set_inv_tlb_timeout(struct amd_iommu *iommu, int timeout) 451ad8694baSJoerg Roedel { 452ad8694baSJoerg Roedel u64 ctrl; 453ad8694baSJoerg Roedel 454ad8694baSJoerg Roedel ctrl = readq(iommu->mmio_base + MMIO_CONTROL_OFFSET); 455ad8694baSJoerg Roedel ctrl &= ~CTRL_INV_TO_MASK; 456ad8694baSJoerg Roedel ctrl |= (timeout << CONTROL_INV_TIMEOUT) & CTRL_INV_TO_MASK; 457ad8694baSJoerg Roedel writeq(ctrl, iommu->mmio_base + MMIO_CONTROL_OFFSET); 458ad8694baSJoerg Roedel } 459ad8694baSJoerg Roedel 460ad8694baSJoerg Roedel /* Function to enable the hardware */ 461ad8694baSJoerg Roedel static void iommu_enable(struct amd_iommu *iommu) 462ad8694baSJoerg Roedel { 463ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_IOMMU_EN); 464ad8694baSJoerg Roedel } 465ad8694baSJoerg Roedel 466ad8694baSJoerg Roedel static void iommu_disable(struct amd_iommu *iommu) 467ad8694baSJoerg Roedel { 468ad8694baSJoerg Roedel if (!iommu->mmio_base) 469ad8694baSJoerg Roedel return; 470ad8694baSJoerg Roedel 471ad8694baSJoerg Roedel /* Disable command buffer */ 472ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 473ad8694baSJoerg Roedel 474ad8694baSJoerg Roedel /* Disable event logging and event interrupts */ 475ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_INT_EN); 476ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 477ad8694baSJoerg Roedel 478ad8694baSJoerg Roedel /* Disable IOMMU GA_LOG */ 479ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_GALOG_EN); 480ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_GAINT_EN); 481ad8694baSJoerg Roedel 482ad8694baSJoerg Roedel /* Disable IOMMU hardware itself */ 483ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_IOMMU_EN); 484ad8694baSJoerg Roedel } 485ad8694baSJoerg Roedel 486ad8694baSJoerg Roedel /* 487ad8694baSJoerg Roedel * mapping and unmapping functions for the IOMMU MMIO space. Each AMD IOMMU in 488ad8694baSJoerg Roedel * the system has one. 489ad8694baSJoerg Roedel */ 490ad8694baSJoerg Roedel static u8 __iomem * __init iommu_map_mmio_space(u64 address, u64 end) 491ad8694baSJoerg Roedel { 492ad8694baSJoerg Roedel if (!request_mem_region(address, end, "amd_iommu")) { 493ad8694baSJoerg Roedel pr_err("Can not reserve memory region %llx-%llx for mmio\n", 494ad8694baSJoerg Roedel address, end); 495ad8694baSJoerg Roedel pr_err("This is a BIOS bug. Please contact your hardware vendor\n"); 496ad8694baSJoerg Roedel return NULL; 497ad8694baSJoerg Roedel } 498ad8694baSJoerg Roedel 499ad8694baSJoerg Roedel return (u8 __iomem *)ioremap(address, end); 500ad8694baSJoerg Roedel } 501ad8694baSJoerg Roedel 502ad8694baSJoerg Roedel static void __init iommu_unmap_mmio_space(struct amd_iommu *iommu) 503ad8694baSJoerg Roedel { 504ad8694baSJoerg Roedel if (iommu->mmio_base) 505ad8694baSJoerg Roedel iounmap(iommu->mmio_base); 506ad8694baSJoerg Roedel release_mem_region(iommu->mmio_phys, iommu->mmio_phys_end); 507ad8694baSJoerg Roedel } 508ad8694baSJoerg Roedel 509ad8694baSJoerg Roedel static inline u32 get_ivhd_header_size(struct ivhd_header *h) 510ad8694baSJoerg Roedel { 511ad8694baSJoerg Roedel u32 size = 0; 512ad8694baSJoerg Roedel 513ad8694baSJoerg Roedel switch (h->type) { 514ad8694baSJoerg Roedel case 0x10: 515ad8694baSJoerg Roedel size = 24; 516ad8694baSJoerg Roedel break; 517ad8694baSJoerg Roedel case 0x11: 518ad8694baSJoerg Roedel case 0x40: 519ad8694baSJoerg Roedel size = 40; 520ad8694baSJoerg Roedel break; 521ad8694baSJoerg Roedel } 522ad8694baSJoerg Roedel return size; 523ad8694baSJoerg Roedel } 524ad8694baSJoerg Roedel 525ad8694baSJoerg Roedel /**************************************************************************** 526ad8694baSJoerg Roedel * 527ad8694baSJoerg Roedel * The functions below belong to the first pass of AMD IOMMU ACPI table 528ad8694baSJoerg Roedel * parsing. In this pass we try to find out the highest device id this 529ad8694baSJoerg Roedel * code has to handle. Upon this information the size of the shared data 530ad8694baSJoerg Roedel * structures is determined later. 531ad8694baSJoerg Roedel * 532ad8694baSJoerg Roedel ****************************************************************************/ 533ad8694baSJoerg Roedel 534ad8694baSJoerg Roedel /* 535ad8694baSJoerg Roedel * This function calculates the length of a given IVHD entry 536ad8694baSJoerg Roedel */ 537ad8694baSJoerg Roedel static inline int ivhd_entry_length(u8 *ivhd) 538ad8694baSJoerg Roedel { 539ad8694baSJoerg Roedel u32 type = ((struct ivhd_entry *)ivhd)->type; 540ad8694baSJoerg Roedel 541ad8694baSJoerg Roedel if (type < 0x80) { 542ad8694baSJoerg Roedel return 0x04 << (*ivhd >> 6); 543ad8694baSJoerg Roedel } else if (type == IVHD_DEV_ACPI_HID) { 544ad8694baSJoerg Roedel /* For ACPI_HID, offset 21 is uid len */ 545ad8694baSJoerg Roedel return *((u8 *)ivhd + 21) + 22; 546ad8694baSJoerg Roedel } 547ad8694baSJoerg Roedel return 0; 548ad8694baSJoerg Roedel } 549ad8694baSJoerg Roedel 550ad8694baSJoerg Roedel /* 551ad8694baSJoerg Roedel * After reading the highest device id from the IOMMU PCI capability header 552ad8694baSJoerg Roedel * this function looks if there is a higher device id defined in the ACPI table 553ad8694baSJoerg Roedel */ 554ad8694baSJoerg Roedel static int __init find_last_devid_from_ivhd(struct ivhd_header *h) 555ad8694baSJoerg Roedel { 556ad8694baSJoerg Roedel u8 *p = (void *)h, *end = (void *)h; 557ad8694baSJoerg Roedel struct ivhd_entry *dev; 558ad8694baSJoerg Roedel 559ad8694baSJoerg Roedel u32 ivhd_size = get_ivhd_header_size(h); 560ad8694baSJoerg Roedel 561ad8694baSJoerg Roedel if (!ivhd_size) { 562ad8694baSJoerg Roedel pr_err("Unsupported IVHD type %#x\n", h->type); 563ad8694baSJoerg Roedel return -EINVAL; 564ad8694baSJoerg Roedel } 565ad8694baSJoerg Roedel 566ad8694baSJoerg Roedel p += ivhd_size; 567ad8694baSJoerg Roedel end += h->length; 568ad8694baSJoerg Roedel 569ad8694baSJoerg Roedel while (p < end) { 570ad8694baSJoerg Roedel dev = (struct ivhd_entry *)p; 571ad8694baSJoerg Roedel switch (dev->type) { 572ad8694baSJoerg Roedel case IVHD_DEV_ALL: 573ad8694baSJoerg Roedel /* Use maximum BDF value for DEV_ALL */ 574ad8694baSJoerg Roedel update_last_devid(0xffff); 575ad8694baSJoerg Roedel break; 576ad8694baSJoerg Roedel case IVHD_DEV_SELECT: 577ad8694baSJoerg Roedel case IVHD_DEV_RANGE_END: 578ad8694baSJoerg Roedel case IVHD_DEV_ALIAS: 579ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT: 580ad8694baSJoerg Roedel /* all the above subfield types refer to device ids */ 581ad8694baSJoerg Roedel update_last_devid(dev->devid); 582ad8694baSJoerg Roedel break; 583ad8694baSJoerg Roedel default: 584ad8694baSJoerg Roedel break; 585ad8694baSJoerg Roedel } 586ad8694baSJoerg Roedel p += ivhd_entry_length(p); 587ad8694baSJoerg Roedel } 588ad8694baSJoerg Roedel 589ad8694baSJoerg Roedel WARN_ON(p != end); 590ad8694baSJoerg Roedel 591ad8694baSJoerg Roedel return 0; 592ad8694baSJoerg Roedel } 593ad8694baSJoerg Roedel 594ad8694baSJoerg Roedel static int __init check_ivrs_checksum(struct acpi_table_header *table) 595ad8694baSJoerg Roedel { 596ad8694baSJoerg Roedel int i; 597ad8694baSJoerg Roedel u8 checksum = 0, *p = (u8 *)table; 598ad8694baSJoerg Roedel 599ad8694baSJoerg Roedel for (i = 0; i < table->length; ++i) 600ad8694baSJoerg Roedel checksum += p[i]; 601ad8694baSJoerg Roedel if (checksum != 0) { 602ad8694baSJoerg Roedel /* ACPI table corrupt */ 603ad8694baSJoerg Roedel pr_err(FW_BUG "IVRS invalid checksum\n"); 604ad8694baSJoerg Roedel return -ENODEV; 605ad8694baSJoerg Roedel } 606ad8694baSJoerg Roedel 607ad8694baSJoerg Roedel return 0; 608ad8694baSJoerg Roedel } 609ad8694baSJoerg Roedel 610ad8694baSJoerg Roedel /* 611ad8694baSJoerg Roedel * Iterate over all IVHD entries in the ACPI table and find the highest device 612ad8694baSJoerg Roedel * id which we need to handle. This is the first of three functions which parse 613ad8694baSJoerg Roedel * the ACPI table. So we check the checksum here. 614ad8694baSJoerg Roedel */ 615ad8694baSJoerg Roedel static int __init find_last_devid_acpi(struct acpi_table_header *table) 616ad8694baSJoerg Roedel { 617ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 618ad8694baSJoerg Roedel struct ivhd_header *h; 619ad8694baSJoerg Roedel 620ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 621ad8694baSJoerg Roedel 622ad8694baSJoerg Roedel end += table->length; 623ad8694baSJoerg Roedel while (p < end) { 624ad8694baSJoerg Roedel h = (struct ivhd_header *)p; 625ad8694baSJoerg Roedel if (h->type == amd_iommu_target_ivhd_type) { 626ad8694baSJoerg Roedel int ret = find_last_devid_from_ivhd(h); 627ad8694baSJoerg Roedel 628ad8694baSJoerg Roedel if (ret) 629ad8694baSJoerg Roedel return ret; 630ad8694baSJoerg Roedel } 631ad8694baSJoerg Roedel p += h->length; 632ad8694baSJoerg Roedel } 633ad8694baSJoerg Roedel WARN_ON(p != end); 634ad8694baSJoerg Roedel 635ad8694baSJoerg Roedel return 0; 636ad8694baSJoerg Roedel } 637ad8694baSJoerg Roedel 638ad8694baSJoerg Roedel /**************************************************************************** 639ad8694baSJoerg Roedel * 640ad8694baSJoerg Roedel * The following functions belong to the code path which parses the ACPI table 641ad8694baSJoerg Roedel * the second time. In this ACPI parsing iteration we allocate IOMMU specific 642ad8694baSJoerg Roedel * data structures, initialize the device/alias/rlookup table and also 643ad8694baSJoerg Roedel * basically initialize the hardware. 644ad8694baSJoerg Roedel * 645ad8694baSJoerg Roedel ****************************************************************************/ 646ad8694baSJoerg Roedel 647ad8694baSJoerg Roedel /* 648ad8694baSJoerg Roedel * Allocates the command buffer. This buffer is per AMD IOMMU. We can 649ad8694baSJoerg Roedel * write commands to that buffer later and the IOMMU will execute them 650ad8694baSJoerg Roedel * asynchronously 651ad8694baSJoerg Roedel */ 652ad8694baSJoerg Roedel static int __init alloc_command_buffer(struct amd_iommu *iommu) 653ad8694baSJoerg Roedel { 654ad8694baSJoerg Roedel iommu->cmd_buf = (void *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 655ad8694baSJoerg Roedel get_order(CMD_BUFFER_SIZE)); 656ad8694baSJoerg Roedel 657ad8694baSJoerg Roedel return iommu->cmd_buf ? 0 : -ENOMEM; 658ad8694baSJoerg Roedel } 659ad8694baSJoerg Roedel 660ad8694baSJoerg Roedel /* 6615ce97f4eSLennert Buytenhek * This function restarts event logging in case the IOMMU experienced 6625ce97f4eSLennert Buytenhek * an event log buffer overflow. 6635ce97f4eSLennert Buytenhek */ 6645ce97f4eSLennert Buytenhek void amd_iommu_restart_event_logging(struct amd_iommu *iommu) 6655ce97f4eSLennert Buytenhek { 6665ce97f4eSLennert Buytenhek iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 6675ce97f4eSLennert Buytenhek iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN); 6685ce97f4eSLennert Buytenhek } 6695ce97f4eSLennert Buytenhek 6705ce97f4eSLennert Buytenhek /* 671ad8694baSJoerg Roedel * This function resets the command buffer if the IOMMU stopped fetching 672ad8694baSJoerg Roedel * commands from it. 673ad8694baSJoerg Roedel */ 6743bf01426SVasant Hegde static void amd_iommu_reset_cmd_buffer(struct amd_iommu *iommu) 675ad8694baSJoerg Roedel { 676ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 677ad8694baSJoerg Roedel 678ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_CMD_HEAD_OFFSET); 679ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_CMD_TAIL_OFFSET); 680ad8694baSJoerg Roedel iommu->cmd_buf_head = 0; 681ad8694baSJoerg Roedel iommu->cmd_buf_tail = 0; 682ad8694baSJoerg Roedel 683ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_CMDBUF_EN); 684ad8694baSJoerg Roedel } 685ad8694baSJoerg Roedel 686ad8694baSJoerg Roedel /* 687ad8694baSJoerg Roedel * This function writes the command buffer address to the hardware and 688ad8694baSJoerg Roedel * enables it. 689ad8694baSJoerg Roedel */ 690ad8694baSJoerg Roedel static void iommu_enable_command_buffer(struct amd_iommu *iommu) 691ad8694baSJoerg Roedel { 692ad8694baSJoerg Roedel u64 entry; 693ad8694baSJoerg Roedel 694ad8694baSJoerg Roedel BUG_ON(iommu->cmd_buf == NULL); 695ad8694baSJoerg Roedel 696ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->cmd_buf); 697ad8694baSJoerg Roedel entry |= MMIO_CMD_SIZE_512; 698ad8694baSJoerg Roedel 699ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_CMD_BUF_OFFSET, 700ad8694baSJoerg Roedel &entry, sizeof(entry)); 701ad8694baSJoerg Roedel 702ad8694baSJoerg Roedel amd_iommu_reset_cmd_buffer(iommu); 703ad8694baSJoerg Roedel } 704ad8694baSJoerg Roedel 705ad8694baSJoerg Roedel /* 706ad8694baSJoerg Roedel * This function disables the command buffer 707ad8694baSJoerg Roedel */ 708ad8694baSJoerg Roedel static void iommu_disable_command_buffer(struct amd_iommu *iommu) 709ad8694baSJoerg Roedel { 710ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_CMDBUF_EN); 711ad8694baSJoerg Roedel } 712ad8694baSJoerg Roedel 713ad8694baSJoerg Roedel static void __init free_command_buffer(struct amd_iommu *iommu) 714ad8694baSJoerg Roedel { 715ad8694baSJoerg Roedel free_pages((unsigned long)iommu->cmd_buf, get_order(CMD_BUFFER_SIZE)); 716ad8694baSJoerg Roedel } 717ad8694baSJoerg Roedel 7186d39bdeeSSuravee Suthikulpanit static void *__init iommu_alloc_4k_pages(struct amd_iommu *iommu, 7196d39bdeeSSuravee Suthikulpanit gfp_t gfp, size_t size) 7206d39bdeeSSuravee Suthikulpanit { 7216d39bdeeSSuravee Suthikulpanit int order = get_order(size); 7226d39bdeeSSuravee Suthikulpanit void *buf = (void *)__get_free_pages(gfp, order); 7236d39bdeeSSuravee Suthikulpanit 7246d39bdeeSSuravee Suthikulpanit if (buf && 7256d39bdeeSSuravee Suthikulpanit iommu_feature(iommu, FEATURE_SNP) && 7266d39bdeeSSuravee Suthikulpanit set_memory_4k((unsigned long)buf, (1 << order))) { 7276d39bdeeSSuravee Suthikulpanit free_pages((unsigned long)buf, order); 7286d39bdeeSSuravee Suthikulpanit buf = NULL; 7296d39bdeeSSuravee Suthikulpanit } 7306d39bdeeSSuravee Suthikulpanit 7316d39bdeeSSuravee Suthikulpanit return buf; 7326d39bdeeSSuravee Suthikulpanit } 7336d39bdeeSSuravee Suthikulpanit 734ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */ 735ad8694baSJoerg Roedel static int __init alloc_event_buffer(struct amd_iommu *iommu) 736ad8694baSJoerg Roedel { 7376d39bdeeSSuravee Suthikulpanit iommu->evt_buf = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 7386d39bdeeSSuravee Suthikulpanit EVT_BUFFER_SIZE); 739ad8694baSJoerg Roedel 740ad8694baSJoerg Roedel return iommu->evt_buf ? 0 : -ENOMEM; 741ad8694baSJoerg Roedel } 742ad8694baSJoerg Roedel 743ad8694baSJoerg Roedel static void iommu_enable_event_buffer(struct amd_iommu *iommu) 744ad8694baSJoerg Roedel { 745ad8694baSJoerg Roedel u64 entry; 746ad8694baSJoerg Roedel 747ad8694baSJoerg Roedel BUG_ON(iommu->evt_buf == NULL); 748ad8694baSJoerg Roedel 749ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->evt_buf) | EVT_LEN_MASK; 750ad8694baSJoerg Roedel 751ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_EVT_BUF_OFFSET, 752ad8694baSJoerg Roedel &entry, sizeof(entry)); 753ad8694baSJoerg Roedel 754ad8694baSJoerg Roedel /* set head and tail to zero manually */ 755ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_EVT_HEAD_OFFSET); 756ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_EVT_TAIL_OFFSET); 757ad8694baSJoerg Roedel 758ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_EVT_LOG_EN); 759ad8694baSJoerg Roedel } 760ad8694baSJoerg Roedel 761ad8694baSJoerg Roedel /* 762ad8694baSJoerg Roedel * This function disables the event log buffer 763ad8694baSJoerg Roedel */ 764ad8694baSJoerg Roedel static void iommu_disable_event_buffer(struct amd_iommu *iommu) 765ad8694baSJoerg Roedel { 766ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_EVT_LOG_EN); 767ad8694baSJoerg Roedel } 768ad8694baSJoerg Roedel 769ad8694baSJoerg Roedel static void __init free_event_buffer(struct amd_iommu *iommu) 770ad8694baSJoerg Roedel { 771ad8694baSJoerg Roedel free_pages((unsigned long)iommu->evt_buf, get_order(EVT_BUFFER_SIZE)); 772ad8694baSJoerg Roedel } 773ad8694baSJoerg Roedel 774ad8694baSJoerg Roedel /* allocates the memory where the IOMMU will log its events to */ 775ad8694baSJoerg Roedel static int __init alloc_ppr_log(struct amd_iommu *iommu) 776ad8694baSJoerg Roedel { 7776d39bdeeSSuravee Suthikulpanit iommu->ppr_log = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 7786d39bdeeSSuravee Suthikulpanit PPR_LOG_SIZE); 779ad8694baSJoerg Roedel 780ad8694baSJoerg Roedel return iommu->ppr_log ? 0 : -ENOMEM; 781ad8694baSJoerg Roedel } 782ad8694baSJoerg Roedel 783ad8694baSJoerg Roedel static void iommu_enable_ppr_log(struct amd_iommu *iommu) 784ad8694baSJoerg Roedel { 785ad8694baSJoerg Roedel u64 entry; 786ad8694baSJoerg Roedel 787ad8694baSJoerg Roedel if (iommu->ppr_log == NULL) 788ad8694baSJoerg Roedel return; 789ad8694baSJoerg Roedel 790ad8694baSJoerg Roedel entry = iommu_virt_to_phys(iommu->ppr_log) | PPR_LOG_SIZE_512; 791ad8694baSJoerg Roedel 792ad8694baSJoerg Roedel memcpy_toio(iommu->mmio_base + MMIO_PPR_LOG_OFFSET, 793ad8694baSJoerg Roedel &entry, sizeof(entry)); 794ad8694baSJoerg Roedel 795ad8694baSJoerg Roedel /* set head and tail to zero manually */ 796ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_PPR_HEAD_OFFSET); 797ad8694baSJoerg Roedel writel(0x00, iommu->mmio_base + MMIO_PPR_TAIL_OFFSET); 798ad8694baSJoerg Roedel 799ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPRLOG_EN); 800ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPR_EN); 801ad8694baSJoerg Roedel } 802ad8694baSJoerg Roedel 803ad8694baSJoerg Roedel static void __init free_ppr_log(struct amd_iommu *iommu) 804ad8694baSJoerg Roedel { 805ad8694baSJoerg Roedel free_pages((unsigned long)iommu->ppr_log, get_order(PPR_LOG_SIZE)); 806ad8694baSJoerg Roedel } 807ad8694baSJoerg Roedel 808ad8694baSJoerg Roedel static void free_ga_log(struct amd_iommu *iommu) 809ad8694baSJoerg Roedel { 810ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 811092550eaSLibing Zhou free_pages((unsigned long)iommu->ga_log, get_order(GA_LOG_SIZE)); 812092550eaSLibing Zhou free_pages((unsigned long)iommu->ga_log_tail, get_order(8)); 813ad8694baSJoerg Roedel #endif 814ad8694baSJoerg Roedel } 815ad8694baSJoerg Roedel 816ad8694baSJoerg Roedel static int iommu_ga_log_enable(struct amd_iommu *iommu) 817ad8694baSJoerg Roedel { 818ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 819ad8694baSJoerg Roedel u32 status, i; 820a8d4a37dSMaxim Levitsky u64 entry; 821ad8694baSJoerg Roedel 822ad8694baSJoerg Roedel if (!iommu->ga_log) 823ad8694baSJoerg Roedel return -EINVAL; 824ad8694baSJoerg Roedel 825ad8694baSJoerg Roedel /* Check if already running */ 826a8d4a37dSMaxim Levitsky status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 827a8d4a37dSMaxim Levitsky if (WARN_ON(status & (MMIO_STATUS_GALOG_RUN_MASK))) 828ad8694baSJoerg Roedel return 0; 829ad8694baSJoerg Roedel 830a8d4a37dSMaxim Levitsky entry = iommu_virt_to_phys(iommu->ga_log) | GA_LOG_SIZE_512; 831a8d4a37dSMaxim Levitsky memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_BASE_OFFSET, 832a8d4a37dSMaxim Levitsky &entry, sizeof(entry)); 833a8d4a37dSMaxim Levitsky entry = (iommu_virt_to_phys(iommu->ga_log_tail) & 834a8d4a37dSMaxim Levitsky (BIT_ULL(52)-1)) & ~7ULL; 835a8d4a37dSMaxim Levitsky memcpy_toio(iommu->mmio_base + MMIO_GA_LOG_TAIL_OFFSET, 836a8d4a37dSMaxim Levitsky &entry, sizeof(entry)); 837a8d4a37dSMaxim Levitsky writel(0x00, iommu->mmio_base + MMIO_GA_HEAD_OFFSET); 838a8d4a37dSMaxim Levitsky writel(0x00, iommu->mmio_base + MMIO_GA_TAIL_OFFSET); 839a8d4a37dSMaxim Levitsky 840a8d4a37dSMaxim Levitsky 841ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GAINT_EN); 842ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GALOG_EN); 843ad8694baSJoerg Roedel 844ad8694baSJoerg Roedel for (i = 0; i < LOOP_TIMEOUT; ++i) { 845ad8694baSJoerg Roedel status = readl(iommu->mmio_base + MMIO_STATUS_OFFSET); 846ad8694baSJoerg Roedel if (status & (MMIO_STATUS_GALOG_RUN_MASK)) 847ad8694baSJoerg Roedel break; 8489b45a773SJoerg Roedel udelay(10); 849ad8694baSJoerg Roedel } 850ad8694baSJoerg Roedel 851a8d4a37dSMaxim Levitsky if (WARN_ON(i >= LOOP_TIMEOUT)) 852ad8694baSJoerg Roedel return -EINVAL; 853ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 854ad8694baSJoerg Roedel return 0; 855ad8694baSJoerg Roedel } 856ad8694baSJoerg Roedel 857ad8694baSJoerg Roedel static int iommu_init_ga_log(struct amd_iommu *iommu) 858ad8694baSJoerg Roedel { 859eb03f2d2SSuravee Suthikulpanit #ifdef CONFIG_IRQ_REMAP 860ad8694baSJoerg Roedel if (!AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 861ad8694baSJoerg Roedel return 0; 862ad8694baSJoerg Roedel 863ad8694baSJoerg Roedel iommu->ga_log = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 864ad8694baSJoerg Roedel get_order(GA_LOG_SIZE)); 865ad8694baSJoerg Roedel if (!iommu->ga_log) 866ad8694baSJoerg Roedel goto err_out; 867ad8694baSJoerg Roedel 868ad8694baSJoerg Roedel iommu->ga_log_tail = (u8 *)__get_free_pages(GFP_KERNEL | __GFP_ZERO, 869ad8694baSJoerg Roedel get_order(8)); 870ad8694baSJoerg Roedel if (!iommu->ga_log_tail) 871ad8694baSJoerg Roedel goto err_out; 872ad8694baSJoerg Roedel 873ad8694baSJoerg Roedel return 0; 874ad8694baSJoerg Roedel err_out: 875ad8694baSJoerg Roedel free_ga_log(iommu); 876ad8694baSJoerg Roedel return -EINVAL; 877eb03f2d2SSuravee Suthikulpanit #else 878eb03f2d2SSuravee Suthikulpanit return 0; 879ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 880ad8694baSJoerg Roedel } 881ad8694baSJoerg Roedel 882c69d89afSSuravee Suthikulpanit static int __init alloc_cwwb_sem(struct amd_iommu *iommu) 883c69d89afSSuravee Suthikulpanit { 8846d39bdeeSSuravee Suthikulpanit iommu->cmd_sem = iommu_alloc_4k_pages(iommu, GFP_KERNEL | __GFP_ZERO, 1); 885c69d89afSSuravee Suthikulpanit 886c69d89afSSuravee Suthikulpanit return iommu->cmd_sem ? 0 : -ENOMEM; 887c69d89afSSuravee Suthikulpanit } 888c69d89afSSuravee Suthikulpanit 889c69d89afSSuravee Suthikulpanit static void __init free_cwwb_sem(struct amd_iommu *iommu) 890c69d89afSSuravee Suthikulpanit { 891c69d89afSSuravee Suthikulpanit if (iommu->cmd_sem) 892c69d89afSSuravee Suthikulpanit free_page((unsigned long)iommu->cmd_sem); 893c69d89afSSuravee Suthikulpanit } 894c69d89afSSuravee Suthikulpanit 895ad8694baSJoerg Roedel static void iommu_enable_xt(struct amd_iommu *iommu) 896ad8694baSJoerg Roedel { 897ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 898ad8694baSJoerg Roedel /* 899ad8694baSJoerg Roedel * XT mode (32-bit APIC destination ID) requires 900ad8694baSJoerg Roedel * GA mode (128-bit IRTE support) as a prerequisite. 901ad8694baSJoerg Roedel */ 902ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir) && 903ad8694baSJoerg Roedel amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 904ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_XT_EN); 905ad8694baSJoerg Roedel #endif /* CONFIG_IRQ_REMAP */ 906ad8694baSJoerg Roedel } 907ad8694baSJoerg Roedel 908ad8694baSJoerg Roedel static void iommu_enable_gt(struct amd_iommu *iommu) 909ad8694baSJoerg Roedel { 910ad8694baSJoerg Roedel if (!iommu_feature(iommu, FEATURE_GT)) 911ad8694baSJoerg Roedel return; 912ad8694baSJoerg Roedel 913ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GT_EN); 914ad8694baSJoerg Roedel } 915ad8694baSJoerg Roedel 916ad8694baSJoerg Roedel /* sets a specific bit in the device table entry. */ 917ad8694baSJoerg Roedel static void set_dev_entry_bit(u16 devid, u8 bit) 918ad8694baSJoerg Roedel { 919ad8694baSJoerg Roedel int i = (bit >> 6) & 0x03; 920ad8694baSJoerg Roedel int _bit = bit & 0x3f; 921ad8694baSJoerg Roedel 922ad8694baSJoerg Roedel amd_iommu_dev_table[devid].data[i] |= (1UL << _bit); 923ad8694baSJoerg Roedel } 924ad8694baSJoerg Roedel 925ad8694baSJoerg Roedel static int get_dev_entry_bit(u16 devid, u8 bit) 926ad8694baSJoerg Roedel { 927ad8694baSJoerg Roedel int i = (bit >> 6) & 0x03; 928ad8694baSJoerg Roedel int _bit = bit & 0x3f; 929ad8694baSJoerg Roedel 930ad8694baSJoerg Roedel return (amd_iommu_dev_table[devid].data[i] & (1UL << _bit)) >> _bit; 931ad8694baSJoerg Roedel } 932ad8694baSJoerg Roedel 933ad8694baSJoerg Roedel 934ad8694baSJoerg Roedel static bool copy_device_table(void) 935ad8694baSJoerg Roedel { 936ad8694baSJoerg Roedel u64 int_ctl, int_tab_len, entry = 0, last_entry = 0; 937ad8694baSJoerg Roedel struct dev_table_entry *old_devtb = NULL; 938ad8694baSJoerg Roedel u32 lo, hi, devid, old_devtb_size; 939ad8694baSJoerg Roedel phys_addr_t old_devtb_phys; 940ad8694baSJoerg Roedel struct amd_iommu *iommu; 941ad8694baSJoerg Roedel u16 dom_id, dte_v, irq_v; 942ad8694baSJoerg Roedel gfp_t gfp_flag; 943ad8694baSJoerg Roedel u64 tmp; 944ad8694baSJoerg Roedel 945ad8694baSJoerg Roedel if (!amd_iommu_pre_enabled) 946ad8694baSJoerg Roedel return false; 947ad8694baSJoerg Roedel 948ad8694baSJoerg Roedel pr_warn("Translation is already enabled - trying to copy translation structures\n"); 949ad8694baSJoerg Roedel for_each_iommu(iommu) { 950ad8694baSJoerg Roedel /* All IOMMUs should use the same device table with the same size */ 951ad8694baSJoerg Roedel lo = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET); 952ad8694baSJoerg Roedel hi = readl(iommu->mmio_base + MMIO_DEV_TABLE_OFFSET + 4); 953ad8694baSJoerg Roedel entry = (((u64) hi) << 32) + lo; 954ad8694baSJoerg Roedel if (last_entry && last_entry != entry) { 955ad8694baSJoerg Roedel pr_err("IOMMU:%d should use the same dev table as others!\n", 956ad8694baSJoerg Roedel iommu->index); 957ad8694baSJoerg Roedel return false; 958ad8694baSJoerg Roedel } 959ad8694baSJoerg Roedel last_entry = entry; 960ad8694baSJoerg Roedel 961ad8694baSJoerg Roedel old_devtb_size = ((entry & ~PAGE_MASK) + 1) << 12; 962ad8694baSJoerg Roedel if (old_devtb_size != dev_table_size) { 963ad8694baSJoerg Roedel pr_err("The device table size of IOMMU:%d is not expected!\n", 964ad8694baSJoerg Roedel iommu->index); 965ad8694baSJoerg Roedel return false; 966ad8694baSJoerg Roedel } 967ad8694baSJoerg Roedel } 968ad8694baSJoerg Roedel 969ad8694baSJoerg Roedel /* 970ad8694baSJoerg Roedel * When SME is enabled in the first kernel, the entry includes the 971ad8694baSJoerg Roedel * memory encryption mask(sme_me_mask), we must remove the memory 972ad8694baSJoerg Roedel * encryption mask to obtain the true physical address in kdump kernel. 973ad8694baSJoerg Roedel */ 974ad8694baSJoerg Roedel old_devtb_phys = __sme_clr(entry) & PAGE_MASK; 975ad8694baSJoerg Roedel 976ad8694baSJoerg Roedel if (old_devtb_phys >= 0x100000000ULL) { 977ad8694baSJoerg Roedel pr_err("The address of old device table is above 4G, not trustworthy!\n"); 978ad8694baSJoerg Roedel return false; 979ad8694baSJoerg Roedel } 98032cb4d02STom Lendacky old_devtb = (cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) && is_kdump_kernel()) 981ad8694baSJoerg Roedel ? (__force void *)ioremap_encrypted(old_devtb_phys, 982ad8694baSJoerg Roedel dev_table_size) 983ad8694baSJoerg Roedel : memremap(old_devtb_phys, dev_table_size, MEMREMAP_WB); 984ad8694baSJoerg Roedel 985ad8694baSJoerg Roedel if (!old_devtb) 986ad8694baSJoerg Roedel return false; 987ad8694baSJoerg Roedel 988ad8694baSJoerg Roedel gfp_flag = GFP_KERNEL | __GFP_ZERO | GFP_DMA32; 989ad8694baSJoerg Roedel old_dev_tbl_cpy = (void *)__get_free_pages(gfp_flag, 990ad8694baSJoerg Roedel get_order(dev_table_size)); 991ad8694baSJoerg Roedel if (old_dev_tbl_cpy == NULL) { 992ad8694baSJoerg Roedel pr_err("Failed to allocate memory for copying old device table!\n"); 993434d2defSVasant Hegde memunmap(old_devtb); 994ad8694baSJoerg Roedel return false; 995ad8694baSJoerg Roedel } 996ad8694baSJoerg Roedel 997ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) { 998ad8694baSJoerg Roedel old_dev_tbl_cpy[devid] = old_devtb[devid]; 999ad8694baSJoerg Roedel dom_id = old_devtb[devid].data[1] & DEV_DOMID_MASK; 1000ad8694baSJoerg Roedel dte_v = old_devtb[devid].data[0] & DTE_FLAG_V; 1001ad8694baSJoerg Roedel 1002ad8694baSJoerg Roedel if (dte_v && dom_id) { 1003ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[0] = old_devtb[devid].data[0]; 1004ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[1] = old_devtb[devid].data[1]; 1005ad8694baSJoerg Roedel __set_bit(dom_id, amd_iommu_pd_alloc_bitmap); 1006ad8694baSJoerg Roedel /* If gcr3 table existed, mask it out */ 1007ad8694baSJoerg Roedel if (old_devtb[devid].data[0] & DTE_FLAG_GV) { 1008ad8694baSJoerg Roedel tmp = DTE_GCR3_VAL_B(~0ULL) << DTE_GCR3_SHIFT_B; 1009ad8694baSJoerg Roedel tmp |= DTE_GCR3_VAL_C(~0ULL) << DTE_GCR3_SHIFT_C; 1010ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[1] &= ~tmp; 1011ad8694baSJoerg Roedel tmp = DTE_GCR3_VAL_A(~0ULL) << DTE_GCR3_SHIFT_A; 1012ad8694baSJoerg Roedel tmp |= DTE_FLAG_GV; 1013ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[0] &= ~tmp; 1014ad8694baSJoerg Roedel } 1015ad8694baSJoerg Roedel } 1016ad8694baSJoerg Roedel 1017ad8694baSJoerg Roedel irq_v = old_devtb[devid].data[2] & DTE_IRQ_REMAP_ENABLE; 1018ad8694baSJoerg Roedel int_ctl = old_devtb[devid].data[2] & DTE_IRQ_REMAP_INTCTL_MASK; 10195ae9a046SSuravee Suthikulpanit int_tab_len = old_devtb[devid].data[2] & DTE_INTTABLEN_MASK; 1020ad8694baSJoerg Roedel if (irq_v && (int_ctl || int_tab_len)) { 1021ad8694baSJoerg Roedel if ((int_ctl != DTE_IRQ_REMAP_INTCTL) || 10225ae9a046SSuravee Suthikulpanit (int_tab_len != DTE_INTTABLEN)) { 1023ad8694baSJoerg Roedel pr_err("Wrong old irq remapping flag: %#x\n", devid); 1024434d2defSVasant Hegde memunmap(old_devtb); 1025ad8694baSJoerg Roedel return false; 1026ad8694baSJoerg Roedel } 1027ad8694baSJoerg Roedel 1028ad8694baSJoerg Roedel old_dev_tbl_cpy[devid].data[2] = old_devtb[devid].data[2]; 1029ad8694baSJoerg Roedel } 1030ad8694baSJoerg Roedel } 1031ad8694baSJoerg Roedel memunmap(old_devtb); 1032ad8694baSJoerg Roedel 1033ad8694baSJoerg Roedel return true; 1034ad8694baSJoerg Roedel } 1035ad8694baSJoerg Roedel 1036ad8694baSJoerg Roedel void amd_iommu_apply_erratum_63(u16 devid) 1037ad8694baSJoerg Roedel { 1038ad8694baSJoerg Roedel int sysmgt; 1039ad8694baSJoerg Roedel 1040ad8694baSJoerg Roedel sysmgt = get_dev_entry_bit(devid, DEV_ENTRY_SYSMGT1) | 1041ad8694baSJoerg Roedel (get_dev_entry_bit(devid, DEV_ENTRY_SYSMGT2) << 1); 1042ad8694baSJoerg Roedel 1043ad8694baSJoerg Roedel if (sysmgt == 0x01) 1044ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_IW); 1045ad8694baSJoerg Roedel } 1046ad8694baSJoerg Roedel 1047ad8694baSJoerg Roedel /* Writes the specific IOMMU for a device into the rlookup table */ 1048ad8694baSJoerg Roedel static void __init set_iommu_for_device(struct amd_iommu *iommu, u16 devid) 1049ad8694baSJoerg Roedel { 1050ad8694baSJoerg Roedel amd_iommu_rlookup_table[devid] = iommu; 1051ad8694baSJoerg Roedel } 1052ad8694baSJoerg Roedel 1053ad8694baSJoerg Roedel /* 1054ad8694baSJoerg Roedel * This function takes the device specific flags read from the ACPI 1055ad8694baSJoerg Roedel * table and sets up the device table entry with that information 1056ad8694baSJoerg Roedel */ 1057ad8694baSJoerg Roedel static void __init set_dev_entry_from_acpi(struct amd_iommu *iommu, 1058ad8694baSJoerg Roedel u16 devid, u32 flags, u32 ext_flags) 1059ad8694baSJoerg Roedel { 1060ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_INITPASS) 1061ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_INIT_PASS); 1062ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_EXTINT) 1063ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_EINT_PASS); 1064ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_NMI) 1065ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_NMI_PASS); 1066ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_SYSMGT1) 1067ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_SYSMGT1); 1068ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_SYSMGT2) 1069ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_SYSMGT2); 1070ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_LINT0) 1071ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_LINT0_PASS); 1072ad8694baSJoerg Roedel if (flags & ACPI_DEVFLAG_LINT1) 1073ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_LINT1_PASS); 1074ad8694baSJoerg Roedel 1075ad8694baSJoerg Roedel amd_iommu_apply_erratum_63(devid); 1076ad8694baSJoerg Roedel 1077ad8694baSJoerg Roedel set_iommu_for_device(iommu, devid); 1078ad8694baSJoerg Roedel } 1079ad8694baSJoerg Roedel 1080ad8694baSJoerg Roedel int __init add_special_device(u8 type, u8 id, u16 *devid, bool cmd_line) 1081ad8694baSJoerg Roedel { 1082ad8694baSJoerg Roedel struct devid_map *entry; 1083ad8694baSJoerg Roedel struct list_head *list; 1084ad8694baSJoerg Roedel 1085ad8694baSJoerg Roedel if (type == IVHD_SPECIAL_IOAPIC) 1086ad8694baSJoerg Roedel list = &ioapic_map; 1087ad8694baSJoerg Roedel else if (type == IVHD_SPECIAL_HPET) 1088ad8694baSJoerg Roedel list = &hpet_map; 1089ad8694baSJoerg Roedel else 1090ad8694baSJoerg Roedel return -EINVAL; 1091ad8694baSJoerg Roedel 1092ad8694baSJoerg Roedel list_for_each_entry(entry, list, list) { 1093ad8694baSJoerg Roedel if (!(entry->id == id && entry->cmd_line)) 1094ad8694baSJoerg Roedel continue; 1095ad8694baSJoerg Roedel 1096ad8694baSJoerg Roedel pr_info("Command-line override present for %s id %d - ignoring\n", 1097ad8694baSJoerg Roedel type == IVHD_SPECIAL_IOAPIC ? "IOAPIC" : "HPET", id); 1098ad8694baSJoerg Roedel 1099ad8694baSJoerg Roedel *devid = entry->devid; 1100ad8694baSJoerg Roedel 1101ad8694baSJoerg Roedel return 0; 1102ad8694baSJoerg Roedel } 1103ad8694baSJoerg Roedel 1104ad8694baSJoerg Roedel entry = kzalloc(sizeof(*entry), GFP_KERNEL); 1105ad8694baSJoerg Roedel if (!entry) 1106ad8694baSJoerg Roedel return -ENOMEM; 1107ad8694baSJoerg Roedel 1108ad8694baSJoerg Roedel entry->id = id; 1109ad8694baSJoerg Roedel entry->devid = *devid; 1110ad8694baSJoerg Roedel entry->cmd_line = cmd_line; 1111ad8694baSJoerg Roedel 1112ad8694baSJoerg Roedel list_add_tail(&entry->list, list); 1113ad8694baSJoerg Roedel 1114ad8694baSJoerg Roedel return 0; 1115ad8694baSJoerg Roedel } 1116ad8694baSJoerg Roedel 1117ad8694baSJoerg Roedel static int __init add_acpi_hid_device(u8 *hid, u8 *uid, u16 *devid, 1118ad8694baSJoerg Roedel bool cmd_line) 1119ad8694baSJoerg Roedel { 1120ad8694baSJoerg Roedel struct acpihid_map_entry *entry; 1121ad8694baSJoerg Roedel struct list_head *list = &acpihid_map; 1122ad8694baSJoerg Roedel 1123ad8694baSJoerg Roedel list_for_each_entry(entry, list, list) { 1124ad8694baSJoerg Roedel if (strcmp(entry->hid, hid) || 1125ad8694baSJoerg Roedel (*uid && *entry->uid && strcmp(entry->uid, uid)) || 1126ad8694baSJoerg Roedel !entry->cmd_line) 1127ad8694baSJoerg Roedel continue; 1128ad8694baSJoerg Roedel 1129ad8694baSJoerg Roedel pr_info("Command-line override for hid:%s uid:%s\n", 1130ad8694baSJoerg Roedel hid, uid); 1131ad8694baSJoerg Roedel *devid = entry->devid; 1132ad8694baSJoerg Roedel return 0; 1133ad8694baSJoerg Roedel } 1134ad8694baSJoerg Roedel 1135ad8694baSJoerg Roedel entry = kzalloc(sizeof(*entry), GFP_KERNEL); 1136ad8694baSJoerg Roedel if (!entry) 1137ad8694baSJoerg Roedel return -ENOMEM; 1138ad8694baSJoerg Roedel 1139ad8694baSJoerg Roedel memcpy(entry->uid, uid, strlen(uid)); 1140ad8694baSJoerg Roedel memcpy(entry->hid, hid, strlen(hid)); 1141ad8694baSJoerg Roedel entry->devid = *devid; 1142ad8694baSJoerg Roedel entry->cmd_line = cmd_line; 1143ad8694baSJoerg Roedel entry->root_devid = (entry->devid & (~0x7)); 1144ad8694baSJoerg Roedel 1145ad8694baSJoerg Roedel pr_info("%s, add hid:%s, uid:%s, rdevid:%d\n", 1146ad8694baSJoerg Roedel entry->cmd_line ? "cmd" : "ivrs", 1147ad8694baSJoerg Roedel entry->hid, entry->uid, entry->root_devid); 1148ad8694baSJoerg Roedel 1149ad8694baSJoerg Roedel list_add_tail(&entry->list, list); 1150ad8694baSJoerg Roedel return 0; 1151ad8694baSJoerg Roedel } 1152ad8694baSJoerg Roedel 1153ad8694baSJoerg Roedel static int __init add_early_maps(void) 1154ad8694baSJoerg Roedel { 1155ad8694baSJoerg Roedel int i, ret; 1156ad8694baSJoerg Roedel 1157ad8694baSJoerg Roedel for (i = 0; i < early_ioapic_map_size; ++i) { 1158ad8694baSJoerg Roedel ret = add_special_device(IVHD_SPECIAL_IOAPIC, 1159ad8694baSJoerg Roedel early_ioapic_map[i].id, 1160ad8694baSJoerg Roedel &early_ioapic_map[i].devid, 1161ad8694baSJoerg Roedel early_ioapic_map[i].cmd_line); 1162ad8694baSJoerg Roedel if (ret) 1163ad8694baSJoerg Roedel return ret; 1164ad8694baSJoerg Roedel } 1165ad8694baSJoerg Roedel 1166ad8694baSJoerg Roedel for (i = 0; i < early_hpet_map_size; ++i) { 1167ad8694baSJoerg Roedel ret = add_special_device(IVHD_SPECIAL_HPET, 1168ad8694baSJoerg Roedel early_hpet_map[i].id, 1169ad8694baSJoerg Roedel &early_hpet_map[i].devid, 1170ad8694baSJoerg Roedel early_hpet_map[i].cmd_line); 1171ad8694baSJoerg Roedel if (ret) 1172ad8694baSJoerg Roedel return ret; 1173ad8694baSJoerg Roedel } 1174ad8694baSJoerg Roedel 1175ad8694baSJoerg Roedel for (i = 0; i < early_acpihid_map_size; ++i) { 1176ad8694baSJoerg Roedel ret = add_acpi_hid_device(early_acpihid_map[i].hid, 1177ad8694baSJoerg Roedel early_acpihid_map[i].uid, 1178ad8694baSJoerg Roedel &early_acpihid_map[i].devid, 1179ad8694baSJoerg Roedel early_acpihid_map[i].cmd_line); 1180ad8694baSJoerg Roedel if (ret) 1181ad8694baSJoerg Roedel return ret; 1182ad8694baSJoerg Roedel } 1183ad8694baSJoerg Roedel 1184ad8694baSJoerg Roedel return 0; 1185ad8694baSJoerg Roedel } 1186ad8694baSJoerg Roedel 1187ad8694baSJoerg Roedel /* 1188ad8694baSJoerg Roedel * Takes a pointer to an AMD IOMMU entry in the ACPI table and 1189ad8694baSJoerg Roedel * initializes the hardware and our data structures with it. 1190ad8694baSJoerg Roedel */ 1191ad8694baSJoerg Roedel static int __init init_iommu_from_acpi(struct amd_iommu *iommu, 1192ad8694baSJoerg Roedel struct ivhd_header *h) 1193ad8694baSJoerg Roedel { 1194ad8694baSJoerg Roedel u8 *p = (u8 *)h; 1195ad8694baSJoerg Roedel u8 *end = p, flags = 0; 1196ad8694baSJoerg Roedel u16 devid = 0, devid_start = 0, devid_to = 0; 1197ad8694baSJoerg Roedel u32 dev_i, ext_flags = 0; 1198ad8694baSJoerg Roedel bool alias = false; 1199ad8694baSJoerg Roedel struct ivhd_entry *e; 1200ad8694baSJoerg Roedel u32 ivhd_size; 1201ad8694baSJoerg Roedel int ret; 1202ad8694baSJoerg Roedel 1203ad8694baSJoerg Roedel 1204ad8694baSJoerg Roedel ret = add_early_maps(); 1205ad8694baSJoerg Roedel if (ret) 1206ad8694baSJoerg Roedel return ret; 1207ad8694baSJoerg Roedel 1208ad8694baSJoerg Roedel amd_iommu_apply_ivrs_quirks(); 1209ad8694baSJoerg Roedel 1210ad8694baSJoerg Roedel /* 1211ad8694baSJoerg Roedel * First save the recommended feature enable bits from ACPI 1212ad8694baSJoerg Roedel */ 1213ad8694baSJoerg Roedel iommu->acpi_flags = h->flags; 1214ad8694baSJoerg Roedel 1215ad8694baSJoerg Roedel /* 1216ad8694baSJoerg Roedel * Done. Now parse the device entries 1217ad8694baSJoerg Roedel */ 1218ad8694baSJoerg Roedel ivhd_size = get_ivhd_header_size(h); 1219ad8694baSJoerg Roedel if (!ivhd_size) { 1220ad8694baSJoerg Roedel pr_err("Unsupported IVHD type %#x\n", h->type); 1221ad8694baSJoerg Roedel return -EINVAL; 1222ad8694baSJoerg Roedel } 1223ad8694baSJoerg Roedel 1224ad8694baSJoerg Roedel p += ivhd_size; 1225ad8694baSJoerg Roedel 1226ad8694baSJoerg Roedel end += h->length; 1227ad8694baSJoerg Roedel 1228ad8694baSJoerg Roedel 1229ad8694baSJoerg Roedel while (p < end) { 1230ad8694baSJoerg Roedel e = (struct ivhd_entry *)p; 1231ad8694baSJoerg Roedel switch (e->type) { 1232ad8694baSJoerg Roedel case IVHD_DEV_ALL: 1233ad8694baSJoerg Roedel 1234ad8694baSJoerg Roedel DUMP_printk(" DEV_ALL\t\t\tflags: %02x\n", e->flags); 1235ad8694baSJoerg Roedel 1236ad8694baSJoerg Roedel for (dev_i = 0; dev_i <= amd_iommu_last_bdf; ++dev_i) 1237ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, dev_i, e->flags, 0); 1238ad8694baSJoerg Roedel break; 1239ad8694baSJoerg Roedel case IVHD_DEV_SELECT: 1240ad8694baSJoerg Roedel 1241ad8694baSJoerg Roedel DUMP_printk(" DEV_SELECT\t\t\t devid: %02x:%02x.%x " 1242ad8694baSJoerg Roedel "flags: %02x\n", 1243ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1244ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1245ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1246ad8694baSJoerg Roedel e->flags); 1247ad8694baSJoerg Roedel 1248ad8694baSJoerg Roedel devid = e->devid; 1249ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1250ad8694baSJoerg Roedel break; 1251ad8694baSJoerg Roedel case IVHD_DEV_SELECT_RANGE_START: 1252ad8694baSJoerg Roedel 1253ad8694baSJoerg Roedel DUMP_printk(" DEV_SELECT_RANGE_START\t " 1254ad8694baSJoerg Roedel "devid: %02x:%02x.%x flags: %02x\n", 1255ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1256ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1257ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1258ad8694baSJoerg Roedel e->flags); 1259ad8694baSJoerg Roedel 1260ad8694baSJoerg Roedel devid_start = e->devid; 1261ad8694baSJoerg Roedel flags = e->flags; 1262ad8694baSJoerg Roedel ext_flags = 0; 1263ad8694baSJoerg Roedel alias = false; 1264ad8694baSJoerg Roedel break; 1265ad8694baSJoerg Roedel case IVHD_DEV_ALIAS: 1266ad8694baSJoerg Roedel 1267ad8694baSJoerg Roedel DUMP_printk(" DEV_ALIAS\t\t\t devid: %02x:%02x.%x " 1268ad8694baSJoerg Roedel "flags: %02x devid_to: %02x:%02x.%x\n", 1269ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1270ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1271ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1272ad8694baSJoerg Roedel e->flags, 1273ad8694baSJoerg Roedel PCI_BUS_NUM(e->ext >> 8), 1274ad8694baSJoerg Roedel PCI_SLOT(e->ext >> 8), 1275ad8694baSJoerg Roedel PCI_FUNC(e->ext >> 8)); 1276ad8694baSJoerg Roedel 1277ad8694baSJoerg Roedel devid = e->devid; 1278ad8694baSJoerg Roedel devid_to = e->ext >> 8; 1279ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid , e->flags, 0); 1280ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid_to, e->flags, 0); 1281ad8694baSJoerg Roedel amd_iommu_alias_table[devid] = devid_to; 1282ad8694baSJoerg Roedel break; 1283ad8694baSJoerg Roedel case IVHD_DEV_ALIAS_RANGE: 1284ad8694baSJoerg Roedel 1285ad8694baSJoerg Roedel DUMP_printk(" DEV_ALIAS_RANGE\t\t " 1286ad8694baSJoerg Roedel "devid: %02x:%02x.%x flags: %02x " 1287ad8694baSJoerg Roedel "devid_to: %02x:%02x.%x\n", 1288ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1289ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1290ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1291ad8694baSJoerg Roedel e->flags, 1292ad8694baSJoerg Roedel PCI_BUS_NUM(e->ext >> 8), 1293ad8694baSJoerg Roedel PCI_SLOT(e->ext >> 8), 1294ad8694baSJoerg Roedel PCI_FUNC(e->ext >> 8)); 1295ad8694baSJoerg Roedel 1296ad8694baSJoerg Roedel devid_start = e->devid; 1297ad8694baSJoerg Roedel flags = e->flags; 1298ad8694baSJoerg Roedel devid_to = e->ext >> 8; 1299ad8694baSJoerg Roedel ext_flags = 0; 1300ad8694baSJoerg Roedel alias = true; 1301ad8694baSJoerg Roedel break; 1302ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT: 1303ad8694baSJoerg Roedel 1304ad8694baSJoerg Roedel DUMP_printk(" DEV_EXT_SELECT\t\t devid: %02x:%02x.%x " 1305ad8694baSJoerg Roedel "flags: %02x ext: %08x\n", 1306ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1307ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1308ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1309ad8694baSJoerg Roedel e->flags, e->ext); 1310ad8694baSJoerg Roedel 1311ad8694baSJoerg Roedel devid = e->devid; 1312ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 1313ad8694baSJoerg Roedel e->ext); 1314ad8694baSJoerg Roedel break; 1315ad8694baSJoerg Roedel case IVHD_DEV_EXT_SELECT_RANGE: 1316ad8694baSJoerg Roedel 1317ad8694baSJoerg Roedel DUMP_printk(" DEV_EXT_SELECT_RANGE\t devid: " 1318ad8694baSJoerg Roedel "%02x:%02x.%x flags: %02x ext: %08x\n", 1319ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1320ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1321ad8694baSJoerg Roedel PCI_FUNC(e->devid), 1322ad8694baSJoerg Roedel e->flags, e->ext); 1323ad8694baSJoerg Roedel 1324ad8694baSJoerg Roedel devid_start = e->devid; 1325ad8694baSJoerg Roedel flags = e->flags; 1326ad8694baSJoerg Roedel ext_flags = e->ext; 1327ad8694baSJoerg Roedel alias = false; 1328ad8694baSJoerg Roedel break; 1329ad8694baSJoerg Roedel case IVHD_DEV_RANGE_END: 1330ad8694baSJoerg Roedel 1331ad8694baSJoerg Roedel DUMP_printk(" DEV_RANGE_END\t\t devid: %02x:%02x.%x\n", 1332ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid), 1333ad8694baSJoerg Roedel PCI_SLOT(e->devid), 1334ad8694baSJoerg Roedel PCI_FUNC(e->devid)); 1335ad8694baSJoerg Roedel 1336ad8694baSJoerg Roedel devid = e->devid; 1337ad8694baSJoerg Roedel for (dev_i = devid_start; dev_i <= devid; ++dev_i) { 1338ad8694baSJoerg Roedel if (alias) { 1339ad8694baSJoerg Roedel amd_iommu_alias_table[dev_i] = devid_to; 1340ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, 1341ad8694baSJoerg Roedel devid_to, flags, ext_flags); 1342ad8694baSJoerg Roedel } 1343ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, dev_i, 1344ad8694baSJoerg Roedel flags, ext_flags); 1345ad8694baSJoerg Roedel } 1346ad8694baSJoerg Roedel break; 1347ad8694baSJoerg Roedel case IVHD_DEV_SPECIAL: { 1348ad8694baSJoerg Roedel u8 handle, type; 1349ad8694baSJoerg Roedel const char *var; 1350ad8694baSJoerg Roedel u16 devid; 1351ad8694baSJoerg Roedel int ret; 1352ad8694baSJoerg Roedel 1353ad8694baSJoerg Roedel handle = e->ext & 0xff; 1354ad8694baSJoerg Roedel devid = (e->ext >> 8) & 0xffff; 1355ad8694baSJoerg Roedel type = (e->ext >> 24) & 0xff; 1356ad8694baSJoerg Roedel 1357ad8694baSJoerg Roedel if (type == IVHD_SPECIAL_IOAPIC) 1358ad8694baSJoerg Roedel var = "IOAPIC"; 1359ad8694baSJoerg Roedel else if (type == IVHD_SPECIAL_HPET) 1360ad8694baSJoerg Roedel var = "HPET"; 1361ad8694baSJoerg Roedel else 1362ad8694baSJoerg Roedel var = "UNKNOWN"; 1363ad8694baSJoerg Roedel 1364ad8694baSJoerg Roedel DUMP_printk(" DEV_SPECIAL(%s[%d])\t\tdevid: %02x:%02x.%x\n", 1365ad8694baSJoerg Roedel var, (int)handle, 1366ad8694baSJoerg Roedel PCI_BUS_NUM(devid), 1367ad8694baSJoerg Roedel PCI_SLOT(devid), 1368ad8694baSJoerg Roedel PCI_FUNC(devid)); 1369ad8694baSJoerg Roedel 1370ad8694baSJoerg Roedel ret = add_special_device(type, handle, &devid, false); 1371ad8694baSJoerg Roedel if (ret) 1372ad8694baSJoerg Roedel return ret; 1373ad8694baSJoerg Roedel 1374ad8694baSJoerg Roedel /* 1375ad8694baSJoerg Roedel * add_special_device might update the devid in case a 1376ad8694baSJoerg Roedel * command-line override is present. So call 1377ad8694baSJoerg Roedel * set_dev_entry_from_acpi after add_special_device. 1378ad8694baSJoerg Roedel */ 1379ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1380ad8694baSJoerg Roedel 1381ad8694baSJoerg Roedel break; 1382ad8694baSJoerg Roedel } 1383ad8694baSJoerg Roedel case IVHD_DEV_ACPI_HID: { 1384ad8694baSJoerg Roedel u16 devid; 1385ad8694baSJoerg Roedel u8 hid[ACPIHID_HID_LEN]; 1386ad8694baSJoerg Roedel u8 uid[ACPIHID_UID_LEN]; 1387ad8694baSJoerg Roedel int ret; 1388ad8694baSJoerg Roedel 1389ad8694baSJoerg Roedel if (h->type != 0x40) { 1390ad8694baSJoerg Roedel pr_err(FW_BUG "Invalid IVHD device type %#x\n", 1391ad8694baSJoerg Roedel e->type); 1392ad8694baSJoerg Roedel break; 1393ad8694baSJoerg Roedel } 1394ad8694baSJoerg Roedel 139543d83af8SKees Cook BUILD_BUG_ON(sizeof(e->ext_hid) != ACPIHID_HID_LEN - 1); 139643d83af8SKees Cook memcpy(hid, &e->ext_hid, ACPIHID_HID_LEN - 1); 1397ad8694baSJoerg Roedel hid[ACPIHID_HID_LEN - 1] = '\0'; 1398ad8694baSJoerg Roedel 1399ad8694baSJoerg Roedel if (!(*hid)) { 1400ad8694baSJoerg Roedel pr_err(FW_BUG "Invalid HID.\n"); 1401ad8694baSJoerg Roedel break; 1402ad8694baSJoerg Roedel } 1403ad8694baSJoerg Roedel 1404ad8694baSJoerg Roedel uid[0] = '\0'; 1405ad8694baSJoerg Roedel switch (e->uidf) { 1406ad8694baSJoerg Roedel case UID_NOT_PRESENT: 1407ad8694baSJoerg Roedel 1408ad8694baSJoerg Roedel if (e->uidl != 0) 1409ad8694baSJoerg Roedel pr_warn(FW_BUG "Invalid UID length.\n"); 1410ad8694baSJoerg Roedel 1411ad8694baSJoerg Roedel break; 1412ad8694baSJoerg Roedel case UID_IS_INTEGER: 1413ad8694baSJoerg Roedel 1414ad8694baSJoerg Roedel sprintf(uid, "%d", e->uid); 1415ad8694baSJoerg Roedel 1416ad8694baSJoerg Roedel break; 1417ad8694baSJoerg Roedel case UID_IS_CHARACTER: 1418ad8694baSJoerg Roedel 1419ad8694baSJoerg Roedel memcpy(uid, &e->uid, e->uidl); 1420ad8694baSJoerg Roedel uid[e->uidl] = '\0'; 1421ad8694baSJoerg Roedel 1422ad8694baSJoerg Roedel break; 1423ad8694baSJoerg Roedel default: 1424ad8694baSJoerg Roedel break; 1425ad8694baSJoerg Roedel } 1426ad8694baSJoerg Roedel 1427ad8694baSJoerg Roedel devid = e->devid; 1428ad8694baSJoerg Roedel DUMP_printk(" DEV_ACPI_HID(%s[%s])\t\tdevid: %02x:%02x.%x\n", 1429ad8694baSJoerg Roedel hid, uid, 1430ad8694baSJoerg Roedel PCI_BUS_NUM(devid), 1431ad8694baSJoerg Roedel PCI_SLOT(devid), 1432ad8694baSJoerg Roedel PCI_FUNC(devid)); 1433ad8694baSJoerg Roedel 1434ad8694baSJoerg Roedel flags = e->flags; 1435ad8694baSJoerg Roedel 1436ad8694baSJoerg Roedel ret = add_acpi_hid_device(hid, uid, &devid, false); 1437ad8694baSJoerg Roedel if (ret) 1438ad8694baSJoerg Roedel return ret; 1439ad8694baSJoerg Roedel 1440ad8694baSJoerg Roedel /* 1441ad8694baSJoerg Roedel * add_special_device might update the devid in case a 1442ad8694baSJoerg Roedel * command-line override is present. So call 1443ad8694baSJoerg Roedel * set_dev_entry_from_acpi after add_special_device. 1444ad8694baSJoerg Roedel */ 1445ad8694baSJoerg Roedel set_dev_entry_from_acpi(iommu, devid, e->flags, 0); 1446ad8694baSJoerg Roedel 1447ad8694baSJoerg Roedel break; 1448ad8694baSJoerg Roedel } 1449ad8694baSJoerg Roedel default: 1450ad8694baSJoerg Roedel break; 1451ad8694baSJoerg Roedel } 1452ad8694baSJoerg Roedel 1453ad8694baSJoerg Roedel p += ivhd_entry_length(p); 1454ad8694baSJoerg Roedel } 1455ad8694baSJoerg Roedel 1456ad8694baSJoerg Roedel return 0; 1457ad8694baSJoerg Roedel } 1458ad8694baSJoerg Roedel 1459ad8694baSJoerg Roedel static void __init free_iommu_one(struct amd_iommu *iommu) 1460ad8694baSJoerg Roedel { 1461c69d89afSSuravee Suthikulpanit free_cwwb_sem(iommu); 1462ad8694baSJoerg Roedel free_command_buffer(iommu); 1463ad8694baSJoerg Roedel free_event_buffer(iommu); 1464ad8694baSJoerg Roedel free_ppr_log(iommu); 1465ad8694baSJoerg Roedel free_ga_log(iommu); 1466ad8694baSJoerg Roedel iommu_unmap_mmio_space(iommu); 1467ad8694baSJoerg Roedel } 1468ad8694baSJoerg Roedel 1469ad8694baSJoerg Roedel static void __init free_iommu_all(void) 1470ad8694baSJoerg Roedel { 1471ad8694baSJoerg Roedel struct amd_iommu *iommu, *next; 1472ad8694baSJoerg Roedel 1473ad8694baSJoerg Roedel for_each_iommu_safe(iommu, next) { 1474ad8694baSJoerg Roedel list_del(&iommu->list); 1475ad8694baSJoerg Roedel free_iommu_one(iommu); 1476ad8694baSJoerg Roedel kfree(iommu); 1477ad8694baSJoerg Roedel } 1478ad8694baSJoerg Roedel } 1479ad8694baSJoerg Roedel 1480ad8694baSJoerg Roedel /* 1481ad8694baSJoerg Roedel * Family15h Model 10h-1fh erratum 746 (IOMMU Logging May Stall Translations) 1482ad8694baSJoerg Roedel * Workaround: 1483ad8694baSJoerg Roedel * BIOS should disable L2B micellaneous clock gating by setting 1484ad8694baSJoerg Roedel * L2_L2B_CK_GATE_CONTROL[CKGateL2BMiscDisable](D0F2xF4_x90[2]) = 1b 1485ad8694baSJoerg Roedel */ 1486ad8694baSJoerg Roedel static void amd_iommu_erratum_746_workaround(struct amd_iommu *iommu) 1487ad8694baSJoerg Roedel { 1488ad8694baSJoerg Roedel u32 value; 1489ad8694baSJoerg Roedel 1490ad8694baSJoerg Roedel if ((boot_cpu_data.x86 != 0x15) || 1491ad8694baSJoerg Roedel (boot_cpu_data.x86_model < 0x10) || 1492ad8694baSJoerg Roedel (boot_cpu_data.x86_model > 0x1f)) 1493ad8694baSJoerg Roedel return; 1494ad8694baSJoerg Roedel 1495ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90); 1496ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, 0xf4, &value); 1497ad8694baSJoerg Roedel 1498ad8694baSJoerg Roedel if (value & BIT(2)) 1499ad8694baSJoerg Roedel return; 1500ad8694baSJoerg Roedel 1501ad8694baSJoerg Roedel /* Select NB indirect register 0x90 and enable writing */ 1502ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90 | (1 << 8)); 1503ad8694baSJoerg Roedel 1504ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf4, value | 0x4); 1505ad8694baSJoerg Roedel pci_info(iommu->dev, "Applying erratum 746 workaround\n"); 1506ad8694baSJoerg Roedel 1507ad8694baSJoerg Roedel /* Clear the enable writing bit */ 1508ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, 0xf0, 0x90); 1509ad8694baSJoerg Roedel } 1510ad8694baSJoerg Roedel 1511ad8694baSJoerg Roedel /* 1512ad8694baSJoerg Roedel * Family15h Model 30h-3fh (IOMMU Mishandles ATS Write Permission) 1513ad8694baSJoerg Roedel * Workaround: 1514ad8694baSJoerg Roedel * BIOS should enable ATS write permission check by setting 1515ad8694baSJoerg Roedel * L2_DEBUG_3[AtsIgnoreIWDis](D0F2xF4_x47[0]) = 1b 1516ad8694baSJoerg Roedel */ 1517ad8694baSJoerg Roedel static void amd_iommu_ats_write_check_workaround(struct amd_iommu *iommu) 1518ad8694baSJoerg Roedel { 1519ad8694baSJoerg Roedel u32 value; 1520ad8694baSJoerg Roedel 1521ad8694baSJoerg Roedel if ((boot_cpu_data.x86 != 0x15) || 1522ad8694baSJoerg Roedel (boot_cpu_data.x86_model < 0x30) || 1523ad8694baSJoerg Roedel (boot_cpu_data.x86_model > 0x3f)) 1524ad8694baSJoerg Roedel return; 1525ad8694baSJoerg Roedel 1526ad8694baSJoerg Roedel /* Test L2_DEBUG_3[AtsIgnoreIWDis] == 1 */ 1527ad8694baSJoerg Roedel value = iommu_read_l2(iommu, 0x47); 1528ad8694baSJoerg Roedel 1529ad8694baSJoerg Roedel if (value & BIT(0)) 1530ad8694baSJoerg Roedel return; 1531ad8694baSJoerg Roedel 1532ad8694baSJoerg Roedel /* Set L2_DEBUG_3[AtsIgnoreIWDis] = 1 */ 1533ad8694baSJoerg Roedel iommu_write_l2(iommu, 0x47, value | BIT(0)); 1534ad8694baSJoerg Roedel 1535ad8694baSJoerg Roedel pci_info(iommu->dev, "Applying ATS write check workaround\n"); 1536ad8694baSJoerg Roedel } 1537ad8694baSJoerg Roedel 1538ad8694baSJoerg Roedel /* 1539664c0b58SPaul Menzel * This function glues the initialization function for one IOMMU 1540ad8694baSJoerg Roedel * together and also allocates the command buffer and programs the 1541ad8694baSJoerg Roedel * hardware. It does NOT enable the IOMMU. This is done afterwards. 1542ad8694baSJoerg Roedel */ 1543ad8694baSJoerg Roedel static int __init init_iommu_one(struct amd_iommu *iommu, struct ivhd_header *h) 1544ad8694baSJoerg Roedel { 1545ad8694baSJoerg Roedel int ret; 1546ad8694baSJoerg Roedel 1547ad8694baSJoerg Roedel raw_spin_lock_init(&iommu->lock); 1548c69d89afSSuravee Suthikulpanit iommu->cmd_sem_val = 0; 1549ad8694baSJoerg Roedel 1550ad8694baSJoerg Roedel /* Add IOMMU to internal data structures */ 1551ad8694baSJoerg Roedel list_add_tail(&iommu->list, &amd_iommu_list); 1552ad8694baSJoerg Roedel iommu->index = amd_iommus_present++; 1553ad8694baSJoerg Roedel 1554ad8694baSJoerg Roedel if (unlikely(iommu->index >= MAX_IOMMUS)) { 1555ad8694baSJoerg Roedel WARN(1, "System has more IOMMUs than supported by this driver\n"); 1556ad8694baSJoerg Roedel return -ENOSYS; 1557ad8694baSJoerg Roedel } 1558ad8694baSJoerg Roedel 1559ad8694baSJoerg Roedel /* Index is fine - add IOMMU to the array */ 1560ad8694baSJoerg Roedel amd_iommus[iommu->index] = iommu; 1561ad8694baSJoerg Roedel 1562ad8694baSJoerg Roedel /* 1563ad8694baSJoerg Roedel * Copy data from ACPI table entry to the iommu struct 1564ad8694baSJoerg Roedel */ 1565ad8694baSJoerg Roedel iommu->devid = h->devid; 1566ad8694baSJoerg Roedel iommu->cap_ptr = h->cap_ptr; 1567ad8694baSJoerg Roedel iommu->pci_seg = h->pci_seg; 1568ad8694baSJoerg Roedel iommu->mmio_phys = h->mmio_phys; 1569ad8694baSJoerg Roedel 1570ad8694baSJoerg Roedel switch (h->type) { 1571ad8694baSJoerg Roedel case 0x10: 1572ad8694baSJoerg Roedel /* Check if IVHD EFR contains proper max banks/counters */ 1573ad8694baSJoerg Roedel if ((h->efr_attr != 0) && 1574ad8694baSJoerg Roedel ((h->efr_attr & (0xF << 13)) != 0) && 1575ad8694baSJoerg Roedel ((h->efr_attr & (0x3F << 17)) != 0)) 1576ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_REG_END_OFFSET; 1577ad8694baSJoerg Roedel else 1578ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET; 1579e52d58d5SSuravee Suthikulpanit 1580e52d58d5SSuravee Suthikulpanit /* 1581e52d58d5SSuravee Suthikulpanit * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports. 1582e52d58d5SSuravee Suthikulpanit * GAM also requires GA mode. Therefore, we need to 1583e52d58d5SSuravee Suthikulpanit * check cmpxchg16b support before enabling it. 1584e52d58d5SSuravee Suthikulpanit */ 1585e52d58d5SSuravee Suthikulpanit if (!boot_cpu_has(X86_FEATURE_CX16) || 1586e52d58d5SSuravee Suthikulpanit ((h->efr_attr & (0x1 << IOMMU_FEAT_GASUP_SHIFT)) == 0)) 1587ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY; 1588ad8694baSJoerg Roedel break; 1589ad8694baSJoerg Roedel case 0x11: 1590ad8694baSJoerg Roedel case 0x40: 1591ad8694baSJoerg Roedel if (h->efr_reg & (1 << 9)) 1592ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_REG_END_OFFSET; 1593ad8694baSJoerg Roedel else 1594ad8694baSJoerg Roedel iommu->mmio_phys_end = MMIO_CNTR_CONF_OFFSET; 1595e52d58d5SSuravee Suthikulpanit 1596e52d58d5SSuravee Suthikulpanit /* 1597e52d58d5SSuravee Suthikulpanit * Note: GA (128-bit IRTE) mode requires cmpxchg16b supports. 1598e52d58d5SSuravee Suthikulpanit * XT, GAM also requires GA mode. Therefore, we need to 1599e52d58d5SSuravee Suthikulpanit * check cmpxchg16b support before enabling them. 1600e52d58d5SSuravee Suthikulpanit */ 1601e52d58d5SSuravee Suthikulpanit if (!boot_cpu_has(X86_FEATURE_CX16) || 1602e52d58d5SSuravee Suthikulpanit ((h->efr_reg & (0x1 << IOMMU_EFR_GASUP_SHIFT)) == 0)) { 1603ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY; 1604e52d58d5SSuravee Suthikulpanit break; 1605e52d58d5SSuravee Suthikulpanit } 1606e52d58d5SSuravee Suthikulpanit 1607d1adcfbbSDavid Woodhouse if (h->efr_reg & BIT(IOMMU_EFR_XTSUP_SHIFT)) 1608ad8694baSJoerg Roedel amd_iommu_xt_mode = IRQ_REMAP_X2APIC_MODE; 1609a44092e3SSuravee Suthikulpanit 1610a44092e3SSuravee Suthikulpanit early_iommu_features_init(iommu, h); 1611a44092e3SSuravee Suthikulpanit 1612ad8694baSJoerg Roedel break; 1613ad8694baSJoerg Roedel default: 1614ad8694baSJoerg Roedel return -EINVAL; 1615ad8694baSJoerg Roedel } 1616ad8694baSJoerg Roedel 1617ad8694baSJoerg Roedel iommu->mmio_base = iommu_map_mmio_space(iommu->mmio_phys, 1618ad8694baSJoerg Roedel iommu->mmio_phys_end); 1619ad8694baSJoerg Roedel if (!iommu->mmio_base) 1620ad8694baSJoerg Roedel return -ENOMEM; 1621ad8694baSJoerg Roedel 1622c69d89afSSuravee Suthikulpanit if (alloc_cwwb_sem(iommu)) 1623c69d89afSSuravee Suthikulpanit return -ENOMEM; 1624c69d89afSSuravee Suthikulpanit 1625ad8694baSJoerg Roedel if (alloc_command_buffer(iommu)) 1626ad8694baSJoerg Roedel return -ENOMEM; 1627ad8694baSJoerg Roedel 1628ad8694baSJoerg Roedel if (alloc_event_buffer(iommu)) 1629ad8694baSJoerg Roedel return -ENOMEM; 1630ad8694baSJoerg Roedel 1631ad8694baSJoerg Roedel iommu->int_enabled = false; 1632ad8694baSJoerg Roedel 1633ad8694baSJoerg Roedel init_translation_status(iommu); 1634ad8694baSJoerg Roedel if (translation_pre_enabled(iommu) && !is_kdump_kernel()) { 1635ad8694baSJoerg Roedel iommu_disable(iommu); 1636ad8694baSJoerg Roedel clear_translation_pre_enabled(iommu); 1637ad8694baSJoerg Roedel pr_warn("Translation was enabled for IOMMU:%d but we are not in kdump mode\n", 1638ad8694baSJoerg Roedel iommu->index); 1639ad8694baSJoerg Roedel } 1640ad8694baSJoerg Roedel if (amd_iommu_pre_enabled) 1641ad8694baSJoerg Roedel amd_iommu_pre_enabled = translation_pre_enabled(iommu); 1642ad8694baSJoerg Roedel 1643ad8694baSJoerg Roedel ret = init_iommu_from_acpi(iommu, h); 1644ad8694baSJoerg Roedel if (ret) 1645ad8694baSJoerg Roedel return ret; 1646ad8694baSJoerg Roedel 16472df985f5SDavid Woodhouse if (amd_iommu_irq_remap) { 1648ad8694baSJoerg Roedel ret = amd_iommu_create_irq_domain(iommu); 1649ad8694baSJoerg Roedel if (ret) 1650ad8694baSJoerg Roedel return ret; 16512df985f5SDavid Woodhouse } 1652ad8694baSJoerg Roedel 1653ad8694baSJoerg Roedel /* 1654ad8694baSJoerg Roedel * Make sure IOMMU is not considered to translate itself. The IVRS 1655ad8694baSJoerg Roedel * table tells us so, but this is a lie! 1656ad8694baSJoerg Roedel */ 1657ad8694baSJoerg Roedel amd_iommu_rlookup_table[iommu->devid] = NULL; 1658ad8694baSJoerg Roedel 1659ad8694baSJoerg Roedel return 0; 1660ad8694baSJoerg Roedel } 1661ad8694baSJoerg Roedel 1662ad8694baSJoerg Roedel /** 1663ad8694baSJoerg Roedel * get_highest_supported_ivhd_type - Look up the appropriate IVHD type 166406ce8a62SKrzysztof Kozlowski * @ivrs: Pointer to the IVRS header 1665ad8694baSJoerg Roedel * 1666ad8694baSJoerg Roedel * This function search through all IVDB of the maximum supported IVHD 1667ad8694baSJoerg Roedel */ 1668ad8694baSJoerg Roedel static u8 get_highest_supported_ivhd_type(struct acpi_table_header *ivrs) 1669ad8694baSJoerg Roedel { 1670ad8694baSJoerg Roedel u8 *base = (u8 *)ivrs; 1671ad8694baSJoerg Roedel struct ivhd_header *ivhd = (struct ivhd_header *) 1672ad8694baSJoerg Roedel (base + IVRS_HEADER_LENGTH); 1673ad8694baSJoerg Roedel u8 last_type = ivhd->type; 1674ad8694baSJoerg Roedel u16 devid = ivhd->devid; 1675ad8694baSJoerg Roedel 1676ad8694baSJoerg Roedel while (((u8 *)ivhd - base < ivrs->length) && 1677ad8694baSJoerg Roedel (ivhd->type <= ACPI_IVHD_TYPE_MAX_SUPPORTED)) { 1678ad8694baSJoerg Roedel u8 *p = (u8 *) ivhd; 1679ad8694baSJoerg Roedel 1680ad8694baSJoerg Roedel if (ivhd->devid == devid) 1681ad8694baSJoerg Roedel last_type = ivhd->type; 1682ad8694baSJoerg Roedel ivhd = (struct ivhd_header *)(p + ivhd->length); 1683ad8694baSJoerg Roedel } 1684ad8694baSJoerg Roedel 1685ad8694baSJoerg Roedel return last_type; 1686ad8694baSJoerg Roedel } 1687ad8694baSJoerg Roedel 1688ad8694baSJoerg Roedel /* 1689ad8694baSJoerg Roedel * Iterates over all IOMMU entries in the ACPI table, allocates the 1690ad8694baSJoerg Roedel * IOMMU structure and initializes it with init_iommu_one() 1691ad8694baSJoerg Roedel */ 1692ad8694baSJoerg Roedel static int __init init_iommu_all(struct acpi_table_header *table) 1693ad8694baSJoerg Roedel { 1694ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 1695ad8694baSJoerg Roedel struct ivhd_header *h; 1696ad8694baSJoerg Roedel struct amd_iommu *iommu; 1697ad8694baSJoerg Roedel int ret; 1698ad8694baSJoerg Roedel 1699ad8694baSJoerg Roedel end += table->length; 1700ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 1701ad8694baSJoerg Roedel 1702ad8694baSJoerg Roedel while (p < end) { 1703ad8694baSJoerg Roedel h = (struct ivhd_header *)p; 1704ad8694baSJoerg Roedel if (*p == amd_iommu_target_ivhd_type) { 1705ad8694baSJoerg Roedel 1706ad8694baSJoerg Roedel DUMP_printk("device: %02x:%02x.%01x cap: %04x " 1707ad8694baSJoerg Roedel "seg: %d flags: %01x info %04x\n", 1708ad8694baSJoerg Roedel PCI_BUS_NUM(h->devid), PCI_SLOT(h->devid), 1709ad8694baSJoerg Roedel PCI_FUNC(h->devid), h->cap_ptr, 1710ad8694baSJoerg Roedel h->pci_seg, h->flags, h->info); 1711ad8694baSJoerg Roedel DUMP_printk(" mmio-addr: %016llx\n", 1712ad8694baSJoerg Roedel h->mmio_phys); 1713ad8694baSJoerg Roedel 1714ad8694baSJoerg Roedel iommu = kzalloc(sizeof(struct amd_iommu), GFP_KERNEL); 1715ad8694baSJoerg Roedel if (iommu == NULL) 1716ad8694baSJoerg Roedel return -ENOMEM; 1717ad8694baSJoerg Roedel 1718ad8694baSJoerg Roedel ret = init_iommu_one(iommu, h); 1719ad8694baSJoerg Roedel if (ret) 1720ad8694baSJoerg Roedel return ret; 1721ad8694baSJoerg Roedel } 1722ad8694baSJoerg Roedel p += h->length; 1723ad8694baSJoerg Roedel 1724ad8694baSJoerg Roedel } 1725ad8694baSJoerg Roedel WARN_ON(p != end); 1726ad8694baSJoerg Roedel 1727ad8694baSJoerg Roedel return 0; 1728ad8694baSJoerg Roedel } 1729ad8694baSJoerg Roedel 1730715601e4SPaul Menzel static void init_iommu_perf_ctr(struct amd_iommu *iommu) 1731ad8694baSJoerg Roedel { 1732994d6608SSuravee Suthikulpanit u64 val; 1733ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->dev; 1734ad8694baSJoerg Roedel 1735ad8694baSJoerg Roedel if (!iommu_feature(iommu, FEATURE_PC)) 1736ad8694baSJoerg Roedel return; 1737ad8694baSJoerg Roedel 1738ad8694baSJoerg Roedel amd_iommu_pc_present = true; 1739ad8694baSJoerg Roedel 1740ad8694baSJoerg Roedel pci_info(pdev, "IOMMU performance counters supported\n"); 1741ad8694baSJoerg Roedel 1742ad8694baSJoerg Roedel val = readl(iommu->mmio_base + MMIO_CNTR_CONF_OFFSET); 1743ad8694baSJoerg Roedel iommu->max_banks = (u8) ((val >> 12) & 0x3f); 1744ad8694baSJoerg Roedel iommu->max_counters = (u8) ((val >> 7) & 0xf); 1745ad8694baSJoerg Roedel 1746ad8694baSJoerg Roedel return; 1747ad8694baSJoerg Roedel } 1748ad8694baSJoerg Roedel 1749ad8694baSJoerg Roedel static ssize_t amd_iommu_show_cap(struct device *dev, 1750ad8694baSJoerg Roedel struct device_attribute *attr, 1751ad8694baSJoerg Roedel char *buf) 1752ad8694baSJoerg Roedel { 1753ad8694baSJoerg Roedel struct amd_iommu *iommu = dev_to_amd_iommu(dev); 1754ad8694baSJoerg Roedel return sprintf(buf, "%x\n", iommu->cap); 1755ad8694baSJoerg Roedel } 1756ad8694baSJoerg Roedel static DEVICE_ATTR(cap, S_IRUGO, amd_iommu_show_cap, NULL); 1757ad8694baSJoerg Roedel 1758ad8694baSJoerg Roedel static ssize_t amd_iommu_show_features(struct device *dev, 1759ad8694baSJoerg Roedel struct device_attribute *attr, 1760ad8694baSJoerg Roedel char *buf) 1761ad8694baSJoerg Roedel { 1762ad8694baSJoerg Roedel struct amd_iommu *iommu = dev_to_amd_iommu(dev); 1763ad8694baSJoerg Roedel return sprintf(buf, "%llx\n", iommu->features); 1764ad8694baSJoerg Roedel } 1765ad8694baSJoerg Roedel static DEVICE_ATTR(features, S_IRUGO, amd_iommu_show_features, NULL); 1766ad8694baSJoerg Roedel 1767ad8694baSJoerg Roedel static struct attribute *amd_iommu_attrs[] = { 1768ad8694baSJoerg Roedel &dev_attr_cap.attr, 1769ad8694baSJoerg Roedel &dev_attr_features.attr, 1770ad8694baSJoerg Roedel NULL, 1771ad8694baSJoerg Roedel }; 1772ad8694baSJoerg Roedel 1773ad8694baSJoerg Roedel static struct attribute_group amd_iommu_group = { 1774ad8694baSJoerg Roedel .name = "amd-iommu", 1775ad8694baSJoerg Roedel .attrs = amd_iommu_attrs, 1776ad8694baSJoerg Roedel }; 1777ad8694baSJoerg Roedel 1778ad8694baSJoerg Roedel static const struct attribute_group *amd_iommu_groups[] = { 1779ad8694baSJoerg Roedel &amd_iommu_group, 1780ad8694baSJoerg Roedel NULL, 1781ad8694baSJoerg Roedel }; 1782ad8694baSJoerg Roedel 1783a44092e3SSuravee Suthikulpanit /* 1784a44092e3SSuravee Suthikulpanit * Note: IVHD 0x11 and 0x40 also contains exact copy 1785a44092e3SSuravee Suthikulpanit * of the IOMMU Extended Feature Register [MMIO Offset 0030h]. 1786a44092e3SSuravee Suthikulpanit * Default to EFR in IVHD since it is available sooner (i.e. before PCI init). 1787a44092e3SSuravee Suthikulpanit */ 1788a44092e3SSuravee Suthikulpanit static void __init late_iommu_features_init(struct amd_iommu *iommu) 1789a44092e3SSuravee Suthikulpanit { 1790a44092e3SSuravee Suthikulpanit u64 features; 1791a44092e3SSuravee Suthikulpanit 1792a44092e3SSuravee Suthikulpanit if (!(iommu->cap & (1 << IOMMU_CAP_EFR))) 1793a44092e3SSuravee Suthikulpanit return; 1794a44092e3SSuravee Suthikulpanit 1795a44092e3SSuravee Suthikulpanit /* read extended feature bits */ 1796a44092e3SSuravee Suthikulpanit features = readq(iommu->mmio_base + MMIO_EXT_FEATURES); 1797a44092e3SSuravee Suthikulpanit 1798a44092e3SSuravee Suthikulpanit if (!iommu->features) { 1799a44092e3SSuravee Suthikulpanit iommu->features = features; 1800a44092e3SSuravee Suthikulpanit return; 1801a44092e3SSuravee Suthikulpanit } 1802a44092e3SSuravee Suthikulpanit 1803a44092e3SSuravee Suthikulpanit /* 1804a44092e3SSuravee Suthikulpanit * Sanity check and warn if EFR values from 1805a44092e3SSuravee Suthikulpanit * IVHD and MMIO conflict. 1806a44092e3SSuravee Suthikulpanit */ 1807a44092e3SSuravee Suthikulpanit if (features != iommu->features) 1808304c73baSPaul Menzel pr_warn(FW_WARN "EFR mismatch. Use IVHD EFR (%#llx : %#llx).\n", 1809a44092e3SSuravee Suthikulpanit features, iommu->features); 1810a44092e3SSuravee Suthikulpanit } 1811a44092e3SSuravee Suthikulpanit 1812ad8694baSJoerg Roedel static int __init iommu_init_pci(struct amd_iommu *iommu) 1813ad8694baSJoerg Roedel { 1814ad8694baSJoerg Roedel int cap_ptr = iommu->cap_ptr; 1815ad8694baSJoerg Roedel int ret; 1816ad8694baSJoerg Roedel 1817ad8694baSJoerg Roedel iommu->dev = pci_get_domain_bus_and_slot(0, PCI_BUS_NUM(iommu->devid), 1818ad8694baSJoerg Roedel iommu->devid & 0xff); 1819ad8694baSJoerg Roedel if (!iommu->dev) 1820ad8694baSJoerg Roedel return -ENODEV; 1821ad8694baSJoerg Roedel 1822ad8694baSJoerg Roedel /* Prevent binding other PCI device drivers to IOMMU devices */ 1823ad8694baSJoerg Roedel iommu->dev->match_driver = false; 1824ad8694baSJoerg Roedel 1825ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, cap_ptr + MMIO_CAP_HDR_OFFSET, 1826ad8694baSJoerg Roedel &iommu->cap); 1827ad8694baSJoerg Roedel 1828ad8694baSJoerg Roedel if (!(iommu->cap & (1 << IOMMU_CAP_IOTLB))) 1829ad8694baSJoerg Roedel amd_iommu_iotlb_sup = false; 1830ad8694baSJoerg Roedel 1831a44092e3SSuravee Suthikulpanit late_iommu_features_init(iommu); 1832ad8694baSJoerg Roedel 1833ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_GT)) { 1834ad8694baSJoerg Roedel int glxval; 1835ad8694baSJoerg Roedel u32 max_pasid; 1836ad8694baSJoerg Roedel u64 pasmax; 1837ad8694baSJoerg Roedel 1838ad8694baSJoerg Roedel pasmax = iommu->features & FEATURE_PASID_MASK; 1839ad8694baSJoerg Roedel pasmax >>= FEATURE_PASID_SHIFT; 1840ad8694baSJoerg Roedel max_pasid = (1 << (pasmax + 1)) - 1; 1841ad8694baSJoerg Roedel 1842ad8694baSJoerg Roedel amd_iommu_max_pasid = min(amd_iommu_max_pasid, max_pasid); 1843ad8694baSJoerg Roedel 1844ad8694baSJoerg Roedel BUG_ON(amd_iommu_max_pasid & ~PASID_MASK); 1845ad8694baSJoerg Roedel 1846ad8694baSJoerg Roedel glxval = iommu->features & FEATURE_GLXVAL_MASK; 1847ad8694baSJoerg Roedel glxval >>= FEATURE_GLXVAL_SHIFT; 1848ad8694baSJoerg Roedel 1849ad8694baSJoerg Roedel if (amd_iommu_max_glx_val == -1) 1850ad8694baSJoerg Roedel amd_iommu_max_glx_val = glxval; 1851ad8694baSJoerg Roedel else 1852ad8694baSJoerg Roedel amd_iommu_max_glx_val = min(amd_iommu_max_glx_val, glxval); 1853ad8694baSJoerg Roedel } 1854ad8694baSJoerg Roedel 1855ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_GT) && 1856ad8694baSJoerg Roedel iommu_feature(iommu, FEATURE_PPR)) { 1857ad8694baSJoerg Roedel iommu->is_iommu_v2 = true; 1858ad8694baSJoerg Roedel amd_iommu_v2_present = true; 1859ad8694baSJoerg Roedel } 1860ad8694baSJoerg Roedel 1861ad8694baSJoerg Roedel if (iommu_feature(iommu, FEATURE_PPR) && alloc_ppr_log(iommu)) 1862ad8694baSJoerg Roedel return -ENOMEM; 1863ad8694baSJoerg Roedel 1864eb03f2d2SSuravee Suthikulpanit ret = iommu_init_ga_log(iommu); 1865ad8694baSJoerg Roedel if (ret) 1866ad8694baSJoerg Roedel return ret; 1867ad8694baSJoerg Roedel 18686664340cSNadav Amit if (iommu->cap & (1UL << IOMMU_CAP_NPCACHE)) { 186947a70beaSJoerg Roedel pr_info("Using strict mode due to virtualization\n"); 187047a70beaSJoerg Roedel iommu_set_dma_strict(); 1871ad8694baSJoerg Roedel amd_iommu_np_cache = true; 18726664340cSNadav Amit } 1873ad8694baSJoerg Roedel 1874ad8694baSJoerg Roedel init_iommu_perf_ctr(iommu); 1875ad8694baSJoerg Roedel 1876ad8694baSJoerg Roedel if (is_rd890_iommu(iommu->dev)) { 1877ad8694baSJoerg Roedel int i, j; 1878ad8694baSJoerg Roedel 1879ad8694baSJoerg Roedel iommu->root_pdev = 1880ad8694baSJoerg Roedel pci_get_domain_bus_and_slot(0, iommu->dev->bus->number, 1881ad8694baSJoerg Roedel PCI_DEVFN(0, 0)); 1882ad8694baSJoerg Roedel 1883ad8694baSJoerg Roedel /* 1884ad8694baSJoerg Roedel * Some rd890 systems may not be fully reconfigured by the 1885ad8694baSJoerg Roedel * BIOS, so it's necessary for us to store this information so 1886ad8694baSJoerg Roedel * it can be reprogrammed on resume 1887ad8694baSJoerg Roedel */ 1888ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, iommu->cap_ptr + 4, 1889ad8694baSJoerg Roedel &iommu->stored_addr_lo); 1890ad8694baSJoerg Roedel pci_read_config_dword(iommu->dev, iommu->cap_ptr + 8, 1891ad8694baSJoerg Roedel &iommu->stored_addr_hi); 1892ad8694baSJoerg Roedel 1893ad8694baSJoerg Roedel /* Low bit locks writes to configuration space */ 1894ad8694baSJoerg Roedel iommu->stored_addr_lo &= ~1; 1895ad8694baSJoerg Roedel 1896ad8694baSJoerg Roedel for (i = 0; i < 6; i++) 1897ad8694baSJoerg Roedel for (j = 0; j < 0x12; j++) 1898ad8694baSJoerg Roedel iommu->stored_l1[i][j] = iommu_read_l1(iommu, i, j); 1899ad8694baSJoerg Roedel 1900ad8694baSJoerg Roedel for (i = 0; i < 0x83; i++) 1901ad8694baSJoerg Roedel iommu->stored_l2[i] = iommu_read_l2(iommu, i); 1902ad8694baSJoerg Roedel } 1903ad8694baSJoerg Roedel 1904ad8694baSJoerg Roedel amd_iommu_erratum_746_workaround(iommu); 1905ad8694baSJoerg Roedel amd_iommu_ats_write_check_workaround(iommu); 1906ad8694baSJoerg Roedel 1907ad8694baSJoerg Roedel iommu_device_sysfs_add(&iommu->iommu, &iommu->dev->dev, 1908ad8694baSJoerg Roedel amd_iommu_groups, "ivhd%d", iommu->index); 19092d471b20SRobin Murphy iommu_device_register(&iommu->iommu, &amd_iommu_ops, NULL); 1910ad8694baSJoerg Roedel 1911ad8694baSJoerg Roedel return pci_enable_device(iommu->dev); 1912ad8694baSJoerg Roedel } 1913ad8694baSJoerg Roedel 1914ad8694baSJoerg Roedel static void print_iommu_info(void) 1915ad8694baSJoerg Roedel { 1916ad8694baSJoerg Roedel static const char * const feat_str[] = { 1917ad8694baSJoerg Roedel "PreF", "PPR", "X2APIC", "NX", "GT", "[5]", 1918ad8694baSJoerg Roedel "IA", "GA", "HE", "PC" 1919ad8694baSJoerg Roedel }; 1920ad8694baSJoerg Roedel struct amd_iommu *iommu; 1921ad8694baSJoerg Roedel 1922ad8694baSJoerg Roedel for_each_iommu(iommu) { 1923ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->dev; 1924ad8694baSJoerg Roedel int i; 1925ad8694baSJoerg Roedel 19263703c839STom Rix pci_info(pdev, "Found IOMMU cap 0x%x\n", iommu->cap_ptr); 1927ad8694baSJoerg Roedel 1928ad8694baSJoerg Roedel if (iommu->cap & (1 << IOMMU_CAP_EFR)) { 19294b21a503SAlexander Monakov pr_info("Extended features (%#llx):", iommu->features); 19304b21a503SAlexander Monakov 1931ad8694baSJoerg Roedel for (i = 0; i < ARRAY_SIZE(feat_str); ++i) { 1932ad8694baSJoerg Roedel if (iommu_feature(iommu, (1ULL << i))) 1933ad8694baSJoerg Roedel pr_cont(" %s", feat_str[i]); 1934ad8694baSJoerg Roedel } 1935ad8694baSJoerg Roedel 1936ad8694baSJoerg Roedel if (iommu->features & FEATURE_GAM_VAPIC) 1937ad8694baSJoerg Roedel pr_cont(" GA_vAPIC"); 1938ad8694baSJoerg Roedel 1939ad8694baSJoerg Roedel pr_cont("\n"); 1940ad8694baSJoerg Roedel } 1941ad8694baSJoerg Roedel } 1942ad8694baSJoerg Roedel if (irq_remapping_enabled) { 1943ad8694baSJoerg Roedel pr_info("Interrupt remapping enabled\n"); 1944ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 1945ad8694baSJoerg Roedel pr_info("Virtual APIC enabled\n"); 1946ad8694baSJoerg Roedel if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 1947ad8694baSJoerg Roedel pr_info("X2APIC enabled\n"); 1948ad8694baSJoerg Roedel } 1949ad8694baSJoerg Roedel } 1950ad8694baSJoerg Roedel 1951ad8694baSJoerg Roedel static int __init amd_iommu_init_pci(void) 1952ad8694baSJoerg Roedel { 1953ad8694baSJoerg Roedel struct amd_iommu *iommu; 1954f8993dc6SAdrian Huang int ret; 1955ad8694baSJoerg Roedel 1956ad8694baSJoerg Roedel for_each_iommu(iommu) { 1957ad8694baSJoerg Roedel ret = iommu_init_pci(iommu); 195806687a03SSuravee Suthikulpanit if (ret) { 195906687a03SSuravee Suthikulpanit pr_err("IOMMU%d: Failed to initialize IOMMU Hardware (error=%d)!\n", 196006687a03SSuravee Suthikulpanit iommu->index, ret); 196106687a03SSuravee Suthikulpanit goto out; 196206687a03SSuravee Suthikulpanit } 196354ce12e0SSuravee Suthikulpanit /* Need to setup range after PCI init */ 196454ce12e0SSuravee Suthikulpanit iommu_set_cwwb_range(iommu); 1965ad8694baSJoerg Roedel } 1966ad8694baSJoerg Roedel 1967ad8694baSJoerg Roedel /* 1968ad8694baSJoerg Roedel * Order is important here to make sure any unity map requirements are 1969ad8694baSJoerg Roedel * fulfilled. The unity mappings are created and written to the device 1970ad8694baSJoerg Roedel * table during the amd_iommu_init_api() call. 1971ad8694baSJoerg Roedel * 1972ad8694baSJoerg Roedel * After that we call init_device_table_dma() to make sure any 1973ad8694baSJoerg Roedel * uninitialized DTE will block DMA, and in the end we flush the caches 1974ad8694baSJoerg Roedel * of all IOMMUs to make sure the changes to the device table are 1975ad8694baSJoerg Roedel * active. 1976ad8694baSJoerg Roedel */ 1977ad8694baSJoerg Roedel ret = amd_iommu_init_api(); 197806687a03SSuravee Suthikulpanit if (ret) { 197906687a03SSuravee Suthikulpanit pr_err("IOMMU: Failed to initialize IOMMU-API interface (error=%d)!\n", 198006687a03SSuravee Suthikulpanit ret); 198106687a03SSuravee Suthikulpanit goto out; 198206687a03SSuravee Suthikulpanit } 1983ad8694baSJoerg Roedel 1984ad8694baSJoerg Roedel init_device_table_dma(); 1985ad8694baSJoerg Roedel 1986ad8694baSJoerg Roedel for_each_iommu(iommu) 1987ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 1988ad8694baSJoerg Roedel 1989ad8694baSJoerg Roedel print_iommu_info(); 1990ad8694baSJoerg Roedel 199106687a03SSuravee Suthikulpanit out: 1992ad8694baSJoerg Roedel return ret; 1993ad8694baSJoerg Roedel } 1994ad8694baSJoerg Roedel 1995ad8694baSJoerg Roedel /**************************************************************************** 1996ad8694baSJoerg Roedel * 1997ad8694baSJoerg Roedel * The following functions initialize the MSI interrupts for all IOMMUs 1998ad8694baSJoerg Roedel * in the system. It's a bit challenging because there could be multiple 1999ad8694baSJoerg Roedel * IOMMUs per PCI BDF but we can call pci_enable_msi(x) only once per 2000ad8694baSJoerg Roedel * pci_dev. 2001ad8694baSJoerg Roedel * 2002ad8694baSJoerg Roedel ****************************************************************************/ 2003ad8694baSJoerg Roedel 2004ad8694baSJoerg Roedel static int iommu_setup_msi(struct amd_iommu *iommu) 2005ad8694baSJoerg Roedel { 2006ad8694baSJoerg Roedel int r; 2007ad8694baSJoerg Roedel 2008ad8694baSJoerg Roedel r = pci_enable_msi(iommu->dev); 2009ad8694baSJoerg Roedel if (r) 2010ad8694baSJoerg Roedel return r; 2011ad8694baSJoerg Roedel 2012ad8694baSJoerg Roedel r = request_threaded_irq(iommu->dev->irq, 2013ad8694baSJoerg Roedel amd_iommu_int_handler, 2014ad8694baSJoerg Roedel amd_iommu_int_thread, 2015ad8694baSJoerg Roedel 0, "AMD-Vi", 2016ad8694baSJoerg Roedel iommu); 2017ad8694baSJoerg Roedel 2018ad8694baSJoerg Roedel if (r) { 2019ad8694baSJoerg Roedel pci_disable_msi(iommu->dev); 2020ad8694baSJoerg Roedel return r; 2021ad8694baSJoerg Roedel } 2022ad8694baSJoerg Roedel 2023ad8694baSJoerg Roedel return 0; 2024ad8694baSJoerg Roedel } 2025ad8694baSJoerg Roedel 2026b5c3786eSThomas Gleixner union intcapxt { 2027b5c3786eSThomas Gleixner u64 capxt; 20282fb6acf3SDavid Woodhouse struct { 2029b5c3786eSThomas Gleixner u64 reserved_0 : 2, 2030b5c3786eSThomas Gleixner dest_mode_logical : 1, 2031b5c3786eSThomas Gleixner reserved_1 : 5, 2032b5c3786eSThomas Gleixner destid_0_23 : 24, 2033b5c3786eSThomas Gleixner vector : 8, 2034b5c3786eSThomas Gleixner reserved_2 : 16, 2035b5c3786eSThomas Gleixner destid_24_31 : 8; 20362fb6acf3SDavid Woodhouse }; 2037b5c3786eSThomas Gleixner } __attribute__ ((packed)); 2038ad8694baSJoerg Roedel 2039ad8694baSJoerg Roedel 2040d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller; 2041d1adcfbbSDavid Woodhouse 2042d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_activate(struct irq_domain *domain, 2043d1adcfbbSDavid Woodhouse struct irq_data *irqd, bool reserve) 2044d1adcfbbSDavid Woodhouse { 2045ad8694baSJoerg Roedel return 0; 2046d1adcfbbSDavid Woodhouse } 2047ad8694baSJoerg Roedel 2048d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_deactivate(struct irq_domain *domain, 2049d1adcfbbSDavid Woodhouse struct irq_data *irqd) 2050d1adcfbbSDavid Woodhouse { 2051d1adcfbbSDavid Woodhouse } 2052d1adcfbbSDavid Woodhouse 2053d1adcfbbSDavid Woodhouse 2054d1adcfbbSDavid Woodhouse static int intcapxt_irqdomain_alloc(struct irq_domain *domain, unsigned int virq, 2055d1adcfbbSDavid Woodhouse unsigned int nr_irqs, void *arg) 2056d1adcfbbSDavid Woodhouse { 2057d1adcfbbSDavid Woodhouse struct irq_alloc_info *info = arg; 2058d1adcfbbSDavid Woodhouse int i, ret; 2059d1adcfbbSDavid Woodhouse 2060d1adcfbbSDavid Woodhouse if (!info || info->type != X86_IRQ_ALLOC_TYPE_AMDVI) 2061d1adcfbbSDavid Woodhouse return -EINVAL; 2062d1adcfbbSDavid Woodhouse 2063d1adcfbbSDavid Woodhouse ret = irq_domain_alloc_irqs_parent(domain, virq, nr_irqs, arg); 2064d1adcfbbSDavid Woodhouse if (ret < 0) 2065d1adcfbbSDavid Woodhouse return ret; 2066d1adcfbbSDavid Woodhouse 2067d1adcfbbSDavid Woodhouse for (i = virq; i < virq + nr_irqs; i++) { 2068d1adcfbbSDavid Woodhouse struct irq_data *irqd = irq_domain_get_irq_data(domain, i); 2069d1adcfbbSDavid Woodhouse 2070d1adcfbbSDavid Woodhouse irqd->chip = &intcapxt_controller; 2071d1adcfbbSDavid Woodhouse irqd->chip_data = info->data; 2072d1adcfbbSDavid Woodhouse __irq_set_handler(i, handle_edge_irq, 0, "edge"); 2073d1adcfbbSDavid Woodhouse } 2074d1adcfbbSDavid Woodhouse 2075d1adcfbbSDavid Woodhouse return ret; 2076d1adcfbbSDavid Woodhouse } 2077d1adcfbbSDavid Woodhouse 2078d1adcfbbSDavid Woodhouse static void intcapxt_irqdomain_free(struct irq_domain *domain, unsigned int virq, 2079d1adcfbbSDavid Woodhouse unsigned int nr_irqs) 2080d1adcfbbSDavid Woodhouse { 2081d1adcfbbSDavid Woodhouse irq_domain_free_irqs_top(domain, virq, nr_irqs); 2082d1adcfbbSDavid Woodhouse } 2083d1adcfbbSDavid Woodhouse 20844691f79dSMaxim Levitsky 20854691f79dSMaxim Levitsky static void intcapxt_unmask_irq(struct irq_data *irqd) 20864691f79dSMaxim Levitsky { 20874691f79dSMaxim Levitsky struct amd_iommu *iommu = irqd->chip_data; 20884691f79dSMaxim Levitsky struct irq_cfg *cfg = irqd_cfg(irqd); 20894691f79dSMaxim Levitsky union intcapxt xt; 20904691f79dSMaxim Levitsky 20914691f79dSMaxim Levitsky xt.capxt = 0ULL; 20924691f79dSMaxim Levitsky xt.dest_mode_logical = apic->dest_mode_logical; 20934691f79dSMaxim Levitsky xt.vector = cfg->vector; 20944691f79dSMaxim Levitsky xt.destid_0_23 = cfg->dest_apicid & GENMASK(23, 0); 20954691f79dSMaxim Levitsky xt.destid_24_31 = cfg->dest_apicid >> 24; 20964691f79dSMaxim Levitsky 20974691f79dSMaxim Levitsky /** 20984691f79dSMaxim Levitsky * Current IOMMU implementation uses the same IRQ for all 20994691f79dSMaxim Levitsky * 3 IOMMU interrupts. 21004691f79dSMaxim Levitsky */ 21014691f79dSMaxim Levitsky writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET); 21024691f79dSMaxim Levitsky writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET); 21034691f79dSMaxim Levitsky writeq(xt.capxt, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET); 21044691f79dSMaxim Levitsky } 21054691f79dSMaxim Levitsky 21064691f79dSMaxim Levitsky static void intcapxt_mask_irq(struct irq_data *irqd) 21074691f79dSMaxim Levitsky { 21084691f79dSMaxim Levitsky struct amd_iommu *iommu = irqd->chip_data; 21094691f79dSMaxim Levitsky 21104691f79dSMaxim Levitsky writeq(0, iommu->mmio_base + MMIO_INTCAPXT_EVT_OFFSET); 21114691f79dSMaxim Levitsky writeq(0, iommu->mmio_base + MMIO_INTCAPXT_PPR_OFFSET); 21124691f79dSMaxim Levitsky writeq(0, iommu->mmio_base + MMIO_INTCAPXT_GALOG_OFFSET); 21134691f79dSMaxim Levitsky } 21144691f79dSMaxim Levitsky 21154691f79dSMaxim Levitsky 2116d1adcfbbSDavid Woodhouse static int intcapxt_set_affinity(struct irq_data *irqd, 2117d1adcfbbSDavid Woodhouse const struct cpumask *mask, bool force) 2118d1adcfbbSDavid Woodhouse { 2119d1adcfbbSDavid Woodhouse struct irq_data *parent = irqd->parent_data; 2120d1adcfbbSDavid Woodhouse int ret; 2121d1adcfbbSDavid Woodhouse 2122d1adcfbbSDavid Woodhouse ret = parent->chip->irq_set_affinity(parent, mask, force); 2123d1adcfbbSDavid Woodhouse if (ret < 0 || ret == IRQ_SET_MASK_OK_DONE) 2124d1adcfbbSDavid Woodhouse return ret; 21254691f79dSMaxim Levitsky return 0; 2126d1adcfbbSDavid Woodhouse } 2127d1adcfbbSDavid Woodhouse 21281980105eSMaxim Levitsky static int intcapxt_set_wake(struct irq_data *irqd, unsigned int on) 21291980105eSMaxim Levitsky { 21301980105eSMaxim Levitsky return on ? -EOPNOTSUPP : 0; 21311980105eSMaxim Levitsky } 21321980105eSMaxim Levitsky 2133d1adcfbbSDavid Woodhouse static struct irq_chip intcapxt_controller = { 2134d1adcfbbSDavid Woodhouse .name = "IOMMU-MSI", 2135d1adcfbbSDavid Woodhouse .irq_unmask = intcapxt_unmask_irq, 2136d1adcfbbSDavid Woodhouse .irq_mask = intcapxt_mask_irq, 2137d1adcfbbSDavid Woodhouse .irq_ack = irq_chip_ack_parent, 2138d1adcfbbSDavid Woodhouse .irq_retrigger = irq_chip_retrigger_hierarchy, 2139d1adcfbbSDavid Woodhouse .irq_set_affinity = intcapxt_set_affinity, 21401980105eSMaxim Levitsky .irq_set_wake = intcapxt_set_wake, 21411980105eSMaxim Levitsky .flags = IRQCHIP_MASK_ON_SUSPEND, 2142d1adcfbbSDavid Woodhouse }; 2143d1adcfbbSDavid Woodhouse 2144d1adcfbbSDavid Woodhouse static const struct irq_domain_ops intcapxt_domain_ops = { 2145d1adcfbbSDavid Woodhouse .alloc = intcapxt_irqdomain_alloc, 2146d1adcfbbSDavid Woodhouse .free = intcapxt_irqdomain_free, 2147d1adcfbbSDavid Woodhouse .activate = intcapxt_irqdomain_activate, 2148d1adcfbbSDavid Woodhouse .deactivate = intcapxt_irqdomain_deactivate, 2149d1adcfbbSDavid Woodhouse }; 2150d1adcfbbSDavid Woodhouse 2151d1adcfbbSDavid Woodhouse 2152d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_irqdomain; 2153d1adcfbbSDavid Woodhouse 2154d1adcfbbSDavid Woodhouse static struct irq_domain *iommu_get_irqdomain(void) 2155d1adcfbbSDavid Woodhouse { 2156d1adcfbbSDavid Woodhouse struct fwnode_handle *fn; 2157d1adcfbbSDavid Woodhouse 2158d1adcfbbSDavid Woodhouse /* No need for locking here (yet) as the init is single-threaded */ 2159d1adcfbbSDavid Woodhouse if (iommu_irqdomain) 2160d1adcfbbSDavid Woodhouse return iommu_irqdomain; 2161d1adcfbbSDavid Woodhouse 2162d1adcfbbSDavid Woodhouse fn = irq_domain_alloc_named_fwnode("AMD-Vi-MSI"); 2163d1adcfbbSDavid Woodhouse if (!fn) 2164d1adcfbbSDavid Woodhouse return NULL; 2165d1adcfbbSDavid Woodhouse 2166d1adcfbbSDavid Woodhouse iommu_irqdomain = irq_domain_create_hierarchy(x86_vector_domain, 0, 0, 2167d1adcfbbSDavid Woodhouse fn, &intcapxt_domain_ops, 2168d1adcfbbSDavid Woodhouse NULL); 2169d1adcfbbSDavid Woodhouse if (!iommu_irqdomain) 2170d1adcfbbSDavid Woodhouse irq_domain_free_fwnode(fn); 2171d1adcfbbSDavid Woodhouse 2172d1adcfbbSDavid Woodhouse return iommu_irqdomain; 2173d1adcfbbSDavid Woodhouse } 2174d1adcfbbSDavid Woodhouse 2175d1adcfbbSDavid Woodhouse static int iommu_setup_intcapxt(struct amd_iommu *iommu) 2176d1adcfbbSDavid Woodhouse { 2177d1adcfbbSDavid Woodhouse struct irq_domain *domain; 2178d1adcfbbSDavid Woodhouse struct irq_alloc_info info; 2179d1adcfbbSDavid Woodhouse int irq, ret; 2180d1adcfbbSDavid Woodhouse 2181d1adcfbbSDavid Woodhouse domain = iommu_get_irqdomain(); 2182d1adcfbbSDavid Woodhouse if (!domain) 2183d1adcfbbSDavid Woodhouse return -ENXIO; 2184d1adcfbbSDavid Woodhouse 2185d1adcfbbSDavid Woodhouse init_irq_alloc_info(&info, NULL); 2186d1adcfbbSDavid Woodhouse info.type = X86_IRQ_ALLOC_TYPE_AMDVI; 2187d1adcfbbSDavid Woodhouse info.data = iommu; 2188d1adcfbbSDavid Woodhouse 2189d1adcfbbSDavid Woodhouse irq = irq_domain_alloc_irqs(domain, 1, NUMA_NO_NODE, &info); 2190d1adcfbbSDavid Woodhouse if (irq < 0) { 2191d1adcfbbSDavid Woodhouse irq_domain_remove(domain); 2192d1adcfbbSDavid Woodhouse return irq; 2193d1adcfbbSDavid Woodhouse } 2194d1adcfbbSDavid Woodhouse 2195d1adcfbbSDavid Woodhouse ret = request_threaded_irq(irq, amd_iommu_int_handler, 2196d1adcfbbSDavid Woodhouse amd_iommu_int_thread, 0, "AMD-Vi", iommu); 2197ad8694baSJoerg Roedel if (ret) { 2198d1adcfbbSDavid Woodhouse irq_domain_free_irqs(irq, 1); 2199d1adcfbbSDavid Woodhouse irq_domain_remove(domain); 2200ad8694baSJoerg Roedel return ret; 2201ad8694baSJoerg Roedel } 2202ad8694baSJoerg Roedel 2203d1adcfbbSDavid Woodhouse return 0; 2204ad8694baSJoerg Roedel } 2205ad8694baSJoerg Roedel 2206d1adcfbbSDavid Woodhouse static int iommu_init_irq(struct amd_iommu *iommu) 2207ad8694baSJoerg Roedel { 2208ad8694baSJoerg Roedel int ret; 2209ad8694baSJoerg Roedel 2210ad8694baSJoerg Roedel if (iommu->int_enabled) 2211ad8694baSJoerg Roedel goto enable_faults; 2212ad8694baSJoerg Roedel 2213d1adcfbbSDavid Woodhouse if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 2214d1adcfbbSDavid Woodhouse ret = iommu_setup_intcapxt(iommu); 2215d1adcfbbSDavid Woodhouse else if (iommu->dev->msi_cap) 2216ad8694baSJoerg Roedel ret = iommu_setup_msi(iommu); 2217ad8694baSJoerg Roedel else 2218ad8694baSJoerg Roedel ret = -ENODEV; 2219ad8694baSJoerg Roedel 2220ad8694baSJoerg Roedel if (ret) 2221ad8694baSJoerg Roedel return ret; 2222ad8694baSJoerg Roedel 222312bc4570SDavid Woodhouse iommu->int_enabled = true; 2224ad8694baSJoerg Roedel enable_faults: 222501b297a4SMaxim Levitsky 222601b297a4SMaxim Levitsky if (amd_iommu_xt_mode == IRQ_REMAP_X2APIC_MODE) 222701b297a4SMaxim Levitsky iommu_feature_enable(iommu, CONTROL_INTCAPXT_EN); 222801b297a4SMaxim Levitsky 2229ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_EVT_INT_EN); 2230ad8694baSJoerg Roedel 2231ad8694baSJoerg Roedel if (iommu->ppr_log != NULL) 2232ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PPRINT_EN); 2233ad8694baSJoerg Roedel 2234ad8694baSJoerg Roedel iommu_ga_log_enable(iommu); 2235ad8694baSJoerg Roedel 2236ad8694baSJoerg Roedel return 0; 2237ad8694baSJoerg Roedel } 2238ad8694baSJoerg Roedel 2239ad8694baSJoerg Roedel /**************************************************************************** 2240ad8694baSJoerg Roedel * 2241ad8694baSJoerg Roedel * The next functions belong to the third pass of parsing the ACPI 2242ad8694baSJoerg Roedel * table. In this last pass the memory mapping requirements are 2243ad8694baSJoerg Roedel * gathered (like exclusion and unity mapping ranges). 2244ad8694baSJoerg Roedel * 2245ad8694baSJoerg Roedel ****************************************************************************/ 2246ad8694baSJoerg Roedel 2247ad8694baSJoerg Roedel static void __init free_unity_maps(void) 2248ad8694baSJoerg Roedel { 2249ad8694baSJoerg Roedel struct unity_map_entry *entry, *next; 2250ad8694baSJoerg Roedel 2251ad8694baSJoerg Roedel list_for_each_entry_safe(entry, next, &amd_iommu_unity_map, list) { 2252ad8694baSJoerg Roedel list_del(&entry->list); 2253ad8694baSJoerg Roedel kfree(entry); 2254ad8694baSJoerg Roedel } 2255ad8694baSJoerg Roedel } 2256ad8694baSJoerg Roedel 2257ad8694baSJoerg Roedel /* called for unity map ACPI definition */ 2258ad8694baSJoerg Roedel static int __init init_unity_map_range(struct ivmd_header *m) 2259ad8694baSJoerg Roedel { 2260ad8694baSJoerg Roedel struct unity_map_entry *e = NULL; 2261ad8694baSJoerg Roedel char *s; 2262ad8694baSJoerg Roedel 2263ad8694baSJoerg Roedel e = kzalloc(sizeof(*e), GFP_KERNEL); 2264ad8694baSJoerg Roedel if (e == NULL) 2265ad8694baSJoerg Roedel return -ENOMEM; 2266ad8694baSJoerg Roedel 2267ad8694baSJoerg Roedel switch (m->type) { 2268ad8694baSJoerg Roedel default: 2269ad8694baSJoerg Roedel kfree(e); 2270ad8694baSJoerg Roedel return 0; 2271ad8694baSJoerg Roedel case ACPI_IVMD_TYPE: 2272ad8694baSJoerg Roedel s = "IVMD_TYPEi\t\t\t"; 2273ad8694baSJoerg Roedel e->devid_start = e->devid_end = m->devid; 2274ad8694baSJoerg Roedel break; 2275ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_ALL: 2276ad8694baSJoerg Roedel s = "IVMD_TYPE_ALL\t\t"; 2277ad8694baSJoerg Roedel e->devid_start = 0; 2278ad8694baSJoerg Roedel e->devid_end = amd_iommu_last_bdf; 2279ad8694baSJoerg Roedel break; 2280ad8694baSJoerg Roedel case ACPI_IVMD_TYPE_RANGE: 2281ad8694baSJoerg Roedel s = "IVMD_TYPE_RANGE\t\t"; 2282ad8694baSJoerg Roedel e->devid_start = m->devid; 2283ad8694baSJoerg Roedel e->devid_end = m->aux; 2284ad8694baSJoerg Roedel break; 2285ad8694baSJoerg Roedel } 2286ad8694baSJoerg Roedel e->address_start = PAGE_ALIGN(m->range_start); 2287ad8694baSJoerg Roedel e->address_end = e->address_start + PAGE_ALIGN(m->range_length); 2288ad8694baSJoerg Roedel e->prot = m->flags >> 1; 2289ad8694baSJoerg Roedel 22900bbe4cedSAdrian Huang /* 22910bbe4cedSAdrian Huang * Treat per-device exclusion ranges as r/w unity-mapped regions 22920bbe4cedSAdrian Huang * since some buggy BIOSes might lead to the overwritten exclusion 22930bbe4cedSAdrian Huang * range (exclusion_start and exclusion_length members). This 22940bbe4cedSAdrian Huang * happens when there are multiple exclusion ranges (IVMD entries) 22950bbe4cedSAdrian Huang * defined in ACPI table. 22960bbe4cedSAdrian Huang */ 22970bbe4cedSAdrian Huang if (m->flags & IVMD_FLAG_EXCL_RANGE) 22980bbe4cedSAdrian Huang e->prot = (IVMD_FLAG_IW | IVMD_FLAG_IR) >> 1; 22990bbe4cedSAdrian Huang 2300ad8694baSJoerg Roedel DUMP_printk("%s devid_start: %02x:%02x.%x devid_end: %02x:%02x.%x" 2301ad8694baSJoerg Roedel " range_start: %016llx range_end: %016llx flags: %x\n", s, 2302ad8694baSJoerg Roedel PCI_BUS_NUM(e->devid_start), PCI_SLOT(e->devid_start), 2303ad8694baSJoerg Roedel PCI_FUNC(e->devid_start), PCI_BUS_NUM(e->devid_end), 2304ad8694baSJoerg Roedel PCI_SLOT(e->devid_end), PCI_FUNC(e->devid_end), 2305ad8694baSJoerg Roedel e->address_start, e->address_end, m->flags); 2306ad8694baSJoerg Roedel 2307ad8694baSJoerg Roedel list_add_tail(&e->list, &amd_iommu_unity_map); 2308ad8694baSJoerg Roedel 2309ad8694baSJoerg Roedel return 0; 2310ad8694baSJoerg Roedel } 2311ad8694baSJoerg Roedel 2312ad8694baSJoerg Roedel /* iterates over all memory definitions we find in the ACPI table */ 2313ad8694baSJoerg Roedel static int __init init_memory_definitions(struct acpi_table_header *table) 2314ad8694baSJoerg Roedel { 2315ad8694baSJoerg Roedel u8 *p = (u8 *)table, *end = (u8 *)table; 2316ad8694baSJoerg Roedel struct ivmd_header *m; 2317ad8694baSJoerg Roedel 2318ad8694baSJoerg Roedel end += table->length; 2319ad8694baSJoerg Roedel p += IVRS_HEADER_LENGTH; 2320ad8694baSJoerg Roedel 2321ad8694baSJoerg Roedel while (p < end) { 2322ad8694baSJoerg Roedel m = (struct ivmd_header *)p; 2323ad8694baSJoerg Roedel if (m->flags & (IVMD_FLAG_UNITY_MAP | IVMD_FLAG_EXCL_RANGE)) 2324ad8694baSJoerg Roedel init_unity_map_range(m); 2325ad8694baSJoerg Roedel 2326ad8694baSJoerg Roedel p += m->length; 2327ad8694baSJoerg Roedel } 2328ad8694baSJoerg Roedel 2329ad8694baSJoerg Roedel return 0; 2330ad8694baSJoerg Roedel } 2331ad8694baSJoerg Roedel 2332ad8694baSJoerg Roedel /* 2333ad8694baSJoerg Roedel * Init the device table to not allow DMA access for devices 2334ad8694baSJoerg Roedel */ 2335ad8694baSJoerg Roedel static void init_device_table_dma(void) 2336ad8694baSJoerg Roedel { 2337ad8694baSJoerg Roedel u32 devid; 2338ad8694baSJoerg Roedel 2339ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) { 2340ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_VALID); 2341ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_TRANSLATION); 2342ad8694baSJoerg Roedel } 2343ad8694baSJoerg Roedel } 2344ad8694baSJoerg Roedel 2345ad8694baSJoerg Roedel static void __init uninit_device_table_dma(void) 2346ad8694baSJoerg Roedel { 2347ad8694baSJoerg Roedel u32 devid; 2348ad8694baSJoerg Roedel 2349ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) { 2350ad8694baSJoerg Roedel amd_iommu_dev_table[devid].data[0] = 0ULL; 2351ad8694baSJoerg Roedel amd_iommu_dev_table[devid].data[1] = 0ULL; 2352ad8694baSJoerg Roedel } 2353ad8694baSJoerg Roedel } 2354ad8694baSJoerg Roedel 2355ad8694baSJoerg Roedel static void init_device_table(void) 2356ad8694baSJoerg Roedel { 2357ad8694baSJoerg Roedel u32 devid; 2358ad8694baSJoerg Roedel 2359ad8694baSJoerg Roedel if (!amd_iommu_irq_remap) 2360ad8694baSJoerg Roedel return; 2361ad8694baSJoerg Roedel 2362ad8694baSJoerg Roedel for (devid = 0; devid <= amd_iommu_last_bdf; ++devid) 2363ad8694baSJoerg Roedel set_dev_entry_bit(devid, DEV_ENTRY_IRQ_TBL_EN); 2364ad8694baSJoerg Roedel } 2365ad8694baSJoerg Roedel 2366ad8694baSJoerg Roedel static void iommu_init_flags(struct amd_iommu *iommu) 2367ad8694baSJoerg Roedel { 2368ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_HT_TUN_EN_MASK ? 2369ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_HT_TUN_EN) : 2370ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_HT_TUN_EN); 2371ad8694baSJoerg Roedel 2372ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_PASSPW_EN_MASK ? 2373ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_PASSPW_EN) : 2374ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_PASSPW_EN); 2375ad8694baSJoerg Roedel 2376ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_RESPASSPW_EN_MASK ? 2377ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_RESPASSPW_EN) : 2378ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_RESPASSPW_EN); 2379ad8694baSJoerg Roedel 2380ad8694baSJoerg Roedel iommu->acpi_flags & IVHD_FLAG_ISOC_EN_MASK ? 2381ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_ISOC_EN) : 2382ad8694baSJoerg Roedel iommu_feature_disable(iommu, CONTROL_ISOC_EN); 2383ad8694baSJoerg Roedel 2384ad8694baSJoerg Roedel /* 2385ad8694baSJoerg Roedel * make IOMMU memory accesses cache coherent 2386ad8694baSJoerg Roedel */ 2387ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_COHERENT_EN); 2388ad8694baSJoerg Roedel 2389ad8694baSJoerg Roedel /* Set IOTLB invalidation timeout to 1s */ 2390ad8694baSJoerg Roedel iommu_set_inv_tlb_timeout(iommu, CTRL_INV_TO_1S); 2391ad8694baSJoerg Roedel } 2392ad8694baSJoerg Roedel 2393ad8694baSJoerg Roedel static void iommu_apply_resume_quirks(struct amd_iommu *iommu) 2394ad8694baSJoerg Roedel { 2395ad8694baSJoerg Roedel int i, j; 2396ad8694baSJoerg Roedel u32 ioc_feature_control; 2397ad8694baSJoerg Roedel struct pci_dev *pdev = iommu->root_pdev; 2398ad8694baSJoerg Roedel 2399ad8694baSJoerg Roedel /* RD890 BIOSes may not have completely reconfigured the iommu */ 2400ad8694baSJoerg Roedel if (!is_rd890_iommu(iommu->dev) || !pdev) 2401ad8694baSJoerg Roedel return; 2402ad8694baSJoerg Roedel 2403ad8694baSJoerg Roedel /* 2404ad8694baSJoerg Roedel * First, we need to ensure that the iommu is enabled. This is 2405ad8694baSJoerg Roedel * controlled by a register in the northbridge 2406ad8694baSJoerg Roedel */ 2407ad8694baSJoerg Roedel 2408ad8694baSJoerg Roedel /* Select Northbridge indirect register 0x75 and enable writing */ 2409ad8694baSJoerg Roedel pci_write_config_dword(pdev, 0x60, 0x75 | (1 << 7)); 2410ad8694baSJoerg Roedel pci_read_config_dword(pdev, 0x64, &ioc_feature_control); 2411ad8694baSJoerg Roedel 2412ad8694baSJoerg Roedel /* Enable the iommu */ 2413ad8694baSJoerg Roedel if (!(ioc_feature_control & 0x1)) 2414ad8694baSJoerg Roedel pci_write_config_dword(pdev, 0x64, ioc_feature_control | 1); 2415ad8694baSJoerg Roedel 2416ad8694baSJoerg Roedel /* Restore the iommu BAR */ 2417ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4, 2418ad8694baSJoerg Roedel iommu->stored_addr_lo); 2419ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 8, 2420ad8694baSJoerg Roedel iommu->stored_addr_hi); 2421ad8694baSJoerg Roedel 2422ad8694baSJoerg Roedel /* Restore the l1 indirect regs for each of the 6 l1s */ 2423ad8694baSJoerg Roedel for (i = 0; i < 6; i++) 2424ad8694baSJoerg Roedel for (j = 0; j < 0x12; j++) 2425ad8694baSJoerg Roedel iommu_write_l1(iommu, i, j, iommu->stored_l1[i][j]); 2426ad8694baSJoerg Roedel 2427ad8694baSJoerg Roedel /* Restore the l2 indirect regs */ 2428ad8694baSJoerg Roedel for (i = 0; i < 0x83; i++) 2429ad8694baSJoerg Roedel iommu_write_l2(iommu, i, iommu->stored_l2[i]); 2430ad8694baSJoerg Roedel 2431ad8694baSJoerg Roedel /* Lock PCI setup registers */ 2432ad8694baSJoerg Roedel pci_write_config_dword(iommu->dev, iommu->cap_ptr + 4, 2433ad8694baSJoerg Roedel iommu->stored_addr_lo | 1); 2434ad8694baSJoerg Roedel } 2435ad8694baSJoerg Roedel 2436ad8694baSJoerg Roedel static void iommu_enable_ga(struct amd_iommu *iommu) 2437ad8694baSJoerg Roedel { 2438ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2439ad8694baSJoerg Roedel switch (amd_iommu_guest_ir) { 2440ad8694baSJoerg Roedel case AMD_IOMMU_GUEST_IR_VAPIC: 2441ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GAM_EN); 2442df561f66SGustavo A. R. Silva fallthrough; 2443ad8694baSJoerg Roedel case AMD_IOMMU_GUEST_IR_LEGACY_GA: 2444ad8694baSJoerg Roedel iommu_feature_enable(iommu, CONTROL_GA_EN); 2445ad8694baSJoerg Roedel iommu->irte_ops = &irte_128_ops; 2446ad8694baSJoerg Roedel break; 2447ad8694baSJoerg Roedel default: 2448ad8694baSJoerg Roedel iommu->irte_ops = &irte_32_ops; 2449ad8694baSJoerg Roedel break; 2450ad8694baSJoerg Roedel } 2451ad8694baSJoerg Roedel #endif 2452ad8694baSJoerg Roedel } 2453ad8694baSJoerg Roedel 2454ad8694baSJoerg Roedel static void early_enable_iommu(struct amd_iommu *iommu) 2455ad8694baSJoerg Roedel { 2456ad8694baSJoerg Roedel iommu_disable(iommu); 2457ad8694baSJoerg Roedel iommu_init_flags(iommu); 2458ad8694baSJoerg Roedel iommu_set_device_table(iommu); 2459ad8694baSJoerg Roedel iommu_enable_command_buffer(iommu); 2460ad8694baSJoerg Roedel iommu_enable_event_buffer(iommu); 2461ad8694baSJoerg Roedel iommu_set_exclusion_range(iommu); 2462ad8694baSJoerg Roedel iommu_enable_ga(iommu); 2463ad8694baSJoerg Roedel iommu_enable_xt(iommu); 2464ad8694baSJoerg Roedel iommu_enable(iommu); 2465ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2466ad8694baSJoerg Roedel } 2467ad8694baSJoerg Roedel 2468ad8694baSJoerg Roedel /* 2469ad8694baSJoerg Roedel * This function finally enables all IOMMUs found in the system after 2470ad8694baSJoerg Roedel * they have been initialized. 2471ad8694baSJoerg Roedel * 2472ad8694baSJoerg Roedel * Or if in kdump kernel and IOMMUs are all pre-enabled, try to copy 2473ad8694baSJoerg Roedel * the old content of device table entries. Not this case or copy failed, 2474ad8694baSJoerg Roedel * just continue as normal kernel does. 2475ad8694baSJoerg Roedel */ 2476ad8694baSJoerg Roedel static void early_enable_iommus(void) 2477ad8694baSJoerg Roedel { 2478ad8694baSJoerg Roedel struct amd_iommu *iommu; 2479ad8694baSJoerg Roedel 2480ad8694baSJoerg Roedel 2481ad8694baSJoerg Roedel if (!copy_device_table()) { 2482ad8694baSJoerg Roedel /* 2483ad8694baSJoerg Roedel * If come here because of failure in copying device table from old 2484ad8694baSJoerg Roedel * kernel with all IOMMUs enabled, print error message and try to 2485ad8694baSJoerg Roedel * free allocated old_dev_tbl_cpy. 2486ad8694baSJoerg Roedel */ 2487ad8694baSJoerg Roedel if (amd_iommu_pre_enabled) 2488ad8694baSJoerg Roedel pr_err("Failed to copy DEV table from previous kernel.\n"); 2489ad8694baSJoerg Roedel if (old_dev_tbl_cpy != NULL) 2490ad8694baSJoerg Roedel free_pages((unsigned long)old_dev_tbl_cpy, 2491ad8694baSJoerg Roedel get_order(dev_table_size)); 2492ad8694baSJoerg Roedel 2493ad8694baSJoerg Roedel for_each_iommu(iommu) { 2494ad8694baSJoerg Roedel clear_translation_pre_enabled(iommu); 2495ad8694baSJoerg Roedel early_enable_iommu(iommu); 2496ad8694baSJoerg Roedel } 2497ad8694baSJoerg Roedel } else { 2498ad8694baSJoerg Roedel pr_info("Copied DEV table from previous kernel.\n"); 2499ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_dev_table, 2500ad8694baSJoerg Roedel get_order(dev_table_size)); 2501ad8694baSJoerg Roedel amd_iommu_dev_table = old_dev_tbl_cpy; 2502ad8694baSJoerg Roedel for_each_iommu(iommu) { 2503ad8694baSJoerg Roedel iommu_disable_command_buffer(iommu); 2504ad8694baSJoerg Roedel iommu_disable_event_buffer(iommu); 2505ad8694baSJoerg Roedel iommu_enable_command_buffer(iommu); 2506ad8694baSJoerg Roedel iommu_enable_event_buffer(iommu); 2507ad8694baSJoerg Roedel iommu_enable_ga(iommu); 2508ad8694baSJoerg Roedel iommu_enable_xt(iommu); 2509ad8694baSJoerg Roedel iommu_set_device_table(iommu); 2510ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2511ad8694baSJoerg Roedel } 2512ad8694baSJoerg Roedel } 2513ad8694baSJoerg Roedel 2514ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2515c3811a50SWei Huang /* 2516c3811a50SWei Huang * Note: We have already checked GASup from IVRS table. 2517c3811a50SWei Huang * Now, we need to make sure that GAMSup is set. 2518c3811a50SWei Huang */ 2519c3811a50SWei Huang if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir) && 2520c3811a50SWei Huang !check_feature_on_all_iommus(FEATURE_GAM_VAPIC)) 2521c3811a50SWei Huang amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 2522c3811a50SWei Huang 2523ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 2524ad8694baSJoerg Roedel amd_iommu_irq_ops.capability |= (1 << IRQ_POSTING_CAP); 2525ad8694baSJoerg Roedel #endif 2526ad8694baSJoerg Roedel } 2527ad8694baSJoerg Roedel 2528ad8694baSJoerg Roedel static void enable_iommus_v2(void) 2529ad8694baSJoerg Roedel { 2530ad8694baSJoerg Roedel struct amd_iommu *iommu; 2531ad8694baSJoerg Roedel 2532ad8694baSJoerg Roedel for_each_iommu(iommu) { 2533ad8694baSJoerg Roedel iommu_enable_ppr_log(iommu); 2534ad8694baSJoerg Roedel iommu_enable_gt(iommu); 2535ad8694baSJoerg Roedel } 2536ad8694baSJoerg Roedel } 2537ad8694baSJoerg Roedel 2538ad8694baSJoerg Roedel static void enable_iommus(void) 2539ad8694baSJoerg Roedel { 2540ad8694baSJoerg Roedel early_enable_iommus(); 2541ad8694baSJoerg Roedel 2542ad8694baSJoerg Roedel enable_iommus_v2(); 2543ad8694baSJoerg Roedel } 2544ad8694baSJoerg Roedel 2545ad8694baSJoerg Roedel static void disable_iommus(void) 2546ad8694baSJoerg Roedel { 2547ad8694baSJoerg Roedel struct amd_iommu *iommu; 2548ad8694baSJoerg Roedel 2549ad8694baSJoerg Roedel for_each_iommu(iommu) 2550ad8694baSJoerg Roedel iommu_disable(iommu); 2551ad8694baSJoerg Roedel 2552ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2553ad8694baSJoerg Roedel if (AMD_IOMMU_GUEST_IR_VAPIC(amd_iommu_guest_ir)) 2554ad8694baSJoerg Roedel amd_iommu_irq_ops.capability &= ~(1 << IRQ_POSTING_CAP); 2555ad8694baSJoerg Roedel #endif 2556ad8694baSJoerg Roedel } 2557ad8694baSJoerg Roedel 2558ad8694baSJoerg Roedel /* 2559ad8694baSJoerg Roedel * Suspend/Resume support 2560ad8694baSJoerg Roedel * disable suspend until real resume implemented 2561ad8694baSJoerg Roedel */ 2562ad8694baSJoerg Roedel 2563ad8694baSJoerg Roedel static void amd_iommu_resume(void) 2564ad8694baSJoerg Roedel { 2565ad8694baSJoerg Roedel struct amd_iommu *iommu; 2566ad8694baSJoerg Roedel 2567ad8694baSJoerg Roedel for_each_iommu(iommu) 2568ad8694baSJoerg Roedel iommu_apply_resume_quirks(iommu); 2569ad8694baSJoerg Roedel 2570ad8694baSJoerg Roedel /* re-load the hardware */ 2571ad8694baSJoerg Roedel enable_iommus(); 2572ad8694baSJoerg Roedel 2573ad8694baSJoerg Roedel amd_iommu_enable_interrupts(); 2574ad8694baSJoerg Roedel } 2575ad8694baSJoerg Roedel 2576ad8694baSJoerg Roedel static int amd_iommu_suspend(void) 2577ad8694baSJoerg Roedel { 2578ad8694baSJoerg Roedel /* disable IOMMUs to go out of the way for BIOS */ 2579ad8694baSJoerg Roedel disable_iommus(); 2580ad8694baSJoerg Roedel 2581ad8694baSJoerg Roedel return 0; 2582ad8694baSJoerg Roedel } 2583ad8694baSJoerg Roedel 2584ad8694baSJoerg Roedel static struct syscore_ops amd_iommu_syscore_ops = { 2585ad8694baSJoerg Roedel .suspend = amd_iommu_suspend, 2586ad8694baSJoerg Roedel .resume = amd_iommu_resume, 2587ad8694baSJoerg Roedel }; 2588ad8694baSJoerg Roedel 2589ad8694baSJoerg Roedel static void __init free_iommu_resources(void) 2590ad8694baSJoerg Roedel { 2591ad8694baSJoerg Roedel kmemleak_free(irq_lookup_table); 2592ad8694baSJoerg Roedel free_pages((unsigned long)irq_lookup_table, 2593ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2594ad8694baSJoerg Roedel irq_lookup_table = NULL; 2595ad8694baSJoerg Roedel 2596ad8694baSJoerg Roedel kmem_cache_destroy(amd_iommu_irq_cache); 2597ad8694baSJoerg Roedel amd_iommu_irq_cache = NULL; 2598ad8694baSJoerg Roedel 2599ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_rlookup_table, 2600ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2601ad8694baSJoerg Roedel amd_iommu_rlookup_table = NULL; 2602ad8694baSJoerg Roedel 2603ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_alias_table, 2604ad8694baSJoerg Roedel get_order(alias_table_size)); 2605ad8694baSJoerg Roedel amd_iommu_alias_table = NULL; 2606ad8694baSJoerg Roedel 2607ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_dev_table, 2608ad8694baSJoerg Roedel get_order(dev_table_size)); 2609ad8694baSJoerg Roedel amd_iommu_dev_table = NULL; 2610ad8694baSJoerg Roedel 2611ad8694baSJoerg Roedel free_iommu_all(); 2612ad8694baSJoerg Roedel } 2613ad8694baSJoerg Roedel 2614ad8694baSJoerg Roedel /* SB IOAPIC is always on this device in AMD systems */ 2615ad8694baSJoerg Roedel #define IOAPIC_SB_DEVID ((0x00 << 8) | PCI_DEVFN(0x14, 0)) 2616ad8694baSJoerg Roedel 2617ad8694baSJoerg Roedel static bool __init check_ioapic_information(void) 2618ad8694baSJoerg Roedel { 2619ad8694baSJoerg Roedel const char *fw_bug = FW_BUG; 2620ad8694baSJoerg Roedel bool ret, has_sb_ioapic; 2621ad8694baSJoerg Roedel int idx; 2622ad8694baSJoerg Roedel 2623ad8694baSJoerg Roedel has_sb_ioapic = false; 2624ad8694baSJoerg Roedel ret = false; 2625ad8694baSJoerg Roedel 2626ad8694baSJoerg Roedel /* 2627ad8694baSJoerg Roedel * If we have map overrides on the kernel command line the 2628ad8694baSJoerg Roedel * messages in this function might not describe firmware bugs 2629ad8694baSJoerg Roedel * anymore - so be careful 2630ad8694baSJoerg Roedel */ 2631ad8694baSJoerg Roedel if (cmdline_maps) 2632ad8694baSJoerg Roedel fw_bug = ""; 2633ad8694baSJoerg Roedel 2634ad8694baSJoerg Roedel for (idx = 0; idx < nr_ioapics; idx++) { 2635ad8694baSJoerg Roedel int devid, id = mpc_ioapic_id(idx); 2636ad8694baSJoerg Roedel 2637ad8694baSJoerg Roedel devid = get_ioapic_devid(id); 2638ad8694baSJoerg Roedel if (devid < 0) { 2639ad8694baSJoerg Roedel pr_err("%s: IOAPIC[%d] not in IVRS table\n", 2640ad8694baSJoerg Roedel fw_bug, id); 2641ad8694baSJoerg Roedel ret = false; 2642ad8694baSJoerg Roedel } else if (devid == IOAPIC_SB_DEVID) { 2643ad8694baSJoerg Roedel has_sb_ioapic = true; 2644ad8694baSJoerg Roedel ret = true; 2645ad8694baSJoerg Roedel } 2646ad8694baSJoerg Roedel } 2647ad8694baSJoerg Roedel 2648ad8694baSJoerg Roedel if (!has_sb_ioapic) { 2649ad8694baSJoerg Roedel /* 2650ad8694baSJoerg Roedel * We expect the SB IOAPIC to be listed in the IVRS 2651ad8694baSJoerg Roedel * table. The system timer is connected to the SB IOAPIC 2652ad8694baSJoerg Roedel * and if we don't have it in the list the system will 2653ad8694baSJoerg Roedel * panic at boot time. This situation usually happens 2654ad8694baSJoerg Roedel * when the BIOS is buggy and provides us the wrong 2655ad8694baSJoerg Roedel * device id for the IOAPIC in the system. 2656ad8694baSJoerg Roedel */ 2657ad8694baSJoerg Roedel pr_err("%s: No southbridge IOAPIC found\n", fw_bug); 2658ad8694baSJoerg Roedel } 2659ad8694baSJoerg Roedel 2660ad8694baSJoerg Roedel if (!ret) 2661ad8694baSJoerg Roedel pr_err("Disabling interrupt remapping\n"); 2662ad8694baSJoerg Roedel 2663ad8694baSJoerg Roedel return ret; 2664ad8694baSJoerg Roedel } 2665ad8694baSJoerg Roedel 2666ad8694baSJoerg Roedel static void __init free_dma_resources(void) 2667ad8694baSJoerg Roedel { 2668ad8694baSJoerg Roedel free_pages((unsigned long)amd_iommu_pd_alloc_bitmap, 2669ad8694baSJoerg Roedel get_order(MAX_DOMAIN_ID/8)); 2670ad8694baSJoerg Roedel amd_iommu_pd_alloc_bitmap = NULL; 2671ad8694baSJoerg Roedel 2672ad8694baSJoerg Roedel free_unity_maps(); 2673ad8694baSJoerg Roedel } 2674ad8694baSJoerg Roedel 2675a44092e3SSuravee Suthikulpanit static void __init ivinfo_init(void *ivrs) 2676a44092e3SSuravee Suthikulpanit { 2677a44092e3SSuravee Suthikulpanit amd_iommu_ivinfo = *((u32 *)(ivrs + IOMMU_IVINFO_OFFSET)); 2678a44092e3SSuravee Suthikulpanit } 2679a44092e3SSuravee Suthikulpanit 2680ad8694baSJoerg Roedel /* 2681ad8694baSJoerg Roedel * This is the hardware init function for AMD IOMMU in the system. 2682ad8694baSJoerg Roedel * This function is called either from amd_iommu_init or from the interrupt 2683ad8694baSJoerg Roedel * remapping setup code. 2684ad8694baSJoerg Roedel * 2685ad8694baSJoerg Roedel * This function basically parses the ACPI table for AMD IOMMU (IVRS) 2686ad8694baSJoerg Roedel * four times: 2687ad8694baSJoerg Roedel * 2688ad8694baSJoerg Roedel * 1 pass) Discover the most comprehensive IVHD type to use. 2689ad8694baSJoerg Roedel * 2690ad8694baSJoerg Roedel * 2 pass) Find the highest PCI device id the driver has to handle. 2691ad8694baSJoerg Roedel * Upon this information the size of the data structures is 2692ad8694baSJoerg Roedel * determined that needs to be allocated. 2693ad8694baSJoerg Roedel * 2694ad8694baSJoerg Roedel * 3 pass) Initialize the data structures just allocated with the 2695ad8694baSJoerg Roedel * information in the ACPI table about available AMD IOMMUs 2696ad8694baSJoerg Roedel * in the system. It also maps the PCI devices in the 2697ad8694baSJoerg Roedel * system to specific IOMMUs 2698ad8694baSJoerg Roedel * 2699ad8694baSJoerg Roedel * 4 pass) After the basic data structures are allocated and 2700ad8694baSJoerg Roedel * initialized we update them with information about memory 2701ad8694baSJoerg Roedel * remapping requirements parsed out of the ACPI table in 2702ad8694baSJoerg Roedel * this last pass. 2703ad8694baSJoerg Roedel * 2704ad8694baSJoerg Roedel * After everything is set up the IOMMUs are enabled and the necessary 2705ad8694baSJoerg Roedel * hotplug and suspend notifiers are registered. 2706ad8694baSJoerg Roedel */ 2707ad8694baSJoerg Roedel static int __init early_amd_iommu_init(void) 2708ad8694baSJoerg Roedel { 2709ad8694baSJoerg Roedel struct acpi_table_header *ivrs_base; 2710f8993dc6SAdrian Huang int i, remap_cache_sz, ret; 2711ad8694baSJoerg Roedel acpi_status status; 2712ad8694baSJoerg Roedel 2713ad8694baSJoerg Roedel if (!amd_iommu_detected) 2714ad8694baSJoerg Roedel return -ENODEV; 2715ad8694baSJoerg Roedel 2716ad8694baSJoerg Roedel status = acpi_get_table("IVRS", 0, &ivrs_base); 2717ad8694baSJoerg Roedel if (status == AE_NOT_FOUND) 2718ad8694baSJoerg Roedel return -ENODEV; 2719ad8694baSJoerg Roedel else if (ACPI_FAILURE(status)) { 2720ad8694baSJoerg Roedel const char *err = acpi_format_exception(status); 2721ad8694baSJoerg Roedel pr_err("IVRS table error: %s\n", err); 2722ad8694baSJoerg Roedel return -EINVAL; 2723ad8694baSJoerg Roedel } 2724ad8694baSJoerg Roedel 2725ad8694baSJoerg Roedel /* 2726ad8694baSJoerg Roedel * Validate checksum here so we don't need to do it when 2727ad8694baSJoerg Roedel * we actually parse the table 2728ad8694baSJoerg Roedel */ 2729ad8694baSJoerg Roedel ret = check_ivrs_checksum(ivrs_base); 2730ad8694baSJoerg Roedel if (ret) 2731ad8694baSJoerg Roedel goto out; 2732ad8694baSJoerg Roedel 2733a44092e3SSuravee Suthikulpanit ivinfo_init(ivrs_base); 2734a44092e3SSuravee Suthikulpanit 2735ad8694baSJoerg Roedel amd_iommu_target_ivhd_type = get_highest_supported_ivhd_type(ivrs_base); 2736ad8694baSJoerg Roedel DUMP_printk("Using IVHD type %#x\n", amd_iommu_target_ivhd_type); 2737ad8694baSJoerg Roedel 2738ad8694baSJoerg Roedel /* 2739ad8694baSJoerg Roedel * First parse ACPI tables to find the largest Bus/Dev/Func 2740ad8694baSJoerg Roedel * we need to handle. Upon this information the shared data 2741ad8694baSJoerg Roedel * structures for the IOMMUs in the system will be allocated 2742ad8694baSJoerg Roedel */ 2743ad8694baSJoerg Roedel ret = find_last_devid_acpi(ivrs_base); 2744ad8694baSJoerg Roedel if (ret) 2745ad8694baSJoerg Roedel goto out; 2746ad8694baSJoerg Roedel 2747ad8694baSJoerg Roedel dev_table_size = tbl_size(DEV_TABLE_ENTRY_SIZE); 2748ad8694baSJoerg Roedel alias_table_size = tbl_size(ALIAS_TABLE_ENTRY_SIZE); 2749ad8694baSJoerg Roedel rlookup_table_size = tbl_size(RLOOKUP_TABLE_ENTRY_SIZE); 2750ad8694baSJoerg Roedel 2751ad8694baSJoerg Roedel /* Device table - directly used by all IOMMUs */ 2752ad8694baSJoerg Roedel ret = -ENOMEM; 2753ad8694baSJoerg Roedel amd_iommu_dev_table = (void *)__get_free_pages( 2754ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO | GFP_DMA32, 2755ad8694baSJoerg Roedel get_order(dev_table_size)); 2756ad8694baSJoerg Roedel if (amd_iommu_dev_table == NULL) 2757ad8694baSJoerg Roedel goto out; 2758ad8694baSJoerg Roedel 2759ad8694baSJoerg Roedel /* 2760ad8694baSJoerg Roedel * Alias table - map PCI Bus/Dev/Func to Bus/Dev/Func the 2761ad8694baSJoerg Roedel * IOMMU see for that device 2762ad8694baSJoerg Roedel */ 2763ad8694baSJoerg Roedel amd_iommu_alias_table = (void *)__get_free_pages(GFP_KERNEL, 2764ad8694baSJoerg Roedel get_order(alias_table_size)); 2765ad8694baSJoerg Roedel if (amd_iommu_alias_table == NULL) 2766ad8694baSJoerg Roedel goto out; 2767ad8694baSJoerg Roedel 2768ad8694baSJoerg Roedel /* IOMMU rlookup table - find the IOMMU for a specific device */ 2769ad8694baSJoerg Roedel amd_iommu_rlookup_table = (void *)__get_free_pages( 2770ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 2771ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2772ad8694baSJoerg Roedel if (amd_iommu_rlookup_table == NULL) 2773ad8694baSJoerg Roedel goto out; 2774ad8694baSJoerg Roedel 2775ad8694baSJoerg Roedel amd_iommu_pd_alloc_bitmap = (void *)__get_free_pages( 2776ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 2777ad8694baSJoerg Roedel get_order(MAX_DOMAIN_ID/8)); 2778ad8694baSJoerg Roedel if (amd_iommu_pd_alloc_bitmap == NULL) 2779ad8694baSJoerg Roedel goto out; 2780ad8694baSJoerg Roedel 2781ad8694baSJoerg Roedel /* 2782ad8694baSJoerg Roedel * let all alias entries point to itself 2783ad8694baSJoerg Roedel */ 2784ad8694baSJoerg Roedel for (i = 0; i <= amd_iommu_last_bdf; ++i) 2785ad8694baSJoerg Roedel amd_iommu_alias_table[i] = i; 2786ad8694baSJoerg Roedel 2787ad8694baSJoerg Roedel /* 2788ad8694baSJoerg Roedel * never allocate domain 0 because its used as the non-allocated and 2789ad8694baSJoerg Roedel * error value placeholder 2790ad8694baSJoerg Roedel */ 2791ad8694baSJoerg Roedel __set_bit(0, amd_iommu_pd_alloc_bitmap); 2792ad8694baSJoerg Roedel 2793ad8694baSJoerg Roedel /* 2794ad8694baSJoerg Roedel * now the data structures are allocated and basically initialized 2795ad8694baSJoerg Roedel * start the real acpi table scan 2796ad8694baSJoerg Roedel */ 2797ad8694baSJoerg Roedel ret = init_iommu_all(ivrs_base); 2798ad8694baSJoerg Roedel if (ret) 2799ad8694baSJoerg Roedel goto out; 2800ad8694baSJoerg Roedel 2801ad8694baSJoerg Roedel /* Disable any previously enabled IOMMUs */ 2802ad8694baSJoerg Roedel if (!is_kdump_kernel() || amd_iommu_disabled) 2803ad8694baSJoerg Roedel disable_iommus(); 2804ad8694baSJoerg Roedel 2805ad8694baSJoerg Roedel if (amd_iommu_irq_remap) 2806ad8694baSJoerg Roedel amd_iommu_irq_remap = check_ioapic_information(); 2807ad8694baSJoerg Roedel 2808ad8694baSJoerg Roedel if (amd_iommu_irq_remap) { 2809ad8694baSJoerg Roedel /* 2810ad8694baSJoerg Roedel * Interrupt remapping enabled, create kmem_cache for the 2811ad8694baSJoerg Roedel * remapping tables. 2812ad8694baSJoerg Roedel */ 2813ad8694baSJoerg Roedel ret = -ENOMEM; 2814ad8694baSJoerg Roedel if (!AMD_IOMMU_GUEST_IR_GA(amd_iommu_guest_ir)) 2815ad8694baSJoerg Roedel remap_cache_sz = MAX_IRQS_PER_TABLE * sizeof(u32); 2816ad8694baSJoerg Roedel else 2817ad8694baSJoerg Roedel remap_cache_sz = MAX_IRQS_PER_TABLE * (sizeof(u64) * 2); 2818ad8694baSJoerg Roedel amd_iommu_irq_cache = kmem_cache_create("irq_remap_cache", 2819ad8694baSJoerg Roedel remap_cache_sz, 28205ae9a046SSuravee Suthikulpanit DTE_INTTAB_ALIGNMENT, 2821ad8694baSJoerg Roedel 0, NULL); 2822ad8694baSJoerg Roedel if (!amd_iommu_irq_cache) 2823ad8694baSJoerg Roedel goto out; 2824ad8694baSJoerg Roedel 2825ad8694baSJoerg Roedel irq_lookup_table = (void *)__get_free_pages( 2826ad8694baSJoerg Roedel GFP_KERNEL | __GFP_ZERO, 2827ad8694baSJoerg Roedel get_order(rlookup_table_size)); 2828ad8694baSJoerg Roedel kmemleak_alloc(irq_lookup_table, rlookup_table_size, 2829ad8694baSJoerg Roedel 1, GFP_KERNEL); 2830ad8694baSJoerg Roedel if (!irq_lookup_table) 2831ad8694baSJoerg Roedel goto out; 2832ad8694baSJoerg Roedel } 2833ad8694baSJoerg Roedel 2834ad8694baSJoerg Roedel ret = init_memory_definitions(ivrs_base); 2835ad8694baSJoerg Roedel if (ret) 2836ad8694baSJoerg Roedel goto out; 2837ad8694baSJoerg Roedel 2838ad8694baSJoerg Roedel /* init the device table */ 2839ad8694baSJoerg Roedel init_device_table(); 2840ad8694baSJoerg Roedel 2841ad8694baSJoerg Roedel out: 2842ad8694baSJoerg Roedel /* Don't leak any ACPI memory */ 2843ad8694baSJoerg Roedel acpi_put_table(ivrs_base); 2844ad8694baSJoerg Roedel 2845ad8694baSJoerg Roedel return ret; 2846ad8694baSJoerg Roedel } 2847ad8694baSJoerg Roedel 2848ad8694baSJoerg Roedel static int amd_iommu_enable_interrupts(void) 2849ad8694baSJoerg Roedel { 2850ad8694baSJoerg Roedel struct amd_iommu *iommu; 2851ad8694baSJoerg Roedel int ret = 0; 2852ad8694baSJoerg Roedel 2853ad8694baSJoerg Roedel for_each_iommu(iommu) { 2854d1adcfbbSDavid Woodhouse ret = iommu_init_irq(iommu); 2855ad8694baSJoerg Roedel if (ret) 2856ad8694baSJoerg Roedel goto out; 2857ad8694baSJoerg Roedel } 2858ad8694baSJoerg Roedel 2859ad8694baSJoerg Roedel out: 2860ad8694baSJoerg Roedel return ret; 2861ad8694baSJoerg Roedel } 2862ad8694baSJoerg Roedel 2863b65412c2SJoerg Roedel static bool __init detect_ivrs(void) 2864ad8694baSJoerg Roedel { 2865ad8694baSJoerg Roedel struct acpi_table_header *ivrs_base; 2866ad8694baSJoerg Roedel acpi_status status; 2867072a03e0SJoerg Roedel int i; 2868ad8694baSJoerg Roedel 2869ad8694baSJoerg Roedel status = acpi_get_table("IVRS", 0, &ivrs_base); 2870ad8694baSJoerg Roedel if (status == AE_NOT_FOUND) 2871ad8694baSJoerg Roedel return false; 2872ad8694baSJoerg Roedel else if (ACPI_FAILURE(status)) { 2873ad8694baSJoerg Roedel const char *err = acpi_format_exception(status); 2874ad8694baSJoerg Roedel pr_err("IVRS table error: %s\n", err); 2875ad8694baSJoerg Roedel return false; 2876ad8694baSJoerg Roedel } 2877ad8694baSJoerg Roedel 2878ad8694baSJoerg Roedel acpi_put_table(ivrs_base); 2879ad8694baSJoerg Roedel 2880b1e650dbSJoerg Roedel if (amd_iommu_force_enable) 2881b1e650dbSJoerg Roedel goto out; 2882b1e650dbSJoerg Roedel 2883072a03e0SJoerg Roedel /* Don't use IOMMU if there is Stoney Ridge graphics */ 2884072a03e0SJoerg Roedel for (i = 0; i < 32; i++) { 2885072a03e0SJoerg Roedel u32 pci_id; 2886072a03e0SJoerg Roedel 2887072a03e0SJoerg Roedel pci_id = read_pci_config(0, i, 0, 0); 2888072a03e0SJoerg Roedel if ((pci_id & 0xffff) == 0x1002 && (pci_id >> 16) == 0x98e4) { 2889072a03e0SJoerg Roedel pr_info("Disable IOMMU on Stoney Ridge\n"); 2890072a03e0SJoerg Roedel return false; 2891072a03e0SJoerg Roedel } 2892072a03e0SJoerg Roedel } 2893072a03e0SJoerg Roedel 2894b1e650dbSJoerg Roedel out: 2895ad8694baSJoerg Roedel /* Make sure ACS will be enabled during PCI probe */ 2896ad8694baSJoerg Roedel pci_request_acs(); 2897ad8694baSJoerg Roedel 2898ad8694baSJoerg Roedel return true; 2899ad8694baSJoerg Roedel } 2900ad8694baSJoerg Roedel 2901ad8694baSJoerg Roedel /**************************************************************************** 2902ad8694baSJoerg Roedel * 2903ad8694baSJoerg Roedel * AMD IOMMU Initialization State Machine 2904ad8694baSJoerg Roedel * 2905ad8694baSJoerg Roedel ****************************************************************************/ 2906ad8694baSJoerg Roedel 2907ad8694baSJoerg Roedel static int __init state_next(void) 2908ad8694baSJoerg Roedel { 2909ad8694baSJoerg Roedel int ret = 0; 2910ad8694baSJoerg Roedel 2911ad8694baSJoerg Roedel switch (init_state) { 2912ad8694baSJoerg Roedel case IOMMU_START_STATE: 2913ad8694baSJoerg Roedel if (!detect_ivrs()) { 2914ad8694baSJoerg Roedel init_state = IOMMU_NOT_FOUND; 2915ad8694baSJoerg Roedel ret = -ENODEV; 2916ad8694baSJoerg Roedel } else { 2917ad8694baSJoerg Roedel init_state = IOMMU_IVRS_DETECTED; 2918ad8694baSJoerg Roedel } 2919ad8694baSJoerg Roedel break; 2920ad8694baSJoerg Roedel case IOMMU_IVRS_DETECTED: 29219f81ca8dSJoerg Roedel if (amd_iommu_disabled) { 2922ad8694baSJoerg Roedel init_state = IOMMU_CMDLINE_DISABLED; 2923ad8694baSJoerg Roedel ret = -EINVAL; 29249f81ca8dSJoerg Roedel } else { 29259f81ca8dSJoerg Roedel ret = early_amd_iommu_init(); 29269f81ca8dSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_ACPI_FINISHED; 2927ad8694baSJoerg Roedel } 2928ad8694baSJoerg Roedel break; 2929ad8694baSJoerg Roedel case IOMMU_ACPI_FINISHED: 2930ad8694baSJoerg Roedel early_enable_iommus(); 2931ad8694baSJoerg Roedel x86_platform.iommu_shutdown = disable_iommus; 2932ad8694baSJoerg Roedel init_state = IOMMU_ENABLED; 2933ad8694baSJoerg Roedel break; 2934ad8694baSJoerg Roedel case IOMMU_ENABLED: 2935ad8694baSJoerg Roedel register_syscore_ops(&amd_iommu_syscore_ops); 2936ad8694baSJoerg Roedel ret = amd_iommu_init_pci(); 2937ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_PCI_INIT; 2938ad8694baSJoerg Roedel enable_iommus_v2(); 2939ad8694baSJoerg Roedel break; 2940ad8694baSJoerg Roedel case IOMMU_PCI_INIT: 2941ad8694baSJoerg Roedel ret = amd_iommu_enable_interrupts(); 2942ad8694baSJoerg Roedel init_state = ret ? IOMMU_INIT_ERROR : IOMMU_INTERRUPTS_EN; 2943ad8694baSJoerg Roedel break; 2944ad8694baSJoerg Roedel case IOMMU_INTERRUPTS_EN: 2945ad8694baSJoerg Roedel init_state = IOMMU_INITIALIZED; 2946ad8694baSJoerg Roedel break; 2947ad8694baSJoerg Roedel case IOMMU_INITIALIZED: 2948ad8694baSJoerg Roedel /* Nothing to do */ 2949ad8694baSJoerg Roedel break; 2950ad8694baSJoerg Roedel case IOMMU_NOT_FOUND: 2951ad8694baSJoerg Roedel case IOMMU_INIT_ERROR: 2952ad8694baSJoerg Roedel case IOMMU_CMDLINE_DISABLED: 2953ad8694baSJoerg Roedel /* Error states => do nothing */ 2954ad8694baSJoerg Roedel ret = -EINVAL; 2955ad8694baSJoerg Roedel break; 2956ad8694baSJoerg Roedel default: 2957ad8694baSJoerg Roedel /* Unknown state */ 2958ad8694baSJoerg Roedel BUG(); 2959ad8694baSJoerg Roedel } 2960ad8694baSJoerg Roedel 2961ad8694baSJoerg Roedel if (ret) { 2962ad8694baSJoerg Roedel free_dma_resources(); 2963ad8694baSJoerg Roedel if (!irq_remapping_enabled) { 2964ad8694baSJoerg Roedel disable_iommus(); 2965ad8694baSJoerg Roedel free_iommu_resources(); 2966ad8694baSJoerg Roedel } else { 2967ad8694baSJoerg Roedel struct amd_iommu *iommu; 2968ad8694baSJoerg Roedel 2969ad8694baSJoerg Roedel uninit_device_table_dma(); 2970ad8694baSJoerg Roedel for_each_iommu(iommu) 2971ad8694baSJoerg Roedel iommu_flush_all_caches(iommu); 2972ad8694baSJoerg Roedel } 2973ad8694baSJoerg Roedel } 2974ad8694baSJoerg Roedel return ret; 2975ad8694baSJoerg Roedel } 2976ad8694baSJoerg Roedel 2977ad8694baSJoerg Roedel static int __init iommu_go_to_state(enum iommu_init_state state) 2978ad8694baSJoerg Roedel { 2979ad8694baSJoerg Roedel int ret = -EINVAL; 2980ad8694baSJoerg Roedel 2981ad8694baSJoerg Roedel while (init_state != state) { 2982ad8694baSJoerg Roedel if (init_state == IOMMU_NOT_FOUND || 2983ad8694baSJoerg Roedel init_state == IOMMU_INIT_ERROR || 2984ad8694baSJoerg Roedel init_state == IOMMU_CMDLINE_DISABLED) 2985ad8694baSJoerg Roedel break; 2986ad8694baSJoerg Roedel ret = state_next(); 2987ad8694baSJoerg Roedel } 2988ad8694baSJoerg Roedel 2989ad8694baSJoerg Roedel return ret; 2990ad8694baSJoerg Roedel } 2991ad8694baSJoerg Roedel 2992ad8694baSJoerg Roedel #ifdef CONFIG_IRQ_REMAP 2993ad8694baSJoerg Roedel int __init amd_iommu_prepare(void) 2994ad8694baSJoerg Roedel { 2995ad8694baSJoerg Roedel int ret; 2996ad8694baSJoerg Roedel 2997ad8694baSJoerg Roedel amd_iommu_irq_remap = true; 2998ad8694baSJoerg Roedel 2999ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_ACPI_FINISHED); 30004b8ef157SJoerg Roedel if (ret) { 30014b8ef157SJoerg Roedel amd_iommu_irq_remap = false; 3002ad8694baSJoerg Roedel return ret; 30034b8ef157SJoerg Roedel } 30044b8ef157SJoerg Roedel 3005ad8694baSJoerg Roedel return amd_iommu_irq_remap ? 0 : -ENODEV; 3006ad8694baSJoerg Roedel } 3007ad8694baSJoerg Roedel 3008ad8694baSJoerg Roedel int __init amd_iommu_enable(void) 3009ad8694baSJoerg Roedel { 3010ad8694baSJoerg Roedel int ret; 3011ad8694baSJoerg Roedel 3012ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_ENABLED); 3013ad8694baSJoerg Roedel if (ret) 3014ad8694baSJoerg Roedel return ret; 3015ad8694baSJoerg Roedel 3016ad8694baSJoerg Roedel irq_remapping_enabled = 1; 3017ad8694baSJoerg Roedel return amd_iommu_xt_mode; 3018ad8694baSJoerg Roedel } 3019ad8694baSJoerg Roedel 3020ad8694baSJoerg Roedel void amd_iommu_disable(void) 3021ad8694baSJoerg Roedel { 3022ad8694baSJoerg Roedel amd_iommu_suspend(); 3023ad8694baSJoerg Roedel } 3024ad8694baSJoerg Roedel 3025ad8694baSJoerg Roedel int amd_iommu_reenable(int mode) 3026ad8694baSJoerg Roedel { 3027ad8694baSJoerg Roedel amd_iommu_resume(); 3028ad8694baSJoerg Roedel 3029ad8694baSJoerg Roedel return 0; 3030ad8694baSJoerg Roedel } 3031ad8694baSJoerg Roedel 3032ad8694baSJoerg Roedel int __init amd_iommu_enable_faulting(void) 3033ad8694baSJoerg Roedel { 3034ad8694baSJoerg Roedel /* We enable MSI later when PCI is initialized */ 3035ad8694baSJoerg Roedel return 0; 3036ad8694baSJoerg Roedel } 3037ad8694baSJoerg Roedel #endif 3038ad8694baSJoerg Roedel 3039ad8694baSJoerg Roedel /* 3040ad8694baSJoerg Roedel * This is the core init function for AMD IOMMU hardware in the system. 3041ad8694baSJoerg Roedel * This function is called from the generic x86 DMA layer initialization 3042ad8694baSJoerg Roedel * code. 3043ad8694baSJoerg Roedel */ 3044ad8694baSJoerg Roedel static int __init amd_iommu_init(void) 3045ad8694baSJoerg Roedel { 3046ad8694baSJoerg Roedel struct amd_iommu *iommu; 3047ad8694baSJoerg Roedel int ret; 3048ad8694baSJoerg Roedel 3049ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_INITIALIZED); 3050ad8694baSJoerg Roedel #ifdef CONFIG_GART_IOMMU 3051ad8694baSJoerg Roedel if (ret && list_empty(&amd_iommu_list)) { 3052ad8694baSJoerg Roedel /* 3053ad8694baSJoerg Roedel * We failed to initialize the AMD IOMMU - try fallback 3054ad8694baSJoerg Roedel * to GART if possible. 3055ad8694baSJoerg Roedel */ 3056ad8694baSJoerg Roedel gart_iommu_init(); 3057ad8694baSJoerg Roedel } 3058ad8694baSJoerg Roedel #endif 3059ad8694baSJoerg Roedel 3060ad8694baSJoerg Roedel for_each_iommu(iommu) 3061ad8694baSJoerg Roedel amd_iommu_debugfs_setup(iommu); 3062ad8694baSJoerg Roedel 3063ad8694baSJoerg Roedel return ret; 3064ad8694baSJoerg Roedel } 3065ad8694baSJoerg Roedel 3066ad8694baSJoerg Roedel static bool amd_iommu_sme_check(void) 3067ad8694baSJoerg Roedel { 306832cb4d02STom Lendacky if (!cc_platform_has(CC_ATTR_HOST_MEM_ENCRYPT) || 306932cb4d02STom Lendacky (boot_cpu_data.x86 != 0x17)) 3070ad8694baSJoerg Roedel return true; 3071ad8694baSJoerg Roedel 3072ad8694baSJoerg Roedel /* For Fam17h, a specific level of support is required */ 3073ad8694baSJoerg Roedel if (boot_cpu_data.microcode >= 0x08001205) 3074ad8694baSJoerg Roedel return true; 3075ad8694baSJoerg Roedel 3076ad8694baSJoerg Roedel if ((boot_cpu_data.microcode >= 0x08001126) && 3077ad8694baSJoerg Roedel (boot_cpu_data.microcode <= 0x080011ff)) 3078ad8694baSJoerg Roedel return true; 3079ad8694baSJoerg Roedel 3080ad8694baSJoerg Roedel pr_notice("IOMMU not currently supported when SME is active\n"); 3081ad8694baSJoerg Roedel 3082ad8694baSJoerg Roedel return false; 3083ad8694baSJoerg Roedel } 3084ad8694baSJoerg Roedel 3085ad8694baSJoerg Roedel /**************************************************************************** 3086ad8694baSJoerg Roedel * 3087ad8694baSJoerg Roedel * Early detect code. This code runs at IOMMU detection time in the DMA 3088ad8694baSJoerg Roedel * layer. It just looks if there is an IVRS ACPI table to detect AMD 3089ad8694baSJoerg Roedel * IOMMUs 3090ad8694baSJoerg Roedel * 3091ad8694baSJoerg Roedel ****************************************************************************/ 3092ad8694baSJoerg Roedel int __init amd_iommu_detect(void) 3093ad8694baSJoerg Roedel { 3094ad8694baSJoerg Roedel int ret; 3095ad8694baSJoerg Roedel 3096ad8694baSJoerg Roedel if (no_iommu || (iommu_detected && !gart_iommu_aperture)) 3097ad8694baSJoerg Roedel return -ENODEV; 3098ad8694baSJoerg Roedel 3099ad8694baSJoerg Roedel if (!amd_iommu_sme_check()) 3100ad8694baSJoerg Roedel return -ENODEV; 3101ad8694baSJoerg Roedel 3102ad8694baSJoerg Roedel ret = iommu_go_to_state(IOMMU_IVRS_DETECTED); 3103ad8694baSJoerg Roedel if (ret) 3104ad8694baSJoerg Roedel return ret; 3105ad8694baSJoerg Roedel 3106ad8694baSJoerg Roedel amd_iommu_detected = true; 3107ad8694baSJoerg Roedel iommu_detected = 1; 3108ad8694baSJoerg Roedel x86_init.iommu.iommu_init = amd_iommu_init; 3109ad8694baSJoerg Roedel 3110ad8694baSJoerg Roedel return 1; 3111ad8694baSJoerg Roedel } 3112ad8694baSJoerg Roedel 3113ad8694baSJoerg Roedel /**************************************************************************** 3114ad8694baSJoerg Roedel * 3115ad8694baSJoerg Roedel * Parsing functions for the AMD IOMMU specific kernel command line 3116ad8694baSJoerg Roedel * options. 3117ad8694baSJoerg Roedel * 3118ad8694baSJoerg Roedel ****************************************************************************/ 3119ad8694baSJoerg Roedel 3120ad8694baSJoerg Roedel static int __init parse_amd_iommu_dump(char *str) 3121ad8694baSJoerg Roedel { 3122ad8694baSJoerg Roedel amd_iommu_dump = true; 3123ad8694baSJoerg Roedel 3124ad8694baSJoerg Roedel return 1; 3125ad8694baSJoerg Roedel } 3126ad8694baSJoerg Roedel 3127ad8694baSJoerg Roedel static int __init parse_amd_iommu_intr(char *str) 3128ad8694baSJoerg Roedel { 3129ad8694baSJoerg Roedel for (; *str; ++str) { 3130ad8694baSJoerg Roedel if (strncmp(str, "legacy", 6) == 0) { 3131ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_LEGACY_GA; 3132ad8694baSJoerg Roedel break; 3133ad8694baSJoerg Roedel } 3134ad8694baSJoerg Roedel if (strncmp(str, "vapic", 5) == 0) { 3135ad8694baSJoerg Roedel amd_iommu_guest_ir = AMD_IOMMU_GUEST_IR_VAPIC; 3136ad8694baSJoerg Roedel break; 3137ad8694baSJoerg Roedel } 3138ad8694baSJoerg Roedel } 3139ad8694baSJoerg Roedel return 1; 3140ad8694baSJoerg Roedel } 3141ad8694baSJoerg Roedel 3142ad8694baSJoerg Roedel static int __init parse_amd_iommu_options(char *str) 3143ad8694baSJoerg Roedel { 3144ad8694baSJoerg Roedel for (; *str; ++str) { 31451d479f16SJohn Garry if (strncmp(str, "fullflush", 9) == 0) { 31461d479f16SJohn Garry pr_warn("amd_iommu=fullflush deprecated; use iommu.strict=1 instead\n"); 3147308723e3SJohn Garry iommu_set_dma_strict(); 31481d479f16SJohn Garry } 3149b1e650dbSJoerg Roedel if (strncmp(str, "force_enable", 12) == 0) 3150b1e650dbSJoerg Roedel amd_iommu_force_enable = true; 3151ad8694baSJoerg Roedel if (strncmp(str, "off", 3) == 0) 3152ad8694baSJoerg Roedel amd_iommu_disabled = true; 3153ad8694baSJoerg Roedel if (strncmp(str, "force_isolation", 15) == 0) 3154ad8694baSJoerg Roedel amd_iommu_force_isolation = true; 3155ad8694baSJoerg Roedel } 3156ad8694baSJoerg Roedel 3157ad8694baSJoerg Roedel return 1; 3158ad8694baSJoerg Roedel } 3159ad8694baSJoerg Roedel 3160ad8694baSJoerg Roedel static int __init parse_ivrs_ioapic(char *str) 3161ad8694baSJoerg Roedel { 3162ad8694baSJoerg Roedel unsigned int bus, dev, fn; 3163ad8694baSJoerg Roedel int ret, id, i; 3164ad8694baSJoerg Roedel u16 devid; 3165ad8694baSJoerg Roedel 3166ad8694baSJoerg Roedel ret = sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn); 3167ad8694baSJoerg Roedel 3168ad8694baSJoerg Roedel if (ret != 4) { 3169ad8694baSJoerg Roedel pr_err("Invalid command line: ivrs_ioapic%s\n", str); 3170ad8694baSJoerg Roedel return 1; 3171ad8694baSJoerg Roedel } 3172ad8694baSJoerg Roedel 3173ad8694baSJoerg Roedel if (early_ioapic_map_size == EARLY_MAP_SIZE) { 3174ad8694baSJoerg Roedel pr_err("Early IOAPIC map overflow - ignoring ivrs_ioapic%s\n", 3175ad8694baSJoerg Roedel str); 3176ad8694baSJoerg Roedel return 1; 3177ad8694baSJoerg Roedel } 3178ad8694baSJoerg Roedel 3179ad8694baSJoerg Roedel devid = ((bus & 0xff) << 8) | ((dev & 0x1f) << 3) | (fn & 0x7); 3180ad8694baSJoerg Roedel 3181ad8694baSJoerg Roedel cmdline_maps = true; 3182ad8694baSJoerg Roedel i = early_ioapic_map_size++; 3183ad8694baSJoerg Roedel early_ioapic_map[i].id = id; 3184ad8694baSJoerg Roedel early_ioapic_map[i].devid = devid; 3185ad8694baSJoerg Roedel early_ioapic_map[i].cmd_line = true; 3186ad8694baSJoerg Roedel 3187ad8694baSJoerg Roedel return 1; 3188ad8694baSJoerg Roedel } 3189ad8694baSJoerg Roedel 3190ad8694baSJoerg Roedel static int __init parse_ivrs_hpet(char *str) 3191ad8694baSJoerg Roedel { 3192ad8694baSJoerg Roedel unsigned int bus, dev, fn; 3193ad8694baSJoerg Roedel int ret, id, i; 3194ad8694baSJoerg Roedel u16 devid; 3195ad8694baSJoerg Roedel 3196ad8694baSJoerg Roedel ret = sscanf(str, "[%d]=%x:%x.%x", &id, &bus, &dev, &fn); 3197ad8694baSJoerg Roedel 3198ad8694baSJoerg Roedel if (ret != 4) { 3199ad8694baSJoerg Roedel pr_err("Invalid command line: ivrs_hpet%s\n", str); 3200ad8694baSJoerg Roedel return 1; 3201ad8694baSJoerg Roedel } 3202ad8694baSJoerg Roedel 3203ad8694baSJoerg Roedel if (early_hpet_map_size == EARLY_MAP_SIZE) { 3204ad8694baSJoerg Roedel pr_err("Early HPET map overflow - ignoring ivrs_hpet%s\n", 3205ad8694baSJoerg Roedel str); 3206ad8694baSJoerg Roedel return 1; 3207ad8694baSJoerg Roedel } 3208ad8694baSJoerg Roedel 3209ad8694baSJoerg Roedel devid = ((bus & 0xff) << 8) | ((dev & 0x1f) << 3) | (fn & 0x7); 3210ad8694baSJoerg Roedel 3211ad8694baSJoerg Roedel cmdline_maps = true; 3212ad8694baSJoerg Roedel i = early_hpet_map_size++; 3213ad8694baSJoerg Roedel early_hpet_map[i].id = id; 3214ad8694baSJoerg Roedel early_hpet_map[i].devid = devid; 3215ad8694baSJoerg Roedel early_hpet_map[i].cmd_line = true; 3216ad8694baSJoerg Roedel 3217ad8694baSJoerg Roedel return 1; 3218ad8694baSJoerg Roedel } 3219ad8694baSJoerg Roedel 3220ad8694baSJoerg Roedel static int __init parse_ivrs_acpihid(char *str) 3221ad8694baSJoerg Roedel { 3222ad8694baSJoerg Roedel u32 bus, dev, fn; 3223ad8694baSJoerg Roedel char *hid, *uid, *p; 3224ad8694baSJoerg Roedel char acpiid[ACPIHID_UID_LEN + ACPIHID_HID_LEN] = {0}; 3225ad8694baSJoerg Roedel int ret, i; 3226ad8694baSJoerg Roedel 3227ad8694baSJoerg Roedel ret = sscanf(str, "[%x:%x.%x]=%s", &bus, &dev, &fn, acpiid); 3228ad8694baSJoerg Roedel if (ret != 4) { 3229ad8694baSJoerg Roedel pr_err("Invalid command line: ivrs_acpihid(%s)\n", str); 3230ad8694baSJoerg Roedel return 1; 3231ad8694baSJoerg Roedel } 3232ad8694baSJoerg Roedel 3233ad8694baSJoerg Roedel p = acpiid; 3234ad8694baSJoerg Roedel hid = strsep(&p, ":"); 3235ad8694baSJoerg Roedel uid = p; 3236ad8694baSJoerg Roedel 3237ad8694baSJoerg Roedel if (!hid || !(*hid) || !uid) { 3238ad8694baSJoerg Roedel pr_err("Invalid command line: hid or uid\n"); 3239ad8694baSJoerg Roedel return 1; 3240ad8694baSJoerg Roedel } 3241ad8694baSJoerg Roedel 3242ad8694baSJoerg Roedel i = early_acpihid_map_size++; 3243ad8694baSJoerg Roedel memcpy(early_acpihid_map[i].hid, hid, strlen(hid)); 3244ad8694baSJoerg Roedel memcpy(early_acpihid_map[i].uid, uid, strlen(uid)); 3245ad8694baSJoerg Roedel early_acpihid_map[i].devid = 3246ad8694baSJoerg Roedel ((bus & 0xff) << 8) | ((dev & 0x1f) << 3) | (fn & 0x7); 3247ad8694baSJoerg Roedel early_acpihid_map[i].cmd_line = true; 3248ad8694baSJoerg Roedel 3249ad8694baSJoerg Roedel return 1; 3250ad8694baSJoerg Roedel } 3251ad8694baSJoerg Roedel 3252ad8694baSJoerg Roedel __setup("amd_iommu_dump", parse_amd_iommu_dump); 3253ad8694baSJoerg Roedel __setup("amd_iommu=", parse_amd_iommu_options); 3254ad8694baSJoerg Roedel __setup("amd_iommu_intr=", parse_amd_iommu_intr); 3255ad8694baSJoerg Roedel __setup("ivrs_ioapic", parse_ivrs_ioapic); 3256ad8694baSJoerg Roedel __setup("ivrs_hpet", parse_ivrs_hpet); 3257ad8694baSJoerg Roedel __setup("ivrs_acpihid", parse_ivrs_acpihid); 3258ad8694baSJoerg Roedel 3259ad8694baSJoerg Roedel IOMMU_INIT_FINISH(amd_iommu_detect, 3260ad8694baSJoerg Roedel gart_iommu_hole_init, 3261ad8694baSJoerg Roedel NULL, 3262ad8694baSJoerg Roedel NULL); 3263ad8694baSJoerg Roedel 3264ad8694baSJoerg Roedel bool amd_iommu_v2_supported(void) 3265ad8694baSJoerg Roedel { 3266ad8694baSJoerg Roedel return amd_iommu_v2_present; 3267ad8694baSJoerg Roedel } 3268ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_v2_supported); 3269ad8694baSJoerg Roedel 3270ad8694baSJoerg Roedel struct amd_iommu *get_amd_iommu(unsigned int idx) 3271ad8694baSJoerg Roedel { 3272ad8694baSJoerg Roedel unsigned int i = 0; 3273ad8694baSJoerg Roedel struct amd_iommu *iommu; 3274ad8694baSJoerg Roedel 3275ad8694baSJoerg Roedel for_each_iommu(iommu) 3276ad8694baSJoerg Roedel if (i++ == idx) 3277ad8694baSJoerg Roedel return iommu; 3278ad8694baSJoerg Roedel return NULL; 3279ad8694baSJoerg Roedel } 3280ad8694baSJoerg Roedel 3281ad8694baSJoerg Roedel /**************************************************************************** 3282ad8694baSJoerg Roedel * 3283ad8694baSJoerg Roedel * IOMMU EFR Performance Counter support functionality. This code allows 3284ad8694baSJoerg Roedel * access to the IOMMU PC functionality. 3285ad8694baSJoerg Roedel * 3286ad8694baSJoerg Roedel ****************************************************************************/ 3287ad8694baSJoerg Roedel 3288ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_banks(unsigned int idx) 3289ad8694baSJoerg Roedel { 3290ad8694baSJoerg Roedel struct amd_iommu *iommu = get_amd_iommu(idx); 3291ad8694baSJoerg Roedel 3292ad8694baSJoerg Roedel if (iommu) 3293ad8694baSJoerg Roedel return iommu->max_banks; 3294ad8694baSJoerg Roedel 3295ad8694baSJoerg Roedel return 0; 3296ad8694baSJoerg Roedel } 3297ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_banks); 3298ad8694baSJoerg Roedel 3299ad8694baSJoerg Roedel bool amd_iommu_pc_supported(void) 3300ad8694baSJoerg Roedel { 3301ad8694baSJoerg Roedel return amd_iommu_pc_present; 3302ad8694baSJoerg Roedel } 3303ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_supported); 3304ad8694baSJoerg Roedel 3305ad8694baSJoerg Roedel u8 amd_iommu_pc_get_max_counters(unsigned int idx) 3306ad8694baSJoerg Roedel { 3307ad8694baSJoerg Roedel struct amd_iommu *iommu = get_amd_iommu(idx); 3308ad8694baSJoerg Roedel 3309ad8694baSJoerg Roedel if (iommu) 3310ad8694baSJoerg Roedel return iommu->max_counters; 3311ad8694baSJoerg Roedel 3312ad8694baSJoerg Roedel return 0; 3313ad8694baSJoerg Roedel } 3314ad8694baSJoerg Roedel EXPORT_SYMBOL(amd_iommu_pc_get_max_counters); 3315ad8694baSJoerg Roedel 3316ad8694baSJoerg Roedel static int iommu_pc_get_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, 3317ad8694baSJoerg Roedel u8 fxn, u64 *value, bool is_write) 3318ad8694baSJoerg Roedel { 3319ad8694baSJoerg Roedel u32 offset; 3320ad8694baSJoerg Roedel u32 max_offset_lim; 3321ad8694baSJoerg Roedel 3322ad8694baSJoerg Roedel /* Make sure the IOMMU PC resource is available */ 3323ad8694baSJoerg Roedel if (!amd_iommu_pc_present) 3324ad8694baSJoerg Roedel return -ENODEV; 3325ad8694baSJoerg Roedel 3326ad8694baSJoerg Roedel /* Check for valid iommu and pc register indexing */ 3327ad8694baSJoerg Roedel if (WARN_ON(!iommu || (fxn > 0x28) || (fxn & 7))) 3328ad8694baSJoerg Roedel return -ENODEV; 3329ad8694baSJoerg Roedel 3330ad8694baSJoerg Roedel offset = (u32)(((0x40 | bank) << 12) | (cntr << 8) | fxn); 3331ad8694baSJoerg Roedel 3332ad8694baSJoerg Roedel /* Limit the offset to the hw defined mmio region aperture */ 3333ad8694baSJoerg Roedel max_offset_lim = (u32)(((0x40 | iommu->max_banks) << 12) | 3334ad8694baSJoerg Roedel (iommu->max_counters << 8) | 0x28); 3335ad8694baSJoerg Roedel if ((offset < MMIO_CNTR_REG_OFFSET) || 3336ad8694baSJoerg Roedel (offset > max_offset_lim)) 3337ad8694baSJoerg Roedel return -EINVAL; 3338ad8694baSJoerg Roedel 3339ad8694baSJoerg Roedel if (is_write) { 3340ad8694baSJoerg Roedel u64 val = *value & GENMASK_ULL(47, 0); 3341ad8694baSJoerg Roedel 3342ad8694baSJoerg Roedel writel((u32)val, iommu->mmio_base + offset); 3343ad8694baSJoerg Roedel writel((val >> 32), iommu->mmio_base + offset + 4); 3344ad8694baSJoerg Roedel } else { 3345ad8694baSJoerg Roedel *value = readl(iommu->mmio_base + offset + 4); 3346ad8694baSJoerg Roedel *value <<= 32; 3347ad8694baSJoerg Roedel *value |= readl(iommu->mmio_base + offset); 3348ad8694baSJoerg Roedel *value &= GENMASK_ULL(47, 0); 3349ad8694baSJoerg Roedel } 3350ad8694baSJoerg Roedel 3351ad8694baSJoerg Roedel return 0; 3352ad8694baSJoerg Roedel } 3353ad8694baSJoerg Roedel 3354ad8694baSJoerg Roedel int amd_iommu_pc_get_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value) 3355ad8694baSJoerg Roedel { 3356ad8694baSJoerg Roedel if (!iommu) 3357ad8694baSJoerg Roedel return -EINVAL; 3358ad8694baSJoerg Roedel 3359ad8694baSJoerg Roedel return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, false); 3360ad8694baSJoerg Roedel } 3361ad8694baSJoerg Roedel 3362ad8694baSJoerg Roedel int amd_iommu_pc_set_reg(struct amd_iommu *iommu, u8 bank, u8 cntr, u8 fxn, u64 *value) 3363ad8694baSJoerg Roedel { 3364ad8694baSJoerg Roedel if (!iommu) 3365ad8694baSJoerg Roedel return -EINVAL; 3366ad8694baSJoerg Roedel 3367ad8694baSJoerg Roedel return iommu_pc_get_set_reg(iommu, bank, cntr, fxn, value, true); 3368ad8694baSJoerg Roedel } 3369