1*2025cf9eSThomas Gleixner // SPDX-License-Identifier: GPL-2.0-only 2a4fa6509SJelle van der Waa /* 3a4fa6509SJelle van der Waa * IIO driver for the 3-axis accelerometer Domintech DMARD09. 4a4fa6509SJelle van der Waa * 5a4fa6509SJelle van der Waa * Copyright (c) 2016, Jelle van der Waa <jelle@vdwaa.nl> 6a4fa6509SJelle van der Waa */ 7a4fa6509SJelle van der Waa 8a4fa6509SJelle van der Waa #include <asm/unaligned.h> 9a4fa6509SJelle van der Waa #include <linux/module.h> 10a4fa6509SJelle van der Waa #include <linux/i2c.h> 11a4fa6509SJelle van der Waa #include <linux/iio/iio.h> 12a4fa6509SJelle van der Waa 13a4fa6509SJelle van der Waa #define DMARD09_DRV_NAME "dmard09" 14a4fa6509SJelle van der Waa 15a4fa6509SJelle van der Waa #define DMARD09_REG_CHIPID 0x18 16a4fa6509SJelle van der Waa #define DMARD09_REG_STAT 0x0A 17a4fa6509SJelle van der Waa #define DMARD09_REG_X 0x0C 18a4fa6509SJelle van der Waa #define DMARD09_REG_Y 0x0E 19a4fa6509SJelle van der Waa #define DMARD09_REG_Z 0x10 20a4fa6509SJelle van der Waa #define DMARD09_CHIPID 0x95 21a4fa6509SJelle van der Waa 22a4fa6509SJelle van der Waa #define DMARD09_BUF_LEN 8 23a4fa6509SJelle van der Waa #define DMARD09_AXIS_X 0 24a4fa6509SJelle van der Waa #define DMARD09_AXIS_Y 1 25a4fa6509SJelle van der Waa #define DMARD09_AXIS_Z 2 26a4fa6509SJelle van der Waa #define DMARD09_AXIS_X_OFFSET ((DMARD09_AXIS_X + 1) * 2) 27a4fa6509SJelle van der Waa #define DMARD09_AXIS_Y_OFFSET ((DMARD09_AXIS_Y + 1 )* 2) 28a4fa6509SJelle van der Waa #define DMARD09_AXIS_Z_OFFSET ((DMARD09_AXIS_Z + 1) * 2) 29a4fa6509SJelle van der Waa 30a4fa6509SJelle van der Waa struct dmard09_data { 31a4fa6509SJelle van der Waa struct i2c_client *client; 32a4fa6509SJelle van der Waa }; 33a4fa6509SJelle van der Waa 34a4fa6509SJelle van der Waa #define DMARD09_CHANNEL(_axis, offset) { \ 35a4fa6509SJelle van der Waa .type = IIO_ACCEL, \ 36a4fa6509SJelle van der Waa .info_mask_separate = BIT(IIO_CHAN_INFO_RAW), \ 37a4fa6509SJelle van der Waa .info_mask_shared_by_type = BIT(IIO_CHAN_INFO_SCALE), \ 38a4fa6509SJelle van der Waa .modified = 1, \ 39a4fa6509SJelle van der Waa .address = offset, \ 40a4fa6509SJelle van der Waa .channel2 = IIO_MOD_##_axis, \ 41a4fa6509SJelle van der Waa } 42a4fa6509SJelle van der Waa 43a4fa6509SJelle van der Waa static const struct iio_chan_spec dmard09_channels[] = { 44a4fa6509SJelle van der Waa DMARD09_CHANNEL(X, DMARD09_AXIS_X_OFFSET), 45a4fa6509SJelle van der Waa DMARD09_CHANNEL(Y, DMARD09_AXIS_Y_OFFSET), 46a4fa6509SJelle van der Waa DMARD09_CHANNEL(Z, DMARD09_AXIS_Z_OFFSET), 47a4fa6509SJelle van der Waa }; 48a4fa6509SJelle van der Waa 49a4fa6509SJelle van der Waa static int dmard09_read_raw(struct iio_dev *indio_dev, 50a4fa6509SJelle van der Waa struct iio_chan_spec const *chan, 51a4fa6509SJelle van der Waa int *val, int *val2, long mask) 52a4fa6509SJelle van der Waa { 53a4fa6509SJelle van der Waa struct dmard09_data *data = iio_priv(indio_dev); 54a4fa6509SJelle van der Waa u8 buf[DMARD09_BUF_LEN]; 55a4fa6509SJelle van der Waa int ret; 56a4fa6509SJelle van der Waa s16 accel; 57a4fa6509SJelle van der Waa 58a4fa6509SJelle van der Waa switch (mask) { 59a4fa6509SJelle van der Waa case IIO_CHAN_INFO_RAW: 60a4fa6509SJelle van der Waa /* 61a4fa6509SJelle van der Waa * Read from the DMAR09_REG_STAT register, since the chip 62a4fa6509SJelle van der Waa * caches reads from the individual X, Y, Z registers. 63a4fa6509SJelle van der Waa */ 64a4fa6509SJelle van der Waa ret = i2c_smbus_read_i2c_block_data(data->client, 65a4fa6509SJelle van der Waa DMARD09_REG_STAT, 66a4fa6509SJelle van der Waa DMARD09_BUF_LEN, buf); 67a4fa6509SJelle van der Waa if (ret < 0) { 68a4fa6509SJelle van der Waa dev_err(&data->client->dev, "Error reading reg %d\n", 69a4fa6509SJelle van der Waa DMARD09_REG_STAT); 70a4fa6509SJelle van der Waa return ret; 71a4fa6509SJelle van der Waa } 72a4fa6509SJelle van der Waa 73a4fa6509SJelle van der Waa accel = get_unaligned_le16(&buf[chan->address]); 74a4fa6509SJelle van der Waa 75a4fa6509SJelle van der Waa /* Remove lower 3 bits and sign extend */ 76a4fa6509SJelle van der Waa accel <<= 4; 77a4fa6509SJelle van der Waa accel >>= 7; 78a4fa6509SJelle van der Waa 79a4fa6509SJelle van der Waa *val = accel; 80a4fa6509SJelle van der Waa 81a4fa6509SJelle van der Waa return IIO_VAL_INT; 82a4fa6509SJelle van der Waa default: 83a4fa6509SJelle van der Waa return -EINVAL; 84a4fa6509SJelle van der Waa } 85a4fa6509SJelle van der Waa } 86a4fa6509SJelle van der Waa 87a4fa6509SJelle van der Waa static const struct iio_info dmard09_info = { 88a4fa6509SJelle van der Waa .read_raw = dmard09_read_raw, 89a4fa6509SJelle van der Waa }; 90a4fa6509SJelle van der Waa 91a4fa6509SJelle van der Waa static int dmard09_probe(struct i2c_client *client, 92a4fa6509SJelle van der Waa const struct i2c_device_id *id) 93a4fa6509SJelle van der Waa { 94a4fa6509SJelle van der Waa int ret; 95a4fa6509SJelle van der Waa struct iio_dev *indio_dev; 96a4fa6509SJelle van der Waa struct dmard09_data *data; 97a4fa6509SJelle van der Waa 98a4fa6509SJelle van der Waa indio_dev = devm_iio_device_alloc(&client->dev, sizeof(*data)); 99a4fa6509SJelle van der Waa if (!indio_dev) { 100a4fa6509SJelle van der Waa dev_err(&client->dev, "iio allocation failed\n"); 101a4fa6509SJelle van der Waa return -ENOMEM; 102a4fa6509SJelle van der Waa } 103a4fa6509SJelle van der Waa 104a4fa6509SJelle van der Waa data = iio_priv(indio_dev); 105a4fa6509SJelle van der Waa data->client = client; 106a4fa6509SJelle van der Waa 107a4fa6509SJelle van der Waa ret = i2c_smbus_read_byte_data(data->client, DMARD09_REG_CHIPID); 108a4fa6509SJelle van der Waa if (ret < 0) { 109a4fa6509SJelle van der Waa dev_err(&client->dev, "Error reading chip id %d\n", ret); 110a4fa6509SJelle van der Waa return ret; 111a4fa6509SJelle van der Waa } 112a4fa6509SJelle van der Waa 113a4fa6509SJelle van der Waa if (ret != DMARD09_CHIPID) { 114a4fa6509SJelle van der Waa dev_err(&client->dev, "Invalid chip id %d\n", ret); 115a4fa6509SJelle van der Waa return -ENODEV; 116a4fa6509SJelle van der Waa } 117a4fa6509SJelle van der Waa 118a4fa6509SJelle van der Waa i2c_set_clientdata(client, indio_dev); 119a4fa6509SJelle van der Waa indio_dev->dev.parent = &client->dev; 120a4fa6509SJelle van der Waa indio_dev->name = DMARD09_DRV_NAME; 121a4fa6509SJelle van der Waa indio_dev->modes = INDIO_DIRECT_MODE; 122a4fa6509SJelle van der Waa indio_dev->channels = dmard09_channels; 123a4fa6509SJelle van der Waa indio_dev->num_channels = ARRAY_SIZE(dmard09_channels); 124a4fa6509SJelle van der Waa indio_dev->info = &dmard09_info; 125a4fa6509SJelle van der Waa 126a4fa6509SJelle van der Waa return devm_iio_device_register(&client->dev, indio_dev); 127a4fa6509SJelle van der Waa } 128a4fa6509SJelle van der Waa 129a4fa6509SJelle van der Waa static const struct i2c_device_id dmard09_id[] = { 130a4fa6509SJelle van der Waa { "dmard09", 0}, 131a4fa6509SJelle van der Waa { }, 132a4fa6509SJelle van der Waa }; 133a4fa6509SJelle van der Waa 134a4fa6509SJelle van der Waa MODULE_DEVICE_TABLE(i2c, dmard09_id); 135a4fa6509SJelle van der Waa 136a4fa6509SJelle van der Waa static struct i2c_driver dmard09_driver = { 137a4fa6509SJelle van der Waa .driver = { 138a4fa6509SJelle van der Waa .name = DMARD09_DRV_NAME 139a4fa6509SJelle van der Waa }, 140a4fa6509SJelle van der Waa .probe = dmard09_probe, 141a4fa6509SJelle van der Waa .id_table = dmard09_id, 142a4fa6509SJelle van der Waa }; 143a4fa6509SJelle van der Waa 144a4fa6509SJelle van der Waa module_i2c_driver(dmard09_driver); 145a4fa6509SJelle van der Waa 146a4fa6509SJelle van der Waa MODULE_AUTHOR("Jelle van der Waa <jelle@vdwaa.nl>"); 147a4fa6509SJelle van der Waa MODULE_DESCRIPTION("DMARD09 3-axis accelerometer driver"); 148a4fa6509SJelle van der Waa MODULE_LICENSE("GPL"); 149