xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_pm.c (revision f735261baab3a275a273533c391d2d1b86a9e66a)
17433874eSRafał Miłecki /*
27433874eSRafał Miłecki  * Permission is hereby granted, free of charge, to any person obtaining a
37433874eSRafał Miłecki  * copy of this software and associated documentation files (the "Software"),
47433874eSRafał Miłecki  * to deal in the Software without restriction, including without limitation
57433874eSRafał Miłecki  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
67433874eSRafał Miłecki  * and/or sell copies of the Software, and to permit persons to whom the
77433874eSRafał Miłecki  * Software is furnished to do so, subject to the following conditions:
87433874eSRafał Miłecki  *
97433874eSRafał Miłecki  * The above copyright notice and this permission notice shall be included in
107433874eSRafał Miłecki  * all copies or substantial portions of the Software.
117433874eSRafał Miłecki  *
127433874eSRafał Miłecki  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
137433874eSRafał Miłecki  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
147433874eSRafał Miłecki  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
157433874eSRafał Miłecki  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
167433874eSRafał Miłecki  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
177433874eSRafał Miłecki  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
187433874eSRafał Miłecki  * OTHER DEALINGS IN THE SOFTWARE.
197433874eSRafał Miłecki  *
207433874eSRafał Miłecki  * Authors: Rafał Miłecki <zajec5@gmail.com>
2156278a8eSAlex Deucher  *          Alex Deucher <alexdeucher@gmail.com>
227433874eSRafał Miłecki  */
237433874eSRafał Miłecki #include "drmP.h"
247433874eSRafał Miłecki #include "radeon.h"
25*f735261bSDave Airlie #include "avivod.h"
267433874eSRafał Miłecki 
27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100
28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200
2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200
30c913e23aSRafał Miłecki 
31c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev);
32c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev);
33c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work);
34c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev);
35c913e23aSRafał Miłecki 
36c913e23aSRafał Miłecki static const char *pm_state_names[4] = {
37c913e23aSRafał Miłecki 	"PM_STATE_DISABLED",
38c913e23aSRafał Miłecki 	"PM_STATE_MINIMUM",
39c913e23aSRafał Miłecki 	"PM_STATE_PAUSED",
40c913e23aSRafał Miłecki 	"PM_STATE_ACTIVE"
41c913e23aSRafał Miłecki };
427433874eSRafał Miłecki 
430ec0e74fSAlex Deucher static const char *pm_state_types[5] = {
440ec0e74fSAlex Deucher 	"Default",
450ec0e74fSAlex Deucher 	"Powersave",
460ec0e74fSAlex Deucher 	"Battery",
470ec0e74fSAlex Deucher 	"Balanced",
480ec0e74fSAlex Deucher 	"Performance",
490ec0e74fSAlex Deucher };
500ec0e74fSAlex Deucher 
5156278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev)
5256278a8eSAlex Deucher {
5356278a8eSAlex Deucher 	int i, j;
5456278a8eSAlex Deucher 	bool is_default;
5556278a8eSAlex Deucher 
5656278a8eSAlex Deucher 	DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states);
5756278a8eSAlex Deucher 	for (i = 0; i < rdev->pm.num_power_states; i++) {
5856278a8eSAlex Deucher 		if (rdev->pm.default_power_state == &rdev->pm.power_state[i])
5956278a8eSAlex Deucher 			is_default = true;
6056278a8eSAlex Deucher 		else
6156278a8eSAlex Deucher 			is_default = false;
620ec0e74fSAlex Deucher 		DRM_INFO("State %d %s %s\n", i,
630ec0e74fSAlex Deucher 			 pm_state_types[rdev->pm.power_state[i].type],
640ec0e74fSAlex Deucher 			 is_default ? "(default)" : "");
6556278a8eSAlex Deucher 		if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP))
6656278a8eSAlex Deucher 			DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes);
6756278a8eSAlex Deucher 		DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes);
6856278a8eSAlex Deucher 		for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) {
6956278a8eSAlex Deucher 			if (rdev->flags & RADEON_IS_IGP)
7056278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine: %d\n",
7156278a8eSAlex Deucher 					 j,
7256278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10);
7356278a8eSAlex Deucher 			else
7456278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine/memory: %d/%d\n",
7556278a8eSAlex Deucher 					 j,
7656278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10,
7756278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].mclk * 10);
7856278a8eSAlex Deucher 		}
7956278a8eSAlex Deucher 	}
8056278a8eSAlex Deucher }
8156278a8eSAlex Deucher 
82516d0e46SAlex Deucher static struct radeon_power_state * radeon_pick_power_state(struct radeon_device *rdev,
83516d0e46SAlex Deucher 							   enum radeon_pm_state_type type)
84516d0e46SAlex Deucher {
85bc4624caSRafał Miłecki 	int i, j;
86bc4624caSRafał Miłecki 	enum radeon_pm_state_type wanted_types[2];
87bc4624caSRafał Miłecki 	int wanted_count;
88516d0e46SAlex Deucher 
89516d0e46SAlex Deucher 	switch (type) {
90516d0e46SAlex Deucher 	case POWER_STATE_TYPE_DEFAULT:
91516d0e46SAlex Deucher 	default:
92516d0e46SAlex Deucher 		return rdev->pm.default_power_state;
93516d0e46SAlex Deucher 	case POWER_STATE_TYPE_POWERSAVE:
94bc4624caSRafał Miłecki 		wanted_types[0] = POWER_STATE_TYPE_POWERSAVE;
95bc4624caSRafał Miłecki 		wanted_types[1] = POWER_STATE_TYPE_BATTERY;
96bc4624caSRafał Miłecki 		wanted_count = 2;
97516d0e46SAlex Deucher 		break;
98516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BATTERY:
99bc4624caSRafał Miłecki 		wanted_types[0] = POWER_STATE_TYPE_BATTERY;
100bc4624caSRafał Miłecki 		wanted_types[1] = POWER_STATE_TYPE_POWERSAVE;
101bc4624caSRafał Miłecki 		wanted_count = 2;
102516d0e46SAlex Deucher 		break;
103516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BALANCED:
104516d0e46SAlex Deucher 	case POWER_STATE_TYPE_PERFORMANCE:
105bc4624caSRafał Miłecki 		wanted_types[0] = type;
106bc4624caSRafał Miłecki 		wanted_count = 1;
107516d0e46SAlex Deucher 		break;
108516d0e46SAlex Deucher 	}
109516d0e46SAlex Deucher 
110bc4624caSRafał Miłecki 	for (i = 0; i < wanted_count; i++) {
111bc4624caSRafał Miłecki 		for (j = 0; j < rdev->pm.num_power_states; j++) {
112bc4624caSRafał Miłecki 			if (rdev->pm.power_state[j].type == wanted_types[i])
113bc4624caSRafał Miłecki 				return &rdev->pm.power_state[j];
114bc4624caSRafał Miłecki 		}
115bc4624caSRafał Miłecki 	}
116bc4624caSRafał Miłecki 
117516d0e46SAlex Deucher 	return rdev->pm.default_power_state;
118516d0e46SAlex Deucher }
119516d0e46SAlex Deucher 
120516d0e46SAlex Deucher static struct radeon_pm_clock_info * radeon_pick_clock_mode(struct radeon_device *rdev,
121516d0e46SAlex Deucher 							    struct radeon_power_state *power_state,
122516d0e46SAlex Deucher 							    enum radeon_pm_clock_mode_type type)
123516d0e46SAlex Deucher {
124516d0e46SAlex Deucher 	switch (type) {
125516d0e46SAlex Deucher 	case POWER_MODE_TYPE_DEFAULT:
126516d0e46SAlex Deucher 	default:
127516d0e46SAlex Deucher 		return power_state->default_clock_mode;
128516d0e46SAlex Deucher 	case POWER_MODE_TYPE_LOW:
129516d0e46SAlex Deucher 		return &power_state->clock_info[0];
130516d0e46SAlex Deucher 	case POWER_MODE_TYPE_MID:
131516d0e46SAlex Deucher 		if (power_state->num_clock_modes > 2)
132516d0e46SAlex Deucher 			return &power_state->clock_info[1];
133516d0e46SAlex Deucher 		else
134516d0e46SAlex Deucher 			return &power_state->clock_info[0];
135516d0e46SAlex Deucher 		break;
136516d0e46SAlex Deucher 	case POWER_MODE_TYPE_HIGH:
137516d0e46SAlex Deucher 		return &power_state->clock_info[power_state->num_clock_modes - 1];
138516d0e46SAlex Deucher 	}
139516d0e46SAlex Deucher 
140516d0e46SAlex Deucher }
141516d0e46SAlex Deucher 
142516d0e46SAlex Deucher static void radeon_get_power_state(struct radeon_device *rdev,
143516d0e46SAlex Deucher 				   enum radeon_pm_action action)
144516d0e46SAlex Deucher {
145516d0e46SAlex Deucher 	switch (action) {
146516d0e46SAlex Deucher 	case PM_ACTION_NONE:
147516d0e46SAlex Deucher 	default:
148516d0e46SAlex Deucher 		rdev->pm.requested_power_state = rdev->pm.current_power_state;
149516d0e46SAlex Deucher 		rdev->pm.requested_power_state->requested_clock_mode =
150516d0e46SAlex Deucher 			rdev->pm.requested_power_state->current_clock_mode;
151516d0e46SAlex Deucher 		break;
152516d0e46SAlex Deucher 	case PM_ACTION_MINIMUM:
153516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_BATTERY);
154516d0e46SAlex Deucher 		rdev->pm.requested_power_state->requested_clock_mode =
155516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_LOW);
156516d0e46SAlex Deucher 		break;
157516d0e46SAlex Deucher 	case PM_ACTION_DOWNCLOCK:
158516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_POWERSAVE);
159516d0e46SAlex Deucher 		rdev->pm.requested_power_state->requested_clock_mode =
160516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_MID);
161516d0e46SAlex Deucher 		break;
162516d0e46SAlex Deucher 	case PM_ACTION_UPCLOCK:
163516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_DEFAULT);
164516d0e46SAlex Deucher 		rdev->pm.requested_power_state->requested_clock_mode =
165516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_HIGH);
166516d0e46SAlex Deucher 		break;
167516d0e46SAlex Deucher 	}
168530079a8SAlex Deucher 	DRM_INFO("Requested: e: %d m: %d p: %d\n",
169530079a8SAlex Deucher 		 rdev->pm.requested_power_state->requested_clock_mode->sclk,
170530079a8SAlex Deucher 		 rdev->pm.requested_power_state->requested_clock_mode->mclk,
171530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
172516d0e46SAlex Deucher }
173516d0e46SAlex Deucher 
174516d0e46SAlex Deucher static void radeon_set_power_state(struct radeon_device *rdev)
175516d0e46SAlex Deucher {
176516d0e46SAlex Deucher 	if (rdev->pm.requested_power_state == rdev->pm.current_power_state)
177516d0e46SAlex Deucher 		return;
178530079a8SAlex Deucher 
179530079a8SAlex Deucher 	DRM_INFO("Setting: e: %d m: %d p: %d\n",
180530079a8SAlex Deucher 		 rdev->pm.requested_power_state->requested_clock_mode->sclk,
181530079a8SAlex Deucher 		 rdev->pm.requested_power_state->requested_clock_mode->mclk,
182530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
183516d0e46SAlex Deucher 	/* set pcie lanes */
184516d0e46SAlex Deucher 	/* set voltage */
185516d0e46SAlex Deucher 	/* set engine clock */
186516d0e46SAlex Deucher 	radeon_set_engine_clock(rdev, rdev->pm.requested_power_state->requested_clock_mode->sclk);
187516d0e46SAlex Deucher 	/* set memory clock */
188516d0e46SAlex Deucher 
189516d0e46SAlex Deucher 	rdev->pm.current_power_state = rdev->pm.requested_power_state;
190516d0e46SAlex Deucher }
191516d0e46SAlex Deucher 
1927433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev)
1937433874eSRafał Miłecki {
194c913e23aSRafał Miłecki 	rdev->pm.state = PM_STATE_DISABLED;
195c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
196c913e23aSRafał Miłecki 	rdev->pm.downclocked = false;
197c913e23aSRafał Miłecki 
19856278a8eSAlex Deucher 	if (rdev->bios) {
19956278a8eSAlex Deucher 		if (rdev->is_atom_bios)
20056278a8eSAlex Deucher 			radeon_atombios_get_power_modes(rdev);
20156278a8eSAlex Deucher 		else
20256278a8eSAlex Deucher 			radeon_combios_get_power_modes(rdev);
20356278a8eSAlex Deucher 		radeon_print_power_mode_info(rdev);
20456278a8eSAlex Deucher 	}
20556278a8eSAlex Deucher 
2067433874eSRafał Miłecki 	if (radeon_debugfs_pm_init(rdev)) {
207c142c3e5SRafał Miłecki 		DRM_ERROR("Failed to register debugfs file for PM!\n");
2087433874eSRafał Miłecki 	}
2097433874eSRafał Miłecki 
210c913e23aSRafał Miłecki 	INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler);
211c913e23aSRafał Miłecki 
212c913e23aSRafał Miłecki 	if (radeon_dynpm != -1 && radeon_dynpm) {
213c913e23aSRafał Miłecki 		rdev->pm.state = PM_STATE_PAUSED;
214c913e23aSRafał Miłecki 		DRM_INFO("radeon: dynamic power management enabled\n");
215c913e23aSRafał Miłecki 	}
216c913e23aSRafał Miłecki 
217c913e23aSRafał Miłecki 	DRM_INFO("radeon: power management initialized\n");
218c913e23aSRafał Miłecki 
2197433874eSRafał Miłecki 	return 0;
2207433874eSRafał Miłecki }
2217433874eSRafał Miłecki 
222c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev)
223c913e23aSRafał Miłecki {
224c913e23aSRafał Miłecki 	struct drm_device *ddev = rdev->ddev;
225c913e23aSRafał Miłecki 	struct drm_connector *connector;
226c913e23aSRafał Miłecki 	struct radeon_crtc *radeon_crtc;
227c913e23aSRafał Miłecki 	int count = 0;
228c913e23aSRafał Miłecki 
229c913e23aSRafał Miłecki 	if (rdev->pm.state == PM_STATE_DISABLED)
230c913e23aSRafał Miłecki 		return;
231c913e23aSRafał Miłecki 
232c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
233c913e23aSRafał Miłecki 
234c913e23aSRafał Miłecki 	rdev->pm.active_crtcs = 0;
235c913e23aSRafał Miłecki 	list_for_each_entry(connector,
236c913e23aSRafał Miłecki 		&ddev->mode_config.connector_list, head) {
237c913e23aSRafał Miłecki 		if (connector->encoder &&
238c913e23aSRafał Miłecki 			connector->dpms != DRM_MODE_DPMS_OFF) {
239c913e23aSRafał Miłecki 			radeon_crtc = to_radeon_crtc(connector->encoder->crtc);
240c913e23aSRafał Miłecki 			rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id);
241c913e23aSRafał Miłecki 			++count;
242c913e23aSRafał Miłecki 		}
243c913e23aSRafał Miłecki 	}
244c913e23aSRafał Miłecki 
245c913e23aSRafał Miłecki 	if (count > 1) {
246c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_ACTIVE) {
247c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
248c913e23aSRafał Miłecki 
249c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_PAUSED;
250c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
25173a6d3fcSRafał Miłecki 			if (rdev->pm.downclocked)
252c913e23aSRafał Miłecki 				radeon_pm_set_clocks(rdev);
253c913e23aSRafał Miłecki 
254c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management deactivated\n");
255c913e23aSRafał Miłecki 		}
256c913e23aSRafał Miłecki 	} else if (count == 1) {
257c913e23aSRafał Miłecki 		/* TODO: Increase clocks if needed for current mode */
258c913e23aSRafał Miłecki 
259c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_MINIMUM) {
260c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
261c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
26273a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
263c913e23aSRafał Miłecki 
264c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
265c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
266c913e23aSRafał Miłecki 		}
267c913e23aSRafał Miłecki 		else if (rdev->pm.state == PM_STATE_PAUSED) {
268c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
269c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
270c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
271c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management activated\n");
272c913e23aSRafał Miłecki 		}
273c913e23aSRafał Miłecki 	}
274c913e23aSRafał Miłecki 	else { /* count == 0 */
275c913e23aSRafał Miłecki 		if (rdev->pm.state != PM_STATE_MINIMUM) {
276c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
277c913e23aSRafał Miłecki 
278c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_MINIMUM;
279c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_MINIMUM;
28073a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
28173a6d3fcSRafał Miłecki 		}
282c913e23aSRafał Miłecki 	}
283c913e23aSRafał Miłecki 
284c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
285c913e23aSRafał Miłecki }
286c913e23aSRafał Miłecki 
287*f735261bSDave Airlie static bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish)
288*f735261bSDave Airlie {
289*f735261bSDave Airlie 	u32 stat_crtc1 = 0, stat_crtc2 = 0;
290*f735261bSDave Airlie 	bool in_vbl = true;
291*f735261bSDave Airlie 
292*f735261bSDave Airlie 	if (ASIC_IS_AVIVO(rdev)) {
293*f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 0)) {
294*f735261bSDave Airlie 			stat_crtc1 = RREG32(D1CRTC_STATUS);
295*f735261bSDave Airlie 			if (!(stat_crtc1 & 1))
296*f735261bSDave Airlie 				in_vbl = false;
297*f735261bSDave Airlie 		}
298*f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 1)) {
299*f735261bSDave Airlie 			stat_crtc2 = RREG32(D2CRTC_STATUS);
300*f735261bSDave Airlie 			if (!(stat_crtc2 & 1))
301*f735261bSDave Airlie 				in_vbl = false;
302*f735261bSDave Airlie 		}
303*f735261bSDave Airlie 	}
304*f735261bSDave Airlie 	if (in_vbl == false)
305*f735261bSDave Airlie 		DRM_INFO("not in vbl for pm change %08x %08x at %s\n", stat_crtc1,
306*f735261bSDave Airlie 			 stat_crtc2, finish ? "exit" : "entry");
307*f735261bSDave Airlie 	return in_vbl;
308*f735261bSDave Airlie }
309c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev)
310c913e23aSRafał Miłecki {
311c913e23aSRafał Miłecki 	/*radeon_fence_wait_last(rdev);*/
312c913e23aSRafał Miłecki 	switch (rdev->pm.planned_action) {
313c913e23aSRafał Miłecki 	case PM_ACTION_UPCLOCK:
314c913e23aSRafał Miłecki 		rdev->pm.downclocked = false;
315c913e23aSRafał Miłecki 		break;
316c913e23aSRafał Miłecki 	case PM_ACTION_DOWNCLOCK:
317c913e23aSRafał Miłecki 		rdev->pm.downclocked = true;
318c913e23aSRafał Miłecki 		break;
319c913e23aSRafał Miłecki 	case PM_ACTION_MINIMUM:
320c913e23aSRafał Miłecki 		break;
321c913e23aSRafał Miłecki 	case PM_ACTION_NONE:
322c913e23aSRafał Miłecki 		DRM_ERROR("%s: PM_ACTION_NONE\n", __func__);
323c913e23aSRafał Miłecki 		break;
324c913e23aSRafał Miłecki 	}
325*f735261bSDave Airlie 
326*f735261bSDave Airlie 	/* check if we are in vblank */
327*f735261bSDave Airlie 	radeon_pm_debug_check_in_vbl(rdev, false);
328530079a8SAlex Deucher 	radeon_set_power_state(rdev);
329*f735261bSDave Airlie 	radeon_pm_debug_check_in_vbl(rdev, true);
330c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
331c913e23aSRafał Miłecki }
332c913e23aSRafał Miłecki 
333c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev)
334c913e23aSRafał Miłecki {
33573a6d3fcSRafał Miłecki 	radeon_get_power_state(rdev, rdev->pm.planned_action);
336c913e23aSRafał Miłecki 	mutex_lock(&rdev->cp.mutex);
33773a6d3fcSRafał Miłecki 
33873a6d3fcSRafał Miłecki 	if (rdev->pm.active_crtcs & (1 << 0)) {
33973a6d3fcSRafał Miłecki 		rdev->pm.req_vblank |= (1 << 0);
34073a6d3fcSRafał Miłecki 		drm_vblank_get(rdev->ddev, 0);
34173a6d3fcSRafał Miłecki 	}
34273a6d3fcSRafał Miłecki 	if (rdev->pm.active_crtcs & (1 << 1)) {
34373a6d3fcSRafał Miłecki 		rdev->pm.req_vblank |= (1 << 1);
34473a6d3fcSRafał Miłecki 		drm_vblank_get(rdev->ddev, 1);
34573a6d3fcSRafał Miłecki 	}
34673a6d3fcSRafał Miłecki 	if (rdev->pm.active_crtcs)
34773a6d3fcSRafał Miłecki 		wait_event_interruptible_timeout(
34873a6d3fcSRafał Miłecki 			rdev->irq.vblank_queue, 0,
34973a6d3fcSRafał Miłecki 			msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT));
350c913e23aSRafał Miłecki 	if (rdev->pm.req_vblank & (1 << 0)) {
351c913e23aSRafał Miłecki 		rdev->pm.req_vblank &= ~(1 << 0);
352c913e23aSRafał Miłecki 		drm_vblank_put(rdev->ddev, 0);
353c913e23aSRafał Miłecki 	}
354c913e23aSRafał Miłecki 	if (rdev->pm.req_vblank & (1 << 1)) {
355c913e23aSRafał Miłecki 		rdev->pm.req_vblank &= ~(1 << 1);
356c913e23aSRafał Miłecki 		drm_vblank_put(rdev->ddev, 1);
357c913e23aSRafał Miłecki 	}
35873a6d3fcSRafał Miłecki 
359c913e23aSRafał Miłecki 	radeon_pm_set_clocks_locked(rdev);
360c913e23aSRafał Miłecki 	mutex_unlock(&rdev->cp.mutex);
361c913e23aSRafał Miłecki }
362c913e23aSRafał Miłecki 
363c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work)
364c913e23aSRafał Miłecki {
365c913e23aSRafał Miłecki 	struct radeon_device *rdev;
366c913e23aSRafał Miłecki 	rdev = container_of(work, struct radeon_device,
367c913e23aSRafał Miłecki 				pm.idle_work.work);
368c913e23aSRafał Miłecki 
369c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
37073a6d3fcSRafał Miłecki 	if (rdev->pm.state == PM_STATE_ACTIVE) {
371c913e23aSRafał Miłecki 		unsigned long irq_flags;
372c913e23aSRafał Miłecki 		int not_processed = 0;
373c913e23aSRafał Miłecki 
374c913e23aSRafał Miłecki 		read_lock_irqsave(&rdev->fence_drv.lock, irq_flags);
375c913e23aSRafał Miłecki 		if (!list_empty(&rdev->fence_drv.emited)) {
376c913e23aSRafał Miłecki 			struct list_head *ptr;
377c913e23aSRafał Miłecki 			list_for_each(ptr, &rdev->fence_drv.emited) {
378c913e23aSRafał Miłecki 				/* count up to 3, that's enought info */
379c913e23aSRafał Miłecki 				if (++not_processed >= 3)
380c913e23aSRafał Miłecki 					break;
381c913e23aSRafał Miłecki 			}
382c913e23aSRafał Miłecki 		}
383c913e23aSRafał Miłecki 		read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags);
384c913e23aSRafał Miłecki 
385c913e23aSRafał Miłecki 		if (not_processed >= 3) { /* should upclock */
386c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) {
387c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
388c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
389c913e23aSRafał Miłecki 				rdev->pm.downclocked) {
390c913e23aSRafał Miłecki 				rdev->pm.planned_action =
391c913e23aSRafał Miłecki 					PM_ACTION_UPCLOCK;
392c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
393c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
394c913e23aSRafał Miłecki 			}
395c913e23aSRafał Miłecki 		} else if (not_processed == 0) { /* should downclock */
396c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) {
397c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
398c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
399c913e23aSRafał Miłecki 				!rdev->pm.downclocked) {
400c913e23aSRafał Miłecki 				rdev->pm.planned_action =
401c913e23aSRafał Miłecki 					PM_ACTION_DOWNCLOCK;
402c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
403c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
404c913e23aSRafał Miłecki 			}
405c913e23aSRafał Miłecki 		}
406c913e23aSRafał Miłecki 
407c913e23aSRafał Miłecki 		if (rdev->pm.planned_action != PM_ACTION_NONE &&
408c913e23aSRafał Miłecki 		    jiffies > rdev->pm.action_timeout) {
40973a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
410c913e23aSRafał Miłecki 		}
411c913e23aSRafał Miłecki 	}
412c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
413c913e23aSRafał Miłecki 
414c913e23aSRafał Miłecki 	queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
415c913e23aSRafał Miłecki 					msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
416c913e23aSRafał Miłecki }
417c913e23aSRafał Miłecki 
4187433874eSRafał Miłecki /*
4197433874eSRafał Miłecki  * Debugfs info
4207433874eSRafał Miłecki  */
4217433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4227433874eSRafał Miłecki 
4237433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data)
4247433874eSRafał Miłecki {
4257433874eSRafał Miłecki 	struct drm_info_node *node = (struct drm_info_node *) m->private;
4267433874eSRafał Miłecki 	struct drm_device *dev = node->minor->dev;
4277433874eSRafał Miłecki 	struct radeon_device *rdev = dev->dev_private;
4287433874eSRafał Miłecki 
429c913e23aSRafał Miłecki 	seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]);
4306234077dSRafał Miłecki 	seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk);
4316234077dSRafał Miłecki 	seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev));
4326234077dSRafał Miłecki 	seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk);
4336234077dSRafał Miłecki 	if (rdev->asic->get_memory_clock)
4346234077dSRafał Miłecki 		seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev));
4357433874eSRafał Miłecki 
4367433874eSRafał Miłecki 	return 0;
4377433874eSRafał Miłecki }
4387433874eSRafał Miłecki 
4397433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = {
4407433874eSRafał Miłecki 	{"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL},
4417433874eSRafał Miłecki };
4427433874eSRafał Miłecki #endif
4437433874eSRafał Miłecki 
444c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev)
4457433874eSRafał Miłecki {
4467433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4477433874eSRafał Miłecki 	return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list));
4487433874eSRafał Miłecki #else
4497433874eSRafał Miłecki 	return 0;
4507433874eSRafał Miłecki #endif
4517433874eSRafał Miłecki }
452