17433874eSRafał Miłecki /* 27433874eSRafał Miłecki * Permission is hereby granted, free of charge, to any person obtaining a 37433874eSRafał Miłecki * copy of this software and associated documentation files (the "Software"), 47433874eSRafał Miłecki * to deal in the Software without restriction, including without limitation 57433874eSRafał Miłecki * the rights to use, copy, modify, merge, publish, distribute, sublicense, 67433874eSRafał Miłecki * and/or sell copies of the Software, and to permit persons to whom the 77433874eSRafał Miłecki * Software is furnished to do so, subject to the following conditions: 87433874eSRafał Miłecki * 97433874eSRafał Miłecki * The above copyright notice and this permission notice shall be included in 107433874eSRafał Miłecki * all copies or substantial portions of the Software. 117433874eSRafał Miłecki * 127433874eSRafał Miłecki * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR 137433874eSRafał Miłecki * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY, 147433874eSRafał Miłecki * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL 157433874eSRafał Miłecki * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR 167433874eSRafał Miłecki * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, 177433874eSRafał Miłecki * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR 187433874eSRafał Miłecki * OTHER DEALINGS IN THE SOFTWARE. 197433874eSRafał Miłecki * 207433874eSRafał Miłecki * Authors: Rafał Miłecki <zajec5@gmail.com> 2156278a8eSAlex Deucher * Alex Deucher <alexdeucher@gmail.com> 227433874eSRafał Miłecki */ 237433874eSRafał Miłecki #include "drmP.h" 247433874eSRafał Miłecki #include "radeon.h" 25f735261bSDave Airlie #include "avivod.h" 267433874eSRafał Miłecki 27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100 28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200 2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200 30c913e23aSRafał Miłecki 31*d0d6cb81SRafał Miłecki static bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish); 32c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev); 33c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev); 34c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work); 35c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev); 36c913e23aSRafał Miłecki 37c913e23aSRafał Miłecki static const char *pm_state_names[4] = { 38c913e23aSRafał Miłecki "PM_STATE_DISABLED", 39c913e23aSRafał Miłecki "PM_STATE_MINIMUM", 40c913e23aSRafał Miłecki "PM_STATE_PAUSED", 41c913e23aSRafał Miłecki "PM_STATE_ACTIVE" 42c913e23aSRafał Miłecki }; 437433874eSRafał Miłecki 440ec0e74fSAlex Deucher static const char *pm_state_types[5] = { 450ec0e74fSAlex Deucher "Default", 460ec0e74fSAlex Deucher "Powersave", 470ec0e74fSAlex Deucher "Battery", 480ec0e74fSAlex Deucher "Balanced", 490ec0e74fSAlex Deucher "Performance", 500ec0e74fSAlex Deucher }; 510ec0e74fSAlex Deucher 5256278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev) 5356278a8eSAlex Deucher { 5456278a8eSAlex Deucher int i, j; 5556278a8eSAlex Deucher bool is_default; 5656278a8eSAlex Deucher 5756278a8eSAlex Deucher DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states); 5856278a8eSAlex Deucher for (i = 0; i < rdev->pm.num_power_states; i++) { 5956278a8eSAlex Deucher if (rdev->pm.default_power_state == &rdev->pm.power_state[i]) 6056278a8eSAlex Deucher is_default = true; 6156278a8eSAlex Deucher else 6256278a8eSAlex Deucher is_default = false; 630ec0e74fSAlex Deucher DRM_INFO("State %d %s %s\n", i, 640ec0e74fSAlex Deucher pm_state_types[rdev->pm.power_state[i].type], 650ec0e74fSAlex Deucher is_default ? "(default)" : ""); 6656278a8eSAlex Deucher if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP)) 6756278a8eSAlex Deucher DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes); 6856278a8eSAlex Deucher DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes); 6956278a8eSAlex Deucher for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) { 7056278a8eSAlex Deucher if (rdev->flags & RADEON_IS_IGP) 7156278a8eSAlex Deucher DRM_INFO("\t\t%d engine: %d\n", 7256278a8eSAlex Deucher j, 7356278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10); 7456278a8eSAlex Deucher else 7556278a8eSAlex Deucher DRM_INFO("\t\t%d engine/memory: %d/%d\n", 7656278a8eSAlex Deucher j, 7756278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].sclk * 10, 7856278a8eSAlex Deucher rdev->pm.power_state[i].clock_info[j].mclk * 10); 7956278a8eSAlex Deucher } 8056278a8eSAlex Deucher } 8156278a8eSAlex Deucher } 8256278a8eSAlex Deucher 83516d0e46SAlex Deucher static struct radeon_power_state * radeon_pick_power_state(struct radeon_device *rdev, 84516d0e46SAlex Deucher enum radeon_pm_state_type type) 85516d0e46SAlex Deucher { 86bc4624caSRafał Miłecki int i, j; 87bc4624caSRafał Miłecki enum radeon_pm_state_type wanted_types[2]; 88bc4624caSRafał Miłecki int wanted_count; 89516d0e46SAlex Deucher 90516d0e46SAlex Deucher switch (type) { 91516d0e46SAlex Deucher case POWER_STATE_TYPE_DEFAULT: 92516d0e46SAlex Deucher default: 93516d0e46SAlex Deucher return rdev->pm.default_power_state; 94516d0e46SAlex Deucher case POWER_STATE_TYPE_POWERSAVE: 9508ff2a7aSRafał Miłecki if (rdev->flags & RADEON_IS_MOBILITY) { 96bc4624caSRafał Miłecki wanted_types[0] = POWER_STATE_TYPE_POWERSAVE; 97bc4624caSRafał Miłecki wanted_types[1] = POWER_STATE_TYPE_BATTERY; 98bc4624caSRafał Miłecki wanted_count = 2; 9908ff2a7aSRafał Miłecki } else { 10008ff2a7aSRafał Miłecki wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE; 10108ff2a7aSRafał Miłecki wanted_count = 1; 10208ff2a7aSRafał Miłecki } 103516d0e46SAlex Deucher break; 104516d0e46SAlex Deucher case POWER_STATE_TYPE_BATTERY: 10508ff2a7aSRafał Miłecki if (rdev->flags & RADEON_IS_MOBILITY) { 106bc4624caSRafał Miłecki wanted_types[0] = POWER_STATE_TYPE_BATTERY; 107bc4624caSRafał Miłecki wanted_types[1] = POWER_STATE_TYPE_POWERSAVE; 108bc4624caSRafał Miłecki wanted_count = 2; 10908ff2a7aSRafał Miłecki } else { 11008ff2a7aSRafał Miłecki wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE; 11108ff2a7aSRafał Miłecki wanted_count = 1; 11208ff2a7aSRafał Miłecki } 113516d0e46SAlex Deucher break; 114516d0e46SAlex Deucher case POWER_STATE_TYPE_BALANCED: 115516d0e46SAlex Deucher case POWER_STATE_TYPE_PERFORMANCE: 116bc4624caSRafał Miłecki wanted_types[0] = type; 117bc4624caSRafał Miłecki wanted_count = 1; 118516d0e46SAlex Deucher break; 119516d0e46SAlex Deucher } 120516d0e46SAlex Deucher 121bc4624caSRafał Miłecki for (i = 0; i < wanted_count; i++) { 122bc4624caSRafał Miłecki for (j = 0; j < rdev->pm.num_power_states; j++) { 123bc4624caSRafał Miłecki if (rdev->pm.power_state[j].type == wanted_types[i]) 124bc4624caSRafał Miłecki return &rdev->pm.power_state[j]; 125bc4624caSRafał Miłecki } 126bc4624caSRafał Miłecki } 127bc4624caSRafał Miłecki 128516d0e46SAlex Deucher return rdev->pm.default_power_state; 129516d0e46SAlex Deucher } 130516d0e46SAlex Deucher 131516d0e46SAlex Deucher static struct radeon_pm_clock_info * radeon_pick_clock_mode(struct radeon_device *rdev, 132516d0e46SAlex Deucher struct radeon_power_state *power_state, 133516d0e46SAlex Deucher enum radeon_pm_clock_mode_type type) 134516d0e46SAlex Deucher { 135516d0e46SAlex Deucher switch (type) { 136516d0e46SAlex Deucher case POWER_MODE_TYPE_DEFAULT: 137516d0e46SAlex Deucher default: 138516d0e46SAlex Deucher return power_state->default_clock_mode; 139516d0e46SAlex Deucher case POWER_MODE_TYPE_LOW: 140516d0e46SAlex Deucher return &power_state->clock_info[0]; 141516d0e46SAlex Deucher case POWER_MODE_TYPE_MID: 142516d0e46SAlex Deucher if (power_state->num_clock_modes > 2) 143516d0e46SAlex Deucher return &power_state->clock_info[1]; 144516d0e46SAlex Deucher else 145516d0e46SAlex Deucher return &power_state->clock_info[0]; 146516d0e46SAlex Deucher break; 147516d0e46SAlex Deucher case POWER_MODE_TYPE_HIGH: 148516d0e46SAlex Deucher return &power_state->clock_info[power_state->num_clock_modes - 1]; 149516d0e46SAlex Deucher } 150516d0e46SAlex Deucher 151516d0e46SAlex Deucher } 152516d0e46SAlex Deucher 153516d0e46SAlex Deucher static void radeon_get_power_state(struct radeon_device *rdev, 154516d0e46SAlex Deucher enum radeon_pm_action action) 155516d0e46SAlex Deucher { 156516d0e46SAlex Deucher switch (action) { 157516d0e46SAlex Deucher case PM_ACTION_MINIMUM: 158516d0e46SAlex Deucher rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_BATTERY); 1599038dfdfSRafał Miłecki rdev->pm.requested_clock_mode = 160516d0e46SAlex Deucher radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_LOW); 161516d0e46SAlex Deucher break; 162516d0e46SAlex Deucher case PM_ACTION_DOWNCLOCK: 163516d0e46SAlex Deucher rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_POWERSAVE); 1649038dfdfSRafał Miłecki rdev->pm.requested_clock_mode = 165516d0e46SAlex Deucher radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_MID); 166516d0e46SAlex Deucher break; 167516d0e46SAlex Deucher case PM_ACTION_UPCLOCK: 168516d0e46SAlex Deucher rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_DEFAULT); 1699038dfdfSRafał Miłecki rdev->pm.requested_clock_mode = 170516d0e46SAlex Deucher radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_HIGH); 171516d0e46SAlex Deucher break; 1729038dfdfSRafał Miłecki case PM_ACTION_NONE: 1739038dfdfSRafał Miłecki default: 1749038dfdfSRafał Miłecki DRM_ERROR("Requested mode for not defined action\n"); 1759038dfdfSRafał Miłecki return; 176516d0e46SAlex Deucher } 177530079a8SAlex Deucher DRM_INFO("Requested: e: %d m: %d p: %d\n", 1789038dfdfSRafał Miłecki rdev->pm.requested_clock_mode->sclk, 1799038dfdfSRafał Miłecki rdev->pm.requested_clock_mode->mclk, 180530079a8SAlex Deucher rdev->pm.requested_power_state->non_clock_info.pcie_lanes); 181516d0e46SAlex Deucher } 182516d0e46SAlex Deucher 183*d0d6cb81SRafał Miłecki static inline void radeon_sync_with_vblank(struct radeon_device *rdev) 184*d0d6cb81SRafał Miłecki { 185*d0d6cb81SRafał Miłecki if (rdev->pm.active_crtcs) { 186*d0d6cb81SRafał Miłecki rdev->pm.vblank_sync = false; 187*d0d6cb81SRafał Miłecki wait_event_timeout( 188*d0d6cb81SRafał Miłecki rdev->irq.vblank_queue, rdev->pm.vblank_sync, 189*d0d6cb81SRafał Miłecki msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT)); 190*d0d6cb81SRafał Miłecki } 191*d0d6cb81SRafał Miłecki } 192*d0d6cb81SRafał Miłecki 193516d0e46SAlex Deucher static void radeon_set_power_state(struct radeon_device *rdev) 194516d0e46SAlex Deucher { 1959038dfdfSRafał Miłecki /* if *_clock_mode are the same, *_power_state are as well */ 1969038dfdfSRafał Miłecki if (rdev->pm.requested_clock_mode == rdev->pm.current_clock_mode) 197516d0e46SAlex Deucher return; 198530079a8SAlex Deucher 199530079a8SAlex Deucher DRM_INFO("Setting: e: %d m: %d p: %d\n", 2009038dfdfSRafał Miłecki rdev->pm.requested_clock_mode->sclk, 2019038dfdfSRafał Miłecki rdev->pm.requested_clock_mode->mclk, 202530079a8SAlex Deucher rdev->pm.requested_power_state->non_clock_info.pcie_lanes); 203*d0d6cb81SRafał Miłecki 204516d0e46SAlex Deucher /* set pcie lanes */ 205*d0d6cb81SRafał Miłecki /* TODO */ 206*d0d6cb81SRafał Miłecki 207516d0e46SAlex Deucher /* set voltage */ 208*d0d6cb81SRafał Miłecki /* TODO */ 209*d0d6cb81SRafał Miłecki 210516d0e46SAlex Deucher /* set engine clock */ 211*d0d6cb81SRafał Miłecki radeon_sync_with_vblank(rdev); 212*d0d6cb81SRafał Miłecki radeon_pm_debug_check_in_vbl(rdev, false); 2139038dfdfSRafał Miłecki radeon_set_engine_clock(rdev, rdev->pm.requested_clock_mode->sclk); 214*d0d6cb81SRafał Miłecki radeon_pm_debug_check_in_vbl(rdev, true); 215*d0d6cb81SRafał Miłecki 216*d0d6cb81SRafał Miłecki #if 0 217516d0e46SAlex Deucher /* set memory clock */ 218*d0d6cb81SRafał Miłecki if (rdev->asic->set_memory_clock) { 219*d0d6cb81SRafał Miłecki radeon_sync_with_vblank(rdev); 220*d0d6cb81SRafał Miłecki radeon_pm_debug_check_in_vbl(rdev, false); 221*d0d6cb81SRafał Miłecki radeon_set_memory_clock(rdev, rdev->pm.requested_clock_mode->mclk); 222*d0d6cb81SRafał Miłecki radeon_pm_debug_check_in_vbl(rdev, true); 223*d0d6cb81SRafał Miłecki } 224*d0d6cb81SRafał Miłecki #endif 225516d0e46SAlex Deucher 226516d0e46SAlex Deucher rdev->pm.current_power_state = rdev->pm.requested_power_state; 2279038dfdfSRafał Miłecki rdev->pm.current_clock_mode = rdev->pm.requested_clock_mode; 228516d0e46SAlex Deucher } 229516d0e46SAlex Deucher 2307433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev) 2317433874eSRafał Miłecki { 232c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_DISABLED; 233c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 234c913e23aSRafał Miłecki rdev->pm.downclocked = false; 235c913e23aSRafał Miłecki 23656278a8eSAlex Deucher if (rdev->bios) { 23756278a8eSAlex Deucher if (rdev->is_atom_bios) 23856278a8eSAlex Deucher radeon_atombios_get_power_modes(rdev); 23956278a8eSAlex Deucher else 24056278a8eSAlex Deucher radeon_combios_get_power_modes(rdev); 24156278a8eSAlex Deucher radeon_print_power_mode_info(rdev); 24256278a8eSAlex Deucher } 24356278a8eSAlex Deucher 2447433874eSRafał Miłecki if (radeon_debugfs_pm_init(rdev)) { 245c142c3e5SRafał Miłecki DRM_ERROR("Failed to register debugfs file for PM!\n"); 2467433874eSRafał Miłecki } 2477433874eSRafał Miłecki 248c913e23aSRafał Miłecki INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler); 249c913e23aSRafał Miłecki 250c913e23aSRafał Miłecki if (radeon_dynpm != -1 && radeon_dynpm) { 251c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 252c913e23aSRafał Miłecki DRM_INFO("radeon: dynamic power management enabled\n"); 253c913e23aSRafał Miłecki } 254c913e23aSRafał Miłecki 255c913e23aSRafał Miłecki DRM_INFO("radeon: power management initialized\n"); 256c913e23aSRafał Miłecki 2577433874eSRafał Miłecki return 0; 2587433874eSRafał Miłecki } 2597433874eSRafał Miłecki 260c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev) 261c913e23aSRafał Miłecki { 262c913e23aSRafał Miłecki struct drm_device *ddev = rdev->ddev; 263c913e23aSRafał Miłecki struct drm_connector *connector; 264c913e23aSRafał Miłecki struct radeon_crtc *radeon_crtc; 265c913e23aSRafał Miłecki int count = 0; 266c913e23aSRafał Miłecki 267c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_DISABLED) 268c913e23aSRafał Miłecki return; 269c913e23aSRafał Miłecki 270c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 271c913e23aSRafał Miłecki 272c913e23aSRafał Miłecki rdev->pm.active_crtcs = 0; 273c913e23aSRafał Miłecki list_for_each_entry(connector, 274c913e23aSRafał Miłecki &ddev->mode_config.connector_list, head) { 275c913e23aSRafał Miłecki if (connector->encoder && 276c913e23aSRafał Miłecki connector->dpms != DRM_MODE_DPMS_OFF) { 277c913e23aSRafał Miłecki radeon_crtc = to_radeon_crtc(connector->encoder->crtc); 278c913e23aSRafał Miłecki rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id); 279c913e23aSRafał Miłecki ++count; 280c913e23aSRafał Miłecki } 281c913e23aSRafał Miłecki } 282c913e23aSRafał Miłecki 283c913e23aSRafał Miłecki if (count > 1) { 284c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 285c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 286c913e23aSRafał Miłecki 287c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_PAUSED; 288c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 28973a6d3fcSRafał Miłecki if (rdev->pm.downclocked) 290c913e23aSRafał Miłecki radeon_pm_set_clocks(rdev); 291c913e23aSRafał Miłecki 292c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management deactivated\n"); 293c913e23aSRafał Miłecki } 294c913e23aSRafał Miłecki } else if (count == 1) { 295c913e23aSRafał Miłecki /* TODO: Increase clocks if needed for current mode */ 296c913e23aSRafał Miłecki 297c913e23aSRafał Miłecki if (rdev->pm.state == PM_STATE_MINIMUM) { 298c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 299c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_UPCLOCK; 30073a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 301c913e23aSRafał Miłecki 302c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 303c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 304c913e23aSRafał Miłecki } 305c913e23aSRafał Miłecki else if (rdev->pm.state == PM_STATE_PAUSED) { 306c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_ACTIVE; 307c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 308c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 309c913e23aSRafał Miłecki DRM_DEBUG("radeon: dynamic power management activated\n"); 310c913e23aSRafał Miłecki } 311c913e23aSRafał Miłecki } 312c913e23aSRafał Miłecki else { /* count == 0 */ 313c913e23aSRafał Miłecki if (rdev->pm.state != PM_STATE_MINIMUM) { 314c913e23aSRafał Miłecki cancel_delayed_work(&rdev->pm.idle_work); 315c913e23aSRafał Miłecki 316c913e23aSRafał Miłecki rdev->pm.state = PM_STATE_MINIMUM; 317c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_MINIMUM; 31873a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 31973a6d3fcSRafał Miłecki } 320c913e23aSRafał Miłecki } 321c913e23aSRafał Miłecki 322c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 323c913e23aSRafał Miłecki } 324c913e23aSRafał Miłecki 325f735261bSDave Airlie static bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish) 326f735261bSDave Airlie { 327f735261bSDave Airlie u32 stat_crtc1 = 0, stat_crtc2 = 0; 328f735261bSDave Airlie bool in_vbl = true; 329f735261bSDave Airlie 330f735261bSDave Airlie if (ASIC_IS_AVIVO(rdev)) { 331f735261bSDave Airlie if (rdev->pm.active_crtcs & (1 << 0)) { 332f735261bSDave Airlie stat_crtc1 = RREG32(D1CRTC_STATUS); 333f735261bSDave Airlie if (!(stat_crtc1 & 1)) 334f735261bSDave Airlie in_vbl = false; 335f735261bSDave Airlie } 336f735261bSDave Airlie if (rdev->pm.active_crtcs & (1 << 1)) { 337f735261bSDave Airlie stat_crtc2 = RREG32(D2CRTC_STATUS); 338f735261bSDave Airlie if (!(stat_crtc2 & 1)) 339f735261bSDave Airlie in_vbl = false; 340f735261bSDave Airlie } 341f735261bSDave Airlie } 342f735261bSDave Airlie if (in_vbl == false) 343f735261bSDave Airlie DRM_INFO("not in vbl for pm change %08x %08x at %s\n", stat_crtc1, 344f735261bSDave Airlie stat_crtc2, finish ? "exit" : "entry"); 345f735261bSDave Airlie return in_vbl; 346f735261bSDave Airlie } 347c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev) 348c913e23aSRafał Miłecki { 349c913e23aSRafał Miłecki /*radeon_fence_wait_last(rdev);*/ 350c913e23aSRafał Miłecki switch (rdev->pm.planned_action) { 351c913e23aSRafał Miłecki case PM_ACTION_UPCLOCK: 352c913e23aSRafał Miłecki rdev->pm.downclocked = false; 353c913e23aSRafał Miłecki break; 354c913e23aSRafał Miłecki case PM_ACTION_DOWNCLOCK: 355c913e23aSRafał Miłecki rdev->pm.downclocked = true; 356c913e23aSRafał Miłecki break; 357c913e23aSRafał Miłecki case PM_ACTION_MINIMUM: 358c913e23aSRafał Miłecki break; 359c913e23aSRafał Miłecki case PM_ACTION_NONE: 360c913e23aSRafał Miłecki DRM_ERROR("%s: PM_ACTION_NONE\n", __func__); 361c913e23aSRafał Miłecki break; 362c913e23aSRafał Miłecki } 363f735261bSDave Airlie 364530079a8SAlex Deucher radeon_set_power_state(rdev); 365c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 366c913e23aSRafał Miłecki } 367c913e23aSRafał Miłecki 368c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev) 369c913e23aSRafał Miłecki { 37073a6d3fcSRafał Miłecki radeon_get_power_state(rdev, rdev->pm.planned_action); 371c913e23aSRafał Miłecki mutex_lock(&rdev->cp.mutex); 37273a6d3fcSRafał Miłecki 37373a6d3fcSRafał Miłecki if (rdev->pm.active_crtcs & (1 << 0)) { 37473a6d3fcSRafał Miłecki rdev->pm.req_vblank |= (1 << 0); 37573a6d3fcSRafał Miłecki drm_vblank_get(rdev->ddev, 0); 37673a6d3fcSRafał Miłecki } 37773a6d3fcSRafał Miłecki if (rdev->pm.active_crtcs & (1 << 1)) { 37873a6d3fcSRafał Miłecki rdev->pm.req_vblank |= (1 << 1); 37973a6d3fcSRafał Miłecki drm_vblank_get(rdev->ddev, 1); 38073a6d3fcSRafał Miłecki } 381*d0d6cb81SRafał Miłecki radeon_pm_set_clocks_locked(rdev); 382c913e23aSRafał Miłecki if (rdev->pm.req_vblank & (1 << 0)) { 383c913e23aSRafał Miłecki rdev->pm.req_vblank &= ~(1 << 0); 384c913e23aSRafał Miłecki drm_vblank_put(rdev->ddev, 0); 385c913e23aSRafał Miłecki } 386c913e23aSRafał Miłecki if (rdev->pm.req_vblank & (1 << 1)) { 387c913e23aSRafał Miłecki rdev->pm.req_vblank &= ~(1 << 1); 388c913e23aSRafał Miłecki drm_vblank_put(rdev->ddev, 1); 389c913e23aSRafał Miłecki } 39073a6d3fcSRafał Miłecki 391c913e23aSRafał Miłecki mutex_unlock(&rdev->cp.mutex); 392c913e23aSRafał Miłecki } 393c913e23aSRafał Miłecki 394c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work) 395c913e23aSRafał Miłecki { 396c913e23aSRafał Miłecki struct radeon_device *rdev; 397c913e23aSRafał Miłecki rdev = container_of(work, struct radeon_device, 398c913e23aSRafał Miłecki pm.idle_work.work); 399c913e23aSRafał Miłecki 400c913e23aSRafał Miłecki mutex_lock(&rdev->pm.mutex); 40173a6d3fcSRafał Miłecki if (rdev->pm.state == PM_STATE_ACTIVE) { 402c913e23aSRafał Miłecki unsigned long irq_flags; 403c913e23aSRafał Miłecki int not_processed = 0; 404c913e23aSRafał Miłecki 405c913e23aSRafał Miłecki read_lock_irqsave(&rdev->fence_drv.lock, irq_flags); 406c913e23aSRafał Miłecki if (!list_empty(&rdev->fence_drv.emited)) { 407c913e23aSRafał Miłecki struct list_head *ptr; 408c913e23aSRafał Miłecki list_for_each(ptr, &rdev->fence_drv.emited) { 409c913e23aSRafał Miłecki /* count up to 3, that's enought info */ 410c913e23aSRafał Miłecki if (++not_processed >= 3) 411c913e23aSRafał Miłecki break; 412c913e23aSRafał Miłecki } 413c913e23aSRafał Miłecki } 414c913e23aSRafał Miłecki read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags); 415c913e23aSRafał Miłecki 416c913e23aSRafał Miłecki if (not_processed >= 3) { /* should upclock */ 417c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) { 418c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 419c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 420c913e23aSRafał Miłecki rdev->pm.downclocked) { 421c913e23aSRafał Miłecki rdev->pm.planned_action = 422c913e23aSRafał Miłecki PM_ACTION_UPCLOCK; 423c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 424c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 425c913e23aSRafał Miłecki } 426c913e23aSRafał Miłecki } else if (not_processed == 0) { /* should downclock */ 427c913e23aSRafał Miłecki if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) { 428c913e23aSRafał Miłecki rdev->pm.planned_action = PM_ACTION_NONE; 429c913e23aSRafał Miłecki } else if (rdev->pm.planned_action == PM_ACTION_NONE && 430c913e23aSRafał Miłecki !rdev->pm.downclocked) { 431c913e23aSRafał Miłecki rdev->pm.planned_action = 432c913e23aSRafał Miłecki PM_ACTION_DOWNCLOCK; 433c913e23aSRafał Miłecki rdev->pm.action_timeout = jiffies + 434c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS); 435c913e23aSRafał Miłecki } 436c913e23aSRafał Miłecki } 437c913e23aSRafał Miłecki 438c913e23aSRafał Miłecki if (rdev->pm.planned_action != PM_ACTION_NONE && 439c913e23aSRafał Miłecki jiffies > rdev->pm.action_timeout) { 44073a6d3fcSRafał Miłecki radeon_pm_set_clocks(rdev); 441c913e23aSRafał Miłecki } 442c913e23aSRafał Miłecki } 443c913e23aSRafał Miłecki mutex_unlock(&rdev->pm.mutex); 444c913e23aSRafał Miłecki 445c913e23aSRafał Miłecki queue_delayed_work(rdev->wq, &rdev->pm.idle_work, 446c913e23aSRafał Miłecki msecs_to_jiffies(RADEON_IDLE_LOOP_MS)); 447c913e23aSRafał Miłecki } 448c913e23aSRafał Miłecki 4497433874eSRafał Miłecki /* 4507433874eSRafał Miłecki * Debugfs info 4517433874eSRafał Miłecki */ 4527433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 4537433874eSRafał Miłecki 4547433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data) 4557433874eSRafał Miłecki { 4567433874eSRafał Miłecki struct drm_info_node *node = (struct drm_info_node *) m->private; 4577433874eSRafał Miłecki struct drm_device *dev = node->minor->dev; 4587433874eSRafał Miłecki struct radeon_device *rdev = dev->dev_private; 4597433874eSRafał Miłecki 460c913e23aSRafał Miłecki seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]); 4616234077dSRafał Miłecki seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk); 4626234077dSRafał Miłecki seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev)); 4636234077dSRafał Miłecki seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk); 4646234077dSRafał Miłecki if (rdev->asic->get_memory_clock) 4656234077dSRafał Miłecki seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev)); 466aa5120d2SRafał Miłecki if (rdev->asic->get_pcie_lanes) 467aa5120d2SRafał Miłecki seq_printf(m, "PCIE lanes: %d\n", radeon_get_pcie_lanes(rdev)); 4687433874eSRafał Miłecki 4697433874eSRafał Miłecki return 0; 4707433874eSRafał Miłecki } 4717433874eSRafał Miłecki 4727433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = { 4737433874eSRafał Miłecki {"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL}, 4747433874eSRafał Miłecki }; 4757433874eSRafał Miłecki #endif 4767433874eSRafał Miłecki 477c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev) 4787433874eSRafał Miłecki { 4797433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS) 4807433874eSRafał Miłecki return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list)); 4817433874eSRafał Miłecki #else 4827433874eSRafał Miłecki return 0; 4837433874eSRafał Miłecki #endif 4847433874eSRafał Miłecki } 485