xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_pm.c (revision bae6b5627387a950a8faf366d6027bd0a7a93078)
17433874eSRafał Miłecki /*
27433874eSRafał Miłecki  * Permission is hereby granted, free of charge, to any person obtaining a
37433874eSRafał Miłecki  * copy of this software and associated documentation files (the "Software"),
47433874eSRafał Miłecki  * to deal in the Software without restriction, including without limitation
57433874eSRafał Miłecki  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
67433874eSRafał Miłecki  * and/or sell copies of the Software, and to permit persons to whom the
77433874eSRafał Miłecki  * Software is furnished to do so, subject to the following conditions:
87433874eSRafał Miłecki  *
97433874eSRafał Miłecki  * The above copyright notice and this permission notice shall be included in
107433874eSRafał Miłecki  * all copies or substantial portions of the Software.
117433874eSRafał Miłecki  *
127433874eSRafał Miłecki  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
137433874eSRafał Miłecki  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
147433874eSRafał Miłecki  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
157433874eSRafał Miłecki  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
167433874eSRafał Miłecki  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
177433874eSRafał Miłecki  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
187433874eSRafał Miłecki  * OTHER DEALINGS IN THE SOFTWARE.
197433874eSRafał Miłecki  *
207433874eSRafał Miłecki  * Authors: Rafał Miłecki <zajec5@gmail.com>
2156278a8eSAlex Deucher  *          Alex Deucher <alexdeucher@gmail.com>
227433874eSRafał Miłecki  */
237433874eSRafał Miłecki #include "drmP.h"
247433874eSRafał Miłecki #include "radeon.h"
25f735261bSDave Airlie #include "avivod.h"
267433874eSRafał Miłecki 
27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100
28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200
2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200
302031f77cSAlex Deucher #define RADEON_WAIT_IDLE_TIMEOUT 200
31c913e23aSRafał Miłecki 
32c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev);
33c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev);
34c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work);
35c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev);
36c913e23aSRafał Miłecki 
37c913e23aSRafał Miłecki static const char *pm_state_names[4] = {
38c913e23aSRafał Miłecki 	"PM_STATE_DISABLED",
39c913e23aSRafał Miłecki 	"PM_STATE_MINIMUM",
40c913e23aSRafał Miłecki 	"PM_STATE_PAUSED",
41c913e23aSRafał Miłecki 	"PM_STATE_ACTIVE"
42c913e23aSRafał Miłecki };
437433874eSRafał Miłecki 
440ec0e74fSAlex Deucher static const char *pm_state_types[5] = {
450ec0e74fSAlex Deucher 	"Default",
460ec0e74fSAlex Deucher 	"Powersave",
470ec0e74fSAlex Deucher 	"Battery",
480ec0e74fSAlex Deucher 	"Balanced",
490ec0e74fSAlex Deucher 	"Performance",
500ec0e74fSAlex Deucher };
510ec0e74fSAlex Deucher 
5256278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev)
5356278a8eSAlex Deucher {
5456278a8eSAlex Deucher 	int i, j;
5556278a8eSAlex Deucher 	bool is_default;
5656278a8eSAlex Deucher 
5756278a8eSAlex Deucher 	DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states);
5856278a8eSAlex Deucher 	for (i = 0; i < rdev->pm.num_power_states; i++) {
5956278a8eSAlex Deucher 		if (rdev->pm.default_power_state == &rdev->pm.power_state[i])
6056278a8eSAlex Deucher 			is_default = true;
6156278a8eSAlex Deucher 		else
6256278a8eSAlex Deucher 			is_default = false;
630ec0e74fSAlex Deucher 		DRM_INFO("State %d %s %s\n", i,
640ec0e74fSAlex Deucher 			 pm_state_types[rdev->pm.power_state[i].type],
650ec0e74fSAlex Deucher 			 is_default ? "(default)" : "");
6656278a8eSAlex Deucher 		if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP))
6756278a8eSAlex Deucher 			DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes);
6856278a8eSAlex Deucher 		DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes);
6956278a8eSAlex Deucher 		for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) {
7056278a8eSAlex Deucher 			if (rdev->flags & RADEON_IS_IGP)
7156278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine: %d\n",
7256278a8eSAlex Deucher 					 j,
7356278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10);
7456278a8eSAlex Deucher 			else
7556278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine/memory: %d/%d\n",
7656278a8eSAlex Deucher 					 j,
7756278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10,
7856278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].mclk * 10);
7956278a8eSAlex Deucher 		}
8056278a8eSAlex Deucher 	}
8156278a8eSAlex Deucher }
8256278a8eSAlex Deucher 
83516d0e46SAlex Deucher static struct radeon_power_state * radeon_pick_power_state(struct radeon_device *rdev,
84516d0e46SAlex Deucher 							   enum radeon_pm_state_type type)
85516d0e46SAlex Deucher {
86bc4624caSRafał Miłecki 	int i, j;
87bc4624caSRafał Miłecki 	enum radeon_pm_state_type wanted_types[2];
88bc4624caSRafał Miłecki 	int wanted_count;
89516d0e46SAlex Deucher 
90516d0e46SAlex Deucher 	switch (type) {
91516d0e46SAlex Deucher 	case POWER_STATE_TYPE_DEFAULT:
92516d0e46SAlex Deucher 	default:
93516d0e46SAlex Deucher 		return rdev->pm.default_power_state;
94516d0e46SAlex Deucher 	case POWER_STATE_TYPE_POWERSAVE:
9508ff2a7aSRafał Miłecki 		if (rdev->flags & RADEON_IS_MOBILITY) {
96bc4624caSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_POWERSAVE;
97bc4624caSRafał Miłecki 			wanted_types[1] = POWER_STATE_TYPE_BATTERY;
98bc4624caSRafał Miłecki 			wanted_count = 2;
9908ff2a7aSRafał Miłecki 		} else {
10008ff2a7aSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE;
10108ff2a7aSRafał Miłecki 			wanted_count = 1;
10208ff2a7aSRafał Miłecki 		}
103516d0e46SAlex Deucher 		break;
104516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BATTERY:
10508ff2a7aSRafał Miłecki 		if (rdev->flags & RADEON_IS_MOBILITY) {
106bc4624caSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_BATTERY;
107bc4624caSRafał Miłecki 			wanted_types[1] = POWER_STATE_TYPE_POWERSAVE;
108bc4624caSRafał Miłecki 			wanted_count = 2;
10908ff2a7aSRafał Miłecki 		} else {
11008ff2a7aSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE;
11108ff2a7aSRafał Miłecki 			wanted_count = 1;
11208ff2a7aSRafał Miłecki 		}
113516d0e46SAlex Deucher 		break;
114516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BALANCED:
115516d0e46SAlex Deucher 	case POWER_STATE_TYPE_PERFORMANCE:
116bc4624caSRafał Miłecki 		wanted_types[0] = type;
117bc4624caSRafał Miłecki 		wanted_count = 1;
118516d0e46SAlex Deucher 		break;
119516d0e46SAlex Deucher 	}
120516d0e46SAlex Deucher 
121bc4624caSRafał Miłecki 	for (i = 0; i < wanted_count; i++) {
122bc4624caSRafał Miłecki 		for (j = 0; j < rdev->pm.num_power_states; j++) {
123bc4624caSRafał Miłecki 			if (rdev->pm.power_state[j].type == wanted_types[i])
124bc4624caSRafał Miłecki 				return &rdev->pm.power_state[j];
125bc4624caSRafał Miłecki 		}
126bc4624caSRafał Miłecki 	}
127bc4624caSRafał Miłecki 
128516d0e46SAlex Deucher 	return rdev->pm.default_power_state;
129516d0e46SAlex Deucher }
130516d0e46SAlex Deucher 
131516d0e46SAlex Deucher static struct radeon_pm_clock_info * radeon_pick_clock_mode(struct radeon_device *rdev,
132516d0e46SAlex Deucher 							    struct radeon_power_state *power_state,
133516d0e46SAlex Deucher 							    enum radeon_pm_clock_mode_type type)
134516d0e46SAlex Deucher {
135516d0e46SAlex Deucher 	switch (type) {
136516d0e46SAlex Deucher 	case POWER_MODE_TYPE_DEFAULT:
137516d0e46SAlex Deucher 	default:
138516d0e46SAlex Deucher 		return power_state->default_clock_mode;
139516d0e46SAlex Deucher 	case POWER_MODE_TYPE_LOW:
140516d0e46SAlex Deucher 		return &power_state->clock_info[0];
141516d0e46SAlex Deucher 	case POWER_MODE_TYPE_MID:
142516d0e46SAlex Deucher 		if (power_state->num_clock_modes > 2)
143516d0e46SAlex Deucher 			return &power_state->clock_info[1];
144516d0e46SAlex Deucher 		else
145516d0e46SAlex Deucher 			return &power_state->clock_info[0];
146516d0e46SAlex Deucher 		break;
147516d0e46SAlex Deucher 	case POWER_MODE_TYPE_HIGH:
148516d0e46SAlex Deucher 		return &power_state->clock_info[power_state->num_clock_modes - 1];
149516d0e46SAlex Deucher 	}
150516d0e46SAlex Deucher 
151516d0e46SAlex Deucher }
152516d0e46SAlex Deucher 
153516d0e46SAlex Deucher static void radeon_get_power_state(struct radeon_device *rdev,
154516d0e46SAlex Deucher 				   enum radeon_pm_action action)
155516d0e46SAlex Deucher {
156516d0e46SAlex Deucher 	switch (action) {
157516d0e46SAlex Deucher 	case PM_ACTION_MINIMUM:
158516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_BATTERY);
1599038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
160516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_LOW);
161516d0e46SAlex Deucher 		break;
162516d0e46SAlex Deucher 	case PM_ACTION_DOWNCLOCK:
163516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_POWERSAVE);
1649038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
165516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_MID);
166516d0e46SAlex Deucher 		break;
167516d0e46SAlex Deucher 	case PM_ACTION_UPCLOCK:
168516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_DEFAULT);
1699038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
170516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_HIGH);
171516d0e46SAlex Deucher 		break;
1729038dfdfSRafał Miłecki 	case PM_ACTION_NONE:
1739038dfdfSRafał Miłecki 	default:
1749038dfdfSRafał Miłecki 		DRM_ERROR("Requested mode for not defined action\n");
1759038dfdfSRafał Miłecki 		return;
176516d0e46SAlex Deucher 	}
177530079a8SAlex Deucher 	DRM_INFO("Requested: e: %d m: %d p: %d\n",
1789038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->sclk,
1799038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->mclk,
180530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
181516d0e46SAlex Deucher }
182516d0e46SAlex Deucher 
183*bae6b562SAlex Deucher void radeon_sync_with_vblank(struct radeon_device *rdev)
184d0d6cb81SRafał Miłecki {
185d0d6cb81SRafał Miłecki 	if (rdev->pm.active_crtcs) {
186d0d6cb81SRafał Miłecki 		rdev->pm.vblank_sync = false;
187d0d6cb81SRafał Miłecki 		wait_event_timeout(
188d0d6cb81SRafał Miłecki 			rdev->irq.vblank_queue, rdev->pm.vblank_sync,
189d0d6cb81SRafał Miłecki 			msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT));
190d0d6cb81SRafał Miłecki 	}
191d0d6cb81SRafał Miłecki }
192d0d6cb81SRafał Miłecki 
1937433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev)
1947433874eSRafał Miłecki {
195c913e23aSRafał Miłecki 	rdev->pm.state = PM_STATE_DISABLED;
196c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
197c913e23aSRafał Miłecki 	rdev->pm.downclocked = false;
198c913e23aSRafał Miłecki 
19956278a8eSAlex Deucher 	if (rdev->bios) {
20056278a8eSAlex Deucher 		if (rdev->is_atom_bios)
20156278a8eSAlex Deucher 			radeon_atombios_get_power_modes(rdev);
20256278a8eSAlex Deucher 		else
20356278a8eSAlex Deucher 			radeon_combios_get_power_modes(rdev);
20456278a8eSAlex Deucher 		radeon_print_power_mode_info(rdev);
20556278a8eSAlex Deucher 	}
20656278a8eSAlex Deucher 
2077433874eSRafał Miłecki 	if (radeon_debugfs_pm_init(rdev)) {
208c142c3e5SRafał Miłecki 		DRM_ERROR("Failed to register debugfs file for PM!\n");
2097433874eSRafał Miłecki 	}
2107433874eSRafał Miłecki 
211c913e23aSRafał Miłecki 	INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler);
212c913e23aSRafał Miłecki 
213c913e23aSRafał Miłecki 	if (radeon_dynpm != -1 && radeon_dynpm) {
214c913e23aSRafał Miłecki 		rdev->pm.state = PM_STATE_PAUSED;
215c913e23aSRafał Miłecki 		DRM_INFO("radeon: dynamic power management enabled\n");
216c913e23aSRafał Miłecki 	}
217c913e23aSRafał Miłecki 
218c913e23aSRafał Miłecki 	DRM_INFO("radeon: power management initialized\n");
219c913e23aSRafał Miłecki 
2207433874eSRafał Miłecki 	return 0;
2217433874eSRafał Miłecki }
2227433874eSRafał Miłecki 
22329fb52caSAlex Deucher void radeon_pm_fini(struct radeon_device *rdev)
22429fb52caSAlex Deucher {
22529fb52caSAlex Deucher 	if (rdev->pm.i2c_bus)
22629fb52caSAlex Deucher 		radeon_i2c_destroy(rdev->pm.i2c_bus);
22729fb52caSAlex Deucher }
22829fb52caSAlex Deucher 
229c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev)
230c913e23aSRafał Miłecki {
231c913e23aSRafał Miłecki 	struct drm_device *ddev = rdev->ddev;
232c913e23aSRafał Miłecki 	struct drm_connector *connector;
233c913e23aSRafał Miłecki 	struct radeon_crtc *radeon_crtc;
234c913e23aSRafał Miłecki 	int count = 0;
235c913e23aSRafał Miłecki 
236c913e23aSRafał Miłecki 	if (rdev->pm.state == PM_STATE_DISABLED)
237c913e23aSRafał Miłecki 		return;
238c913e23aSRafał Miłecki 
239c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
240c913e23aSRafał Miłecki 
241c913e23aSRafał Miłecki 	rdev->pm.active_crtcs = 0;
242c913e23aSRafał Miłecki 	list_for_each_entry(connector,
243c913e23aSRafał Miłecki 		&ddev->mode_config.connector_list, head) {
244c913e23aSRafał Miłecki 		if (connector->encoder &&
24557f50d70SAlex Deucher 		    connector->encoder->crtc &&
246c913e23aSRafał Miłecki 		    connector->dpms != DRM_MODE_DPMS_OFF) {
247c913e23aSRafał Miłecki 			radeon_crtc = to_radeon_crtc(connector->encoder->crtc);
248c913e23aSRafał Miłecki 			rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id);
249c913e23aSRafał Miłecki 			++count;
250c913e23aSRafał Miłecki 		}
251c913e23aSRafał Miłecki 	}
252c913e23aSRafał Miłecki 
253c913e23aSRafał Miłecki 	if (count > 1) {
254c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_ACTIVE) {
255c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
256c913e23aSRafał Miłecki 
257c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_PAUSED;
258c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
25973a6d3fcSRafał Miłecki 			if (rdev->pm.downclocked)
260c913e23aSRafał Miłecki 				radeon_pm_set_clocks(rdev);
261c913e23aSRafał Miłecki 
262c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management deactivated\n");
263c913e23aSRafał Miłecki 		}
264c913e23aSRafał Miłecki 	} else if (count == 1) {
265c913e23aSRafał Miłecki 		/* TODO: Increase clocks if needed for current mode */
266c913e23aSRafał Miłecki 
267c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_MINIMUM) {
268c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
269c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
27073a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
271c913e23aSRafał Miłecki 
272c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
273c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
274c913e23aSRafał Miłecki 		}
275c913e23aSRafał Miłecki 		else if (rdev->pm.state == PM_STATE_PAUSED) {
276c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
277c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
278c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
279c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management activated\n");
280c913e23aSRafał Miłecki 		}
281c913e23aSRafał Miłecki 	}
282c913e23aSRafał Miłecki 	else { /* count == 0 */
283c913e23aSRafał Miłecki 		if (rdev->pm.state != PM_STATE_MINIMUM) {
284c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
285c913e23aSRafał Miłecki 
286c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_MINIMUM;
287c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_MINIMUM;
28873a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
28973a6d3fcSRafał Miłecki 		}
290c913e23aSRafał Miłecki 	}
291c913e23aSRafał Miłecki 
292c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
293c913e23aSRafał Miłecki }
294c913e23aSRafał Miłecki 
295*bae6b562SAlex Deucher bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish)
296f735261bSDave Airlie {
297*bae6b562SAlex Deucher 	u32 stat_crtc = 0;
298f735261bSDave Airlie 	bool in_vbl = true;
299f735261bSDave Airlie 
300*bae6b562SAlex Deucher 	if (ASIC_IS_DCE4(rdev)) {
301f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 0)) {
302*bae6b562SAlex Deucher 			stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC0_REGISTER_OFFSET);
303*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
304f735261bSDave Airlie 				in_vbl = false;
305f735261bSDave Airlie 		}
306f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 1)) {
307*bae6b562SAlex Deucher 			stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC1_REGISTER_OFFSET);
308*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
309*bae6b562SAlex Deucher 				in_vbl = false;
310*bae6b562SAlex Deucher 		}
311*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 2)) {
312*bae6b562SAlex Deucher 			stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC2_REGISTER_OFFSET);
313*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
314*bae6b562SAlex Deucher 				in_vbl = false;
315*bae6b562SAlex Deucher 		}
316*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 3)) {
317*bae6b562SAlex Deucher 			stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC3_REGISTER_OFFSET);
318*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
319*bae6b562SAlex Deucher 				in_vbl = false;
320*bae6b562SAlex Deucher 		}
321*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 4)) {
322*bae6b562SAlex Deucher 			stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC4_REGISTER_OFFSET);
323*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
324*bae6b562SAlex Deucher 				in_vbl = false;
325*bae6b562SAlex Deucher 		}
326*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 5)) {
327*bae6b562SAlex Deucher 			stat_crtc = RREG32(EVERGREEN_CRTC_STATUS + EVERGREEN_CRTC5_REGISTER_OFFSET);
328*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
329*bae6b562SAlex Deucher 				in_vbl = false;
330*bae6b562SAlex Deucher 		}
331*bae6b562SAlex Deucher 	} else if (ASIC_IS_AVIVO(rdev)) {
332*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 0)) {
333*bae6b562SAlex Deucher 			stat_crtc = RREG32(D1CRTC_STATUS);
334*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
335*bae6b562SAlex Deucher 				in_vbl = false;
336*bae6b562SAlex Deucher 		}
337*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 1)) {
338*bae6b562SAlex Deucher 			stat_crtc = RREG32(D2CRTC_STATUS);
339*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
340*bae6b562SAlex Deucher 				in_vbl = false;
341*bae6b562SAlex Deucher 		}
342*bae6b562SAlex Deucher 	} else {
343*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 0)) {
344*bae6b562SAlex Deucher 			stat_crtc = RREG32(RADEON_CRTC_STATUS);
345*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
346*bae6b562SAlex Deucher 				in_vbl = false;
347*bae6b562SAlex Deucher 		}
348*bae6b562SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << 1)) {
349*bae6b562SAlex Deucher 			stat_crtc = RREG32(RADEON_CRTC2_STATUS);
350*bae6b562SAlex Deucher 			if (!(stat_crtc & 1))
351f735261bSDave Airlie 				in_vbl = false;
352f735261bSDave Airlie 		}
353f735261bSDave Airlie 	}
354f735261bSDave Airlie 	if (in_vbl == false)
355*bae6b562SAlex Deucher 		DRM_INFO("not in vbl for pm change %08x at %s\n", stat_crtc,
356*bae6b562SAlex Deucher 			 finish ? "exit" : "entry");
357f735261bSDave Airlie 	return in_vbl;
358f735261bSDave Airlie }
359c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev)
360c913e23aSRafał Miłecki {
361c913e23aSRafał Miłecki 	/*radeon_fence_wait_last(rdev);*/
362c913e23aSRafał Miłecki 	switch (rdev->pm.planned_action) {
363c913e23aSRafał Miłecki 	case PM_ACTION_UPCLOCK:
364c913e23aSRafał Miłecki 		rdev->pm.downclocked = false;
365c913e23aSRafał Miłecki 		break;
366c913e23aSRafał Miłecki 	case PM_ACTION_DOWNCLOCK:
367c913e23aSRafał Miłecki 		rdev->pm.downclocked = true;
368c913e23aSRafał Miłecki 		break;
369c913e23aSRafał Miłecki 	case PM_ACTION_MINIMUM:
370c913e23aSRafał Miłecki 		break;
371c913e23aSRafał Miłecki 	case PM_ACTION_NONE:
372c913e23aSRafał Miłecki 		DRM_ERROR("%s: PM_ACTION_NONE\n", __func__);
373c913e23aSRafał Miłecki 		break;
374c913e23aSRafał Miłecki 	}
375f735261bSDave Airlie 
376530079a8SAlex Deucher 	radeon_set_power_state(rdev);
377c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
378c913e23aSRafał Miłecki }
379c913e23aSRafał Miłecki 
380c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev)
381c913e23aSRafał Miłecki {
3828a56df63SAlex Deucher 	int i;
3838a56df63SAlex Deucher 
38473a6d3fcSRafał Miłecki 	radeon_get_power_state(rdev, rdev->pm.planned_action);
385c913e23aSRafał Miłecki 	mutex_lock(&rdev->cp.mutex);
38673a6d3fcSRafał Miłecki 
387ef6e6cf5SAlex Deucher 	/* wait for GPU idle */
388ef6e6cf5SAlex Deucher 	rdev->pm.gui_idle = false;
389ef6e6cf5SAlex Deucher 	rdev->irq.gui_idle = true;
390ef6e6cf5SAlex Deucher 	radeon_irq_set(rdev);
391ef6e6cf5SAlex Deucher 	wait_event_interruptible_timeout(
392ef6e6cf5SAlex Deucher 		rdev->irq.idle_queue, rdev->pm.gui_idle,
393ef6e6cf5SAlex Deucher 		msecs_to_jiffies(RADEON_WAIT_IDLE_TIMEOUT));
394ef6e6cf5SAlex Deucher 	rdev->irq.gui_idle = false;
395ef6e6cf5SAlex Deucher 	radeon_irq_set(rdev);
396ef6e6cf5SAlex Deucher 
3978a56df63SAlex Deucher 	for (i = 0; i < rdev->num_crtc; i++) {
3988a56df63SAlex Deucher 		if (rdev->pm.active_crtcs & (1 << i)) {
3998a56df63SAlex Deucher 			rdev->pm.req_vblank |= (1 << i);
4008a56df63SAlex Deucher 			drm_vblank_get(rdev->ddev, i);
40173a6d3fcSRafał Miłecki 		}
40273a6d3fcSRafał Miłecki 	}
403d0d6cb81SRafał Miłecki 	radeon_pm_set_clocks_locked(rdev);
4048a56df63SAlex Deucher 	for (i = 0; i < rdev->num_crtc; i++) {
4058a56df63SAlex Deucher 		if (rdev->pm.req_vblank & (1 << i)) {
4068a56df63SAlex Deucher 			rdev->pm.req_vblank &= ~(1 << i);
4078a56df63SAlex Deucher 			drm_vblank_put(rdev->ddev, i);
408c913e23aSRafał Miłecki 		}
409c913e23aSRafał Miłecki 	}
41073a6d3fcSRafał Miłecki 
411c913e23aSRafał Miłecki 	mutex_unlock(&rdev->cp.mutex);
412c913e23aSRafał Miłecki }
413c913e23aSRafał Miłecki 
414c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work)
415c913e23aSRafał Miłecki {
416c913e23aSRafał Miłecki 	struct radeon_device *rdev;
417c913e23aSRafał Miłecki 	rdev = container_of(work, struct radeon_device,
418c913e23aSRafał Miłecki 				pm.idle_work.work);
419c913e23aSRafał Miłecki 
420c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
42173a6d3fcSRafał Miłecki 	if (rdev->pm.state == PM_STATE_ACTIVE) {
422c913e23aSRafał Miłecki 		unsigned long irq_flags;
423c913e23aSRafał Miłecki 		int not_processed = 0;
424c913e23aSRafał Miłecki 
425c913e23aSRafał Miłecki 		read_lock_irqsave(&rdev->fence_drv.lock, irq_flags);
426c913e23aSRafał Miłecki 		if (!list_empty(&rdev->fence_drv.emited)) {
427c913e23aSRafał Miłecki 			struct list_head *ptr;
428c913e23aSRafał Miłecki 			list_for_each(ptr, &rdev->fence_drv.emited) {
429c913e23aSRafał Miłecki 				/* count up to 3, that's enought info */
430c913e23aSRafał Miłecki 				if (++not_processed >= 3)
431c913e23aSRafał Miłecki 					break;
432c913e23aSRafał Miłecki 			}
433c913e23aSRafał Miłecki 		}
434c913e23aSRafał Miłecki 		read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags);
435c913e23aSRafał Miłecki 
436c913e23aSRafał Miłecki 		if (not_processed >= 3) { /* should upclock */
437c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) {
438c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
439c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
440c913e23aSRafał Miłecki 				rdev->pm.downclocked) {
441c913e23aSRafał Miłecki 				rdev->pm.planned_action =
442c913e23aSRafał Miłecki 					PM_ACTION_UPCLOCK;
443c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
444c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
445c913e23aSRafał Miłecki 			}
446c913e23aSRafał Miłecki 		} else if (not_processed == 0) { /* should downclock */
447c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) {
448c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
449c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
450c913e23aSRafał Miłecki 				!rdev->pm.downclocked) {
451c913e23aSRafał Miłecki 				rdev->pm.planned_action =
452c913e23aSRafał Miłecki 					PM_ACTION_DOWNCLOCK;
453c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
454c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
455c913e23aSRafał Miłecki 			}
456c913e23aSRafał Miłecki 		}
457c913e23aSRafał Miłecki 
458c913e23aSRafał Miłecki 		if (rdev->pm.planned_action != PM_ACTION_NONE &&
459c913e23aSRafał Miłecki 		    jiffies > rdev->pm.action_timeout) {
46073a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
461c913e23aSRafał Miłecki 		}
462c913e23aSRafał Miłecki 	}
463c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
464c913e23aSRafał Miłecki 
465c913e23aSRafał Miłecki 	queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
466c913e23aSRafał Miłecki 					msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
467c913e23aSRafał Miłecki }
468c913e23aSRafał Miłecki 
4697433874eSRafał Miłecki /*
4707433874eSRafał Miłecki  * Debugfs info
4717433874eSRafał Miłecki  */
4727433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4737433874eSRafał Miłecki 
4747433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data)
4757433874eSRafał Miłecki {
4767433874eSRafał Miłecki 	struct drm_info_node *node = (struct drm_info_node *) m->private;
4777433874eSRafał Miłecki 	struct drm_device *dev = node->minor->dev;
4787433874eSRafał Miłecki 	struct radeon_device *rdev = dev->dev_private;
4797433874eSRafał Miłecki 
480c913e23aSRafał Miłecki 	seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]);
4816234077dSRafał Miłecki 	seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk);
4826234077dSRafał Miłecki 	seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev));
4836234077dSRafał Miłecki 	seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk);
4846234077dSRafał Miłecki 	if (rdev->asic->get_memory_clock)
4856234077dSRafał Miłecki 		seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev));
486aa5120d2SRafał Miłecki 	if (rdev->asic->get_pcie_lanes)
487aa5120d2SRafał Miłecki 		seq_printf(m, "PCIE lanes: %d\n", radeon_get_pcie_lanes(rdev));
4887433874eSRafał Miłecki 
4897433874eSRafał Miłecki 	return 0;
4907433874eSRafał Miłecki }
4917433874eSRafał Miłecki 
4927433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = {
4937433874eSRafał Miłecki 	{"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL},
4947433874eSRafał Miłecki };
4957433874eSRafał Miłecki #endif
4967433874eSRafał Miłecki 
497c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev)
4987433874eSRafał Miłecki {
4997433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
5007433874eSRafał Miłecki 	return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list));
5017433874eSRafał Miłecki #else
5027433874eSRafał Miłecki 	return 0;
5037433874eSRafał Miłecki #endif
5047433874eSRafał Miłecki }
505