xref: /openbmc/linux/drivers/gpu/drm/radeon/radeon_pm.c (revision aa5120d2ef228042416d3023fb7eda9ee487dcf9)
17433874eSRafał Miłecki /*
27433874eSRafał Miłecki  * Permission is hereby granted, free of charge, to any person obtaining a
37433874eSRafał Miłecki  * copy of this software and associated documentation files (the "Software"),
47433874eSRafał Miłecki  * to deal in the Software without restriction, including without limitation
57433874eSRafał Miłecki  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
67433874eSRafał Miłecki  * and/or sell copies of the Software, and to permit persons to whom the
77433874eSRafał Miłecki  * Software is furnished to do so, subject to the following conditions:
87433874eSRafał Miłecki  *
97433874eSRafał Miłecki  * The above copyright notice and this permission notice shall be included in
107433874eSRafał Miłecki  * all copies or substantial portions of the Software.
117433874eSRafał Miłecki  *
127433874eSRafał Miłecki  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
137433874eSRafał Miłecki  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
147433874eSRafał Miłecki  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
157433874eSRafał Miłecki  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
167433874eSRafał Miłecki  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
177433874eSRafał Miłecki  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
187433874eSRafał Miłecki  * OTHER DEALINGS IN THE SOFTWARE.
197433874eSRafał Miłecki  *
207433874eSRafał Miłecki  * Authors: Rafał Miłecki <zajec5@gmail.com>
2156278a8eSAlex Deucher  *          Alex Deucher <alexdeucher@gmail.com>
227433874eSRafał Miłecki  */
237433874eSRafał Miłecki #include "drmP.h"
247433874eSRafał Miłecki #include "radeon.h"
25f735261bSDave Airlie #include "avivod.h"
267433874eSRafał Miłecki 
27c913e23aSRafał Miłecki #define RADEON_IDLE_LOOP_MS 100
28c913e23aSRafał Miłecki #define RADEON_RECLOCK_DELAY_MS 200
2973a6d3fcSRafał Miłecki #define RADEON_WAIT_VBLANK_TIMEOUT 200
30c913e23aSRafał Miłecki 
31c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev);
32c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev);
33c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work);
34c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev);
35c913e23aSRafał Miłecki 
36c913e23aSRafał Miłecki static const char *pm_state_names[4] = {
37c913e23aSRafał Miłecki 	"PM_STATE_DISABLED",
38c913e23aSRafał Miłecki 	"PM_STATE_MINIMUM",
39c913e23aSRafał Miłecki 	"PM_STATE_PAUSED",
40c913e23aSRafał Miłecki 	"PM_STATE_ACTIVE"
41c913e23aSRafał Miłecki };
427433874eSRafał Miłecki 
430ec0e74fSAlex Deucher static const char *pm_state_types[5] = {
440ec0e74fSAlex Deucher 	"Default",
450ec0e74fSAlex Deucher 	"Powersave",
460ec0e74fSAlex Deucher 	"Battery",
470ec0e74fSAlex Deucher 	"Balanced",
480ec0e74fSAlex Deucher 	"Performance",
490ec0e74fSAlex Deucher };
500ec0e74fSAlex Deucher 
5156278a8eSAlex Deucher static void radeon_print_power_mode_info(struct radeon_device *rdev)
5256278a8eSAlex Deucher {
5356278a8eSAlex Deucher 	int i, j;
5456278a8eSAlex Deucher 	bool is_default;
5556278a8eSAlex Deucher 
5656278a8eSAlex Deucher 	DRM_INFO("%d Power State(s)\n", rdev->pm.num_power_states);
5756278a8eSAlex Deucher 	for (i = 0; i < rdev->pm.num_power_states; i++) {
5856278a8eSAlex Deucher 		if (rdev->pm.default_power_state == &rdev->pm.power_state[i])
5956278a8eSAlex Deucher 			is_default = true;
6056278a8eSAlex Deucher 		else
6156278a8eSAlex Deucher 			is_default = false;
620ec0e74fSAlex Deucher 		DRM_INFO("State %d %s %s\n", i,
630ec0e74fSAlex Deucher 			 pm_state_types[rdev->pm.power_state[i].type],
640ec0e74fSAlex Deucher 			 is_default ? "(default)" : "");
6556278a8eSAlex Deucher 		if ((rdev->flags & RADEON_IS_PCIE) && !(rdev->flags & RADEON_IS_IGP))
6656278a8eSAlex Deucher 			DRM_INFO("\t%d PCIE Lanes\n", rdev->pm.power_state[i].non_clock_info.pcie_lanes);
6756278a8eSAlex Deucher 		DRM_INFO("\t%d Clock Mode(s)\n", rdev->pm.power_state[i].num_clock_modes);
6856278a8eSAlex Deucher 		for (j = 0; j < rdev->pm.power_state[i].num_clock_modes; j++) {
6956278a8eSAlex Deucher 			if (rdev->flags & RADEON_IS_IGP)
7056278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine: %d\n",
7156278a8eSAlex Deucher 					 j,
7256278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10);
7356278a8eSAlex Deucher 			else
7456278a8eSAlex Deucher 				DRM_INFO("\t\t%d engine/memory: %d/%d\n",
7556278a8eSAlex Deucher 					 j,
7656278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].sclk * 10,
7756278a8eSAlex Deucher 					 rdev->pm.power_state[i].clock_info[j].mclk * 10);
7856278a8eSAlex Deucher 		}
7956278a8eSAlex Deucher 	}
8056278a8eSAlex Deucher }
8156278a8eSAlex Deucher 
82516d0e46SAlex Deucher static struct radeon_power_state * radeon_pick_power_state(struct radeon_device *rdev,
83516d0e46SAlex Deucher 							   enum radeon_pm_state_type type)
84516d0e46SAlex Deucher {
85bc4624caSRafał Miłecki 	int i, j;
86bc4624caSRafał Miłecki 	enum radeon_pm_state_type wanted_types[2];
87bc4624caSRafał Miłecki 	int wanted_count;
88516d0e46SAlex Deucher 
89516d0e46SAlex Deucher 	switch (type) {
90516d0e46SAlex Deucher 	case POWER_STATE_TYPE_DEFAULT:
91516d0e46SAlex Deucher 	default:
92516d0e46SAlex Deucher 		return rdev->pm.default_power_state;
93516d0e46SAlex Deucher 	case POWER_STATE_TYPE_POWERSAVE:
9408ff2a7aSRafał Miłecki 		if (rdev->flags & RADEON_IS_MOBILITY) {
95bc4624caSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_POWERSAVE;
96bc4624caSRafał Miłecki 			wanted_types[1] = POWER_STATE_TYPE_BATTERY;
97bc4624caSRafał Miłecki 			wanted_count = 2;
9808ff2a7aSRafał Miłecki 		} else {
9908ff2a7aSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE;
10008ff2a7aSRafał Miłecki 			wanted_count = 1;
10108ff2a7aSRafał Miłecki 		}
102516d0e46SAlex Deucher 		break;
103516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BATTERY:
10408ff2a7aSRafał Miłecki 		if (rdev->flags & RADEON_IS_MOBILITY) {
105bc4624caSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_BATTERY;
106bc4624caSRafał Miłecki 			wanted_types[1] = POWER_STATE_TYPE_POWERSAVE;
107bc4624caSRafał Miłecki 			wanted_count = 2;
10808ff2a7aSRafał Miłecki 		} else {
10908ff2a7aSRafał Miłecki 			wanted_types[0] = POWER_STATE_TYPE_PERFORMANCE;
11008ff2a7aSRafał Miłecki 			wanted_count = 1;
11108ff2a7aSRafał Miłecki 		}
112516d0e46SAlex Deucher 		break;
113516d0e46SAlex Deucher 	case POWER_STATE_TYPE_BALANCED:
114516d0e46SAlex Deucher 	case POWER_STATE_TYPE_PERFORMANCE:
115bc4624caSRafał Miłecki 		wanted_types[0] = type;
116bc4624caSRafał Miłecki 		wanted_count = 1;
117516d0e46SAlex Deucher 		break;
118516d0e46SAlex Deucher 	}
119516d0e46SAlex Deucher 
120bc4624caSRafał Miłecki 	for (i = 0; i < wanted_count; i++) {
121bc4624caSRafał Miłecki 		for (j = 0; j < rdev->pm.num_power_states; j++) {
122bc4624caSRafał Miłecki 			if (rdev->pm.power_state[j].type == wanted_types[i])
123bc4624caSRafał Miłecki 				return &rdev->pm.power_state[j];
124bc4624caSRafał Miłecki 		}
125bc4624caSRafał Miłecki 	}
126bc4624caSRafał Miłecki 
127516d0e46SAlex Deucher 	return rdev->pm.default_power_state;
128516d0e46SAlex Deucher }
129516d0e46SAlex Deucher 
130516d0e46SAlex Deucher static struct radeon_pm_clock_info * radeon_pick_clock_mode(struct radeon_device *rdev,
131516d0e46SAlex Deucher 							    struct radeon_power_state *power_state,
132516d0e46SAlex Deucher 							    enum radeon_pm_clock_mode_type type)
133516d0e46SAlex Deucher {
134516d0e46SAlex Deucher 	switch (type) {
135516d0e46SAlex Deucher 	case POWER_MODE_TYPE_DEFAULT:
136516d0e46SAlex Deucher 	default:
137516d0e46SAlex Deucher 		return power_state->default_clock_mode;
138516d0e46SAlex Deucher 	case POWER_MODE_TYPE_LOW:
139516d0e46SAlex Deucher 		return &power_state->clock_info[0];
140516d0e46SAlex Deucher 	case POWER_MODE_TYPE_MID:
141516d0e46SAlex Deucher 		if (power_state->num_clock_modes > 2)
142516d0e46SAlex Deucher 			return &power_state->clock_info[1];
143516d0e46SAlex Deucher 		else
144516d0e46SAlex Deucher 			return &power_state->clock_info[0];
145516d0e46SAlex Deucher 		break;
146516d0e46SAlex Deucher 	case POWER_MODE_TYPE_HIGH:
147516d0e46SAlex Deucher 		return &power_state->clock_info[power_state->num_clock_modes - 1];
148516d0e46SAlex Deucher 	}
149516d0e46SAlex Deucher 
150516d0e46SAlex Deucher }
151516d0e46SAlex Deucher 
152516d0e46SAlex Deucher static void radeon_get_power_state(struct radeon_device *rdev,
153516d0e46SAlex Deucher 				   enum radeon_pm_action action)
154516d0e46SAlex Deucher {
155516d0e46SAlex Deucher 	switch (action) {
156516d0e46SAlex Deucher 	case PM_ACTION_MINIMUM:
157516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_BATTERY);
1589038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
159516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_LOW);
160516d0e46SAlex Deucher 		break;
161516d0e46SAlex Deucher 	case PM_ACTION_DOWNCLOCK:
162516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_POWERSAVE);
1639038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
164516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_MID);
165516d0e46SAlex Deucher 		break;
166516d0e46SAlex Deucher 	case PM_ACTION_UPCLOCK:
167516d0e46SAlex Deucher 		rdev->pm.requested_power_state = radeon_pick_power_state(rdev, POWER_STATE_TYPE_DEFAULT);
1689038dfdfSRafał Miłecki 		rdev->pm.requested_clock_mode =
169516d0e46SAlex Deucher 			radeon_pick_clock_mode(rdev, rdev->pm.requested_power_state, POWER_MODE_TYPE_HIGH);
170516d0e46SAlex Deucher 		break;
1719038dfdfSRafał Miłecki 	case PM_ACTION_NONE:
1729038dfdfSRafał Miłecki 	default:
1739038dfdfSRafał Miłecki 		DRM_ERROR("Requested mode for not defined action\n");
1749038dfdfSRafał Miłecki 		return;
175516d0e46SAlex Deucher 	}
176530079a8SAlex Deucher 	DRM_INFO("Requested: e: %d m: %d p: %d\n",
1779038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->sclk,
1789038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->mclk,
179530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
180516d0e46SAlex Deucher }
181516d0e46SAlex Deucher 
182516d0e46SAlex Deucher static void radeon_set_power_state(struct radeon_device *rdev)
183516d0e46SAlex Deucher {
1849038dfdfSRafał Miłecki 	/* if *_clock_mode are the same, *_power_state are as well */
1859038dfdfSRafał Miłecki 	if (rdev->pm.requested_clock_mode == rdev->pm.current_clock_mode)
186516d0e46SAlex Deucher 		return;
187530079a8SAlex Deucher 
188530079a8SAlex Deucher 	DRM_INFO("Setting: e: %d m: %d p: %d\n",
1899038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->sclk,
1909038dfdfSRafał Miłecki 		 rdev->pm.requested_clock_mode->mclk,
191530079a8SAlex Deucher 		 rdev->pm.requested_power_state->non_clock_info.pcie_lanes);
192516d0e46SAlex Deucher 	/* set pcie lanes */
193516d0e46SAlex Deucher 	/* set voltage */
194516d0e46SAlex Deucher 	/* set engine clock */
1959038dfdfSRafał Miłecki 	radeon_set_engine_clock(rdev, rdev->pm.requested_clock_mode->sclk);
196516d0e46SAlex Deucher 	/* set memory clock */
197516d0e46SAlex Deucher 
198516d0e46SAlex Deucher 	rdev->pm.current_power_state = rdev->pm.requested_power_state;
1999038dfdfSRafał Miłecki 	rdev->pm.current_clock_mode = rdev->pm.requested_clock_mode;
200516d0e46SAlex Deucher }
201516d0e46SAlex Deucher 
2027433874eSRafał Miłecki int radeon_pm_init(struct radeon_device *rdev)
2037433874eSRafał Miłecki {
204c913e23aSRafał Miłecki 	rdev->pm.state = PM_STATE_DISABLED;
205c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
206c913e23aSRafał Miłecki 	rdev->pm.downclocked = false;
207c913e23aSRafał Miłecki 
20856278a8eSAlex Deucher 	if (rdev->bios) {
20956278a8eSAlex Deucher 		if (rdev->is_atom_bios)
21056278a8eSAlex Deucher 			radeon_atombios_get_power_modes(rdev);
21156278a8eSAlex Deucher 		else
21256278a8eSAlex Deucher 			radeon_combios_get_power_modes(rdev);
21356278a8eSAlex Deucher 		radeon_print_power_mode_info(rdev);
21456278a8eSAlex Deucher 	}
21556278a8eSAlex Deucher 
2167433874eSRafał Miłecki 	if (radeon_debugfs_pm_init(rdev)) {
217c142c3e5SRafał Miłecki 		DRM_ERROR("Failed to register debugfs file for PM!\n");
2187433874eSRafał Miłecki 	}
2197433874eSRafał Miłecki 
220c913e23aSRafał Miłecki 	INIT_DELAYED_WORK(&rdev->pm.idle_work, radeon_pm_idle_work_handler);
221c913e23aSRafał Miłecki 
222c913e23aSRafał Miłecki 	if (radeon_dynpm != -1 && radeon_dynpm) {
223c913e23aSRafał Miłecki 		rdev->pm.state = PM_STATE_PAUSED;
224c913e23aSRafał Miłecki 		DRM_INFO("radeon: dynamic power management enabled\n");
225c913e23aSRafał Miłecki 	}
226c913e23aSRafał Miłecki 
227c913e23aSRafał Miłecki 	DRM_INFO("radeon: power management initialized\n");
228c913e23aSRafał Miłecki 
2297433874eSRafał Miłecki 	return 0;
2307433874eSRafał Miłecki }
2317433874eSRafał Miłecki 
232c913e23aSRafał Miłecki void radeon_pm_compute_clocks(struct radeon_device *rdev)
233c913e23aSRafał Miłecki {
234c913e23aSRafał Miłecki 	struct drm_device *ddev = rdev->ddev;
235c913e23aSRafał Miłecki 	struct drm_connector *connector;
236c913e23aSRafał Miłecki 	struct radeon_crtc *radeon_crtc;
237c913e23aSRafał Miłecki 	int count = 0;
238c913e23aSRafał Miłecki 
239c913e23aSRafał Miłecki 	if (rdev->pm.state == PM_STATE_DISABLED)
240c913e23aSRafał Miłecki 		return;
241c913e23aSRafał Miłecki 
242c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
243c913e23aSRafał Miłecki 
244c913e23aSRafał Miłecki 	rdev->pm.active_crtcs = 0;
245c913e23aSRafał Miłecki 	list_for_each_entry(connector,
246c913e23aSRafał Miłecki 		&ddev->mode_config.connector_list, head) {
247c913e23aSRafał Miłecki 		if (connector->encoder &&
248c913e23aSRafał Miłecki 			connector->dpms != DRM_MODE_DPMS_OFF) {
249c913e23aSRafał Miłecki 			radeon_crtc = to_radeon_crtc(connector->encoder->crtc);
250c913e23aSRafał Miłecki 			rdev->pm.active_crtcs |= (1 << radeon_crtc->crtc_id);
251c913e23aSRafał Miłecki 			++count;
252c913e23aSRafał Miłecki 		}
253c913e23aSRafał Miłecki 	}
254c913e23aSRafał Miłecki 
255c913e23aSRafał Miłecki 	if (count > 1) {
256c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_ACTIVE) {
257c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
258c913e23aSRafał Miłecki 
259c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_PAUSED;
260c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
26173a6d3fcSRafał Miłecki 			if (rdev->pm.downclocked)
262c913e23aSRafał Miłecki 				radeon_pm_set_clocks(rdev);
263c913e23aSRafał Miłecki 
264c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management deactivated\n");
265c913e23aSRafał Miłecki 		}
266c913e23aSRafał Miłecki 	} else if (count == 1) {
267c913e23aSRafał Miłecki 		/* TODO: Increase clocks if needed for current mode */
268c913e23aSRafał Miłecki 
269c913e23aSRafał Miłecki 		if (rdev->pm.state == PM_STATE_MINIMUM) {
270c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
271c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_UPCLOCK;
27273a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
273c913e23aSRafał Miłecki 
274c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
275c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
276c913e23aSRafał Miłecki 		}
277c913e23aSRafał Miłecki 		else if (rdev->pm.state == PM_STATE_PAUSED) {
278c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_ACTIVE;
279c913e23aSRafał Miłecki 			queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
280c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
281c913e23aSRafał Miłecki 			DRM_DEBUG("radeon: dynamic power management activated\n");
282c913e23aSRafał Miłecki 		}
283c913e23aSRafał Miłecki 	}
284c913e23aSRafał Miłecki 	else { /* count == 0 */
285c913e23aSRafał Miłecki 		if (rdev->pm.state != PM_STATE_MINIMUM) {
286c913e23aSRafał Miłecki 			cancel_delayed_work(&rdev->pm.idle_work);
287c913e23aSRafał Miłecki 
288c913e23aSRafał Miłecki 			rdev->pm.state = PM_STATE_MINIMUM;
289c913e23aSRafał Miłecki 			rdev->pm.planned_action = PM_ACTION_MINIMUM;
29073a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
29173a6d3fcSRafał Miłecki 		}
292c913e23aSRafał Miłecki 	}
293c913e23aSRafał Miłecki 
294c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
295c913e23aSRafał Miłecki }
296c913e23aSRafał Miłecki 
297f735261bSDave Airlie static bool radeon_pm_debug_check_in_vbl(struct radeon_device *rdev, bool finish)
298f735261bSDave Airlie {
299f735261bSDave Airlie 	u32 stat_crtc1 = 0, stat_crtc2 = 0;
300f735261bSDave Airlie 	bool in_vbl = true;
301f735261bSDave Airlie 
302f735261bSDave Airlie 	if (ASIC_IS_AVIVO(rdev)) {
303f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 0)) {
304f735261bSDave Airlie 			stat_crtc1 = RREG32(D1CRTC_STATUS);
305f735261bSDave Airlie 			if (!(stat_crtc1 & 1))
306f735261bSDave Airlie 				in_vbl = false;
307f735261bSDave Airlie 		}
308f735261bSDave Airlie 		if (rdev->pm.active_crtcs & (1 << 1)) {
309f735261bSDave Airlie 			stat_crtc2 = RREG32(D2CRTC_STATUS);
310f735261bSDave Airlie 			if (!(stat_crtc2 & 1))
311f735261bSDave Airlie 				in_vbl = false;
312f735261bSDave Airlie 		}
313f735261bSDave Airlie 	}
314f735261bSDave Airlie 	if (in_vbl == false)
315f735261bSDave Airlie 		DRM_INFO("not in vbl for pm change %08x %08x at %s\n", stat_crtc1,
316f735261bSDave Airlie 			 stat_crtc2, finish ? "exit" : "entry");
317f735261bSDave Airlie 	return in_vbl;
318f735261bSDave Airlie }
319c913e23aSRafał Miłecki static void radeon_pm_set_clocks_locked(struct radeon_device *rdev)
320c913e23aSRafał Miłecki {
321c913e23aSRafał Miłecki 	/*radeon_fence_wait_last(rdev);*/
322c913e23aSRafał Miłecki 	switch (rdev->pm.planned_action) {
323c913e23aSRafał Miłecki 	case PM_ACTION_UPCLOCK:
324c913e23aSRafał Miłecki 		rdev->pm.downclocked = false;
325c913e23aSRafał Miłecki 		break;
326c913e23aSRafał Miłecki 	case PM_ACTION_DOWNCLOCK:
327c913e23aSRafał Miłecki 		rdev->pm.downclocked = true;
328c913e23aSRafał Miłecki 		break;
329c913e23aSRafał Miłecki 	case PM_ACTION_MINIMUM:
330c913e23aSRafał Miłecki 		break;
331c913e23aSRafał Miłecki 	case PM_ACTION_NONE:
332c913e23aSRafał Miłecki 		DRM_ERROR("%s: PM_ACTION_NONE\n", __func__);
333c913e23aSRafał Miłecki 		break;
334c913e23aSRafał Miłecki 	}
335f735261bSDave Airlie 
336f735261bSDave Airlie 	/* check if we are in vblank */
337f735261bSDave Airlie 	radeon_pm_debug_check_in_vbl(rdev, false);
338530079a8SAlex Deucher 	radeon_set_power_state(rdev);
339f735261bSDave Airlie 	radeon_pm_debug_check_in_vbl(rdev, true);
340c913e23aSRafał Miłecki 	rdev->pm.planned_action = PM_ACTION_NONE;
341c913e23aSRafał Miłecki }
342c913e23aSRafał Miłecki 
343c913e23aSRafał Miłecki static void radeon_pm_set_clocks(struct radeon_device *rdev)
344c913e23aSRafał Miłecki {
34573a6d3fcSRafał Miłecki 	radeon_get_power_state(rdev, rdev->pm.planned_action);
346c913e23aSRafał Miłecki 	mutex_lock(&rdev->cp.mutex);
34773a6d3fcSRafał Miłecki 
34873a6d3fcSRafał Miłecki 	if (rdev->pm.active_crtcs & (1 << 0)) {
34973a6d3fcSRafał Miłecki 		rdev->pm.req_vblank |= (1 << 0);
35073a6d3fcSRafał Miłecki 		drm_vblank_get(rdev->ddev, 0);
35173a6d3fcSRafał Miłecki 	}
35273a6d3fcSRafał Miłecki 	if (rdev->pm.active_crtcs & (1 << 1)) {
35373a6d3fcSRafał Miłecki 		rdev->pm.req_vblank |= (1 << 1);
35473a6d3fcSRafał Miłecki 		drm_vblank_get(rdev->ddev, 1);
35573a6d3fcSRafał Miłecki 	}
35673a6d3fcSRafał Miłecki 	if (rdev->pm.active_crtcs)
35773a6d3fcSRafał Miłecki 		wait_event_interruptible_timeout(
35873a6d3fcSRafał Miłecki 			rdev->irq.vblank_queue, 0,
35973a6d3fcSRafał Miłecki 			msecs_to_jiffies(RADEON_WAIT_VBLANK_TIMEOUT));
360c913e23aSRafał Miłecki 	if (rdev->pm.req_vblank & (1 << 0)) {
361c913e23aSRafał Miłecki 		rdev->pm.req_vblank &= ~(1 << 0);
362c913e23aSRafał Miłecki 		drm_vblank_put(rdev->ddev, 0);
363c913e23aSRafał Miłecki 	}
364c913e23aSRafał Miłecki 	if (rdev->pm.req_vblank & (1 << 1)) {
365c913e23aSRafał Miłecki 		rdev->pm.req_vblank &= ~(1 << 1);
366c913e23aSRafał Miłecki 		drm_vblank_put(rdev->ddev, 1);
367c913e23aSRafał Miłecki 	}
36873a6d3fcSRafał Miłecki 
369c913e23aSRafał Miłecki 	radeon_pm_set_clocks_locked(rdev);
370c913e23aSRafał Miłecki 	mutex_unlock(&rdev->cp.mutex);
371c913e23aSRafał Miłecki }
372c913e23aSRafał Miłecki 
373c913e23aSRafał Miłecki static void radeon_pm_idle_work_handler(struct work_struct *work)
374c913e23aSRafał Miłecki {
375c913e23aSRafał Miłecki 	struct radeon_device *rdev;
376c913e23aSRafał Miłecki 	rdev = container_of(work, struct radeon_device,
377c913e23aSRafał Miłecki 				pm.idle_work.work);
378c913e23aSRafał Miłecki 
379c913e23aSRafał Miłecki 	mutex_lock(&rdev->pm.mutex);
38073a6d3fcSRafał Miłecki 	if (rdev->pm.state == PM_STATE_ACTIVE) {
381c913e23aSRafał Miłecki 		unsigned long irq_flags;
382c913e23aSRafał Miłecki 		int not_processed = 0;
383c913e23aSRafał Miłecki 
384c913e23aSRafał Miłecki 		read_lock_irqsave(&rdev->fence_drv.lock, irq_flags);
385c913e23aSRafał Miłecki 		if (!list_empty(&rdev->fence_drv.emited)) {
386c913e23aSRafał Miłecki 			struct list_head *ptr;
387c913e23aSRafał Miłecki 			list_for_each(ptr, &rdev->fence_drv.emited) {
388c913e23aSRafał Miłecki 				/* count up to 3, that's enought info */
389c913e23aSRafał Miłecki 				if (++not_processed >= 3)
390c913e23aSRafał Miłecki 					break;
391c913e23aSRafał Miłecki 			}
392c913e23aSRafał Miłecki 		}
393c913e23aSRafał Miłecki 		read_unlock_irqrestore(&rdev->fence_drv.lock, irq_flags);
394c913e23aSRafał Miłecki 
395c913e23aSRafał Miłecki 		if (not_processed >= 3) { /* should upclock */
396c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_DOWNCLOCK) {
397c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
398c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
399c913e23aSRafał Miłecki 				rdev->pm.downclocked) {
400c913e23aSRafał Miłecki 				rdev->pm.planned_action =
401c913e23aSRafał Miłecki 					PM_ACTION_UPCLOCK;
402c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
403c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
404c913e23aSRafał Miłecki 			}
405c913e23aSRafał Miłecki 		} else if (not_processed == 0) { /* should downclock */
406c913e23aSRafał Miłecki 			if (rdev->pm.planned_action == PM_ACTION_UPCLOCK) {
407c913e23aSRafał Miłecki 				rdev->pm.planned_action = PM_ACTION_NONE;
408c913e23aSRafał Miłecki 			} else if (rdev->pm.planned_action == PM_ACTION_NONE &&
409c913e23aSRafał Miłecki 				!rdev->pm.downclocked) {
410c913e23aSRafał Miłecki 				rdev->pm.planned_action =
411c913e23aSRafał Miłecki 					PM_ACTION_DOWNCLOCK;
412c913e23aSRafał Miłecki 				rdev->pm.action_timeout = jiffies +
413c913e23aSRafał Miłecki 				msecs_to_jiffies(RADEON_RECLOCK_DELAY_MS);
414c913e23aSRafał Miłecki 			}
415c913e23aSRafał Miłecki 		}
416c913e23aSRafał Miłecki 
417c913e23aSRafał Miłecki 		if (rdev->pm.planned_action != PM_ACTION_NONE &&
418c913e23aSRafał Miłecki 		    jiffies > rdev->pm.action_timeout) {
41973a6d3fcSRafał Miłecki 			radeon_pm_set_clocks(rdev);
420c913e23aSRafał Miłecki 		}
421c913e23aSRafał Miłecki 	}
422c913e23aSRafał Miłecki 	mutex_unlock(&rdev->pm.mutex);
423c913e23aSRafał Miłecki 
424c913e23aSRafał Miłecki 	queue_delayed_work(rdev->wq, &rdev->pm.idle_work,
425c913e23aSRafał Miłecki 					msecs_to_jiffies(RADEON_IDLE_LOOP_MS));
426c913e23aSRafał Miłecki }
427c913e23aSRafał Miłecki 
4287433874eSRafał Miłecki /*
4297433874eSRafał Miłecki  * Debugfs info
4307433874eSRafał Miłecki  */
4317433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4327433874eSRafał Miłecki 
4337433874eSRafał Miłecki static int radeon_debugfs_pm_info(struct seq_file *m, void *data)
4347433874eSRafał Miłecki {
4357433874eSRafał Miłecki 	struct drm_info_node *node = (struct drm_info_node *) m->private;
4367433874eSRafał Miłecki 	struct drm_device *dev = node->minor->dev;
4377433874eSRafał Miłecki 	struct radeon_device *rdev = dev->dev_private;
4387433874eSRafał Miłecki 
439c913e23aSRafał Miłecki 	seq_printf(m, "state: %s\n", pm_state_names[rdev->pm.state]);
4406234077dSRafał Miłecki 	seq_printf(m, "default engine clock: %u0 kHz\n", rdev->clock.default_sclk);
4416234077dSRafał Miłecki 	seq_printf(m, "current engine clock: %u0 kHz\n", radeon_get_engine_clock(rdev));
4426234077dSRafał Miłecki 	seq_printf(m, "default memory clock: %u0 kHz\n", rdev->clock.default_mclk);
4436234077dSRafał Miłecki 	if (rdev->asic->get_memory_clock)
4446234077dSRafał Miłecki 		seq_printf(m, "current memory clock: %u0 kHz\n", radeon_get_memory_clock(rdev));
445*aa5120d2SRafał Miłecki 	if (rdev->asic->get_pcie_lanes)
446*aa5120d2SRafał Miłecki 		seq_printf(m, "PCIE lanes: %d\n", radeon_get_pcie_lanes(rdev));
4477433874eSRafał Miłecki 
4487433874eSRafał Miłecki 	return 0;
4497433874eSRafał Miłecki }
4507433874eSRafał Miłecki 
4517433874eSRafał Miłecki static struct drm_info_list radeon_pm_info_list[] = {
4527433874eSRafał Miłecki 	{"radeon_pm_info", radeon_debugfs_pm_info, 0, NULL},
4537433874eSRafał Miłecki };
4547433874eSRafał Miłecki #endif
4557433874eSRafał Miłecki 
456c913e23aSRafał Miłecki static int radeon_debugfs_pm_init(struct radeon_device *rdev)
4577433874eSRafał Miłecki {
4587433874eSRafał Miłecki #if defined(CONFIG_DEBUG_FS)
4597433874eSRafał Miłecki 	return radeon_debugfs_add_files(rdev, radeon_pm_info_list, ARRAY_SIZE(radeon_pm_info_list));
4607433874eSRafał Miłecki #else
4617433874eSRafał Miłecki 	return 0;
4627433874eSRafał Miłecki #endif
4637433874eSRafał Miłecki }
464